--- /srv/rebuilderd/tmp/rebuilderdjrrM0t/inputs/qemu-system-mips_10.2.1+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdjrrM0t/out/qemu-system-mips_10.2.1+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-13 07:30:07.000000 debian-binary │ --rw-r--r-- 0 0 0 1400 2026-02-13 07:30:07.000000 control.tar.xz │ --rw-r--r-- 0 0 0 6310716 2026-02-13 07:30:07.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1404 2026-02-13 07:30:07.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 6312276 2026-02-13 07:30:07.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-mips │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x22a61d │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x818c34 0x00818c34 0x00818c34 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x818c54 0x00818c54 0x00818c54 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x818c60 0x818c60 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x818c80 0x818c80 R E 0x10000 │ │ │ │ LOAD 0x81bf50 0x0082bf50 0x0082bf50 0x186ee8 0x1ccc2c RW 0x10000 │ │ │ │ DYNAMIC 0x8ca950 0x008da950 0x008da950 0x001c0 0x001c0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x818c40 0x00818c40 0x00818c40 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x818c60 0x00818c60 0x00818c60 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x81bf50 0x0082bf50 0x0082bf50 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x81bf50 0x0082bf50 0x0082bf50 0xb40b0 0xb40b0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008b5c8 08b5c8 0abeeb 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 001374b4 1374b4 00c03c 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 001434f0 1434f0 0003e0 00 A 5 17 4 │ │ │ │ [ 8] .rel.dyn REL 001438d0 1438d0 0dd808 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 002210d8 2210d8 001d20 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00222df8 222df8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00222e04 222e04 002d9c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 00225ba0 225ba0 49f190 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 006c4d30 6c4d30 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 006c4d38 6c4d38 153efc 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00818c34 818c34 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00818c3c 818c3c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00818c40 818c40 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 00225ba0 225ba0 49f1b0 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 006c4d50 6c4d50 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 006c4d58 6c4d58 153efc 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00818c54 818c54 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00818c5c 818c5c 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00818c60 818c60 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0082bf50 81bf50 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0082bf50 81bf50 000720 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0082c670 81c670 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0082c678 81c678 0ae2d8 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 008da950 8ca950 0001c0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 008dab10 8cab10 0054f0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 008e0000 8d0000 0d2e38 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -953,140 +953,140 @@ │ │ │ │ 949: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 950: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 951: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 952: 009f7630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 953: 00409125 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 954: 009a4928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ 955: 009000ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_s │ │ │ │ - 956: 005a37dd 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 956: 005a380d 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 957: 008e55dc 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 958: 00585a15 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 958: 00585a45 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 959: 009f7a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 960: 009ad880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 961: 009b3048 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 962: 009a9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 963: 008ecb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 964: 009f60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 965: 0062ced1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 966: 0057f2e5 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 967: 0067dd89 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 965: 0062cef5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 966: 0057f315 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 967: 0067ddad 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 968: 009f6d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 969: 009f7fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 970: 004aac79 74 FUNC GLOBAL DEFAULT 12 helper_shra_r_w │ │ │ │ 971: 009a223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 972: 008b25c8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 973: 004a2499 172 FUNC GLOBAL DEFAULT 12 helper_mtthi │ │ │ │ 974: 009f74d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 975: 0062f4dd 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 975: 0062f501 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 976: 0025a719 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 977: 009f81fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 978: 009f6fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 979: 009ad8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 980: 0066cbb5 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 981: 00647d9d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 980: 0066cbd9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 981: 00647dc1 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 982: 0099e944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 983: 006666e9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 983: 0066670d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 984: 009f68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 985: 003414f1 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 986: 00635ccd 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 986: 00635cf1 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 987: 00268899 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 988: 009a4ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 989: 0069cfa5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 989: 0069cfc5 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 990: 009f67e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 991: 009f7d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 992: 009aed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 993: 009f6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 994: 00688b3d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 994: 00688b5d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 995: 009ab05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 996: 009b198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 997: 00629355 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 997: 00629379 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 998: 008af9e0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 999: 009b045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1000: 009f6d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1001: 009f73b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1002: 0099df3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1003: 00376201 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1004: 009f63c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1005: 005aa029 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1006: 005383b9 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1005: 005aa059 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1006: 005383e9 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1007: 009f772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1008: 004aa705 76 FUNC GLOBAL DEFAULT 12 helper_precrq_rs_ph_w │ │ │ │ 1009: 009a8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1010: 009f6f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1011: 0099ec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1012: 009f67ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1013: 009a9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1014: 003d8d75 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1015: 009a49d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1016: 009f75d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1017: 0061f275 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1018: 00664959 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1017: 0061f299 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1018: 0066497d 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1019: 009f79c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1020: 009a1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1021: 00415539 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1022: 009f6808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1023: 009a4bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1024: 003dd86d 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1025: 0062bd59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1025: 0062bd7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1026: 009f6556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1027: 009f7f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1028: 0029e5b5 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1029: 00677949 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1029: 0067796d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1030: 009f7f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1031: 009f6f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1032: 0099d8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1033: 0090fcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_b │ │ │ │ 1034: 004833c9 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1035: 0090fb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_d │ │ │ │ 1036: 00348a2d 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1037: 00481be5 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1038: 00651a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1039: 0053e5e9 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1038: 00651a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1039: 0053e619 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1040: 00453b49 284 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ 1041: 00907744 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsri_df │ │ │ │ - 1042: 00612069 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1042: 00612099 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1043: 0090fc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_h │ │ │ │ 1044: 009a5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1045: 005bbcb5 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1045: 005bbce5 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1046: 0099fe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1047: 00462c89 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1048: 0026c3f1 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1049: 009f7cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1050: 009d4f90 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1051: 003ea4a5 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1052: 00670af1 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1052: 00670b15 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1053: 0099a8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1054: 009f6b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1055: 00669779 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1055: 0066979d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1056: 009a8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1057: 00495575 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1058: 009f791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1059: 009f84fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1060: 0090fbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nloc_w │ │ │ │ 1061: 009f7f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1062: 006496cd 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1063: 0067877d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1062: 006496f1 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1063: 006787a1 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1064: 009f717e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1065: 00610d69 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1065: 00610d99 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1066: 009f7e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1067: 004268b9 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1068: 0030a53d 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1069: 004aa685 32 FUNC GLOBAL DEFAULT 12 helper_precrq_qb_ph │ │ │ │ 1070: 009f61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1071: 009af464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1072: 003dd681 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1073: 0031a8b1 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1074: 009a10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1075: 0099ea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1076: 006bd261 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1076: 006bd281 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1077: 002bf6cd 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1078: 005a5819 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1078: 005a5849 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1079: 0041771d 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ 1080: 004a9ed1 44 FUNC GLOBAL DEFAULT 12 helper_subqh_ph │ │ │ │ - 1081: 0069ae45 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1081: 0069ae65 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1082: 0099c750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1083: 009f7386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1084: 009f79dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1085: 009ab834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1086: 008e0010 4 OBJECT GLOBAL DEFAULT 24 bfd_mips_num_opcodes │ │ │ │ 1087: 003f1009 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1088: 009f69f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ @@ -1094,130 +1094,130 @@ │ │ │ │ 1090: 009a11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1091: 002859f1 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1092: 009f8408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1093: 009a2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1094: 009ad440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1095: 004af819 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_d │ │ │ │ 1096: 0022be39 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1097: 0065ffe9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1097: 0066000d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1098: 009f747c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1099: 009a07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1100: 009a50f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1101: 009f7406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1102: 009f7c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1103: 009b15f8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1104: 009f7704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1105: 008ee864 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1106: 009f6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1107: 003ca2a1 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1108: 009f5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ 1109: 004a275d 256 FUNC GLOBAL DEFAULT 12 helper_evpe │ │ │ │ - 1110: 00663ba1 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1110: 00663bc5 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1111: 009a01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1112: 004af821 6 FUNC GLOBAL DEFAULT 12 helper_float_abs_s │ │ │ │ 1113: 00452e41 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1114: 0068d555 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1115: 0065704d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1114: 0068d575 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1115: 00657071 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1116: 0099ec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1117: 00306625 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1118: 006920d5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1119: 007f9030 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1118: 006920f5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1119: 007f9050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1120: 009f6efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1121: 009f79ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1122: 004ade75 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_d │ │ │ │ - 1123: 00583e81 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1123: 00583eb1 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1124: 009f7e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1125: 009b1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1126: 0062aa01 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1126: 0062aa25 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1127: 002bb015 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1128: 006653bd 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1129: 00622da1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1128: 006653e1 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1129: 00622dc5 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1130: 009ac0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1131: 009b0a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1132: 003f2a65 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1133: 009f6618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1134: 009f8042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1135: 0047db6d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1136: 009f5f45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1137: 0066eaed 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1137: 0066eb11 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1138: 00903e08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsu │ │ │ │ 1139: 004533b5 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1140: 003c97ad 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1141: 0025e4a5 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1142: 004adf39 192 FUNC GLOBAL DEFAULT 12 helper_float_trunc_w_s │ │ │ │ 1143: 0025d7a1 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1144: 008f91d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_eq │ │ │ │ 1145: 00492331 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1146: 006568c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1146: 006568e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1147: 008eb660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1148: 00567b65 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1148: 00567b95 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1149: 009f60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1150: 005db839 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1150: 005db869 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1151: 009f7efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1152: 0038cc35 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1153: 009f6cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1154: 009af4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1155: 002ed709 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1156: 0099f7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1157: 009a093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1158: 004983b1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1159: 004a23ed 172 FUNC GLOBAL DEFAULT 12 helper_mttlo │ │ │ │ 1160: 009f6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1161: 0061c38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1162: 0054ace5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1163: 00673aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1161: 0061c3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1162: 0054ad15 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1163: 00673ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1164: 002c7f95 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1165: 0061adc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1165: 0061adf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1166: 0044c565 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1167: 009a48c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1168: 009b275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1169: 005643a1 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1169: 005643d1 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1170: 009f64fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1171: 006a9f4d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1171: 006a9f6d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1172: 009f80f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1173: 009a25bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ - 1174: 00684b69 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1174: 00684b8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1175: 009abd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1176: 0046d5f1 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1177: 00650931 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1177: 00650955 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1178: 0099ad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1179: 006566f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1179: 00656719 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1180: 009adba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1181: 009f62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1182: 009a8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1183: 005aa405 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1184: 0053667d 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1183: 005aa435 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1184: 005366ad 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1185: 009a4a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1186: 00297365 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1187: 009f6520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1188: 009b2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1189: 005f0c9d 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1189: 005f0ccd 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1190: 009a01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1191: 009a7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1192: 009f7d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1193: 00644151 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1193: 00644175 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1194: 00341449 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1195: 0099d340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1196: 0027528d 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1197: 009f6832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1198: 009afe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1199: 009f75ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1200: 0058e20d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1200: 0058e23d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1201: 009ae110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1202: 009a0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1203: 00659969 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1203: 0065998d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1204: 009f6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1205: 00350841 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1206: 008b1688 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1207: 009f6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1208: 009a7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1209: 0066847d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1209: 006684a1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1210: 0099d350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1211: 009a087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1212: 0053d9fd 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1212: 0053da2d 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1213: 003057fd 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1214: 009f6be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1215: 00264881 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1216: 008fe5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhuh │ │ │ │ 1217: 0099b604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1218: 009f7952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1219: 009a206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ @@ -1235,269 +1235,269 @@ │ │ │ │ 1231: 009f7566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1232: 009f69b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1233: 003abff9 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1234: 004df005 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_s_df │ │ │ │ 1235: 00498159 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1236: 0031a86d 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1237: 003a12dd 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1238: 005895e9 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1238: 00589619 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1239: 0029bb75 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1240: 006bb959 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1241: 005a0d99 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1242: 0063e86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1240: 006bb979 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1241: 005a0dc9 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1242: 0063e891 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1243: 008b1e94 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1244: 009f5f04 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1245: 009f8172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1246: 0047df55 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1247: 008ff6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_s │ │ │ │ 1248: 003f4b79 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1249: 006803f1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1249: 00680415 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1250: 009f63fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1251: 009a2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1252: 0049cd41 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1253: 0069d6cd 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1253: 0069d6ed 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1254: 009f7e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1255: 0047a305 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1256: 005a3ac5 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1256: 005a3af5 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1257: 004d6091 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_df │ │ │ │ 1258: 002fed15 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1259: 00264685 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1260: 009f7dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1261: 0033bbed 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1262: 004df3b5 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_s_df │ │ │ │ 1263: 009f8aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1264: 00639bd1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1264: 00639bf5 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1265: 009f6480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1266: 00651b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1266: 00651b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1267: 009f6d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1268: 00532749 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1269: 0063fae1 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1268: 00532779 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1269: 0063fb05 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1270: 00498e95 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1271: 00451249 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1272: 00646561 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1272: 00646585 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1273: 004103e5 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1274: 009a88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1275: 009aac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1276: 009f7734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1277: 003761ad 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1278: 009a9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1279: 003eadb1 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1280: 009b0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1281: 002ffb09 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1282: 004dd04d 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_a_df │ │ │ │ 1283: 0099db48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1284: 009b2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1285: 009f7694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1286: 0040de29 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1287: 0063312d 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1287: 00633151 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1288: 009a27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1289: 009b2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1290: 0099be98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1291: 009ab644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1292: 009f6eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1293: 009f7998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1294: 0058786d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1295: 00662231 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1294: 0058789d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1295: 00662255 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1296: 0099ee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1297: 003f0725 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1298: 007f9090 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1298: 007f90b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1299: 009a2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1300: 008e96ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1301: 0046d52d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1302: 0042b949 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1303: 009f87a4 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1304: 003a6db5 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1305: 004ac7a1 50 FUNC GLOBAL DEFAULT 12 helper_wait │ │ │ │ - 1306: 00661d55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1307: 0055b649 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1306: 00661d79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1307: 0055b679 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1308: 0099cc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1309: 005a2a1d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1309: 005a2a4d 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ 1310: 004b188d 184 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1311: 006b63b1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1312: 006b24ad 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1311: 006b63d1 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1312: 006b24cd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1313: 009f798e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1314: 009a8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1315: 009f78ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1316: 009f83c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1317: 0062989d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1317: 006298c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1318: 00268551 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1319: 0054f0d1 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1319: 0054f101 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1320: 009f6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1321: 009acd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1322: 002ecdc1 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1323: 0067be79 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1323: 0067be9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1324: 009f84d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1325: 009a6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1326: 009f68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1327: 009f7a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1328: 004b1945 182 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1329: 009f6db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1330: 009f6d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1331: 00668a29 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1331: 00668a4d 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1332: 009f7a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1333: 009a216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1334: 004a044d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschedule │ │ │ │ 1335: 009f80f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1336: 004b0119 250 FUNC GLOBAL DEFAULT 12 float_class_d │ │ │ │ 1337: 004b4805 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ole │ │ │ │ 1338: 004696ed 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1339: 006ab879 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1339: 006ab899 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1340: 009f8444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1341: 005629b9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1342: 00692261 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1341: 005629e9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1342: 00692281 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1343: 0099a7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1344: 008e7b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1345: 009f7ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1346: 0058f7d9 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1346: 0058f809 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1347: 0099ea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1348: 0049c019 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1349: 0055e855 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1349: 0055e885 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1350: 009f805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1351: 009f8424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1352: 0099f400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1353: 009f717a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1354: 0099ca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1355: 004b02d5 206 FUNC GLOBAL DEFAULT 12 float_class_s │ │ │ │ 1356: 004b44a9 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_olt │ │ │ │ 1357: 008eb558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1358: 009f6dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1359: 00567d81 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1359: 00567db1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1360: 009a4018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ - 1361: 004ebf05 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ + 1361: 004ebf35 584 FUNC GLOBAL DEFAULT 12 helper_rotx │ │ │ │ 1362: 009f6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ 1363: 004cee5d 104 FUNC GLOBAL DEFAULT 12 helper_msa_xor_v │ │ │ │ - 1364: 005a4fd5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1365: 006c02dd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1366: 0063cc1d 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1364: 005a5005 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1365: 006c02fd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1366: 0063cc41 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1367: 009ad930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1368: 009a8e74 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1369: 009f63d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1370: 009f687e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1371: 006b41c9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1372: 006929e9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1373: 005a9f3d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1371: 006b41e9 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1372: 00692a09 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1373: 005a9f6d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1374: 002f7a41 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1375: 008e08e0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1376: 009ab784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1377: 0099d10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1378: 0049ef29 102 FUNC GLOBAL DEFAULT 12 sync_c0_status │ │ │ │ - 1379: 00643365 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1379: 00643389 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1380: 0048ca59 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1381: 0099ffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1382: 003d8c65 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1383: 003ddde1 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1384: 004baa15 124 FUNC GLOBAL DEFAULT 12 helper_pminsh │ │ │ │ 1385: 004dee55 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffqr_df │ │ │ │ 1386: 009a5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1387: 00902020 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_d │ │ │ │ 1388: 009f7e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1389: 0099f204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1390: 0037f68d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1391: 0065a2c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1392: 0066ede1 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1391: 0065a2e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1392: 0066ee05 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1393: 009aab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1394: 0099bf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1395: 0066d179 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1395: 0066d19d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1396: 009d48c4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1397: 009f60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1398: 009f7080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ 1399: 00495499 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1400: 00433975 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1401: 009f808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1402: 003c7b7d 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1403: 009f6f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1404: 0034a675 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1405: 0049c1d9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1406: 005d9f25 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1407: 0063c84d 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1406: 005d9f55 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1407: 0063c871 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1408: 009a6cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1409: 004abd65 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_le_qb │ │ │ │ 1410: 00900a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_s │ │ │ │ 1411: 009f6b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1412: 0049c60d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1413: 008b1b74 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1414: 009f7744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1415: 009ad9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1416: 009ab694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1417: 009a4fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1418: 0065c509 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1418: 0065c52d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1419: 009b1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1420: 005a9b05 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1420: 005a9b35 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1421: 003dec31 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1422: 00695abd 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1422: 00695add 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1423: 009aa5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1424: 00597cc5 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1425: 00633b3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1424: 00597cf5 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1425: 00633b61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1426: 009f84f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1427: 00494171 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1428: 009f81e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1429: 008f93e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_le │ │ │ │ 1430: 003dfd21 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1431: 0025a7c9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1432: 0056e0e5 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ - 1433: 0062b099 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1432: 0056e115 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1433: 0062b0bd 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1434: 0099a788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1435: 00451d89 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1436: 00665a05 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1436: 00665a29 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1437: 009f75b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1438: 009f7a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1439: 004d9ba1 116 FUNC GLOBAL DEFAULT 12 helper_msa_ctcmsa │ │ │ │ 1440: 003fda01 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1441: 009f83d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1442: 008e9668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1443: 0031a82d 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1444: 006251ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1444: 00625211 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1445: 002c0bd5 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1446: 002aa9a9 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1447: 0040cbe5 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1448: 009a7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1449: 009f852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1450: 009f5f30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ 1451: 008f92d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_lt │ │ │ │ - 1452: 0062e04d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1453: 00679995 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1452: 0062e071 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1453: 006799b9 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1454: 00267255 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1455: 009f73e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1456: 00904228 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_b │ │ │ │ 1457: 009f62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1458: 009a265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1459: 009f8346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1460: 00408121 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1461: 009f8372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1462: 009f7f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ 1463: 00903f10 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_d │ │ │ │ - 1464: 00619335 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1464: 00619365 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1465: 009f602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1466: 00410159 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1467: 009f6fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1468: 00904120 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_h │ │ │ │ 1469: 009a081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1470: 0099be48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1471: 009f6676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1472: 008a2790 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1473: 00635a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1473: 00635ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1474: 004bab09 120 FUNC GLOBAL DEFAULT 12 helper_pminub │ │ │ │ 1475: 009a24fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1476: 0047f631 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1477: 00652d19 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1477: 00652d3d 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1478: 009f7f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1479: 003a0e3d 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1480: 0057ec45 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1480: 0057ec75 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1481: 008da638 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1482: 00601871 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1482: 006018a1 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1483: 002f2f3d 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1484: 002f422d 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1485: 0046ced5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1486: 00687741 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1486: 00687761 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1487: 009a8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1488: 009a082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1489: 00904018 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_st_w │ │ │ │ - 1490: 006781c5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1490: 006781e9 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1491: 009f7558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1492: 0068d775 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1492: 0068d795 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1493: 009a0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1494: 0099e7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1495: 0025a669 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1496: 0033943d 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1497: 003a424d 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1498: 0099ba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1499: 0049c94d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1514,15 +1514,15 @@ │ │ │ │ 1510: 009f7fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1511: 00348121 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1512: 002c9779 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1513: 002ba8f5 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1514: 0025ee61 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1515: 009f7b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1516: 004a0869 66 FUNC GLOBAL DEFAULT 12 helper_mtc0_index │ │ │ │ - 1517: 0068e835 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1517: 0068e855 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1518: 00336391 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1519: 009f7988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1520: 009f83d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1521: 0099eb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1522: 00319cd5 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1523: 009ab2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1524: 009a51c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ @@ -1532,43 +1532,43 @@ │ │ │ │ 1528: 008f9a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ne │ │ │ │ 1529: 009f8212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1530: 00423fcd 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1531: 003de4a1 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1532: 009f6ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1533: 009f6a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1534: 009010a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ - 1535: 006be9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1535: 006be9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1536: 009020a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_d │ │ │ │ 1537: 009b072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1538: 009f6d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1539: 005562c9 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1540: 00643455 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1539: 005562f9 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1540: 00643479 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1541: 009b13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1542: 004a1e29 16 FUNC GLOBAL DEFAULT 12 helper_mthc0_watchhi │ │ │ │ 1543: 004863dd 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1544: 0068668d 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1544: 006866b1 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1545: 009a9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1546: 009addf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1547: 009a6bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1548: 0066fbfd 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1548: 0066fc21 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1549: 0031be0d 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1550: 009a080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1551: 008ffb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1552: 0063951d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1552: 00639541 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1553: 009f81c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1554: 00900afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_max_s │ │ │ │ 1555: 009f7b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1556: 009f7272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1557: 005aaaf9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1557: 005aab29 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1558: 004a0249 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcrestart │ │ │ │ 1559: 009a8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1560: 00669311 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1561: 00564e55 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1560: 00669335 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1561: 00564e85 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1562: 0022dfe1 6 FUNC GLOBAL DEFAULT 12 print_insn_big_mips │ │ │ │ - 1563: 0069cc2d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1563: 0069cc4d 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1564: 009f6cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1565: 003deb29 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1566: 009f79fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1567: 009f7502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1568: 009f82f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1569: 009aa24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1570: 009f786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ @@ -1580,162 +1580,162 @@ │ │ │ │ 1576: 009a4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1577: 009f7892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1578: 009aba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1579: 009a7e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1580: 009f7f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1581: 0099f1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1582: 009f6fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1583: 0066f981 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1583: 0066f9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1584: 009f7d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1585: 008e7f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1586: 008f9908 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_or │ │ │ │ 1587: 009ae490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1588: 009aa64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1589: 00307d0d 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1590: 00552265 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1590: 00552295 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1591: 009adb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1592: 009f6a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1593: 003d37b5 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1594: 0066dfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1594: 0066e011 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1595: 009f6530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1596: 003a3eb1 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1597: 009f6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1598: 009f6698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1599: 00660b4d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1599: 00660b71 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1600: 009a96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1601: 006b57a1 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1601: 006b57c1 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1602: 0025b7f9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1603: 0099f154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1604: 0022bdf9 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1605: 0067fd9d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1605: 0067fdc1 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1606: 009f71a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1607: 0089ee70 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1608: 005a3e95 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1608: 005a3ec5 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1609: 009f6944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1610: 0099afd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1611: 006450a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1612: 005645f1 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1611: 006450c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1612: 00564621 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1613: 009f687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1614: 009f693a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1615: 0099d0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1616: 009b1dcc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1617: 003bbba9 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1618: 009f727c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1619: 00608615 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1619: 00608645 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1620: 00465b71 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1621: 009f7458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1622: 009f68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1623: 0061a551 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1623: 0061a581 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1624: 009f62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1625: 009f67f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1626: 00655ebd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1626: 00655ee1 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1627: 009049e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_u_df │ │ │ │ 1628: 003fca9d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1629: 009a113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1630: 009f6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1631: 0065a4d1 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1631: 0065a4f5 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1632: 009f7a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1633: 009b0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1634: 009a2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1635: 002bc725 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1636: 006a33e9 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1637: 0066ea15 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1636: 006a3409 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1637: 0066ea39 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1638: 009f6b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1639: 0069703d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1640: 0062692d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1641: 006531b5 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1642: 005850ed 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1639: 0069705d 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1640: 00626951 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1641: 006531d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1642: 0058511d 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1643: 003a4a89 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1644: 009af264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1645: 002bf895 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1646: 009f660e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1647: 009f664e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1648: 009ac0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1649: 0033fecd 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1650: 0025def5 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1651: 0031bc1d 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1652: 004eea19 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ - 1653: 0055b0c9 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1652: 004eea49 84 FUNC GLOBAL DEFAULT 12 gen_load_gpr │ │ │ │ + 1653: 0055b0f9 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1654: 009f6bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1655: 009a5038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1656: 009f8070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1657: 00258c55 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1658: 00660239 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1659: 0065a741 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1658: 0066025d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1659: 0065a765 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1660: 0099caf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1661: 008f5d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcschefback │ │ │ │ 1662: 00298991 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1663: 0099a508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1664: 009a181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1665: 0061a515 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1666: 00562e81 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1665: 0061a545 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1666: 00562eb1 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1667: 009f7f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1668: 006ba3ed 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1668: 006ba40d 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1669: 0037cf35 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1670: 009f67fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1671: 009f6af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1672: 009a7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1673: 005f3829 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1673: 005f3859 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1674: 004a0c05 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo0 │ │ │ │ 1675: 0026c0a5 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1676: 008592d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1677: 004a130d 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_entrylo1 │ │ │ │ 1678: 009f7d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1679: 009f6a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1680: 009b2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1681: 0099fe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1682: 006b3fad 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1683: 005cb1c5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1682: 006b3fcd 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1683: 005cb1f5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1684: 009a91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1685: 0066becd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1685: 0066bef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1686: 003cbd09 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1687: 009f80f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1688: 009f7b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1689: 008af514 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1690: 0059ad59 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1690: 0059ad89 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1691: 0044f589 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1692: 00552c59 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1693: 0067d365 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1694: 0063f4cd 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1692: 00552c89 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1693: 0067d389 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1694: 0063f4f1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1695: 009b16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1696: 009a213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1697: 009adf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1698: 006c3e41 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1698: 006c3e61 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1699: 003eb915 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1700: 0099f6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1701: 006b44e5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1702: 0061c405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1701: 006b4505 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1702: 0061c435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1703: 009a7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1704: 0022be69 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1705: 009a9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1706: 009f7b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1707: 004a139d 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagemask │ │ │ │ 1708: 003c7c1d 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1709: 006470a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1709: 006470c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1710: 002567cd 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1711: 009f6548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1712: 00635bbd 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1713: 0058e919 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1712: 00635be1 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1713: 0058e949 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1714: 004a019d 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcbind │ │ │ │ 1715: 00498b15 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1716: 009f84e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1717: 009a26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1718: 00663f51 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1718: 00663f75 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1719: 00488f95 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1720: 004a9871 84 FUNC GLOBAL DEFAULT 12 cpu_type_supports_cps_smp │ │ │ │ 1721: 009ae2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1722: 0047b20d 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1723: 0099d390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1724: 009f724e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1725: 0043d6e9 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1726: 002c5b1d 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1727: 009ab9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1728: 0029ecb1 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1729: 009a4bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1730: 00649f81 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1730: 00649fa5 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1731: 009d36a4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1732: 0037f5c9 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1733: 00350d15 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1734: 00307b15 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1735: 009f6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1736: 004d28c1 380 FUNC GLOBAL DEFAULT 12 helper_msa_srli_df │ │ │ │ 1737: 009f8574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ @@ -1744,108 +1744,108 @@ │ │ │ │ 1740: 009b2108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1741: 003a4261 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1742: 009a6c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1743: 009f7a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1744: 009a18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1745: 009aa95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1746: 0029f011 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1747: 0062ec85 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1747: 0062eca9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1748: 009a266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1749: 009a9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1750: 00901444 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_d │ │ │ │ 1751: 009f7608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1752: 008b9758 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1753: 0034adf9 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1754: 002562c9 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1755: 009f758c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1756: 0099a33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1757: 0067e45d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1757: 0067e481 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1758: 0099fb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1759: 002f2a39 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1760: 0063a835 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1760: 0063a859 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ 1761: 008f2d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcbind │ │ │ │ - 1762: 0054e1f1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1762: 0054e221 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1763: 0043dd79 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1764: 008ffe9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_l_s │ │ │ │ 1765: 0099acb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1766: 0048ff79 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1767: 0099d500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1768: 0037ca95 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1769: 005aae49 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1769: 005aae79 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1770: 0099b2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1771: 00307979 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1772: 009f7f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1773: 0049c1e1 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1774: 009a9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1775: 0066a9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1776: 006665a1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1777: 0058efbd 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1778: 0058ba55 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1775: 0066a9ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1776: 006665c5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1777: 0058efed 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1778: 0058ba85 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1779: 009f8010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1780: 00272191 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1781: 009ac540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1782: 008eb030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1783: 009a180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1784: 006c047d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1784: 006c049d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1785: 009f6c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1786: 0022be79 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1787: 009f7f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1788: 0060fae9 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1788: 0060fb19 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1789: 009f843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1790: 003fbeb1 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1791: 009a4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1792: 009f81a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1793: 009a5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1794: 007f8fb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1795: 005a3ee1 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1794: 007f8fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1795: 005a3f11 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1796: 009a0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1797: 009f8402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1798: 009b00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1799: 0068d891 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1799: 0068d8b1 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1800: 009a8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1801: 009f65a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1802: 009b04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1803: 00263e9d 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1804: 004756e1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1805: 0090112c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ 1806: 00423965 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1807: 009f7e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1808: 009f6f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1809: 00489011 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1810: 00258d0d 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1811: 009f6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1812: 009f6e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1813: 0065a41d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1814: 0069cfa1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1813: 0065a441 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1814: 0069cfc1 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1815: 009f6aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1816: 009b1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1817: 0062512d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1817: 00625151 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1818: 0099bff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1819: 00581c09 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1819: 00581c39 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1820: 009f7a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1821: 009f75ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1822: 0061b93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1823: 0062c40d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1822: 0061b96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1823: 0062c431 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1824: 0099fde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1825: 002c379d 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1826: 00468d79 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1827: 008ffb84 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1828: 006520a5 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1828: 006520c9 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1829: 009f816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1830: 009a8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1831: 009f6dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1832: 0061fa3d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ - 1833: 006c305d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1832: 0061fa61 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1833: 006c307d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1834: 009a7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1835: 009f5f54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1836: 009f7ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1837: 009f7eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1838: 008b2930 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1839: 009a0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1840: 006b3d99 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1840: 006b3db9 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1841: 00453749 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 1842: 009f8232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1843: 004448ed 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1844: 00418799 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1845: 0099fb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1846: 004ceb91 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_b │ │ │ │ 1847: 009f76ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -1859,102 +1859,102 @@ │ │ │ │ 1855: 009f8456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1856: 004cec49 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_h │ │ │ │ 1857: 009f7f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1858: 009a19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1859: 009f6bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1860: 009abe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1861: 0047c125 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1862: 00618ac5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1862: 00618af5 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1863: 009a14ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1864: 008eafac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1865: 009b25c0 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1866: 004973b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1867: 008f137c 132 OBJECT GLOBAL DEFAULT 24 helper_info_extpdp │ │ │ │ 1868: 008f914c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_un │ │ │ │ 1869: 009ad570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1870: 009f6932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1871: 009f80e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1872: 0054ad29 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1873: 00584b05 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1872: 0054ad59 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1873: 00584b35 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1874: 009f5f2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1875: 009f5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1876: 009f656c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1877: 009a62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1878: 009f7732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1879: 005503ad 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1879: 005503dd 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1880: 0047c419 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1881: 009f5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1882: 009a7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1883: 004946f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1884: 00360529 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1885: 0055461d 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1885: 0055464d 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ 1886: 004cecbd 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvr_w │ │ │ │ - 1887: 0062d3b1 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1887: 0062d3d5 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1888: 009b1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1889: 009f68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1890: 006c204d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1890: 006c206d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1891: 009f72c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1892: 0099c538 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ 1893: 004a2d41 120 FUNC GLOBAL DEFAULT 12 mips_io_recompile_replay_branch │ │ │ │ - 1894: 0065ef75 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1895: 0067bf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1894: 0065ef99 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1895: 0067bf8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1896: 009abe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1897: 003c6071 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1898: 009f77da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1899: 003095a1 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1900: 002563b9 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1901: 009f81de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1902: 005da19d 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1902: 005da1cd 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1903: 009f736a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ 1904: 0047c9a1 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1905: 009ab984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1906: 008fafb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ueq │ │ │ │ 1907: 009f5f3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1908: 009a22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1909: 00650b6d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1909: 00650b91 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1910: 009f7bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1911: 009b2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ 1912: 004bec31 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_b │ │ │ │ - 1913: 005a9c6d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1913: 005a9c9d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 1914: 004bf3f5 394 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_d │ │ │ │ - 1915: 006adf99 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1915: 006adfb9 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1916: 009a9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1917: 009f790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1918: 009b1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1919: 008b2a30 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1920: 004bf099 578 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_h │ │ │ │ 1921: 009ab37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1922: 003ab86d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1923: 009aa3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1924: 00907954 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclri_df │ │ │ │ - 1925: 005d2685 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1926: 005df321 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1925: 005d26b5 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1926: 005df351 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1927: 009f787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1928: 0048b7a9 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1929: 0049c025 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1930: 00625181 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1931: 005a1b69 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1930: 006251a5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1931: 005a1b99 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1932: 0044e951 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1933: 006a7ad5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1934: 0061d519 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1933: 006a7af5 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1934: 0061d53d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1935: 002f3149 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1936: 006a79c5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1936: 006a79e5 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1937: 009a14fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1938: 004bf2dd 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_w │ │ │ │ 1939: 009f8222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1940: 002ffc7d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1941: 005a0c71 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1941: 005a0ca1 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1942: 009f8422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1943: 009f6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1944: 009f69aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1945: 00489091 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1946: 00497231 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1947: 003e9bcd 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1948: 00426651 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1949: 00555149 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1949: 00555179 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1950: 009f7816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1951: 0047cf31 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1952: 0029f2a9 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 1953: 009f7010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1954: 0099ae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1955: 00348ffd 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1956: 009aec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -1966,70 +1966,70 @@ │ │ │ │ 1962: 009a4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 1963: 009f8400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1964: 004a13d5 120 FUNC GLOBAL DEFAULT 12 helper_mtc0_pagegrain │ │ │ │ 1965: 009ac12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 1966: 0099f4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 1967: 003f4845 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1968: 002f901d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 1969: 00554205 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1969: 00554235 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1970: 009b00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1971: 009f7c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 1972: 009f7c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 1973: 0099ff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 1974: 00268529 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 1975: 0046c04d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1976: 00677b05 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1976: 00677b29 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ 1977: 008fa670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_maar │ │ │ │ 1978: 004a0071 128 FUNC GLOBAL DEFAULT 12 helper_mfc0_random │ │ │ │ - 1979: 005a3151 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1979: 005a3181 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 1980: 004da0f1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsult_df │ │ │ │ - 1981: 006b813d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1982: 005a27e5 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1981: 006b815d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1982: 005a2815 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 1983: 009ab794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 1984: 006766b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1985: 0069d2c1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1984: 006766dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1985: 0069d2e1 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1986: 009ae3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1987: 009f8208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1988: 006549d5 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1988: 006549f9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1989: 0099d7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1990: 009f6736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 1991: 003482d9 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 1992: 006ac405 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1993: 005ae555 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1992: 006ac425 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1993: 005ae585 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1994: 009f8136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1995: 00673bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1995: 00673bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1996: 00266e0d 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1997: 009f8330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1998: 009ae590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1999: 00562721 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1999: 00562751 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2000: 004cc081 90 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_d │ │ │ │ 2001: 00278f4d 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2002: 004b1e95 114 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_ps │ │ │ │ 2003: 009b34ac 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2004: 0099cfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2005: 004cbf69 188 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_h │ │ │ │ 2006: 0099e39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2007: 008fa5ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_maar │ │ │ │ 2008: 009f72be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2009: 009f6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2010: 009f6ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2011: 005ac439 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2011: 005ac469 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2012: 009a4d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2013: 009f8b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2014: 009f67b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2015: 006af2f5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2015: 006af315 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2016: 00911cbc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2017: 009a144c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2018: 009a75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2019: 008eaf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2020: 002672e1 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2021: 006462f1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2022: 006b0989 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2021: 00646315 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2022: 006b09a9 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2023: 0046302d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2024: 0058e24d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2024: 0058e27d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2025: 00484bd1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2026: 004cc025 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_u_w │ │ │ │ 2027: 008f2c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_random │ │ │ │ 2028: 00497a5d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2029: 009f8454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2030: 008b97f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2031: 009f70aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ @@ -2037,103 +2037,103 @@ │ │ │ │ 2033: 002c8b71 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2034: 009f78ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2035: 009a93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2036: 0099d480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2037: 009f5f36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2038: 00344fdd 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2039: 0029b695 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2040: 00642b05 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2041: 00628161 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2040: 00642b29 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2041: 00628185 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2042: 009f7cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2043: 009a4d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2044: 0063aba5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2044: 0063abc9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2045: 004aa64d 24 FUNC GLOBAL DEFAULT 12 helper_raddu_w_qb │ │ │ │ 2046: 00295a39 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2047: 009a94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2048: 009f6826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2049: 009f703e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2050: 009b1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2051: 00408611 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2052: 00299ffd 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2053: 009f662a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2054: 008f23fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsaq_s_w_ph │ │ │ │ 2055: 004106bd 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2056: 008b223c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2057: 009f6430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2058: 009f5c99 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2059: 00652f79 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2059: 00652f9d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2060: 009aaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2061: 009d58ac 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2062: 00295e9d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2063: 009f678a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2064: 009f61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2065: 002bf4c5 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2066: 0099b8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2067: 009f8b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2068: 009f8286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2069: 006253e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2069: 00625409 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2070: 009f6ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2071: 008b1b3c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2072: 009f8b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2073: 005518cd 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2073: 005518fd 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2074: 009f606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2075: 009f84f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2076: 0061b901 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2076: 0061b931 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2077: 004d1305 50 FUNC GLOBAL DEFAULT 12 helper_msa_xori_b │ │ │ │ 2078: 009f6dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2079: 0069a791 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2080: 007bda3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2079: 0069a7b1 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2080: 007bda5c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2081: 009f8b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2082: 002f2ef5 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2083: 009f7782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2084: 009f6838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2085: 009b043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2086: 00617151 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2087: 00681489 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2088: 0069626d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2086: 00617181 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2087: 006814ad 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2088: 0069628d 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 2089: 009a4ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2090: 00584b15 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2091: 006b3825 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2090: 00584b45 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2091: 006b3845 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2092: 0025f439 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2093: 009ae430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2094: 009a00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2095: 00419215 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2096: 008eb6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2097: 009aafec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2098: 0067af69 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2098: 0067af8d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2099: 009ac7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2100: 009f620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2101: 0069d41d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2101: 0069d43d 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2102: 009f6ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2103: 009a153c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2104: 009a5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2105: 0049bf1d 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2106: 0064c6c9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2107: 005a2a01 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2106: 0064c6ed 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2107: 005a2a31 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2108: 009a3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2109: 0024f225 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2110: 009f6e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2111: 009f6dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2112: 0099d3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2113: 009ae4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2114: 00320739 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2115: 0068a395 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2115: 0068a3b5 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2116: 004a1f61 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_performance0 │ │ │ │ 2117: 009a7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2118: 005aa261 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2118: 005aa291 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2119: 009f78d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2120: 00484c51 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2121: 0029f24d 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2122: 0057cffd 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2122: 0057d02d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2123: 00297f29 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2124: 005a3b81 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2124: 005a3bb1 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2125: 004066d9 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2126: 009adea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2127: 009f8420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2128: 0069eb4d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2128: 0069eb6d 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2129: 009f6e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2130: 003fbf1d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2131: 0028b8a5 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2132: 009a22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2133: 0029a621 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2134: 009a67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2135: 009af824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ @@ -2141,83 +2141,83 @@ │ │ │ │ 2137: 009f642a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2138: 004558b1 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2139: 00436e05 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2140: 008f6aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config0 │ │ │ │ 2141: 00495db1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2142: 009ac580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2143: 009a7e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2144: 006c3061 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2144: 006c3081 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2145: 008f6b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config2 │ │ │ │ 2146: 008f6ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config3 │ │ │ │ 2147: 008f305c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_memorymapid │ │ │ │ 2148: 008f6c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config4 │ │ │ │ 2149: 00495b2d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2150: 009b23a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2151: 0025ac91 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2152: 005141e9 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ + 2152: 00514219 428 FUNC GLOBAL DEFAULT 12 mips_tcg_init │ │ │ │ 2153: 008f6cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_config5 │ │ │ │ 2154: 008fa358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttgpr │ │ │ │ - 2155: 0065cb35 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2155: 0065cb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2156: 004b05c1 184 FUNC GLOBAL DEFAULT 12 helper_float_add_ps │ │ │ │ 2157: 0049e1cd 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2158: 009f73b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2159: 009f62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2160: 00681925 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2160: 00681949 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2161: 009f7db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2162: 009aa5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2163: 0069fe11 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2164: 00654e51 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2165: 0064aee5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2163: 0069fe31 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2164: 00654e75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2165: 0064af09 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2166: 009a61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2167: 009f614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2168: 009f637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2169: 009ae150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2170: 0068d949 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2170: 0068d969 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2171: 009a8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2172: 00583ef1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2173: 005a34f1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2172: 00583f21 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2173: 005a3521 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ 2174: 008f65fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_hwrena │ │ │ │ - 2175: 00583831 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2175: 00583861 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2176: 009f6d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2177: 00659d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2177: 00659d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2178: 0099db38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2179: 0041eee1 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2180: 009a284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2181: 0090d51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_b │ │ │ │ 2182: 009f806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2183: 0090d390 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_d │ │ │ │ 2184: 009af574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2185: 009f6c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2186: 00451e71 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2187: 0090d498 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_h │ │ │ │ 2188: 009f6d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2189: 00351e81 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2190: 009f761e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2191: 005a2325 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2191: 005a2355 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2192: 00396ee5 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2193: 0067e65d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2193: 0067e681 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2194: 009f8108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2195: 0063f685 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2195: 0063f6a9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2196: 009a8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ 2197: 008f9dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcbind │ │ │ │ - 2198: 00696785 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2199: 0066c9b5 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2200: 0061c261 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2201: 006bb695 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2198: 006967a5 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2199: 0066c9d9 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2200: 0061c291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2201: 006bb6b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2202: 002a5011 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2203: 009a51b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2204: 00668165 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2204: 00668189 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2205: 002fc2d1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2206: 009f8066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2207: 002c52bd 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2208: 009f6abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2209: 0047e325 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2210: 009f8270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 2211: 0090d414 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceq_w │ │ │ │ - 2212: 0064bb95 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2212: 0064bbb9 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2213: 009f5cd8 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2214: 009f817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2215: 004947c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2216: 009b268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2217: 003ac455 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2218: 009a232c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2219: 0025c179 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2226,361 +2226,361 @@ │ │ │ │ 2222: 009a2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2223: 003fd461 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2224: 009f75a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2225: 00469d15 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2226: 009f6b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2227: 009a3f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2228: 003ac53d 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2229: 00562959 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2229: 00562989 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2230: 009d38f8 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2231: 009a0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2232: 0099e24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2233: 008e0bb0 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2234: 009f749e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2235: 00678255 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2235: 00678279 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2236: 0047474d 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2237: 0065dfc5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2238: 0080b074 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2237: 0065dfe9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2238: 0080b094 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2239: 004938b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2240: 0029afe9 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2241: 009b14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2242: 0049c421 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2243: 009f712c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2244: 003dd70d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2245: 003a6999 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2246: 009f7aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2247: 009f6380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2248: 00598a29 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2248: 00598a59 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2249: 003ac4c9 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2250: 009f6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2251: 008fb1c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ule │ │ │ │ 2252: 009f750a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2253: 00555c85 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2253: 00555cb5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2254: 009f6d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2255: 006b42c5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2256: 00639ead 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2255: 006b42e5 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2256: 00639ed1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2257: 009a5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2258: 009ad8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2259: 0066be19 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2259: 0066be3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2260: 009a4c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2261: 009f7e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2262: 00348425 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2263: 0099e21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2264: 00647245 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2264: 00647269 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2265: 003d4555 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2266: 0099e23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2267: 009b028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2268: 009058d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_a_df │ │ │ │ - 2269: 0067b7a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2269: 0067b7c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2270: 009f6384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ 2271: 008fb0c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ult │ │ │ │ - 2272: 00567881 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2272: 005678b1 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2273: 009b1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2274: 009f7824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2275: 00484cc9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2276: 009ad620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2277: 008f1fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_s_w_ph │ │ │ │ - 2278: 005b1301 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2279: 0069c9ed 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2278: 005b1331 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2279: 0069ca0d 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2280: 009aa15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2281: 009f6acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2282: 009f7a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2283: 009f73d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2284: 00654e61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2284: 00654e85 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2285: 009f637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2286: 0069be49 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2287: 00649d3d 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2288: 0065447d 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2286: 0069be69 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2287: 00649d61 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2288: 006544a1 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2289: 008f578c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf0 │ │ │ │ 2290: 009f83e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2291: 008f5810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeconf1 │ │ │ │ 2292: 009add30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2293: 009addd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2294: 009f6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2295: 009b09d4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2296: 009f6d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2297: 009f7262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2298: 009f8178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2299: 009b1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2300: 009f6fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2301: 0066df75 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2302: 006644b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2303: 0062260d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2304: 006947a5 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2305: 0063e615 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2301: 0066df99 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2302: 006644dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2303: 00622631 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2304: 006947c5 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2305: 0063e639 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2306: 009f7400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2307: 0036c3e5 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2308: 009f713e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2309: 009f853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2310: 0029c639 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2311: 00462f25 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2312: 003b8f69 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2313: 00419315 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2314: 00289321 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2315: 005a0541 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2315: 005a0571 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2316: 00858ae4 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2317: 009a2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2318: 009af4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2319: 00693ab1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2319: 00693ad1 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2320: 009f8aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2321: 003801f1 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2322: 009a0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2323: 002c370d 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2324: 009f6e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2325: 009f63f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2326: 009f749a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2327: 00599259 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2327: 00599289 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2328: 0099f084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2329: 009f8442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2330: 0099e42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2331: 002638ad 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2332: 0061769d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2332: 006176cd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2333: 00486acd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2334: 00683129 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2334: 0068314d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2335: 009f8b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2336: 009f84e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2337: 003dfd99 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2338: 009f6764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2339: 0059b509 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2339: 0059b539 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2340: 00341d45 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2341: 009f8adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2342: 0047b4e1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2343: 009aa07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2344: 0040fcd1 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2345: 009f85d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2346: 009b2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2347: 009f772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2348: 009f7f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2349: 009aa76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2350: 00496701 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2351: 009f7e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2352: 002889f5 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2353: 0054c645 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2354: 005a1051 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2353: 0054c675 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2354: 005a1081 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2355: 009f67d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2356: 009b17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2357: 00425b89 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2358: 0042b9a9 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2359: 006baec5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2359: 006baee5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2360: 0046e109 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2361: 0045455d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2362: 004b2e0d 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ole │ │ │ │ 2363: 009f72e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2364: 009a5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2365: 008f4d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_ph │ │ │ │ 2366: 0099f104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2367: 004d2069 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_u_df │ │ │ │ 2368: 009f7c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2369: 006496c9 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2369: 006496ed 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2370: 003e0f59 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2371: 002fda81 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2372: 009b1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2373: 009f7838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2374: 009a8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2375: 003eb1dd 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2376: 003b8311 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2377: 0061d75d 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2377: 0061d781 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2378: 009a7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2379: 009ad820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2380: 009a6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2381: 006a069d 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2381: 006a06bd 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2382: 009a2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2383: 004b2af9 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_olt │ │ │ │ 2384: 009a5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2385: 009f71da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2386: 009f72b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2387: 009f6524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2388: 00605bdd 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2389: 00639885 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2388: 00605c0d 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2389: 006398a9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2390: 0049cca1 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2391: 00568a11 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2391: 00568a41 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2392: 009a017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2393: 004aa541 76 FUNC GLOBAL DEFAULT 12 helper_subuh_qb │ │ │ │ 2394: 009f725c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2395: 0099b098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2396: 009f8a99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2397: 0064aef5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2397: 0064af19 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2398: 009afc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2399: 0064c8b5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2400: 00658dd5 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2399: 0064c8d9 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2400: 00658df9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2401: 009f78aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2402: 0057d099 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2402: 0057d0c9 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2403: 002bf89d 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2404: 009f8156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2405: 009f6c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2406: 0062a015 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2407: 0064c375 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2406: 0062a039 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2407: 0064c399 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2408: 0047ffa5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2409: 00368f55 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2410: 0026259d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2411: 00324541 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2412: 004ab11d 68 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbl │ │ │ │ - 2413: 00509d5d 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ + 2413: 00509d8d 132 FUNC GLOBAL DEFAULT 12 gen_base_offset_addr │ │ │ │ 2414: 009f600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2415: 009f5fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2416: 0048fced 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2417: 008e0b00 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2418: 006a88b9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2418: 006a88d9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2419: 009f7fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2420: 008e0b20 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2421: 00287eb5 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2422: 0067f5ed 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2422: 0067f611 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2423: 008e0b60 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2424: 00415495 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2425: 008f8a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_cause │ │ │ │ 2426: 004ab161 70 FUNC GLOBAL DEFAULT 12 helper_dpau_h_qbr │ │ │ │ 2427: 009aab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2428: 006b0a51 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2428: 006b0a71 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2429: 009a1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2430: 009a74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2431: 003dd69d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2432: 009a57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2433: 00625751 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2433: 00625775 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2434: 009ae320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2435: 0049d59d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2436: 009b2128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2437: 006b9745 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2437: 006b9765 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2438: 004964c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2439: 003fce71 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2440: 009a4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2441: 0066c071 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2441: 0066c095 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2442: 009f6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2443: 009f7d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2444: 004aa2b5 152 FUNC GLOBAL DEFAULT 12 helper_subq_s_ph │ │ │ │ 2445: 002fe171 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2446: 0058f541 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2447: 006b0c31 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2446: 0058f571 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2447: 006b0c51 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2448: 004ab315 162 FUNC GLOBAL DEFAULT 12 helper_dpaq_s_w_ph │ │ │ │ 2449: 009a47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2450: 005c90d9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2450: 005c9109 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2451: 003062fd 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2452: 0046a609 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2453: 003f4809 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2454: 00542505 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2455: 0062895d 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2454: 00542535 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2455: 00628981 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2456: 002f263d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2457: 0064afc1 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2457: 0064afe5 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2458: 009f5f50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2459: 007f7418 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2459: 007f7438 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2460: 009f6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2461: 009a38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2462: 009f7fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2463: 006213d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2464: 00553f19 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2463: 006213f9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2464: 00553f49 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2465: 009aa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2466: 004929d5 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2467: 009f76e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2468: 009f7c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2469: 003e8119 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2470: 004aa37d 88 FUNC GLOBAL DEFAULT 12 helper_subu_ph │ │ │ │ 2471: 009b0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2472: 009ab26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2473: 00481fd1 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2474: 009f6a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2475: 008ebf24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2476: 0099d01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2477: 009f8104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2478: 009af934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2479: 00661b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2479: 00661b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2480: 003fb901 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2481: 009b1ae0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2482: 00380025 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2483: 00425d85 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2484: 009f68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2485: 006806cd 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2486: 0067504d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2485: 006806f1 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2486: 00675071 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2487: 002631d5 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2488: 003c8c59 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2489: 0069ded5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2489: 0069def5 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2490: 0099ca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2491: 009a6144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2492: 00675839 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2492: 0067585d 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2493: 009a8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2494: 009f8016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2495: 009a5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2496: 0099d520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2497: 009f7116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2498: 009af294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2499: 009f6a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2500: 009af584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2501: 0047b561 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2502: 009f76d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2503: 009f69ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2504: 006668b9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2504: 006668dd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2505: 004ac7d5 28 FUNC GLOBAL DEFAULT 12 helper_raise_exception_debug │ │ │ │ 2506: 009f7a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2507: 003dcce5 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2508: 00679ebd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2509: 0066b1b1 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2508: 00679ee1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2509: 0066b1d5 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2510: 008f001c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2511: 009f653e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ 2512: 004aa3d5 136 FUNC GLOBAL DEFAULT 12 helper_subu_qb │ │ │ │ - 2513: 0068009d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2513: 006800c1 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2514: 009f6f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ 2515: 004d957d 270 FUNC GLOBAL DEFAULT 12 helper_msa_splat_df │ │ │ │ - 2516: 0062c5ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2516: 0062c611 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2517: 009f7b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2518: 0059b1c5 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2519: 0056f31d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2518: 0059b1f5 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2519: 0056f34d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2520: 009f7cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2521: 009f803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2522: 00598f5d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2523: 0054ca01 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2522: 00598f8d 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2523: 0054ca31 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2524: 008b1afc 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2525: 0026a5cd 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2526: 009b2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2527: 00473f41 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2528: 005852a1 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2528: 005852d1 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2529: 00279365 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2530: 008fe768 132 OBJECT GLOBAL DEFAULT 24 helper_info_biadd │ │ │ │ 2531: 008b236c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2532: 00342991 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2533: 00661305 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2534: 00562519 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2533: 00661329 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2534: 00562549 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2535: 009a82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2536: 009af424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2537: 005ae569 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2537: 005ae599 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2538: 00349055 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2539: 009f81be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2540: 008b96e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2541: 008f9fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschedule │ │ │ │ 2542: 009a86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2543: 0099e38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2544: 00678da5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2545: 0069e42d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2544: 00678dc9 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2545: 0069e44d 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2546: 0099fd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2547: 009f6a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2548: 009d4684 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2549: 008b2730 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2550: 00348b41 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2551: 009ab6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2552: 008ecc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2553: 009f7ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2554: 009f8130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2555: 0066fa11 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2556: 005997a9 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2555: 0066fa35 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2556: 005997d9 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2557: 009f70de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2558: 00229d05 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2559: 004c9891 1468 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_b │ │ │ │ 2560: 009f6dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2561: 006558ed 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2561: 00655911 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2562: 004ca2b5 224 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_d │ │ │ │ 2563: 009ae770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2564: 0099eb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2565: 009f6a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2566: 009f7c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2567: 004c9e4d 744 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_h │ │ │ │ 2568: 009a43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2569: 008b98c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2570: 003fce5d 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2571: 008b2b78 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2572: 008f4a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_s_ph │ │ │ │ 2573: 0099a678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2574: 009f8546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2575: 005a2eb9 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2575: 005a2ee9 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2576: 009f7cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2577: 009f7d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2578: 00266985 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2579: 0029bc25 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2580: 008f5bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tchalt │ │ │ │ 2581: 009f6cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2582: 0025bb79 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ @@ -2588,538 +2588,538 @@ │ │ │ │ 2584: 004ca135 384 FUNC GLOBAL DEFAULT 12 helper_msa_mod_s_w │ │ │ │ 2585: 0029a761 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2586: 009b0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2587: 009a7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2588: 009b1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2589: 009f716c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2590: 0025f4a1 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2591: 007f8f88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2591: 007f8fa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2592: 00495a45 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2593: 009accec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2594: 00536b2d 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2595: 006617b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2594: 00536b5d 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2595: 006617d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2596: 009f7122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2597: 0046f135 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2598: 009a85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2599: 0099ad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2600: 009f75aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2601: 009f7854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2602: 009f80c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2603: 0090b83c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_b │ │ │ │ 2604: 003b90a1 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2605: 009a7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2606: 0047d841 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2607: 00903754 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2608: 009a10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ 2609: 0090b6b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_d │ │ │ │ - 2610: 005dbe59 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2610: 005dbe89 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2611: 0099f390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2612: 009b041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2613: 009f6ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2614: 0090b7b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_h │ │ │ │ 2615: 00302dcd 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2616: 009f7c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2617: 009f7aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2618: 00373401 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2619: 009f640a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2620: 009a39b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2621: 0063aff1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2621: 0063b015 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2622: 002f3ee9 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2623: 009f61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2624: 002c7e0d 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2625: 009f7ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2626: 00495099 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2627: 005d39a9 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2628: 0068a2b5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2627: 005d39d9 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2628: 0068a2d5 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2629: 009f8522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2630: 009f7cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2631: 0090b734 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_s_w │ │ │ │ 2632: 0099e04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2633: 006baf2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2633: 006baf4d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2634: 008ef650 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2635: 006036dd 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2635: 0060370d 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2636: 009afd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2637: 009f646c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2638: 0041fa8d 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2639: 009f641c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2640: 009f7590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2641: 008a9bb0 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2642: 002a0529 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2643: 0080b030 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2643: 0080b050 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2644: 009f6b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2645: 0099e30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2646: 003ea3f5 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2647: 003ab351 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2648: 0064f4f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2648: 0064f51d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2649: 0025f3b9 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2650: 00552f95 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2650: 00552fc5 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2651: 009add00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2652: 009a24dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2653: 006223c1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2653: 006223e5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2654: 009f7c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2655: 003c9015 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2656: 003483b1 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2657: 009b2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2658: 0069d12d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2659: 0067d761 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2658: 0069d14d 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2659: 0067d785 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2660: 0099c29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2661: 006026d5 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2662: 005ba901 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2661: 00602705 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2662: 005ba931 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2663: 0037f215 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2664: 0099bfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2665: 009a5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2666: 00638105 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2666: 00638129 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2667: 008b1b54 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2668: 006bd0f1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2668: 006bd111 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2669: 009ad540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ 2670: 00286a11 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2671: 009f7ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2672: 009f7eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2673: 004926ad 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2674: 009aa83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2675: 00904438 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_u_df │ │ │ │ 2676: 009a4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2677: 006bcafd 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2677: 006bcb1d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2678: 009a4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2679: 0052bbf1 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2679: 0052bc21 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2680: 003d321d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2681: 004a1b7d 240 FUNC GLOBAL DEFAULT 12 helper_mftc0_configx │ │ │ │ 2682: 003f67e9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2683: 0058d67d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2683: 0058d6ad 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2684: 008ed4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2685: 003212ed 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2686: 008ee8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2687: 0066d005 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2687: 0066d029 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2688: 008b1f44 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2689: 009a6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2690: 009f7ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2691: 006beb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2692: 00604e99 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2691: 006beb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2692: 00604ec9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2693: 00287f55 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2694: 009f7b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2695: 008b29bc 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2696: 009a11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2697: 009f64e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2698: 009f6674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2699: 009ada60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2700: 0065a909 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2700: 0065a92d 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2701: 009f705c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2702: 009b0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2703: 00904330 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_u_df │ │ │ │ 2704: 009f5838 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2705: 002ead51 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2706: 009a94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2707: 0065e3b5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2707: 0065e3d9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2708: 009af394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2709: 009a6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2710: 009f748a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2711: 009f760e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2712: 009ad770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2713: 009b1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2714: 006824d9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2714: 006824fd 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ 2715: 0049f591 88 FUNC GLOBAL DEFAULT 12 cpu_mips_clock_init │ │ │ │ - 2716: 00664a95 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2716: 00664ab9 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2717: 009f77e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2718: 009a8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2719: 006ba83d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2720: 0063d845 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2719: 006ba85d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2720: 0063d869 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2721: 003d8d1d 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2722: 005aa279 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2723: 005aa6e1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2724: 00673a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2722: 005aa2a9 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2723: 005aa711 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2724: 00673a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2725: 009f7e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2726: 00385b31 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2727: 009f7f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2728: 00673cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2728: 00673ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2729: 0037dc25 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2730: 008f890c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschefback │ │ │ │ 2731: 003ba0ad 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2732: 0099c188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2733: 009a14ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2734: 0099eb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2735: 009f6f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 2736: 008f3d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_w │ │ │ │ - 2737: 0069e249 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2738: 006c21e9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2739: 006763f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2740: 006b5691 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2737: 0069e269 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2738: 006c2209 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2739: 0067641d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2740: 006b56b1 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2741: 0041ed7d 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2742: 009f79c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2743: 009a3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2744: 00616f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2744: 00616f65 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2745: 00476b55 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2746: 004927e9 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2747: 009f64a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2748: 0099b734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2749: 008b1e7c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2750: 0025e205 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2751: 0099a568 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2752: 009f6f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2753: 009a8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2754: 009f76b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2755: 009b2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2756: 009a6c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2757: 006477c5 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2757: 006477e9 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2758: 009b1e7c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2759: 003fe1bd 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2760: 00684775 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2760: 00684799 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2761: 009f80c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2762: 00651c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2762: 00651c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2763: 003fbb19 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2764: 00612aed 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2764: 00612b1d 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2765: 009ae670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2766: 002c3161 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2767: 005aa525 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2768: 006a284d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2767: 005aa555 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2768: 006a286d 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2769: 009ad660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2770: 008b2f90 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2771: 0032459d 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2772: 004412c1 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2773: 009a108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2774: 003de4cd 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2775: 009a07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2776: 0052e851 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2776: 0052e881 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2777: 0099ddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2778: 009ad840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2779: 00483d79 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2780: 009f6ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2781: 00298c15 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2782: 0099a38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2783: 0099a7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2784: 0068dbad 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2785: 0054ad61 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2784: 0068dbcd 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2785: 0054ad91 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2786: 00454c6d 216 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2787: 009f7a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2788: 009b1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2789: 009f7666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2790: 009a027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2791: 009a4468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2792: 009f6f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2793: 0099c1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2794: 0061733d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2794: 0061736d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2795: 009f6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2796: 009f7bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2797: 009f78b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2798: 003ddc8d 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2799: 009b03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2800: 009a3fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2801: 006878ed 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2801: 0068790d 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2802: 009a7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2803: 009ac044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2804: 0099c610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2805: 009ab894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2806: 009f69f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2807: 005a9b65 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2808: 0061aaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2807: 005a9b95 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2808: 0061ab21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2809: 004badfd 128 FUNC GLOBAL DEFAULT 12 helper_psllh │ │ │ │ 2810: 009f68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2811: 009f6440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2812: 00426b65 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2813: 009f73dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2814: 002a5675 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2815: 0066422d 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2816: 0066aaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2815: 00664251 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2816: 0066ab19 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2817: 009f6c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2818: 009f7714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2819: 0025f591 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2820: 009f6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2821: 005ac78d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2821: 005ac7bd 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ 2822: 008f3c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_ph │ │ │ │ - 2823: 00644e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2823: 00644e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2824: 009aae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2825: 006929b1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2825: 006929d1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2826: 004a611d 72 FUNC GLOBAL DEFAULT 12 cpu_mips_irq_init_cpu │ │ │ │ 2827: 009a14cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2828: 009f7412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2829: 002672bd 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2830: 002c85bd 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2831: 009a9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2832: 00492bd9 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2833: 004badb9 24 FUNC GLOBAL DEFAULT 12 helper_psllw │ │ │ │ 2834: 0099f044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2835: 00663add 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2835: 00663b01 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2836: 009ad860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2837: 0058493d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2837: 0058496d 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2838: 009a0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2839: 008f41e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_ph │ │ │ │ 2840: 009f6588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2841: 00669189 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2842: 006ad341 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2841: 006691ad 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2842: 006ad361 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2843: 00453351 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2844: 009f8416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2845: 009aabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2846: 003e6365 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2847: 0099c600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2848: 0080b088 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2848: 0080b0a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2849: 008e8564 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2850: 009f68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2851: 008eea74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2852: 00604f51 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2852: 00604f81 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2853: 00274ecd 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2854: 0029a209 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2855: 00521619 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2855: 00521649 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2856: 0026b055 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2857: 005a0b95 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2857: 005a0bc5 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2858: 0047d3b1 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2859: 00493c75 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2860: 004342fd 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2861: 0041eb49 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2862: 008f3b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_qb │ │ │ │ - 2863: 0058c4bd 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2863: 0058c4ed 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2864: 009f8102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2865: 009afd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2866: 008f5708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpecontrol │ │ │ │ 2867: 008e7d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2868: 009a46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2869: 004813d1 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2870: 00698149 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2870: 00698169 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2871: 0037f751 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2872: 009f7a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2873: 00653f51 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2873: 00653f75 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2874: 009f7436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2875: 00248e3d 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2876: 0064c545 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2876: 0064c569 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2877: 00341685 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2878: 009f6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2879: 005643d1 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2879: 00564401 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2880: 00257809 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2881: 009f6ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2882: 009f7290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2883: 005819e9 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2883: 00581a19 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2884: 009afb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2885: 009f80e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2886: 009f674a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2887: 00584c21 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2887: 00584c51 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2888: 0099fb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2889: 0090db4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_b │ │ │ │ 2890: 009b1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 2891: 0090d9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_d │ │ │ │ - 2892: 006489f1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2892: 00648a15 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2893: 0037dee9 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2894: 00679121 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2894: 00679145 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2895: 00377001 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2896: 009f74be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2897: 009a226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2898: 0090dac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_h │ │ │ │ 2899: 009f851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2900: 009f7a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2901: 004ba199 136 FUNC GLOBAL DEFAULT 12 helper_psubsb │ │ │ │ 2902: 009a7e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2903: 006a0839 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2903: 006a0859 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2904: 009f84a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2905: 009f6c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2906: 009b08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2907: 004485d9 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2908: 009f7b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2909: 008f50d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addsc │ │ │ │ 2910: 009f7ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2911: 009a11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2912: 0059af39 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2912: 0059af69 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2913: 009f65ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2914: 004ba2b1 144 FUNC GLOBAL DEFAULT 12 helper_psubsh │ │ │ │ 2915: 009f7aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2916: 009b1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2917: 0027dd7d 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2918: 00670165 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2918: 00670189 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2919: 009f6806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2920: 009a73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2921: 009b2e38 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2922: 009f77fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2923: 00563285 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2923: 005632b5 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2924: 0090da44 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_u_w │ │ │ │ 2925: 009a3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2926: 008b9690 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2927: 009f6e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2928: 0026c2c9 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2929: 009f658c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2930: 009f65ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2931: 009028e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_ps │ │ │ │ 2932: 009a9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2933: 009f6be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 2934: 009f6f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2935: 008e5adc 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2936: 009ad9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2937: 009f6d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2938: 006a0159 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2938: 006a0179 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2939: 0046f949 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2940: 00655dc5 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2940: 00655de9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2941: 009f7d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2942: 009ab36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2943: 009a7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2944: 0033f449 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2945: 0099b1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2946: 00670b55 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2946: 00670b79 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2947: 0099be28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2948: 004db91d 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_df │ │ │ │ 2949: 008e08ec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2950: 009a91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2951: 009f5f6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2952: 009aa45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2953: 008ebfa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2954: 006bdc81 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2955: 006ba3e9 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2956: 00537705 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2954: 006bdca1 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2955: 006ba409 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2956: 00537735 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2957: 009abec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2958: 009a5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2959: 009a2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2960: 0064f0e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2960: 0064f105 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2961: 009f7486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2962: 008a7ca4 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 2963: 0042105d 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2964: 009a4d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2965: 0067bbb9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 2966: 0062182d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2967: 00600fc1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2965: 0067bbdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 2966: 00621851 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2967: 00600ff1 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2968: 0099bc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2969: 003d4bb1 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2970: 0067a0f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 2971: 0068db15 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 2970: 0067a119 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2971: 0068db35 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 2972: 0033fcdd 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2973: 00674865 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2973: 00674889 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2974: 009a6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ 2975: 004a17c9 188 FUNC GLOBAL DEFAULT 12 helper_mtc0_status │ │ │ │ - 2976: 00618651 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2976: 00618681 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ 2977: 00901f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_d │ │ │ │ - 2978: 0054cba5 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2979: 0061463d 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2978: 0054cbd5 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2979: 0061466d 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2980: 009a5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2981: 009b1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 2982: 0065d3b9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 2982: 0065d3dd 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 2983: 004992bd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 2984: 0099b2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2985: 009a82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2986: 009f72a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2987: 009a6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2988: 0063817d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2988: 006381a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2989: 009f671a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2990: 0090595c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmin_df │ │ │ │ 2991: 009f81d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2992: 009b14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2993: 009aa9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2994: 0066ba51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2995: 0055b289 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2994: 0066ba75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2995: 0055b2b9 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2996: 0099bea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2997: 006924e9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2997: 00692509 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2998: 009a8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 2999: 009f6fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3000: 009f7b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3001: 009b29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3002: 00900970 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_s │ │ │ │ 3003: 009ac13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3004: 0041d0a1 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3005: 0069588d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3006: 006a9f0d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3005: 006958ad 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3006: 006a9f2d 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3007: 009a7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3008: 0099d3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3009: 009f5f51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3010: 0099c930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3011: 006bbc81 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3011: 006bbca1 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3012: 009f6db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3013: 004a0fbd 320 FUNC GLOBAL DEFAULT 12 helper_mttc0_tchalt │ │ │ │ - 3014: 00673db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3014: 00673ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3015: 009f6e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3016: 005557a1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3016: 005557d1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3017: 009f7d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3018: 009b15a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3019: 002bab41 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3020: 009f693c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3021: 00493d21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3022: 006816f1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3023: 0069e3d5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3022: 00681715 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3023: 0069e3f5 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3024: 009f6a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3025: 009ae1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3026: 003404a5 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3027: 0058e2ed 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3027: 0058e31d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3028: 008ecc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3029: 0053e50d 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3029: 0053e53d 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3030: 009a4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3031: 009f71ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3032: 0099a6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3033: 009aba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3034: 00238b21 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3035: 009f81ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3036: 006216d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3037: 00696fb9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3038: 0058c061 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3036: 006216fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3037: 00696fd9 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3038: 0058c091 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3039: 009f69f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3040: 009f684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3041: 0069fa95 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3041: 0069fab5 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3042: 009f81cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3043: 0048c759 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3044: 006bcb8d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3044: 006bcbad 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3045: 009adb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3046: 00613c05 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3047: 00568bad 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3046: 00613c35 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3047: 00568bdd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3048: 00907b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ldi_df │ │ │ │ 3049: 009f8b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3050: 009f75b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3051: 00562201 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3051: 00562231 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3052: 009a4e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3053: 006b3bb1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3053: 006b3bd1 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3054: 00452645 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3055: 009f5c88 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3056: 009f67e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3057: 005859c9 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3057: 005859f9 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3058: 009f77ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3059: 00486a4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3060: 009a77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3061: 004cb311 738 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_b │ │ │ │ 3062: 00283f9d 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3063: 0046d04d 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3064: 009ae580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3065: 004cb84d 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_d │ │ │ │ 3066: 00268fe9 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3067: 009f61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3068: 00661ca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3068: 00661cc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3069: 009a139c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3070: 009f75e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3071: 004c0c01 614 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_b │ │ │ │ 3072: 004cb5f5 386 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_h │ │ │ │ 3073: 0090574c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcor_df │ │ │ │ - 3074: 00686039 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3074: 0068605d 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ 3075: 004c1009 162 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_d │ │ │ │ - 3076: 0062afd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3076: 0062aff9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3077: 00474861 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3078: 008f6704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entryhi │ │ │ │ 3079: 009a4ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3080: 004c0e69 268 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_h │ │ │ │ 3081: 009f63f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3082: 0065a6b1 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3083: 005a2b15 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3084: 00681e49 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3082: 0065a6d5 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3083: 005a2b45 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3084: 00681e6d 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3085: 0090f178 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bsel_v │ │ │ │ - 3086: 004ec259 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3087: 006445cd 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3086: 004ec289 102 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3087: 006445f1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3088: 0026702d 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3089: 00429ea9 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3090: 004cb779 212 FUNC GLOBAL DEFAULT 12 helper_msa_asub_s_w │ │ │ │ 3091: 009a6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3092: 0099f430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3093: 0049de5d 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3094: 009f7302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3095: 009f668c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3096: 00628c65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3097: 0067983d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3098: 00646999 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3096: 00628c89 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3097: 00679861 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3098: 006469bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3099: 0085d7e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3100: 0090fac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_b │ │ │ │ 3101: 009f7b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3102: 002fb78d 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3103: 004c0f75 148 FUNC GLOBAL DEFAULT 12 helper_msa_add_a_w │ │ │ │ 3104: 0090f934 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_d │ │ │ │ 3105: 009a188c 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3106: 0099d8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3107: 006013f5 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3107: 00601425 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3108: 009f66a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3109: 00671741 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3109: 00671765 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ 3110: 008f1484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthlip │ │ │ │ - 3111: 0061b091 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3112: 00556485 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3111: 0061b0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3112: 005564b5 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3113: 0090fa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_h │ │ │ │ - 3114: 005a394d 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3114: 005a397d 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3115: 008af968 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3116: 009a80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3117: 008f515c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addwc │ │ │ │ 3118: 009f827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3119: 0022c965 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3120: 00434049 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3121: 0099f0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3129,119 +3129,119 @@ │ │ │ │ 3125: 0099fb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3126: 0099e8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3127: 009f8b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3128: 008ef5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3129: 009f6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3130: 009f60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ 3131: 009066c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cfcmsa │ │ │ │ - 3132: 0061a821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3132: 0061a851 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3133: 003c10bd 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3134: 009aa9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3135: 009f823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3136: 0099b8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3137: 009f7cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3138: 0099c528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3139: 0090f9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nlzc_w │ │ │ │ 3140: 009f82ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3141: 005aa579 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3141: 005aa5a9 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3142: 003f168d 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3143: 00622485 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3144: 005bb78d 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3143: 006224a9 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3144: 005bb7bd 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3145: 0099c148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3146: 009f73f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3147: 009a4008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3148: 009b2480 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3149: 009a3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3150: 0066f855 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3150: 0066f879 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3151: 004010e5 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3152: 009f7a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3153: 009f6d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3154: 009f7050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3155: 009f85a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3156: 00910104 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3157: 006675b1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3157: 006675d5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3158: 009b010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3159: 005624b1 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3160: 0065b089 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3161: 0065cc9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3159: 005624e1 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3160: 0065b0ad 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3161: 0065ccc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3162: 009acd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3163: 009a39c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3164: 005a0b15 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3164: 005a0b45 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3165: 009f8054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3166: 008b1c10 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3167: 009a0c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3168: 009f7554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3169: 00253c41 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3170: 0065d049 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3170: 0065d06d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3171: 009a012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3172: 0069a0b1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3172: 0069a0d1 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3173: 00267e31 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ 3174: 004b90fd 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_saf │ │ │ │ - 3175: 0067beb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3175: 0067bed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3176: 008ed550 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3177: 00673981 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3177: 006739a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3178: 008ee96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3179: 0043ee55 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3180: 004112e5 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3181: 009f746a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3182: 009f7ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3183: 006187ed 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3184: 00568ee1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3183: 0061881d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3184: 00568f11 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3185: 009f7d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3186: 009b0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3187: 009f819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3188: 009a73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3189: 003b0339 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3190: 0085c320 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3191: 009a6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ - 3192: 0069c549 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3192: 0069c569 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3193: 009f6948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3194: 009a4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ 3195: 00901e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_d │ │ │ │ - 3196: 00671df1 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3196: 00671e15 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3197: 009d4694 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3198: 0040cbd5 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3199: 00342c31 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3200: 009f6c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3201: 00509cc9 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ - 3202: 0060a069 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3201: 00509cf9 28 FUNC GLOBAL DEFAULT 12 check_cop1x │ │ │ │ + 3202: 0060a099 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3203: 004191f1 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3204: 009a0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3205: 009075b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srari_df │ │ │ │ 3206: 009f82f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3207: 003e9335 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3208: 0089fdbc 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3209: 00900868 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_class_s │ │ │ │ 3210: 003c9f55 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3211: 00662c49 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3212: 0066aa41 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3211: 00662c6d 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3212: 0066aa65 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3213: 00295949 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3214: 006a3cf5 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3214: 006a3d15 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3215: 0033ccad 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3216: 009f853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3217: 0046cfc5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3218: 009a022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3219: 003ca201 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3220: 0064ae09 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3221: 00514395 108 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ - 3222: 006212cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3223: 00606a95 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3220: 0064ae2d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3221: 005143c5 108 FUNC GLOBAL DEFAULT 12 mips_restore_state_to_opc │ │ │ │ + 3222: 006212f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3223: 00606ac5 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3224: 00496da5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3225: 003f5871 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3226: 004697f5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3227: 009f68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3228: 0060f0d5 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3228: 0060f105 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3229: 009b2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3230: 0062bb91 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3231: 00646705 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3232: 006aad39 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3233: 005639e5 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3230: 0062bbb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3231: 00646729 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3232: 006aad59 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3233: 00563a15 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3234: 0046f651 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3235: 00450199 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3236: 0068ed79 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3236: 0068ed99 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3237: 0025d769 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3238: 009abd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3239: 009f8b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3240: 009f672e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3241: 008b17e0 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3242: 009f8226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3243: 009f8b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ @@ -3249,256 +3249,256 @@ │ │ │ │ 3245: 009f8a9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3246: 009f624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3247: 0046828d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3248: 009f847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3249: 009f5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3250: 009a249c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3251: 009aebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3252: 0057da15 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3252: 0057da45 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3253: 008e03a0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3254: 004a4755 286 FUNC GLOBAL DEFAULT 12 r4k_invalidate_tlb │ │ │ │ 3255: 004262fd 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3256: 006926f1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3256: 00692711 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3257: 0037fce5 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3258: 002580b1 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3259: 006aeb4d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3259: 006aeb6d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3260: 009f6672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3261: 006bad19 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3261: 006bad39 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3262: 009b0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3263: 009f6c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3264: 0029f3bd 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3265: 009f7f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3266: 0034847d 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3267: 009f61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3268: 005abe61 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3268: 005abe91 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3269: 009f8278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3270: 0049bb0d 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3271: 009f7002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3272: 009f6a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3273: 009f7396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3274: 009b174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3275: 0099a828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3276: 009f762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3277: 0067ee79 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3278: 0060fb69 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3279: 005cedad 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3277: 0067ee9d 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3278: 0060fb99 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3279: 005ceddd 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3280: 003ab759 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3281: 003fd59d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3282: 009f5f11 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3283: 005a0851 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3284: 0065cd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3285: 0069c89d 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3286: 00660691 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3283: 005a0881 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3284: 0065cdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3285: 0069c8bd 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3286: 006606b5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3287: 009f758e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3288: 00651f1d 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3288: 00651f41 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3289: 0099e46c 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3290: 002b91ad 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3291: 009f62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3292: 0069c4f9 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3293: 00594dad 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3294: 0066f9bd 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3292: 0069c519 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3293: 00594ddd 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3294: 0066f9e1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3295: 009f7cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3296: 009a9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3297: 009a4f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3298: 00423cfd 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3299: 009f72a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3300: 009f82fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3301: 006714b1 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3301: 006714d5 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3302: 0048b5fd 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3303: 0066e155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3304: 0064a05d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3303: 0066e179 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3304: 0064a081 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3305: 0044c6f1 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3306: 009f6b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3307: 0099ef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3308: 0061a989 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3308: 0061a9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3309: 002c5f01 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3310: 009a092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3311: 0099c740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3312: 0069d641 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3312: 0069d661 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3313: 009a6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3314: 009f7248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3315: 009f72b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3316: 006a03c9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3316: 006a03e9 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3317: 004a10fd 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tccontext │ │ │ │ 3318: 003f2d1d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3319: 008eeaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3320: 003474cd 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3321: 0099e17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3322: 0052c405 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3322: 0052c435 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3323: 009f75b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3324: 008f6fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_framemask │ │ │ │ 3325: 009b1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3326: 003f240d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3327: 00492f09 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3328: 009b2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3329: 00613839 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3329: 00613869 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3330: 009a6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3331: 009f6818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3332: 008aa020 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3333: 009a5198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3334: 008e06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3335: 00480a29 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3336: 009f6e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3337: 00474a81 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3338: 0060ff91 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3338: 0060ffc1 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3339: 0037cb31 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3340: 0099d330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3341: 0099dfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3342: 009f8b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3343: 009f6e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3344: 009f7aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3345: 0068d641 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3345: 0068d661 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3346: 003ed3b1 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3347: 009f6c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3348: 008f5684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_mvpcontrol │ │ │ │ 3349: 009f69c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3350: 0064395d 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3350: 00643981 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3351: 0046cf35 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3352: 00900fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3353: 009afc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3354: 009af334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3355: 004b924d 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_seq │ │ │ │ 3356: 009f73d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3357: 00344155 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3358: 0043dac9 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3359: 0055b64d 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3359: 0055b67d 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3360: 009f6dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3361: 0057c9b5 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3361: 0057c9e5 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3362: 009f6d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3363: 002f295d 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3364: 00410a15 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3365: 009f6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3366: 006a8ebd 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3366: 006a8edd 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3367: 009a3b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3368: 006adb45 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3369: 00674331 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3368: 006adb65 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3369: 00674355 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3370: 009f7900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3371: 0043eedd 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3372: 00617115 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3372: 00617145 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3373: 009f6928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3374: 00601705 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3374: 00601735 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3375: 0099e12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3376: 009f773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3377: 009a4108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3378: 009b246c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3379: 009f808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3380: 008f1ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitrev │ │ │ │ 3381: 004abdf9 60 FUNC GLOBAL DEFAULT 12 helper_cmp_lt_ph │ │ │ │ 3382: 008ff9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3383: 009f6a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3384: 0064a40d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3385: 0053d241 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3384: 0064a431 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3385: 0053d271 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3386: 003428e1 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3387: 0067f345 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3387: 0067f369 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3388: 00239465 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3389: 009aa20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3390: 0046babd 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3391: 009f63b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3392: 009f8b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3393: 009f7862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3394: 006745a1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3394: 006745c5 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3395: 0099b148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3396: 009f67f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3397: 009aa4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3398: 0065f039 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3398: 0065f05d 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3399: 00239519 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3400: 003cf055 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3401: 002c83b1 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3402: 0099cf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3403: 00409115 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3404: 0063bd69 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3405: 0056436d 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3406: 00625b89 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3404: 0063bd8d 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3405: 0056439d 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3406: 00625bad 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3407: 009f7b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3408: 008ea454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3409: 009a8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3410: 0099defc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3411: 009f66b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3412: 008b3250 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3413: 0069391d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3413: 0069393d 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3414: 00449869 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3415: 0022bff9 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3416: 0039f551 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3417: 0069301d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3418: 00514541 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ - 3419: 0063396d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3417: 0069303d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3418: 00514571 38 FUNC GLOBAL DEFAULT 12 helper_macc │ │ │ │ + 3419: 00633991 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3420: 008ea034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3421: 00338071 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3422: 0048c8fd 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3423: 0061a461 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3423: 0061a491 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3424: 0041d2f1 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3425: 009f7f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3426: 006b0959 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3426: 006b0979 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3427: 009f7fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3428: 0041873d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3429: 009ab814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3430: 0022c861 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3431: 0056aa6d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3431: 0056aa9d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3432: 00341c2d 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3433: 0061b2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3433: 0061b2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3434: 004a04f9 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcschefback │ │ │ │ 3435: 0099bf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3436: 0049563d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3437: 005379a5 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3438: 00564d15 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3439: 007de558 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3437: 005379d5 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3438: 00564d45 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3439: 007de578 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3440: 009f77e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3441: 00618fa9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3441: 00618fd9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3442: 009f8b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3443: 009f66b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3444: 00554c95 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3445: 0054fe59 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3446: 007de550 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3444: 00554cc5 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3445: 0054fe89 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3446: 007de570 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3447: 009a9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3448: 00536129 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3448: 00536159 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3449: 009f7db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3450: 009ac590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3451: 0099e26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3452: 005641c9 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3452: 005641f9 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3453: 009a3fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3454: 0025d639 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3455: 0064dc61 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3455: 0064dc85 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3456: 003fc1dd 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3457: 004880c9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3458: 003a4fed 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3459: 009a7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3460: 009f6b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3461: 0068fd11 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3461: 0068fd31 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3462: 003ba0ed 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3463: 0028e831 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3464: 009f7e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3465: 009ae060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3466: 00626d59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3466: 00626d7d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3467: 0037c549 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3468: 003febd5 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3469: 00664169 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3469: 0066418d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3470: 0043d9e9 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3471: 00419d69 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3472: 005542f1 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3472: 00554321 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3473: 009f5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3474: 009e6474 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3475: 009f6690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3476: 00678cd9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3477: 004ec3ed 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ - 3478: 00575aa1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3476: 00678cfd 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3477: 004ec41d 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_xnp │ │ │ │ + 3478: 00575ad1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3479: 009a7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3480: 004928c9 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3481: 0066bcf9 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3481: 0066bd1d 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3482: 009170c4 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3483: 006a3815 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3483: 006a3835 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3484: 009f61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3485: 009f7a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3486: 0069ddfd 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3486: 0069de1d 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3487: 0049ed51 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg0_to_phys │ │ │ │ 3488: 009f80ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3489: 009af1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3490: 0029c379 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3491: 009f7388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3492: 00263849 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3493: 006a49d1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3493: 006a49f1 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3494: 009f6a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3495: 0099d878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3496: 009f6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3497: 009f7582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3498: 004604fd 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3499: 009f7832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3500: 009f7e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3506,192 +3506,192 @@ │ │ │ │ 3502: 009f6422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3503: 009f7600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3504: 009f8206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3505: 009af2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3506: 003eb3cd 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3507: 00493a21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ 3508: 009022b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_d │ │ │ │ - 3509: 005c910d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3510: 0068e3b1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3509: 005c913d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3510: 0068e3d1 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3511: 00912260 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3512: 009f7ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3513: 008b2778 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3514: 009ac9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3515: 009f62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3516: 009aea1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3517: 009af8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3518: 009f62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3519: 00692301 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3519: 00692321 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3520: 00902650 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_l │ │ │ │ 3521: 0047a729 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3522: 009f77f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3523: 009f6e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3524: 009af3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3525: 009aa50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3526: 009f7ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3527: 002c9299 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3528: 0099b4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3529: 006aa0d9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3529: 006aa0f9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3530: 009a84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3531: 003e2c4d 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ 3532: 00902548 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_w │ │ │ │ - 3533: 005829e5 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3533: 00582a15 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3534: 009f61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3535: 005f190d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3535: 005f193d 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3536: 00289645 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3537: 009ac064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3538: 0099cdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3539: 0099eac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3540: 009a6174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3541: 004a00f9 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcstatus │ │ │ │ 3542: 0048814d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3543: 0069458d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3544: 0064afd1 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3543: 006945ad 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3544: 0064aff5 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3545: 009f630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3546: 0040deb1 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3547: 00568e5d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3547: 00568e8d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3548: 0099dedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3549: 009f8472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3550: 0054f63d 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3550: 0054f66d 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3551: 00492a39 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3552: 009f7a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3553: 0048107d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3554: 006b498d 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3554: 006b49ad 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3555: 00266e99 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3556: 009accdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3557: 003ee371 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3558: 009f7a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3559: 00633385 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3559: 006333a9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3560: 009f62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3561: 002c4255 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3562: 003c5679 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3563: 009f6e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3564: 006317dd 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3564: 00631801 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3565: 0034e4d9 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3566: 006a65e5 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3566: 006a6605 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3567: 009a0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3568: 00651ca1 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3568: 00651cc5 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3569: 0040dfdd 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3570: 009b1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3571: 006bc539 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3571: 006bc559 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3572: 009f6b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3573: 004164ed 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3574: 002395b5 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3575: 009f8096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3576: 0068e3f1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3576: 0068e411 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3577: 0049e139 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3578: 0067e90d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3578: 0067e931 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3579: 00427565 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3580: 002a56f1 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3581: 009f8a94 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3582: 009f8b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3583: 00676a19 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3583: 00676a3d 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3584: 008af98c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3585: 009b0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3586: 008b1818 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3587: 008b16c8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3588: 009f77f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3589: 0024983d 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3590: 00643b61 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3590: 00643b85 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3591: 0099e05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3592: 0099f5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3593: 009f6a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3594: 00603399 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3595: 0063220d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3594: 006033c9 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3595: 00632231 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3596: 009b22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3597: 009ab24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3598: 0085c0ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3599: 009f795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3600: 006614a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3600: 006614cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3601: 009f636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3602: 002f21e1 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3603: 006acdf5 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3603: 006ace15 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3604: 0047e855 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3605: 009f78c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3606: 00909c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_b │ │ │ │ 3607: 00909ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_d │ │ │ │ 3608: 009b16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3609: 009acc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3610: 0061c8b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3610: 0061c8dd 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3611: 003d46d5 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3612: 0099b614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ 3613: 00909be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_h │ │ │ │ - 3614: 0066bf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3614: 0066bf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3615: 00481c49 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3616: 009f6f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3617: 0047e7f9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3618: 008b1844 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3619: 009f6dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3620: 009a59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3621: 009b1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3622: 0065af11 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3622: 0065af35 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3623: 0029ba8d 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3624: 0099e3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3625: 009aa41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3626: 009f64a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3627: 009a97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3628: 009f83b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3629: 0057f6f1 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3629: 0057f721 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3630: 0048d099 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3631: 009a4ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3632: 00909b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvod_w │ │ │ │ 3633: 00406225 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3634: 008b18ac 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3635: 009026d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_l │ │ │ │ 3636: 009f8b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3637: 009f81ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3638: 009abcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3639: 006b3b89 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3639: 006b3ba9 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3640: 0099b3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3641: 00433495 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3642: 00900d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_s │ │ │ │ 3643: 004a9a71 376 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_write_register │ │ │ │ 3644: 009f7482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3645: 0053761d 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3646: 00662159 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3645: 0053764d 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3646: 0066217d 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3647: 009f7ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3648: 009f7b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3649: 009025cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtd_w │ │ │ │ 3650: 00493e15 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3651: 009f8490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3652: 009a9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3653: 006ba6e5 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3653: 006ba705 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3654: 0099ec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3655: 003c73b1 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3656: 009f790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3657: 009f7974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3658: 009f7e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3659: 004abae5 52 FUNC GLOBAL DEFAULT 12 helper_mulq_s_w │ │ │ │ 3660: 004af0e9 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_d │ │ │ │ 3661: 009ae5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3662: 004ba08d 136 FUNC GLOBAL DEFAULT 12 helper_paddb │ │ │ │ 3663: 009f8506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3664: 009f64e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3665: 009f681c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3666: 00628319 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3666: 0062833d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3667: 0049e605 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3668: 0033c5f9 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3669: 009f7d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3670: 009f6564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3671: 009b0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3672: 004ba115 120 FUNC GLOBAL DEFAULT 12 helper_paddh │ │ │ │ 3673: 009ae440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3674: 008ec02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3675: 009b0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3676: 004b9529 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sle │ │ │ │ - 3677: 0067e095 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3677: 0067e0b9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3678: 00904750 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_flog2_df │ │ │ │ 3679: 003d5765 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3680: 00646741 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3680: 00646765 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3681: 009f6adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3682: 009a143c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3683: 004af1d1 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_l_s │ │ │ │ - 3684: 0061ff8d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3684: 0061ffb1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3685: 009a097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3686: 00617af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3686: 00617b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3687: 009f6e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3688: 009f6978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3689: 004881d5 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3690: 003ea60d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3691: 009a39f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3692: 004ba18d 10 FUNC GLOBAL DEFAULT 12 helper_paddw │ │ │ │ 3693: 003136fd 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ @@ -3700,86 +3700,86 @@ │ │ │ │ 3696: 009b1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3697: 009a0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3698: 008eac10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3699: 009f7df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3700: 009f836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3701: 009a28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3702: 009b03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3703: 006517b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3703: 006517d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3704: 002645d5 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3705: 009f6dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3706: 0099ee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3707: 00323a91 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3708: 0048342d 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3709: 009f66bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3710: 0099a838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3711: 009a237c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3712: 0099b8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3713: 009f6b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3714: 0026bdc9 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3715: 009f8294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3716: 00344a35 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3717: 005a3861 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3717: 005a3891 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3718: 009f7a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3719: 009ab21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3720: 0054acd5 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3720: 0054ad05 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3721: 0099d19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3722: 009a4538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3723: 009a58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3724: 004d9edd 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcle_df │ │ │ │ 3725: 009f63f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3726: 009100fc 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3727: 00607b79 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3727: 00607ba9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3728: 009a7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3729: 009a246c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3730: 00475439 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3731: 009b2e44 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3732: 009f791c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3733: 009a7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3734: 00553445 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3735: 005aab81 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3736: 006ad325 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3734: 00553475 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3735: 005aabb1 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3736: 006ad345 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3737: 00906640 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcaf_df │ │ │ │ 3738: 00450489 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3739: 00492859 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3740: 00617025 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3740: 00617055 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3741: 0099f1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3742: 009adc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3743: 00494d3d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3744: 0028a2c1 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3745: 002fc69d 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3746: 0066005d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3746: 00660081 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3747: 0031bc61 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3748: 009aec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ - 3749: 008037f0 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ + 3749: 00803810 4 OBJECT GLOBAL DEFAULT 14 mips_defs_number │ │ │ │ 3750: 009a164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3751: 009ae350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3752: 0025d77d 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3753: 009a7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3754: 009a4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3755: 008b288c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3756: 004b9a85 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sne │ │ │ │ 3757: 009f7e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3758: 00499ae9 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3759: 0044844d 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3760: 00656091 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3760: 006560b5 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3761: 004a0051 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf0 │ │ │ │ 3762: 00266061 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3763: 009f78b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3764: 004a0061 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpconf1 │ │ │ │ 3765: 009f7bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3766: 00453335 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3767: 009f6e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3768: 009a7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3769: 009ac014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3770: 009a12ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3771: 0099da88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3772: 009f75e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ 3773: 004aa6a5 18 FUNC GLOBAL DEFAULT 12 helper_precr_sra_ph_w │ │ │ │ - 3774: 0064f705 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3774: 0064f729 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3775: 009f7cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3776: 009f809e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3777: 009a7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3778: 009aca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3779: 008eab8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3780: 0099d2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3781: 009a9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ @@ -3787,70 +3787,70 @@ │ │ │ │ 3783: 008e0c80 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3784: 009f6ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3785: 008e0d00 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3786: 009a0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3787: 008e0d10 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3788: 00905e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fadd_df │ │ │ │ 3789: 0099f734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3790: 005c78ed 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3790: 005c791d 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3791: 003968d1 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3792: 00627e79 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3792: 00627e9d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3793: 009b0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3794: 00642281 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3795: 00568fc5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3796: 00642f21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3797: 0052e935 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3794: 006422a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3795: 00568ff5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3796: 00642f45 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3797: 0052e965 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3798: 0041ec55 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3799: 009f7274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3800: 009f6408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3801: 0099f2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3802: 0040df35 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3803: 008e9a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3804: 0059b4ad 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3804: 0059b4dd 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3805: 004512d5 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3806: 009f7b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3807: 0037d351 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3808: 0056e089 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3808: 0056e0b9 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3809: 003a5759 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3810: 009a22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3811: 002678b1 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3812: 0044187d 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3813: 009aa1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3814: 00606275 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3814: 006062a5 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3815: 009f622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3816: 009a37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3817: 005992a1 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3817: 005992d1 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3818: 009af564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3819: 0099a708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3820: 009a3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3821: 006c1ffd 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3821: 006c201d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3822: 0099c2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3823: 0062ab5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3823: 0062ab81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3824: 00416f35 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3825: 0033c97d 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3826: 00509c61 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ - 3827: 0068e1e1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3826: 00509c91 4 FUNC GLOBAL DEFAULT 12 gen_move_low32 │ │ │ │ + 3827: 0068e201 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3828: 004185d5 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3829: 009a8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3830: 009f6580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3831: 0099f5e0 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3832: 004b98f1 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sor │ │ │ │ 3833: 008ef758 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3834: 004503b9 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3835: 00670fc5 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3835: 00670fe9 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3836: 00480239 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3837: 004aa58d 84 FUNC GLOBAL DEFAULT 12 helper_subuh_r_qb │ │ │ │ 3838: 009ae1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3839: 0040eacd 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3840: 009f6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3841: 009f5f44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3842: 009f837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3843: 008b28f4 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3844: 009f77c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3845: 0054a7e9 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3845: 0054a819 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3846: 004b33cd 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngle │ │ │ │ 3847: 009a6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3848: 009a16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3849: 00902c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_ps │ │ │ │ 3850: 004ab6e5 274 FUNC GLOBAL DEFAULT 12 helper_dpsqx_sa_w_ph │ │ │ │ 3851: 009f7eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3852: 009f6b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ @@ -3861,21 +3861,21 @@ │ │ │ │ 3857: 009ae95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3858: 009a9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3859: 003bb9b9 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3860: 003b03b1 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3861: 009f7a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3862: 009f7e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3863: 008b1768 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3864: 0069cf95 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3864: 0069cfb5 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3865: 009ac9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3866: 009d4fb8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3867: 0022bc75 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3868: 009f6722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 3869: 004ccc15 614 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_b │ │ │ │ - 3870: 006ad84d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3870: 006ad86d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3871: 009a90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3872: 008ed5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3873: 0048fb79 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3874: 004cd051 140 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_d │ │ │ │ 3875: 0031a4f5 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3876: 008f389c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_ph │ │ │ │ 3877: 009f7b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ @@ -3884,121 +3884,121 @@ │ │ │ │ 3880: 004cce7d 310 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_h │ │ │ │ 3881: 0099d370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3882: 009f7a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3883: 00264519 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3884: 0049a86d 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3885: 009f601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3886: 009f8312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3887: 0067c029 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3888: 006b442d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3887: 0067c04d 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3888: 006b444d 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3889: 009aead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3890: 0024e0f1 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3891: 009f768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 3892: 009f7514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3893: 0062f565 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3893: 0062f589 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3894: 009abfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3895: 008f49a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addq_ph │ │ │ │ 3896: 004ccfb5 156 FUNC GLOBAL DEFAULT 12 helper_msa_subs_u_w │ │ │ │ 3897: 009a7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3898: 002b0add 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3899: 009f706e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3900: 00625885 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3900: 006258a9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3901: 0025f3e9 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3902: 003a3f1d 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3903: 006aab31 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3903: 006aab51 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3904: 009a5068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3905: 009f60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3906: 009f756a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3907: 009a1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3908: 0022ad51 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3909: 009f8414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3910: 009a176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3911: 0063b58d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3911: 0063b5b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3912: 003cfdf5 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3913: 00320c7d 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3914: 003f1281 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3915: 0031c221 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3916: 008eab08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3917: 009ac800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3918: 0041d2a5 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3919: 006ba401 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3920: 00579d4d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3919: 006ba421 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3920: 00579d7d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3921: 009f75bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3922: 009f7b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3923: 00259c95 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3924: 0063862d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3924: 00638651 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3925: 009f6406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3926: 009a79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3927: 009aa34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3928: 009f62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3929: 009a3ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3930: 009f7bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3931: 009f638a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3932: 005a0035 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3933: 006b21e5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3934: 005a933d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3932: 005a0065 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3933: 006b2205 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3934: 005a936d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3935: 009f846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3936: 00401125 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3937: 0099c7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3938: 009a5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3939: 009a7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3940: 00319c89 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3941: 004956e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3942: 009aed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3943: 009f6c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3944: 008e6b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3945: 009f6f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3946: 00678a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3946: 00678ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3947: 009f65d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3948: 0022c7f9 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3949: 009a80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3950: 0064ad2d 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3950: 0064ad51 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3951: 009b0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3952: 0066f549 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3952: 0066f56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3953: 009b0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3954: 0026cca5 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3955: 009a4578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3956: 009b2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3957: 00487051 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3958: 00635929 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3958: 0063594d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3959: 009afd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3960: 00661d91 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3960: 00661db5 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3961: 009aaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3962: 0099d4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3963: 009f6c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3964: 009a42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 3965: 004b3e71 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_f │ │ │ │ 3966: 002f3031 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 3967: 006252c9 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3967: 006252ed 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3968: 009f76be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3969: 006a2219 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3969: 006a2239 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3970: 009f6920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3971: 009ae94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3972: 00655709 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3972: 0065572d 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3973: 009ac8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3974: 00486dcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3975: 0043da49 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ 3976: 004b10cd 152 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_ps │ │ │ │ - 3977: 0053e329 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3977: 0053e359 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3978: 004a1945 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_cause │ │ │ │ 3979: 009a8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 3980: 00489d4d 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3981: 0063628d 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3981: 006362b1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3982: 009afe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 3983: 0029ebed 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 3984: 0068c509 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3985: 00644a25 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3984: 0068c529 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3985: 00644a49 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ 3986: 009057d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_a_df │ │ │ │ - 3987: 0056fee5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3987: 0056ff15 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3988: 009f710e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3989: 009a6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ 3990: 009aa31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3991: 004aa099 78 FUNC GLOBAL DEFAULT 12 helper_addu_ph │ │ │ │ 3992: 003ddd21 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 3993: 0054f6b1 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3993: 0054f6e1 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3994: 00259ab5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3995: 009b274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3996: 009f6eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 3997: 003f4881 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3998: 009f5f61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3999: 009f6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4000: 00408275 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4007,23 +4007,23 @@ │ │ │ │ 4003: 009f83ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4004: 009af084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4005: 00417149 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4006: 008f8570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpeconf0 │ │ │ │ 4007: 003f47cd 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4008: 008584f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4009: 009f7c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4010: 0069fea9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4011: 0065a5f1 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4012: 006a7e95 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4010: 0069fec9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4011: 0065a615 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4012: 006a7eb5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4013: 003f4b39 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4014: 006681a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4014: 006681c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4015: 0044475d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4016: 0099bb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4017: 006620c9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4018: 0063ce2d 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4017: 006620ed 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4018: 0063ce51 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4019: 009f64c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4020: 009f7a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4021: 009f6740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4022: 008b1cb8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4023: 009f5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4024: 009f7852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4025: 009f67de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4031,344 +4031,344 @@ │ │ │ │ 4027: 00495561 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4028: 003f4a79 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4029: 009f7570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4030: 003e7439 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4031: 004aa0e9 132 FUNC GLOBAL DEFAULT 12 helper_addu_qb │ │ │ │ 4032: 0099e854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4033: 008e6b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4034: 005ae135 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4035: 006bc625 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4034: 005ae165 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4035: 006bc645 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4036: 0090952c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_or_v │ │ │ │ 4037: 00307871 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4038: 009b0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4039: 009f6416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4040: 0052e525 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4040: 0052e555 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4041: 009b00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4042: 009aa02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4043: 0065cd15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4043: 0065cd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4044: 008eeb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4045: 003f4af9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4046: 009f6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4047: 002fc30d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4048: 008b1978 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4049: 009a7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ 4050: 004d26f5 460 FUNC GLOBAL DEFAULT 12 helper_msa_srai_df │ │ │ │ - 4051: 006278f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4051: 00627915 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4052: 00408ee1 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4053: 009af144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4054: 00268e21 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4055: 0064298d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4055: 006429b1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4056: 00902b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip2_ps │ │ │ │ - 4057: 006564e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4057: 0065650d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4058: 0099c670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4059: 009f66f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4060: 0061bb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4060: 0061bbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4061: 009b039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4062: 009b04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4063: 0058c6e1 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4063: 0058c711 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4064: 009f7abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4065: 009f8504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4066: 009f665c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4067: 009a8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4068: 009aeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4069: 009f7af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4070: 004870d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4071: 0067d3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4071: 0067d3c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4072: 009af604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4073: 009f7256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4074: 0061d2dd 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4075: 0062b94d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4074: 0061d301 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4075: 0062b971 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4076: 009aa86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4077: 00617b71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4077: 00617ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4078: 009b0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4079: 009f7052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4080: 009ada00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4081: 009f7020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4082: 009a2d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4083: 0061ce1d 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4083: 0061ce41 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4084: 008b1fac 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4085: 0037fc09 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4086: 004b24b5 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_f │ │ │ │ 4087: 009ab654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4088: 009f80be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4089: 009f645c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 4090: 00610021 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4090: 00610051 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4091: 009f79be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4092: 0064f911 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4092: 0064f935 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4093: 009ac500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4094: 0063e8a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4095: 00656ca9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4094: 0063e8cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4095: 00656ccd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ 4096: 00908110 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addvi_df │ │ │ │ - 4097: 007bd7ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4097: 007bd7cc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4098: 0033ded9 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4099: 003abd19 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4100: 009ae6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4101: 00637fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4101: 00637ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4102: 009b1f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4103: 006a0901 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4103: 006a0921 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4104: 003dd815 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ 4105: 004b919d 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sun │ │ │ │ - 4106: 0065164d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4106: 00651671 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4107: 009a2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4108: 008e7460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4109: 009a182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4110: 0040b85d 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4111: 0067f4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4111: 0067f4c9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4112: 0099cedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4113: 009f8388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4114: 0048737d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4115: 0040fdad 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4116: 0053dee9 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4117: 0069dd61 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4116: 0053df19 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4117: 0069dd81 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4118: 009a8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4119: 00637849 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4119: 0063786d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4120: 009f7162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4121: 009a2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4122: 003e1eed 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4123: 009f765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4124: 0066bfbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4124: 0066bfe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4125: 009f75b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4126: 009d4958 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4127: 009f8252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4128: 009f66b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4129: 003d3f25 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4130: 006b5ec1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4130: 006b5ee1 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4131: 009a77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4132: 009f6778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4133: 009a4e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4134: 009f6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4135: 0029b8a5 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4136: 002b2a25 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4137: 009b0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4138: 002c0b6d 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4139: 009b2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4140: 008ec0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4141: 006613f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4142: 00697c39 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4141: 00661419 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4142: 00697c59 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4143: 009f6cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4144: 00498495 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4145: 009a7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4146: 009f8ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4147: 0061745d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4147: 0061748d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4148: 003f8ca9 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4149: 003fc58d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4150: 009a3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4151: 009a242c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4152: 009f7b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4153: 0066a719 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4153: 0066a73d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4154: 0099e1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4155: 0099fdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4156: 00682ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4157: 007de530 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4156: 00682b0d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4157: 007de550 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4158: 0099b6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4159: 009a8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4160: 00267495 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4161: 006ab5a9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4161: 006ab5c9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4162: 00289d3d 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4163: 0099d420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4164: 006a9c59 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4164: 006a9c79 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4165: 004b8119 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_saf │ │ │ │ - 4166: 00604001 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4167: 005549cd 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4166: 00604031 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4167: 005549fd 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4168: 00341d49 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4169: 0062e8fd 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4170: 005af355 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4171: 0058d095 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4169: 0062e921 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4170: 005af385 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4171: 0058d0c5 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4172: 009f7e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4173: 006b091d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4174: 005a0691 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 4175: 00666af1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4173: 006b093d 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4174: 005a06c1 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4175: 00666b15 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ 4176: 008f40dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_qb │ │ │ │ - 4177: 00680c91 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4177: 00680cb5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4178: 00299089 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4179: 0069d061 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4179: 0069d081 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4180: 009b180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4181: 00439a55 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4182: 006686cd 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4182: 006686f1 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4183: 009ac9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4184: 00660809 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4184: 0066082d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4185: 009f5f6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4186: 009d3634 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4187: 00347601 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4188: 009f858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4189: 009a4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4190: 004604f9 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4191: 009f5c8c 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4192: 003d5801 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4193: 0068ce09 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4193: 0068ce29 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4194: 008e6a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4195: 009f7bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4196: 009f7138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4197: 004ba6f5 200 FUNC GLOBAL DEFAULT 12 helper_packushb │ │ │ │ 4198: 009f61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4199: 009f670e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4200: 009b26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4201: 0025fff9 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4202: 0064ccd5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4203: 006b97d9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4202: 0064ccf9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4203: 006b97f9 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4204: 004c2c45 154 FUNC GLOBAL DEFAULT 12 helper_msa_addv_b │ │ │ │ 4205: 009b0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4206: 006c21c1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4206: 006c21e1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4207: 004c2de5 108 FUNC GLOBAL DEFAULT 12 helper_msa_addv_d │ │ │ │ 4208: 009a60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 4209: 00635acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4209: 00635af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4210: 009a4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4211: 009a133c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4212: 009f7bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4213: 005a08f9 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4213: 005a0929 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4214: 004c2ce1 170 FUNC GLOBAL DEFAULT 12 helper_msa_addv_h │ │ │ │ 4215: 003c6e4d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4216: 003d3181 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4217: 006b7a9d 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4217: 006b7abd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4218: 004801e9 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4219: 009f7550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4220: 003fc375 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4221: 009f70e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4222: 009f6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4223: 009f7656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4224: 0049c47d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4225: 008b20b0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4226: 009afe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4227: 009f8116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4228: 009f85b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4229: 005a95b1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4229: 005a95e1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4230: 009a3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4231: 00673b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4231: 00673b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4232: 009abd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4233: 0099a758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4234: 003a184d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4235: 008f6f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchhi │ │ │ │ 4236: 00487401 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ 4237: 004c2d8d 88 FUNC GLOBAL DEFAULT 12 helper_msa_addv_w │ │ │ │ - 4238: 005518e9 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4238: 00551919 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4239: 0099f490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4240: 005a292d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4240: 005a295d 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4241: 009f6ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4242: 009f793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4243: 005b18c5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4244: 0066c035 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4243: 005b18f5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4244: 0066c059 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4245: 004cf591 916 FUNC GLOBAL DEFAULT 12 helper_msa_sra_b │ │ │ │ 4246: 009b1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4247: 004cfc09 150 FUNC GLOBAL DEFAULT 12 helper_msa_sra_d │ │ │ │ - 4248: 0065da65 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4248: 0065da89 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4249: 009b013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4250: 006359dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4250: 00635a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ 4251: 004cf925 484 FUNC GLOBAL DEFAULT 12 helper_msa_sra_h │ │ │ │ - 4252: 0063f125 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4253: 0069dc0d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4252: 0063f149 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4253: 0069dc2d 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4254: 0049bc71 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4255: 0099fee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4256: 009f6c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4257: 00647ba9 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4258: 005a9699 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4257: 00647bcd 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4258: 005a96c9 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4259: 00419071 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4260: 00480d51 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4261: 008fa6f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mthc0_watchhi │ │ │ │ 4262: 00348031 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4263: 006bca41 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4263: 006bca61 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4264: 003b0391 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ 4265: 004b592d 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_f │ │ │ │ - 4266: 0080b014 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4266: 0080b034 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4267: 009f6648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4268: 004cfb09 254 FUNC GLOBAL DEFAULT 12 helper_msa_sra_w │ │ │ │ 4269: 004cacad 450 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_b │ │ │ │ 4270: 00296dbd 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4271: 009f7e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4272: 003e9fe9 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4273: 004cafc9 142 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_d │ │ │ │ 4274: 003ea921 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4275: 009a3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4276: 0099b0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4277: 00603cd1 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4277: 00603d01 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4278: 009a0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4279: 00603e59 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4279: 00603e89 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4280: 009a3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4281: 002b3119 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4282: 009f6ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4283: 004cae71 220 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_h │ │ │ │ 4284: 0099ef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4285: 009f74ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4286: 0099b478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4287: 006aa745 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4287: 006aa765 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4288: 009f853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4289: 003d4655 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4290: 009f6ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4291: 009f610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4292: 006ad231 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4293: 005a02d9 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4294: 0066aa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4292: 006ad251 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4293: 005a0309 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4294: 0066aaa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4295: 0099bb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4296: 0051af55 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4296: 0051af85 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4297: 009f6aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4298: 009f78ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4299: 009f6e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4300: 009a19e4 12 OBJECT GLOBAL DEFAULT 24 hw_mips_trace_events │ │ │ │ 4301: 009a291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4302: 0060fe31 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4302: 0060fe61 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4303: 009f7c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4304: 009f63a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4305: 009b178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4306: 004caf4d 124 FUNC GLOBAL DEFAULT 12 helper_msa_msubv_w │ │ │ │ 4307: 00401a91 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4308: 009d4aa8 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ 4309: 004baff1 124 FUNC GLOBAL DEFAULT 12 helper_pmulhh │ │ │ │ - 4310: 00687f01 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4311: 0064a665 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4310: 00687f21 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4311: 0064a689 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4312: 00480c91 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4313: 00460545 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4314: 0099feb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4315: 00903e8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muls │ │ │ │ 4316: 009a175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4317: 009f859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4318: 009f700a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4319: 00602d55 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4319: 00602d85 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4320: 0099ec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4321: 005d06c1 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4321: 005d06f1 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4322: 008ef6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4323: 009e63f4 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4324: 009b1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4325: 009f7066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4326: 009a150c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4327: 0090b41c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_b │ │ │ │ 4328: 009f7834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4329: 0090b290 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_d │ │ │ │ 4330: 009b22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4331: 009f6cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4332: 0061b721 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4332: 0061b751 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4333: 0099ac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4334: 0099fe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4335: 009a3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ 4336: 0090b398 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_h │ │ │ │ - 4337: 006a6ba1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4337: 006a6bc1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4338: 00377dd9 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_freq │ │ │ │ 4339: 009a7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4340: 0099b910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4341: 0063a845 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4341: 0063a869 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4342: 009a4fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4343: 009a203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4344: 0080b054 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4345: 0061bc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4344: 0080b074 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4345: 0061bc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4346: 009b057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4347: 0057fcd1 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4347: 0057fd01 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4348: 009b0aa8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4349: 0053e95d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4349: 0053e98d 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4350: 009f6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ 4351: 0090b314 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubv_w │ │ │ │ - 4352: 006767b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4352: 006767d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4353: 00346af5 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4354: 009b2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4355: 0064bcdd 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4355: 0064bd01 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4356: 009af7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4357: 00453799 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4358: 0068f631 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4358: 0068f651 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4359: 003aa59d 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4360: 002c0de5 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4361: 00628095 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4362: 0055fc29 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4363: 00679a91 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4361: 006280b9 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4362: 0055fc59 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4363: 00679ab5 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4364: 00492d49 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4365: 009f7980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4366: 008ed658 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4367: 009a79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4368: 0099fa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4369: 009f63ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4370: 009f8b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ @@ -4381,55 +4381,55 @@ │ │ │ │ 4377: 0099ae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4378: 0089efd8 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4379: 009f7e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4380: 009a60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4381: 009f723c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4382: 009f71d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4383: 009ad580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4384: 0067c805 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4384: 0067c829 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4385: 009abbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4386: 008eff14 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4387: 0040fe59 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4388: 004b8279 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_seq │ │ │ │ - 4389: 00647d11 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4389: 00647d35 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4390: 009f7460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4391: 009f5f32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4392: 009ac570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4393: 009b0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4394: 003194fd 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4395: 009f7ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4396: 009a5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4397: 0030635d 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4398: 00697751 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4398: 00697771 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4399: 009f7ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4400: 00640d69 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4400: 00640d8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4401: 009f68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4402: 009f60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4403: 009f7c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4404: 00630121 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4404: 00630145 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4405: 009f6e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4406: 00564195 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4406: 005641c5 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4407: 004de8c5 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupl_df │ │ │ │ 4408: 003e99fd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4409: 009f6b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4410: 00483a2d 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4411: 008f599c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo0 │ │ │ │ 4412: 008f5dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_entrylo1 │ │ │ │ 4413: 004d1a9d 376 FUNC GLOBAL DEFAULT 12 helper_msa_clei_u_df │ │ │ │ 4414: 009ac7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4415: 00474c41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4416: 003f8d45 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ - 4417: 004eea6d 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ + 4417: 004eea9d 64 FUNC GLOBAL DEFAULT 12 gen_store_gpr │ │ │ │ 4418: 009d4698 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4419: 009f7ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4420: 009f8382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4421: 009f739c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4422: 009af914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4423: 00696671 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4424: 00609f31 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4423: 00696691 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4424: 00609f61 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4425: 009b1ef8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4426: 009f7ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4427: 009f810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4428: 008e6008 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4429: 009f690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4430: 004ac231 98 FUNC GLOBAL DEFAULT 12 helper_extp │ │ │ │ 4431: 008f6ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_watchlo │ │ │ │ @@ -4439,332 +4439,332 @@ │ │ │ │ 4435: 008f5ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagemask │ │ │ │ 4436: 004949f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4437: 002963a5 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4438: 009a58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4439: 009aab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4440: 002654c9 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4441: 00266c15 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4442: 00662429 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4443: 00682cc1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4442: 0066244d 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4443: 00682ce5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4444: 0099eba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4445: 009af1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4446: 00674989 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4447: 006476a1 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4446: 006749ad 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4447: 006476c5 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4448: 0046ad25 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4449: 009f6b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4450: 006bc1c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4450: 006bc1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4451: 009a7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4452: 009f7cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4453: 005a558d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4453: 005a55bd 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4454: 00296ec1 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4455: 00493ae1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4456: 005993c5 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4456: 005993f5 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4457: 00249459 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4458: 009f8488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4459: 002960a1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4460: 009a8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4461: 0061c3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4461: 0061c3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4462: 009f8050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4463: 009f6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4464: 00307bed 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4465: 003e94ed 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4466: 009b1f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4467: 0058f3cd 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4467: 0058f3fd 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4468: 0026aec9 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4469: 00497485 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4470: 0063e705 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4470: 0063e729 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4471: 004448a1 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4472: 009aad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4473: 00608641 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4473: 00608671 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4474: 0042a3f1 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4475: 0026bcb9 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4476: 00432b51 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4477: 0066b909 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4478: 006b41fd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4477: 0066b92d 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4478: 006b421d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4479: 009ae080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4480: 00484d59 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4481: 0031a8b5 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4482: 005b2245 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4483: 00582571 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4484: 006871c1 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4485: 00663dc5 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4482: 005b2275 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4483: 005825a1 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4484: 006871e5 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4485: 00663de9 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4486: 00250401 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4487: 009a2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4488: 003fc05d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4489: 00273ae9 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4490: 009f818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4491: 0054acd1 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4491: 0054ad01 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4492: 008afa7c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4493: 009ad450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4494: 004515bd 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4495: 009a287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4496: 005a9f99 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4496: 005a9fc9 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4497: 009af654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4498: 0066ab6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4499: 00647191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4498: 0066ab91 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4499: 006471b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4500: 009aa26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4501: 00300165 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4502: 003cc1cd 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ 4503: 004baf79 120 FUNC GLOBAL DEFAULT 12 helper_pmullh │ │ │ │ - 4504: 0055388d 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4504: 005538bd 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4505: 009f84c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4506: 00676d49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4506: 00676d6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4507: 0099b398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4508: 00552189 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4508: 005521b9 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4509: 00451595 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4510: 0045b7cd 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4511: 0054ad69 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4511: 0054ad99 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4512: 009a285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4513: 008f7910 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngle │ │ │ │ 4514: 0029ddfd 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4515: 0061bbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4515: 0061bc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4516: 009f7c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4517: 009ade70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4518: 00268019 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4519: 009a47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4520: 0061a6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4521: 00673285 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4520: 0061a725 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4521: 006732a9 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4522: 009f82a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4523: 009f7188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4524: 009b0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4525: 008ebb04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4526: 00249249 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4527: 003aa8a5 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4528: 004947b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4529: 009067cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insve_df │ │ │ │ 4530: 0099f114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4531: 00635b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4531: 00635b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4532: 008efe0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4533: 009a7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4534: 0099c5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4535: 008eec00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4536: 008fe870 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_af │ │ │ │ 4537: 003f4ab9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4538: 0037cbad 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4539: 00649ba1 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4539: 00649bc5 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4540: 009a102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4541: 009f6c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4542: 006017d9 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4543: 0069eec1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4542: 00601809 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4543: 0069eee1 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4544: 00498925 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4545: 009f6590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4546: 009ac420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4547: 00256a79 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4548: 0099a3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4549: 00429295 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4550: 0085a458 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4551: 009f66c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4552: 009f6b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4553: 00635b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4553: 00635ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4554: 009a5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4555: 0065a2e5 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4556: 0064abcd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4555: 0065a309 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4556: 0064abf1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4557: 0099fc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4558: 009f7c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4559: 009a1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4560: 003cbd5d 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4561: 0090f490 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_b │ │ │ │ 4562: 004191a9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4563: 0099a3fc 76 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4564: 00483b29 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4565: 0090f304 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_d │ │ │ │ 4566: 008b2144 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4567: 009f6be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4568: 009f7df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4569: 0099a628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4570: 0090f40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_h │ │ │ │ - 4571: 006473ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4571: 006473d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4572: 009f7f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4573: 009acab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4574: 003ab549 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4575: 0099dfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4576: 00649ee1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4576: 00649f05 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4577: 00319bed 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4578: 009a44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4579: 009f6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4580: 00468511 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4581: 009f6008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4582: 00698345 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4582: 00698365 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4583: 0099bb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4584: 0061cd5d 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4584: 0061cd81 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4585: 009a18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4586: 009037d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachiu │ │ │ │ - 4587: 00628579 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4587: 0062859d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4588: 009ab38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4589: 0057e1c5 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4589: 0057e1f5 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4590: 0090f388 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_w │ │ │ │ - 4591: 00509d01 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ + 4591: 00509d31 34 FUNC GLOBAL DEFAULT 12 check_cp1_registers │ │ │ │ 4592: 0046cd85 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4593: 0066c259 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4594: 0058568d 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4593: 0066c27d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4594: 005856bd 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ 4595: 009084ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ori_b │ │ │ │ - 4596: 005a9a4d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4597: 006b3795 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4598: 00620311 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4596: 005a9a7d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4597: 006b37b5 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4598: 00620335 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4599: 009f7700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4600: 0022ae49 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4601: 006827d9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4601: 006827fd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4602: 009a7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4603: 009f7410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4604: 00556c69 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4605: 0063070d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4606: 0053de89 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4604: 00556c99 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4605: 00630731 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4606: 0053deb9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4607: 00341499 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4608: 009f60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4609: 00378011 10 FUNC GLOBAL DEFAULT 12 mips_gictimer_start_count │ │ │ │ 4610: 002c8cdd 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4611: 009b2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4612: 005af3ad 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4612: 005af3dd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4613: 009f60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4614: 0079c540 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4615: 00657741 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4614: 0079c560 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4615: 00657765 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ 4616: 004b7429 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_nge │ │ │ │ - 4617: 0066bd89 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4618: 005360a9 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4617: 0066bdad 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4618: 005360d9 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4619: 008f9044 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctc1 │ │ │ │ 4620: 009a0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4621: 0066fcbd 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4621: 0066fce1 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4622: 0099df4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4623: 009f6a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4624: 003de995 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4625: 00688ac5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4625: 00688ae5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4626: 004b6fbd 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngl │ │ │ │ 4627: 0034f8e9 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4628: 0068285d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4629: 006a4949 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4628: 00682881 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4629: 006a4969 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4630: 003de1d5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4631: 009f601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4632: 009f6bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4633: 0041b645 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4634: 004b7885 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngt │ │ │ │ 4635: 00401111 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4636: 006545b9 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4636: 006545dd 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4637: 009f8240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4638: 002b8e19 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4639: 009a7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4640: 009f7af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4641: 00373585 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4642: 009d4964 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4643: 009ae1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4644: 009aa6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4645: 009a9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4646: 003e06bd 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4647: 0099dae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4648: 003a4de1 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4649: 0067781d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4649: 00677841 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4650: 004081ad 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4651: 0099b9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4652: 009f7b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4653: 009f65aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4654: 00902128 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_d │ │ │ │ 4655: 009f67a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4656: 009a2d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4657: 009afb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4658: 0058eb8d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4659: 006613b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4660: 00663391 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4658: 0058ebbd 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4659: 006613dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4660: 006633b5 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4661: 0022ac65 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4662: 0099eff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4663: 009f6836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4664: 006177bd 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4664: 006177ed 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4665: 0099cfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4666: 009f695a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4667: 005bff15 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4667: 005bff45 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4668: 00381071 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4669: 009f6f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4670: 0062fc81 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4670: 0062fca5 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4671: 009f6d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4672: 006b5ba1 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4672: 006b5bc1 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4673: 004af64d 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_d │ │ │ │ 4674: 00900b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt1_s │ │ │ │ 4675: 0099d838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4676: 005ad911 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4676: 005ad941 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4677: 0029a2e1 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4678: 009f715a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4679: 00344959 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4680: 006921b9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4681: 0057f6e1 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4680: 006921d9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4681: 0057f711 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4682: 009a3f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4683: 009a256c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4684: 003fd9a1 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4685: 009f7a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4686: 004b8581 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sle │ │ │ │ 4687: 009abcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4688: 009a4b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4689: 006a7489 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4689: 006a74a9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4690: 009f728a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4691: 009f789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4692: 0068e581 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4692: 0068e5a1 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4693: 0029da4d 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4694: 009f71f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4695: 00248d01 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4696: 009f69dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4697: 009e6240 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4698: 0049c61d 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4699: 004af735 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_w_s │ │ │ │ 4700: 009f669c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4701: 005aa049 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4702: 00601909 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4703: 0061721d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4701: 005aa079 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4702: 00601939 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4703: 0061724d 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4704: 003e1f29 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4705: 00492659 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4706: 009a8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4707: 009f7dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4708: 003f92d1 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4709: 009f6db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4710: 009f7d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4711: 003a5015 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4712: 0046bc71 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4713: 0063e651 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4714: 0068e6ed 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4713: 0063e675 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4714: 0068e70d 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4715: 004b8405 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_slt │ │ │ │ 4716: 009a5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4717: 0099dfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4718: 009f6738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ - 4719: 005a1bdd 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4719: 005a1c0d 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4720: 009a20dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4721: 009f752a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4722: 00646b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4723: 0065051d 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4722: 00646b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4723: 00650541 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4724: 00912058 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4725: 003495b5 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4726: 005a97cd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4727: 00584a39 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4726: 005a97fd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4727: 00584a69 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4728: 009f6550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4729: 008fe978 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_eq │ │ │ │ 4730: 0033d30d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4731: 009f65c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4732: 002c89d5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4733: 00279f71 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4734: 00564fa1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4734: 00564fd1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4735: 002693c1 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4736: 006408e9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4736: 0064090d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4737: 009f6f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4738: 009f6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4739: 005842c9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4739: 005842f9 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4740: 00350bd9 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4741: 003691ed 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4742: 009f6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4743: 00418f45 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4744: 009a4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4745: 00646e49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4745: 00646e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4746: 009a0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4747: 009f7008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4748: 0099ad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4749: 0056f295 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4749: 0056f2c5 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4750: 009a92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4751: 009a7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4752: 00646ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4752: 00646d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4753: 003f7379 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4754: 009f74e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4755: 005cfe29 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4755: 005cfe59 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4756: 0047f8e1 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ - 4757: 00538429 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4757: 00538459 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4758: 009f7b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4759: 006694d9 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4759: 006694fd 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4760: 009a5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4761: 003e9a75 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4762: 009f6cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4763: 009aab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4764: 009f5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4765: 009f6da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4766: 004a391d 12 FUNC GLOBAL DEFAULT 12 helper_tlbp │ │ │ │ @@ -4776,213 +4776,213 @@ │ │ │ │ 4772: 009f807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4773: 009f6960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4774: 00433c2d 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4775: 0033e0c9 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4776: 009a8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4777: 009f6e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4778: 00433a35 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4779: 0054f19d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4779: 0054f1cd 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4780: 009ad800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4781: 006abf3d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4781: 006abf5d 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4782: 0047e295 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4783: 006618e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4783: 00661905 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4784: 008f10e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_w │ │ │ │ 4785: 004b8a95 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sne │ │ │ │ 4786: 009a7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4787: 009f65fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4788: 009a031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4789: 0099cf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4790: 00373281 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4791: 009f7026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4792: 0033dfd9 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4793: 008ef9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4794: 0066c0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4795: 006b2121 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4796: 0052153d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4794: 0066c0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4795: 006b2141 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4796: 0052156d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4797: 0099bd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4798: 009f7f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4799: 009a172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4800: 00555309 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4801: 0061bf55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4800: 00555339 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4801: 0061bf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4802: 00403721 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4803: 006b1369 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4803: 006b1389 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4804: 008b26c8 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4805: 009f8538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4806: 009f6584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4807: 005c8fd9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4807: 005c9009 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4808: 004a3905 12 FUNC GLOBAL DEFAULT 12 helper_tlbwi │ │ │ │ 4809: 00452249 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4810: 009f8080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4811: 009f7a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4812: 002600a9 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4813: 00859350 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4814: 006276dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4814: 00627701 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4815: 004ba999 124 FUNC GLOBAL DEFAULT 12 helper_pmaxsh │ │ │ │ 4816: 009acaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4817: 009f84ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4818: 0099fda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4819: 009a6bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4820: 008e7670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4821: 009a7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4822: 004a3911 12 FUNC GLOBAL DEFAULT 12 helper_tlbwr │ │ │ │ 4823: 009f7f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4824: 009f7cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4825: 00587b19 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4826: 00665941 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4825: 00587b49 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4826: 00665965 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4827: 00493975 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4828: 0061f1d1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4828: 0061f1f5 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4829: 009f8ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4830: 0031330d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4831: 00313919 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4832: 009b0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4833: 003bbb29 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4834: 009f5ec0 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4835: 0055e4c1 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4835: 0055e4f1 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ 4836: 008f8f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftdsp │ │ │ │ - 4837: 0080b028 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4837: 0080b048 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4838: 003fcab1 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4839: 009f8148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4840: 009a300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4841: 009a6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 4842: 0027af09 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4843: 00637bb9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4843: 00637bdd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4844: 009f81ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4845: 0055b531 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4845: 0055b561 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4846: 009a9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4847: 004978a5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4848: 00695f8d 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4848: 00695fad 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4849: 009f6390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4850: 009af614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4851: 0067d1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4852: 0066aa05 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4851: 0067d221 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4852: 0066aa29 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4853: 004b8935 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sor │ │ │ │ 4854: 008ef128 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4855: 00561fe5 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4855: 00562015 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4856: 009a2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4857: 009ab39c 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4858: 009ac840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4859: 007f90f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4859: 007f9110 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4860: 009a7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4861: 009ad560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4862: 009a5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4863: 009f7c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4864: 00665789 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4864: 006657ad 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4865: 002f29d5 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4866: 002665b1 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4867: 009f7292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4868: 006ad8b9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4868: 006ad8d9 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4869: 009f7adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4870: 009f5f57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4871: 008b29a8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4872: 009f6c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4873: 009af704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4874: 009f63f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4875: 0099ba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4876: 009f6b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4877: 009f7f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4878: 008b2718 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4879: 0062a76d 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4880: 005529b9 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4879: 0062a791 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4880: 005529e9 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4881: 009f618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4882: 009a7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ - 4883: 00514685 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ + 4883: 005146b5 20 FUNC GLOBAL DEFAULT 12 helper_mulhiu │ │ │ │ 4884: 009f6a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4885: 00648581 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4885: 006485a5 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4886: 009a8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4887: 009a0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4888: 0029f2bd 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4889: 009a90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4890: 0079cd20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4891: 0054066d 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4892: 0064e70d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4890: 0079cd40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4891: 0054069d 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4892: 0064e731 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4893: 0049f3d9 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_compare │ │ │ │ 4894: 003ea5d1 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4895: 0061b541 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4895: 0061b571 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4896: 009f626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4897: 0053db1d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4897: 0053db4d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4898: 009f6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4899: 0022b0c9 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4900: 0099efb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4901: 0056dd3d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4901: 0056dd6d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4902: 009ac10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4903: 004b1669 184 FUNC GLOBAL DEFAULT 12 helper_float_min_d │ │ │ │ 4904: 008f3aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_ph │ │ │ │ - 4905: 006629d9 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4905: 006629fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4906: 009a9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4907: 009a3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4908: 009f77de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4909: 009f5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4910: 00549ab1 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4910: 00549ae1 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4911: 009f654c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4912: 0053e4d1 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4912: 0053e501 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4913: 003dd3b5 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4914: 009f725a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4915: 004baa91 120 FUNC GLOBAL DEFAULT 12 helper_pmaxub │ │ │ │ - 4916: 005aa299 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4916: 005aa2c9 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4917: 0099de9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4918: 008f0fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_lwm │ │ │ │ 4919: 009f5f67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4920: 0053e5b1 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4921: 0063cfc5 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4920: 0053e5e1 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4921: 0063cfe9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4922: 0099ce5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4923: 006734c9 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4923: 006734ed 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4924: 004b15b5 180 FUNC GLOBAL DEFAULT 12 helper_float_min_s │ │ │ │ 4925: 0038690d 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4926: 009f697e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4927: 009f7294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4928: 0029a8ed 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4929: 009a098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4930: 0099e0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4931: 0099d03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4932: 0061b799 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4933: 005af159 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4932: 0061b7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4933: 005af189 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4934: 009f7024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4935: 008eaea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4936: 009f65a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4937: 0061abe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4938: 0080b090 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4939: 0063f98d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4937: 0061ac11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4938: 0080b0b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4939: 0063f9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4940: 009f6be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4941: 009f6cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4942: 0099e2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4943: 003f6829 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4944: 00473f45 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4945: 00498c1d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 4946: 008f179c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shrl_qb │ │ │ │ 4947: 004a1ae5 152 FUNC GLOBAL DEFAULT 12 helper_mttc0_ebase │ │ │ │ - 4948: 0069a805 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4949: 00620169 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4948: 0069a825 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4949: 0062018d 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4950: 009f68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4951: 009f826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4952: 009f821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4953: 009f8470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4954: 008b2118 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4955: 009f6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4956: 0061a58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4956: 0061a5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4957: 00267d55 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4958: 005645ed 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 4959: 0067d2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4958: 0056461d 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 4959: 0067d2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4960: 0026512d 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4961: 00250591 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4962: 002c7ec1 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4963: 00618499 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4964: 006bb9dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4963: 006184c9 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4964: 006bb9fd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4965: 0037fe79 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4966: 005af331 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4966: 005af361 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4967: 002788e9 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4968: 009f854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4969: 0026d9dd 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 4970: 009b1ff4 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 4971: 003f1269 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 4972: 0099cd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 4973: 003a9f8d 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 4974: 009a69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 4975: 00663e8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4975: 00663eb1 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4976: 00267b69 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 4977: 0061ca05 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4977: 0061ca29 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4978: 009a4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4979: 009aa38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4980: 003f9179 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4981: 008f61dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwsize │ │ │ │ 4982: 009a9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4983: 009a2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4984: 009f648c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ @@ -4991,701 +4991,701 @@ │ │ │ │ 4987: 009f7030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4988: 009f7cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4989: 009f7dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4990: 009a7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4991: 0099d3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 4992: 004bb0e9 26 FUNC GLOBAL DEFAULT 12 helper_pmaddhw │ │ │ │ 4993: 008fa250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_ebase │ │ │ │ - 4994: 0064a0c1 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4994: 0064a0e5 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4995: 009f784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4996: 009f6cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4997: 0064a5a1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4997: 0064a5c5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4998: 0099f884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4999: 00699329 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4999: 00699349 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5000: 0025f4d1 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5001: 009ae180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5002: 00620015 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5002: 00620039 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5003: 0099d470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5004: 009f6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 5005: 00622e39 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5005: 00622e5d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5006: 009ac6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5007: 00665579 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5007: 0066559d 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5008: 00468c65 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5009: 0099b920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5010: 006a7511 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5010: 006a7531 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5011: 009a86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5012: 002f7b59 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5013: 006a7589 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5013: 006a75a9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5014: 0099deac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5015: 003b96e9 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5016: 0065488d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5016: 006548b1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5017: 003c1471 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5018: 009f7b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5019: 00646f75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5019: 00646f99 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5020: 009a3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5021: 009f8b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5022: 0024e0bd 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5023: 009a5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5024: 0026b4b5 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5025: 0068ed81 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5025: 0068eda1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5026: 009a9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5027: 009a5138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5028: 005a13ad 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5028: 005a13dd 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5029: 009f8a50 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5030: 00659199 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5030: 006591bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5031: 004a2d19 20 FUNC GLOBAL DEFAULT 12 helper_di │ │ │ │ 5032: 009a9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5033: 0026493d 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5034: 0054f445 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5035: 00629839 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5034: 0054f475 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5035: 0062985d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5036: 003a1fd5 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5037: 0069c785 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5038: 00612c81 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5037: 0069c7a5 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5038: 00612cb1 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5039: 004b1c45 214 FUNC GLOBAL DEFAULT 12 helper_float_msub_ps │ │ │ │ 5040: 009a6c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5041: 0058c801 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5041: 0058c831 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5042: 009d4208 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5043: 009a64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5044: 008feb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_le │ │ │ │ 5045: 009f6a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5046: 0099c28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5047: 0099ef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5048: 009abc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5049: 004d998d 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_b │ │ │ │ 5050: 003e6bc1 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5051: 009f6b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5052: 0067eae1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5052: 0067eb05 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5053: 009f67ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5054: 008afa1c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ 5055: 004d99e1 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_d │ │ │ │ - 5056: 0069fed5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5056: 0069fef5 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5057: 009f75de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5058: 009a7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5059: 009a9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5060: 004ec301 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ + 5060: 004ec331 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_synci_step │ │ │ │ 5061: 0046add5 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5062: 009ac3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5063: 008f81d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_seq │ │ │ │ 5064: 004d99a9 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_h │ │ │ │ 5065: 009f8020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5066: 0067edd1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5066: 0067edf5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5067: 009a0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5068: 009ae570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5069: 0033dde9 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5070: 008e0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5071: 0099fcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5072: 00639f71 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5072: 00639f95 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5073: 009f84b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5074: 009f60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5075: 008fea80 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_lt │ │ │ │ 5076: 009af814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5077: 00341701 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5078: 004a2d2d 20 FUNC GLOBAL DEFAULT 12 helper_ei │ │ │ │ 5079: 003fc119 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5080: 009f64da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5081: 009a3e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5082: 005ada31 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5083: 00696705 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5082: 005ada61 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5083: 00696725 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5084: 00907f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_u_df │ │ │ │ 5085: 004d99c5 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_s_w │ │ │ │ 5086: 009a84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5087: 009f7b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5088: 009f7324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5089: 002be709 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5090: 009ae620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5091: 009f7276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5092: 009a7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5093: 009a8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5094: 009f6b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5095: 009f8256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5096: 009f8034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5097: 00646efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5097: 00646f21 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5098: 004a25f1 164 FUNC GLOBAL DEFAULT 12 helper_mttdsp │ │ │ │ 5099: 009aae8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5100: 009f70ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5101: 009a5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5102: 0047de29 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ - 5103: 004ec33d 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ + 5103: 004ec36d 54 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cc │ │ │ │ 5104: 00273f01 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5105: 00296c59 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5106: 0025c6c9 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5107: 009f60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5108: 00321669 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5109: 009b2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5110: 0046ad2d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5111: 0065436d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5112: 006480e9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5113: 0061b7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5111: 00654391 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5112: 0064810d 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5113: 0061b805 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5114: 0029b5a5 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5115: 006050d9 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5115: 00605109 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5116: 009f6206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5117: 009f7baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5118: 0099b318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5119: 009f79a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5120: 005acaf9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5120: 005acb29 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5121: 009b018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5122: 009a254c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5123: 009a19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5124: 009f6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5125: 006b3281 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5126: 0054dbb1 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5125: 006b32a1 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5126: 0054dbe1 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5127: 009f7e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5128: 0061f909 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5128: 0061f92d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5129: 009f6f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5130: 009f7350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5131: 004dda75 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_s_df │ │ │ │ 5132: 0099cd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5133: 009a4088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5134: 009f6c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5135: 009f838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5136: 006aa62d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5136: 006aa64d 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5137: 009a286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5138: 009f6926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5139: 00260b09 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5140: 009f7e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5141: 009a3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ 5142: 004b81c1 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sun │ │ │ │ - 5143: 00643cb1 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5143: 00643cd5 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5144: 009a282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5145: 002b8e6d 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5146: 003e5a01 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5147: 009f8458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5148: 0066c8f5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5148: 0066c919 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5149: 008ff1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ne │ │ │ │ 5150: 008afa10 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5151: 008edf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5152: 00584061 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5153: 005a0c4d 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5152: 00584091 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5153: 005a0c7d 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5154: 0046bed9 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5155: 003e8135 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5156: 0025d075 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5157: 009a27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5158: 009ae040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5159: 0099e8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5160: 009f71e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5161: 0031bdc9 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 5162: 006268a1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5163: 006beb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5162: 006268c5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5163: 006beb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5164: 009f8476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5165: 009a63e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5166: 009f65c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5167: 009f7528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5168: 009f8500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5169: 0061ad0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5169: 0061ad3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5170: 009a8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5171: 009f683c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5172: 009adbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5173: 0068c31d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5174: 0053cdf1 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5175: 0063e435 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5173: 0068c33d 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5174: 0053ce21 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5175: 0063e459 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5176: 0029ea61 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5177: 0026247d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5178: 009f6e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5179: 008f6788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_compare │ │ │ │ 5180: 009f721e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5181: 0061bcfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5181: 0061bd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5182: 009a51e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5183: 006b1be9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5183: 006b1c09 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5184: 0025cbfd 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5185: 009af774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5186: 009f6f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5187: 0064df91 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5187: 0064dfb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5188: 00475329 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5189: 006a1aa5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5190: 00619a95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5191: 00695cb5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5192: 0061d201 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5193: 006472f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5194: 005cdad1 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5189: 006a1ac5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5190: 00619ac5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5191: 00695cd5 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5192: 0061d225 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5193: 0064731d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5194: 005cdb01 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5195: 009f79e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5196: 003b8731 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5197: 003cd12d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5198: 009f6616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5199: 0046f4e9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5200: 009f831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5201: 009ae000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5202: 0099f004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5203: 008ff0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_or │ │ │ │ 5204: 008af974 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5205: 00413999 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5206: 0099f834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5207: 0061d43d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5207: 0061d461 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5208: 009f73fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5209: 009a5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5210: 006b0d31 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5211: 0069a731 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5210: 006b0d51 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5211: 0069a751 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5212: 002c5d45 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5213: 008b2ee0 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5214: 009f7cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5215: 009ac770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5216: 009f65b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5217: 0058e7ad 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5217: 0058e7dd 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5218: 004adb21 224 FUNC GLOBAL DEFAULT 12 helper_float_round_w_d │ │ │ │ 5219: 009a0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5220: 009f68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5221: 006593a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5221: 006593c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5222: 009ac720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5223: 009b10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5224: 00901d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_d │ │ │ │ 5225: 009ad7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5226: 009a88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5227: 0028fa09 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5228: 005a0b79 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5228: 005a0ba9 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5229: 009a4fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5230: 009af254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5231: 009ad400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5232: 002491e1 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5233: 0099f450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5234: 00313b45 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5235: 006370a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5235: 006370cd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5236: 004adc01 220 FUNC GLOBAL DEFAULT 12 helper_float_round_w_s │ │ │ │ 5237: 0041d301 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5238: 0099f530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5239: 009a7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5240: 0046f479 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ 5241: 009007e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rint_s │ │ │ │ - 5242: 00654951 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5242: 00654975 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5243: 009f6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5244: 003e9d35 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5245: 00485c59 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5246: 0066b725 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5246: 0066b749 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5247: 00450799 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5248: 0039f7d5 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5249: 009a4118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5250: 006ba46d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5250: 006ba48d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5251: 004691e5 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5252: 009add70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5253: 0022bc59 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5254: 0065e475 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5254: 0065e499 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5255: 003e4211 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5256: 009aa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5257: 009f5f22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5258: 006445bd 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5258: 006445e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5259: 00486501 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5260: 00587c11 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5260: 00587c41 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5261: 0049c515 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5262: 0026c1f5 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5263: 009a9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5264: 00599989 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5264: 005999b9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5265: 009acb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5266: 0022c2c1 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5267: 009f6e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5268: 0061a899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5268: 0061a8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5269: 009f7488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5270: 009ac3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5271: 00664fed 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5271: 00665011 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5272: 009f7cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5273: 009021ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_d │ │ │ │ 5274: 009f6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5275: 009f665e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5276: 0099eb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5277: 0031a489 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5278: 003f11ed 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5279: 009a8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5280: 008af9f8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5281: 009f7d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5282: 00498d05 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5283: 006889b9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5283: 006889d9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5284: 009b1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5285: 009f8196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5286: 009f69d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5287: 009f6de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5288: 003a1cc1 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5289: 0057c911 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5289: 0057c941 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5290: 009ac700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5291: 00623aa5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5291: 00623ac9 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5292: 009a6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5293: 0043d251 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5294: 0099b5a8 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5295: 009b176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ 5296: 00900c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maxa_s │ │ │ │ - 5297: 00674d75 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5297: 00674d99 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5298: 003c46cd 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5299: 002bc791 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5300: 00906a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sld_df │ │ │ │ 5301: 009a5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5302: 00622f8d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5302: 00622fb1 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5303: 009a1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ - 5304: 00692401 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5304: 00692421 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5305: 009f6ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5306: 00412e91 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5307: 00494401 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5308: 007de584 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5309: 00678315 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5310: 00626a11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5308: 007de5a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5309: 00678339 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5310: 00626a35 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5311: 009a47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5312: 006a8af1 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5312: 006a8b11 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5313: 002b1025 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ 5314: 004acdb9 186 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_d │ │ │ │ - 5315: 007de57c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5316: 00697b51 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5315: 007de59c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5316: 00697b71 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5317: 009b12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5318: 009a66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5319: 009aa25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5320: 0061fb25 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5321: 007de574 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5320: 0061fb49 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5321: 007de594 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5322: 009f7e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5323: 002a0535 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5324: 005686f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5324: 00568721 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5325: 004aea25 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_d │ │ │ │ 5326: 009f71e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5327: 0025d2f5 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5328: 009f808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5329: 005df261 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5329: 005df291 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5330: 00432ced 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5331: 004506c5 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5332: 009a2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5333: 0099d320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5334: 009f611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5335: 00643581 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5336: 0067e9cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5337: 0067ca59 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5335: 006435a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5336: 0067e9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5337: 0067ca7d 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5338: 009f7cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5339: 00286801 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5340: 00562605 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5340: 00562635 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5341: 009abdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5342: 0099b674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5343: 004ace75 178 FUNC GLOBAL DEFAULT 12 helper_float_sqrt_s │ │ │ │ 5344: 002c3705 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5345: 0099a748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5346: 009f7fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5347: 00349705 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5348: 00260139 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5349: 0064a2dd 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5349: 0064a301 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5350: 009f814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5351: 005d5465 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5351: 005d5495 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5352: 008f1a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmon │ │ │ │ 5353: 0048fb3d 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5354: 004aeb11 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_l_s │ │ │ │ 5355: 008e0dd0 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5356: 00663251 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5356: 00663275 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5357: 008e0e40 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5358: 009f5f0b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5359: 008e0ed0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5360: 009a8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5361: 0056ae51 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5361: 0056ae81 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5362: 009a4a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5363: 008fda00 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhbh │ │ │ │ - 5364: 0057adc9 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5364: 0057adf9 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5365: 009f7478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5366: 009f7ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5367: 0099fae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5368: 009f7f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5369: 0061b109 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5370: 00650fe5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5369: 0061b139 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5370: 00651009 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5371: 0099cdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5372: 009ae640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5373: 003f1279 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5374: 009f78f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5375: 0029ec3d 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5376: 009f5f03 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5377: 009adcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5378: 003d44bd 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5379: 005819f9 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5379: 00581a29 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5380: 009f6e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5381: 006bdaad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5381: 006bdacd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5382: 008f8c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_configx │ │ │ │ 5383: 003eaeb1 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5384: 009a7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5385: 009b267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5386: 009a023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5387: 00493fcd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5388: 00320751 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 5389: 005d9299 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5389: 005d92c9 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5390: 009a5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5391: 009b05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5392: 0046c5d1 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5393: 006b5eed 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5393: 006b5f0d 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5394: 0099fc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ 5395: 004a5d19 168 FUNC GLOBAL DEFAULT 12 bl_gen_jump_kernel │ │ │ │ - 5396: 006b255d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5396: 006b257d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5397: 009f7ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5398: 00488989 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5399: 009a3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5400: 00912064 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5401: 00664409 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5401: 0066442d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ 5402: 004b9b45 112 FUNC GLOBAL DEFAULT 12 helper_ll │ │ │ │ - 5403: 006078dd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5404: 00556531 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5403: 0060790d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5404: 00556561 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5405: 009b2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5406: 004d13bd 68 FUNC GLOBAL DEFAULT 12 helper_msa_bseli_b │ │ │ │ 5407: 0022ca0d 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5408: 0061be65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5409: 005dbb35 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5408: 0061be95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5409: 005dbb65 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5410: 009b0a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5411: 009a4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5412: 0064bd8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5413: 005ade29 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5412: 0064bdb1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5413: 005ade59 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5414: 009f7f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5415: 009f7e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5416: 009170b0 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5417: 0052e7ad 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5417: 0052e7dd 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5418: 009d46b4 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5419: 009f7d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5420: 009f648e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5421: 0099df1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5422: 0099ea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5423: 0099abf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5424: 009a5388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5425: 009abda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5426: 0062c4a9 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5426: 0062c4cd 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5427: 009a5308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5428: 003f2141 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5429: 009f613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5430: 009f6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5431: 009f6c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5432: 0069cec5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5432: 0069cee5 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 5433: 009f73fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5434: 0054cb69 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5435: 00676cb9 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5434: 0054cb99 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5435: 00676cdd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 5436: 004538ed 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5437: 004c1c39 1418 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_b │ │ │ │ 5438: 009a65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5439: 004c25dd 230 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_d │ │ │ │ - 5440: 0067f8a9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5440: 0067f8cd 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5441: 009f8324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5442: 006abc0d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5442: 006abc2d 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5443: 008e9fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5444: 00481c89 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5445: 004c21c5 682 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_h │ │ │ │ 5446: 009a8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5447: 00627061 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5447: 00627085 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5448: 009a60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5449: 009b02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5450: 0058e455 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5451: 006ad3b5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5450: 0058e485 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5451: 006ad3d5 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5452: 009a4d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5453: 004869cd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5454: 009f6d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5455: 009a4c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5456: 009f698a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5457: 009f73b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5458: 009a7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5459: 00403d05 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5460: 00266d81 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5461: 0045b1c5 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5462: 008f84ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_vpecontrol │ │ │ │ 5463: 009b1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5464: 00418f69 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5465: 0066aab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5466: 0064695d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5465: 0066aadd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5466: 00646981 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5467: 009f6c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5468: 009f70b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5469: 009f7760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5470: 006b5a15 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5470: 006b5a35 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5471: 004c2471 364 FUNC GLOBAL DEFAULT 12 helper_msa_adds_s_w │ │ │ │ 5472: 0099dbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5473: 009f737a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5474: 00296141 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5475: 006962a1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5475: 006962c1 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5476: 009f6b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5477: 00662b45 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5477: 00662b69 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5478: 008b269c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5479: 009f6d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5480: 00569791 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5481: 00585f65 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5480: 005697c1 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5481: 00585f95 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5482: 009f6922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5483: 009f7886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5484: 008fe8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_un │ │ │ │ 5485: 0099b288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5486: 009b075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5487: 0040fce1 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5488: 009f80a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5489: 0049a815 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5490: 009f77a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5491: 0061c0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5491: 0061c129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5492: 009a6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5493: 00349649 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5494: 00488a05 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5495: 0040f8e9 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5496: 009f861c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5497: 009f63c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5498: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5499: 00564fb5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5499: 00564fe5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5500: 009f83f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5501: 0099da68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5502: 00644455 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5502: 00644479 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5503: 0099a868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5504: 008eb450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5505: 006ba419 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5505: 006ba439 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5506: 00498659 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5507: 009f7c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ 5508: 004aef5d 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_d │ │ │ │ - 5509: 005a579d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5509: 005a57cd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5510: 009f78a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5511: 006c0525 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5511: 006c0545 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5512: 009f61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5513: 00608559 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5514: 0068dc55 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5513: 00608589 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5514: 0068dc75 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5515: 004d968d 472 FUNC GLOBAL DEFAULT 12 helper_msa_vshf_df │ │ │ │ 5516: 009f7742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5517: 003a0e29 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5518: 0099f824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5519: 005aa3e5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5519: 005aa415 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5520: 0043cfcd 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5521: 009b271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5522: 008e29d0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5523: 009ac530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5524: 0099db08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5525: 006af249 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5526: 006b7a3d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5525: 006af269 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5526: 006b7a5d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5527: 009f7452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5528: 009f76f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5529: 009f8524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5530: 0062f88d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5530: 0062f8b1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5531: 0099b8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5532: 0099b2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5533: 00576305 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5533: 00576335 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5534: 0089f008 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5535: 004af025 194 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_w_s │ │ │ │ 5536: 0026bc5d 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5537: 00612541 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5537: 00612571 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5538: 009f66c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5539: 009f6e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5540: 009f7326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5541: 008e9f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5542: 009f67dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5543: 009f8ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5544: 002edac1 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5545: 00676731 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5545: 00676755 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5546: 002561f5 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5547: 0099ac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 5548: 009f76d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5549: 0048b7a5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5550: 009f6750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5551: 009a7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5552: 009a5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5553: 009ad4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5554: 009aa29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5555: 00673775 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5556: 00636725 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5555: 00673799 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5556: 00636749 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 5557: 003ab10d 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5558: 00450a75 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5559: 009f82be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5560: 009ac880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5561: 003381a1 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5562: 0065a1c9 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5562: 0065a1ed 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5563: 00441a75 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5564: 0067f569 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5564: 0067f58d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5565: 008e8eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5566: 009ac004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5567: 009f781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5568: 009a4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 5569: 00627a39 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5569: 00627a5d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5570: 009a4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5571: 009f8afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5572: 00302bb5 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5573: 009a3fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5574: 009f7420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5575: 009f6cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5576: 0028591d 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5577: 009f6798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5578: 006b476d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5578: 006b478d 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5579: 009f7ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5580: 009f7d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5581: 009f82d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5582: 0064a06d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5583: 006654b5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5582: 0064a091 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5583: 006654d9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5584: 003c9651 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5585: 00408f79 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5586: 0099c9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5587: 00639745 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5587: 00639769 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5588: 0031bb79 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5589: 0067c685 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5589: 0067c6a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5590: 009a4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5591: 009f7c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5592: 009a289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5593: 004da189 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsule_df │ │ │ │ 5594: 009f6e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5595: 009f7500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5596: 00662841 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5596: 00662865 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5597: 009a77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5598: 009f79d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5599: 008eb3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5600: 006970d1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5600: 006970f1 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5601: 009f7622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5602: 0080b04c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5602: 0080b06c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5603: 009f7072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5604: 0099eee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5605: 0099c4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5606: 0058b7e5 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5606: 0058b815 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5607: 009acb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5608: 0055a70d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5608: 0055a73d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5609: 009f7f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5610: 002575f1 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5611: 00638795 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5611: 006387b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5612: 003422ed 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5613: 009a0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5614: 009f7ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5615: 009f6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5616: 009aa62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5617: 009f7702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5618: 0066e6b5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5618: 0066e6d9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5619: 009af384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5620: 009f76de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5621: 009f7f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5622: 0099d908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5623: 00309485 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5624: 0065a109 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5625: 00553cd5 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5624: 0065a12d 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5625: 00553d05 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5626: 00453305 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5627: 009f6b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5628: 009a9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5629: 00385f31 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5630: 00906094 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsueq_df │ │ │ │ 5631: 004983cd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5632: 009b1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5633: 00488a85 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5634: 003abb01 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5635: 00670e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5635: 00670ea1 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5636: 0048093d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5637: 009aecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5638: 00555915 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5639: 0064b4b5 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5638: 00555945 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5639: 0064b4d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5640: 00902758 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtps_pw │ │ │ │ 5641: 009f6c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5642: 0066851d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5643: 0066aca5 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5644: 006ba319 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5642: 00668541 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5643: 0066acc9 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5644: 006ba339 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5645: 009a127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5646: 004080dd 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5647: 0099ecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5648: 005a2d69 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5648: 005a2d99 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5649: 00451d19 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5650: 00652281 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5650: 006522a5 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5651: 0049c771 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5652: 0056dba1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5652: 0056dbd1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5653: 009f7d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5654: 008fd8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhhw │ │ │ │ 5655: 009f7ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5656: 009f6b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5657: 009f75ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5658: 009f641e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5659: 003c95ad 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 5660: 004d9d61 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcun_df │ │ │ │ 5661: 009a9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ 5662: 004ca395 560 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_b │ │ │ │ - 5663: 0068fd6d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5663: 0068fd8d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ 5664: 004ca79d 114 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_d │ │ │ │ - 5665: 0062d815 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5665: 0062d839 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5666: 0045567d 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ - 5667: 0064befd 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5667: 0064bf21 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5668: 008e9ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5669: 00698145 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5669: 00698165 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5670: 004ca5c5 304 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_h │ │ │ │ - 5671: 006bcc11 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5671: 006bcc31 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5672: 008fd55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubusb │ │ │ │ 5673: 009f7a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5674: 00582601 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5675: 00663a29 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5674: 00582631 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5675: 00663a4d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5676: 0043f2d9 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5677: 008f6e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_maari │ │ │ │ 5678: 009a5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5679: 00644fd5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5680: 0053ddd9 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5679: 00644ff9 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5680: 0053de09 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5681: 008fd34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubush │ │ │ │ 5682: 0047ec11 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5683: 009f7c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5684: 009ab9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5685: 0099ea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5686: 009f833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5687: 009f615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ @@ -5700,450 +5700,450 @@ │ │ │ │ 5696: 008f2168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsa_w_ph │ │ │ │ 5697: 0099f174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5698: 00462f8d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5699: 009f8336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5700: 008e6018 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5701: 004da591 500 FUNC GLOBAL DEFAULT 12 helper_msa_fsub_df │ │ │ │ 5702: 009f8322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5703: 0054ab91 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5703: 0054abc1 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5704: 0041ef31 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5705: 004a0e41 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcrestart │ │ │ │ 5706: 004ca6f5 168 FUNC GLOBAL DEFAULT 12 helper_msa_mod_u_w │ │ │ │ 5707: 00425f51 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5708: 0047edbd 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5709: 009a1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5710: 009f827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5711: 009f7518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5712: 00551f71 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5712: 00551fa1 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5713: 0047ef91 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5714: 0026015d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5715: 009a1a10 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5716: 00341efd 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5717: 0067a7ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5717: 0067a7d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5718: 0043f381 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5719: 005acafd 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5719: 005acb2d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5720: 009f7676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5721: 003f149d 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5722: 0090ba4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_b │ │ │ │ 5723: 009f7708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5724: 00679d01 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5724: 00679d25 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5725: 0090b8c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_d │ │ │ │ 5726: 004ba815 70 FUNC GLOBAL DEFAULT 12 helper_punpcklbh │ │ │ │ 5727: 009a9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5728: 0026b535 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5729: 002c921d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5730: 0026fff1 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 5731: 0090b9c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_h │ │ │ │ - 5732: 005dbd4d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5732: 005dbd7d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5733: 0042ac19 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5734: 009f7270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5735: 009f7098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5736: 00668d15 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5736: 00668d39 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5737: 008ec134 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 5738: 0090154c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_d │ │ │ │ - 5739: 0066f209 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5739: 0066f22d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5740: 009a4b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5741: 004a1269 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschefback │ │ │ │ 5742: 008eb348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5743: 00639b8d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5744: 0057dc35 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5743: 00639bb1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5744: 0057dc65 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5745: 009f79b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5746: 009f7238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5747: 009af8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5748: 009b09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5749: 00441909 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ 5750: 00905d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsub_df │ │ │ │ - 5751: 005ac9fd 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5752: 0069267d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5751: 005aca2d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5752: 0069269d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5753: 009f7962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5754: 0026d83d 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5755: 004a9d65 36 FUNC GLOBAL DEFAULT 12 helper_addqh_ph │ │ │ │ 5756: 009e6298 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5757: 0090b944 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mod_u_w │ │ │ │ 5758: 009aafac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5759: 009acb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5760: 0099b8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5761: 00552ad1 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5761: 00552b01 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5762: 009f5f63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5763: 0067ad5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5764: 0069dc71 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5763: 0067ad81 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5764: 0069dc91 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5765: 00299f41 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 5766: 008fffa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_l_s │ │ │ │ - 5767: 0057a2a1 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5767: 0057a2d1 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5768: 00266265 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5769: 0065a2d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5769: 0065a2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5770: 009b0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5771: 009f6c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5772: 009f71dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5773: 009f8046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5774: 009f5f20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5775: 003ce929 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5776: 00533209 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5776: 00533239 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5777: 0048549d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5778: 002bafd5 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5779: 009af4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5780: 009f61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5781: 009af4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5782: 0099e15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5783: 009f7538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5784: 006b65b5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5785: 006976d5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5786: 0069d80d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5784: 006b65d5 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5785: 006976f5 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5786: 0069d82d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5787: 009f5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5788: 0099ec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5789: 0062ea15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5789: 0062ea39 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5790: 00453c65 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 5791: 009f7e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5792: 009aaf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5793: 006bd481 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5794: 005a02d1 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5795: 0067d2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5793: 006bd4a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5794: 005a0301 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5795: 0067d311 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5796: 009f6edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5797: 009ae2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5798: 009a2cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5799: 002b3665 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5800: 009f7b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5801: 00483995 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5802: 0068e239 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5802: 0068e259 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5803: 009f5e34 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5804: 008f0f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5805: 009f70fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5806: 008afcb0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5807: 005df161 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5808: 0053dea9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5809: 005e23c1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5807: 005df191 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5808: 0053ded9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5809: 005e23f1 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5810: 009f7416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 5811: 004521b5 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5812: 009f70f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5813: 0044c82d 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5814: 009f6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5815: 003b9ab9 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5816: 009f70a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5817: 0026bdd9 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5818: 00644465 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5818: 00644489 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5819: 0049761d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5820: 00380e91 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5821: 009f7c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5822: 00321415 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5823: 009a5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5824: 006120dd 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5824: 0061210d 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5825: 008b19bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5826: 009f8aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5827: 009f76bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5828: 002f116d 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5829: 0031995d 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5830: 009a217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5831: 009f6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5832: 003a17cd 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5833: 004c6dc5 126 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_d │ │ │ │ 5834: 00483d5d 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5835: 009f5c85 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5836: 00418379 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5837: 0099d818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5838: 0068c4a5 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5838: 0068c4c5 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5839: 009a5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5840: 00540129 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5840: 00540159 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5841: 0024bbe1 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5842: 009f7e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5843: 0044bdcd 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5844: 004c6b59 426 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_h │ │ │ │ 5845: 009f84f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5846: 009f833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5847: 004cd0dd 1226 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_b │ │ │ │ 5848: 009f6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5849: 0049cd49 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5850: 006407c1 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5850: 006407e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5851: 0028e6bd 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5852: 004cd965 212 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_d │ │ │ │ 5853: 009f820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5854: 0059acd5 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5854: 0059ad05 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5855: 009f82ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5856: 0034276d 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5857: 0029bf65 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5858: 009f7368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 5859: 009afb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5860: 004cd5a9 648 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_h │ │ │ │ 5861: 0037f051 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5862: 00491fb1 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5863: 005a9905 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5864: 0060802d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 5865: 0061af29 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5866: 005a2f41 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5863: 005a9935 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5864: 0060805d 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5865: 0061af59 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5866: 005a2f71 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5867: 004c6d05 192 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_s_w │ │ │ │ 5868: 009f7430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 5869: 0059931d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5869: 0059934d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5870: 009f74cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5871: 009d36a0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5872: 009a132c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5873: 0068d911 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5873: 0068d931 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5874: 009ad600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5875: 004cd831 308 FUNC GLOBAL DEFAULT 12 helper_msa_subsus_u_w │ │ │ │ 5876: 009f8320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5877: 003032cd 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5878: 00905bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmadd_df │ │ │ │ 5879: 009a8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5880: 009a8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5881: 009f7da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5882: 003fcdc1 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5883: 009f7594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5884: 007f8fa0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5884: 007f8fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5885: 009f6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5886: 003131d9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5887: 009ac6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5888: 009f65f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5889: 0048040d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5890: 009f773c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 5891: 005566c1 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5891: 005566f1 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5892: 009f652e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5893: 009ab02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5894: 004926c5 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5895: 009f7f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5896: 008f8a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_status │ │ │ │ 5897: 0099f0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5898: 0022ac8d 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5899: 009b0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5900: 005adde5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5900: 005ade15 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5901: 009f5f39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5902: 003c9859 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5903: 009aedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5904: 008ef860 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5905: 00418641 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5906: 006395dd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5906: 00639601 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5907: 009ac7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5908: 003c7431 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5909: 006a8635 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5909: 006a8655 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5910: 009f7a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5911: 009a2c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5912: 008ecd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5913: 0025c5b5 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5914: 009f7d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5915: 0099f3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5916: 0066da39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5916: 0066da5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5917: 0047fb65 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5918: 009f82c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5919: 009f6ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5920: 0099ff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5921: 009abcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5922: 009ac950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5923: 0044a1c9 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5924: 009a7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5925: 0067e7c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5925: 0067e7e5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5926: 009d4fa0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5927: 009b1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5928: 0054c9e1 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5928: 0054ca11 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5929: 00412bd1 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5930: 00642335 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5930: 00642359 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5931: 003691d1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5932: 009f7480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5933: 0065cfe5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5933: 0065d009 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5934: 009f7ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5935: 003469dd 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5936: 009f6544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5937: 0061ad49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5937: 0061ad79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5938: 004374e5 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5939: 006aad21 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5939: 006aad41 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 5940: 00464aa1 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5941: 009f837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 5942: 009f8518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 5943: 004973c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5944: 00426fed 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5945: 0063a921 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5945: 0063a945 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5946: 009a229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 5947: 004606a5 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5948: 008ae464 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5949: 006b06d9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5949: 006b06f9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5950: 009f66b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5951: 009b0890 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5952: 004a2e7d 180 FUNC GLOBAL DEFAULT 12 helper_eretnc │ │ │ │ 5953: 0049c475 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5954: 009ac9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5955: 008ed6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5956: 009a4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5957: 006ab5cd 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5957: 006ab5ed 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5958: 009a8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5959: 00555c35 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5960: 0061d371 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5959: 00555c65 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5960: 0061d395 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5961: 0099f2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5962: 008af03c 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5963: 009f6c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5964: 0054b75d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5964: 0054b78d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5965: 009a171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5966: 009f64e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5967: 0054f141 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5968: 00559509 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5967: 0054f171 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5968: 00559539 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5969: 009f7d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5970: 009f61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5971: 0066c3e5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5971: 0066c409 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5972: 009f6e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5973: 008fd7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_packushb │ │ │ │ 5974: 0025fef9 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5975: 006ad1d5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5976: 00617dd9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5975: 006ad1f5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5976: 00617e09 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5977: 0025da8d 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5978: 00238c61 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5979: 009f847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5980: 009f8530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 5981: 009f7f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 5982: 0047ec71 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5983: 009accbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5984: 0099da58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5985: 009f7796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 5986: 003dd451 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5987: 009ac034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5988: 009f7c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5989: 009f7c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5990: 006c31b1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5990: 006c31d1 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5991: 0099b028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5992: 009d45b0 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5993: 003c6261 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5994: 004be169 1262 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_b │ │ │ │ 5995: 009f6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5996: 009a5268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5997: 005ca8b1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5997: 005ca8e1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5998: 004bead5 346 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_d │ │ │ │ 5999: 009f6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6000: 00634f4d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6000: 00634f71 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6001: 004be659 708 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_h │ │ │ │ 6002: 009b2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6003: 0047ee01 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6004: 009f7186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6005: 005c05bd 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6005: 005c05ed 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6006: 002fc189 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6007: 0047eff5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6008: 009f7756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6009: 009f6a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6010: 00469b01 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6011: 0099b238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6012: 009f79e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6013: 0099efa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6014: 009f6e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6015: 008f2480 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_eq_qb │ │ │ │ 6016: 00496bf5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6017: 009a86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6018: 00651689 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6019: 0061b5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6018: 006516ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6019: 0061b625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6020: 009b0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6021: 004be91d 440 FUNC GLOBAL DEFAULT 12 helper_msa_pcnt_w │ │ │ │ 6022: 009f7cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6023: 00613511 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6023: 00613541 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6024: 009f774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6025: 0064cb79 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6026: 00635a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6025: 0064cb9d 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6026: 00635a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6027: 009f6b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6028: 009f81dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6029: 0067c3fd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6029: 0067c421 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6030: 009f8afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6031: 0048527d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6032: 00484edd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6033: 009f8b74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6034: 009a8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6035: 009afc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6036: 009a669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6037: 009f6ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6038: 0067bd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6039: 0063eb3d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6040: 005d3dd1 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6038: 0067bdad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6039: 0063eb61 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6040: 005d3e01 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6041: 004ba7cd 36 FUNC GLOBAL DEFAULT 12 helper_punpcklhw │ │ │ │ 6042: 009a5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6043: 00483409 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6044: 008fb66c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_f │ │ │ │ 6045: 009f8478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6046: 009f802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6047: 009a50a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6048: 009a91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6049: 009b21a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6050: 00628d29 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6050: 00628d4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6051: 009f5f19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ - 6052: 008037f4 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ + 6052: 00803814 128 OBJECT GLOBAL DEFAULT 14 fregnames │ │ │ │ 6053: 009f8292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6054: 008ee2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6055: 00651e61 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6055: 00651e85 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6056: 0043f351 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6057: 009f6716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6058: 0061cb1d 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6058: 0061cb41 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6059: 009a8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6060: 009f5f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6061: 009f7204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6062: 00288af1 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6063: 009f615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6064: 004511b9 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ - 6065: 005145fd 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ + 6065: 0051462d 40 FUNC GLOBAL DEFAULT 12 helper_msachi │ │ │ │ 6066: 0099e874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6067: 00373381 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6068: 009a274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6069: 0080b068 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6070: 006ba421 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6069: 0080b088 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6070: 006ba441 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6071: 009b053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6072: 009ac430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6073: 0044e975 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6074: 008b19cc 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6075: 00453411 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6076: 0033fad1 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6077: 003f56b9 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6078: 00639aad 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6078: 00639ad1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6079: 009f6ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6080: 00678bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6080: 00678be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6081: 008fc3d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_seq │ │ │ │ 6082: 009f77f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6083: 0099c0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6084: 009b03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6085: 002c90e5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6086: 005a34a1 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6086: 005a34d1 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6087: 009a8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6088: 003c96e5 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6089: 00433901 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6090: 0099cdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6091: 009f6d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6092: 0049c035 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6093: 00564bf1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6093: 00564c21 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6094: 0022cac9 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6095: 009f77b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6096: 00418921 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6097: 009ae220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6098: 009f6be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6099: 009f8308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6100: 006b3c65 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6101: 0058e565 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6100: 006b3c85 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6101: 0058e595 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6102: 003dd61d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6103: 0062c3fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6104: 00585885 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6103: 0062c421 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6104: 005858b5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6105: 009a5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6106: 009f6aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6107: 0056e149 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6108: 0065754d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6107: 0056e179 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6108: 00657571 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6109: 0099d998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6110: 00347965 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6111: 009a93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6112: 0040907d 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6113: 005633a5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6114: 00575b99 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6113: 005633d5 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6114: 00575bc9 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6115: 00495dc5 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6116: 00451019 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6117: 006c4d38 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6117: 006c4d58 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6118: 009f5e94 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6119: 00616e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6119: 00616e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6120: 004ac559 4 FUNC GLOBAL DEFAULT 12 helper_wrdsp │ │ │ │ 6121: 009f69c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6122: 009f659c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6123: 0069bf61 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6123: 0069bf81 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6124: 009f68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6125: 009f7880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6126: 008eec84 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6127: 009f87b0 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6128: 0043f159 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6129: 009f6460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6130: 003ab645 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6131: 009a3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6132: 009acc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6133: 0025b699 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6134: 009a7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6135: 0085b574 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6136: 009ae3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6137: 009f6b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6138: 0057bc75 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6138: 0057bca5 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6139: 009f6536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6140: 0099eef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6141: 002392a5 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6142: 008e7b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6143: 009a0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6144: 009f7c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6145: 009f69f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ @@ -6155,15 +6155,15 @@ │ │ │ │ 6151: 002fbea9 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6152: 0099ea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6153: 009a8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6154: 0046df65 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6155: 0037f29d 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6156: 00452fed 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6157: 002c6181 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6158: 0062f2c1 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6158: 0062f2e5 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6159: 009a7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6160: 00299431 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6161: 009abe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6162: 0099ca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6163: 00299489 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6164: 0099b4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6165: 002994e9 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6173,23 +6173,23 @@ │ │ │ │ 6169: 009f5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6170: 009f6b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6171: 0029964d 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6172: 002996d5 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6173: 009f67cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6174: 009f7282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ 6175: 00900e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_l_s │ │ │ │ - 6176: 006940e9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6176: 00694109 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6177: 009f802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6178: 0058d405 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6178: 0058d435 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6179: 003076d5 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6180: 0034a331 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6181: 0040a1e5 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6182: 009b1878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6183: 009af354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6184: 0061ea6d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6184: 0061ea91 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6185: 009f7688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6186: 009f6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6187: 009a30ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6188: 0099fe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6189: 00911d18 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6190: 004cb8ed 652 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_b │ │ │ │ 6191: 00434295 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ @@ -6197,45 +6197,45 @@ │ │ │ │ 6193: 009f5c98 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6194: 009b0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6195: 0099d560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6196: 004cbd75 158 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_d │ │ │ │ 6197: 002aaa6d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6198: 0099e894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6199: 0025f0b9 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6200: 006bc205 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6200: 006bc225 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6201: 009a38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6202: 009b07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6203: 0069e119 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6204: 00663965 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6203: 0069e139 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6204: 00663989 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6205: 0099fd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ 6206: 004cbb79 330 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_h │ │ │ │ - 6207: 006463f9 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6207: 0064641d 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6208: 009ad9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6209: 009ab0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6210: 00682409 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6211: 0056fbcd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6212: 0061ee59 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6210: 0068242d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6211: 0056fbfd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6212: 0061ee7d 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6213: 009a74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6214: 009f8b77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6215: 004605c9 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6216: 009a74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6217: 00610ce9 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6217: 00610d19 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6218: 009f7e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ 6219: 008f8990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_entryhi │ │ │ │ - 6220: 0062b175 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6220: 0062b199 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6221: 009a0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6222: 009f7404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6223: 002f7a89 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6224: 0062823d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6224: 00628261 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6225: 004cbcc5 176 FUNC GLOBAL DEFAULT 12 helper_msa_asub_u_w │ │ │ │ 6226: 0030582d 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6227: 009a5148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6228: 009a41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6229: 009aae3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6230: 00646601 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6230: 00646625 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6231: 009f6eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6232: 009a5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6233: 00902230 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_d │ │ │ │ 6234: 008ec1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6235: 009ad900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6236: 009f7284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6237: 009abb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ @@ -6248,15 +6248,15 @@ │ │ │ │ 6244: 009a44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6245: 0029b8b1 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6246: 009f84a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6247: 009f60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6248: 009f696a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6249: 0099faa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ 6250: 00900c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_s │ │ │ │ - 6251: 0063b97d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6251: 0063b9a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6252: 009f6e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6253: 008eb768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6254: 0099db78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6255: 009f674e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6256: 009f697a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6257: 008e95e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6258: 009adb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -6265,78 +6265,78 @@ │ │ │ │ 6261: 009f84ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6262: 009afef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6263: 004329c5 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6264: 003ea359 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6265: 009ae600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6266: 00452f59 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6267: 009b1fc8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6268: 00607e9d 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6269: 00646e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6270: 006452c5 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6271: 006abe3d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6268: 00607ecd 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6269: 00646ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6270: 006452e9 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6271: 006abe5d 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6272: 009a8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6273: 009019f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_d │ │ │ │ 6274: 009a5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6275: 003d407d 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6276: 0068c465 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6276: 0068c485 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6277: 00409425 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6278: 0049e0fd 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6279: 009f643c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6280: 00661b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6280: 00661b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6281: 009f6e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6282: 009f7d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6283: 009a74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6284: 009af864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6285: 005a2991 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6285: 005a29c1 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6286: 003f6729 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6287: 009b055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6288: 0058c261 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6288: 0058c291 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6289: 0099c7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6290: 003404b1 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6291: 004329f9 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6292: 00623a95 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6293: 0055b315 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6292: 00623ab9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6293: 0055b345 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6294: 009aedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ 6295: 00900448 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_w_s │ │ │ │ 6296: 008f2798 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_eq_ph │ │ │ │ - 6297: 0058af89 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6297: 0058afb9 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6298: 009f8ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6299: 009a247c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6300: 00509d55 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ - 6301: 0053bac1 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6300: 00509d85 8 FUNC GLOBAL DEFAULT 12 check_mips_64 │ │ │ │ + 6301: 0053baf1 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6302: 0033f251 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6303: 009afd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_TR_EVENT │ │ │ │ 6304: 00274e25 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6305: 009f759e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6306: 009a8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6307: 009f7904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6308: 009a63b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6309: 0055b5bd 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6309: 0055b5ed 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6310: 009aa8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6311: 00417b75 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6312: 00451ee5 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6313: 008f8fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cfc1 │ │ │ │ 6314: 0047eb41 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6315: 009af7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6316: 009f7fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6317: 004a0735 46 FUNC GLOBAL DEFAULT 12 helper_mfc0_lladdr │ │ │ │ 6318: 009aea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6319: 004801f5 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6320: 009a16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6321: 009f674c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6322: 006b32d5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6322: 006b32f5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6323: 009f6470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6324: 00661611 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6324: 00661635 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6325: 009a8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6326: 0057f111 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6326: 0057f141 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6327: 009ae010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6328: 009f658a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6329: 0099eae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6330: 009ac6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6331: 00529845 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6331: 00529875 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6332: 0028fef1 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6333: 009f6e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6334: 00911d60 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6335: 0043db89 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6336: 0029ee9d 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6337: 0099ac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6338: 0099ba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ @@ -6344,558 +6344,558 @@ │ │ │ │ 6340: 009f71ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6341: 009f7c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6342: 0026d665 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6343: 0049efed 198 FUNC GLOBAL DEFAULT 12 cpu_mips_store_cause │ │ │ │ 6344: 0099a618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6345: 004ab2d9 60 FUNC GLOBAL DEFAULT 12 helper_dpsx_w_ph │ │ │ │ 6346: 0099f6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ - 6347: 008036c4 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ + 6347: 008036e4 4 OBJECT GLOBAL DEFAULT 14 malta_compat_len │ │ │ │ 6348: 009f75fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6349: 0063ae49 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6349: 0063ae6d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6350: 009f75a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6351: 0025ff51 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6352: 009f7b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6353: 006779fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6353: 00677a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 6354: 008f3710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_ph │ │ │ │ 6355: 0037cf99 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6356: 009f70a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6357: 008f3584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_rs_w │ │ │ │ - 6358: 0065306d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6358: 00653091 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6359: 00299221 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6360: 009a4d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6361: 009b0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6362: 004192a5 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ 6363: 008f3164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_lladdr │ │ │ │ - 6364: 00671535 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6365: 006980c1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6364: 00671559 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6365: 006980e1 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6366: 009a2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6367: 009f67a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6368: 0026bfd1 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6369: 008fdb08 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpckhwd │ │ │ │ - 6370: 00696a95 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6370: 00696ab5 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6371: 009f5fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6372: 003d32f1 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6373: 009f6fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6374: 0056dd31 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6374: 0056dd61 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6375: 009ac640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6376: 009ab07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6377: 0099b2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6378: 009aa1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6379: 009f6606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6380: 0099ef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6381: 009f670c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6382: 009f788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6383: 00660d25 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6383: 00660d49 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6384: 008aff84 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6385: 009f73fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6386: 00661341 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6386: 00661365 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6387: 00297075 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6388: 009f6d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6389: 0055b3bd 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6389: 0055b3ed 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6390: 0049d5b5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6391: 0068ab95 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6391: 0068abb5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6392: 009aa0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6393: 00599ff5 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6393: 0059a025 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6394: 009aa0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6395: 00273d45 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6396: 00465ae9 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6397: 00567e25 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6397: 00567e55 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6398: 002a21f1 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6399: 008ef7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6400: 009f8200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6401: 008b1f30 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6402: 003c7515 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6403: 008ece18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6404: 006b170d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6404: 006b172d 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6405: 0041846d 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6406: 009f7650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6407: 009f6f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6408: 005ba83d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6408: 005ba86d 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6409: 008da830 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6410: 009a75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6411: 0067c4e5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6411: 0067c509 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6412: 0029655d 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6413: 005537a1 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6414: 0061da81 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6413: 005537d1 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6414: 0061daa5 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 6415: 004b0679 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 6416: 0058e5b5 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6417: 00621685 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6418: 0052eb81 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6419: 0054a305 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6416: 0058e5e5 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6417: 006216a9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6418: 0052ebb1 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6419: 0054a335 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6420: 00451b01 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6421: 0080b078 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6421: 0080b098 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6422: 009f614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6423: 004b65b5 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ole │ │ │ │ 6424: 003ede25 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6425: 00448529 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6426: 003c11dd 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6427: 00633795 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6428: 005a1201 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6427: 006337b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6428: 005a1231 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6429: 002ff0fd 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6430: 009f7332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6431: 009a23dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6432: 008ed760 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6433: 008f39a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_ph │ │ │ │ 6434: 004b0731 180 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 6435: 009a4d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ - 6436: 005192ad 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ + 6436: 005192dd 120 FUNC GLOBAL DEFAULT 12 mxu_translate_init │ │ │ │ 6437: 009b247c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6438: 009f6f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6439: 009aa5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6440: 006728e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6440: 0067290d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6441: 00265fcd 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6442: 004b6159 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_olt │ │ │ │ 6443: 0047a5b5 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6444: 00605771 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6444: 006057a1 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6445: 009f5c94 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6446: 009a98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6447: 00488275 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6448: 00499acd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6449: 0062b42d 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6450: 0055a681 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6449: 0062b451 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6450: 0055a6b1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6451: 009a086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6452: 009f7bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 6453: 004536c9 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6454: 00640bdd 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6455: 006bcfb5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6454: 00640c01 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6455: 006bcfd5 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6456: 003f0fa5 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6457: 009f71a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6458: 0065ceb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6458: 0065cedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6459: 0099b588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6460: 003de07d 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6461: 008b2568 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6462: 00497db5 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6463: 009f65e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6464: 0045428d 82 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6465: 009a81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6466: 009f809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6467: 009a0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6468: 009a41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6469: 008f347c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_s_ph │ │ │ │ - 6470: 0057bd75 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6470: 0057bda5 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6471: 00267581 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6472: 003ab6d5 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6473: 009f61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6474: 00452c99 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6475: 003fb721 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6476: 003e9a11 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6477: 0060edc5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6477: 0060edf5 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6478: 009ae0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6479: 0047ebb1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6480: 009b2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6481: 009f73b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6482: 0099f540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6483: 003fd16d 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6484: 009a140c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6485: 009f84b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6486: 002583a9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6487: 009f6760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6488: 006428b5 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6488: 006428d9 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6489: 009f64dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6490: 008f2b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf0 │ │ │ │ 6491: 00262a35 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6492: 009ada90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6493: 008f2bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_mvpconf1 │ │ │ │ 6494: 008b1860 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6495: 009a6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6496: 009abff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6497: 005c6c1d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6497: 005c6c4d 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6498: 0041a895 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6499: 0099b368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6500: 002c8559 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6501: 0099c800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6502: 0047ed79 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6503: 004b8d5d 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ueq │ │ │ │ 6504: 009f7632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6505: 008ea664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6506: 0047ef2d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6507: 009ac5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6508: 0062f3ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6508: 0062f3d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6509: 009f81fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6510: 0099de4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6511: 00639ff5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6511: 0063a019 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6512: 00341795 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6513: 009f7d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6514: 005af071 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6514: 005af0a1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6515: 0099cd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6516: 00584ae9 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6516: 00584b19 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6517: 0045ae01 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6518: 002c9769 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6519: 0067d545 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6519: 0067d569 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6520: 009f60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6521: 0099c33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6522: 00376d95 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6523: 009f620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6524: 009f6bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6525: 0055b421 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6525: 0055b451 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6526: 009f7a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6527: 003f222d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6528: 009f6a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6529: 009acb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6530: 009ae9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6531: 002991a5 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6532: 0062a1a5 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6532: 0062a1c9 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6533: 009f8162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6534: 006234dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6534: 00623501 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6535: 009f74e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6536: 009ab7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6537: 009f7c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6538: 0099f3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6539: 006988e1 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6539: 00698901 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6540: 0099a928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6541: 009f8ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6542: 0099c3cc 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6543: 0065aa9d 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6543: 0065aac1 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6544: 004c3111 906 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_b │ │ │ │ 6545: 0099c4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6546: 009f6ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6547: 0063a5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6547: 0063a5c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 6548: 004c371d 158 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_d │ │ │ │ 6549: 00902a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_addr_ps │ │ │ │ - 6550: 00693b05 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ - 6551: 005145b5 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ + 6550: 00693b25 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6551: 005145e5 36 FUNC GLOBAL DEFAULT 12 helper_macchiu │ │ │ │ 6552: 0099b4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6553: 0040c409 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6554: 004c349d 416 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_h │ │ │ │ 6555: 008b2874 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6556: 009f7eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6557: 006754c1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6557: 006754e5 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6558: 009a6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6559: 0026ab41 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6560: 0099a768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6561: 0037e641 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6562: 002c9309 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6563: 009a88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6564: 009f7f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 6565: 006603a9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6565: 006603cd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6566: 009b0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6567: 00444381 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6568: 00451885 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6569: 002bf215 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6570: 008fc350 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngle │ │ │ │ 6571: 009f82e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6572: 004a3be1 172 FUNC GLOBAL DEFAULT 12 cpu_mips_translate_address │ │ │ │ 6573: 009ad740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6574: 0066a915 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6574: 0066a939 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6575: 009f7e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6576: 009a76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6577: 004c363d 222 FUNC GLOBAL DEFAULT 12 helper_msa_ave_s_w │ │ │ │ 6578: 008f2378 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_sa_w_ph │ │ │ │ 6579: 009f75e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6580: 009a0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6581: 009a8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6582: 00607c35 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6582: 00607c65 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6583: 009f7146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6584: 0029e2f9 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6585: 0040d641 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6586: 00468695 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6587: 00635b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6588: 00672d01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6587: 00635b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6588: 00672d25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6589: 004b4249 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_eq │ │ │ │ 6590: 009a8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6591: 006006e9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6591: 00600719 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6592: 004998c1 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6593: 003dcb9d 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6594: 0058e611 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6594: 0058e641 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6595: 002628f5 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6596: 0061a7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 6597: 006a96e5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6596: 0061a815 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6597: 006a9705 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6598: 0099c38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6599: 002490f9 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6600: 0028e46d 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6601: 00607251 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6601: 00607281 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6602: 009f7738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6603: 009f6a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6604: 0046afd9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6605: 009a283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6606: 009ad950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6607: 009f83d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6608: 009f6594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6609: 009f7eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6610: 009a3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ - 6611: 00562459 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6611: 00562489 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6612: 003dfb5d 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6613: 009f849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6614: 006aeb25 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6614: 006aeb45 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6615: 002f2fc9 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6616: 008eed08 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6617: 004bcfc5 1028 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_b │ │ │ │ 6618: 009b0880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6619: 009af0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6620: 009f70d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6621: 004bd809 220 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_d │ │ │ │ 6622: 003c950d 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6623: 009b182c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6624: 006a8209 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6624: 006a8229 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6625: 009a7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6626: 004bd3c9 732 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_h │ │ │ │ 6627: 0026d7c5 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ - 6628: 00661cdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6628: 00661d01 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6629: 009f6942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6630: 0043dafd 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6631: 007de538 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6631: 007de558 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6632: 009aaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6633: 008f7db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_eq │ │ │ │ 6634: 0099ecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6635: 009f69da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6636: 0067c5ad 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6636: 0067c5d1 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6637: 009b1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6638: 009f6fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6639: 009f7364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 6640: 009a4a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ 6641: 004b9e79 136 FUNC GLOBAL DEFAULT 12 helper_paddsb │ │ │ │ - 6642: 0065b3f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6642: 0065b415 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6643: 009f68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6644: 004bd6a5 356 FUNC GLOBAL DEFAULT 12 helper_msa_nloc_w │ │ │ │ 6645: 002c5681 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6646: 003cd3c5 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6647: 003f6769 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6648: 009b09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6649: 004b9f7d 144 FUNC GLOBAL DEFAULT 12 helper_paddsh │ │ │ │ 6650: 009f7b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6651: 006a3101 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6651: 006a3121 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6652: 004340ed 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6653: 004abb75 156 FUNC GLOBAL DEFAULT 12 helper_insv │ │ │ │ 6654: 002c5d11 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6655: 009a52a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6656: 009ae6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6657: 0064258d 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6657: 006425b1 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6658: 009f685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6659: 009f73ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6660: 006807b5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6660: 006807d9 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ 6661: 008f4580 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbl │ │ │ │ - 6662: 005a9165 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6663: 00612a6d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6664: 0069b095 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6665: 00693a69 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6662: 005a9195 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6663: 00612a9d 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6664: 0069b0b5 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6665: 00693a89 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6666: 009a23ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6667: 0099a8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6668: 009f6abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6669: 009f7dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6670: 0099b268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6671: 009f6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 6672: 008f4604 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbr │ │ │ │ - 6673: 00649bed 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6673: 00649c11 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6674: 009f667c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6675: 009f7736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 6676: 006b5b79 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6676: 006b5b99 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ 6677: 009063ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcult_df │ │ │ │ - 6678: 005a0fb1 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6678: 005a0fe1 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6679: 0049e0d1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6680: 009f61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6681: 009a4f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6682: 009b18c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6683: 00249011 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6684: 009f686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6685: 009f73c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6686: 0067d635 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6686: 0067d659 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6687: 008b29f0 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6688: 0026d0e1 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6689: 0099b4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ 6690: 004aa6b9 64 FUNC GLOBAL DEFAULT 12 helper_precr_sra_r_ph_w │ │ │ │ - 6691: 0067fabd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6691: 0067fae1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6692: 003cfcdd 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6693: 009acd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6694: 009b058c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6695: 009b0830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6696: 009f8600 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6697: 009f6cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6698: 004366c9 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6699: 0099ebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6700: 009f62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6701: 004ac641 4 FUNC GLOBAL DEFAULT 12 helper_rddsp │ │ │ │ 6702: 004aad3d 94 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbl │ │ │ │ 6703: 009b1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6704: 005696dd 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6704: 0056970d 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6705: 002b4001 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6706: 006a0db9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6706: 006a0dd9 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6707: 009ab8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6708: 004690e9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6709: 006b2115 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6709: 006b2135 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6710: 009ad3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6711: 009f6a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6712: 009ae460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6713: 004aad9d 90 FUNC GLOBAL DEFAULT 12 helper_muleu_s_ph_qbr │ │ │ │ 6714: 008f01a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6715: 009d46a0 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6716: 0055cd91 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6717: 0056d735 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6716: 0055cdc1 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6717: 0056d765 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6718: 009f81a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6719: 009b2178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6720: 009a5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6721: 009f73e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6722: 009f72f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6723: 009aff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6724: 009f7976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6725: 009a8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 6726: 006712f1 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6726: 00671315 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6727: 004da0a5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fslt_df │ │ │ │ 6728: 009f7100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6729: 009f6432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6730: 0046b8d5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6731: 009a4f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6732: 006b76a9 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6732: 006b76c9 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6733: 004a9705 92 FUNC GLOBAL DEFAULT 12 cpu_set_exception_base │ │ │ │ 6734: 009f6c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6735: 009a275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6736: 00266009 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6737: 004ba7bd 6 FUNC GLOBAL DEFAULT 12 helper_punpcklwd │ │ │ │ 6738: 002507c9 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6739: 009f7510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6740: 009f8b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6741: 00484ec1 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6742: 00266a0d 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6743: 006b9ba9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6743: 006b9bc9 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6744: 009f7ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6745: 009f68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6746: 0046b41d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6747: 009f7e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6748: 006ad2a5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6748: 006ad2c5 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6749: 009f6cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6750: 0068ddfd 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 6751: 0063d91d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6750: 0068de1d 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6751: 0063d941 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6752: 0042afd9 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6753: 0099bb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6754: 009a1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6755: 004137e5 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6756: 009f6aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6757: 00256e8d 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6758: 00462975 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6759: 009f71c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6760: 009f846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6761: 0061d44d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6761: 0061d471 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6762: 008af474 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6763: 009f69b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6764: 009f6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6765: 009f6c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6766: 004b1221 188 FUNC GLOBAL DEFAULT 12 helper_float_mulr_ps │ │ │ │ 6767: 00906010 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fslt_df │ │ │ │ 6768: 003cfcf1 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 6769: 00698131 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6769: 00698151 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6770: 009f62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6771: 00652bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6772: 006325dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6771: 00652be9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6772: 00632601 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6773: 009a93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 6774: 00496f55 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6775: 0029b909 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6776: 009f7e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 6777: 00610725 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6777: 00610755 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6778: 009f6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6779: 00642079 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6779: 0064209d 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6780: 009f8446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6781: 00450251 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6782: 0099adf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6783: 008fbb94 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_seq │ │ │ │ 6784: 0085a7b8 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6785: 009a78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6786: 009f5f6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6787: 003a1341 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6788: 009f8236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6789: 0099b870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6790: 009f7c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6791: 0062b539 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6791: 0062b55d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6792: 009af924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6793: 009aa2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6794: 0040cbf5 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6795: 009a3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6796: 009f7e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 6797: 0022c505 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6798: 0061acd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6799: 005a03f9 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6798: 0061ad01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6799: 005a0429 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6800: 0027ddf9 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 6801: 004b9039 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ule │ │ │ │ - 6802: 006ac51d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6802: 006ac53d 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6803: 0049ddfd 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6804: 0061bae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6804: 0061bb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6805: 0099ceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6806: 0065d251 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6806: 0065d275 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6807: 004849d1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6808: 00484e55 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6809: 00661afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6809: 00661b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6810: 009a6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6811: 009b1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6812: 0099ce2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6813: 008e8d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6814: 00647705 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6814: 00647729 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6815: 004109a1 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6816: 0063fef9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6816: 0063ff1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6817: 004059d1 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 6818: 004b8ec9 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ult │ │ │ │ - 6819: 0065a541 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6820: 006b8281 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6821: 00584e95 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6819: 0065a565 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6820: 006b82a1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6821: 00584ec5 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ 6822: 008f5894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_yqmask │ │ │ │ - 6823: 005ad12d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6823: 005ad15d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6824: 009f78b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6825: 0099d0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6826: 009f6bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6827: 0046b9e9 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6828: 008eaa84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6829: 009f74dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6830: 004ac42d 300 FUNC GLOBAL DEFAULT 12 cpu_wrdsp │ │ │ │ 6831: 009a83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6832: 009a5328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6833: 003fc72d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6834: 008e84e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6835: 0057f705 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6835: 0057f735 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6836: 003e9cc9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6837: 0099a4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6838: 003fc999 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6839: 005869a1 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6839: 005869d1 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6840: 009a5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6841: 0057e13d 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6841: 0057e16d 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6842: 0037f9a9 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6843: 00322c0d 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6844: 008a8f5c 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6845: 009f748e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6846: 009f7418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 6847: 0043c219 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6848: 0062b6f9 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6848: 0062b71d 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6849: 009f7568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6850: 009f845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6851: 009f7e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6852: 0099be88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6853: 009a4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6854: 008f05c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6855: 009f79f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6856: 0058e779 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6856: 0058e7a9 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6857: 009ae7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6858: 009f80b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6859: 009f6d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6860: 0027df41 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6861: 009aba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6862: 00320a8d 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6863: 0099c630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6864: 009f7240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6865: 0090301c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cc │ │ │ │ 6866: 003d5691 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6867: 009aabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6868: 009d4270 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6869: 009f7c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6870: 00567ef5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6870: 00567f25 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6871: 009a9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6872: 0064a941 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6872: 0064a965 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6873: 009f7b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6874: 006ba425 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6874: 006ba445 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6875: 004b56cd 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_le │ │ │ │ 6876: 00408371 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6877: 0037e8a9 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6878: 0069d49d 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6878: 0069d4bd 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ 6879: 004a21fd 164 FUNC GLOBAL DEFAULT 12 helper_mftacx │ │ │ │ - 6880: 00625439 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6880: 0062545d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6881: 009f699e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6882: 009f5f5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6883: 003dc735 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6884: 006ba8c1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6884: 006ba8e1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6885: 00462a39 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6886: 005a1b5d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6886: 005a1b8d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6887: 009f8ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6888: 009f80ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6889: 0066b3c1 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6890: 00551921 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6889: 0066b3e5 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6890: 00551951 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6891: 009f6686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6892: 009a4ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6893: 004b9761 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_une │ │ │ │ 6894: 009d5a28 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6895: 009f6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6896: 0034910d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6897: 00484a51 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ @@ -6904,15 +6904,15 @@ │ │ │ │ 6900: 009f73aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6901: 003cfd01 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6902: 008f30e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_count │ │ │ │ 6903: 0046d25d 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6904: 009a6c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6905: 004b5371 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_lt │ │ │ │ 6906: 009b1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6907: 0061fbb5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6907: 0061fbd9 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6908: 008b1830 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6909: 003802f9 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6910: 009f6410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6911: 009f8198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6912: 004c77e9 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_d │ │ │ │ 6913: 009aaf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6914: 00498c01 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ @@ -6921,313 +6921,313 @@ │ │ │ │ 6917: 009f6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6918: 008e0f80 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6919: 009b0a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6920: 0040e7c1 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6921: 004c75f1 348 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_h │ │ │ │ 6922: 008e0fa0 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6923: 009f6da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6924: 00561fd1 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6924: 00562001 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6925: 003a421d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6926: 009f7670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6927: 009adf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6928: 005db82d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6928: 005db85d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6929: 0099d8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6930: 003f1265 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6931: 0062ded1 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6931: 0062def5 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6932: 008f83e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_le │ │ │ │ 6933: 009a131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6934: 005d8c19 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6934: 005d8c49 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6935: 009f8348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6936: 004db1f9 696 FUNC GLOBAL DEFAULT 12 helper_msa_fexdo_df │ │ │ │ 6937: 003ffe6d 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6938: 009a4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6939: 009f7b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6940: 009b071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6941: 009ab10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6942: 009a3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6943: 004c774d 156 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_s_w │ │ │ │ 6944: 003dff21 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6945: 0054e145 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6945: 0054e175 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6946: 004aa885 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbl │ │ │ │ 6947: 009aa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6948: 0099b4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6949: 009b26ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6950: 009f7ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6951: 009f5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6952: 009b1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 6953: 009f7b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 6954: 004aa895 14 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbr │ │ │ │ 6955: 008f82dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_lt │ │ │ │ - 6956: 00619e5d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6956: 00619e8d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6957: 0099c30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6958: 0029ea85 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 6959: 0030c0b9 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6960: 009a6c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6961: 00320c71 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6962: 00484dd1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6963: 006a22b5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6963: 006a22d5 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6964: 009e7f98 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6965: 009f7bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6966: 006b9b91 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6966: 006b9bb1 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6967: 009f7c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6968: 004a0765 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_maar │ │ │ │ 6969: 009f7e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6970: 003f2e75 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 6971: 00350245 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6972: 006ba41d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6972: 006ba43d 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6973: 009abca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6974: 004ae37d 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_d │ │ │ │ 6975: 009f6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6976: 009a8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6977: 009a6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 6978: 004d9df9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcueq_df │ │ │ │ 6979: 009a21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 6980: 004abe35 60 FUNC GLOBAL DEFAULT 12 helper_cmp_le_ph │ │ │ │ 6981: 002386b5 348 FUNC GLOBAL DEFAULT 12 print_insn_nanomips │ │ │ │ - 6982: 00693fe1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6982: 00694001 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6983: 009a90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 6984: 004d1d81 376 FUNC GLOBAL DEFAULT 12 helper_msa_clti_u_df │ │ │ │ 6985: 009f6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6986: 004bb06d 124 FUNC GLOBAL DEFAULT 12 helper_pmulhuh │ │ │ │ 6987: 009acc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6988: 009f6b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 6989: 00475109 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6990: 00618c69 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6990: 00618c99 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 6991: 0049696d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6992: 003cf245 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6993: 004ae461 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_l_s │ │ │ │ 6994: 009f6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6995: 009f7d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6996: 009f7a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6997: 005a0641 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 6998: 0051458d 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ + 6997: 005a0671 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6998: 005145bd 38 FUNC GLOBAL DEFAULT 12 helper_maccu │ │ │ │ 6999: 0049afa5 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7000: 008ef548 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7001: 009f826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7002: 002a20a1 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7003: 0068ce05 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7004: 0062eda9 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7003: 0068ce25 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7004: 0062edcd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7005: 002ed2b5 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7006: 00418719 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7007: 009f6a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7008: 009aa5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7009: 009f841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7010: 009a8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7011: 0067b9ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ - 7012: 006381f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7011: 0067b9d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7012: 00638219 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7013: 009f6696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7014: 00599c51 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7014: 00599c81 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7015: 009a76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7016: 009a152c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7017: 009f713a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7018: 008f03b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7019: 00266a65 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7020: 00498e79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7021: 009f7562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7022: 009a5188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7023: 009f76c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7024: 0048760d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7025: 009f6ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7026: 003419d5 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7027: 00646bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7027: 00646bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7028: 0099f6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7029: 005a2c75 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7029: 005a2ca5 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7030: 0099cb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7031: 009a299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7032: 00492695 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7033: 0063f58d 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7033: 0063f5b1 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7034: 002651c1 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7035: 00636d69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7035: 00636d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7036: 009f616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7037: 0099f440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7038: 009f6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7039: 009a5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7040: 009aa7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7041: 009f72de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7042: 009f629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7043: 00553b41 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7043: 00553b71 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7044: 009f61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7045: 008b16b0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7046: 009f6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7047: 004da979 500 FUNC GLOBAL DEFAULT 12 helper_msa_fdiv_df │ │ │ │ 7048: 009ab6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7049: 00625ac5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7049: 00625ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7050: 00294d11 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7051: 00484ac5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7052: 0057e161 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7052: 0057e191 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7053: 009b022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7054: 009a3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7055: 003ffcc9 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7056: 0046d405 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7057: 0099fed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7058: 004d3119 484 FUNC GLOBAL DEFAULT 12 helper_msa_sat_u_df │ │ │ │ 7059: 009f76fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7060: 00554555 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7060: 00554585 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7061: 009f6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7062: 009f769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7063: 006b1ea5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7063: 006b1ec5 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7064: 002c0b65 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7065: 0045aef5 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7066: 0065ae95 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7066: 0065aeb9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7067: 0028658d 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7068: 008ef8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7069: 005a91dd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7070: 006a0cf5 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7069: 005a920d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7070: 006a0d15 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7071: 00453209 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7072: 009f7d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7073: 009a149c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7074: 006470dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7074: 00647101 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7075: 009f7e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7076: 0044bee1 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7077: 009ae310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7078: 00621b0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7078: 00621b31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7079: 009aab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7080: 009f727a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7081: 00260eed 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7082: 0069ce45 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7082: 0069ce65 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7083: 009f6a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7084: 002c0741 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7085: 00268a4d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7086: 0063b159 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7086: 0063b17d 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7087: 0099ea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7088: 008e71cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 7089: 00693ed5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7089: 00693ef5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7090: 009a0060 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7091: 006bdc4d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7091: 006bdc6d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7092: 0099e9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7093: 0099abd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7094: 009f692e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7095: 003ed395 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7096: 006073f9 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7096: 00607429 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7097: 00469ac1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7098: 006921ad 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7098: 006921cd 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7099: 004a9de5 116 FUNC GLOBAL DEFAULT 12 helper_adduh_qb │ │ │ │ 7100: 009d57e8 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7101: 0099d2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ - 7102: 00509ce5 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ + 7102: 00509d15 28 FUNC GLOBAL DEFAULT 12 check_cp1_64bitmode │ │ │ │ 7103: 0034a681 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7104: 0025f459 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7105: 009ae690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7106: 0063c7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7106: 0063c7f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7107: 00263549 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7108: 00607fe9 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7108: 00608019 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7109: 009f65d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7110: 009046cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupl_df │ │ │ │ 7111: 0027ddbd 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7112: 009b1c04 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7113: 0057ce6d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7114: 00697711 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7113: 0057ce9d 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7114: 00697731 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7115: 00486b4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7116: 0054b3b1 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7116: 0054b3e1 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7117: 00496715 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7118: 00907be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_u_df │ │ │ │ 7119: 008ece9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7120: 0063a769 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7121: 00568a81 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7120: 0063a78d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7121: 00568ab1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7122: 0099d898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7123: 008b2308 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7124: 0045b2a9 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7125: 00622a99 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7125: 00622abd 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7126: 00906538 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fceq_df │ │ │ │ 7127: 009f7eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7128: 0048768d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7129: 00609355 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7129: 00609385 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7130: 009f811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7131: 003a308d 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7132: 009f8296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7133: 00298fa9 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7134: 0034a825 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7135: 0061b4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7135: 0061b4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7136: 008f9e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcrestart │ │ │ │ 7137: 0099eb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7138: 009a7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7139: 0039f605 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7140: 009aa53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7141: 00617be9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7142: 0061d5f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7141: 00617c19 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7142: 0061d619 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7143: 009f6e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7144: 0047d1a9 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7145: 009f6b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7146: 00436291 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7147: 0065cfa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7147: 0065cfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7148: 009a8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7149: 002629c9 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7150: 006a9459 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7151: 007f7080 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7152: 0061c4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7150: 006a9479 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7151: 007f70a0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7152: 0061c4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7153: 009f71c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7154: 009f65dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7155: 009f82e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7156: 0099c4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7157: 009b1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 7158: 005546d9 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7158: 00554709 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7159: 009f6720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7160: 0099e3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7161: 0029d2e5 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7162: 009f6e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7163: 00552255 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7163: 00552285 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7164: 0025f009 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7165: 00669c29 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7165: 00669c4d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7166: 002f2641 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7167: 0099bfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7168: 009f8326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7169: 008e7148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7170: 003f6ac9 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7171: 009f74ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7172: 009ab34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7173: 0069dd4d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7174: 00668b31 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7173: 0069dd6d 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7174: 00668b55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7175: 00307a75 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7176: 009f6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7177: 0099dfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7178: 009f73c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7179: 009f7ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7180: 0025791d 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7181: 002a85dd 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7182: 008f33f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mul_ph │ │ │ │ 7183: 009f6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7184: 009f7bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7185: 009b1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7186: 009f7ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7187: 003ca581 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7188: 00551e31 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7188: 00551e61 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7189: 003868ad 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7190: 002f1fad 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7191: 0062a81d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7191: 0062a841 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7192: 0099e2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7193: 0066db5d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7194: 0067ecbd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7193: 0066db81 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7194: 0067ece1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7195: 009f69a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7196: 006450b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7196: 006450d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7197: 003aa0d1 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7198: 009aa66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7199: 0056f44d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7200: 0066e029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7199: 0056f47d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7200: 0066e04d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7201: 002757ed 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7202: 005aaf81 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7202: 005aafb1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7203: 0099e914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7204: 009f7f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7205: 006841b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7205: 006841dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7206: 009f8004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7207: 009ad3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7208: 009a9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7209: 004b4c3d 224 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_sf │ │ │ │ 7210: 00486bcd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7211: 009f7f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7212: 009a76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7213: 009f6e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7214: 003b22dd 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7215: 004940a5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7216: 005a0d81 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7216: 005a0db1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7217: 009ad340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7218: 0099cbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7219: 0062396d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7220: 0062ca75 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7219: 00623991 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7220: 0062ca99 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7221: 009f5f3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7222: 005e242d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7222: 005e245d 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7223: 009f7678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7224: 004c2f49 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_d │ │ │ │ 7225: 009b196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7226: 0046df55 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7227: 009abac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7228: 009a204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7229: 009af9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7236,121 +7236,121 @@ │ │ │ │ 7232: 009ae98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7233: 00265fd5 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7234: 004c2e51 156 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_h │ │ │ │ 7235: 0025f5f1 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7236: 004df75d 124 FUNC GLOBAL DEFAULT 12 helper_msa_ld_b │ │ │ │ 7237: 0099c118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7238: 008e7880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7239: 0059bc65 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7239: 0059bc95 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7240: 0099fa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7241: 004df949 124 FUNC GLOBAL DEFAULT 12 helper_msa_ld_d │ │ │ │ 7242: 008593f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 7243: 00605021 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7243: 00605051 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7244: 004df7d9 198 FUNC GLOBAL DEFAULT 12 helper_msa_ld_h │ │ │ │ - 7245: 005a12ed 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7245: 005a131d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7246: 009a9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7247: 009f8526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7248: 009f6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 7249: 006922c5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7249: 006922e5 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7250: 009f8378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7251: 0061b235 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7251: 0061b265 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7252: 00412de5 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7253: 0099be18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7254: 009b047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7255: 00639701 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7256: 005df2a1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7257: 0066d2d5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7255: 00639725 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7256: 005df2d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7257: 0066d2f9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7258: 004c2eed 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_s_w │ │ │ │ 7259: 003780c9 152 FUNC GLOBAL DEFAULT 12 mips_gictimer_init │ │ │ │ 7260: 008f80cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_sf │ │ │ │ 7261: 009a138c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7262: 009ac17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7263: 00427775 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7264: 009f6450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7265: 009f65c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7266: 0056d821 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7266: 0056d851 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7267: 009f7b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7268: 005a580d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7269: 005ba845 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7268: 005a583d 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7269: 005ba875 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7270: 004df8a1 168 FUNC GLOBAL DEFAULT 12 helper_msa_ld_w │ │ │ │ 7271: 0029ad95 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7272: 0042a949 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7273: 003eb069 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7274: 009f689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7275: 009a6cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7276: 0042b045 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7277: 009f618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7278: 002ba951 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7279: 00562019 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7279: 00562049 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7280: 003e6c05 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7281: 004950ad 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7282: 00645c0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7282: 00645c31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7283: 004504f1 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7284: 00693cb5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7284: 00693cd5 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7285: 003cf415 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7286: 009f7456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7287: 002ebba5 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7288: 00688069 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7288: 00688089 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7289: 009f7c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7290: 009a219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7291: 0099ac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7292: 0031999d 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7293: 009f6596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7294: 006600b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7294: 006600d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7295: 004b4f19 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_seq │ │ │ │ - 7296: 005866e5 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7296: 00586715 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7297: 009f7064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7298: 0045120d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7299: 009f71fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7300: 003aba65 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7301: 0099ad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7302: 0067d419 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7303: 00553225 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7302: 0067d43d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7303: 00553255 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7304: 009a6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7305: 00909004 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_b │ │ │ │ 7306: 009f6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7307: 009f6ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7308: 0099c780 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7309: 00373301 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7310: 00349445 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7311: 002602a1 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7312: 009f8190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7313: 00908e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_d │ │ │ │ 7314: 002bb18d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7315: 00646b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7315: 00646b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7316: 009b2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7317: 009f7fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ 7318: 00908f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_h │ │ │ │ - 7319: 0060ef41 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7320: 00575ae1 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7321: 006619d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7319: 0060ef71 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7320: 00575b11 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7321: 006619f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7322: 009af8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7323: 006147c5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7323: 006147f5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7324: 009aea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7325: 009b00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7326: 0062aa51 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7327: 00600649 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7326: 0062aa75 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7327: 00600679 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7328: 003dfd35 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7329: 008e70c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7330: 005a2d19 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7331: 00668fb1 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7330: 005a2d49 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7331: 00668fd5 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7332: 009f6402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ 7333: 004b404d 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_un │ │ │ │ - 7334: 006839a1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7334: 006839c5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7335: 009ab23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7336: 009f6dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7337: 009a2c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7338: 009f65a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7339: 009f5c8d 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7340: 009a38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7341: 00908efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sll_w │ │ │ │ 7342: 003fce35 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7343: 0028e7a9 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7344: 0059aebd 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7345: 006c3b5d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7344: 0059aeed 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7345: 006c3b7d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7346: 009f83bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7347: 009f6952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7348: 002686d5 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7349: 0034a6d5 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7350: 0034e359 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7351: 00289491 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7352: 009ae130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ @@ -7359,144 +7359,144 @@ │ │ │ │ 7355: 002baaad 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7356: 004127c9 60 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7357: 0049af2d 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7358: 003de319 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7359: 009f64fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7360: 009a48a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7361: 009ac760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7362: 0064bc59 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7363: 005ac15d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7362: 0064bc7d 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7363: 005ac18d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7364: 009a205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7365: 0026c01d 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7366: 009f7e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7367: 009f6fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7368: 009f7e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7369: 006400f9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ - 7370: 006542e9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7371: 006b4db9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7369: 0064011d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7370: 0065430d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7371: 006b4dd9 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7372: 009aac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7373: 009f6e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7374: 008f7d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_un │ │ │ │ 7375: 00859378 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7376: 009f718c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7377: 004841e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7378: 0063a68d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 7379: 0058bd99 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7378: 0063a6b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7379: 0058bdc9 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7380: 008b1650 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7381: 009f85b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7382: 0054e255 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7382: 0054e285 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7383: 003d485d 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7384: 005a22ad 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7384: 005a22dd 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7385: 009a220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7386: 009a25ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7387: 0099afa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7388: 009f7304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7389: 009aa06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7390: 0066c885 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7390: 0066c8a9 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7391: 002a1739 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7392: 0063e525 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7392: 0063e549 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7393: 004ac55d 228 FUNC GLOBAL DEFAULT 12 cpu_rddsp │ │ │ │ 7394: 0039f2a9 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7395: 0037f509 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7396: 009f7c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7397: 009a2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7398: 005530f1 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7398: 00553121 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7399: 009f8a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7400: 00661bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7400: 00661bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7401: 009ac9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7402: 009f6a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7403: 009a021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7404: 0048c35d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7405: 00604181 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7405: 006041b1 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7406: 002c05e1 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7407: 003ead35 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7408: 009a3f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7409: 009f6538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7410: 003c9ca1 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7411: 006a0695 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7411: 006a06b5 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7412: 009a0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7413: 009a5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7414: 009f6504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7415: 009a1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7416: 009a241c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7417: 0022c5a1 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 7418: 00555731 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7418: 00555761 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7419: 009aa6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7420: 00474ff9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7421: 00496895 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7422: 0060f9e9 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7423: 006931a9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 7424: 005d05f1 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7425: 0066e94d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7422: 0060fa19 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7423: 006931c9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7424: 005d0621 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7425: 0066e971 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7426: 009a9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7427: 00638489 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7427: 006384ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7428: 009f6dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7429: 0040cbb9 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7430: 00583cf9 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7431: 00635a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7432: 0053e479 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7430: 00583d29 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7431: 00635a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7432: 0053e4a9 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7433: 003ce80d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7434: 004b551d 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_nge │ │ │ │ 7435: 0099cf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7436: 00342215 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7437: 009f7ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7438: 009afb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7439: 009f7922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7440: 009f77be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7441: 0099e8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7442: 009f7d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7443: 003df35d 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7444: 005aa36d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7444: 005aa39d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ 7445: 008f5918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_vpeopt │ │ │ │ - 7446: 00697a99 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7446: 00697ab9 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 7447: 004b51c1 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngl │ │ │ │ - 7448: 0061b57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7448: 0061b5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7449: 003ddb25 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7450: 0049f435 200 FUNC GLOBAL DEFAULT 12 cpu_mips_start_count │ │ │ │ 7451: 0099d968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7452: 009a4bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7453: 009a4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7454: 009f6586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7455: 009f7a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7456: 009aa3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7457: 004b5879 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ngt │ │ │ │ 7458: 009b13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7459: 009a7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7460: 0062681d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7460: 00626841 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7461: 002b66f1 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7462: 00555471 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7462: 005554a1 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7463: 009f8552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7464: 00484259 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7465: 0043dca5 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7466: 00469e95 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7467: 003b043d 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7468: 009abd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7469: 0061c441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7469: 0061c471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7470: 009a7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7471: 0053cdcd 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7471: 0053cdfd 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7472: 004adcdd 204 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_d │ │ │ │ 7473: 00450c55 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7474: 009f67d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7475: 0034fcb1 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7476: 002c439d 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 7477: 005cbadd 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7477: 005cbb0d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7478: 009f748c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7479: 009f706c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7480: 009f6774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7481: 002bade9 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7482: 0047e51d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7483: 0041ec1d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7484: 009a1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7485: 003483c5 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7486: 003f8ae1 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7487: 003cf0a9 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7488: 003c7f41 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7489: 009b116c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7490: 009f76cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7491: 0068dda1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7491: 0068ddc1 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7492: 003df151 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7493: 009ab774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7494: 004ad3a5 220 FUNC GLOBAL DEFAULT 12 helper_float_cvtpw_ps │ │ │ │ 7495: 003ee805 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7496: 00497f01 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7497: 009aa0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7498: 004adda9 202 FUNC GLOBAL DEFAULT 12 helper_float_trunc_l_s │ │ │ │ @@ -7514,16 +7514,16 @@ │ │ │ │ 7510: 004b7d45 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ueq │ │ │ │ 7511: 009f75f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7512: 002c0c91 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7513: 0022c779 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7514: 009a2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7515: 009aaffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7516: 0025f3f9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7517: 00648831 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7518: 0064c599 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7517: 00648855 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7518: 0064c5bd 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7519: 0099c508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7520: 009ac830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7521: 0044be59 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7522: 009f7322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7523: 009f5f15 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 7524: 0099e2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 7525: 009b1f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ @@ -7532,98 +7532,98 @@ │ │ │ │ 7528: 004d3609 760 FUNC GLOBAL DEFAULT 12 helper_msa_srlri_df │ │ │ │ 7529: 009afd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7530: 0099fbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7531: 009a8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7532: 00408221 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7533: 009a6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7534: 0028e4c1 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7535: 00549abd 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7536: 0066d8dd 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7535: 00549aed 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7536: 0066d901 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7537: 008f3ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_ph │ │ │ │ 7538: 009ac600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7539: 0066be91 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7540: 0064aa05 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7539: 0066beb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7540: 0064aa29 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7541: 009f6398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7542: 002bbee5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7543: 009f68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7544: 009f8430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7545: 009f6624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7546: 005d0499 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7546: 005d04c9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7547: 004c7b45 700 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_b │ │ │ │ 7548: 009a7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7549: 004c8019 190 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_d │ │ │ │ 7550: 003fd95d 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7551: 0062874d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7552: 0054dac5 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7551: 00628771 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7552: 0054daf5 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7553: 0029ed19 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7554: 004c7e01 364 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_h │ │ │ │ - 7555: 0050d2ed 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ + 7555: 0050d31d 88 FUNC GLOBAL DEFAULT 12 gen_addiupc │ │ │ │ 7556: 00907d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_s_df │ │ │ │ 7557: 008e698c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7558: 006277f1 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7559: 006bafb1 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7560: 006703ed 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7558: 00627815 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7559: 006bafd1 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7560: 00670411 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7561: 008f9674 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sueq │ │ │ │ 7562: 0099f8b4 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7563: 004522f9 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7564: 009a47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7565: 003cce7d 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7566: 009f6b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7567: 009f6f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7568: 00539475 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7568: 005394a5 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7569: 009f6b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7570: 00298ef9 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7571: 0026abbd 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7572: 0066e281 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7572: 0066e2a5 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7573: 009f6592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7574: 0063e77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7574: 0063e7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7575: 009f61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7576: 005a770d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7576: 005a773d 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7577: 009f7d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7578: 00436d11 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7579: 004c7f6d 170 FUNC GLOBAL DEFAULT 12 helper_msa_max_a_w │ │ │ │ 7580: 009a78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7581: 00680df1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7581: 00680e15 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7582: 009f5f27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7583: 003cfe11 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7584: 009f780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7585: 009a59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7586: 005558c1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7586: 005558f1 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7587: 00307b81 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7588: 00427189 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7589: 006ad0ad 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7589: 006ad0cd 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7590: 009abdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7591: 004b5dc1 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_eq │ │ │ │ 7592: 008ecf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7593: 003e125d 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7594: 009a7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7595: 0025f561 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7596: 0099e32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7597: 003eafbd 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7598: 0054ad09 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7599: 0054b389 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7598: 0054ad39 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7599: 0054b3b9 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7600: 0037cc6d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7601: 004c89ed 700 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_b │ │ │ │ 7602: 004c8ec1 186 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_d │ │ │ │ 7603: 0099d2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7604: 009f6aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7605: 009f7000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7606: 009f7f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7607: 0064816d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7607: 00648191 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7608: 0090c6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_b │ │ │ │ 7609: 0099c2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7610: 00587c99 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7611: 0061839d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7610: 00587cc9 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7611: 006183cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7612: 003cc0ed 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7613: 004c8ca9 364 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_h │ │ │ │ 7614: 009f6528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7615: 0099d3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7616: 0090c520 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_d │ │ │ │ 7617: 009adad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 7618: 0068fccd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7618: 0068fced 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7619: 004a0775 16 FUNC GLOBAL DEFAULT 12 helper_mfhc0_maar │ │ │ │ 7620: 009a73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7621: 0099d530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7622: 009a1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7623: 0090c628 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_h │ │ │ │ 7624: 00474749 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7625: 0025fa41 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ @@ -7633,681 +7633,681 @@ │ │ │ │ 7629: 009f7300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7630: 009f84ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7631: 004842d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7632: 008f6a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_ebase │ │ │ │ 7633: 003b82d1 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7634: 0046e2d1 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7635: 002bb2ed 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7636: 00676369 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7636: 0067638d 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7637: 009a62b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7638: 004c8e15 170 FUNC GLOBAL DEFAULT 12 helper_msa_min_a_w │ │ │ │ 7639: 003a2305 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7640: 006779c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7640: 006779e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7641: 009b0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7642: 0099b548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7643: 0099b248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7644: 0090c5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_a_w │ │ │ │ 7645: 00499f81 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7646: 009f6e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7647: 009f7eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7648: 006aa095 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7648: 006aa0b5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7649: 009f6bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7650: 0090a294 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_b │ │ │ │ 7651: 009f7a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7652: 009f7668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7653: 009f7b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7654: 003dcff1 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ 7655: 0090a108 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_d │ │ │ │ 7656: 0090c07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_b │ │ │ │ - 7657: 0054ac29 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7658: 00693981 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7659: 006bc9d9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7660: 00695781 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7657: 0054ac59 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7658: 006939a1 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7659: 006bc9f9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7660: 006957a1 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7661: 009ac7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7662: 00268925 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ 7663: 0090bef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_d │ │ │ │ - 7664: 005519d5 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7664: 00551a05 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7665: 009f6c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7666: 0090a210 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_h │ │ │ │ 7667: 0034198d 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7668: 009abf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7669: 00497b29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7670: 009aa6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7671: 009a8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7672: 0025f3d9 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7673: 0090bff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_h │ │ │ │ 7674: 003cbf51 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7675: 009a2d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7676: 0055a96d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7676: 0055a99d 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7677: 008e6908 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7678: 0051d149 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7678: 0051d179 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7679: 008af4c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7680: 00562eb1 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7680: 00562ee1 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7681: 003ea265 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7682: 009f6b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7683: 002c5fe9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7684: 0058f1c5 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7684: 0058f1f5 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7685: 0040f911 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7686: 0099ff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7687: 0028a655 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7688: 0090a18c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsuu_s_w │ │ │ │ 7689: 009b2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7690: 009f8b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7691: 0057e12d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7691: 0057e15d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7692: 0090bf74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_a_w │ │ │ │ 7693: 009f8b78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7694: 005a2ad9 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7694: 005a2b09 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7695: 009ab804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7696: 009f80da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 7697: 005ae3f5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7698: 0069dded 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7697: 005ae425 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7698: 0069de0d 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7699: 009b046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ 7700: 004deab5 496 FUNC GLOBAL DEFAULT 12 helper_msa_fexupr_df │ │ │ │ - 7701: 0063a5b1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7702: 006bb381 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7701: 0063a5d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7702: 006bb3a1 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7703: 00297dd5 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7704: 0068795d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7705: 0064be61 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7704: 0068797d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7705: 0064be85 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7706: 008f1694 132 OBJECT GLOBAL DEFAULT 24 helper_info_ginvt │ │ │ │ 7707: 004a0c9d 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcstatus │ │ │ │ 7708: 009f62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7709: 0054fb85 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7710: 005b193d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7709: 0054fbb5 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7710: 005b196d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 7711: 00432c2d 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7712: 009f8086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7713: 009a6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7714: 0099c37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7715: 009f8ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7716: 009a4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7717: 004b8b5d 160 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_af │ │ │ │ 7718: 0025b561 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7719: 003b0621 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7720: 009adae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7721: 00673a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7722: 0065ce05 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7721: 00673a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7722: 0065ce29 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7723: 00265e3d 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7724: 0046a97d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7725: 009f5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7726: 009f5f71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7727: 0099a668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7728: 008b2a64 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7729: 005a9b4d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7729: 005a9b7d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7730: 0048516d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7731: 0067b175 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7731: 0067b199 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7732: 009b2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7733: 009f7d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7734: 0099d2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7735: 0056285d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7735: 0056288d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7736: 0099f580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7737: 006b77d5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7737: 006b77f5 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7738: 003771d5 88 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7739: 0060ee21 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7739: 0060ee51 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7740: 0025b5e9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7741: 0099a31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7742: 009b077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7743: 009f66cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7744: 009af094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7745: 009b1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7746: 009f79d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7747: 00302eb5 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7748: 004a079d 12 FUNC GLOBAL DEFAULT 12 helper_mfhc0_watchhi │ │ │ │ 7749: 0026281d 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7750: 009f79c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7751: 005cb8c9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7751: 005cb8f9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7752: 0099e20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7753: 009f6cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7754: 003ffb85 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7755: 003ee449 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7756: 00485521 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7757: 009abab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7758: 009f7646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7759: 003ca611 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7760: 0099c428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7761: 006922cd 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7761: 006922ed 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7762: 00498a2d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7763: 004b9d25 164 FUNC GLOBAL DEFAULT 12 helper_lwm │ │ │ │ 7764: 009a7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7765: 005df1a1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7765: 005df1d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7766: 0029ba45 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7767: 006c3085 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7767: 006c30a5 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7768: 008ff65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_ps │ │ │ │ 7769: 0099a37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7770: 009f6b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7771: 0099c8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7772: 009a4da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7773: 009a8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7774: 008b00d4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 7775: 0069226d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7775: 0069228d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7776: 009f778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7777: 00451615 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7778: 009f739a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7779: 00638015 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7779: 00638039 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7780: 009a87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7781: 009a12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7782: 0062f5e9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7782: 0062f60d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7783: 008f1d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpax_w_ph │ │ │ │ 7784: 00409599 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7785: 00378161 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7786: 009f72fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7787: 009f7f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ 7788: 00909214 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_b │ │ │ │ 7789: 00909088 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_d │ │ │ │ - 7790: 0066e285 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7791: 006656c5 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7790: 0066e2a9 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7791: 006656e9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7792: 009f6cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ 7793: 004b6cc9 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngle │ │ │ │ - 7794: 006123bd 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7794: 006123ed 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7795: 009f80a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7796: 009f821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7797: 00564b99 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7797: 00564bc9 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7798: 009f7f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7799: 00909190 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_h │ │ │ │ 7800: 009f83f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7801: 0052c361 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7801: 0052c391 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7802: 009f76ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7803: 009f7628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7804: 0099e34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7805: 00628e31 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7805: 00628e55 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7806: 00264d01 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7807: 00646c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7807: 00646c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7808: 0043b8c9 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7809: 002603c1 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7810: 008e6884 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7811: 009f7798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7812: 0090910c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckod_w │ │ │ │ 7813: 009adcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7814: 009f6828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7815: 009af414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7816: 003473bd 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7817: 009f7718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7818: 009f7a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7819: 009f74ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7820: 0063d301 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 7821: 0061e555 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7822: 0058f115 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7820: 0063d325 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7821: 0061e579 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7822: 0058f145 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7823: 008e9038 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7824: 009f5f53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7825: 009f5f2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7826: 0037d0d1 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7827: 0067fc59 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7827: 0067fc7d 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7828: 008e93d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7829: 005f6479 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7829: 005f64a9 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7830: 009a099c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7831: 009a025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7832: 00692ad1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7833: 0068f035 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7832: 00692af1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7833: 0068f055 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7834: 00433075 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7835: 009f8508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7836: 009a5218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7837: 009f7de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7838: 004b8049 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ule │ │ │ │ 7839: 009f6420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7840: 009f7a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7841: 009a5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7842: 0063da31 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7843: 0057d311 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7842: 0063da55 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7843: 0057d341 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7844: 009a8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7845: 00641e8d 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7845: 00641eb1 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7846: 009f6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7847: 009f7790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 7848: 00429a81 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7849: 00670de5 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7849: 00670e09 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7850: 00248fa5 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7851: 009b115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 7852: 008f4478 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_ph │ │ │ │ 7853: 00905b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmsub_df │ │ │ │ - 7854: 0056f3a9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7854: 0056f3d9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7855: 009f69b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 7856: 004b7ec5 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ult │ │ │ │ - 7857: 0068fd19 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7857: 0068fd39 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7858: 009ad5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7859: 0099a574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7860: 009a9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7861: 008b1a9c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 7862: 0056904d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7863: 0069eea9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7862: 0056907d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7863: 0069eec9 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7864: 0025ee6d 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7865: 0046e2b9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7866: 009a5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7867: 00260181 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7868: 00621ddd 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7868: 00621e01 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7869: 009a92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7870: 0034fcb9 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7871: 009ac4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7872: 009aff20 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7873: 0054dddd 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7873: 0054de0d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7874: 0034a2fd 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7875: 009f657a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7876: 009f663e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7877: 0090829c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmzi_b │ │ │ │ - 7878: 007f9198 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7878: 007f91b8 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7879: 00257351 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7880: 00662a99 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7881: 0068d239 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7882: 006bb1b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7880: 00662abd 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7881: 0068d259 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7882: 006bb1d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7883: 009f7b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7884: 008f19ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phl │ │ │ │ 7885: 0049433d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7886: 009aa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 7887: 0063d565 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7887: 0063d589 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7888: 009f8584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7889: 006a9e11 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7889: 006a9e31 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7890: 003e0f2d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7891: 009f60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7892: 008f43f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_qb │ │ │ │ 7893: 009f6396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 7894: 008f1928 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_sa_w_phr │ │ │ │ 7895: 009a7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7896: 004a6165 32 FUNC GLOBAL DEFAULT 12 cpu_mips_soft_irq │ │ │ │ 7897: 00256f7d 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7898: 009b0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7899: 009f785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7900: 008f9884 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sule │ │ │ │ 7901: 0049a555 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7902: 00652c49 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7902: 00652c6d 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7903: 009b08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7904: 00631dc1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7905: 0069ef1d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7906: 006bcdc9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7904: 00631de5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7905: 0069ef3d 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7906: 006bcde9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7907: 009f65d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7908: 003fd901 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7909: 0066778d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7909: 006677b1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7910: 008b2094 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7911: 009f7cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7912: 009b1888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7913: 0037f1c1 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7914: 004b7795 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_le │ │ │ │ 7915: 004b8cad 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_eq │ │ │ │ 7916: 009f6df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ 7917: 008f977c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sult │ │ │ │ - 7918: 005145d9 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ - 7919: 0057f565 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7918: 00514609 36 FUNC GLOBAL DEFAULT 12 helper_msac │ │ │ │ + 7919: 0057f595 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7920: 009f7996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7921: 009aeaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ 7922: 009053b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsune_df │ │ │ │ - 7923: 006acd45 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 7924: 0058552d 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7923: 006acd65 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7924: 0058555d 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7925: 009abe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7926: 0067fcd9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7926: 0067fcfd 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7927: 009a107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7928: 004b87dd 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_une │ │ │ │ 7929: 009f82aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7930: 00295cbd 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7931: 0061bc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7931: 0061bc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7932: 004b7339 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_lt │ │ │ │ - 7933: 005d955d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7934: 0063297d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7933: 005d958d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7934: 006329a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7935: 0099bad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7936: 006743f1 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7937: 006b0851 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7936: 00674415 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7937: 006b0871 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 7938: 009af794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 7939: 009f7830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 7940: 009f6bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 7941: 009f5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 7942: 005d6299 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 7942: 005d62c9 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 7943: 00418569 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 7944: 009f7250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 7945: 009aa99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 7946: 009f7fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 7947: 009d5774 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 7948: 00268d55 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 7949: 009f6ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 7950: 0099ce7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 7951: 0042b9e9 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 7952: 0033d2e1 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 7953: 009f6568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 7954: 0066bf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 7954: 0066bf69 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 7955: 004838c9 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 7956: 0025f819 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 7957: 006928d9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 7957: 006928f9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 7958: 0099d8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 7959: 0047b211 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 7960: 0080b080 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 7960: 0080b0a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 7961: 0099ed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 7962: 002965e9 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 7963: 009f6cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 7964: 009aa88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 7965: 009b171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 7966: 009ad4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 7967: 009078d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseti_df │ │ │ │ 7968: 0025f431 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 7969: 00609369 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 7969: 00609399 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 7970: 00429825 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 7971: 009f6dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 7972: 0045b095 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ 7973: 0043377d 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 7974: 009f747a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 7975: 009a668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 7976: 0066f3d9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 7976: 0066f3fd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 7977: 009f8122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 7978: 009d4690 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 7979: 00620a29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 7979: 00620a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 7980: 0041323d 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 7981: 00345489 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 7982: 009f61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 7983: 009f5f4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 7984: 009f75d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 7985: 008f9b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sune │ │ │ │ 7986: 004745f9 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 7987: 009f7792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 7988: 0099ee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 7989: 00605185 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 7990: 00621135 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 7989: 006051b5 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 7990: 00621159 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 7991: 0049d5a5 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 7992: 009b16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 7993: 003dd6b9 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 7994: 0049c0d9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 7995: 003a2071 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 7996: 0099d510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 7997: 0044f8ad 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 7998: 0099c2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 7999: 009f79ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8000: 00498f6d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8001: 009f7b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8002: 009f7df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8003: 0069d5b5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8003: 0069d5d5 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8004: 0099bda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8005: 00409c11 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8006: 00481f2d 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8007: 009a151c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8008: 009f7a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8009: 006921b1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8009: 006921d1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8010: 009f8ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8011: 0099d4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8012: 009b0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8013: 005690b1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8013: 005690e1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8014: 009a4ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8015: 0054b741 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8015: 0054b771 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8016: 008ed448 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8017: 002f289d 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8018: 00426711 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8019: 003aaa29 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8020: 003dc78d 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8021: 009d420c 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8022: 009a5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8023: 0027dd0d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8024: 002570e1 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8025: 0065cdc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8026: 00673e6d 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8027: 0063b001 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8025: 0065cded 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8026: 00673e91 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8027: 0063b025 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8028: 0099c0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8029: 0068cf59 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8029: 0068cf79 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8030: 009f6f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8031: 004293d9 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8032: 006681dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8032: 00668201 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8033: 00262995 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8034: 009d38f0 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8035: 009a224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8036: 009f834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8037: 009f846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8038: 008a2d90 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8039: 009f84f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8040: 009a8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8041: 0063e68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8041: 0063e6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8042: 009a183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8043: 009a5178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8044: 008f0cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ - 8045: 005b06c5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8045: 005b06f5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8046: 009f7440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8047: 00540ebd 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8047: 00540eed 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8048: 0049c1f9 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8049: 00426999 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8050: 00598a35 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8050: 00598a65 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8051: 0099d858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8052: 00675b79 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8052: 00675b9d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8053: 009f6ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8054: 00266f4d 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8055: 009aa90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8056: 00652ccd 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8056: 00652cf1 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8057: 009f8376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8058: 0055e199 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8058: 0055e1c9 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8059: 0044f41d 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8060: 009f72d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8061: 009b2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8062: 009a84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8063: 009a8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8064: 004b8339 204 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sueq │ │ │ │ 8065: 003a2231 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8066: 003691c5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8067: 004843c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8068: 009f81a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8069: 009f77ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8070: 009f6758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8071: 003a0d7d 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8072: 009f6b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8073: 006b21a9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8073: 006b21c9 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8074: 009f6b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8075: 0099aea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ 8076: 008f2a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_packrl_ph │ │ │ │ - 8077: 0058f765 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8077: 0058f795 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8078: 00268b91 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8079: 009f5f02 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8080: 00268bd1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8081: 009a1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8082: 005a9561 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8082: 005a9591 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8083: 009b0a7c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8084: 009f6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8085: 006b2fd9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8085: 006b2ff9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8086: 009f6962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8087: 005a1171 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8087: 005a11a1 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8088: 003de341 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8089: 0042a439 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8090: 009ade50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8091: 0099d9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8092: 00673c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8093: 0054cc09 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8094: 00680245 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8092: 00673c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8093: 0054cc39 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8094: 00680269 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8095: 003dde6d 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8096: 009f6704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8097: 005c82d9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8098: 006354dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8099: 00594e19 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8097: 005c8309 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8098: 00635501 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8099: 00594e49 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8100: 003b2725 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8101: 0061b055 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8101: 0061b085 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8102: 009f770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8103: 007dc49c 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8103: 007dc4bc 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8104: 00496e69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8105: 006a3181 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8105: 006a31a1 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8106: 009f7d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8107: 009f6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8108: 0052eb51 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8108: 0052eb81 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8109: 009a244c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8110: 009f80b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8111: 009a13fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8112: 005a53c5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8113: 005c742d 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8112: 005a53f5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8113: 005c745d 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8114: 003f36ed 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8115: 002893b1 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8116: 009f6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8117: 009f8318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8118: 009aa57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8119: 0067f755 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8119: 0067f779 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8120: 008eae20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8121: 009a8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8122: 00695961 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8123: 006ab8bd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8122: 00695981 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8123: 006ab8dd 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8124: 002c9775 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8125: 006101c1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8125: 006101f1 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8126: 009f75a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8127: 003ba16d 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8128: 009b076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8129: 008b27ec 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8130: 0025f3c9 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8131: 00299a91 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8132: 009f62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8133: 009f8ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 8134: 004a01a5 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcbind │ │ │ │ 8135: 004bb1bd 88 FUNC GLOBAL DEFAULT 12 helper_pmovmskb │ │ │ │ - 8136: 0054ad1d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8136: 0054ad4d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8137: 009a2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8138: 009f839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8139: 005a53bd 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8139: 005a53ed 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8140: 0049fcd1 172 FUNC GLOBAL DEFAULT 12 mips_cpu_get_phys_page_debug │ │ │ │ 8141: 003eb659 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8142: 009a7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8143: 004aa255 94 FUNC GLOBAL DEFAULT 12 helper_subq_ph │ │ │ │ 8144: 009a12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8145: 002b3fb5 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8146: 009f6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8147: 009f72f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8148: 0067695d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8148: 00676981 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8149: 009f633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8150: 008f6578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwctl │ │ │ │ 8151: 009f6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8152: 0029b54d 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8153: 009f7520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8154: 009a5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8155: 004d3901 736 FUNC GLOBAL DEFAULT 12 helper_msa_binsli_df │ │ │ │ 8156: 009a4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8157: 009ae1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8158: 009f789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8159: 009aa65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8160: 0054b52d 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8160: 0054b55d 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8161: 009b26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8162: 009f7e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8163: 009f688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8164: 00680ecd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8165: 0054f401 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8164: 00680ef1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8165: 0054f431 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8166: 00484451 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8167: 009f6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8168: 005859b9 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8168: 005859e9 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8169: 0046ab95 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8170: 009a6ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8171: 0024ae21 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8172: 009f6a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8173: 009f79fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8174: 003c0cd9 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8175: 006731c9 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8175: 006731ed 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8176: 009f74ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8177: 00655b19 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8177: 00655b3d 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8178: 009f7114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8179: 0067d6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8179: 0067d70d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8180: 004d99fd 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_b │ │ │ │ 8181: 009a4438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8182: 009f8342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8183: 00493735 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8184: 002bb04d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8185: 009f81b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8186: 00533815 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8186: 00533845 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8187: 009a3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8188: 00613595 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8188: 006135c5 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8189: 0049c465 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8190: 008f7e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ueq │ │ │ │ 8191: 009b1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8192: 00485ce1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8193: 004d9a19 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_h │ │ │ │ 8194: 009f6b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8195: 009f661e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8196: 009b1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8197: 009a9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8198: 0022cb39 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8199: 0057bce9 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8199: 0057bd19 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8200: 008b1db8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8201: 009ab674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8202: 00349129 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8203: 009f6fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8204: 009f702a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8205: 009acccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8206: 009a3a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8207: 009f6af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8208: 009f742c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8209: 00486589 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8210: 009f6b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8211: 007bdccc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8211: 007bdcec 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ 8212: 004d9a35 28 FUNC GLOBAL DEFAULT 12 helper_msa_copy_u_w │ │ │ │ - 8213: 00664895 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8214: 005d0f31 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8215: 0063e3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8213: 006648b9 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8214: 005d0f61 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8215: 0063e3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8216: 009a0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8217: 002643fd 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8218: 004970b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8219: 008ead9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ 8220: 004b8f89 176 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_le │ │ │ │ - 8221: 00692f45 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8221: 00692f65 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8222: 00414761 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8223: 00605235 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8223: 00605265 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8224: 009af964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8225: 002f8731 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8226: 009f7cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8227: 009f78ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8228: 00655065 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8228: 00655089 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8229: 009b03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8230: 0066155d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8230: 00661581 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8231: 009f7464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8232: 005cfbb1 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8232: 005cfbe1 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8233: 0099da38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8234: 0099fb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8235: 004b6b29 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_sf │ │ │ │ 8236: 009f7068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8237: 008f0124 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8238: 009f7950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8239: 009f84be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8240: 004b8e21 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_lt │ │ │ │ 8241: 00492105 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8242: 009f6f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8243: 00636145 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8243: 00636169 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8244: 009f6b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8245: 006926dd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8245: 006926fd 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8246: 009a2dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8247: 009afae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8248: 0063a0b9 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8248: 0063a0dd 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8249: 009b2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8250: 009a6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8251: 009adb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8252: 009f6e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8253: 006b6679 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8253: 006b6699 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8254: 009aad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8255: 009f6418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ - 8256: 006427c9 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8256: 006427ed 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8257: 003f551d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8258: 009f655c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8259: 009f7882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8260: 008593a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 8261: 009adab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8262: 00681dc5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8263: 006a9041 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8262: 00681de9 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8263: 006a9061 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8264: 009aa04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8265: 009f7342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8266: 009a17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8267: 009a20bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8268: 0041bd11 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8269: 00643a71 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8269: 00643a95 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8270: 0049a481 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8271: 009ad4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8272: 0058efad 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8272: 0058efdd 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8273: 003e9ae1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8274: 009af5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8275: 00298151 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8276: 00493679 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8277: 0041b575 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8278: 0099df9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8279: 0062cfd9 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8279: 0062cffd 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8280: 0033e0c1 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8281: 00265549 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8282: 009f7f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8283: 0026c36d 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8284: 006442c5 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8284: 006442e9 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8285: 009f62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8286: 0099bfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8287: 009f7afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8288: 009a3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8289: 0099ba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8290: 009f6eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8291: 007bd8f4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8291: 007bd914 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8292: 009f802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8293: 004373a1 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8294: 009a276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8295: 009b12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8296: 009f839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8297: 004b9831 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_ne │ │ │ │ 8298: 009aeb30 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8299: 00674ecd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8299: 00674ef1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8300: 004b3461 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_seq │ │ │ │ 8301: 004844d9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8302: 005c8fe5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8302: 005c9015 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8303: 009a240c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8304: 0046cc6d 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8305: 0041cbc5 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8306: 004b089d 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 8307: 004b1391 184 FUNC GLOBAL DEFAULT 12 helper_float_max_d │ │ │ │ 8308: 009afea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8309: 002c420d 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ @@ -8318,178 +8318,178 @@ │ │ │ │ 8314: 0022af01 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8315: 009a8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8316: 00405a85 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8317: 00902d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt2_ps │ │ │ │ 8318: 009f61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8319: 0025f441 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8320: 0045af99 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8321: 00553fe9 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8321: 00554019 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8322: 009a6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8323: 009a212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8324: 009f75c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8325: 009f6f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8326: 004b0955 180 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 8327: 009a4598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8328: 005a578d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8328: 005a57bd 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8329: 004b12dd 180 FUNC GLOBAL DEFAULT 12 helper_float_max_s │ │ │ │ 8330: 009f7660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8331: 004b5bcd 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_un │ │ │ │ 8332: 004336cd 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8333: 00268c91 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8334: 009f7c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8335: 009f70e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8336: 009aa33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8337: 0099a778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8338: 009a168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8339: 00556fc1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8339: 00556ff1 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8340: 00453921 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8341: 009f75c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8342: 00670649 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8343: 0063a3e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8342: 0067066d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8343: 0063a40d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8344: 009ad760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8345: 009f7fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8346: 00474dd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8347: 009f6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8348: 0040c4c1 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8349: 0099b6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8350: 008ead18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8351: 0035073d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 8352: 009a7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8353: 009f720a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8354: 009f5f64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8355: 003ce8ed 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8356: 009f6a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8357: 007de540 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8358: 00564a79 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8357: 007de560 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8358: 00564aa9 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8359: 009f8314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8360: 009ae250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8361: 00248df5 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8362: 00568d6d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8362: 00568d9d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8363: 004b969d 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_or │ │ │ │ 8364: 009f6546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8365: 009a0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8366: 009f7698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8367: 009f6972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8368: 003df9fd 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8369: 009f6560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8370: 0040c225 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8371: 009f76c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8372: 009f72da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8373: 00480db1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8374: 009f6692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8375: 00612b25 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8375: 00612b55 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8376: 009f7c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8377: 0067bdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8377: 0067bde9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8378: 009f8044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8379: 008ecd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8380: 00509f9d 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ - 8381: 00603535 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8380: 00509fcd 792 FUNC GLOBAL DEFAULT 12 gen_rdhwr │ │ │ │ + 8381: 00603565 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8382: 004ba91d 124 FUNC GLOBAL DEFAULT 12 helper_pavgb │ │ │ │ 8383: 004b863d 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sule │ │ │ │ 8384: 009f5f16 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8385: 003478f5 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8386: 00688495 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8386: 006884b5 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8387: 003cd439 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8388: 0028e01d 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8389: 003f6461 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8390: 009a660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8391: 009f6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ 8392: 004ba8a1 124 FUNC GLOBAL DEFAULT 12 helper_pavgh │ │ │ │ - 8393: 00674689 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8393: 006746ad 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8394: 009f6b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8395: 005d149d 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8396: 0059b46d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8395: 005d14cd 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8396: 0059b49d 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8397: 003c072d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8398: 008ac700 3312 OBJECT GLOBAL DEFAULT 21 mips_defs │ │ │ │ 8399: 0099cffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8400: 009f64ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8401: 002c4251 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8402: 003138a1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8403: 009f6a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8404: 003df105 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8405: 003eb36d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8406: 0099cbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8407: 002f3979 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ 8408: 004b84b9 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sult │ │ │ │ - 8409: 0060fb51 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8409: 0060fb81 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ 8410: 008f3f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_ph │ │ │ │ - 8411: 00583a19 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8412: 0068c245 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8411: 00583a49 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8412: 0068c265 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8413: 009f828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8414: 009aa1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8415: 009f618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8416: 009f79f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8417: 008affe4 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8418: 0067dc1d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8418: 0067dc41 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8419: 00239459 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8420: 008f2ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tccontext │ │ │ │ 8421: 009f710a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8422: 009f7fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8423: 00480cf1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8424: 0099c3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8425: 00617e95 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8425: 00617ec5 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8426: 00297149 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8427: 0025e9f9 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8428: 0099d440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8429: 009f734c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8430: 003dd921 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8431: 003fda89 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8432: 009f67c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8433: 0056ed59 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8433: 0056ed89 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8434: 009aedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8435: 009a0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8436: 0063871d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8436: 00638741 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8437: 009a096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8438: 0054a541 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8439: 00636989 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8438: 0054a571 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8439: 006369ad 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8440: 009ac730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8441: 009ade10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8442: 009a75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8443: 00643635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8444: 00593e6d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8443: 00643659 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8444: 00593e9d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8445: 0044070d 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8446: 009ed810 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8447: 009f77d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8448: 0062f755 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8449: 005aa269 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8448: 0062f779 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8449: 005aa299 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8450: 009f83c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8451: 0099bf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8452: 009f6a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8453: 009f6bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8454: 00288ac1 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8455: 009f7e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8456: 0099c088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8457: 0025b1d9 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8458: 00669455 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8459: 005b1259 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8458: 00669479 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8459: 005b1289 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8460: 009aeae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8461: 009f7eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8462: 004b39b9 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_nge │ │ │ │ 8463: 008e8900 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8464: 009b2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8465: 009f7c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 8466: 005213ed 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8466: 0052141d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8467: 009f7f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8468: 00623159 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8468: 0062317d 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8469: 009f76e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8470: 00405789 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8471: 006222bd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8471: 006222e1 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8472: 009f6b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8473: 009f66dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8474: 009a9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8475: 00564271 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8475: 005642a1 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8476: 009f6a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 8477: 004b36a5 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngl │ │ │ │ 8478: 009f811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8479: 0026be31 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8480: 009a60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8481: 002c8e95 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8482: 009a7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8483: 006bebc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8484: 006b9c55 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8483: 006bebe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8484: 006b9c75 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8485: 009f711a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8486: 004227b1 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8487: 009a2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8488: 009f6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8489: 009a110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8490: 009f8450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 8491: 009f63ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ @@ -8497,138 +8497,138 @@ │ │ │ │ 8493: 008e80c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8494: 004b3ccd 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ngt │ │ │ │ 8495: 009f6bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8496: 009aca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8497: 009f7a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8498: 0099e864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8499: 008afa40 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8500: 0068858d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8500: 006885ad 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8501: 008e0fb0 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8502: 006428c5 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8502: 006428e9 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8503: 009f6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8504: 004b8a05 144 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_sune │ │ │ │ 8505: 008e0fd0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8506: 002ed29d 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8507: 008e1010 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8508: 00348225 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 8509: 009f737c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8510: 006055f9 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8510: 00605629 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8511: 009b181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8512: 006994dd 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8513: 0063b3bd 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8512: 006994fd 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8513: 0063b3e1 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8514: 0099a468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8515: 009f6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8516: 002fbb61 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8517: 009a91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8518: 0068d551 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8518: 0068d571 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8519: 008f8048 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ule │ │ │ │ 8520: 0046f8b5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8521: 009adfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8522: 002598a1 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8523: 0063c9d9 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8523: 0063c9fd 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8524: 009f636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8525: 009b1a3c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8526: 0058cdf1 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8526: 0058ce21 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8527: 00469485 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8528: 009f8b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8529: 003494ed 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8530: 0058e56d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 8531: 006b9bbd 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8530: 0058e59d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8531: 006b9bdd 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8532: 009a6394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8533: 0061a281 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8533: 0061a2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8534: 009f6644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8535: 008f7f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ult │ │ │ │ 8536: 004184b5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8537: 009a7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8538: 00564b91 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8538: 00564bc1 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8539: 009a94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8540: 009a7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8541: 003486a5 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8542: 0061afdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8542: 0061b00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8543: 002ffc35 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8544: 009aaebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8545: 009f7fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8546: 009f84d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8547: 006b9b11 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 8548: 006b45f9 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8547: 006b9b31 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8548: 006b4619 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8549: 009a12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8550: 006821d5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8550: 006821f9 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8551: 009f7230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8552: 009f81a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8553: 008f20e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsqx_s_w_ph │ │ │ │ 8554: 009a23ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8555: 009b0a50 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8556: 009a8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8557: 009f655a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8558: 00486771 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8559: 0025b289 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8560: 00646c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8561: 0063880d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8560: 00646c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8561: 00638831 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8562: 00452c05 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8563: 0068c555 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8563: 0068c575 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8564: 00267c95 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8565: 0068d479 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8566: 0058ce35 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8565: 0068d499 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8566: 0058ce65 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8567: 009f85c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8568: 009f6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8569: 009f6c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8570: 009f696c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8571: 009a0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8572: 0025db69 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8573: 002c9a9d 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8574: 009f79a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8575: 0026b621 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8576: 009f7c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8577: 00662709 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8577: 0066272d 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8578: 00298d99 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8579: 0099b058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8580: 009d4b00 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8581: 009aa4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8582: 006755bd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8582: 006755e1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8583: 002f893d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8584: 009f6c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8585: 009b01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8586: 0063e9b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8587: 00606761 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8586: 0063e9d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8587: 00606791 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8588: 003e116d 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8589: 009f7484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8590: 0047d23d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8591: 00530e9d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8591: 00530ecd 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8592: 004c26c5 736 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_b │ │ │ │ 8593: 002f8151 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8594: 006ab695 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8594: 006ab6b5 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8595: 004c2bad 150 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_d │ │ │ │ 8596: 003dd725 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8597: 002874d5 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8598: 0030c119 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8599: 0069fe6d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8600: 0065cef5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8601: 00617c6d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8599: 0069fe8d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8600: 0065cf19 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8601: 00617c9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8602: 004c29a5 348 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_h │ │ │ │ 8603: 009ac11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8604: 006284b5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8604: 006284d9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8605: 009b1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8606: 008b2b8c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8607: 004749f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8608: 0099fcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8609: 004b0ac1 184 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 8610: 009b033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 8611: 009a8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8612: 009ae4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8613: 004681a1 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8614: 004aacdd 24 FUNC GLOBAL DEFAULT 12 helper_shra_ph │ │ │ │ 8615: 009a51a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8616: 005f1565 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8616: 005f1595 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8617: 0099fdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8618: 00613449 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8618: 00613479 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8619: 009f6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8620: 004c2b01 172 FUNC GLOBAL DEFAULT 12 helper_msa_adds_u_w │ │ │ │ 8621: 009a26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8622: 008ed0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8623: 00673b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8623: 00673bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8624: 002f27e9 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8625: 009f81c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8626: 0045b669 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8627: 009f6e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8628: 0099b754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8629: 002bff4d 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8630: 004b0b79 180 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ @@ -8637,107 +8637,107 @@ │ │ │ │ 8633: 004d24b5 196 FUNC GLOBAL DEFAULT 12 helper_msa_ldi_df │ │ │ │ 8634: 009f797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8635: 009f7efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8636: 008fa460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtthi │ │ │ │ 8637: 009f741e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8638: 009a4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8639: 003ddec1 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8640: 0068867d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8641: 00655359 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8640: 0068869d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8641: 0065537d 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8642: 0026b7f1 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8643: 0034e3f5 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8644: 00682a11 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8644: 00682a35 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8645: 009a40a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8646: 00582d1d 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8646: 00582d4d 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8647: 009f71b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8648: 00323add 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8649: 009b1b5c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 8650: 0061dc69 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8650: 0061dc8d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8651: 004aa98d 70 FUNC GLOBAL DEFAULT 12 helper_shra_qb │ │ │ │ 8652: 008b32b4 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8653: 009f70c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8654: 009b1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8655: 009ab884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8656: 008eb2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8657: 0029eef1 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8658: 00499d05 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8659: 005aea69 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8659: 005aea99 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8660: 008ec974 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 8661: 009f7d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8662: 0065d261 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8662: 0065d285 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8663: 0049abb9 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8664: 009f6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8665: 0066b4a9 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8665: 0066b4cd 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8666: 009f746e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8667: 009a1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8668: 004b8bfd 174 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_un │ │ │ │ 8669: 002c304d 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 8670: 007defac 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8670: 007defcc 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8671: 0046c895 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8672: 0099fb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8673: 004bffd5 124 FUNC GLOBAL DEFAULT 12 helper_msa_bsel_v │ │ │ │ 8674: 0029a53d 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8675: 009f7e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8676: 006bd7a9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8677: 00667379 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8676: 006bd7c9 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8677: 0066739d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8678: 00411de5 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8679: 009f65ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8680: 009a6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8681: 008eb4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8682: 0080b050 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8682: 0080b070 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8683: 009a5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8684: 009f8b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8685: 009a3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8686: 009f8386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8687: 004bd8e5 964 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_b │ │ │ │ 8688: 009f5f0c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8689: 009f6772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8690: 009b1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8691: 006595b1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8692: 0053dda5 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8691: 006595d5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8692: 0053ddd5 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8693: 0099c1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8694: 004be095 212 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_d │ │ │ │ 8695: 009a0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ - 8696: 004fddd9 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ + 8696: 004fde09 156 FUNC GLOBAL DEFAULT 12 gen_store_fpr32 │ │ │ │ 8697: 003b2641 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8698: 0063cb99 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8698: 0063cbbd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8699: 009add20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8700: 0058e295 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8700: 0058e2c5 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8701: 009ad480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8702: 004bdca9 662 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_h │ │ │ │ 8703: 009f6712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ 8704: 008f746c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_f │ │ │ │ - 8705: 0069dcc9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8705: 0069dce9 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8706: 0099f3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8707: 00655989 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8708: 00632001 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8709: 0064ce4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8707: 006559ad 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8708: 00632025 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8709: 0064ce71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8710: 009a4b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8711: 0099dffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8712: 009adde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8713: 009f6936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8714: 009a7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8715: 006beb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8715: 006beba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8716: 0025b335 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8717: 00496281 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8718: 006c1eb5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8718: 006c1ed5 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8719: 009f6c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8720: 002b3ec1 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8721: 004d9c15 36 FUNC GLOBAL DEFAULT 12 helper_msa_cfcmsa │ │ │ │ 8722: 009a8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 8723: 005977d5 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8723: 00597805 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8724: 0046fb4d 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8725: 009f7d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8726: 009f75c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8727: 00422a59 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8728: 00582cfd 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8728: 00582d2d 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8729: 009f627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8730: 009f622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8731: 0047fea9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8732: 006473e9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8732: 0064740d 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8733: 009a92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8734: 009aac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8735: 004bdf41 338 FUNC GLOBAL DEFAULT 12 helper_msa_nlzc_w │ │ │ │ 8736: 009f6ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8737: 0099aff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8738: 009f81b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8739: 009f7298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -8748,728 +8748,728 @@ │ │ │ │ 8744: 009aa21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 8745: 009f69ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 8746: 00419111 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8747: 009aa2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8748: 009f82ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8749: 0026e015 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8750: 009af194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 8751: 0058d901 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8751: 0058d931 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8752: 009f632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8753: 009a90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 8754: 00575a0d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8754: 00575a3d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8755: 009a29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8756: 0048054d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8757: 0099b158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8758: 009051a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msubr_q_df │ │ │ │ 8759: 009f815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8760: 009f6620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8761: 009f7fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8762: 009acd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 8763: 005c86f9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8764: 005853ed 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8765: 00643fad 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8763: 005c8729 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8764: 0058541d 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8765: 00643fd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8766: 0046b141 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 8767: 0063d049 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8767: 0063d06d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8768: 009f62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 8769: 00678b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8770: 006b6141 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8769: 00678ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8770: 006b6161 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8771: 0043db41 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 8772: 00649211 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8773: 00674011 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8772: 00649235 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8773: 00674035 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8774: 009a19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8775: 004a97f1 32 FUNC GLOBAL DEFAULT 12 cpu_supports_isa │ │ │ │ 8776: 009ad430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8777: 006a8eb5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8777: 006a8ed5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8778: 009b1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8779: 009f8b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8780: 009f6d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8781: 009f6efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8782: 0067220d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8782: 00672231 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8783: 009f681e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8784: 00540d75 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8784: 00540da5 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8785: 009f7cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8786: 004801d1 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8787: 009abee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8788: 009f7032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8789: 002fa3bd 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8790: 009b1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8791: 0043d81d 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8792: 002689c9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8793: 0043d1cd 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8794: 0099f590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8795: 0099aec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8796: 0080b058 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8796: 0080b078 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8797: 009a665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8798: 009a211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8799: 009afb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8800: 009f839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8801: 009f7004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8802: 009f6af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8803: 009a125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8804: 00416e5d 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8805: 009a9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8806: 003f20a9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8807: 0056d725 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8807: 0056d755 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8808: 0099da08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 8809: 00672829 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 8809: 0067284d 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 8810: 009f66fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8811: 008fc6ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_f │ │ │ │ 8812: 0099d0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8813: 009a3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 8814: 002611d5 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8815: 0028e639 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8816: 009f7b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8817: 0047fbd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8818: 008b1bc0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8819: 009f842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8820: 0058c69d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8820: 0058c6cd 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8821: 009a28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8822: 009f66fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8823: 00651869 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8824: 0066eca5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8823: 0065188d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8824: 0066ecc9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8825: 0026cf3d 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 8826: 00628385 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8826: 006283a9 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8827: 00267bdd 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8828: 006436ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8829: 00667d41 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8830: 0067d509 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8828: 006436d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8829: 00667d65 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8830: 0067d52d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8831: 009b0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8832: 0099fbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8833: 009adc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8834: 006bb209 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8834: 006bb229 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8835: 0028348d 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8836: 009a6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ 8837: 009a9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8838: 0033f9f5 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8839: 0027ae05 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8840: 00677859 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8840: 0067787d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8841: 0026925d 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8842: 0046a9c5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 8843: 00503511 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ + 8843: 00503541 152 FUNC GLOBAL DEFAULT 12 gen_store_fpr64 │ │ │ │ 8844: 009a69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ 8845: 008fa3dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttlo │ │ │ │ 8846: 008fe6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pasubub │ │ │ │ - 8847: 006a7281 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8847: 006a72a1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8848: 00488b8d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8849: 006ba069 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8849: 006ba089 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8850: 003e6969 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8851: 0059b059 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 8852: 00672771 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 8851: 0059b089 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8852: 00672795 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 8853: 009f8288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8854: 009a8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8855: 00256041 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8856: 003e1249 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 8857: 003063d5 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8858: 0025e0a5 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8859: 0047dcdd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8860: 004a9db1 28 FUNC GLOBAL DEFAULT 12 helper_addqh_r_w │ │ │ │ 8861: 009f8290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8862: 00452ea5 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8863: 00499fb1 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8864: 009f766a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8865: 008ea1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8866: 009adac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8867: 005a00ad 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8867: 005a00dd 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8868: 0099e794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8869: 0059b505 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8869: 0059b535 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8870: 009f8218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8871: 009f8272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8872: 0099b078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8873: 009f6bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8874: 0099bd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8875: 009af764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ - 8876: 00677e35 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8877: 0064b379 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8878: 00635965 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8876: 00677e59 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8877: 0064b39d 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8878: 00635989 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8879: 009ae8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8880: 009f5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8881: 00346b65 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8882: 0059b015 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8882: 0059b045 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8883: 008f3dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_qb │ │ │ │ 8884: 009ab6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8885: 0099ff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8886: 008e9da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8887: 00636ce5 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8887: 00636d09 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8888: 009a17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8889: 009a0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 8890: 0061d92d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 8890: 0061d951 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 8891: 009a02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8892: 009f6570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8893: 009f7726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8894: 005693bd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8894: 005693ed 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8895: 0046e2c9 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8896: 00688711 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8897: 0068dec5 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8896: 00688731 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8897: 0068dee5 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8898: 009f73ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8899: 0034171d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8900: 0046fb01 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8901: 00662f1d 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8901: 00662f41 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8902: 00349b4d 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8903: 0080b01c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8904: 006acf79 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8903: 0080b03c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8904: 006acf99 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8905: 0099c34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8906: 0024a321 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 8907: 009f6992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 8908: 009f6a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 8909: 0099b518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 8910: 00259719 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 8911: 0025a029 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 8912: 008b21d8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 8913: 0052146d 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 8913: 0052149d 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 8914: 009f76a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 8915: 0064e501 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 8916: 0066e5dd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 8915: 0064e525 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 8916: 0066e601 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 8917: 009f7e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 8918: 009b12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 8919: 009a7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 8920: 008e4818 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 8921: 0099f510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 8922: 003cd251 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 8923: 003dd3c1 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 8924: 00649839 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 8924: 0064985d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 8925: 009f69ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 8926: 0057617d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 8926: 005761ad 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 8927: 009f6986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 8928: 00495321 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 8929: 00681331 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 8929: 00681355 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 8930: 004aafd5 48 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phl │ │ │ │ 8931: 00488c09 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 8932: 006740cd 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 8932: 006740f1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 8933: 00298071 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 8934: 00495c0d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 8935: 0068d5c5 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 8935: 0068d5e5 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 8936: 00425e3d 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 8937: 004ab005 54 FUNC GLOBAL DEFAULT 12 helper_muleq_s_w_phr │ │ │ │ 8938: 009a7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 8939: 0069ef29 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 8939: 0069ef49 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 8940: 009f6e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 8941: 009ab714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 8942: 0033ae35 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 8943: 009f7142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 8944: 009f6dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 8945: 009f7a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 8946: 0040eab5 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 8947: 00299025 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 8948: 0039f399 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 8949: 004809cd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 8950: 0099d7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 8951: 00676b95 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 8951: 00676bb9 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 8952: 0025e67d 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 8953: 002b8d1d 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 8954: 004444d1 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 8955: 0054ad01 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 8955: 0054ad31 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 8956: 009f6c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 8957: 009f661a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 8958: 004a164d 96 FUNC GLOBAL DEFAULT 12 helper_mtc0_hwrena │ │ │ │ 8959: 009f7fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 8960: 005a129d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 8960: 005a12cd 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 8961: 008ea13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 8962: 0099d4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 8963: 009b276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 8964: 00549afd 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 8964: 00549b2d 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 8965: 009a3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 8966: 00568c09 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 8966: 00568c39 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 8967: 003cecad 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 8968: 0029c215 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 8969: 009a83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 8970: 009f622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 8971: 0099fc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 8972: 009f5f6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 8973: 009aadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 8974: 003ccc11 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 8975: 00910b08 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 8976: 009f6814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 8977: 0066a33d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 8977: 0066a361 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 8978: 002c5de5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 8979: 009a7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 8980: 009af9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 8981: 009b2478 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 8982: 0054b5b1 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 8983: 0065f659 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 8982: 0054b5e1 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 8983: 0065f67d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 8984: 002962e5 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 8985: 008e9d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 8986: 0099f054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 8987: 009f7b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 8988: 0046e2c1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 8989: 004c7001 116 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_d │ │ │ │ 8990: 0034476d 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 8991: 00681111 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 8991: 00681135 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 8992: 009ab7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 8993: 008af9ec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 8994: 004c6e45 292 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_h │ │ │ │ 8995: 003e9f95 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 8996: 009f728e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 8997: 004d3ebd 2892 FUNC GLOBAL DEFAULT 12 helper_msa_mul_q_df │ │ │ │ 8998: 009add90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 8999: 009f7264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9000: 00297339 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9001: 006571e5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9002: 00549a69 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9003: 00555081 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9001: 00657209 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9002: 00549a99 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9003: 005550b1 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9004: 008b1ca0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9005: 006819e9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9005: 00681a0d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9006: 002f2f89 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9007: 00659ce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9008: 0069243d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9007: 00659d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9008: 0069245d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9009: 009f8138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9010: 00481cb9 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9011: 009f80c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9012: 009f7b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9013: 00665071 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9013: 00665095 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9014: 00268989 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9015: 005d9c41 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9015: 005d9c71 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9016: 009f6e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ - 9017: 005a0cc1 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9017: 005a0cf1 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9018: 00248ee1 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9019: 0026b4a1 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9020: 003490d9 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9021: 009f80aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9022: 00340025 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9023: 004c6f69 150 FUNC GLOBAL DEFAULT 12 helper_msa_dotp_u_w │ │ │ │ - 9024: 0065f381 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9024: 0065f3a5 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9025: 009f6542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9026: 0048009d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9027: 006273e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9028: 00608499 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9027: 00627405 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9028: 006084c9 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9029: 009b1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9030: 0065191d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9030: 00651941 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9031: 003f2bf5 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9032: 002bc159 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9033: 009f7260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9034: 009a9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9035: 006c03d5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9035: 006c03f5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9036: 0048890d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9037: 009f7ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9038: 0099f2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9039: 009a87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9040: 0099cad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9041: 009f6b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9042: 009ad310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9043: 009f72d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9044: 009a4c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9045: 0054fc31 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9045: 0054fc61 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9046: 009a1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 9047: 003c6d4d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9048: 002edc39 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9049: 00266f99 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9050: 009f6db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9051: 009f7180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9052: 0033af71 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9053: 009f7bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9054: 009a3ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9055: 009f6478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9056: 009f67fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9057: 006ab96d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9057: 006ab98d 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9058: 009f5ed8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9059: 002ffe81 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9060: 009a26ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9061: 0053de99 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9061: 0053dec9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9062: 002ecf79 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9063: 00530db1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9063: 00530de1 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9064: 009f781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ - 9065: 004ec3b1 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ + 9065: 004ec3e1 60 FUNC GLOBAL DEFAULT 12 helper_rdhwr_performance │ │ │ │ 9066: 004abc11 38 FUNC GLOBAL DEFAULT 12 helper_cmpgu_eq_qb │ │ │ │ 9067: 009f795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9068: 009a90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9069: 003ca649 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9070: 006544d1 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9071: 0066e481 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9070: 006544f5 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9071: 0066e4a5 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9072: 004a2159 164 FUNC GLOBAL DEFAULT 12 helper_mfthi │ │ │ │ 9073: 008a2f64 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9074: 00647155 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9075: 0063e831 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9074: 00647179 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9075: 0063e855 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9076: 00480b51 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9077: 009f6438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9078: 0053bad5 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9079: 006039cd 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9078: 0053bb05 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9079: 006039fd 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9080: 009f65b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9081: 009f65f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9082: 009f62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9083: 009af444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9084: 0042623d 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9085: 009aac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9086: 00567b75 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9087: 0069dd89 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9086: 00567ba5 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9087: 0069dda9 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9088: 009ac990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9089: 006a9289 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 9090: 00661a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9089: 006a92a9 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9090: 00661a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9091: 009a08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9092: 004a11b9 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcschedule │ │ │ │ - 9093: 006b0089 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9093: 006b00a9 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9094: 009a4998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9095: 009b1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9096: 00488c89 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9097: 009f75fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9098: 00551989 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9098: 005519b9 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9099: 00429e7d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 9100: 0063c605 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9101: 005c890d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9100: 0063c629 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9101: 005c893d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9102: 009f6f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9103: 002674a1 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9104: 006bd491 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9104: 006bd4b1 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9105: 009f70fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9106: 009f7f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9107: 009d4950 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9108: 009add40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ - 9109: 00640279 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9109: 0064029d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9110: 009a2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9111: 009a62c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9112: 00483cf1 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9113: 0063427d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9113: 006342a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9114: 009f7684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9115: 005f138d 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9115: 005f13bd 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9116: 0099eeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9117: 0099efe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ 9118: 008f1b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpa_w_ph │ │ │ │ - 9119: 0062eaa1 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9119: 0062eac5 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9120: 00454781 312 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9121: 0026b4b1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9122: 007de524 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9122: 007de544 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9123: 0025ebdd 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9124: 006bb069 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9124: 006bb089 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9125: 00336d25 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9126: 0067d88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9127: 006bb465 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9126: 0067d8b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9127: 006bb485 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9128: 008f260c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_eq_qb │ │ │ │ 9129: 003095ad 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9130: 00552e01 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9130: 00552e31 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9131: 00347609 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9132: 0062523d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9132: 00625261 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9133: 009f6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9134: 00282ee1 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9135: 005aa559 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9136: 00646d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9135: 005aa589 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9136: 00646db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9137: 008ea0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9138: 002f7541 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9139: 0030948d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9140: 00616fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9140: 00616fdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9141: 003e6335 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9142: 0099e3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9143: 008b2a18 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9144: 00556be9 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9144: 00556c19 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9145: 009f78f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9146: 002a172d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9147: 009a8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9148: 00679659 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9148: 0067967d 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9149: 00321581 72 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9150: 0099c660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9151: 009f7c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9152: 0030a3d9 192 FUNC GLOBAL DEFAULT 12 empty_slot_init │ │ │ │ 9153: 008e9c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9154: 0037e959 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9155: 0099ba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9156: 005ab061 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9157: 0058e709 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9156: 005ab091 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9157: 0058e739 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9158: 0099b228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9159: 009f623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9160: 0048fcf9 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9161: 003bb799 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9162: 009a4428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9163: 009ae4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9164: 0055cc55 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9164: 0055cc85 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9165: 0043ed81 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9166: 009f729e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9167: 004521cd 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9168: 009b23c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9169: 009f8468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 9170: 004ca811 668 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_b │ │ │ │ - 9171: 00664bd1 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9172: 00626c95 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9173: 006877cd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9174: 00643725 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9171: 00664bf5 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9172: 00626cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9173: 006877ed 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9174: 00643749 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9175: 004cac1d 142 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_d │ │ │ │ 9176: 009a2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9177: 009a085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9178: 005a19f1 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9179: 00602a11 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9180: 0060f8f9 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9178: 005a1a21 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9179: 00602a41 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9180: 0060f929 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9181: 009f74a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9182: 009ac3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9183: 009b1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 9184: 004caaad 256 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_h │ │ │ │ - 9185: 0065e6c1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9185: 0065e6e5 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9186: 009f8ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9187: 004c59dd 1552 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_b │ │ │ │ - 9188: 006b5af1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9188: 006b5b11 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9189: 004c64d9 240 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_d │ │ │ │ 9190: 009f7182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9191: 009f66ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9192: 00451c29 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9193: 009f66d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9194: 0069dcf1 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9194: 0069dd11 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ 9195: 004c5fed 834 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_h │ │ │ │ 9196: 004ab1a9 68 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbl │ │ │ │ - 9197: 006c307d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9198: 0068f765 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9197: 006c309d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9198: 0068f785 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9199: 0044c1b5 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9200: 006b0879 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9200: 006b0899 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9201: 0049c9d5 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9202: 0067dca1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9202: 0067dcc5 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9203: 00303241 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9204: 0099c710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9205: 009f7b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9206: 0099f4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9207: 002c5a0d 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9208: 004cabad 110 FUNC GLOBAL DEFAULT 12 helper_msa_maddv_w │ │ │ │ 9209: 009f77d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9210: 009f62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ 9211: 004ab1ed 70 FUNC GLOBAL DEFAULT 12 helper_dpsu_h_qbr │ │ │ │ - 9212: 006b33d5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9212: 006b33f5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9213: 00453325 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9214: 009f6da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9215: 009f6f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9216: 009f7ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9217: 009b1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9218: 004980ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9219: 00640505 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9220: 00584149 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9219: 00640529 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9220: 00584179 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9221: 0033b0ad 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9222: 0043c0d1 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9223: 00646375 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9224: 0067d149 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9223: 00646399 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9224: 0067d16d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9225: 009b18b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9226: 008b2ab8 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9227: 004c6331 422 FUNC GLOBAL DEFAULT 12 helper_msa_div_s_w │ │ │ │ 9228: 0099cae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9229: 009b2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9230: 009a2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9231: 0090b62c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_b │ │ │ │ 9232: 009f85c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9233: 0090b4a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_d │ │ │ │ 9234: 009f817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9235: 009a2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9236: 006519d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9236: 006519f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9237: 009f7be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9238: 0055665d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9238: 0055668d 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9239: 0046ae29 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9240: 0090b5a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_h │ │ │ │ 9241: 009a6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9242: 009f8acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9243: 009f80e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9244: 006203d5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9244: 006203f9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9245: 0090cacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_b │ │ │ │ 9246: 004aa16d 96 FUNC GLOBAL DEFAULT 12 helper_addu_s_ph │ │ │ │ 9247: 009f8048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9248: 0046b0b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9249: 008ecfa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9250: 0090c940 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_d │ │ │ │ - 9251: 006aad35 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9251: 006aad55 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9252: 0090ca48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_h │ │ │ │ 9253: 009f75c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9254: 003f8dd1 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9255: 00484f5d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9256: 00643671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9257: 0064406d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9256: 00643695 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9257: 00644091 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9258: 008f5600 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrqu_s_qb_ph │ │ │ │ 9259: 009f6ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9260: 0090b524 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddv_w │ │ │ │ - 9261: 0080b010 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9261: 0080b030 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9262: 003f07f9 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9263: 004a062d 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_cause │ │ │ │ 9264: 008fc038 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ueq │ │ │ │ 9265: 009f6f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9266: 009f7968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9267: 00268845 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9268: 008b96b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9269: 003c8bb9 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9270: 009a8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9271: 009f78d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9272: 00324205 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9273: 006bc881 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9273: 006bc8a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9274: 009a4cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9275: 0090c9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_s_w │ │ │ │ 9276: 009f6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9277: 0043f42d 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9278: 008b2764 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9279: 009a3ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9280: 00483cfd 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9281: 009f84c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9282: 004a8629 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9283: 009f85d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9284: 00455729 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9285: 006210e9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9285: 0062110d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9286: 0046ad81 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9287: 009f8528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9288: 007bd65c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9288: 007bd67c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9289: 009a64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9290: 004aa1cd 136 FUNC GLOBAL DEFAULT 12 helper_addu_s_qb │ │ │ │ 9291: 008efc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9292: 006b1c01 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9293: 0056ac49 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9292: 006b1c21 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9293: 0056ac79 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9294: 0099af78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9295: 009a020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9296: 004a20b5 164 FUNC GLOBAL DEFAULT 12 helper_mftlo │ │ │ │ - 9297: 00555bd5 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9298: 0058efb5 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9297: 00555c05 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9298: 0058efe5 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9299: 009ae4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9300: 0099f6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9301: 009f788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9302: 00554135 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9302: 00554165 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9303: 004b4901 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ole │ │ │ │ 9304: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9305: 0044457d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9306: 0062e635 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9306: 0062e659 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9307: 004da221 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcune_df │ │ │ │ 9308: 00259a35 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9309: 009f7fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9310: 0062601d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9310: 00626041 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9311: 009af684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9312: 00630e61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9312: 00630e85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9313: 009f6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9314: 009a13dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9315: 0062ae71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9316: 0059ad29 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9315: 0062ae95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9316: 0059ad59 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9317: 0049c3b5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9318: 009af214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9319: 0099c4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9320: 009f77d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ 9321: 004b45a5 256 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_olt │ │ │ │ - 9322: 006b9aa5 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9322: 006b9ac5 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9323: 009ae5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9324: 009f70da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9325: 009f8562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9326: 00613f85 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9326: 00613fb5 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9327: 009f648a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9328: 0062dab1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9328: 0062dad5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9329: 00497fe5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9330: 009f8b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9331: 009f7070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9332: 0064b621 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9332: 0064b645 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9333: 009f6726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9334: 0054e201 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9334: 0054e231 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9335: 004845cd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9336: 009a4558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9337: 009f7956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9338: 00480119 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9339: 00268ddd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9340: 009a114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ - 9341: 006bd1c9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9341: 006bd1e9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9342: 003425a9 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9343: 009f7392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9344: 009a032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9345: 0099ca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9346: 00697f7d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9346: 00697f9d 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9347: 009f8af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9348: 0053e31d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 9349: 006198c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9348: 0053e34d 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9349: 006198f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9350: 009f7084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9351: 0044e9ad 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9352: 009f7930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9353: 009a8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9354: 009abb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9355: 0044fa5d 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9356: 009aac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9357: 009f7dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9358: 0099b568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9359: 006bb895 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9359: 006bb8b5 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9360: 009f6622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9361: 009f5f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9362: 009f6baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9363: 009f6f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9364: 0055fcbd 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9364: 0055fced 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9365: 0099c6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9366: 009f6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9367: 009f6bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9368: 00320785 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9369: 009f6f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9370: 006805f5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9370: 00680619 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9371: 0046f51d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9372: 003446f1 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9373: 009a1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9374: 003fca6d 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9375: 009f5f1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9376: 009f6bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9377: 0046b615 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9378: 009a0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9379: 00612a05 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9379: 00612a35 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9380: 009b012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9381: 004208bd 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9382: 00299215 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9383: 0054c77d 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9384: 00556ca9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9383: 0054c7ad 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9384: 00556cd9 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9385: 0031bd81 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9386: 0099d590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9387: 002b3f09 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9388: 004a0f2d 144 FUNC GLOBAL DEFAULT 12 helper_mtc0_tchalt │ │ │ │ 9389: 009f68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9390: 0099fc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9391: 004392a9 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9392: 009f6656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9393: 0062e10d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9394: 007defa4 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9393: 0062e131 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9394: 007defc4 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9395: 00265299 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9396: 0099e7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9397: 009f659e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9398: 003f74f9 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9399: 00620aed 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9399: 00620b11 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9400: 009ad470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9401: 009f7610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9402: 0046f4b1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9403: 009a7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9404: 008efbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9405: 00484645 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ 9406: 004ac295 212 FUNC GLOBAL DEFAULT 12 helper_extpdp │ │ │ │ - 9407: 006a1b01 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9407: 006a1b21 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9408: 0099f420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9409: 009a3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9410: 009a9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9411: 009b2484 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9412: 009a14dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9413: 002a7fc9 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9414: 009f6fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9415: 009f8b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9416: 0099d1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9417: 009af6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9418: 0061c979 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9418: 0061c99d 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9419: 003450c1 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9420: 009a6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9421: 0099c518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9422: 009f6830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9423: 0099f894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9424: 009a8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9425: 0044e921 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9426: 008f8d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftgpr │ │ │ │ 9427: 0099f024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9428: 009f6a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9429: 0054ace1 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9429: 0054ad11 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9430: 00499371 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9431: 00682091 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9431: 006820b5 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9432: 00905644 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcne_df │ │ │ │ 9433: 00488f19 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9434: 00258979 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 9435: 0068e451 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9435: 0068e471 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9436: 009a267c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9437: 00253af9 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9438: 0099dc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9439: 009af9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9440: 00628fad 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9440: 00628fd1 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9441: 0099ddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9442: 006b4a65 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9442: 006b4a85 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9443: 009f83a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9444: 00309575 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9445: 009ae450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9446: 0031a4b9 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 9447: 009aad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9448: 009f67e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9449: 002600a1 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9450: 005a3cb1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9450: 005a3ce1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9451: 009aa09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9452: 006ba02d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9452: 006ba04d 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9453: 009f74c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9454: 009f8398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9455: 00405c05 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9456: 00279e5d 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9457: 009f6dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9458: 003215c9 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9459: 009f8228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9460: 009a5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9461: 009f779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9462: 002c495d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9463: 0043f475 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9464: 006541b9 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9464: 006541dd 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 9465: 009a0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9466: 009f6aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9467: 009f76aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9468: 009a61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9469: 009f8182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 9470: 009f6fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 9471: 0042635d 196 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ @@ -9483,19 +9483,19 @@ │ │ │ │ 9479: 009f6eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9480: 009f8b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9481: 009f60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9482: 009aa48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9483: 0037ff15 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9484: 00902af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mulr_ps │ │ │ │ 9485: 009adfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9486: 005ce7f1 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9487: 00587dfd 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 9488: 006b0745 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9486: 005ce821 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9487: 00587e2d 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9488: 006b0765 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9489: 00462865 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9490: 0062c849 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9490: 0062c86d 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9491: 009f704e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9492: 00253909 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9493: 009aaf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9494: 00286725 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9495: 003dd7e5 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9496: 00499f19 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9497: 009f7bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9504,39 +9504,39 @@ │ │ │ │ 9500: 009f7b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 9501: 009b00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9502: 008b28bc 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9503: 009a1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9504: 009f63da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9505: 009b20b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9506: 003f12bd 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9507: 00564845 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9508: 0054ad15 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9507: 00564875 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9508: 0054ad45 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9509: 009af1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9510: 003ded5d 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9511: 00258a31 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9512: 006647e9 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9513: 00568af1 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9512: 0066480d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9513: 00568b21 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9514: 009f8094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9515: 008e9140 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9516: 006739bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9516: 006739e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9517: 009f6c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9518: 009f8512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9519: 005d4d95 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9520: 00623e85 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9519: 005d4dc5 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9520: 00623ea9 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9521: 004685b9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9522: 002b5be5 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9523: 009b1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9524: 009f6a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9525: 00673d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9525: 00673d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9526: 009f848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9527: 0066f8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9527: 0066f8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9528: 009a63f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9529: 0068d1d1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9529: 0068d1f1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9530: 009f63cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9531: 0067ed7d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9531: 0067eda1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9532: 009a3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9533: 002788a9 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9534: 009f6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9535: 009f643e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9536: 009f63b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9537: 008e8da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 9538: 009f73f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ @@ -9547,105 +9547,105 @@ │ │ │ │ 9543: 009f6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9544: 009adaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9545: 0090b080 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_d │ │ │ │ 9546: 004846c1 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9547: 009f7d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9548: 008fc248 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ule │ │ │ │ 9549: 009f7ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 9550: 006baa91 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9550: 006baab1 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9551: 009f7dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9552: 0090b188 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_h │ │ │ │ 9553: 0048ff9d 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9554: 009a4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9555: 0067f671 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9556: 006bcce9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9555: 0067f695 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9556: 006bcd09 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9557: 009f628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9558: 009f7bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9559: 004507fd 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 9560: 005a2a41 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9560: 005a2a71 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9561: 009ad890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9562: 00499101 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9563: 005b2339 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9563: 005b2369 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9564: 009f7b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9565: 003e10f5 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9566: 00299f99 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9567: 009f7c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9568: 004d1671 332 FUNC GLOBAL DEFAULT 12 helper_msa_subvi_df │ │ │ │ 9569: 008f11f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_rs_w │ │ │ │ 9570: 0099ce8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9571: 00532681 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9571: 005326b1 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9572: 0099b0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9573: 009a261c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9574: 0054ad5d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9574: 0054ad8d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9575: 00487891 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9576: 008af9b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9577: 003abc3d 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ 9578: 008fc140 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ult │ │ │ │ - 9579: 00664c5d 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9579: 00664c81 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ 9580: 0090b104 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulv_w │ │ │ │ - 9581: 0064d4a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9581: 0064d4c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9582: 0099e1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9583: 00552335 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9583: 00552365 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9584: 0099c700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9585: 009a2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9586: 009ae730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9587: 005533dd 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9588: 00540e5d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9587: 0055340d 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9588: 00540e8d 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9589: 0099df0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9590: 004686e1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9591: 00553341 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9591: 00553371 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9592: 009f6c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9593: 009f6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9594: 009f6a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9595: 0040bed9 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9596: 0027dfa5 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9597: 009a288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9598: 009a9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9599: 0067790d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9600: 0065f9c9 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9599: 00677931 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9600: 0065f9ed 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9601: 009f7724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9602: 009f5f5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 9603: 006b9d85 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9603: 006b9da5 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9604: 004970c5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9605: 0057ef89 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9605: 0057efb9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9606: 008f1610 132 OBJECT GLOBAL DEFAULT 24 helper_info_bitswap │ │ │ │ 9607: 004bff49 140 FUNC GLOBAL DEFAULT 12 helper_msa_bmz_v │ │ │ │ 9608: 009adb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9609: 006a89d9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 9610: 00509ca9 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ + 9609: 006a89f9 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9610: 00509cd9 30 FUNC GLOBAL DEFAULT 12 check_cp1_enabled │ │ │ │ 9611: 009aa8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9612: 0067c999 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9613: 0061b811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9614: 006835fd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9612: 0067c9bd 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9613: 0061b841 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9614: 00683621 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9615: 009aec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9616: 009b1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9617: 003f8b35 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9618: 009a67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9619: 006b0d25 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9619: 006b0d45 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9620: 009f6c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9621: 009f7728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9622: 009f67c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9623: 0067075d 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9623: 00670781 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9624: 00381295 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9625: 009f80e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9626: 0025fd7d 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9627: 0035184d 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9628: 0061e7ed 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 9629: 0065eec9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9630: 006b4901 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9628: 0061e811 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9629: 0065eeed 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9630: 006b4921 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9631: 009f6fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9632: 00454ea5 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9633: 009f62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9634: 00693895 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9634: 006938b5 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9635: 0099a5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9636: 009f8126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 9637: 009af674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9638: 002a86c1 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9639: 003e3489 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9640: 005a61bd 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9640: 005a61ed 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9641: 009f665a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9642: 009aaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9643: 009a26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9644: 0099c018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9645: 009f6e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9646: 0047dbd5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9647: 009f66ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9655,147 +9655,147 @@ │ │ │ │ 9651: 00258ae5 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 9652: 009f6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9653: 009a29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9654: 0049dcb1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9655: 008af6a4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9656: 009a07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9657: 009f8aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9658: 0065c0e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9658: 0065c10d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9659: 009a7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9660: 00422315 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9661: 0079c960 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9661: 0079c980 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9662: 0099e13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9663: 0064d059 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9663: 0064d07d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9664: 0046b865 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9665: 0041bbf9 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9666: 009f6708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9667: 00267f91 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9668: 0047e145 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9669: 009f6ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9670: 003469f1 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9671: 006b570d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9671: 006b572d 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9672: 0099b9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9673: 004851f1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9674: 004a2345 168 FUNC GLOBAL DEFAULT 12 helper_mttgpr │ │ │ │ 9675: 009f7766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9676: 009f639e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9677: 006529e1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9678: 006434cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9677: 00652a05 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9678: 006434f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9679: 009f6668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9680: 007de55c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9680: 007de57c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9681: 009f6b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9682: 003226c1 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9683: 009ab1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9684: 008ed028 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9685: 002b67d5 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9686: 004c37bd 614 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_b │ │ │ │ 9687: 009f6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9688: 004c3bb5 162 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_d │ │ │ │ 9689: 009aabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9690: 009f6a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9691: 009f612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9692: 003bba59 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ 9693: 004c3a25 256 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_h │ │ │ │ - 9694: 006b5e71 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9694: 006b5e91 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9695: 002fac09 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9696: 0061a641 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9696: 0061a671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9697: 009f8090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9698: 009f7b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9699: 009f6ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9700: 00264375 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9701: 00451c61 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9702: 004a9f61 98 FUNC GLOBAL DEFAULT 12 helper_addq_ph │ │ │ │ 9703: 009f82a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9704: 0053cdbd 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9704: 0053cded 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9705: 009f844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9706: 009a3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9707: 0067d79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9707: 0067d7c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9708: 004af829 10 FUNC GLOBAL DEFAULT 12 helper_float_abs_ps │ │ │ │ 9709: 008f3374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_debug │ │ │ │ - 9710: 00673c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9710: 00673c75 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9711: 004c3b25 144 FUNC GLOBAL DEFAULT 12 helper_msa_ave_u_w │ │ │ │ 9712: 00350f99 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9713: 002c5f61 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9714: 009f63fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9715: 0049c86d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9716: 00575c51 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9716: 00575c81 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9717: 003ca339 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9718: 009f6f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9719: 009f824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9720: 0049dbe9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9721: 0053c789 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9721: 0053c7b9 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9722: 009abbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9723: 0099b138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9724: 0066f5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9724: 0066f621 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9725: 009aa47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9726: 00909634 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_and_v │ │ │ │ 9727: 0046bd29 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9728: 009a9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9729: 00677245 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9729: 00677269 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9730: 009f761a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9731: 006ac0e5 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9731: 006ac105 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9732: 009b2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9733: 009f7730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9734: 0063ce3d 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9734: 0063ce61 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9735: 009f7112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9736: 009f767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9737: 005d9b75 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9738: 006c1f69 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9739: 00680bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9737: 005d9ba5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9738: 006c1f89 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9739: 00680bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9740: 0025c0c9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9741: 0028e3f1 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9742: 009f659a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9743: 00912168 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9744: 009f7dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9745: 00495e8d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9746: 009f5f2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9747: 009f7540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9748: 009ae520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ - 9749: 004fcb61 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ + 9749: 004fcb91 104 FUNC GLOBAL DEFAULT 12 generate_exception │ │ │ │ 9750: 009f66ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9751: 003f21f9 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9752: 009f729c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9753: 0053d191 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9753: 0053d1c1 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9754: 00907e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_u_df │ │ │ │ 9755: 009f71b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9756: 009f6634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9757: 009a8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9758: 004a19a9 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_epc │ │ │ │ 9759: 009f757a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9760: 004836fd 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9761: 00294c61 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9762: 009f72d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9763: 003ac035 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9764: 00613505 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9764: 00613535 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9765: 00433da9 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9766: 0069eee1 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9766: 0069ef01 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9767: 00266b09 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9768: 009b195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9769: 005c856d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9769: 005c859d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9770: 009f5f10 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9771: 009ab00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9772: 0099f214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9773: 006ab05d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9773: 006ab07d 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9774: 009f682e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9775: 0085d5d8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9776: 009f7b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9777: 006bd3b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9778: 005f1a9d 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9777: 006bd3d9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9778: 005f1acd 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9779: 003ac119 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9780: 0066c469 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9780: 0066c48d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9781: 009f6a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9782: 0099cd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9783: 003a5519 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9784: 009aae7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9785: 0065c6f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9786: 0057d2b9 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9785: 0065c715 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9786: 0057d2e9 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9787: 009aea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 9788: 0034217d 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9789: 009a6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9790: 00675681 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9790: 006756a5 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9791: 003ac0a1 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9792: 0099ce0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9793: 008e75ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9794: 0044ffc1 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9795: 00487dc1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9796: 0048b741 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9797: 009a09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9803,202 +9803,202 @@ │ │ │ │ 9799: 009abde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9800: 00418521 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9801: 003691bd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9802: 003eaa9d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9803: 00408d81 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9804: 00469781 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9805: 009f80ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9806: 005a5595 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9806: 005a55c5 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9807: 009f64c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9808: 009f79ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9809: 009aa4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9810: 009f7c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9811: 00693851 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9811: 00693871 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9812: 0029bb09 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9813: 009f74fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9814: 009f7710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9815: 003a0d3d 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9816: 009f6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9817: 009f6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9818: 006b9b09 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9818: 006b9b29 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9819: 0022c8d5 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9820: 003eaaad 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9821: 00377de5 218 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_sh_count │ │ │ │ 9822: 002788cd 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9823: 0053e92d 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9824: 0067c4d5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9823: 0053e95d 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9824: 0067c4f9 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9825: 009f62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9826: 0047dc3d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9827: 009ad940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9828: 00452db9 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9829: 009b1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9830: 00534b51 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9830: 00534b81 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9831: 0099b388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9832: 009a6ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9833: 009f83a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 9834: 00699839 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9835: 005a06e9 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9834: 00699859 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9835: 005a0719 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9836: 009b2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9837: 00249a3d 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9838: 0068d145 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9838: 0068d165 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9839: 009b2438 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9840: 009a6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9841: 009a3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 9842: 009f8b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9843: 0033c029 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9844: 00678ead 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9844: 00678ed1 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9845: 002495d9 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9846: 008b9708 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9847: 009ab2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9848: 009f852e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9849: 006962a5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9849: 006962c5 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9850: 004da1d5 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcor_df │ │ │ │ 9851: 00264a49 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9852: 0046ae7d 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9853: 0047e081 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9854: 0069c955 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9855: 00624665 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9854: 0069c975 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9855: 00624689 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9856: 009f8ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9857: 005a00bd 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9857: 005a00ed 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9858: 003c4981 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9859: 009e6248 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9860: 009aee18 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9861: 006aa0d1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9861: 006aa0f1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9862: 009a4ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9863: 009f831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9864: 00911c10 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9865: 009f844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9866: 00904960 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsqrt_df │ │ │ │ 9867: 009a3e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9868: 009ab06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9869: 0034b031 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9870: 003c14a9 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 9871: 008e7568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 9872: 00625649 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 9872: 0062566d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 9873: 003fc945 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 9874: 009b2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 9875: 009a68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 9876: 00498541 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 9877: 009f5f1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 9878: 0057c941 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 9879: 0062cac9 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 9878: 0057c971 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 9879: 0062caed 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 9880: 009f6ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 9881: 009f8220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 9882: 009f7e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 9883: 0047ae51 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 9884: 00583dcd 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 9884: 00583dfd 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 9885: 002aa965 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 9886: 009f676c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 9887: 00691a7d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 9888: 0067d7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 9887: 00691a9d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 9888: 0067d7fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 9889: 009f89c8 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 9890: 008b1da0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 9891: 006a4b31 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 9891: 006a4b51 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 9892: 00250901 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 9893: 0099b694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 9894: 006752c5 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 9894: 006752e9 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 9895: 008e73dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 9896: 0067f11d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 9896: 0067f141 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 9897: 009f5f60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 9898: 004900c1 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 9899: 006a2861 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 9900: 005655fd 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 9899: 006a2881 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 9900: 0056562d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 9901: 008e0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 9902: 009f660a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 9903: 009a9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 9904: 009f8230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 9905: 005331b1 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 9906: 0061cfed 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 9905: 005331e1 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 9906: 0061d011 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 9907: 004b19fd 214 FUNC GLOBAL DEFAULT 12 helper_float_madd_ps │ │ │ │ 9908: 00249251 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 9909: 00659d95 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 9909: 00659db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 9910: 0099b744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 9911: 00495965 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 9912: 006a9629 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 9912: 006a9649 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 9913: 0026c19d 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 9914: 008fb7f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ueq │ │ │ │ 9915: 003c9889 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 9916: 009a7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 9917: 00655461 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 9917: 00655485 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 9918: 009f720e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 9919: 0054d865 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 9919: 0054d895 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 9920: 009b0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 9921: 009a72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 9922: 009acbe0 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 9923: 009f8510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 9924: 0099fd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 9925: 0026b31d 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 9926: 00347911 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 9927: 008b2854 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 9928: 0054e11d 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 9928: 0054e14d 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 9929: 009f6ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 9930: 004ced91 100 FUNC GLOBAL DEFAULT 12 helper_msa_nor_v │ │ │ │ 9931: 00454df5 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 9932: 008fe7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmovmskb │ │ │ │ 9933: 009f6bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 9934: 009f677e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 9935: 0041ee49 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 9936: 0066d859 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 9936: 0066d87d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 9937: 009f7746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 9938: 003414a9 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 9939: 009f72ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 9940: 005a9551 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 9940: 005a9581 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 9941: 00305905 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 9942: 00680d25 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 9942: 00680d49 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 9943: 0099ca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 9944: 009f82c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 9945: 009a83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 9946: 0063cca1 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 9946: 0063ccc5 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 9947: 0099f034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 9948: 009f7b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 9949: 0046cf05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 9950: 0062522d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 9951: 0053819d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 9952: 0057db61 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 9950: 00625251 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 9951: 005381cd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 9952: 0057db91 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 9953: 009f7c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 9954: 0061e729 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 9954: 0061e74d 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 9955: 009f776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 9956: 004bfecd 124 FUNC GLOBAL DEFAULT 12 helper_msa_bmnz_v │ │ │ │ 9957: 003ffbc1 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 9958: 009f6f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 9959: 009a45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 9960: 00668859 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 9960: 0066887d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 9961: 009f7be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 9962: 009b1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 9963: 009f7b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 9964: 00396d79 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 9965: 006149a5 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 9965: 006149d5 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 9966: 0048a591 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 9967: 00483931 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 9968: 009f6b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ - 9969: 0064eed5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 9969: 0064eef9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 9970: 009abdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 9971: 009f5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 9972: 00351a51 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 9973: 00606f59 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 9973: 00606f89 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 9974: 0033b201 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 9975: 0065ea11 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 9975: 0065ea35 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 9976: 008e7358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 9977: 009f6810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 9978: 009f625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 9979: 005a9dd5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 9980: 00697a95 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 9979: 005a9e05 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 9980: 00697ab5 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 9981: 009f6c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 9982: 00493e01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 9983: 004866e9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 9984: 0046f551 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 9985: 006947f5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 9986: 00644e49 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 9985: 00694815 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 9986: 00644e6d 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 9987: 009f7842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 9988: 005aa161 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ - 9989: 00509f71 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ + 9988: 005aa191 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 9989: 00509fa1 44 FUNC GLOBAL DEFAULT 12 gen_align │ │ │ │ 9990: 0049c139 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ 9991: 009f782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 9992: 002b0e05 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 9993: 00690cbd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 9993: 00690cdd 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 9994: 009b042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 9995: 009f6bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 9996: 00389bdd 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 9997: 009f7492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 9998: 009a8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 9999: 009a297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10000: 009a5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ @@ -10006,233 +10006,233 @@ │ │ │ │ 10002: 00299209 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10003: 009f79f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10004: 008e74e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10005: 009012b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_d │ │ │ │ 10006: 0099fb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10007: 004313ad 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10008: 002683e1 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10009: 0063bb89 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10010: 00647b25 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10011: 00568c01 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10012: 0061d605 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10009: 0063bbad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10010: 00647b49 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10011: 00568c31 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10012: 0061d629 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10013: 009a7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10014: 0054aaad 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10014: 0054aadd 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10015: 00342b15 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10016: 009b2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10017: 00649279 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10017: 0064929d 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10018: 009a23cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10019: 009f8afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10020: 0058b175 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10020: 0058b1a5 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10021: 0032074d 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10022: 009f80d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10023: 0067fe2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10023: 0067fe51 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10024: 009f6d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10025: 0033c20d 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10026: 009f6cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10027: 0099bee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10028: 009f7d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10029: 00437401 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10030: 00612b11 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10030: 00612b41 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10031: 004956fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10032: 003f146d 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10033: 009f74d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10034: 009a1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10035: 008e7ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10036: 009f64d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10037: 003dd77d 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10038: 009a3fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10039: 009a5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10040: 0099c680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10041: 00648be1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10041: 00648c05 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10042: 0037dd35 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10043: 008ffd10 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_s │ │ │ │ 10044: 009a2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10045: 009f605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10046: 009aaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10047: 009a8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10048: 009ac3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10049: 0068330d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10049: 00683331 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10050: 009a7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10051: 0099b498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10052: 009f5d8c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10053: 00582a51 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10053: 00582a81 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10054: 009b0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10055: 009a12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10056: 009a4e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10057: 004c7ac5 126 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_d │ │ │ │ 10058: 008e1050 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10059: 008e1070 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10060: 004c7885 386 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_h │ │ │ │ 10061: 008e10e0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10062: 009f68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10063: 009f63c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10064: 0043ebb9 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10065: 005cfc19 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10066: 0061a7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10067: 00640a75 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10065: 005cfc49 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10066: 0061a7d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10067: 00640a99 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10068: 009f7ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10069: 0067ff45 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10069: 0067ff69 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10070: 009f7306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 10071: 00584529 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10071: 00584559 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10072: 009f655e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10073: 003ee775 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10074: 009f857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10075: 003ffd3d 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10076: 009f74f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10077: 0065f71d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10077: 0065f741 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10078: 009f6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10079: 009f65ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10080: 009f723a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10081: 004c7a09 186 FUNC GLOBAL DEFAULT 12 helper_msa_dpsub_u_w │ │ │ │ 10082: 009a174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10083: 006864f5 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10084: 006559f1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10083: 00686519 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10084: 00655a15 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10085: 009f725e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10086: 008fa148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_status │ │ │ │ 10087: 009af434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10088: 0022ad2d 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10089: 00639065 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10089: 00639089 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10090: 009a7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10091: 004944c9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ 10092: 004b4d1d 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngle │ │ │ │ - 10093: 005e0dd9 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10093: 005e0e09 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10094: 00468645 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10095: 00268f65 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10096: 00342139 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10097: 009f7378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10098: 005a0ef9 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10098: 005a0f29 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10099: 00266a1d 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10100: 0099ad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10101: 00494ef5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10102: 006ba549 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10102: 006ba569 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10103: 009f79cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10104: 009f5f25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10105: 002678f5 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10106: 005a500d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10106: 005a503d 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10107: 009f77d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10108: 008b1ba8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10109: 00482155 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10110: 009f7246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10111: 009f6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10112: 009a4c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10113: 00587ee9 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10113: 00587f19 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10114: 009f6fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10115: 009f6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10116: 009a57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10117: 0099c36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10118: 0061c56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10118: 0061c59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10119: 009a0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10120: 009ae4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10121: 006b6f65 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10121: 006b6f85 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10122: 009a79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10123: 009f8000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10124: 009f6cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10125: 009d4968 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10126: 009f5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10127: 009d4944 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10128: 008e72d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10129: 0066c9fd 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10129: 0066ca21 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10130: 009f6a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10131: 008edc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10132: 0046f7d1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10133: 009f84b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10134: 00680e01 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10134: 00680e25 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10135: 0090511c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fill_df │ │ │ │ 10136: 009f6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10137: 0099afe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10138: 008b9870 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10139: 00645fad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10139: 00645fd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10140: 004b0455 184 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 10141: 0034903d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10142: 009ae0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10143: 0043f681 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10144: 009f6ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10145: 0047e5b9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10146: 0069ee9d 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10146: 0069eebd 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10147: 0047d7e9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10148: 005c8559 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10148: 005c8589 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10149: 0046a3ad 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10150: 006be87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10150: 006be89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10151: 00313a79 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10152: 00494e1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10153: 009f713c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10154: 0062dca9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10154: 0062dccd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10155: 00274f59 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10156: 00688845 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10156: 00688865 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10157: 0099e01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10158: 0028745d 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10159: 003e203d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10160: 00483c89 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10161: 009f7530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10162: 004b050d 180 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 10163: 0068cd51 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10163: 0068cd71 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10164: 00462601 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10165: 009f7ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 10166: 003e2085 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10167: 009b2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10168: 006466c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10169: 007fa920 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10168: 006466ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10169: 007fa940 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10170: 009b1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10171: 0057bea1 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10171: 0057bed1 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10172: 009f7fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10173: 0057c365 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10173: 0057c395 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10174: 003a7fb1 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10175: 008ee33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10176: 009afad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10177: 009f7abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10178: 0053ea25 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10178: 0053ea55 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10179: 009f7a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10180: 009f5f3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10181: 009f60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10182: 004b2879 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_eq │ │ │ │ 10183: 009f767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ 10184: 004a0791 10 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchhi │ │ │ │ - 10185: 0061a3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10185: 0061a3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10186: 009f6b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10187: 009f8aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10188: 004884ad 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10189: 009a8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10190: 00644dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10191: 0062e7ad 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10192: 0080b048 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10190: 00644df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10191: 0062e7d1 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10192: 0080b068 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10193: 009f7dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10194: 0099c5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10195: 0061b145 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10195: 0061b175 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10196: 009f619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ 10197: 004df1dd 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftint_u_df │ │ │ │ - 10198: 006700a5 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10198: 006700c9 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10199: 00468ce1 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10200: 0089e230 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10201: 00495179 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10202: 009a4b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10203: 006469d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10203: 006469f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10204: 002c4fa1 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10205: 0058f549 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 10206: 0053bebd 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10207: 00698441 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10205: 0058f579 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10206: 0053beed 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10207: 00698461 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10208: 009adfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10209: 009a4138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10210: 0047dfb9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10211: 009a5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10212: 009f6b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10213: 009a0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10214: 00669fe9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10214: 0066a00d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10215: 008b297c 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10216: 00664ae9 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10217: 0067d671 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10218: 00695189 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10216: 00664b0d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10217: 0067d695 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10218: 006951a9 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10219: 009a8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10220: 009a0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10221: 0063af25 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10222: 006486d1 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10223: 005a9751 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10221: 0063af49 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10222: 006486f5 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10223: 005a9781 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10224: 009f6d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10225: 00509c55 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ - 10226: 00687ab9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10227: 00620e7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10225: 00509c85 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_addi │ │ │ │ + 10226: 00687ad9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10227: 00620ea1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10228: 009a81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10229: 008e6800 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10230: 0099c7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10231: 009f7fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10232: 004df589 468 FUNC GLOBAL DEFAULT 12 helper_msa_ffint_u_df │ │ │ │ 10233: 008fba08 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ule │ │ │ │ 10234: 009f730e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ @@ -10241,206 +10241,206 @@ │ │ │ │ 10237: 0047be41 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10238: 0099ae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10239: 0037b0fd 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10240: 009a2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10241: 0046cea9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10242: 008b1ae0 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10243: 009b020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10244: 00633edd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10245: 0062f11d 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10244: 00633f01 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10245: 0062f141 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10246: 009accfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10247: 009f7266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10248: 009f854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10249: 00377321 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10250: 0037f111 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10251: 009f8440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10252: 008fb900 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ult │ │ │ │ - 10253: 006ba651 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10253: 006ba671 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10254: 00483a4d 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10255: 009a4a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10256: 0099b664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10257: 00692565 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10258: 006031e9 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10257: 00692585 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10258: 00603219 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10259: 0029ade9 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10260: 009f621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10261: 0058aefd 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10261: 0058af2d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10262: 009f7148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10263: 0068e4bd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10263: 0068e4dd 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10264: 00463365 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10265: 007de560 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10265: 007de580 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10266: 009aa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10267: 009a3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10268: 00269469 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10269: 009f7dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10270: 006224c9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10270: 006224ed 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10271: 009aaf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10272: 009062a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcule_df │ │ │ │ 10273: 003bba51 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10274: 00340be1 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10275: 004b2f05 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ole │ │ │ │ 10276: 0041258d 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10277: 009a179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10278: 009ac740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10279: 009f776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10280: 005a2b21 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10280: 005a2b51 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10281: 003c9449 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10282: 0034fb0d 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10283: 0026acd1 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10284: 009adbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10285: 009f7f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 10286: 004b414d 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_eq │ │ │ │ - 10287: 005630b1 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10287: 005630e1 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10288: 009f7ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 10289: 00901f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_d │ │ │ │ - 10290: 00648f81 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10290: 00648fa5 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10291: 004b2bf1 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_olt │ │ │ │ 10292: 00351be1 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10293: 009a21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10294: 00677895 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10294: 006778b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10295: 0046eeb5 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10296: 0062fa09 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10296: 0062fa2d 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10297: 009a43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10298: 004953d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10299: 005ac401 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10299: 005ac431 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10300: 00475549 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10301: 0033fc9d 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10302: 00492045 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10303: 009f67c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10304: 00483cc1 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 10305: 00539f85 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10306: 0068ef6d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10305: 00539fb5 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10306: 0068ef8d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10307: 009009f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mina_s │ │ │ │ - 10308: 005dfd01 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10308: 005dfd31 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10309: 004a5dc1 332 FUNC GLOBAL DEFAULT 12 bl_gen_write_ulong │ │ │ │ 10310: 0099fb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10311: 0061bb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10311: 0061bb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10312: 00256b5d 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10313: 008b1e54 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10314: 009f645a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10315: 00259351 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10316: 009adcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10317: 009f7d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10318: 0061e2cd 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10318: 0061e2f1 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10319: 009f7132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10320: 0058f2f9 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10320: 0058f329 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10321: 004da13d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsle_df │ │ │ │ 10322: 009f7ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10323: 009f7a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10324: 006454cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10325: 00618571 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10324: 006454f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10325: 006185a1 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10326: 009f62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10327: 009f6da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10328: 009a78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10329: 009f660c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10330: 009f8540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10331: 009f7eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10332: 009a6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10333: 009a2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10334: 0067e71d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10335: 005a5801 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10334: 0067e741 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10335: 005a5831 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10336: 0031a699 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10337: 009ad390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10338: 009f72ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10339: 0099b048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10340: 0046bfa1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10341: 0049587d 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 10342: 008f52e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_qb_ph │ │ │ │ - 10343: 0057f8d9 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10343: 0057f909 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10344: 009f6c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10345: 006a721d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10345: 006a723d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10346: 009f5f29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10347: 0026c6e1 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10348: 009f5f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10349: 004a1109 164 FUNC GLOBAL DEFAULT 12 helper_mttc0_tccontext │ │ │ │ 10350: 009f6700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10351: 0065ee05 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10351: 0065ee29 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10352: 0099ff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10353: 009f7ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10354: 009f5ed4 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ - 10355: 00514649 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ + 10355: 00514679 40 FUNC GLOBAL DEFAULT 12 helper_msachiu │ │ │ │ 10356: 009f6b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10357: 00492c41 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10358: 009a5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10359: 0063d2c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10359: 0063d2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10360: 008b2a8c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10361: 003f66a9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10362: 009f70ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10363: 005d62e5 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10363: 005d6315 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10364: 009f71bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10365: 009ac8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10366: 009f783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10367: 008b2b38 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10368: 00684595 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10368: 006845b9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10369: 009f822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10370: 002b1259 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10371: 0099de8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10372: 00905f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsle_df │ │ │ │ 10373: 009a5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10374: 006256cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10375: 0063c1f9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10374: 006256f1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10375: 0063c21d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10376: 009a7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10377: 009f68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10378: 0099abe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10379: 004c30b9 88 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_d │ │ │ │ 10380: 009f78b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10381: 009f7bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10382: 009a58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10383: 009f7942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10384: 009b1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10385: 00618ccd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10385: 00618cfd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10386: 003c6909 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10387: 004c2fa1 188 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_h │ │ │ │ 10388: 004ce871 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_b │ │ │ │ 10389: 00262875 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10390: 009f7f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10391: 00433b2d 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10392: 00494091 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10393: 004a0785 12 FUNC GLOBAL DEFAULT 12 helper_mfc0_watchlo │ │ │ │ 10394: 004ce9d5 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_d │ │ │ │ 10395: 009b06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10396: 005a5731 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10396: 005a5761 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10397: 009ab0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10398: 009a3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10399: 004ce929 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_h │ │ │ │ 10400: 00904648 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexupr_df │ │ │ │ 10401: 009f696e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10402: 003f72f5 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10403: 00429259 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10404: 009a7fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10405: 009f74c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10406: 00483b49 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10407: 0099b714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10408: 006196f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10409: 006287d9 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10408: 00619725 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10409: 006287fd 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10410: 009f67a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10411: 0068f845 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10412: 0061c7b9 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10411: 0068f865 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10412: 0061c7dd 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10413: 004c305d 92 FUNC GLOBAL DEFAULT 12 helper_msa_hadd_u_w │ │ │ │ 10414: 0028db65 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 10415: 00697d4d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10415: 00697d6d 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10416: 00463411 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10417: 009a4b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10418: 00417225 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10419: 003dd985 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10420: 004636c1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10421: 00302c35 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10422: 009f609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10423: 00302c9d 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10424: 00676839 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10424: 0067685d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10425: 009a08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10426: 00302d25 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10427: 004ce999 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvod_w │ │ │ │ 10428: 0047fc61 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10429: 0026ce8d 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10430: 009f7bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10431: 0067d491 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10431: 0067d4b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10432: 003dd745 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10433: 0063a9ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10433: 0063aa11 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10434: 00427389 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10435: 005a0da5 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10435: 005a0dd5 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10436: 004d2d3d 384 FUNC GLOBAL DEFAULT 12 helper_msa_bnegi_df │ │ │ │ 10437: 008b2944 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10438: 009b21b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10439: 009f7d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10440: 009f8798 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10441: 009ab0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10442: 004b4349 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ueq │ │ │ │ @@ -10454,82 +10454,82 @@ │ │ │ │ 10450: 00462ff5 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10451: 008ef1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10452: 0026ae95 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10453: 0043326d 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10454: 009f66c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10455: 003def31 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10456: 009f649a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10457: 0066e191 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10458: 005a0aa5 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10457: 0066e1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10458: 005a0ad5 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10459: 0099c7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10460: 009abea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10461: 007fb26c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10461: 007fb28c 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10462: 009a208c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10463: 009aac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10464: 0025bda9 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10465: 009f87e8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10466: 0068e4c9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ - 10467: 0054ad3d 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10468: 006468a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10466: 0068e4e9 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10467: 0054ad6d 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10468: 006468cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10469: 009f7ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10470: 0062b2b9 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10470: 0062b2dd 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10471: 00453ee5 332 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 10472: 00256c81 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10473: 009abd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10474: 009f6974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10475: 0099cbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10476: 006511f1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10476: 00651215 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10477: 009af224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10478: 00687175 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10479: 00654d09 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10478: 00687199 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10479: 00654d2d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10480: 009a6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ 10481: 008fe0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqb │ │ │ │ - 10482: 00607969 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10483: 00563335 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10482: 00607999 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10483: 00563365 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10484: 009f741c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ 10485: 008fdfac 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqh │ │ │ │ 10486: 0044485d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10487: 009f64c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10488: 00412731 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10489: 009d4978 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10490: 003d32e9 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10491: 009f6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10492: 0029eb25 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10493: 009a24ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 10494: 006294ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10494: 00629511 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10495: 009d417c 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10496: 00909a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_b │ │ │ │ 10497: 009aa87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10498: 009098c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_d │ │ │ │ 10499: 009f5f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10500: 009a62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10501: 003c9bd1 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10502: 0029900d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 10503: 005db9a5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10503: 005db9d5 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10504: 008fe240 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllh │ │ │ │ 10505: 009099d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_h │ │ │ │ 10506: 004509f9 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10507: 002edc69 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10508: 008fdea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpeqw │ │ │ │ 10509: 008e080c 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10510: 006adcf9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10510: 006add19 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10511: 009a9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10512: 009f6a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10513: 009f631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ 10514: 004b3b79 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_le │ │ │ │ - 10515: 00509d49 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ - 10516: 0062f269 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10515: 00509d79 10 FUNC GLOBAL DEFAULT 12 decode_64bit_enabled │ │ │ │ + 10516: 0062f28d 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10517: 009b1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10518: 009f61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10519: 00485629 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10520: 009ada30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10521: 0061757d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10521: 006175ad 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10522: 009f6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10523: 008b31ec 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10524: 006635cd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10524: 006635f1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10525: 008fe1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_psllw │ │ │ │ 10526: 009f61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10527: 009b0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10528: 0090994c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvl_w │ │ │ │ 10529: 0044f97d 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10530: 009f61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10531: 009ab734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ @@ -10537,58 +10537,58 @@ │ │ │ │ 10533: 004b3865 150 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_lt │ │ │ │ 10534: 009f68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10535: 009f7b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10536: 00484355 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10537: 00485eb9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10538: 009ad680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10539: 00429dbd 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10540: 0060efc9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10540: 0060eff9 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10541: 009a6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10542: 0063d651 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10542: 0063d675 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10543: 009f8426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10544: 003a4ef9 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 10545: 0065db25 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10545: 0065db49 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10546: 008e485c 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10547: 004de259 584 FUNC GLOBAL DEFAULT 12 helper_msa_frcp_df │ │ │ │ 10548: 004d9d15 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcaf_df │ │ │ │ 10549: 009a6c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10550: 00405cc5 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10551: 00483bf5 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10552: 009ae500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10553: 003c1299 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10554: 00537dcd 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10554: 00537dfd 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10555: 009f66be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ 10556: 009068d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sldi_df │ │ │ │ - 10557: 0065521d 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10557: 00655241 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10558: 008fc5e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_le │ │ │ │ 10559: 009ac16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10560: 002be4f9 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10561: 0054ffb9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10562: 00682345 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10561: 0054ffe9 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10562: 00682369 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10563: 009f7602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10564: 009f7764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10565: 008e8c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10566: 009ab844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10567: 0099ac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10568: 00622a15 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10568: 00622a39 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10569: 009a9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10570: 003a0dc5 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10571: 009a6424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10572: 0099ae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10573: 009f8266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10574: 003aadfd 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10575: 008fd1c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddusb │ │ │ │ 10576: 0099a478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10577: 0060050d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10578: 00695b59 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10577: 0060053d 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10578: 00695b79 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10579: 0049c1f1 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10580: 00636ee9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10581: 00649f71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10582: 0065cf6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10583: 0058f4ad 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10580: 00636f0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10581: 00649f95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10582: 0065cf91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10583: 0058f4dd 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10584: 0030725d 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10585: 008fc4dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_lt │ │ │ │ 10586: 008fcfb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddush │ │ │ │ 10587: 0099c1f8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10588: 003ca735 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10589: 008e845c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10590: 00377f81 14 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_vp_compare │ │ │ │ @@ -10597,405 +10597,405 @@ │ │ │ │ 10593: 008f4370 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_w │ │ │ │ 10594: 009f755a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10595: 004da39d 500 FUNC GLOBAL DEFAULT 12 helper_msa_fadd_df │ │ │ │ 10596: 00904858 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frcp_df │ │ │ │ 10597: 009adc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10598: 009f810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10599: 009a307c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10600: 005ba889 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10600: 005ba8b9 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10601: 009089d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_b │ │ │ │ 10602: 0099e41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10603: 002f23c9 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10604: 00908848 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_d │ │ │ │ 10605: 0099c990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10606: 004169c1 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10607: 004ac3fd 48 FUNC GLOBAL DEFAULT 12 helper_mthlip │ │ │ │ 10608: 009f8184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 10609: 00908950 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_h │ │ │ │ - 10610: 0066ab31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10610: 0066ab55 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10611: 009f7868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10612: 00909e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_b │ │ │ │ 10613: 004b55d1 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_le │ │ │ │ 10614: 009f740e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ 10615: 00909ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_d │ │ │ │ - 10616: 00607f21 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10617: 005545e5 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10618: 0057a4f5 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10616: 00607f51 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10617: 00554615 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10618: 0057a525 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10619: 009a9594 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10620: 009f7efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10621: 003e10b9 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10622: 0080b05c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10622: 0080b07c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10623: 008edc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10624: 00497531 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10625: 00909df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_h │ │ │ │ 10626: 009a8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10627: 009ac074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10628: 009a101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10629: 002c3719 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10630: 004519f5 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10631: 0065fff9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10631: 0066001d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10632: 009f6e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10633: 0067eef5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10633: 0067ef19 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10634: 0026d6d5 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10635: 0063d33d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10636: 0061c4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10635: 0063d361 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10636: 0061c525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 10637: 004af9bd 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_d │ │ │ │ 10638: 009088cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srl_w │ │ │ │ - 10639: 005854e9 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10639: 00585519 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10640: 009b23d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10641: 004b5275 252 FUNC GLOBAL DEFAULT 12 helper_cmp_s_lt │ │ │ │ 10642: 0033d579 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10643: 006abe61 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10643: 006abe81 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10644: 009f78dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10645: 0061d529 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10645: 0061d54d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10646: 008b0114 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10647: 00909d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvev_w │ │ │ │ 10648: 0099ac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10649: 0068d77d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10649: 0068d79d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10650: 009ae6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 10651: 00691155 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10651: 00691175 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10652: 009a9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10653: 009a7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10654: 009f78c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10655: 0062d899 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10655: 0062d8bd 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10656: 009a7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10657: 009f7938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10658: 009173a0 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10659: 009a4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10660: 0047dd71 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ 10661: 004afa79 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt_s │ │ │ │ - 10662: 0053c9bd 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10662: 0053c9ed 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10663: 0043f9b9 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10664: 008fab14 132 OBJECT GLOBAL DEFAULT 24 helper_info_eret │ │ │ │ 10665: 003ea5bd 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10666: 00584bc5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10666: 00584bf5 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10667: 008ee3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10668: 002880d9 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10669: 009f6c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10670: 00297e45 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10671: 003fb8e5 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10672: 0063b4d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10673: 0061ac95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10672: 0063b4f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10673: 0061acc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10674: 009a4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10675: 0047dd41 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 10676: 00682fb1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10676: 00682fd5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10677: 009a272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10678: 00600231 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10678: 00600261 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10679: 00436051 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10680: 003ee701 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10681: 009f73a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10682: 00418665 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10683: 009b0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10684: 00612c41 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10684: 00612c71 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10685: 003ba485 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10686: 009f7cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10687: 00905ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexp2_df │ │ │ │ 10688: 009ae0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10689: 009f6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10690: 0028dc75 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 10691: 006bb125 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10692: 0052ea25 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10693: 00695121 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 10694: 0053e331 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10691: 006bb145 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10692: 0052ea55 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10693: 00695141 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10694: 0053e361 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10695: 00265501 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10696: 009f5f4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10697: 0062c35d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10697: 0062c381 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10698: 002fa9d9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10699: 00463bb9 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10700: 009ac4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10701: 004aacc5 22 FUNC GLOBAL DEFAULT 12 helper_shrl_ph │ │ │ │ 10702: 00298c7d 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10703: 008b1708 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10704: 003c119d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10705: 006809ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10705: 00680a11 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10706: 00911d3c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10707: 0053f225 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10707: 0053f255 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10708: 009f6b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10709: 00499ee5 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10710: 009f83ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10711: 0063ec45 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10711: 0063ec69 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10712: 009a66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10713: 009f7770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10714: 0059aed1 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10714: 0059af01 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10715: 009f6f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10716: 009a6cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10717: 00646d1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10717: 00646d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10718: 009f7dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10719: 00657b01 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10720: 00554a15 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10719: 00657b25 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10720: 00554a45 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10721: 009f8202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10722: 003e9c4d 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10723: 009a20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10724: 009f7f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10725: 00320c79 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10726: 008e6fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10727: 0025ef59 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10728: 003ba105 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10729: 009a4c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10730: 009f626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10731: 005af285 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10732: 0053d119 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10733: 00694555 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10731: 005af2b5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10732: 0053d149 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10733: 00694575 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10734: 002c092d 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10735: 009f643a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10736: 003ffe71 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10737: 009ae720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10738: 009f8128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10739: 009af6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10740: 009a304c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10741: 0069e355 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10741: 0069e375 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10742: 009af944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10743: 00647f8d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10743: 00647fb1 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10744: 009f6d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10745: 0099d788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 10746: 004aa955 56 FUNC GLOBAL DEFAULT 12 helper_shrl_qb │ │ │ │ - 10747: 0057ce05 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10747: 0057ce35 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10748: 002b6829 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10749: 006979c1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10749: 006979e1 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10750: 00483875 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10751: 003e2fdd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10752: 0099a548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10753: 00425bc1 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10754: 00567dd1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10754: 00567e01 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10755: 0031a8ad 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10756: 009f61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10757: 009f6646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10758: 009ad6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 10759: 0053ddc9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10759: 0053ddf9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10760: 009f63ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10761: 002c8ed9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10762: 0099cf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10763: 0033d399 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10764: 009f73d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10765: 005672f5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10765: 00567325 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10766: 009a0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10767: 0068e6bd 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10768: 0063ac91 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10767: 0068e6dd 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10768: 0063acb5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10769: 004972f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 10770: 006be8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10770: 006be915 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10771: 009f6f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10772: 00418425 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10773: 003c11bd 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10774: 009b1a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10775: 009f6ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10776: 004b4a01 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ule │ │ │ │ 10777: 004185f9 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10778: 009ab17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10779: 009f707c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10780: 009f78de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10781: 009f5f47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 10782: 009035c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 10783: 00902860 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_ps │ │ │ │ - 10784: 00670a31 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10784: 00670a55 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10785: 002bf8a5 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10786: 006323e5 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10786: 00632409 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10787: 00496355 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10788: 009f63fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10789: 00541ac5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10789: 00541af5 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10790: 0035a581 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10791: 009f71ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10792: 0099acc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10793: 003dd065 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10794: 009f7102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10795: 00647371 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10796: 0053ce49 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10795: 00647395 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10796: 0053ce79 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10797: 009adc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10798: 009abfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10799: 0029579d 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ 10800: 004b46a5 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ult │ │ │ │ - 10801: 005689d9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10802: 00680ab1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10801: 00568a09 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10802: 00680ad5 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10803: 009a5058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10804: 00494571 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10805: 009f7936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10806: 009f8038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10807: 009ad590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10808: 009f7b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10809: 009f627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 10810: 006bc6e5 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10810: 006bc705 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10811: 009f6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10812: 006340ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10812: 006340d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10813: 009f82a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10814: 009ae760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10815: 006a7c0d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10815: 006a7c2d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10816: 00295fd5 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10817: 006a7a51 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10817: 006a7a71 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ 10818: 004a144d 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl0 │ │ │ │ - 10819: 0061de91 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10819: 0061deb5 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10820: 004a1465 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl1 │ │ │ │ - 10821: 00646f39 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10821: 00646f5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10822: 004a147d 24 FUNC GLOBAL DEFAULT 12 helper_mtc0_segctl2 │ │ │ │ 10823: 008e6f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10824: 0099b684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10825: 002be6d9 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10826: 009f6fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10827: 009f6ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10828: 006ba4fd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10828: 006ba51d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10829: 009f6500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10830: 0046af01 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10831: 0062f345 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10831: 0062f369 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10832: 009f7dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10833: 009aad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10834: 009a8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10835: 0080b020 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10836: 006aa625 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10835: 0080b040 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10836: 006aa645 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10837: 009f604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10838: 009b1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 10839: 00273e05 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10840: 009f6a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10841: 0099f5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10842: 00582c2d 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10842: 00582c5d 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10843: 009adf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10844: 0099a648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10845: 00648c65 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10845: 00648c89 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10846: 00311045 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10847: 009a252c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10848: 0063f745 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10848: 0063f769 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10849: 003ea2b1 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10850: 009f7db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10851: 006a998d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10851: 006a99ad 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10852: 009f7574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10853: 006636f5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10853: 00663719 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10854: 009f73f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10855: 00567a51 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10855: 00567a81 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10856: 009f6626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10857: 00562465 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 10858: 00676f55 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10857: 00562495 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 10858: 00676f79 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 10859: 004b31f9 222 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_sf │ │ │ │ 10860: 009f732e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 10861: 009f6b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 10862: 0033c535 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 10863: 009a159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 10864: 008afa70 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 10865: 003eaa8d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 10866: 009f7b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 10867: 008af62c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 10868: 00341179 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 10869: 009af0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 10870: 00680011 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 10870: 00680035 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 10871: 009f69b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 10872: 0055e0d5 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 10872: 0055e105 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 10873: 009f7c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 10874: 009a51f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 10875: 009047d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frint_df │ │ │ │ 10876: 009a6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 10877: 009b1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 10878: 0029f3c1 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 10879: 00587745 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 10879: 00587775 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 10880: 004548b9 384 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 10881: 0022bf6d 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 10882: 0063cb15 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 10882: 0063cb39 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 10883: 009f5e38 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 10884: 009a37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 10885: 009f7414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 10886: 0062ebc5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 10886: 0062ebe9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 10887: 004a1e65 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_framemask │ │ │ │ 10888: 009ac400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 10889: 009b2058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ - 10890: 0066ff65 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 10891: 0061466d 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 10892: 00530e95 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 10893: 006c1e35 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 10890: 0066ff89 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 10891: 0061469d 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 10892: 00530ec5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 10893: 006c1e55 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 10894: 0099b2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 10895: 009f67aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 10896: 003dd6d5 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 10897: 009077c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsli_df │ │ │ │ - 10898: 0063f339 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 10898: 0063f35d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 10899: 009f5ec4 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 10900: 006b3419 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 10900: 006b3439 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 10901: 009f6824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 10902: 009f61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 10903: 002ca1e9 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 10904: 008fc2cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_sf │ │ │ │ 10905: 004abb55 30 FUNC GLOBAL DEFAULT 12 helper_bitrev │ │ │ │ - 10906: 005a2181 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 10906: 005a21b1 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 10907: 00372c25 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 10908: 009adfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 10909: 0049af71 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 10910: 009f6eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 10911: 009f841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 10912: 0099c31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 10913: 006543f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 10913: 0065441d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 10914: 009a7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 10915: 009a24bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 10916: 009f69de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 10917: 009f69ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 10918: 006b27d9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 10918: 006b27f9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 10919: 0042b979 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 10920: 0029684d 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 10921: 004d566d 36 FUNC GLOBAL DEFAULT 12 helper_msa_sld_df │ │ │ │ 10922: 0043e8c9 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 10923: 009ac750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 10924: 00339435 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 10925: 009f7814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 10926: 00859288 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 10927: 009a46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 10928: 008e63ac 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 10929: 009a25cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 10930: 0066c361 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 10930: 0066c385 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 10931: 0026d4b5 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 10932: 002886d9 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 10933: 00564bed 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 10934: 00555221 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 10933: 00564c1d 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 10934: 00555251 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 10935: 0099f294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 10936: 0068086d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 10936: 00680891 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 10937: 00499bfd 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 10938: 0043c3a9 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 10939: 0062e871 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 10939: 0062e895 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 10940: 0028e8d5 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 10941: 009ac670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 10942: 009f6fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 10943: 009f74c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 10944: 009b0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 10945: 008ef230 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ 10946: 008f5054 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_ph │ │ │ │ - 10947: 005dba31 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 10948: 0053d0c5 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 10947: 005dba61 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 10948: 0053d0f5 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 10949: 009b26bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 10950: 00469135 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 10951: 00583e89 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 10951: 00583eb9 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 10952: 003f9c4d 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 10953: 009f6d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 10954: 005a106d 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 10955: 0054ad2d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 10954: 005a109d 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 10955: 0054ad5d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 10956: 009ad750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 10957: 0022ad61 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 10958: 0069c68d 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 10959: 006acf01 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 10958: 0069c6ad 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 10959: 006acf21 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 10960: 008e6eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 10961: 009a4958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 10962: 004b4b61 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_sf │ │ │ │ 10963: 009f8b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 10964: 009f64d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 10965: 009aab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 10966: 00288059 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 10967: 004b2689 250 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_un │ │ │ │ 10968: 002fad51 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 10969: 005423dd 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 10969: 0054240d 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 10970: 008e0044 4 OBJECT GLOBAL DEFAULT 24 mips_opcodes │ │ │ │ 10971: 0099ecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 10972: 005cd8dd 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 10972: 005cd90d 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 10973: 009a0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 10974: 009f7fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 10975: 009f6cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 10976: 009ab9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ 10977: 004a03a9 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tccontext │ │ │ │ - 10978: 005762f9 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 10978: 00576329 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 10979: 0046b2d1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 10980: 009f61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 10981: 00617f25 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 10981: 00617f55 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 10982: 009a8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 10983: 002c0799 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 10984: 009a3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 10985: 009aac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 10986: 008f4f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_s_qb │ │ │ │ 10987: 003a3ec5 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 10988: 0054fbb1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 10988: 0054fbe1 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 10989: 009f6640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 10990: 00610861 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 10990: 00610891 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 10991: 00475879 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 10992: 009a5348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 10993: 009f7f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 10994: 009f718a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 10995: 0041d30d 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 10996: 0099f3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 10997: 003dfe0d 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ @@ -11009,77 +11009,77 @@ │ │ │ │ 11005: 009f7ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11006: 009f73ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11007: 00260719 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11008: 008e9350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11009: 008af5dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11010: 008fbf30 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_un │ │ │ │ 11011: 009f68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11012: 005d8cd9 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11012: 005d8d09 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11013: 009d368c 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11014: 008af5b4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11015: 009f827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11016: 009a73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11017: 009a1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 11018: 005acad5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11018: 005acb05 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11019: 009f6eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11020: 009f7774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11021: 009ae370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11022: 0033c6e9 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11023: 009a8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11024: 0067db21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11024: 0067db45 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11025: 0099b3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11026: 008f72e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taghi │ │ │ │ 11027: 009f60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11028: 00902f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_cpunum │ │ │ │ 11029: 009f7d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11030: 005d9201 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11030: 005d9231 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11031: 0099bf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11032: 003d8c91 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11033: 009f84ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11034: 0042a549 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11035: 00530e99 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11035: 00530ec9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11036: 0044e4e9 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11037: 009f745e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11038: 009f8310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11039: 009f7006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11040: 009aa49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 11041: 00640ded 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11042: 0062c1fd 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11041: 00640e11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11042: 0062c221 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11043: 009f82f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11044: 0061b1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11044: 0061b1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11045: 009f7b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11046: 009a309c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11047: 0028f929 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11048: 0068cdc1 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11048: 0068cde1 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11049: 009b26dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11050: 00903544 132 OBJECT GLOBAL DEFAULT 24 helper_info_fork │ │ │ │ 11051: 009a5228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11052: 009f5f5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 11053: 00537075 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11054: 006be9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 11055: 006474f1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11053: 005370a5 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11054: 006bea05 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11055: 00647515 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11056: 009f7a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11057: 009ae090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11058: 003b9115 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11059: 009f6ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11060: 004b3f51 250 FUNC GLOBAL DEFAULT 12 helper_cmp_s_un │ │ │ │ 11061: 009aa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11062: 006623c5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11063: 00624321 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11062: 006623e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11063: 00624345 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11064: 0027a061 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11065: 0099baa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11066: 0033c7c9 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11067: 00681ee5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11067: 00681f09 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11068: 0026b7f9 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11069: 002a0531 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11070: 0099c418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11071: 009f6404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11072: 0031a695 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11073: 003ddb9d 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11074: 0058e58d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11074: 0058e5bd 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11075: 004af481 232 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_d │ │ │ │ 11076: 0099d848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11077: 009f76a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11078: 0099bbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11079: 009a4f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11080: 009ad380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11081: 009f71e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -11090,96 +11090,96 @@ │ │ │ │ 11086: 009f74fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11087: 009ac940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 11088: 0028a465 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11089: 0043d7e1 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11090: 0046c459 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11091: 0099d17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11092: 009f72ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 11093: 00552d45 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11093: 00552d75 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11094: 009f7b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11095: 004af569 228 FUNC GLOBAL DEFAULT 12 helper_float_floor_2008_l_s │ │ │ │ 11096: 00454621 352 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11097: 002fbf55 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11098: 0058fd55 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11098: 0058fd85 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11099: 00494c65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11100: 009a186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11101: 00496881 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 11102: 006ba3d9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 11102: 006ba3f9 6 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11103: 0099a718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11104: 009a6584 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11105: 0043d969 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11106: 006386a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11107: 0061bedd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11106: 006386c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11107: 0061bf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11108: 009f7d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11109: 006487ad 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11109: 006487d1 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11110: 009f7506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ 11111: 008ff554 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msub_s │ │ │ │ - 11112: 006698f9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11112: 0066991d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11113: 00451411 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11114: 0037fc95 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11115: 009ab01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11116: 0067fb4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11116: 0067fb71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11117: 009f6e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11118: 009a7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11119: 003fc861 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11120: 009f8340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11121: 00636a0d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11121: 00636a31 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11122: 009f6464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11123: 009f8174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11124: 008b1ef0 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11125: 009f80d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11126: 009a4b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ - 11127: 00693cbd 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11127: 00693cdd 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11128: 00483df1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11129: 0099d7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11130: 0066b7b1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11130: 0066b7d5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11131: 0022adb1 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11132: 006b01b5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11132: 006b01d5 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11133: 009f6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11134: 009f68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11135: 009a5398 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11136: 0099a898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11137: 005a0bf5 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11138: 0068ef9d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11137: 005a0c25 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11138: 0068efbd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11139: 009f84fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11140: 0063cda9 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11141: 0063e6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11140: 0063cdcd 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11141: 0063e6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11142: 002684c1 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11143: 0066b205 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11143: 0066b229 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11144: 009a3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11145: 009f6ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11146: 009f76ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11147: 00551f65 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11148: 0059a15d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11147: 00551f95 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11148: 0059a18d 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11149: 009a6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11150: 009a2d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11151: 009add50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11152: 009f733a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11153: 009aba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11154: 008594f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11155: 009a2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11156: 009a4a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11157: 009f83b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11158: 0099ffb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11159: 00911c88 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11160: 00673d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11160: 00673d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11161: 009a5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11162: 009ab25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11163: 00451fed 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11164: 0041cbd9 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11165: 009f74b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11166: 006107f5 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11166: 00610825 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11167: 00349a21 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11168: 006ba7c9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11168: 006ba7e9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11169: 009f62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11170: 0099d0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11171: 009a118c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11172: 009f7dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11173: 0099eb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11174: 00628701 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11174: 00628725 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11175: 009a10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11176: 00295bad 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11177: 009a4ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11178: 009f5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11179: 00418fb1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11180: 00485419 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11181: 009b173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11187,192 +11187,192 @@ │ │ │ │ 11183: 002637cd 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11184: 009f6e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 11185: 009f7faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11186: 004010b9 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11187: 0025f3e1 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11188: 0044fd7d 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11189: 00859260 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11190: 006b4b3d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11190: 006b4b5d 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11191: 009f7ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11192: 0099cac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11193: 0068e32d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11193: 0068e34d 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11194: 003f3af5 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11195: 003ca5dd 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11196: 009f6950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11197: 009f7940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11198: 0052eb2d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11198: 0052eb5d 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11199: 009f78ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11200: 00299bf1 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11201: 002660f1 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11202: 005aa571 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11202: 005aa5a1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11203: 009b1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11204: 009f6a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11205: 0043da51 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11206: 0063e92d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11206: 0063e951 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11207: 009f5f09 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11208: 0099d490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11209: 00697e31 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11209: 00697e51 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11210: 0099f4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11211: 009f6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11212: 006221f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11212: 0062221d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11213: 009f82de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11214: 003bf62d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11215: 00483e69 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11216: 009f8ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11217: 008f71d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_taglo │ │ │ │ 11218: 009abe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11219: 0099e764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11220: 006abfc9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11220: 006abfe9 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11221: 00403845 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11222: 00494a05 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11223: 003f265d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11224: 009f739e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11225: 00418efd 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11226: 002edb4d 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11227: 0054db79 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11227: 0054dba9 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11228: 00381105 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11229: 00573c61 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11229: 00573c91 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11230: 0099f774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11231: 009f71c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11232: 009a0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11233: 009af524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11234: 008b1804 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11235: 009b009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11236: 0037e271 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11237: 0056927d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11237: 005692ad 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11238: 009f60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11239: 00620465 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11239: 00620489 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11240: 0099ef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11241: 009a5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11242: 0054dcc5 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11242: 0054dcf5 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11243: 009f654a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11244: 009ad7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11245: 00496581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11246: 009f609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11247: 005d48f5 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11248: 006b7699 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11247: 005d4925 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11248: 006b76b9 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11249: 009f845e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11250: 00629419 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11250: 0062943d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11251: 0099abb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11252: 002c5cd1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11253: 00295539 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11254: 0099cfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11255: 005ac0fd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11255: 005ac12d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11256: 009f6680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11257: 00567e79 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11257: 00567ea9 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11258: 009f6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11259: 009f8412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11260: 009a7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11261: 009a48d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11262: 009a83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11263: 0054aa5d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11263: 0054aa8d 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11264: 009f667e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11265: 009f8120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11266: 009a290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11267: 0042760d 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11268: 00489ea1 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11269: 008e0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11270: 00489efd 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11271: 009f5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11272: 002c0ad5 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11273: 009f6964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11274: 00322699 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11275: 006422bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 11276: 00647c39 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11275: 006422e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11276: 00647c5d 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11277: 009f7ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11278: 00412cdd 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11279: 009f6702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ - 11280: 00799af8 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ + 11280: 00799b18 4 OBJECT GLOBAL DEFAULT 14 bfd_mips_num_builtin_opcodes │ │ │ │ 11281: 0099ed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11282: 009b1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11283: 0062cf55 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11283: 0062cf79 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11284: 009a3e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11285: 009f6dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11286: 00284699 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11287: 009f650c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11288: 009f7768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11289: 006181ed 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11290: 007f90d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11289: 0061821d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11290: 007f90f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11291: 009f7c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11292: 009f85be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11293: 00562361 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11293: 00562391 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11294: 003f5a0d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11295: 0059002d 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11295: 0059005d 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11296: 009f6458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11297: 005d3f05 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11297: 005d3f35 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11298: 0099d958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11299: 009a9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11300: 00564609 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11301: 00651bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11302: 0058cebd 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11300: 00564639 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11301: 00651c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11302: 0058ceed 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11303: 009f6e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11304: 0061bd39 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11305: 00641cbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11304: 0061bd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11305: 00641ce1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11306: 00262af9 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11307: 006ad0f9 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11308: 0066a549 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11307: 006ad119 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11308: 0066a56d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11309: 004186f5 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11310: 0061fc4d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11310: 0061fc71 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11311: 0025e155 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11312: 002f2421 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11313: 007f7420 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11313: 007f7440 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11314: 0037722d 244 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ 11315: 004a1dbd 40 FUNC GLOBAL DEFAULT 12 helper_mtc0_maari │ │ │ │ - 11316: 00553d6d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11316: 00553d9d 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11317: 0099c458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11318: 0034e3ad 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11319: 0042aa51 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11320: 009a8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11321: 0055e0b5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11322: 0065f18d 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11321: 0055e0e5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11322: 0065f1b1 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11323: 0090eee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_b │ │ │ │ 11324: 0090ed58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_d │ │ │ │ 11325: 009b1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11326: 009f5f01 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11327: 0061bd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11328: 00645095 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11327: 0061bda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11328: 006450b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11329: 009a15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11330: 009b1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11331: 00584a99 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11331: 00584ac9 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11332: 004ab0e1 58 FUNC GLOBAL DEFAULT 12 helper_mulsa_w_ph │ │ │ │ 11333: 0090ee60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_h │ │ │ │ 11334: 009b27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11335: 009f5f26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11336: 0099d07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11337: 00433cfd 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11338: 004163d9 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11339: 0061812d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11340: 006a0c29 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11341: 0052dc61 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11342: 0062301d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11339: 0061815d 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11340: 006a0c49 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11341: 0052dc91 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11342: 00623041 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11343: 009a9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11344: 009a42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11345: 004b7b25 168 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_af │ │ │ │ 11346: 009b014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11347: 002c0b71 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11348: 009f754a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11349: 009a662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11350: 006b4549 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11350: 006b4569 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11351: 008b9780 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11352: 0027dd29 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11353: 00282ea9 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11354: 009f676a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 11355: 0058bb61 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11355: 0058bb91 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11356: 0090eddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bneg_w │ │ │ │ - 11357: 0069fd29 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11357: 0069fd49 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11358: 009f7508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11359: 00263ded 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11360: 00644f51 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11360: 00644f75 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11361: 009b1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11362: 0099f264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11363: 00409281 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11364: 009f78fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11365: 006aa635 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11365: 006aa655 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11366: 009aa17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11367: 00699829 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11367: 00699849 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11368: 00438db1 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11369: 008edd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11370: 004bf581 1126 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_b │ │ │ │ 11371: 009f7b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11372: 009f8b7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11373: 009af314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11374: 004bfd45 392 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_d │ │ │ │ @@ -11390,262 +11390,262 @@ │ │ │ │ 11386: 009f80bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11387: 002576fd 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11388: 008fd034 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddh │ │ │ │ 11389: 0099f164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11390: 009f8aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11391: 009f6d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11392: 009f7104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11393: 0065ce41 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11393: 0065ce65 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11394: 003a2351 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11395: 0058425d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11395: 0058428d 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ 11396: 004bfc2d 280 FUNC GLOBAL DEFAULT 12 helper_msa_binsr_w │ │ │ │ - 11397: 00638231 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11397: 00638255 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11398: 008eb7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11399: 0047d995 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11400: 009f82dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11401: 002f4335 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11402: 008b2198 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11403: 0068e371 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11404: 005aa459 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11403: 0068e391 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11404: 005aa489 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11405: 008fd0b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddw │ │ │ │ 11406: 0048b3bd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11407: 003a39d1 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11408: 009f662c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11409: 008ee444 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11410: 0025e73d 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11411: 009f87a8 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11412: 009f837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11413: 005d0d81 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 11414: 005239f1 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ + 11413: 005d0db1 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11414: 00523a21 6 FUNC GLOBAL DEFAULT 12 mips_itu_get_tag_region │ │ │ │ 11415: 00492a75 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11416: 005298bd 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11417: 0067fbb1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11416: 005298ed 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11417: 0067fbd5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11418: 003f0b35 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11419: 0058ffb9 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11419: 0058ffe9 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11420: 009f644c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11421: 009a0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11422: 009a3e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11423: 009f7b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11424: 0055225d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11424: 0055228d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11425: 003ac18d 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11426: 003f67a9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11427: 00346291 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11428: 008b1e68 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11429: 009f6b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11430: 0046db79 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11431: 005556d9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11431: 00555709 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11432: 0099ae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11433: 003095b1 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11434: 008a6f68 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11435: 009f7ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11436: 009f753a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11437: 009a3a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11438: 003ac28d 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11439: 003f6231 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11440: 006bd4e5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11440: 006bd505 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11441: 0099edf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11442: 009f732c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11443: 009b1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11444: 009b029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11445: 00530e21 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11445: 00530e51 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11446: 009f7e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11447: 009f8114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11448: 009f6650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11449: 009f7ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11450: 00419005 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11451: 009f7338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11452: 003ac201 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11453: 003fc74d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11454: 0026caa5 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11455: 0048fc2d 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11456: 009b1bb0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11457: 00494945 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11458: 006ad01d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11458: 006ad03d 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11459: 0099f0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11460: 009f7a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11461: 009f8b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 11462: 009a5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11463: 003e929d 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11464: 0069ff01 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11465: 00607dc9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11464: 0069ff21 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11465: 00607df9 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11466: 009f7b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11467: 0049b125 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11468: 009b0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11469: 0054ad45 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11470: 0065abed 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11469: 0054ad75 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11470: 0065ac11 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11471: 009a7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ 11472: 009074b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_df │ │ │ │ 11473: 004b2975 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ueq │ │ │ │ - 11474: 006b6d31 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11474: 006b6d51 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11475: 009f683a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 11476: 009f62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11477: 0099de3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11478: 008b1c8c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11479: 003fd181 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11480: 009aa56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11481: 009f79ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11482: 00649a85 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11482: 00649aa9 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11483: 009aa9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11484: 009f7f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11485: 009b1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11486: 0063a759 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11486: 0063a77d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11487: 009f7288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11488: 009a5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11489: 009b032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11490: 006b04cd 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11490: 006b04ed 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11491: 009a088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 11492: 004ba221 144 FUNC GLOBAL DEFAULT 12 helper_psubusb │ │ │ │ - 11493: 006422f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 11494: 00636e2d 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11493: 0064231d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11494: 00636e51 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11495: 008e12cc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11496: 004ba341 120 FUNC GLOBAL DEFAULT 12 helper_psubush │ │ │ │ 11497: 0040997d 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11498: 009f7432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11499: 009f5f5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11500: 0067d5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11500: 0067d5e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11501: 0099df5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11502: 002663ed 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11503: 004867f9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11504: 0043e3b9 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11505: 009a0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11506: 0099d748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11507: 009f8100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11508: 0099dc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11509: 003de3b5 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11510: 0048a625 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11511: 00553081 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11511: 005530b1 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11512: 009f81f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11513: 009a41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11514: 0099caa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11515: 002f30f5 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 11516: 009f8ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 11517: 0035a1d5 92 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 11518: 009f6e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 11519: 0099d04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11520: 0099c690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11521: 008f3cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_ph │ │ │ │ - 11522: 00509c49 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ + 11522: 00509c79 10 FUNC GLOBAL DEFAULT 12 gen_op_addr_add │ │ │ │ 11523: 004b7c85 192 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_eq │ │ │ │ 11524: 0025b3e1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11525: 009b0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11526: 00494b85 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11527: 0099db28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11528: 006bb32d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11528: 006bb34d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11529: 009a9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11530: 009f6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11531: 007bd464 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11531: 007bd484 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11532: 009a09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11533: 0025eca5 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11534: 0047e7a1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11535: 0099a34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11536: 0099c960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11537: 009a6d38 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11538: 005501a5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11538: 005501d5 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11539: 00908be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_b │ │ │ │ 11540: 009f706a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11541: 006a800d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11541: 006a802d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 11542: 009a6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11543: 00908a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_d │ │ │ │ 11544: 009f7894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11545: 002625f9 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11546: 008b2b04 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11547: 009a4fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11548: 009f8012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11549: 00908b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_h │ │ │ │ 11550: 009ab2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11551: 007de588 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11551: 007de5a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11552: 009f8244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11553: 00349159 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11554: 0046fa59 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11555: 0066be55 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11555: 0066be79 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11556: 009f7b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11557: 007de580 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11557: 007de5a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 11558: 008f3bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_shra_r_qb │ │ │ │ - 11559: 00664dc9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11559: 00664ded 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11560: 0046dc5d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11561: 004a0a31 152 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpeconf0 │ │ │ │ 11562: 009a5028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11563: 00438e01 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11564: 003c4fed 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11565: 009f6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11566: 005a0d8d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11566: 005a0dbd 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11567: 009f7c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11568: 009aa12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11569: 00908adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srar_w │ │ │ │ 11570: 009f7584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 11571: 009a3998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11572: 0043d801 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11573: 009f5c90 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11574: 006274a5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11574: 006274c9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11575: 0049fadd 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11576: 002bcca1 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11577: 009b2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11578: 009076c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_s_df │ │ │ │ 11579: 009f7a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11580: 009f7902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11581: 00568b5d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11581: 00568b8d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11582: 003ea6c1 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11583: 00687e79 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11583: 00687e99 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 11584: 004b1f09 188 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_d │ │ │ │ 11585: 009acbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11586: 009a100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11587: 0058c1f5 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11588: 006486e1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11587: 0058c225 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11588: 00648705 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11589: 009f72c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11590: 009f6cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11591: 0099eca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11592: 005a7621 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11592: 005a7651 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11593: 009f71be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11594: 009f6476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11595: 009ab964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11596: 009f688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 11597: 006238bd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11597: 006238e1 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11598: 00266ccd 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11599: 005a9cc1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11599: 005a9cf1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11600: 009f637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11601: 0048a295 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11602: 009f60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11603: 009aa8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11604: 0022c925 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11605: 005bb2fd 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11605: 005bb32d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11606: 0099e9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ - 11607: 00514509 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ + 11607: 00514539 28 FUNC GLOBAL DEFAULT 12 helper_muls │ │ │ │ 11608: 009b1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11609: 00622cb5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11609: 00622cd9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11610: 004b1fc5 186 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_s │ │ │ │ 11611: 009ad730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11612: 009a4f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11613: 004ad959 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_d │ │ │ │ 11614: 0099d9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11615: 006468e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11616: 00629c69 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11615: 00646909 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11616: 00629c8d 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11617: 009f5871 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11618: 009f76ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11619: 009aed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11620: 00542745 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11620: 00542775 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11621: 009f7dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 11622: 004abcb9 86 FUNC GLOBAL DEFAULT 12 helper_cmpu_eq_qb │ │ │ │ - 11623: 006ba69d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11623: 006ba6bd 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11624: 009ad500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11625: 009a9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11626: 009f6cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11627: 008eee10 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11628: 003220d1 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11629: 006335b9 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11629: 006335dd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11630: 008d18a0 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11631: 00621d0d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11631: 00621d31 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11632: 004ada3d 228 FUNC GLOBAL DEFAULT 12 helper_float_round_l_s │ │ │ │ 11633: 009f73ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11634: 009f7310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11635: 008e1120 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11636: 008e1180 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11637: 008e1190 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11638: 0048a0d1 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11639: 0049b0bd 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11640: 005645e5 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11640: 00564615 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11641: 004ac6d5 32 FUNC GLOBAL DEFAULT 12 mips_exception_name │ │ │ │ 11642: 008fd97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklbh │ │ │ │ 11643: 009a2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11644: 008f3794 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phl │ │ │ │ 11645: 009f6a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11646: 009f771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11647: 009adc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ @@ -11653,284 +11653,284 @@ │ │ │ │ 11649: 008f3818 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleq_s_w_phr │ │ │ │ 11650: 009a40c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11651: 0040946d 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11652: 009f67b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11653: 008f8ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_ebase │ │ │ │ 11654: 009a63d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11655: 008ef2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11656: 006bc785 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11657: 006ba3fd 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11658: 0061ac59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11659: 0053cde1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11660: 0068495d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11661: 00624729 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11656: 006bc7a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11657: 006ba41d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11658: 0061ac89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11659: 0053ce11 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11660: 00684981 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11661: 0062474d 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11662: 0099d13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11663: 009f73d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11664: 005a0f1d 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11664: 005a0f4d 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11665: 009f6462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11666: 00625d51 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11667: 005f14d1 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11668: 00644235 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11666: 00625d75 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11667: 005f1501 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11668: 00644259 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11669: 0099cefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11670: 009a0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11671: 006ab961 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11671: 006ab981 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11672: 0025b4a1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11673: 0099c9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11674: 009f67d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11675: 002671ed 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11676: 0033cde5 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11677: 009f80ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11678: 008a9c38 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11679: 002c3711 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11680: 009f611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11681: 009f7d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11682: 009f5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11683: 0099db58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 11684: 006910f5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11684: 00691115 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11685: 009af784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11686: 009f84c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11687: 0099be78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11688: 0033953d 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 11689: 009f6632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 11690: 009f76b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11691: 006c3065 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11691: 006c3085 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11692: 009ac490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11693: 008e8e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11694: 0099ec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11695: 009aafcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11696: 008b19e8 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 11697: 0065ac41 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11697: 0065ac65 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ 11698: 004baefd 124 FUNC GLOBAL DEFAULT 12 helper_psrah │ │ │ │ - 11699: 006079e9 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11699: 00607a19 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11700: 0099f460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11701: 009f682a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11702: 0079bfe0 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11703: 00568ca5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11702: 0079c000 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11703: 00568cd5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 11704: 003f04fd 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 11705: 009f7d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11706: 0080b07c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11707: 0063ea35 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11706: 0080b09c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11707: 0063ea59 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11708: 009f684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11709: 009b2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11710: 0055a731 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11710: 0055a761 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11711: 009f6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11712: 009a9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11713: 002c9a61 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ 11714: 004bade9 20 FUNC GLOBAL DEFAULT 12 helper_psraw │ │ │ │ - 11715: 0065a879 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11715: 0065a89d 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11716: 0034015d 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11717: 0048c395 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11718: 009b19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11719: 006433dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11719: 00643401 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11720: 0041b58d 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11721: 009a230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11722: 0054e7c5 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11722: 0054e7f5 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11723: 009f70cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11724: 009f7a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 11725: 00661c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11725: 00661c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11726: 00412805 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11727: 009ed808 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11728: 009f616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11729: 00480201 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11730: 009f7d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11731: 003c4765 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11732: 009f7bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11733: 009f812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11734: 009afc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11735: 0058cf2d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11735: 0058cf5d 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11736: 009f6ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11737: 009a010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11738: 009f76ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11739: 0063835d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11739: 00638381 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11740: 009aa01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11741: 009b2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11742: 0047d759 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11743: 005a2df1 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11743: 005a2e21 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11744: 009b0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11745: 0022ca59 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ - 11746: 00636465 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11746: 00636489 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11747: 0046f9b1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11748: 009f5ebd 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 11749: 006bc891 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11749: 006bc8b1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11750: 0099d768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11751: 009b1c30 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11752: 009a5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11753: 009f703c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11754: 00682e39 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11754: 00682e5d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11755: 009f6e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11756: 004a154d 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwsize │ │ │ │ 11757: 008afa28 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11758: 009a47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11759: 009a5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11760: 0043d9b9 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11761: 0085a89c 64 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ 11762: 004b2f9d 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ule │ │ │ │ - 11763: 0069cbe1 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11763: 0069cc01 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11764: 002fc2b1 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 11765: 0063e381 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11765: 0063e3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11766: 009f657c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11767: 009aa37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11768: 00901af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_d │ │ │ │ 11769: 009f8164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11770: 00659eb9 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11770: 00659edd 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11771: 00462e55 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11772: 009f6fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11773: 00465a39 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11774: 009f6782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11775: 009ae2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11776: 009f6ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11777: 0040e82d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11778: 009f7754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11779: 00313125 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11780: 0061b2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11780: 0061b319 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11781: 00405a21 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11782: 009a8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11783: 0060479d 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11783: 006047cd 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11784: 009f606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11785: 004b2c89 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ult │ │ │ │ 11786: 0049ca5d 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11787: 009a135c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11788: 009f7b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11789: 009a9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11790: 008f6260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_wired │ │ │ │ 11791: 00403535 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11792: 009f7fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11793: 009a23fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11794: 00900550 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_w_s │ │ │ │ 11795: 003f8b71 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11796: 009f5f66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11797: 00602871 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11797: 006028a1 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11798: 009f791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11799: 009f6f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11800: 009f795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11801: 009abb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11802: 009afbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11803: 0069d269 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11803: 0069d289 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11804: 009f78ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11805: 008edd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11806: 006a066d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11806: 006a068d 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11807: 0029ddb9 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11808: 0025afe1 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11809: 009b1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11810: 009f7a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11811: 009f7ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11812: 009f5f4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11813: 009f61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11814: 002c8c25 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11815: 0033fba1 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11816: 009a5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11817: 003ee729 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 11818: 009f7a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 11819: 0065f7a1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11820: 0069cc8d 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 11821: 00641905 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11819: 0065f7c5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11820: 0069ccad 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11821: 00641929 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11822: 009f679e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11823: 003b23c1 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11824: 009f6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11825: 009f6bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11826: 0046f61d 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11827: 0067c199 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11827: 0067c1bd 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11828: 009a9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11829: 004b7f8d 188 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_le │ │ │ │ 11830: 0047e475 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11831: 003c8f7d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11832: 00264485 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11833: 0099de1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11834: 0054ad05 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11835: 0064033d 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11834: 0054ad35 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11835: 00640361 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 11836: 009f642c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 11837: 0053db99 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 11837: 0053dbc9 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 11838: 00451731 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 11839: 009ac8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 11840: 009a8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 11841: 008eb870 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 11842: 009a85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 11843: 0047e8f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 11844: 00416ed5 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 11845: 0059b351 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 11846: 0063d379 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 11845: 0059b381 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 11846: 0063d39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 11847: 0099fad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 11848: 00264d81 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 11849: 005a30e9 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 11849: 005a3119 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 11850: 009f8298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 11851: 009ae4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 11852: 0066aba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 11852: 0066abcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 11853: 009f7a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 11854: 008ee4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 11855: 00273f85 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 11856: 00677ef5 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 11856: 00677f19 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 11857: 009a96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 11858: 004b7e11 180 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_lt │ │ │ │ 11859: 009a2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 11860: 009b0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 11861: 0047e89d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 11862: 00412dd1 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 11863: 0062de4d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 11863: 0062de71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 11864: 009f76f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 11865: 009a3ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 11866: 002baad9 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 11867: 00412bc1 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 11868: 009f7018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 11869: 009f7706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 11870: 009a4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 11871: 009a4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 11872: 0099f714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 11873: 009f74b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 11874: 0099c39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 11875: 009f6f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 11876: 009f79d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 11877: 00419185 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 11878: 00661e89 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 11879: 006a022d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 11878: 00661ead 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 11879: 006a024d 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 11880: 009f8b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 11881: 00638411 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 11881: 00638435 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 11882: 009af6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 11883: 0027dd19 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 11884: 0046f839 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 11885: 009a1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 11886: 009f8098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 11887: 003001a9 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 11888: 009ad790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 11889: 0028cf3d 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 11890: 0099d0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 11891: 00450f29 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 11892: 009f7864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 11893: 009f8ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 11894: 0033f3cd 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 11895: 009f6994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 11896: 00557209 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 11896: 00557239 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 11897: 009af954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 11898: 009aa42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ 11899: 004aedc5 206 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_d │ │ │ │ - 11900: 006bb719 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 11900: 006bb739 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 11901: 003c123d 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 11902: 00581ca9 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 11902: 00581cd9 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 11903: 0025b089 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 11904: 008f5aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcbind │ │ │ │ 11905: 0041682d 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 11906: 00556e75 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 11906: 00556ea5 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 11907: 009f5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 11908: 003f128d 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 11909: 004acb49 624 FUNC GLOBAL DEFAULT 12 helper_ctc1 │ │ │ │ 11910: 00295af9 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 11911: 006ab759 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 11912: 0061aa3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 11911: 006ab779 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 11912: 0061aa6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 11913: 009a029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 11914: 0099c178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 11915: 009a234c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 11916: 00262925 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 11917: 009ab854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 11918: 0065f411 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 11918: 0065f435 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 11919: 009a16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 11920: 004aee95 198 FUNC GLOBAL DEFAULT 12 helper_float_trunc_2008_l_s │ │ │ │ 11921: 009a4dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 11922: 009a6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 11923: 00462ebd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 11924: 009ab914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 11925: 00697909 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 11925: 00697929 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 11926: 009f786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 11927: 00248c99 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 11928: 004b886d 200 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_ne │ │ │ │ 11929: 009f5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 11930: 0099dbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 11931: 004aadf9 122 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_ph │ │ │ │ 11932: 009f78c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ @@ -11939,83 +11939,83 @@ │ │ │ │ 11935: 00463e5d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 11936: 0031a6d9 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 11937: 008b1b28 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 11938: 009b20a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 11939: 009f7e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ 11940: 004b7565 330 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_nge │ │ │ │ 11941: 008fd874 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklhw │ │ │ │ - 11942: 006aa0d5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 11942: 006aa0f5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 11943: 009b0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 11944: 009a2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 11945: 009f5f43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 11946: 0026d895 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ 11947: 004b7101 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngl │ │ │ │ - 11948: 0064569d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 11948: 006456c1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 11949: 009f7088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 11950: 009f691e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 11951: 009f74bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 11952: 00432971 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 11953: 0064312d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 11954: 0068f955 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 11953: 00643151 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 11954: 0068f975 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 11955: 00373011 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 11956: 009f7a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 11957: 004b79cd 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ngt │ │ │ │ 11958: 0099cddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 11959: 00643509 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 11959: 0064352d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 11960: 009f63bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 11961: 0061cf2d 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 11962: 005540f1 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 11961: 0061cf51 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 11962: 00554121 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 11963: 0099f224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 11964: 003ca6d1 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 11965: 009a0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 11966: 0069e8cd 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 11967: 005a0b05 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 11966: 0069e8ed 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 11967: 005a0b35 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 11968: 00454d45 176 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 11969: 00469c99 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 11970: 009f6fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 11971: 009f6576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 11972: 009f7876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 11973: 006ae05d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 11973: 006ae07d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 11974: 00859538 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 11975: 009a88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 11976: 0046d231 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 11977: 003691e1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 11978: 009adf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 11979: 00651405 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 11979: 00651429 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 11980: 009f623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 11981: 009a7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ 11982: 004b870d 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_or │ │ │ │ - 11983: 00532979 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 11983: 005329a9 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 11984: 009f7170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 11985: 009b20d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 11986: 0099bdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 11987: 009a4948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 11988: 0063a67d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 11988: 0063a6a1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 11989: 0025f3f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 11990: 008fa880 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinvf │ │ │ │ 11991: 0046208d 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 11992: 00667ed9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 11992: 00667efd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ 11993: 004a09a1 144 FUNC GLOBAL DEFAULT 12 helper_mftc0_vpecontrol │ │ │ │ - 11994: 00628899 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 11995: 0063e4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 11994: 006288bd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 11995: 0063e4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 11996: 009f7042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 11997: 0066e245 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 11997: 0066e269 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 11998: 0041f3f1 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 11999: 009aaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12000: 009f6d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12001: 009f61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12002: 0029f3dd 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12003: 00627f55 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12003: 00627f79 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12004: 003031cd 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 12005: 009a3a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12006: 009aa3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12007: 009f8462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12008: 009a163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12009: 00348b21 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12010: 00551a25 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12010: 00551a55 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12011: 009f7cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12012: 003ea649 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12013: 00296fa5 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12014: 0099cf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12015: 003f3d65 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12016: 002aaa1d 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12017: 009f6e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -12025,200 +12025,200 @@ │ │ │ │ 12021: 00422a5d 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12022: 008f04c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12023: 002bac41 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12024: 009ac620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12025: 009f6734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12026: 0025b131 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12027: 00260821 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12028: 00616e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12029: 00662d29 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12028: 00616eb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12029: 00662d4d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12030: 009b13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12031: 009a4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12032: 009f6c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12033: 006b9cf9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12033: 006b9d19 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12034: 008d37b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12035: 00607e21 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12035: 00607e51 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12036: 009f81f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12037: 0062c6b1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12037: 0062c6d5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12038: 00417785 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12039: 005c7785 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12039: 005c77b5 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12040: 00258231 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12041: 009a52e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12042: 009ad510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12043: 0069dc59 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12043: 0069dc79 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12044: 009f72c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12045: 0068cf11 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12046: 0066457d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12045: 0068cf31 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12046: 006645a1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12047: 004415ed 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12048: 009f7be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12049: 008f7574 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_eq │ │ │ │ 12050: 009f818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12051: 009f6ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12052: 003b9b85 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12053: 00561fb9 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12054: 00687c31 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12055: 0061ba69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12056: 00584a6d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12053: 00561fe9 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12054: 00687c51 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12055: 0061ba99 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12056: 00584a9d 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12057: 00497b3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12058: 0099d9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12059: 003ea591 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12060: 0046fb25 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12061: 00666665 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12061: 00666689 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12062: 00497f1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12063: 009f717c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12064: 009f5c8a 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12065: 0099d798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12066: 004d2a3d 384 FUNC GLOBAL DEFAULT 12 helper_msa_bclri_df │ │ │ │ 12067: 008eee94 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12068: 009f7ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12069: 009ae890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12070: 009f7906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12071: 0090fe5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_ps │ │ │ │ 12072: 009b2188 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12073: 009f79e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12074: 0066340d 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12074: 00663431 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12075: 009f6d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12076: 0043354d 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12077: 0061e07d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12078: 00564f65 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12079: 005a1ad5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12077: 0061e0a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12078: 00564f95 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12079: 005a1b05 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12080: 00259291 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12081: 002fc1d9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12082: 006ad151 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12082: 006ad171 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12083: 009f82ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12084: 009f7bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12085: 009f6ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12086: 003482e1 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12087: 006724cd 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12087: 006724f1 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 12088: 009f730a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 12089: 005819b1 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12090: 006271a9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12089: 005819e1 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12090: 006271cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12091: 009abeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12092: 009b056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12093: 009a93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12094: 00553121 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12095: 006965a5 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12094: 00553151 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12095: 006965c5 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12096: 009a273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12097: 0029937d 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12098: 0047d8c5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12099: 009f5f49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12100: 003e1251 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ - 12101: 00803788 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ + 12101: 008037a8 96 OBJECT GLOBAL DEFAULT 14 regnames │ │ │ │ 12102: 009f72ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12103: 009f7ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12104: 008ef338 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12105: 0046e75d 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12106: 009f603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12107: 00605481 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12107: 006054b1 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12108: 009f7ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12109: 009aaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12110: 002a2251 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12111: 009f8b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12112: 005a5741 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12112: 005a5771 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12113: 009ae850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12114: 009a3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12115: 0046d339 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12116: 009f6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12117: 0046a509 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12118: 0022bc65 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12119: 003094b5 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12120: 0041dcdd 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12121: 0048112d 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12122: 0039fd71 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ - 12123: 00509e75 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ + 12123: 00509ea5 252 FUNC GLOBAL DEFAULT 12 gen_lx │ │ │ │ 12124: 009a264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12125: 00673c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12126: 0058f29d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12125: 00673cb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12126: 0058f2cd 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12127: 009f6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12128: 009af744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12129: 009f8030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12130: 003d524d 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12131: 0034f96d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12132: 009f61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12133: 006b6b9d 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12134: 005a5805 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12133: 006b6bbd 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12134: 005a5835 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12135: 00307689 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 12136: 004c80d9 666 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_b │ │ │ │ 12137: 009aa63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 12138: 004c857d 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_d │ │ │ │ 12139: 009ae710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12140: 009f7f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12141: 009a85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12142: 004c8375 334 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_h │ │ │ │ 12143: 009a4448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12144: 00298a31 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12145: 0034f7c9 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12146: 0047de8d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12147: 009f722a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12148: 002f2a3d 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12149: 0069d519 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12149: 0069d539 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12150: 009f847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12151: 009f810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12152: 00259591 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12153: 009f85dc 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12154: 009f7144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12155: 009b197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12156: 008b1dcc 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12157: 0024992d 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12158: 005aa1dd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12158: 005aa20d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12159: 009aeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12160: 009f8352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12161: 004c84c5 182 FUNC GLOBAL DEFAULT 12 helper_msa_max_s_w │ │ │ │ 12162: 009ab33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12163: 009f5f13 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12164: 00568b25 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12165: 0061ab2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12164: 00568b55 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12165: 0061ab5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12166: 009f830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12167: 009a7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12168: 008b328c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12169: 008f02b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12170: 004753b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12171: 00636321 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12171: 00636345 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12172: 009a69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12173: 0059b419 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12173: 0059b449 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12174: 009f81d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12175: 004afd5d 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_d │ │ │ │ 12176: 0025f421 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12177: 004c8f7d 666 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_b │ │ │ │ 12178: 004c9421 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_d │ │ │ │ 12179: 002b5a39 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12180: 0090c49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_b │ │ │ │ 12181: 004191cd 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12182: 0090c310 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_d │ │ │ │ 12183: 004c9219 336 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_h │ │ │ │ 12184: 009a3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12185: 0056846d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12185: 0056849d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12186: 009af624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12187: 0049ffc1 128 FUNC GLOBAL DEFAULT 12 cpu_mips_get_random │ │ │ │ 12188: 009ad610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12189: 0090c418 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_h │ │ │ │ 12190: 009f75ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12191: 0063dfdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12191: 0063e001 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12192: 0025cbf1 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12193: 009f8596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12194: 003a1459 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12195: 0036c16d 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12196: 003416a9 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12197: 0062cbb1 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12197: 0062cbd5 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12198: 0042af29 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12199: 0065d039 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12199: 0065d05d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12200: 004afe19 184 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_s │ │ │ │ 12201: 0099fc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 12202: 0064f2ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12203: 00643761 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12202: 0064f311 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12203: 00643785 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12204: 004bae7d 128 FUNC GLOBAL DEFAULT 12 helper_psrlh │ │ │ │ 12205: 00403821 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12206: 009b13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12207: 00310c49 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12208: 006ad815 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12208: 006ad835 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12209: 009f6a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12210: 004c9369 184 FUNC GLOBAL DEFAULT 12 helper_msa_min_s_w │ │ │ │ 12211: 009f6eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12212: 009f628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12213: 006b4e35 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12213: 006b4e55 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12214: 009af474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12215: 009a4758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12216: 0099d708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12217: 009f5ecc 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12218: 0090c394 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_s_w │ │ │ │ 12219: 009b07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12220: 00239175 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ @@ -12227,58 +12227,58 @@ │ │ │ │ 12223: 009abf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12224: 009f6d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12225: 009a4158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12226: 009f651c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12227: 009af134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12228: 009f75c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ 12229: 004badd1 24 FUNC GLOBAL DEFAULT 12 helper_psrlw │ │ │ │ - 12230: 00618e2d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12230: 00618e5d 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 12231: 0090be6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_b │ │ │ │ - 12232: 006971d1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12232: 006971f1 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12233: 009ad8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12234: 0054ad0d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12234: 0054ad3d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12235: 009f6c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12236: 0090bce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_d │ │ │ │ 12237: 009f5f2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12238: 009a103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12239: 009a21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12240: 0048a24d 56 FUNC GLOBAL DEFAULT 12 queue_tb_flush │ │ │ │ 12241: 0090bde8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_h │ │ │ │ 12242: 0099c640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12243: 009f6ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12244: 009f77e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12245: 002653b9 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12246: 003a5141 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12247: 006af1b5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12248: 0063e3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12247: 006af1d5 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12248: 0063e41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12249: 009a46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12250: 009a6494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12251: 009f82d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12252: 009f679c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12253: 009a4bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12254: 009f856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12255: 009f7944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12256: 009f879c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12257: 00476b89 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12258: 005a0751 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12258: 005a0781 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 12259: 009f70f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 12260: 0090bd64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_s_w │ │ │ │ - 12261: 0061c315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12262: 00624e8d 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12261: 0061c345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12262: 00624eb1 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12263: 009f7b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12264: 009f7154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12265: 0058497d 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12265: 005849ad 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12266: 009a14bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12267: 005c90a5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12267: 005c90d5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12268: 009b1e24 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12269: 008f7b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_nge │ │ │ │ 12270: 004d9fc1 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsun_df │ │ │ │ 12271: 008f6158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pwfield │ │ │ │ 12272: 008f3500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulq_s_w │ │ │ │ - 12273: 00567d91 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12273: 00567dc1 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12274: 004b7bcd 184 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_d_un │ │ │ │ 12275: 009ac4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12276: 0046f019 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12277: 009f73e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12278: 009018e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_d │ │ │ │ 12279: 009f617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12280: 0046b489 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ @@ -12290,130 +12290,130 @@ │ │ │ │ 12286: 00339dad 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12287: 009f8474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12288: 009b0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12289: 004c6add 124 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_d │ │ │ │ 12290: 009f7454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12291: 009f762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ 12292: 004a1c6d 30 FUNC GLOBAL DEFAULT 12 helper_mtc0_config0 │ │ │ │ - 12293: 006208fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12293: 00620921 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12294: 004a1c8d 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_config2 │ │ │ │ 12295: 004c6895 380 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_h │ │ │ │ 12296: 004abee9 226 FUNC GLOBAL DEFAULT 12 helper_extr_w │ │ │ │ 12297: 009f7e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ 12298: 004a1ca5 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_config3 │ │ │ │ 12299: 008f8780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tchalt │ │ │ │ - 12300: 0057f601 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12300: 0057f631 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ 12301: 008f7c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ngt │ │ │ │ 12302: 004a1ccd 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_config4 │ │ │ │ - 12303: 006a38c9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12303: 006a38e9 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12304: 004a1ce9 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_config5 │ │ │ │ 12305: 009f832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12306: 003bbad1 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12307: 00900340 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_w_s │ │ │ │ 12308: 009f6572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12309: 00287361 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12310: 0099fd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12311: 009f757e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12312: 006ab601 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12312: 006ab621 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12313: 008f5e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_context │ │ │ │ 12314: 00493a35 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12315: 009f7b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12316: 00678411 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 12317: 0054e9cd 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12316: 00678435 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12317: 0054e9fd 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12318: 009a2d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12319: 009f61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12320: 006b6785 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12320: 006b67a5 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12321: 009f726a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12322: 009f6c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12323: 003fba01 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12324: 00607c91 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12324: 00607cc1 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12325: 009f7786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12326: 006adc85 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12326: 006adca5 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12327: 004c6a11 204 FUNC GLOBAL DEFAULT 12 helper_msa_div_u_w │ │ │ │ 12328: 009a96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12329: 00632b4d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12329: 00632b71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12330: 0024cf85 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12331: 009aaf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12332: 0090619c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsun_df │ │ │ │ 12333: 0099afc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12334: 009f8410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12335: 009f8158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12336: 009a4568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12337: 0064c781 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12338: 006af565 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12337: 0064c7a5 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12338: 006af585 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12339: 0090c8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_b │ │ │ │ 12340: 0099b168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12341: 00575c15 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12341: 00575c45 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12342: 009ac930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12343: 0090c730 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_d │ │ │ │ 12344: 004a0d89 184 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcbind │ │ │ │ 12345: 009f7752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12346: 0026a721 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12347: 00630411 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12348: 006a6605 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12347: 00630435 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12348: 006a6625 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12349: 00468175 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12350: 003f25e5 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12351: 00688921 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12351: 00688941 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12352: 0090c838 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_h │ │ │ │ 12353: 009f8258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12354: 0061b325 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12354: 0061b355 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 12355: 004a22a1 164 FUNC GLOBAL DEFAULT 12 helper_mftdsp │ │ │ │ - 12356: 0061c1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12356: 0061c1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 12357: 00265435 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12358: 0099cab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12359: 0090aad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_d │ │ │ │ 12360: 003468bd 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12361: 009f5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12362: 00675f15 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12362: 00675f39 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12363: 0099ec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12364: 0049d195 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12365: 006554e5 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12365: 00655509 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12366: 009f63e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12367: 009a0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12368: 009abc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12369: 00699f19 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12369: 00699f39 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12370: 0090abdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_h │ │ │ │ - 12371: 0052bfc9 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12371: 0052bff9 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12372: 009f8b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12373: 0055a4d1 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12373: 0055a501 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12374: 009f813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12375: 009f6fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12376: 003f4bf9 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12377: 00672f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12377: 00672f31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12378: 0037d799 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12379: 0090c7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_div_u_w │ │ │ │ - 12380: 006aab01 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12380: 006aab21 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12381: 009a45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12382: 0063945d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12382: 00639481 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12383: 009f8018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12384: 00911c58 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12385: 009b0a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12386: 006436e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12386: 0064370d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12387: 0025f411 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12388: 0068d0e1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12388: 0068d101 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12389: 009f7846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12390: 009f62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12391: 009f69e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12392: 009f6e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 12393: 0053e391 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12393: 0053e3c1 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12394: 0090ab58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_s_w │ │ │ │ 12395: 004b6dc9 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_seq │ │ │ │ 12396: 008b2b1c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12397: 009af874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12398: 0047b091 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12399: 00420705 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12400: 00670975 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12400: 00670999 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12401: 009f7c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12402: 008f7ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_le │ │ │ │ 12403: 0037d19d 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 12404: 006ad351 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12405: 0067142d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12404: 006ad371 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12405: 00671451 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12406: 0043d9d1 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12407: 0099f6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12408: 00608e65 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12408: 00608e95 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12409: 009a236c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12410: 003585d5 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12411: 0099af38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12412: 009f7028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12413: 009f5f0a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12414: 0048a285 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12415: 0099e19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12427,596 +12427,596 @@ │ │ │ │ 12423: 0099fec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12424: 009f83be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12425: 009f71ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12426: 009a8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12427: 009f6b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12428: 004ab3b9 186 FUNC GLOBAL DEFAULT 12 helper_dpaqx_s_w_ph │ │ │ │ 12429: 009f7e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12430: 007bd664 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12430: 007bd684 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12431: 009d46b8 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12432: 008b1eb0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12433: 008fb774 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_eq │ │ │ │ 12434: 009f77c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12435: 009f850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12436: 004855a5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12437: 009a4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12438: 009f773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12439: 009f6510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12440: 0056ade1 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12441: 006887b1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12440: 0056ae11 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12441: 006887d1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12442: 009a0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12443: 00450f51 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 12444: 006709c9 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12444: 006709ed 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12445: 003b9965 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12446: 00484751 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ 12447: 0090175c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_d │ │ │ │ - 12448: 006291c1 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12449: 0069d935 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12448: 006291e5 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12449: 0069d955 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12450: 009a21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12451: 009f6d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12452: 00319edd 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12453: 00485e2d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12454: 009f658e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12455: 00678a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12455: 00678a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12456: 009f61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12457: 00635ea9 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12457: 00635ecd 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12458: 009b1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12459: 009001b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_w_s │ │ │ │ 12460: 009b0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12461: 006ad87d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12461: 006ad89d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12462: 008b28a0 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12463: 009a4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12464: 003f7445 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12465: 004967d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 12466: 002f42a9 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12467: 009b1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12468: 009a5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12469: 003a1a89 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12470: 006b4195 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12470: 006b41b5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12471: 009f8b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12472: 009a5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12473: 009f6bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12474: 0067da31 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12474: 0067da55 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12475: 008e0690 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12476: 005adaf9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12476: 005adb29 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12477: 002f3bf5 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12478: 009a094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12479: 006a1c99 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12479: 006a1cb9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12480: 00483a95 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12481: 003817dd 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12482: 009f8b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12483: 0064a859 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12484: 007bd268 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 12485: 006a02fd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12483: 0064a87d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12484: 007bd288 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12485: 006a031d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12486: 009af304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12487: 008b17b8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12488: 009f7cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12489: 008fa778 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwi │ │ │ │ 12490: 009f6c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12491: 0099b208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12492: 008b3234 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12493: 006870ad 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12493: 006870d1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12494: 009a5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12495: 005547a5 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12495: 005547d5 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12496: 008fa904 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbwr │ │ │ │ 12497: 009a5108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12498: 00635d89 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12498: 00635dad 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12499: 009f762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12500: 009f7d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12501: 0064b09d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12502: 00568ef5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12501: 0064b0c1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12502: 00568f25 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 12503: 008f2f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschedule │ │ │ │ - 12504: 00599f31 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12504: 00599f61 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12505: 004a3c8d 2588 FUNC GLOBAL DEFAULT 12 mips_cpu_do_interrupt │ │ │ │ 12506: 00469c51 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 12507: 00436b89 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12508: 006a06a9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12508: 006a06c9 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12509: 0025f419 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12510: 0047e971 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12511: 008ebea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12512: 009b2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12513: 009b0a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12514: 009f6c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12515: 009f88a8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12516: 00668751 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12516: 00668775 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12517: 009a02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12518: 002841e1 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12519: 009f792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12520: 009f601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12521: 009a4fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12522: 0061ac1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12522: 0061ac4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12523: 009f792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12524: 009f6454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12525: 0067d275 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12525: 0067d299 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12526: 003dd381 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12527: 009a156c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12528: 0099c32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12529: 0067d3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12530: 006bcc95 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12529: 0067d401 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12530: 006bccb5 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12531: 009f8344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12532: 0066d81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12532: 0066d841 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12533: 009f7848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12534: 009f7012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12535: 0058daf1 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12536: 00672419 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12537: 006959c9 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12535: 0058db21 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12536: 0067243d 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12537: 006959e9 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12538: 009f80f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12539: 009b273c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12540: 009f7e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 12541: 005a35a1 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12541: 005a35d1 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12542: 009ae660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12543: 009f73a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 12544: 009a73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12545: 00493961 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12546: 0046f769 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12547: 009ae210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12548: 00911c28 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12549: 009af124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12550: 0066f6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12550: 0066f6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12551: 009af644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12552: 008eb8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12553: 009f72b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12554: 009f7462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12555: 0069690d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12555: 0069692d 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12556: 004339c1 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 12557: 00514505 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ + 12557: 00514535 4 FUNC GLOBAL DEFAULT 12 decode_ext_txx9 │ │ │ │ 12558: 003f2b2d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12559: 009afe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12560: 0067c115 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12560: 0067c139 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12561: 009b193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12562: 0061a245 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12563: 005d8dc1 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12562: 0061a275 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12563: 005d8df1 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12564: 009a6bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12565: 0041ed19 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12566: 009a8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12567: 005a1be9 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12567: 005a1c19 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12568: 009a9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12569: 009a02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12570: 008ea3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12571: 0025e2b5 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12572: 009f857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12573: 0099d05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12574: 0069c02d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12574: 0069c04d 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12575: 0099b378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12576: 0048c3cd 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12577: 00489ff1 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12578: 00258171 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12579: 0084ffd8 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12580: 0067efb5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12580: 0067efd9 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12581: 009f70d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12582: 009f83e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12583: 0056ad65 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12583: 0056ad95 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12584: 009a5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12585: 009a2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12586: 009f6fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12587: 006387d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12587: 006387f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12588: 00431cc9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12589: 009a303c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12590: 009a6434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12591: 0025fc69 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12592: 009aaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12593: 009f702e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12594: 0054c661 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12594: 0054c691 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12595: 008ff4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_ps │ │ │ │ 12596: 00418689 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12597: 00673b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12597: 00673b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12598: 009f695e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12599: 008fda84 132 OBJECT GLOBAL DEFAULT 24 helper_info_punpcklwd │ │ │ │ 12600: 009b1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12601: 009f775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12602: 00598c25 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12602: 00598c55 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12603: 0040a271 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12604: 0040e08d 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12605: 0022c109 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12606: 009f81d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12607: 00681809 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12607: 0068182d 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12608: 009b19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12609: 009afd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12610: 004ec42d 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ - 12611: 0065b5fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12612: 00541139 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12610: 004ec45d 112 FUNC GLOBAL DEFAULT 12 helper_pmon │ │ │ │ + 12611: 0065b621 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12612: 00541169 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12613: 009f7b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12614: 009f7934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12615: 0043f3d9 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12616: 009015d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_d │ │ │ │ 12617: 009f7654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12618: 006bfbf9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12618: 006bfc19 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12619: 00412ddd 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12620: 006bc055 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12620: 006bc075 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12621: 009f7aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12622: 009f70a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12623: 006363e1 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12624: 005840cd 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12623: 00636405 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12624: 005840fd 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12625: 009f673a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ 12626: 004a1f71 74 FUNC GLOBAL DEFAULT 12 helper_mtc0_errctl │ │ │ │ - 12627: 0064fd29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12627: 0064fd4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12628: 00483a09 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12629: 0049a609 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 12630: 009f63dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12631: 009aafbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12632: 005a56dd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12632: 005a570d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12633: 009f644e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12634: 006680ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12634: 00668111 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12635: 00900028 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_l_s │ │ │ │ 12636: 0099f7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12637: 006bcea1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12637: 006bcec1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12638: 009f7ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12639: 009f7058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12640: 0046e0f5 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12641: 0057ec41 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12641: 0057ec71 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12642: 0049e5cd 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12643: 00378869 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 12644: 006b66f1 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12644: 006b6711 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12645: 0047a6d1 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12646: 00646a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12647: 006634d1 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12648: 00668321 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12646: 00646a35 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12647: 006634f5 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12648: 00668345 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12649: 008ea34c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12650: 009f8566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12651: 009a7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12652: 0099edb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12653: 00661a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12653: 00661aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12654: 00495869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12655: 0029f3c9 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12656: 009f7806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12657: 00486e4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12658: 006b2269 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12658: 006b2289 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12659: 0033df85 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12660: 009f7c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12661: 009b0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12662: 0099a8a8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12663: 009f84b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12664: 009f731a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12665: 00626759 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12665: 0062677d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12666: 009f8560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12667: 0063853d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12667: 00638561 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12668: 002c5a51 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12669: 0029b77d 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12670: 00628ee9 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12670: 00628f0d 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 12671: 009f8b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12672: 0025d1b5 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12673: 0048a04d 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12674: 0066a1cd 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12674: 0066a1f1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12675: 009b1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12676: 009f803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12677: 009b1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12678: 008f7154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_errctl │ │ │ │ 12679: 0099b764 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12680: 0061a67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12680: 0061a6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12681: 009f6474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 12682: 00537b39 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 12682: 00537b69 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 12683: 0099a4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12684: 009f83c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12685: 009f8276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12686: 0099e824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12687: 00646b01 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12687: 00646b25 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12688: 009a7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12689: 009f6a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12690: 008f788c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_sf │ │ │ │ 12691: 009f6f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12692: 006b38b5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12693: 0069d851 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12692: 006b38d5 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12693: 0069d871 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12694: 009a8ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12695: 009a209c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12696: 009a8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12697: 009f6ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12698: 002604e9 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12699: 009f859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12700: 004192c9 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12701: 008fbda4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_le │ │ │ │ 12702: 009f7e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12703: 0044f4ad 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12704: 009f6482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12705: 0053e509 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12705: 0053e539 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12706: 009f6b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12707: 0063cd25 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12707: 0063cd49 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12708: 002c0b21 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12709: 009b078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12710: 00484555 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12711: 009f82ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12712: 0029dd75 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12713: 006813c1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12713: 006813e5 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12714: 002990ed 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12715: 009a24cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12716: 009f6742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12717: 009f72a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12718: 009f7340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12719: 0067ccf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12720: 0067d329 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12721: 006ba595 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12719: 0067cd19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12720: 0067d34d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12721: 006ba5b5 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12722: 008fbc9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_lt │ │ │ │ 12723: 009f7d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12724: 009f7f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12725: 00549a21 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12725: 00549a51 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12726: 009adb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12727: 00274edd 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12728: 008f51e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_modsub │ │ │ │ 12729: 0099d360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12730: 009b2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12731: 009f7c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12732: 0047e1a5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12733: 0069475d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12733: 0069477d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12734: 00487159 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12735: 0025ba09 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12736: 0060f8a9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12737: 00655139 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12738: 0067bf2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12736: 0060f8d9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12737: 0065515d 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12738: 0067bf51 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12739: 0099f804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12740: 00576035 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12740: 00576065 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12741: 009f7e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12742: 009a91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12743: 00562a19 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12743: 00562a49 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12744: 009a7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12745: 008b16e8 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12746: 009a4a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12747: 002c8a89 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12748: 009f7926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12749: 009f733e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12750: 003193f5 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12751: 0061a8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12751: 0061a905 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12752: 003eb0a5 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12753: 0099d3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12754: 009f6bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12755: 009e6478 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 12756: 005df1e1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12756: 005df211 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12757: 0099d02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12758: 009f77bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12759: 009f79a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12760: 006ac5e1 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12760: 006ac601 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12761: 003d4d91 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12762: 009f7f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12763: 006461f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12763: 00646219 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12764: 004090f5 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12765: 009f68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12766: 0067940d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12767: 00635129 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12766: 00679431 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12767: 0063514d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12768: 009f66fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12769: 008ef4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12770: 00638a95 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12770: 00638ab9 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12771: 0029aeb9 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12772: 00483b05 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12773: 0043d185 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12774: 009f66e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12775: 009f68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12776: 00640ca5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12776: 00640cc9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12777: 009039e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshiu │ │ │ │ 12778: 0037f821 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12779: 003d8dd9 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12780: 009f7244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12781: 009f722e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12782: 0025d795 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12783: 00668d99 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12783: 00668dbd 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12784: 003aa5e9 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12785: 008eef18 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12786: 00499df1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12787: 009ad5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12788: 00643c21 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12788: 00643c45 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12789: 00495629 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12790: 0099d0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12791: 008ea2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12792: 0099b0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12793: 008f74f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_un │ │ │ │ 12794: 009f8350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12795: 009ad810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12796: 0099b218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12797: 009f74ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12798: 0054dcb9 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12798: 0054dce9 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12799: 009a9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12800: 00439761 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12801: 0054acfd 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12801: 0054ad2d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12802: 009f727e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12803: 0099e43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12804: 00351d4d 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12805: 00684f09 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12806: 006bc0d9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12805: 00684f2d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12806: 006bc0f9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12807: 00321d51 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12808: 00451289 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12809: 009f7c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12810: 0047d9d1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 12811: 004515cd 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12812: 009a3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12813: 006b43ad 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12814: 0055a3cd 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12815: 0069d2b9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12816: 00569409 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12813: 006b43cd 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12814: 0055a3fd 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12815: 0069d2d9 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12816: 00569439 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12817: 0099c438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12818: 00266ed5 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12819: 007de53c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 12820: 006b3551 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12819: 007de55c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12820: 006b3571 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12821: 003a5f61 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12822: 006361cd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12822: 006361f1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12823: 0099f064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12824: 003dfae5 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12825: 008b1d5c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12826: 006a0dbd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12826: 006a0ddd 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 12827: 004195dd 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 12828: 009a3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 12829: 009f7474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 12830: 009f6f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ 12831: 008f31e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_maar │ │ │ │ - 12832: 006516c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 12832: 006516e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 12833: 00268e65 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 12834: 0068de15 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 12834: 0068de35 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 12835: 004035d5 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 12836: 0030954d 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 12837: 003ca38d 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 12838: 005ad8dd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 12838: 005ad90d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 12839: 008afa64 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 12840: 0041663d 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 12841: 009f7b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 12842: 009f85ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 12843: 009f6b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 12844: 009ac780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 12845: 0049dfed 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 12846: 008b2a50 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 12847: 009f8b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 12848: 005a9c19 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 12848: 005a9c49 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 12849: 00415bfd 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 12850: 002bb115 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 12851: 009a6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 12852: 009f6fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 12853: 00680d15 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 12853: 00680d39 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 12854: 00491e0d 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 12855: 006465f1 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 12855: 00646615 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 12856: 008eff98 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 12857: 00249259 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 12858: 006b260d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 12858: 006b262d 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 12859: 009f6eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 12860: 009f6958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 12861: 009a0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 12862: 009a58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 12863: 009af7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 12864: 009a259c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 12865: 009f8482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 12866: 009f7c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 12867: 0064c021 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 12867: 0064c045 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 12868: 009f70f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 12869: 009f8ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 12870: 009aa96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 12871: 00611ea9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 12871: 00611ed9 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 12872: 00412b21 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ 12873: 008fbb10 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngle │ │ │ │ - 12874: 00602ec9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 12874: 00602ef9 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 12875: 009afe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 12876: 0064b901 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 12876: 0064b925 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 12877: 008b17f4 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 12878: 00663171 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 12878: 00663195 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 12879: 009b22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 12880: 00678e29 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 12881: 00553645 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 12880: 00678e4d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 12881: 00553675 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 12882: 009f69ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 12883: 0099b644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 12884: 00347e0d 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 12885: 0066a98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 12885: 0066a9b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ 12886: 00905224 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maddr_q_df │ │ │ │ - 12887: 006b4d69 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 12887: 006b4d89 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 12888: 00487485 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 12889: 008e6c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 12890: 00256121 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 12891: 009f736e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 12892: 009f71f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 12893: 0057a31d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 12893: 0057a34d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 12894: 0028a6ed 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 12895: 009f6aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 12896: 0024a669 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 12897: 009033b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvpe │ │ │ │ - 12898: 0065adb1 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 12899: 005a1205 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 12900: 00607c75 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 12898: 0065add5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 12899: 005a1235 80 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 12900: 00607ca5 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 12901: 003a16b1 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 12902: 009ae100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 12903: 0029ae45 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 12904: 009f82c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12905: 00662669 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 12905: 0066268d 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 12906: 00441759 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 12907: 009ae840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 12908: 009a4b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 12909: 0066e209 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 12909: 0066e22d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 12910: 009a5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 12911: 0099b308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 12912: 005a0801 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 12912: 005a0831 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 12913: 003ede75 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 12914: 009f70dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 12915: 0033ca05 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 12916: 00483fd9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 12917: 009f7f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 12918: 009a5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 12919: 009a4588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 12920: 009f7e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 12921: 003f7d91 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 12922: 00678acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 12922: 00678af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 12923: 009a45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 12924: 00486ccd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 12925: 009f7d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 12926: 0040ea41 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 12927: 008afa58 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 12928: 009f6d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 12929: 00908194 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_shf_df │ │ │ │ 12930: 002756a9 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 12931: 00289d51 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 12932: 0068d511 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 12933: 0067b35d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 12934: 0064b555 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 12932: 0068d531 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 12933: 0067b381 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 12934: 0064b579 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 12935: 009a123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 12936: 0063444d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 12937: 0056934d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 12936: 00634471 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 12937: 0056937d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 12938: 009a0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 12939: 003691cd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 12940: 0053e3f9 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 12940: 0053e429 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 12941: 009f6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 12942: 009f7016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 12943: 00699fe1 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 12943: 0069a001 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 12944: 0099dba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 12945: 00663691 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 12946: 005635a5 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 12945: 006636b5 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 12946: 005635d5 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 12947: 008b2e68 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 12948: 0069bfad 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 12948: 0069bfcd 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 12949: 009f7c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 12950: 0058e279 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 12950: 0058e2a9 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 12951: 003fc1f5 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 12952: 0055f9e1 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 12953: 00563035 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 12952: 0055fa11 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 12953: 00563065 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 12954: 004ad895 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_d │ │ │ │ 12955: 0029f3e5 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 12956: 00450031 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 12957: 0061d1b1 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 12957: 0061d1d5 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 12958: 00485d5d 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 12959: 002660a5 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 12960: 00654015 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 12960: 00654039 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 12961: 009a5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 12962: 009aa30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 12963: 0025f461 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 12964: 002f6dcd 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 12965: 009a07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 12966: 008eb240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 12967: 00673d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 12967: 00673da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 12968: 009a6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 12969: 00673559 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 12969: 0067357d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 12970: 009f6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 12971: 009f6d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 12972: 006a2ee1 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 12972: 006a2f01 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 12973: 00267aa9 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 12974: 00486605 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 12975: 004ad7d5 192 FUNC GLOBAL DEFAULT 12 helper_float_cvt_w_s │ │ │ │ 12976: 002c8b81 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 12977: 002bbad9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 12978: 006179fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 12978: 00617a2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 12979: 002c0831 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 12980: 003cfd15 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 12981: 00528ec5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 12981: 00528ef5 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 12982: 008e7250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 12983: 009b0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 12984: 008f0544 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 12985: 009f5f31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 12986: 009f84ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 12987: 009a7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 12988: 002bee09 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 12989: 00612f25 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 12989: 00612f55 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 12990: 009f7fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 12991: 003e9829 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 12992: 00556ae5 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 12992: 00556b15 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 12993: 0099ac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 12994: 003e06b9 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 12995: 009a9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 12996: 002bc4b9 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 12997: 002627cd 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 12998: 0054cac9 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 12998: 0054caf9 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 12999: 0099de5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13000: 008e6a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13001: 008efe90 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13002: 00419239 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13003: 009f61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13004: 009f60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13005: 008ebb88 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13006: 0039f709 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13007: 009a7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13008: 0063b771 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13008: 0063b795 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 13009: 009f732a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 13010: 0067d9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13011: 005a1475 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13010: 0067d9dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13011: 005a14a5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13012: 00484061 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13013: 008eb978 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13014: 009f677c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13015: 009a9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13016: 009f8238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13017: 009a0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13018: 00486fd1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ @@ -13025,66 +13025,66 @@ │ │ │ │ 13021: 0099b578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13022: 00377545 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 13023: 0099b654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13024: 009a38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13025: 004c4809 464 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_b │ │ │ │ 13026: 009f7220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ 13027: 004c4b21 118 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_d │ │ │ │ - 13028: 006b80f9 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13028: 006b8119 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13029: 009a48e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13030: 009f8374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13031: 009f6124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13032: 002a22b9 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13033: 003ea759 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13034: 00655575 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13034: 00655599 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13035: 009a50c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13036: 009a4af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13037: 008fba8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_sf │ │ │ │ 13038: 00432d85 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13039: 004c49d9 208 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_h │ │ │ │ 13040: 009f7c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13041: 00322e3d 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13042: 004b0a09 184 FUNC GLOBAL DEFAULT 12 helper_float_mul_ps │ │ │ │ 13043: 00452119 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13044: 007f9000 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13044: 007f9020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13045: 0025e7fd 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13046: 008b1df8 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13047: 003ca301 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13048: 002626d9 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13049: 009f63a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13050: 009a7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13051: 0044f339 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13052: 0099e25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13053: 009f7516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13054: 0063d209 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13054: 0063d22d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13055: 0099b258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13056: 009f7f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13057: 009ab764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13058: 009a0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13059: 009f5f6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13060: 009f8b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13061: 009a5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13062: 0063b0cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13062: 0063b0f1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13063: 009f65f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13064: 009af454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13065: 004c4aa9 120 FUNC GLOBAL DEFAULT 12 helper_msa_ceq_w │ │ │ │ 13066: 0099acf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13067: 008eb1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13068: 00687685 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13068: 006876a5 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13069: 009f729a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13070: 009f7b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13071: 009f85a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13072: 0099f0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13073: 003fcda5 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13074: 009a45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13075: 006c1bb5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13075: 006c1bd5 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13076: 004a85dd 76 FUNC GLOBAL DEFAULT 12 get_cps_irq │ │ │ │ 13077: 009a4e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13078: 009f74ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13079: 0067d815 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13079: 0067d839 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13080: 009a45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13081: 009a96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13082: 009ab8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13083: 009f6562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13084: 009a6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13085: 009a0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13086: 009f8460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13092,488 +13092,488 @@ │ │ │ │ 13088: 009f817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13089: 009b1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13090: 00405699 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13091: 0045844d 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13092: 00257c2d 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13093: 00337739 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13094: 0044c391 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13095: 006b1bfd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13095: 006b1c1d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13096: 0022b009 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13097: 009ae830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13098: 009f69ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13099: 009f700c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13100: 008e7040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13101: 009b1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13102: 00646921 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13102: 00646945 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13103: 009a5338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 13104: 0060edb9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13104: 0060ede9 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13105: 009aa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13106: 009f85ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13107: 0025dd25 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13108: 0061796d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13108: 0061799d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13109: 009f7318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 13110: 003f5bad 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13111: 009f74ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13112: 009f6444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13113: 0068d749 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13113: 0068d769 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13114: 009a033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 13115: 009a4098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13116: 009f6ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13117: 009a6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13118: 009f7874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13119: 009b2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13120: 009f7534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13121: 0058aeb9 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13121: 0058aee9 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13122: 009b1ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13123: 002bccdd 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13124: 002684b5 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 13125: 006b045d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13125: 006b047d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13126: 00344cb1 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13127: 00907ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_slli_df │ │ │ │ 13128: 0099d868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13129: 003d35c5 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13130: 003c48d9 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13131: 00494b71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13132: 002bacc5 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13133: 0099aee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13134: 00487915 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13135: 006ad82d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13135: 006ad84d 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13136: 009f6a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13137: 0063db3d 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13137: 0063db61 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 13138: 008f0334 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13139: 00652929 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13139: 0065294d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 13140: 004ab881 134 FUNC GLOBAL DEFAULT 12 helper_dpsq_sa_l_w │ │ │ │ 13141: 00904cfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_b │ │ │ │ - 13142: 006624f9 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13143: 0064c979 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13142: 0066251d 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13143: 0064c99d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13144: 009a29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ 13145: 008fb6f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_un │ │ │ │ 13146: 00904b70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_d │ │ │ │ - 13147: 006367e5 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ - 13148: 0050de89 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ + 13147: 00636809 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13148: 0050deb9 268 FUNC GLOBAL DEFAULT 12 gen_ldxs │ │ │ │ 13149: 0034869d 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13150: 002beb19 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13151: 00638e01 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13152: 0061b39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13151: 00638e25 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13152: 0061b3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13153: 009a9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13154: 0069e1b9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13154: 0069e1d9 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13155: 00904c78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_h │ │ │ │ 13156: 009a2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13157: 009f842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13158: 00341cd1 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13159: 009f629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13160: 0067667d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13160: 006766a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13161: 004ad2ed 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtps_pw │ │ │ │ 13162: 004638f1 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 13163: 0068dac9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13163: 0068dae9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13164: 003e3501 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13165: 004840e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13166: 0099c720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13167: 009aa92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13168: 0099a908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13169: 0068248d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13169: 006824b1 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13170: 009f60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13171: 009f79bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13172: 004872f1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 13173: 006295b1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13173: 006295d5 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13174: 002c8319 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13175: 00904bf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_insert_w │ │ │ │ - 13176: 00514491 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ + 13176: 005144c1 116 FUNC GLOBAL DEFAULT 12 gen_dlsa │ │ │ │ 13177: 008ea5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13178: 009a7408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13179: 009aa1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13180: 004a16b1 114 FUNC GLOBAL DEFAULT 12 helper_mtc0_entryhi │ │ │ │ 13181: 009f6f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13182: 006471cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13183: 006652f9 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13184: 0058cd95 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13182: 006471f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13183: 0066531d 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13184: 0058cdc5 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13185: 004a1ab1 52 FUNC GLOBAL DEFAULT 12 helper_mtc0_ebase │ │ │ │ 13186: 008fad24 132 OBJECT GLOBAL DEFAULT 24 helper_info_di │ │ │ │ 13187: 009f7f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13188: 008f1ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_sa_l_w │ │ │ │ 13189: 00350805 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13190: 008e5b00 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13191: 0099c27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13192: 0061bdb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13192: 0061bde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13193: 0042ad6d 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13194: 009ae6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13195: 009f6a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13196: 009adff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13197: 00625909 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13197: 0062592d 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13198: 0043de29 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13199: 008ff974 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_ps │ │ │ │ - 13200: 006ab7f9 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13200: 006ab819 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13201: 009a0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13202: 008eb138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13203: 003dfb95 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13204: 009adaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13205: 0063fe35 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13205: 0063fe59 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13206: 009b2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13207: 009f7b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13208: 009aa0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13209: 0035a381 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13210: 0099a7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13211: 009f7672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13212: 009f6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13213: 005848cd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13213: 005848fd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13214: 002661e1 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13215: 00626de5 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13215: 00626e09 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13216: 009f686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13217: 009f65f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13218: 009f62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13219: 0049f4fd 148 FUNC GLOBAL DEFAULT 12 cpu_mips_stop_count │ │ │ │ 13220: 00496e7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13221: 00487ba1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13222: 0034b12d 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13223: 0068a31d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13223: 0068a33d 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13224: 0026942d 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 13225: 0066bf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13225: 0066bfa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13226: 009f8794 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13227: 00586909 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13227: 00586939 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13228: 008fada8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ei │ │ │ │ 13229: 009b074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 13230: 00651779 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13230: 0065179d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13231: 002a0521 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13232: 0049c239 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13233: 009af554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13234: 009a5078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13235: 009f830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13236: 00661701 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13236: 00661725 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13237: 004924a5 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13238: 0037ce65 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13239: 003454e1 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13240: 009f77b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13241: 003ca25d 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ - 13242: 0061ec09 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13243: 0066bff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13242: 0061ec2d 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13243: 0066c01d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13244: 0033c531 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13245: 0026d799 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13246: 003c6045 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13247: 009f81b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13248: 009ae0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13249: 0033e201 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13250: 0029c969 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13251: 009f67c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13252: 0041c2e1 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13253: 006068fd 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13254: 0066173d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13253: 0060692d 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13254: 00661761 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13255: 0044c659 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13256: 00599581 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13256: 005995b1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13257: 009a2ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13258: 008eef9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13259: 00288141 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13260: 008fcda0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_nge │ │ │ │ 13261: 008ea55c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13262: 004982e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13263: 00494871 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13264: 004445a9 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13265: 00626bdd 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13266: 00603851 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13267: 00668f29 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13265: 00626c01 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13266: 00603881 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13267: 00668f4d 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13268: 0034830d 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13269: 009ad670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13270: 009f6c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13271: 009abfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13272: 009a8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13273: 00410239 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13274: 006389bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13275: 0067e349 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13274: 006389e1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13275: 0067e36d 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13276: 008fcc98 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngl │ │ │ │ - 13277: 00668219 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13277: 0066823d 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13278: 009a130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13279: 009f7424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13280: 009af6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 13281: 009f8586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13282: 006225a9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13282: 006225cd 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13283: 009f6f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13284: 0099f5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ 13285: 008fcea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngt │ │ │ │ - 13286: 005b1bc5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13286: 005b1bf5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13287: 0022b96d 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13288: 0025fea1 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13289: 002ba881 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13290: 0061fec9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13290: 0061feed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13291: 009a98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13292: 009f730c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13293: 002f2f01 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13294: 009f7a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13295: 009f6dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13296: 0047e205 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13297: 005561a1 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13297: 005561d1 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13298: 009f7360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13299: 009f7384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13300: 009f80d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13301: 00687b51 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13301: 00687b71 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13302: 004d32fd 780 FUNC GLOBAL DEFAULT 12 helper_msa_srari_df │ │ │ │ 13303: 009a0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13304: 004a9811 96 FUNC GLOBAL DEFAULT 12 cpu_type_supports_isa │ │ │ │ 13305: 009f6a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13306: 00901c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_d │ │ │ │ 13307: 009f8b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13308: 009f6f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ 13309: 004a5f0d 224 FUNC GLOBAL DEFAULT 12 bl_gen_write_u32 │ │ │ │ - 13310: 006a2efd 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13310: 006a2f1d 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13311: 009b0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13312: 009f8060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 13313: 006411a9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13314: 006551fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13315: 0058cf7d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13313: 006411cd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13314: 00655221 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13315: 0058cfad 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13316: 009f7680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13317: 003cf0dd 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13318: 0061ae39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 13319: 00817580 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 13318: 0061ae69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13319: 008175a0 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 13320: 009ad870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13321: 0067747d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13322: 005500a5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13321: 006774a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13322: 005500d5 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13323: 009b13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13324: 009f856c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13325: 0025f3c1 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13326: 009a222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 13327: 005824f5 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13327: 00582525 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13328: 008b1888 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13329: 009f7110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13330: 008b169c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 13331: 00900658 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rsqrt_s │ │ │ │ - 13332: 00552401 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13332: 00552431 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13333: 0099f470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13334: 009b270c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13335: 009f7d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13336: 0099b4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13337: 0056872d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13338: 0056ce59 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13337: 0056875d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13338: 0056ce89 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13339: 009aca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13340: 005af37d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13341: 0068e4b1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13340: 005af3ad 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13341: 0068e4d1 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13342: 009b27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13343: 009f8140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13344: 0067880d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13344: 00678831 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13345: 009f68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13346: 0099d540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13347: 009b037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13348: 009f85ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13349: 004d17bd 368 FUNC GLOBAL DEFAULT 12 helper_msa_ceqi_df │ │ │ │ 13350: 002c8ad9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13351: 0069846d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13351: 0069848d 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13352: 003f2481 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 13353: 009f8242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13354: 009aff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13355: 009f71fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13356: 008af9d4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13357: 00473f3d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13358: 003040e1 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13359: 009b26cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13360: 0058e675 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13360: 0058e6a5 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13361: 009f82b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13362: 009f64b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13363: 003f6d3d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13364: 009aede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13365: 009f813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13366: 00487e61 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13367: 006bd82d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13368: 006a08cd 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13369: 0068dc01 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13367: 006bd84d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13368: 006a08ed 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13369: 0068dc21 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13370: 009f7a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13371: 009f77b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13372: 005d4975 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13372: 005d49a5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13373: 009aa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13374: 009f6cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13375: 0054e0b9 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13375: 0054e0e9 60 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13376: 009f7bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13377: 006aa675 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13378: 006ba225 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13379: 00625e39 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13380: 0068814d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13381: 005aa561 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13377: 006aa695 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13378: 006ba245 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13379: 00625e5d 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13380: 0068816d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13381: 005aa591 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13382: 009f7c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13383: 009ab6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13384: 008ede14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13385: 0099b128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13386: 009a5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13387: 00267261 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13388: 009f5f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13389: 009f6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13390: 006211c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13390: 006211e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13391: 003f2f61 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 13392: 00907df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ceqi_df │ │ │ │ - 13393: 006bc045 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13393: 006bc065 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13394: 00433f91 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13395: 00267125 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13396: 006435f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13396: 0064361d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13397: 009a3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13398: 009f6c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13399: 006181fd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13399: 0061822d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13400: 009b0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13401: 00654de5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13401: 00654e09 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13402: 009a75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 13403: 0059b431 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13403: 0059b461 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13404: 008b1660 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13405: 009f714c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13406: 008ea4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13407: 0066ca65 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13408: 006435bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13407: 0066ca89 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13408: 006435e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13409: 009f73f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13410: 0041728d 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13411: 00680fb9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13411: 00680fdd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13412: 004a2009 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datahi │ │ │ │ 13413: 003dda89 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13414: 0099e10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13415: 007bd7a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13415: 007bd7c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13416: 0099d4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13417: 0099c8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13418: 0099c9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 13419: 00567c49 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13419: 00567c79 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13420: 009a5088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13421: 005360e5 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13421: 00536115 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13422: 00267395 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13423: 009aacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13424: 004856a9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13425: 004a9fc5 156 FUNC GLOBAL DEFAULT 12 helper_addq_s_ph │ │ │ │ 13426: 009aa80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13427: 008ee54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13428: 009f82b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13429: 006527e5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13429: 00652809 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13430: 009a255c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13431: 009a10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13432: 0047dab9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13433: 00584945 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13434: 00639621 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13433: 00584975 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13434: 00639645 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13435: 002a052d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13436: 004d137d 64 FUNC GLOBAL DEFAULT 12 helper_msa_bmzi_b │ │ │ │ 13437: 009f60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13438: 00303eb1 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13439: 009f71a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13440: 009f66f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13441: 009f63b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13442: 00485f35 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 13443: 00903964 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchi │ │ │ │ - 13444: 0068cd85 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13444: 0068cda5 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13445: 009f7a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13446: 0034143d 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 13447: 0061f9e9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13447: 0061fa0d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13448: 004a5fed 164 FUNC GLOBAL DEFAULT 12 bl_gen_write_u64 │ │ │ │ 13449: 0099f520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13450: 005d3425 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13450: 005d3455 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13451: 003fc55d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13452: 009f6970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 13453: 005e00e5 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13453: 005e0115 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13454: 008f7364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datahi │ │ │ │ 13455: 009f6788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13456: 009a3fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13457: 009a0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13458: 0099fca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13459: 009f6cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13460: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13461: 00669611 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13462: 0068822d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13461: 00669635 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13462: 0068824d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13463: 009a82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13464: 009aaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13465: 009aa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13466: 008e8c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13467: 00675ca1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13467: 00675cc5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13468: 009a4ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13469: 00612e05 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13469: 00612e35 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13470: 009b2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13471: 009aa93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13472: 0099ed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13473: 0099e29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13474: 0043e1d9 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13475: 009f6c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 13476: 0099f244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 13477: 009b15c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13478: 00468105 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13479: 008ebc0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13480: 00348441 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13481: 009f7a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13482: 008e83d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13483: 0099bbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13484: 0057d8d9 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13484: 0057d909 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13485: 0099ba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13486: 006a7241 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13486: 006a7261 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13487: 009f7308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13488: 009ada20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13489: 009f691c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13490: 008fd664 132 OBJECT GLOBAL DEFAULT 24 helper_info_pshufh │ │ │ │ 13491: 009a6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ 13492: 004a9be9 108 FUNC GLOBAL DEFAULT 12 msa_reset │ │ │ │ - 13493: 005a2d79 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13493: 005a2da9 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13494: 009a0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13495: 0034a55d 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ - 13496: 004e959d 10404 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ + 13496: 004e959d 10452 FUNC GLOBAL DEFAULT 12 decode_ase_msa │ │ │ │ 13497: 009f68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13498: 009a5288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13499: 009aaf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13500: 0099c5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13501: 0068e131 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13502: 006170d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13501: 0068e151 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13502: 00617109 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13503: 003a245d 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13504: 0099ada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13505: 009f711e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13506: 009f6e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 13507: 006a9ce9 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13507: 006a9d09 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13508: 002bb0c5 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13509: 0069ff2d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13510: 0062fad1 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13509: 0069ff4d 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13510: 0062faf5 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13511: 002bbff1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13512: 0099ac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13513: 009b2118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13514: 00650761 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13515: 006182c5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13514: 00650785 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13515: 006182f5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13516: 009f818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13517: 009f7e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13518: 009f60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13519: 009a142c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13520: 009f8452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13521: 005a0e55 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13521: 005a0e85 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13522: 009f7bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13523: 0055af79 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13524: 006ac4f9 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13525: 005adf45 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13523: 0055afa9 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13524: 006ac519 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13525: 005adf75 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13526: 0049d361 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13527: 009a8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13528: 00321771 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13529: 0038cb29 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13530: 009f76b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13531: 00428d4d 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13532: 008b2ef4 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13533: 005a9e41 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13533: 005a9e71 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13534: 009f6cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13535: 009f8af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13536: 009a6304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13537: 009aec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13538: 0061bea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13538: 0061bed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13539: 0049fa91 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13540: 009f723e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13541: 00583c99 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13541: 00583cc9 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13542: 009aa28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13543: 0099c760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13544: 006c392d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13544: 006c394d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ 13545: 004aca55 244 FUNC GLOBAL DEFAULT 12 helper_cfc1 │ │ │ │ - 13546: 006bbe21 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13547: 007f9108 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13546: 006bbe41 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13547: 007f9128 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13548: 009f8b79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13549: 006a2fcd 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13549: 006a2fed 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13550: 009a85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13551: 009ab8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13552: 009f68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13553: 009ae0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13554: 009b0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13555: 009f76d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13556: 0066f5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13556: 0066f5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13557: 003d4b1d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13558: 009f69fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13559: 0055a931 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13559: 0055a961 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13560: 008f0ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ll │ │ │ │ 13561: 00349489 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13562: 00436ad9 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13563: 002f2645 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13564: 0054f3e5 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13564: 0054f415 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13565: 003ca0b9 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13566: 009f84d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13567: 009f74b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13568: 006475e5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13568: 00647609 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13569: 0099c9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13570: 009087c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_b │ │ │ │ 13571: 00908638 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_d │ │ │ │ 13572: 009f5f0e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13573: 008b2838 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13574: 0099d728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13575: 00908740 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_h │ │ │ │ @@ -13583,18 +13583,18 @@ │ │ │ │ 13579: 009f8176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13580: 0047ff51 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13581: 009f71d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13582: 00340171 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13583: 009f7aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13584: 009f62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13585: 009b266c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 13586: 00654a8d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13586: 00654ab1 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13587: 009f64d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13588: 006a8be9 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13589: 0064ecc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13588: 006a8c09 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13589: 0064eced 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13590: 009af984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13591: 0099d7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13592: 0099b1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13593: 009f71b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13594: 009f73a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13595: 009a69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13596: 009f6aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ @@ -13602,265 +13602,265 @@ │ │ │ │ 13598: 009b04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13599: 009f708a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13600: 0034972d 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13601: 004752a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13602: 009086bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlr_w │ │ │ │ 13603: 009f7222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13604: 009a024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13605: 0068830d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13605: 0068832d 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13606: 004a1ff1 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_datalo │ │ │ │ 13607: 009f87ad 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 13608: 00599855 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13608: 00599885 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13609: 0049c49d 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13610: 009f71e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13611: 0099a818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13612: 009a77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13613: 003060c5 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13614: 00433759 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13615: 009aaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13616: 009f7d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13617: 009f798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13618: 006c1871 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13618: 006c1891 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13619: 00266005 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13620: 005df061 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13620: 005df091 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13621: 0099d6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13622: 004ad481 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_d │ │ │ │ 13623: 003c0ba5 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13624: 009f61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 13625: 00557455 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13625: 00557485 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13626: 009a37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13627: 009ac460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13628: 006a6d7d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13628: 006a6d9d 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13629: 009abaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13630: 0042a099 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13631: 004ad5e9 180 FUNC GLOBAL DEFAULT 12 helper_float_cvts_l │ │ │ │ 13632: 009f7314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13633: 0099d14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13634: 006bbea5 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13635: 0068d8b9 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13634: 006bbec5 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13635: 0068d8d9 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13636: 004953e5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13637: 009a3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13638: 00323d71 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13639: 009f6916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13640: 004100d1 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13641: 009f64f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13642: 009f735e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13643: 009f6bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13644: 009f7e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13645: 006778d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13645: 006778f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13646: 009f7a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13647: 009a3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 13648: 009ae700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13649: 009f6756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13650: 009a4dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 13651: 004ad535 178 FUNC GLOBAL DEFAULT 12 helper_float_cvts_w │ │ │ │ 13652: 009f7a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ 13653: 008f725c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_datalo │ │ │ │ - 13654: 0058c739 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13654: 0058c769 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13655: 009f72f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13656: 009f6784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13657: 0054f4ed 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13657: 0054f51d 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13658: 009f6dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13659: 009a2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13660: 009f7890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13661: 0043df71 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13662: 00671345 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13662: 00671369 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13663: 003f3491 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13664: 0055602d 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13664: 0055605d 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13665: 008efa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13666: 008da660 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13667: 005a9aa1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13668: 0061e1b9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13667: 005a9ad1 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13668: 0061e1dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13669: 009f5f46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13670: 009a2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13671: 009ae610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13672: 009f7e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13673: 009afee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13674: 0043f7dd 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13675: 00514625 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ - 13676: 0058485d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13677: 0065cc61 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13678: 006bead5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13675: 00514655 36 FUNC GLOBAL DEFAULT 12 helper_msacu │ │ │ │ + 13676: 0058488d 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13677: 0065cc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13678: 006beaf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13679: 009f7d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13680: 009a5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13681: 006bd659 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13681: 006bd679 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 13682: 008f6680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_count │ │ │ │ 13683: 008f4268 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_r_ph │ │ │ │ - 13684: 00674b05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13685: 00621ea1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13684: 00674b29 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13685: 00621ec5 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13686: 008ef3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13687: 00562aa1 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13687: 00562ad1 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13688: 009a2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13689: 009a7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13690: 0099c730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13691: 004821b9 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 13692: 009a7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13693: 00638669 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13694: 005628d1 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13695: 00658291 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 13696: 00672601 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 13693: 0063868d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13694: 00562901 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13695: 006582b5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13696: 00672625 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 13697: 0099c128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13698: 009f8072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13699: 005a28ed 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13699: 005a291d 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13700: 0085a488 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13701: 00636ac9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13701: 00636aed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13702: 009f60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13703: 00554075 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13703: 005540a5 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13704: 00473f5d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 13705: 0054acd9 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13705: 0054ad09 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13706: 008fe138 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtb │ │ │ │ 13707: 009f7bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13708: 0055eaf9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13708: 0055eb29 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13709: 004b6699 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ole │ │ │ │ 13710: 009f765e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13711: 005a1535 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13712: 0068733d 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 13713: 006b23e5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13711: 005a1565 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13712: 00687361 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13713: 006b2405 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 13714: 00423ff1 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13715: 0099fe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13716: 0069cecd 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13716: 0069ceed 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13717: 008fe030 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgth │ │ │ │ 13718: 004a15c1 14 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwctl │ │ │ │ 13719: 004b0f45 204 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_d │ │ │ │ 13720: 009f775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 13721: 0043df29 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13722: 009f6c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13723: 0022c8a1 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13724: 002c6221 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13725: 00303e8d 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13726: 009f80de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13727: 004164b1 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13728: 0080b038 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13728: 0080b058 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13729: 004b623d 238 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_olt │ │ │ │ 13730: 009f6526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13731: 0040fbc5 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13732: 009a6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 13733: 00340ca1 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13734: 00621c25 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13735: 0058d26d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13734: 00621c49 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13735: 0058d29d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13736: 00418271 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13737: 009a8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13738: 0068dd45 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13738: 0068dd65 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13739: 009f6812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13740: 009f6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13741: 009f640e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13742: 00579fb9 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13742: 00579fe9 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13743: 008fdf28 132 OBJECT GLOBAL DEFAULT 24 helper_info_pcmpgtw │ │ │ │ 13744: 003f507d 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13745: 009f66aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13746: 00670c6d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13746: 00670c91 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13747: 009a281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13748: 009f74a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13749: 009a3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13750: 00475659 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13751: 009ae3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13752: 009b038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 13753: 004ad099 186 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_l │ │ │ │ - 13754: 00664345 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13754: 00664369 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13755: 009a0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13756: 0058f82d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13756: 0058f85d 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13757: 004b1011 188 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt2_s │ │ │ │ 13758: 009a0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13759: 009a78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13760: 009122b0 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13761: 009f836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13762: 009f60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13763: 0066d97d 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13763: 0066d9a1 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13764: 003aa15d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ - 13765: 00514045 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ + 13765: 00514075 280 FUNC GLOBAL DEFAULT 12 gen_crc32 │ │ │ │ 13766: 009b269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13767: 009a13ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13768: 00485839 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13769: 00674a49 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13769: 00674a6d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13770: 0099c3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ 13771: 004acf29 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_s │ │ │ │ - 13772: 00678c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13773: 0066f0cd 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13774: 0053cb09 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13775: 005c8981 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13772: 00678c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13773: 0066f0f1 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13774: 0053cb39 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13775: 005c89b1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13776: 009f6ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13777: 00696535 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13777: 00696555 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13778: 0099a584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13779: 00607779 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13779: 006077a9 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13780: 004acfe1 184 FUNC GLOBAL DEFAULT 12 helper_float_cvtd_w │ │ │ │ 13781: 00266939 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13782: 00563001 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13783: 00658635 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ - 13784: 00519325 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ + 13782: 00563031 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13783: 00658659 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13784: 00519355 7208 FUNC GLOBAL DEFAULT 12 decode_ase_mxu │ │ │ │ 13785: 009ab8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13786: 0053ce15 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13786: 0053ce45 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13787: 009f8b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 13788: 004ae1c1 224 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_d │ │ │ │ - 13789: 00582ba1 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13789: 00582bd1 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13790: 004860d1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13791: 00626ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13792: 005a2be1 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13791: 00626af9 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13792: 005a2c11 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13793: 009a5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13794: 004530b9 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ 13795: 008f1508 132 OBJECT GLOBAL DEFAULT 24 helper_info_wrdsp │ │ │ │ - 13796: 0059fe25 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13796: 0059fe55 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13797: 009a7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13798: 009a6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13799: 009f8088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13800: 009f7844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13801: 009a7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13802: 009a120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13803: 003ddb71 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13804: 002bf189 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13805: 004ae2a1 220 FUNC GLOBAL DEFAULT 12 helper_float_ceil_w_s │ │ │ │ 13806: 004de675 592 FUNC GLOBAL DEFAULT 12 helper_msa_flog2_df │ │ │ │ 13807: 009b1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ 13808: 004a1eb9 168 FUNC GLOBAL DEFAULT 12 helper_mttc0_debug │ │ │ │ - 13809: 005329e9 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13810: 006235f5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13809: 00532a19 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13810: 00623619 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13811: 008e8a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 13812: 009ac860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 13813: 009f5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 13814: 0025f92d 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 13815: 009acae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 13816: 00409105 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 13817: 0062aaa1 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 13817: 0062aac5 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 13818: 008e65f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 13819: 009f7ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 13820: 003fd5d9 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 13821: 009b20c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 13822: 00645209 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 13822: 0064522d 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 13823: 009aea2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 13824: 002f31e9 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 13825: 009f7b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 13826: 009b272c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 13827: 005620fd 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 13827: 0056212d 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 13828: 0099d460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 13829: 009f7f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 13830: 009a0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 13831: 009f6a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 13832: 009b01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 13833: 008e824c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 13834: 00532a61 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 13834: 00532a91 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 13835: 008b9730 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 13836: 009f828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 13837: 009f7552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 13838: 003fc265 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 13839: 006ba065 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 13839: 006ba085 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 13840: 009adf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 13841: 009f84a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 13842: 0099eb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 13843: 009a3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 13844: 002f6f41 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 13845: 009aa61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 13846: 009b2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13847: 009f82fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 13848: 006b02fd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 13849: 006c36fd 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 13848: 006b031d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 13849: 006c371d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 13850: 0099c770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 13851: 00265711 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 13852: 009f7856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 13853: 009a9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ 13854: 008fa2d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_debug │ │ │ │ - 13855: 0067bef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 13855: 0067bf15 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 13856: 009f5c9b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 13857: 009f6b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 13858: 0047fe55 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 13859: 0026b249 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 13860: 004a9d3d 40 FUNC GLOBAL DEFAULT 12 helper_absq_s_w │ │ │ │ 13861: 009ab8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 13862: 00426421 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ @@ -13876,22 +13876,22 @@ │ │ │ │ 13872: 0099c920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 13873: 008ac3fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_mips_cpu │ │ │ │ 13874: 009f8a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 13875: 004b2785 244 FUNC GLOBAL DEFAULT 12 helper_cmp_d_eq │ │ │ │ 13876: 009b12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 13877: 009a8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 13878: 009a9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 13879: 00694871 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 13879: 00694891 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 13880: 009a87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 13881: 009a7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 13882: 009f79b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 13883: 009f604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 13884: 00671261 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 13884: 00671285 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 13885: 009f73e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 13886: 006a1bf9 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 13886: 006a1c19 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 13887: 0028fead 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 13888: 009f8484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 13889: 009f681a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 13890: 004d9dad 76 FUNC GLOBAL DEFAULT 12 helper_msa_fceq_df │ │ │ │ 13891: 009b049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 13892: 009f8aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 13893: 009a7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -13905,320 +13905,320 @@ │ │ │ │ 13901: 009ae280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 13902: 00418d71 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 13903: 0099cdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 13904: 008ee5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 13905: 0099fc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 13906: 009a0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 13907: 009f8b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 13908: 006a3cc1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 13908: 006a3ce1 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 13909: 009f7178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 13910: 009f6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 13911: 003f4e7d 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 13912: 002637b5 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 13913: 009f60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 13914: 009aebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 13915: 0043c19d 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 13916: 004170ed 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 13917: 004ec49d 66 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ - 13918: 005f18dd 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 13917: 004ec4cd 66 FUNC GLOBAL DEFAULT 12 mips_cpu_do_unaligned_access │ │ │ │ + 13918: 005f190d 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 13919: 009f61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 13920: 009ac4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 13921: 0099abc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13922: 009aa5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 13923: 0063e471 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 13923: 0063e495 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 13924: 009b0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 13925: 00257b29 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 13926: 0062f651 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ - 13927: 006bd101 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 13926: 0062f675 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 13927: 006bd121 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 13928: 003ccec1 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 13929: 009f7c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 13930: 002594d1 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 13931: 009f5f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 13932: 009f68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 13933: 009f7560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 13934: 006b20c1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 13934: 006b20e1 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 13935: 0034fd91 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 13936: 009acc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 13937: 008b1798 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 13938: 00299765 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 13939: 009f6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 13940: 009f75f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 13941: 009f6d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 13942: 009a2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 13943: 00672f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 13944: 006ba731 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 13945: 006070d1 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 13946: 0057c909 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 13943: 00672f6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 13944: 006ba751 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 13945: 00607101 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 13946: 0057c939 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 13947: 009f685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 13948: 009f799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 13949: 009a228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 13950: 006a1e69 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 13950: 006a1e89 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 13951: 0025ad41 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 13952: 00595195 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 13952: 005951c5 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 13953: 009f84aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 13954: 009a86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 13955: 0044c331 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 13956: 0099e7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 13957: 009085b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_move_v │ │ │ │ 13958: 009abd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 13959: 00550129 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 13959: 00550159 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 13960: 009b1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 13961: 009ab0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 13962: 006a75f1 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 13962: 006a7611 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 13963: 009f7bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 13964: 009f79c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 13965: 009f801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 13966: 009f7cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 13967: 009f77fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 13968: 0046381d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 13969: 009f8166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 13970: 009a6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 13971: 003366d5 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 13972: 0066b065 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 13972: 0066b089 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 13973: 009f68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 13974: 0052c491 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 13974: 0052c4c1 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 13975: 008f18a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phl │ │ │ │ 13976: 0033c165 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 13977: 009a7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 13978: 0022c9ed 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 13979: 009f7bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 13980: 003dfa7d 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 13981: 009f76c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 13982: 006ac319 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 13982: 006ac339 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 13983: 008f1820 132 OBJECT GLOBAL DEFAULT 24 helper_info_maq_s_w_phr │ │ │ │ 13984: 009a68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 13985: 008b22dc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 13986: 0067e5f9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 13986: 0067e61d 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 13987: 003fd17d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 13988: 0042ad0d 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 13989: 006b2309 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 13989: 006b2329 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 13990: 009b279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 13991: 008ab310 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 13992: 006a0bd5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 13992: 006a0bf5 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 13993: 0099e1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 13994: 00453361 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 13995: 005db751 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 13995: 005db781 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 13996: 009f7b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 13997: 009b0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 13998: 00468169 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 13999: 004a9d89 40 FUNC GLOBAL DEFAULT 12 helper_addqh_r_ph │ │ │ │ 14000: 00266409 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14001: 009f832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14002: 009ab724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14003: 0049c4b5 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14004: 00497da1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14005: 009b2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14006: 009f82c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14007: 00661d19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14007: 00661d3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14008: 00483ab9 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14009: 009f84c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14010: 00679e2d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14010: 00679e51 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14011: 009a121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14012: 009a8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14013: 008af980 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14014: 003bb6e5 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14015: 005a1f91 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14015: 005a1fc1 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14016: 00462ef1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14017: 0099dbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14018: 009f5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14019: 00639189 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14019: 006391ad 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14020: 009f7f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14021: 009f8180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14022: 009f849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14023: 00641065 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14023: 00641089 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14024: 009f8380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14025: 009f8a40 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14026: 00621351 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14026: 00621375 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14027: 009f80dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14028: 0063d761 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14028: 0063d785 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14029: 0099fc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14030: 0068faa9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14030: 0068fac9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14031: 009f6f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14032: 0040852d 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14033: 004859c9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14034: 009ae680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14035: 009ac7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14036: 0022c9cd 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14037: 004160fd 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14038: 009f796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14039: 009f8062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14040: 009b167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14041: 006bcdd9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14041: 006bcdf9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14042: 009a5018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14043: 009b070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14044: 0047a695 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14045: 0061a3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14045: 0061a419 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14046: 009f675c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14047: 009f6a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14048: 009f7576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14049: 0033da79 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14050: 0099d300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14051: 00278ff9 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14052: 009f7190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 14053: 009f6424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14054: 0044c4c9 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14055: 008f7784 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ole │ │ │ │ 14056: 009f6754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14057: 0067e881 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14058: 00680481 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14057: 0067e8a5 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14058: 006804a5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14059: 009ad720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14060: 009f7526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14061: 009f7536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14062: 0033c741 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14063: 003fd529 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14064: 00486261 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14065: 009f742a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14066: 00268ad1 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ 14067: 004ddc4d 472 FUNC GLOBAL DEFAULT 12 helper_msa_ftrunc_u_df │ │ │ │ - 14068: 0055fdbd 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14068: 0055fded 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14069: 009ac480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14070: 0063c435 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14071: 0054f31d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14070: 0063c459 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14071: 0054f34d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14072: 009f60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14073: 009f6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14074: 0069eb19 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14075: 00648321 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14074: 0069eb39 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14075: 00648345 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14076: 004a1725 160 FUNC GLOBAL DEFAULT 12 helper_mttc0_entryhi │ │ │ │ 14077: 009f70d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14078: 00320c6d 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14079: 009f61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14080: 0025ed6d 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14081: 0029e5b1 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14082: 009f7a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14083: 002ffb1d 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14084: 009aa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14085: 008f767c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_olt │ │ │ │ 14086: 00474b61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14087: 0059ffb5 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14088: 00678645 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14087: 0059ffe5 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14088: 00678669 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14089: 009a7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14090: 008f6914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsctl │ │ │ │ 14091: 0040bd65 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14092: 009f5db4 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14093: 006be8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14093: 006be8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ 14094: 009094a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xor_v │ │ │ │ - 14095: 006939bd 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14095: 006939dd 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14096: 009f7dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14097: 009d4680 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14098: 0042bd95 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14099: 009f7c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 14100: 009f6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14101: 00499691 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14102: 009a4f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14103: 009f61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14104: 00641aed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14104: 00641b11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14105: 009af8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14106: 005a5051 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14106: 005a5081 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14107: 009f62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14108: 006481f9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14108: 0064821d 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14109: 009f81b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14110: 009ad9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14111: 00441655 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14112: 009aae5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14113: 00625501 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 14114: 006997a9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14115: 00621901 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14113: 00625525 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14114: 006997c9 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14115: 00621925 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14116: 009f7e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14117: 0049a511 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14118: 0068d359 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14118: 0068d379 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14119: 002f307d 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 14120: 009f7958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14121: 0029b4f5 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14122: 0049e8b5 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14123: 006450c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14123: 006450e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14124: 00463851 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14125: 003ea1d9 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14126: 009f7fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14127: 0099e924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 14128: 00672af5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14128: 00672b19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14129: 0033d505 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14130: 0049d399 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14131: 0047a799 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14132: 009f7924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14133: 009a207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14134: 00655d35 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14135: 0061c081 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14134: 00655d59 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14135: 0061c0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14136: 004838b5 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14137: 009acaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14138: 0099fb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14139: 00492f79 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14140: 009f6c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14141: 00409dcd 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14142: 0064452d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14142: 00644551 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14143: 009a8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14144: 009a8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14145: 009adda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14146: 00499481 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14147: 009f77f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14148: 008ed130 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14149: 009f84d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14150: 009ae800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14151: 009f7794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 14152: 00602bb1 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14153: 005697a5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14152: 00602be1 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14153: 005697d5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14154: 0048fbe1 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14155: 0099f3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14156: 009f7b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14157: 00412ad5 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14158: 009af324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14159: 008b97d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 14160: 0089ef68 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14161: 0085cd38 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14162: 009b1df8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ 14163: 009f5acc 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr31 │ │ │ │ - 14164: 006ad079 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14165: 006b2ec5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14164: 006ad099 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14165: 006b2ee5 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14166: 009a079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14167: 00475989 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14168: 009f79e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ 14169: 004aa845 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbl │ │ │ │ - 14170: 006bd321 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14171: 00674749 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14172: 0057bc01 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14170: 006bd341 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14171: 0067476d 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14172: 0057bc31 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14173: 009ad640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14174: 008f54f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_ph_w │ │ │ │ 14175: 009aad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14176: 0052e705 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14176: 0052e735 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14177: 0045b70d 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14178: 009f76ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14179: 009ab30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14180: 00627df5 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14180: 00627e19 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14181: 004aa855 18 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbr │ │ │ │ 14182: 0047b2ad 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 14183: 005da31d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14184: 00661959 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14183: 005da34d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14184: 0066197d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14185: 009f621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14186: 004801dd 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14187: 008ef440 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14188: 00651ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14189: 005b121d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14188: 00651ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14189: 005b124d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14190: 009f6766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14191: 009f65f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14192: 004929f5 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14193: 00275821 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14194: 009a27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14195: 009f777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14196: 0054b7f9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14197: 00627d71 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14196: 0054b829 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14197: 00627d95 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14198: 00426b0d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14199: 009f6a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14200: 009f7ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14201: 009f7fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14202: 00679081 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14202: 006790a5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14203: 008b1f1c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14204: 009abe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14205: 00601735 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14206: 00684389 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14205: 00601765 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14206: 006843ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14207: 004b3a81 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_le │ │ │ │ 14208: 009a253c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14209: 0099ae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14210: 003691c1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14211: 009ae2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14212: 008e4a50 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14213: 0056e75d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14213: 0056e78d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14214: 009f6d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14215: 009aed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14216: 00341e69 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14217: 009f6768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14218: 0090a8c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_b │ │ │ │ 14219: 0099ed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14220: 003691d5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ @@ -14228,150 +14228,150 @@ │ │ │ │ 14224: 003edea5 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14225: 0099cb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14226: 0090a840 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_h │ │ │ │ 14227: 009a5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14228: 009a8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14229: 0099b0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14230: 009f7ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14231: 0061e401 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14231: 0061e425 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14232: 00298209 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14233: 004b376d 246 FUNC GLOBAL DEFAULT 12 helper_cmp_d_lt │ │ │ │ 14234: 004187bd 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14235: 003eac49 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14236: 004a0bf9 12 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeopt │ │ │ │ 14237: 008ebc90 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14238: 0099e28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14239: 00697aa1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14240: 0060fa61 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14241: 0054de15 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14239: 00697ac1 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14240: 0060fa91 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14241: 0054de45 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14242: 009b10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14243: 006ab6f9 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14244: 005aa541 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14243: 006ab719 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14244: 005aa571 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14245: 00483f65 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14246: 00675bdd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14246: 00675c01 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14247: 0090a7bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_s_w │ │ │ │ 14248: 004d1531 320 FUNC GLOBAL DEFAULT 12 helper_msa_addvi_df │ │ │ │ - 14249: 0080b070 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14250: 00669e71 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14249: 0080b090 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14250: 00669e95 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14251: 009f6de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14252: 009f7e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14253: 009f814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14254: 009a6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14255: 00289445 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14256: 008ed868 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14257: 009f7640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14258: 009aa0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14259: 009f64b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14260: 0029b829 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14261: 00553abd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14262: 007f8fe8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14261: 00553aed 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14262: 007f9008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14263: 009f73ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14264: 0042abd1 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14265: 0054c8e5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14265: 0054c915 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14266: 009a72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14267: 009f76b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14268: 0065e085 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14268: 0065e0a9 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14269: 0040a281 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14270: 0099b278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14271: 008b278c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14272: 00652291 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14272: 006522b5 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14273: 009b10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14274: 0049a5cd 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14275: 009a9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14276: 009f770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14277: 0055aded 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14277: 0055ae1d 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14278: 003cf109 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14279: 0067d10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14279: 0067d131 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14280: 009f689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14281: 008e484c 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14282: 009f750e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14283: 005977e5 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14283: 00597815 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14284: 009f6cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14285: 009aaeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14286: 009f8af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14287: 009f5f1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14288: 009a98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14289: 0060fb89 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14289: 0060fbb9 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14290: 009f6d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14291: 009a4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14292: 006a3c99 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14292: 006a3cb9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14293: 002a13b9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14294: 009f844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14295: 009f856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14296: 003dfa19 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14297: 006b5b29 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14297: 006b5b49 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14298: 009f714e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14299: 008edfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14300: 009f6ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14301: 009f7ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14302: 009afab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14303: 006b56f9 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14303: 006b5719 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14304: 002ea20d 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14305: 0033bef5 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14306: 006b5871 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14307: 0055b449 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14306: 006b5891 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14307: 0055b479 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14308: 0099d718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14309: 005995f5 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14309: 00599625 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14310: 009a4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14311: 009f6dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14312: 0049f21d 240 FUNC GLOBAL DEFAULT 12 cpu_mips_get_count │ │ │ │ 14313: 009aa11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14314: 003dde3d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14315: 009b29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14316: 0099b198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14317: 0065b9a1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14317: 0065b9c5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14318: 00268f11 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14319: 0082d8dc 60732 OBJECT GLOBAL DEFAULT 21 mips_builtin_opcodes │ │ │ │ 14320: 009a7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14321: 0099e08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14322: 00452041 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14323: 009f6df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14324: 006a9ded 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14325: 0064626d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14324: 006a9e0d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14325: 00646291 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ 14326: 0090e8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_b │ │ │ │ - 14327: 0062764d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14327: 00627671 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14328: 009b048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14329: 003a14bd 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14330: 003fc489 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14331: 0068ee19 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14332: 0061e249 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14331: 0068ee39 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14332: 0061e26d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14333: 009ab6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14334: 0090e728 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_d │ │ │ │ 14335: 002f92b9 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14336: 005360ad 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14336: 005360dd 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14337: 009ad650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14338: 009f7bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14339: 009f7078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14340: 008f70d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_performance0 │ │ │ │ 14341: 003ddefd 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14342: 009a6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14343: 0090e830 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_h │ │ │ │ 14344: 009b0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14345: 003fc38d 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14346: 0053738d 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14346: 005373bd 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14347: 003ddc91 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14348: 009a2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14349: 009f7040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14350: 0099eb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14351: 00692955 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14352: 0079ce34 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14351: 00692975 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14352: 0079ce54 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14353: 009ac920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14354: 0048072d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14355: 008b31a8 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14356: 009f6468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14357: 009f822c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14358: 0043dd09 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14359: 009f75d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14360: 009f6bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14361: 0035a14d 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14362: 009f672a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14363: 009b2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14364: 0090e7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_a_w │ │ │ │ 14365: 009f60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14366: 0054c925 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14366: 0054c955 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14367: 00273c09 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14368: 0025f401 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14369: 0049ec69 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14370: 009f68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14371: 0049cdad 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14372: 009f7202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14373: 008f158c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rddsp │ │ │ │ @@ -14381,306 +14381,306 @@ │ │ │ │ 14377: 009f7fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14378: 003417b9 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14379: 004a1df9 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchhi │ │ │ │ 14380: 009f5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14381: 009f7166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14382: 009ae070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14383: 003f5d3d 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14384: 006bc035 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14384: 006bc055 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14385: 009b12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14386: 00380029 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14387: 008b1e0c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14388: 0040a25d 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14389: 009a0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14390: 009f82f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14391: 009ab19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14392: 002856ad 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14393: 0066faf1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14393: 0066fb15 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14394: 0025f469 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14395: 006ba409 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14395: 006ba429 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14396: 009f7c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14397: 009f835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14398: 009f72fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14399: 003fd289 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14400: 00646e0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14400: 00646e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14401: 009f5f56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14402: 009f608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14403: 0069e94d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14403: 0069e96d 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14404: 009f8b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14405: 009af244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14406: 009f7076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14407: 009d4674 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14408: 0025fe99 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14409: 009aacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 14410: 00638c7d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14411: 00674cb1 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14410: 00638ca1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14411: 00674cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14412: 009a7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14413: 009f7f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14414: 0055b4c5 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14415: 00601611 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14414: 0055b4f5 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14415: 00601641 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14416: 009f693e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14417: 00583fa1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14417: 00583fd1 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14418: 009f8ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14419: 004a1d99 34 FUNC GLOBAL DEFAULT 12 helper_mthc0_maar │ │ │ │ 14420: 009ab18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14421: 009f75b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14422: 009f7a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14423: 00256dad 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14424: 006349c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14424: 006349e9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14425: 009af1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14426: 009f662e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14427: 00693255 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14427: 00693275 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14428: 009f7dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14429: 009f583c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14430: 0067def5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14430: 0067df19 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14431: 002eaed5 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14432: 0079ce30 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14432: 0079ce50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14433: 004698dd 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14434: 009a9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14435: 0099fe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14436: 009b1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14437: 002baa91 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14438: 009f7596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14439: 002ed42d 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 14440: 009f83e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14441: 0026a621 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14442: 0022dfe9 6 FUNC GLOBAL DEFAULT 12 print_insn_little_mips │ │ │ │ 14443: 00455861 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14444: 0040c81d 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14445: 009aa82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 14446: 0066abe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14446: 0066ac09 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14447: 0099e8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14448: 006ba415 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14449: 005ca529 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14450: 00655e41 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14448: 006ba435 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14449: 005ca559 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14450: 00655e65 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14451: 009a3f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 14452: 0066f819 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14453: 00687bc1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14452: 0066f83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14453: 00687be1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14454: 009f705a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14455: 009ad410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14456: 009f6fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14457: 00481389 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14458: 0064a4d1 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14458: 0064a4f5 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14459: 004d74c9 2672 FUNC GLOBAL DEFAULT 12 helper_msa_msub_q_df │ │ │ │ 14460: 0049ddc9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14461: 009abb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14462: 009a9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14463: 006b9a41 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14463: 006b9a61 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14464: 009f738e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14465: 009f6940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14466: 002f0b19 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14467: 009a6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14468: 00450a15 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14469: 009a202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14470: 009f7140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14471: 009f7cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14472: 003ce4f5 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14473: 004b3d95 218 FUNC GLOBAL DEFAULT 12 helper_cmp_s_f │ │ │ │ - 14474: 00551f89 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14474: 00551fb9 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14475: 009f6b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_LEDS_DSTATE │ │ │ │ 14476: 009f7812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14477: 0099a538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14478: 009aec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14479: 009a6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14480: 009f8132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14481: 009b05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14482: 00625c39 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14482: 00625c5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14483: 009f6c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14484: 009a0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14485: 006a98e5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14486: 00541a51 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14485: 006a9905 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14486: 00541a81 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14487: 0025d751 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14488: 0042b035 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14489: 00496641 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14490: 009f816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14491: 0099b188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14492: 0066e0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14492: 0066e0c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14493: 009f6eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14494: 009f6dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14495: 0043f03d 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14496: 0026ae5d 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14497: 0054c9a5 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14497: 0054c9d5 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14498: 009f6f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14499: 0055203d 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14500: 0062d51d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14499: 0055206d 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14500: 0062d541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14501: 00279255 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14502: 00273e11 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14503: 009a4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14504: 0046c98d 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14505: 009f7ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14506: 00679dc1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14506: 00679de5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14507: 009f7f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14508: 009f72ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14509: 008f536c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_qb_ph │ │ │ │ 14510: 009f617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14511: 0054acc9 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14511: 0054acf9 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14512: 009a157c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 14513: 00619515 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14514: 00564f79 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14513: 00619545 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14514: 00564fa9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14515: 0099c1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14516: 003e6aa9 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14517: 003a1db1 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14518: 002bf73d 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14519: 009f613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14520: 0051af59 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14521: 006a3119 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14520: 0051af89 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14521: 006a3139 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14522: 009f81f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14523: 009acba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14524: 005828c9 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14524: 005828f9 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14525: 009a014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14526: 009aae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14527: 009aed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14528: 009aab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14529: 00564459 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14529: 00564489 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14530: 009f77ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14531: 009ab924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14532: 0055b021 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14532: 0055b051 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14533: 008f8888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcschedule │ │ │ │ 14534: 009ade60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14535: 00274bc1 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14536: 009f5df0 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 14537: 004b3121 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_sf │ │ │ │ - 14538: 0055b505 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14538: 0055b535 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14539: 0044c42d 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14540: 00903a6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulshi │ │ │ │ 14541: 009a7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14542: 009f800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14543: 0069c5b5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14543: 0069c5d5 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14544: 008fcb90 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ngle │ │ │ │ - 14545: 0061a5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14545: 0061a5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14546: 003e0249 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14547: 009f67ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14548: 002babad 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14549: 009f6bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 14550: 004cf095 192 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_b │ │ │ │ 14551: 004cf215 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_d │ │ │ │ - 14552: 005c76a5 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14553: 005841b5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14552: 005c76d5 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14553: 005841e5 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14554: 004cf155 132 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_h │ │ │ │ 14555: 009f7d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14556: 0046cf95 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14557: 00346aed 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14558: 00419281 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ 14559: 004a1de5 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_watchlo │ │ │ │ - 14560: 0063826d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14560: 00638291 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14561: 009f661c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14562: 009a4b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14563: 0099b6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 14564: 00672491 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 14564: 006724b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 14565: 0099d2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14566: 009f7aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14567: 003ebc01 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 14568: 0057ee01 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14568: 0057ee31 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14569: 00498821 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ 14570: 004b23dd 214 FUNC GLOBAL DEFAULT 12 helper_cmp_d_f │ │ │ │ 14571: 004cf1d9 58 FUNC GLOBAL DEFAULT 12 helper_msa_pckod_w │ │ │ │ - 14572: 00568705 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14572: 00568735 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14573: 009b1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14574: 009a2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14575: 00645085 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14576: 00568df5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14575: 006450a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14576: 00568e25 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14577: 0044c361 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14578: 009f6660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14579: 003bbb31 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14580: 008f1dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_sa_l_w │ │ │ │ 14581: 009a9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 14582: 005a9555 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14583: 006a34bd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14582: 005a9585 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14583: 006a34dd 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14584: 008b1cf4 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14585: 008b2fe0 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14586: 009a28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14587: 0099db88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14588: 007de548 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14588: 007de568 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14589: 009a86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14590: 005ce981 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14590: 005ce9b1 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14591: 009f75dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14592: 00659b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 14593: 0080b00c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14594: 007de544 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14592: 00659b9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14593: 0080b02c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14594: 007de564 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14595: 009a65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14596: 0054b529 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14597: 006a1545 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14598: 0061a76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14596: 0054b559 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14597: 006a1565 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14598: 0061a79d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14599: 009f6e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14600: 005a3b11 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14600: 005a3b41 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14601: 009f851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14602: 009f62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14603: 006921b5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14603: 006921d5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14604: 004bb105 124 FUNC GLOBAL DEFAULT 12 helper_pasubub │ │ │ │ 14605: 009f5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14606: 008e92cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14607: 009b21e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14608: 009e63d0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14609: 009f72e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14610: 003de0f9 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14611: 0057d601 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14611: 0057d631 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14612: 009f785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14613: 0049863d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14614: 003ca3e1 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14615: 0099d15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14616: 009f825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14617: 008ed1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14618: 0099a4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14619: 009a250c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14620: 009a4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14621: 0046a241 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14622: 0099a448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14623: 0055a475 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14623: 0055a4a5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14624: 0049bc29 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14625: 009f66ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14626: 009a0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14627: 009f66a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14628: 003f2771 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14629: 009f6d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14630: 009a5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14631: 00646fed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14631: 00647011 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14632: 009a43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14633: 0066ef09 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14633: 0066ef2d 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14634: 008eb9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14635: 0099f570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14636: 009ac980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14637: 009a5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14638: 0069d8b5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14638: 0069d8d5 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14639: 009f75e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14640: 009f63d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14641: 009f6f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14642: 008fb4e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_nge │ │ │ │ 14643: 009f83c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14644: 004b2595 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_un │ │ │ │ 14645: 0030008d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14646: 009f8052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14647: 00493721 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14648: 009af174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14649: 007bd660 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14649: 007bd680 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14650: 002c976d 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14651: 009f60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14652: 008fb3d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngl │ │ │ │ 14653: 0044c27d 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14654: 006770cd 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14654: 006770f1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14655: 004d9ad1 208 FUNC GLOBAL DEFAULT 12 helper_msa_insve_df │ │ │ │ 14656: 009a7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14657: 0066cb25 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14657: 0066cb49 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14658: 00450865 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14659: 00914194 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14660: 009b030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14661: 009f639a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14662: 009f742e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 14663: 009ad970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14664: 009a6164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14665: 008fb5e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngt │ │ │ │ 14666: 009f77c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14667: 004684c5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14668: 00617bad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14668: 00617bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14669: 0022c01d 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14670: 0025f5c1 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ 14671: 00903d00 132 OBJECT GLOBAL DEFAULT 24 helper_info_maccu │ │ │ │ - 14672: 00649cad 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14673: 0066afa5 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14674: 006a9fe1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14675: 0055b641 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14672: 00649cd1 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14673: 0066afc9 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14674: 006aa001 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14675: 0055b671 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14676: 009aa1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14677: 00409dc1 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 14678: 00475b39 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 14679: 0049c429 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14680: 009f73e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14681: 009afa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14682: 00464159 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -14694,242 +14694,242 @@ │ │ │ │ 14690: 009ac680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14691: 009a7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14692: 009a7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14693: 008ebd14 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14694: 009b2e38 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14695: 009f7bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 14696: 009ad520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 14697: 0066efa5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 14698: 005df221 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14699: 00546aed 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14700: 0055cd29 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 14701: 005622c9 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14697: 0066efc9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14698: 005df251 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14699: 00546b1d 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14700: 0055cd59 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14701: 005622f9 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14702: 009a2d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14703: 0090742c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsr_df │ │ │ │ 14704: 004ac369 146 FUNC GLOBAL DEFAULT 12 helper_shilo │ │ │ │ 14705: 002eda0d 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14706: 0085ab88 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14707: 0033bd89 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14708: 009f734a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14709: 002663fd 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14710: 008a77c4 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14711: 0034845d 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14712: 008ed8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14713: 008b17cc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14714: 00469fc1 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14715: 009f74f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 14716: 0069fd89 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14716: 0069fda9 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14717: 008b1d38 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14718: 00648065 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14718: 00648089 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14719: 009f7aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14720: 004af851 184 FUNC GLOBAL DEFAULT 12 helper_float_recip_d │ │ │ │ 14721: 009f74e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14722: 009f6466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14723: 009f74da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14724: 009f7f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 14725: 0059016d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14725: 0059019d 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14726: 009f6d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14727: 009f634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14728: 0064b3cd 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14729: 0053ba9d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14728: 0064b3f1 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14729: 0053bacd 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14730: 008f3920 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_ph │ │ │ │ 14731: 00474ee9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14732: 009f64f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14733: 009a6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14734: 0069ffcd 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14734: 0069ffed 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14735: 009f6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14736: 009f8af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14737: 0044fb09 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14738: 006a6a45 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14738: 006a6a65 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14739: 002886a5 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14740: 0099edd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14741: 003c98f9 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 14742: 00656eb5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14742: 00656ed9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14743: 009a9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ 14744: 004af909 180 FUNC GLOBAL DEFAULT 12 helper_float_recip_s │ │ │ │ - 14745: 005dbd1d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14745: 005dbd4d 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14746: 009a16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14747: 0054de79 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14747: 0054dea9 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14748: 009af0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14749: 009b169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14750: 00341bc5 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14751: 003a80fd 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14752: 008ec65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14753: 0099ca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14754: 009f81e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14755: 0049612d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14756: 00909424 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_b │ │ │ │ 14757: 009f6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14758: 009a7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14759: 009b036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14760: 0049dd4d 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ 14761: 00909298 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_d │ │ │ │ - 14762: 006b9b79 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14762: 006b9b99 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14763: 0099b1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14764: 00568d05 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14765: 005ac435 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14764: 00568d35 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14765: 005ac465 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14766: 0046ebad 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14767: 009f663a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14768: 009093a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_h │ │ │ │ 14769: 008ee024 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14770: 009f69e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14771: 0069118d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14771: 006911ad 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14772: 009f7d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14773: 009a39a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14774: 009a6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14775: 003e9b4d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14776: 009a9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 14777: 009a6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 14778: 00668aad 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14779: 006b56e9 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14780: 00680fa9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14778: 00668ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14779: 006b5709 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14780: 00680fcd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14781: 003e9555 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14782: 0054b7b1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14782: 0054b7e1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14783: 0099e2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14784: 008ff44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 14785: 008f1718 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_qb │ │ │ │ 14786: 0085c2e0 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14787: 009f812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14788: 009a4988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14789: 009a667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14790: 0099f7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14791: 00255745 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14792: 0099cb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ 14793: 0090931c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pckev_w │ │ │ │ - 14794: 00624dc9 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14794: 00624ded 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14795: 009f7ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14796: 00642661 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14796: 00642685 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14797: 00412859 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14798: 009f72e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14799: 009f6e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14800: 0099e16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14801: 00628449 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14801: 0062846d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14802: 00340161 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14803: 00450581 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14804: 0099aef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14805: 00258dc5 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 14806: 0089e4ec 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 14807: 008ff3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 14808: 0099d580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 14809: 0099ad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 14810: 0057f811 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 14810: 0057f841 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 14811: 009f7dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 14812: 0099ee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 14813: 00268a09 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 14814: 0046b7f5 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 14815: 00268099 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 14816: 009af344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 14817: 00266555 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 14818: 009f85aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 14819: 0049b491 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 14820: 009a25ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 14821: 009af854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 14822: 008fa7fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbinv │ │ │ │ 14823: 009f7082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 14824: 009f81ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 14825: 00652eb9 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 14826: 005d979d 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 14825: 00652edd 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 14826: 005d97cd 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 14827: 009a22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 14828: 00494329 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 14829: 00474605 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 14830: 009f6b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 14831: 0060045d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 14831: 0060048d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 14832: 004130a1 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 14833: 005990c5 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 14833: 005990f5 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 14834: 002c8a29 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 14835: 0033ff75 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 14836: 009f726e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 14837: 00346935 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 14838: 00494645 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 14839: 0099bf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 14840: 0051af5d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 14840: 0051af8d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 14841: 004d21d9 372 FUNC GLOBAL DEFAULT 12 helper_msa_mini_s_df │ │ │ │ 14842: 008b2a78 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 14843: 009abf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 14844: 0061e6c5 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 14844: 0061e6e9 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 14845: 0046a0d9 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 14846: 009f73f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 14847: 009f6c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 14848: 009f85ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 14849: 00386b69 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 14850: 009b2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 14851: 005ac479 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 14852: 005f13bd 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 14853: 0064c215 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 14851: 005ac4a9 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 14852: 005f13ed 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 14853: 0064c239 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 14854: 0091207c 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 14855: 009f76dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 14856: 009a27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 14857: 009f7168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 14858: 009f7858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 14859: 003b8e4d 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 14860: 009ad960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 14861: 00568719 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 14861: 00568749 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 14862: 0099a36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 14863: 003fd2d5 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 14864: 009f64aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 14865: 0099b458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 14866: 002c3101 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 14867: 006381b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 14867: 006381dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 14868: 009ae190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 14869: 009f6210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 14870: 009aa89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 14871: 00347ab5 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 14872: 0046e641 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ 14873: 004aa34d 48 FUNC GLOBAL DEFAULT 12 helper_subq_s_w │ │ │ │ - 14874: 00680edd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 14874: 00680f01 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 14875: 0099f094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 14876: 0099ee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 14877: 00497985 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 14878: 009f8332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 14879: 008ef020 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 14880: 0054ea15 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 14880: 0054ea45 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 14881: 0099c038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 14882: 0042bd1d 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 14883: 002c5d95 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 14884: 005a2d6d 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 14884: 005a2d9d 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 14885: 009f8a96 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 14886: 009f7312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 14887: 0058c0f9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 14887: 0058c129 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 14888: 009f6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 14889: 0099b428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 14890: 004a552d 876 FUNC GLOBAL DEFAULT 12 mips_semihosting │ │ │ │ 14891: 009f6d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 14892: 009b025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 14893: 002bfb79 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 14894: 00342bb1 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 14895: 009f7da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14896: 009f7f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 14897: 0066b659 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 14897: 0066b67d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 14898: 009a126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 14899: 0064686d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 14899: 00646891 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 14900: 009f5f69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 14901: 0049d8fd 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 14902: 0026ff8d 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 14903: 0054ef11 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 14903: 0054ef41 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 14904: 009f8302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 14905: 009f8264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 14906: 009ad4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 14907: 009f6f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 14908: 009f65c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 14909: 0099a738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 14910: 009f7614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 14911: 006080e9 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 14911: 00608119 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 14912: 009f7a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 14913: 009b23e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 14914: 009a4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 14915: 009b1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 14916: 009f6ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 14917: 009f8568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 14918: 009a185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 14919: 009aacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 14920: 009a57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 14921: 00307ac5 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 14922: 00349025 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 14923: 0025a269 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 14924: 0067daa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 14924: 0067dacd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 14925: 009045c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffql_df │ │ │ │ 14926: 009f75cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 14927: 009f840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 14928: 00284919 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 14929: 00258e91 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 14930: 009f8246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 14931: 009f7bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ @@ -14941,30 +14941,30 @@ │ │ │ │ 14937: 00475abd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 14938: 009a7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 14939: 009abc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 14940: 009a82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 14941: 009f7686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 14942: 009f5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 14943: 00268ef1 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 14944: 006710f5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 14944: 00671119 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 14945: 008efd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 14946: 009f6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14947: 009f7366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 14948: 009a158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 14949: 003d4901 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 14950: 0062ac21 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 14950: 0062ac45 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 14951: 009a48b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 14952: 009f6496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 14953: 009b2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 14954: 003196c9 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 14955: 00289431 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 14956: 009a3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 14957: 002bf805 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 14958: 00618d21 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 14959: 006ac2a5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 14958: 00618d51 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 14959: 006ac2c5 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 14960: 0046899d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 14961: 009f7354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 14962: 0031948d 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 14963: 009f6ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 14964: 009a3e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 14965: 0046ea45 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 14966: 0099e1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ @@ -14972,171 +14972,171 @@ │ │ │ │ 14968: 009ac6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 14969: 009f6d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 14970: 008f9ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpeconf0 │ │ │ │ 14971: 0090f0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_b │ │ │ │ 14972: 0026b135 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 14973: 0090ef68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_d │ │ │ │ 14974: 009f6fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 14975: 0062ad85 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 14975: 0062ada9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 14976: 009f7c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 14977: 00681085 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 14978: 0055e5a5 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 14977: 006810a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 14978: 0055e5d5 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 14979: 009af904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 14980: 0049dce5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 14981: 0090f070 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_h │ │ │ │ 14982: 009aaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 14983: 0061b66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 14983: 0061b69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 14984: 009a50e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 14985: 009f716e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 14986: 009a2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 14987: 0054dffd 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 14988: 00663e89 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 14987: 0054e02d 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 14988: 00663ead 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 14989: 0099fb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 14990: 009f7ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 14991: 009d48bc 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 14992: 009ac470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 14993: 0069e071 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 14994: 006138a5 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 14995: 005aa4d1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 14993: 0069e091 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 14994: 006138d5 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 14995: 005aa501 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 14996: 003e64d5 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 14997: 0063f8e9 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 14997: 0063f90d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 14998: 0025b959 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 14999: 009ed829 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 15000: 006b1a2d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15000: 006b1a4d 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15001: 0090efec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bclr_w │ │ │ │ - 15002: 00672685 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15002: 006726a9 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15003: 009af724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15004: 009ad630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15005: 003b974d 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15006: 00486c4d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15007: 006967f1 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15007: 00696811 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15008: 009f8390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15009: 004a125d 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschefback │ │ │ │ 15010: 009f6c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15011: 0029cbe5 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15012: 0085b75c 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 15013: 006926cd 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15013: 006926ed 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15014: 009f5f70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15015: 00437169 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15016: 009ab7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15017: 00662c05 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15017: 00662c29 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15018: 0099af58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15019: 0041cf7d 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15020: 003c996d 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15021: 009ac3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15022: 009f7e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15023: 009acd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15024: 009a8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15025: 00692929 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15025: 00692949 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15026: 009f5f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15027: 009f6dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ 15028: 009059e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftq_df │ │ │ │ - 15029: 0061bc85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15029: 0061bcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15030: 00433ecd 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 15031: 00617cf1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15031: 00617d21 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15032: 0033aee5 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15033: 0046f685 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15034: 0057f04d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15034: 0057f07d 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15035: 009f83e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15036: 0025875d 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15037: 009f5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15038: 00540101 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15039: 0055a85d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15038: 00540131 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15039: 0055a88d 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15040: 0038013d 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15041: 0037ffe1 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15042: 00651a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15043: 0058d311 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15044: 0069c079 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15042: 00651a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15043: 0058d341 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15044: 0069c099 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15045: 0099d400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15046: 009a3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15047: 00576091 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15048: 0064271d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15049: 005a3349 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15047: 005760c1 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15048: 00642741 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15049: 005a3379 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15050: 009b112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15051: 003d5039 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15052: 003b8381 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15053: 009ad8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15054: 00569799 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15054: 005697c9 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15055: 00430aa1 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15056: 008f064c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15057: 008fca04 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ole │ │ │ │ 15058: 009f6f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15059: 009a1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15060: 009f78a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15061: 009f6c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15062: 006b3f31 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15062: 006b3f51 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15063: 0025d9ad 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15064: 008b1f8c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15065: 009f80fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15066: 009a8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15067: 009f7a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15068: 006bda1d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15068: 006bda3d 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15069: 00469dc9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15070: 005aa0b9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15070: 005aa0e9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15071: 009d4678 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15072: 009ae780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15073: 009aeb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15074: 009f6ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15075: 0063892d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15076: 005bb691 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 15077: 006adbf1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15075: 00638951 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15076: 005bb6c1 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15077: 006adc11 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15078: 009adc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15079: 0099add8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ 15080: 008fc8fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_olt │ │ │ │ 15081: 004cb059 326 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_b │ │ │ │ - 15082: 00653245 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15083: 0067d5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15082: 00653269 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15083: 0067d61d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15084: 008eba80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15085: 009f7836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 15086: 005acb1d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15086: 005acb4d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 15087: 004cb2a1 110 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_d │ │ │ │ - 15088: 0069cf79 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15088: 0069cf99 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15089: 009a8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15090: 009b2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15091: 003fdc19 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15092: 004cb1a1 158 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_h │ │ │ │ 15093: 009f719e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15094: 008efd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15095: 009f752e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15096: 00486f4d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15097: 00677f95 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 15098: 00654e71 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15097: 00677fb9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15098: 00654e95 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15099: 002bc3c1 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15100: 009f73ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 15101: 0066c2dd 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15101: 0066c301 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15102: 008e9b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15103: 009a13cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15104: 003dd7f9 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15105: 0029aefd 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15106: 0046be09 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15107: 0065bf19 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15107: 0065bf3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15108: 0028a329 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15109: 009f7e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ 15110: 004cb241 96 FUNC GLOBAL DEFAULT 12 helper_msa_mulv_w │ │ │ │ - 15111: 0067cae9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15111: 0067cb0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15112: 009f6f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15113: 009f7b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 15114: 0068dca1 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15115: 005a04f1 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15116: 00613389 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15114: 0068dcc1 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15115: 005a0521 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15116: 006133b9 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15117: 003ddcb5 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15118: 009f6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15119: 00298a89 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15120: 009f6bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15121: 009a5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15122: 002f8685 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15123: 009f6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15124: 00647c49 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15124: 00647c6d 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15125: 0033b021 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15126: 009f5f4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15127: 009a5358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15128: 009aca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15129: 009a018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15130: 005a1125 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15131: 00533249 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15130: 005a1155 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15131: 00533279 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15132: 009f6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15133: 0049c34d 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15134: 0029a4a5 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15135: 004681f5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15136: 009a68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 15137: 00258815 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 15138: 0033f4ad 228 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ @@ -15148,59 +15148,59 @@ │ │ │ │ 15144: 008f4dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_ph │ │ │ │ 15145: 004cda39 1352 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_b │ │ │ │ 15146: 009a166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15147: 009b175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15148: 0089fc50 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15149: 0028a1d5 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 15150: 004ce3c1 234 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_d │ │ │ │ - 15151: 00692a51 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15151: 00692a71 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 15152: 004a0c35 102 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcstatus │ │ │ │ - 15153: 0066acf9 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15154: 006296ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15153: 0066ad1d 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15154: 006296d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15155: 009f796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15156: 004b2319 196 FUNC GLOBAL DEFAULT 12 helper_float_msubf_d │ │ │ │ 15157: 009abf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15158: 004cdf81 734 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_h │ │ │ │ 15159: 009b168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15160: 0029ab59 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15161: 003f0ff1 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15162: 009f69a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15163: 009a8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15164: 00474be9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15165: 0099c5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15166: 00696275 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15166: 00696295 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15167: 009f6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15168: 009f8366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15169: 009ae480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15170: 009aa85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15171: 0053270d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15171: 0053273d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15172: 009f7722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15173: 004b5015 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_seq │ │ │ │ 15174: 004b2269 176 FUNC GLOBAL DEFAULT 12 helper_float_msubf_s │ │ │ │ 15175: 004ce261 350 FUNC GLOBAL DEFAULT 12 helper_msa_subsuu_s_w │ │ │ │ 15176: 009f786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15177: 003ca7a9 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15178: 00622b6d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15178: 00622b91 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15179: 0099ebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15180: 009f72f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15181: 009f7db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15182: 00426529 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15183: 006837d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15183: 006837f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15184: 0089e8a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15185: 0099f694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15186: 0063cf89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15187: 006be805 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15188: 0067e2bd 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15189: 0062b635 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15186: 0063cfad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15187: 006be825 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15188: 0067e2e1 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15189: 0062b659 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15190: 009f8362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15191: 009af8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15192: 009ac8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15193: 006005e1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15193: 00600611 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15194: 008e9b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 15195: 0061b6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15195: 0061b6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15196: 008e0218 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15197: 009f731c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 15198: 009a8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15199: 009f77fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15200: 00249ac9 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15201: 008afa4c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15202: 009f72ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15208,788 +15208,788 @@ │ │ │ │ 15204: 009b026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15205: 003eae91 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15206: 008f043c 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15207: 009f7ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15208: 0099f4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15209: 003ebce1 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15210: 008ec6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15211: 00678c71 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15211: 00678c95 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15212: 009f8598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15213: 003e6911 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15214: 00434201 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15215: 009f73ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15216: 0044494d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15217: 009f6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15218: 005855e9 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15218: 00585619 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15219: 0049c8d9 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15220: 009f6e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15221: 009b21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15222: 0059014d 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15222: 0059017d 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15223: 009a4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15224: 009f6c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15225: 00674189 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15225: 006741ad 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15226: 009f6472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15227: 0046bc41 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15228: 0079c760 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15228: 0079c780 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15229: 008af9a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15230: 00255f45 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15231: 004ec375 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ - 15232: 0053ddf5 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15231: 004ec3a5 58 FUNC GLOBAL DEFAULT 12 helper_rdhwr_ccres │ │ │ │ + 15232: 0053de25 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15233: 009a81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15234: 009a2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ 15235: 009f820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_C0_DSTATE │ │ │ │ - 15236: 0065899d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15236: 006589c1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15237: 003f8f69 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15238: 009aed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15239: 0056ac5d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15239: 0056ac8d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15240: 009f66ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15241: 003e0301 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15242: 003ee161 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15243: 00639989 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15244: 00648505 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15243: 006399ad 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15244: 00648529 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15245: 009b04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15246: 003b9231 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15247: 0058b935 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15247: 0058b965 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15248: 009f8ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15249: 00487261 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15250: 009f825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15251: 009f78cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15252: 0061e87d 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15253: 00658b99 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15252: 0061e8a1 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15253: 00658bbd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15254: 009f8022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15255: 009b19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15256: 009f8514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15257: 0063d855 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15257: 0063d879 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ 15258: 004c85f9 494 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_b │ │ │ │ - 15259: 00643419 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15259: 0064343d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15260: 004376b9 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15261: 009f5c9a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15262: 004c8971 122 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_d │ │ │ │ 15263: 003a18cd 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15264: 006a3111 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15265: 005f1af9 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15264: 006a3131 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15265: 005f1b29 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15266: 0099b9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15267: 005db701 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15268: 0059017d 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15267: 005db731 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15268: 005901ad 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15269: 004c87e9 258 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_h │ │ │ │ 15270: 00366b29 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15271: 004c728d 140 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_d │ │ │ │ 15272: 009a5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15273: 00678b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15274: 00663c51 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15273: 00678b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15274: 00663c75 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15275: 008b2350 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15276: 009f7eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15277: 0043bf71 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 15278: 006995e1 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15278: 00699601 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ 15279: 004c7075 398 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_h │ │ │ │ - 15280: 006af501 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15280: 006af521 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 15281: 004b1d1d 188 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_d │ │ │ │ - 15282: 00645a3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15282: 00645a61 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15283: 009f77b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15284: 009f80b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15285: 0037cd35 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15286: 009f8056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15287: 0055fc25 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15288: 0069e321 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15287: 0055fc55 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15288: 0069e341 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15289: 009a4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15290: 0033b16d 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15291: 0099dc48 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15292: 004a08e5 38 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpecontrol │ │ │ │ 15293: 003ddbb5 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15294: 009030a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_ccres │ │ │ │ 15295: 009f666c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15296: 009f769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15297: 0046b259 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15298: 009f6628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15299: 009f7f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15300: 002588c9 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15301: 00562b35 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15301: 00562b65 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15302: 004c88ed 130 FUNC GLOBAL DEFAULT 12 helper_msa_max_u_w │ │ │ │ 15303: 004977b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15304: 009ab1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15305: 00433bad 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15306: 0099bba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15307: 0063abb5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15307: 0063abd9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15308: 009ac850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15309: 009a7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15310: 0037cffd 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ 15311: 00902f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_synci_step │ │ │ │ 15312: 004c7205 136 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_s_w │ │ │ │ - 15313: 00614311 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15314: 007de528 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15313: 00614341 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15314: 007de548 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ 15315: 004b1dd9 186 FUNC GLOBAL DEFAULT 12 helper_float_nmadd_s │ │ │ │ - 15316: 005823dd 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15317: 0055a601 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15316: 0058240d 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15317: 0055a631 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15318: 0099a5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ 15319: 004c949d 494 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_b │ │ │ │ - 15320: 0068f5f5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15321: 00693c15 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15322: 00654b51 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15320: 0068f615 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15321: 00693c35 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15322: 00654b75 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15323: 009f7128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15324: 004c9815 122 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_d │ │ │ │ 15325: 00299e65 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15326: 00626ea5 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15327: 0061aab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15326: 00626ec9 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15327: 0061aae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15328: 009f6dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15329: 0055e295 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15330: 0055a951 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15329: 0055e2c5 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15330: 0055a981 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15331: 0090c28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_b │ │ │ │ 15332: 004a17c5 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_compare │ │ │ │ 15333: 009a8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15334: 0090c100 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_d │ │ │ │ 15335: 009f71ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15336: 005952a5 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15336: 005952d5 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15337: 004c968d 260 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_h │ │ │ │ 15338: 002c8285 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15339: 00556329 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15339: 00556359 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15340: 009a4be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15341: 009f6e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15342: 009ae050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15343: 009f6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15344: 009f780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15345: 009f7870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15346: 009a08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15347: 009f7490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15348: 009f8300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15349: 004447b9 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15350: 0090c208 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_h │ │ │ │ 15351: 009a165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15352: 0058e82d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15352: 0058e85d 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15353: 009f80a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15354: 0099eea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15355: 006ae0c1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15355: 006ae0e1 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15356: 00497609 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15357: 004c9791 130 FUNC GLOBAL DEFAULT 12 helper_msa_min_u_w │ │ │ │ 15358: 009f7a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15359: 009f7716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15360: 009a8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15361: 008ed238 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15362: 009f8282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15363: 0090c184 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_max_u_w │ │ │ │ 15364: 009f77f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15365: 009af4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15366: 00481e31 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15367: 005cff91 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15367: 005cffc1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15368: 009ad370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15369: 009b2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15370: 004335f1 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15371: 007f9018 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15371: 007f9038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15372: 008ef0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15373: 009f7748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15374: 0041861d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15375: 004affa9 186 FUNC GLOBAL DEFAULT 12 helper_float_rint_d │ │ │ │ 15376: 0090bc5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_b │ │ │ │ 15377: 008e9a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15378: 006adbdd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15378: 006adbfd 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15379: 0090bad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_d │ │ │ │ 15380: 009f7e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15381: 004957bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ - 15382: 004ebed5 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ + 15382: 004ebf05 48 FUNC GLOBAL DEFAULT 12 helper_bitswap │ │ │ │ 15383: 009a3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15384: 009f6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15385: 0090bbd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_h │ │ │ │ 15386: 009f8b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15387: 0099c158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15388: 00453535 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15389: 0099e36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15390: 009ade80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15391: 00412b31 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15392: 009ae820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15393: 0069d76d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15393: 0069d78d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15394: 009f6a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ 15395: 004b0065 178 FUNC GLOBAL DEFAULT 12 helper_float_rint_s │ │ │ │ - 15396: 006a8d95 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15397: 0064746d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15396: 006a8db5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15397: 00647491 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15398: 003df071 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15399: 0063d0cd 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15399: 0063d0f1 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15400: 003ab5a9 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15401: 009b0860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15402: 0063e1e9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15402: 0063e20d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15403: 009b0bc4 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15404: 008d3938 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15405: 009f701a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15406: 008e06cc 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15407: 009a129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15408: 0090bb54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_min_u_w │ │ │ │ 15409: 009f7912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15410: 0099e03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15411: 009adfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15412: 009f8b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15413: 0058c609 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15413: 0058c639 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15414: 009f73d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15415: 009a2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 15416: 008f4898 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbla │ │ │ │ - 15417: 005a0df9 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15417: 005a0e29 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15418: 009f8480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15419: 002636cd 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15420: 009a5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15421: 009afaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15422: 009f6b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15423: 0022bdb9 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15424: 006adf65 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15425: 00697a9d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15424: 006adf85 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15425: 00697abd 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15426: 009f6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15427: 006235a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15427: 006235c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15428: 0099bde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15429: 009a52b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15430: 0099af88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15431: 004b14fd 184 FUNC GLOBAL DEFAULT 12 helper_float_maxa_d │ │ │ │ 15432: 009f8464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15433: 0061f10d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15433: 0061f131 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15434: 0022bc31 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15435: 0067fb5d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15435: 0067fb81 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15436: 009f6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15437: 0063ae39 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15437: 0063ae5d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15438: 0043da31 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15439: 009f6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15440: 00475081 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15441: 00336145 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ 15442: 004b1449 180 FUNC GLOBAL DEFAULT 12 helper_float_maxa_s │ │ │ │ - 15443: 00661689 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15443: 006616ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15444: 00322151 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15445: 003691dd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15446: 003dca81 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15447: 009f695c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15448: 003f6091 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15449: 009f6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15450: 009f5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15451: 009ad7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15452: 0099fab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15453: 00433e29 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15454: 0043e339 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15455: 00667b69 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15455: 00667b8d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15456: 009a2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15457: 009a089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15458: 0027533d 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 15459: 009f8b76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15460: 009b114c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15461: 009a0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15462: 00695c01 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15462: 00695c21 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15463: 00905f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsult_df │ │ │ │ 15464: 009a2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15465: 009a38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15466: 008ed970 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15467: 009d4688 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15468: 00546aa1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15468: 00546ad1 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15469: 0099b448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15470: 008af564 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15471: 0062c101 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15471: 0062c125 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15472: 004d1299 50 FUNC GLOBAL DEFAULT 12 helper_msa_ori_b │ │ │ │ 15473: 009aaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15474: 00482051 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15475: 003eae99 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15476: 0099ff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15477: 0061a425 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15478: 00653009 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15479: 00617a81 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15480: 00618a41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15477: 0061a455 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15478: 0065302d 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15479: 00617ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15480: 00618a71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15481: 009f7022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15482: 00638321 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15482: 00638345 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15483: 003e988d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15484: 009f672c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15485: 0049e5ed 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15486: 009f60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15487: 0065520d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15487: 00655231 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15488: 009b0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15489: 0053cd6d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15489: 0053cd9d 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15490: 0025c7c5 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15491: 0090a948 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_d │ │ │ │ 15492: 003dd9f9 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15493: 00460749 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15494: 008e48bc 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15495: 009f6602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15496: 00657cd5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15496: 00657cf9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15497: 0090aa50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_h │ │ │ │ 15498: 00320cf9 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15499: 009f66d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15500: 00671979 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15501: 00679599 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15502: 00568bbd 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15500: 0067199d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15501: 006795bd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15502: 00568bed 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15503: 009f72bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15504: 009f6a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15505: 009f5f41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15506: 0099dbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15507: 009afaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15508: 0033d525 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15509: 004a1351 28 FUNC GLOBAL DEFAULT 12 helper_mtc0_memorymapid │ │ │ │ 15510: 0029bbe1 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15511: 005a9745 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15512: 005f1961 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15513: 00684d39 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15511: 005a9775 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15512: 005f1991 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15513: 00684d5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15514: 003066bd 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15515: 0090a9cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hsub_u_w │ │ │ │ 15516: 003dff95 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15517: 008ee0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ 15518: 004b5ec1 324 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ueq │ │ │ │ - 15519: 00644995 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15519: 006449b9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15520: 009a5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15521: 005aa3c1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15521: 005aa3f1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15522: 009b1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15523: 009f7662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15524: 002c6261 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15525: 009f7a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15526: 009f664a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15527: 002c08bd 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15528: 009afec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15529: 009f6ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15530: 006600c1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15530: 006600e5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15531: 009f7bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15532: 00661995 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15532: 006619b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15533: 0049dc7d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ 15534: 009f6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15535: 0069cdd9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15536: 005632b9 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15535: 0069cdf9 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15536: 005632e9 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15537: 00903334 132 OBJECT GLOBAL DEFAULT 24 helper_info_dmt │ │ │ │ 15538: 00484959 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15539: 0031bcb1 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15540: 00494249 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15541: 002be405 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15542: 009b1cfc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15543: 0047fafd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15544: 009f72b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15545: 009f7acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15546: 009f80fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15547: 00669ae5 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15547: 00669b09 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15548: 009f6faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15549: 003f126d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15550: 00416155 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15551: 0053ddc1 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15551: 0053ddf1 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 15552: 00422131 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15553: 009f7de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15554: 0043f8d1 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15555: 009a19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ 15556: 00484169 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15557: 00651611 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15558: 00579f51 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15559: 0066f7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15557: 00651635 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15558: 00579f81 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15559: 0066f7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15560: 0099b598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 15561: 0048694d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15562: 009f7f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15563: 006987d1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15564: 006b4475 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15563: 006987f1 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15564: 006b4495 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15565: 009f689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15566: 008e90bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15567: 009a5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15568: 0099ffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15569: 00631609 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15569: 0063162d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15570: 009af104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15571: 005aa355 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15571: 005aa385 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15572: 009f673c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15573: 005a2aa9 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15574: 0053c6c9 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15575: 00658fbd 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15576: 0061f845 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15573: 005a2ad9 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15574: 0053c6f9 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15575: 00658fe1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15576: 0061f869 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15577: 0099af28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 15578: 00803874 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ + 15578: 00803894 4 OBJECT GLOBAL DEFAULT 14 ieee_rm │ │ │ │ 15579: 009f7352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15580: 0025cd15 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15581: 009f6a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15582: 003fc3a9 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15583: 0028370d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15584: 0048cef5 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15585: 00567bbd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15586: 007f9078 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15585: 00567bed 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15586: 007f9098 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15587: 0099a518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15588: 003e0621 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15589: 00492589 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15590: 009a96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15591: 009f737e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 15592: 0091204c 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15593: 0090ecd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_b │ │ │ │ 15594: 009f68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15595: 005ced05 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15596: 005df0a1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15595: 005ced35 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15596: 005df0d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15597: 00451ad5 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15598: 0061b9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15598: 0061ba21 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15599: 0090eb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_d │ │ │ │ 15600: 009f8338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 15601: 0056e7c9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15601: 0056e7f9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15602: 0090ec50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_h │ │ │ │ 15603: 009a7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15604: 009f5f5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 15605: 0099a528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15606: 009f82fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15607: 00427959 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15608: 0067e14d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15609: 00599c21 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15608: 0067e171 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15609: 00599c51 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15610: 0099c7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15611: 003ea799 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 15612: 004138e5 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15613: 009a10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15614: 009f721c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ - 15615: 004fcbd1 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ + 15615: 004fcc01 8 FUNC GLOBAL DEFAULT 12 generate_exception_break │ │ │ │ 15616: 009f6b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15617: 009f7c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15618: 00698269 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15619: 00661f45 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15620: 005ac851 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15621: 00536ff1 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15618: 00698289 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15619: 00661f69 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15620: 005ac881 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15621: 00537021 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15622: 0034419d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15623: 0054f489 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15624: 00581a99 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15623: 0054f4b9 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15624: 00581ac9 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15625: 0090ebcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bset_w │ │ │ │ 15626: 009aecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15627: 009aad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15628: 00405d5d 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15629: 004abfcd 212 FUNC GLOBAL DEFAULT 12 helper_extr_r_w │ │ │ │ 15630: 009f7800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15631: 009f606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15632: 009f6582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15633: 009a9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15634: 0099b9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15635: 009f66da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15636: 009027dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_ps │ │ │ │ 15637: 0025c2d9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15638: 006667a1 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15638: 006667c5 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15639: 009abf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15640: 00284101 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15641: 0034420d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15642: 0054e0f5 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15642: 0054e125 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15643: 0042a591 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15644: 009a9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15645: 00673df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15646: 0066112d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15645: 00673e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15646: 00661151 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15647: 009f7712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15648: 009f8360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15649: 0068f701 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15649: 0068f721 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15650: 00485309 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15651: 0099d430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 15652: 0066c5fd 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15652: 0066c621 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15653: 008e483c 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15654: 0099b6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15655: 009a7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 15656: 009f7788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15657: 00540f7d 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15658: 0055b739 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15657: 00540fad 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15658: 0055b769 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15659: 009af374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15660: 002bab01 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15661: 009adbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15662: 00681665 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15663: 00584745 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15662: 00681689 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15663: 00584775 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15664: 0049a659 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15665: 009b0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15666: 006b15b9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15666: 006b15d9 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15667: 009ab7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15668: 009f74a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15669: 009adbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15670: 009a29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15671: 009f7994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15672: 0043b841 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15673: 005a90ed 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15673: 005a911d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15674: 009f8b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15675: 0062c1c5 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15676: 0064eaf1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15677: 0061a2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15678: 00643d29 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15679: 00640ef5 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15675: 0062c1e9 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15676: 0064eb15 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15677: 0061a2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15678: 00643d4d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15679: 00640f19 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15680: 0099e40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15681: 009f656e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15682: 009f6796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15683: 0099fce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15684: 003ea7a9 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15685: 002a0525 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15686: 009a9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15687: 009adee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15688: 00344565 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15689: 0059fff5 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15690: 00618415 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15689: 005a0025 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15690: 00618445 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15691: 008fc7f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_eq │ │ │ │ 15692: 0099d00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15693: 00659c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15693: 00659c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15694: 009f694e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15695: 00692a7d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15695: 00692a9d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15696: 0099ae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15697: 00550039 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15697: 00550069 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15698: 009a66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15699: 008f42ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_subqh_w │ │ │ │ 15700: 0099f550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 15701: 009b1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 15702: 0058bd51 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15702: 0058bd81 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15703: 003a23b1 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15704: 002b0f31 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15705: 008b1fd8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15706: 009f7a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15707: 009f73c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15708: 009f5f1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15709: 006172ad 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15709: 006172dd 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15710: 008f491c 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbra │ │ │ │ 15711: 002b14b9 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15712: 003c8f75 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15713: 009f6c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15714: 0068f9e5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15714: 0068fa05 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15715: 009f760c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15716: 009a56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15717: 009023bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_d │ │ │ │ 15718: 009aa22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15719: 00282f19 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15720: 006410f1 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15720: 00641115 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15721: 009f62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15722: 0063c8d1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15722: 0063c8f5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15723: 0099a608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15724: 009ad780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15725: 002c3811 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15726: 00405b01 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15727: 006618a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15727: 006618c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15728: 009f632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15729: 00530efd 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15729: 00530f2d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15730: 009f8b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15731: 009f6a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15732: 009a4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15733: 009aca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15734: 0025d411 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15735: 009ab08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15736: 009a49b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15737: 0022c6a5 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15738: 0061d089 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15738: 0061d0ad 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15739: 009f6a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15740: 009af844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15741: 009f6638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15742: 009f715c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15743: 00900e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_w_s │ │ │ │ 15744: 008ee9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15745: 005a3075 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15745: 005a30a5 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15746: 00262661 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15747: 009f5ca5 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15748: 00911cc8 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15749: 009f82e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15750: 009f7344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15751: 006b4e8d 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15751: 006b4ead 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15752: 009f6e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15753: 0054acc5 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15753: 0054acf5 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15754: 009f71f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15755: 0037d069 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15756: 0099c488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15757: 009f7556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15758: 0047a1e1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15759: 009a7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 15760: 009aa3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15761: 009f7f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15762: 009f6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15763: 006260a1 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15763: 006260c5 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15764: 002f2631 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15765: 0058da01 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 15766: 00677be5 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15765: 0058da31 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15766: 00677c09 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15767: 0099f854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15768: 0068cfe9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15768: 0068d009 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15769: 0049ed69 10 FUNC GLOBAL DEFAULT 12 cpu_mips_kseg1_to_phys │ │ │ │ 15770: 009f60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15771: 00405b49 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 15772: 0061a2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15772: 0061a329 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15773: 009f6e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15774: 00444399 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15775: 009f5f1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15776: 006384c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15776: 006384e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15777: 009ac790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15778: 009f645e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 15779: 009f771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15780: 003774a9 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15781: 008b2580 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15782: 00612f8d 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15783: 006bc3d5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15782: 00612fbd 1020 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15783: 006bc3f5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15784: 009f728c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15785: 0099d1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ - 15786: 004fcbe1 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ + 15786: 004fcc11 120 FUNC GLOBAL DEFAULT 12 gen_load_fpr32 │ │ │ │ 15787: 009f64e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ 15788: 008fa4e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttacx │ │ │ │ - 15789: 00649e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15789: 00649e41 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15790: 008b1bfc 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15791: 009a7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15792: 00696489 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15792: 006964a9 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15793: 008b202c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15794: 00681af9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15795: 00583c49 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15794: 00681b1d 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15795: 00583c79 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15796: 0099f794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15797: 0067d1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15798: 006bb579 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15797: 0067d1e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15798: 006bb599 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15799: 009f7a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ 15800: 004afb31 184 FUNC GLOBAL DEFAULT 12 helper_float_recip1_d │ │ │ │ - 15801: 006ac015 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15801: 006ac035 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15802: 004a2fb5 236 FUNC GLOBAL DEFAULT 12 helper_cache │ │ │ │ 15803: 009a8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15804: 009ac024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15805: 009f7e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15806: 0066275d 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15806: 00662781 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15807: 009f60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15808: 003f6ec9 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15809: 009f82d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 15810: 009f6c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 15811: 004da059 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsueq_df │ │ │ │ 15812: 009f5f58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 15813: 00496b09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 15814: 002f6ef1 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 15815: 0047b439 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 15816: 0063f3f9 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 15817: 00569e49 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 15818: 00584dbd 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 15816: 0063f41d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 15817: 00569e79 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 15818: 00584ded 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 15819: 009f83d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 15820: 004afbe9 180 FUNC GLOBAL DEFAULT 12 helper_float_recip1_s │ │ │ │ 15821: 009b023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 15822: 009f741a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 15823: 004a08ad 54 FUNC GLOBAL DEFAULT 12 helper_mtc0_mvpcontrol │ │ │ │ 15824: 009b1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 15825: 009f6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 15826: 009afe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 15827: 009a3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 15828: 0061b451 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 15828: 0061b481 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 15829: 003f71f5 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ - 15830: 0064c4f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 15830: 0064c515 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 15831: 0043d865 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 15832: 009afd88 12 OBJECT GLOBAL DEFAULT 24 target_mips_tcg_trace_events │ │ │ │ 15833: 008b2ec8 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 15834: 00347a29 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 15835: 0029a1b1 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 15836: 009f651a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 15837: 006a88b5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 15837: 006a88d5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 15838: 0041cc7d 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 15839: 009f6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 15840: 009a40d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 15841: 005aa365 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 15841: 005aa395 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 15842: 0099c6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 15843: 009f5f34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 15844: 009b1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 15845: 009f633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 15846: 008af49c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 15847: 009a4938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 15848: 0049c02d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 15849: 00687f8d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 15849: 00687fad 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 15850: 0029a819 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 15851: 009a64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 15852: 0054c789 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 15852: 0054c7b9 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 15853: 00341759 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 15854: 009a214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 15855: 0048770d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 15856: 005cc235 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 15857: 006a4765 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 15856: 005cc265 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 15857: 006a4785 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 15858: 0099afb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 15859: 004b6789 326 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ule │ │ │ │ - 15860: 0063d3f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 15861: 005895b9 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 15862: 005a9efd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 15860: 0063d415 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 15861: 005895e9 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 15862: 005a9f2d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 15863: 00496959 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 15864: 008ed2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 15865: 0099d3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 15866: 009ac18c 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 15867: 0066f639 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 15867: 0066f65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 15868: 003d4a69 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 15869: 006406e1 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 15869: 00640705 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 15870: 009a7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 15871: 009f7f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 15872: 009f6bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 15873: 0064d8bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 15873: 0064d8e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 15874: 009af1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 15875: 008f2504 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_lt_qb │ │ │ │ 15876: 0099a918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 15877: 008b1acc 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 15878: 0099b1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 15879: 0041d15d 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 15880: 009a1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 15881: 005d987d 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 15881: 005d98ad 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 15882: 009f78e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 15883: 00417c59 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 15884: 004b632d 314 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ult │ │ │ │ 15885: 004542e1 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 15886: 009f8364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 15887: 00358681 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 15888: 009a3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 15889: 0066b2f9 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 15889: 0066b31d 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 15890: 009f7468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 15891: 0053e305 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 15891: 0053e335 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 15892: 009a42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 15893: 0037efc9 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 15894: 009f78ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 15895: 00469971 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 15896: 009042ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_b │ │ │ │ 15897: 009af9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 15898: 009ac5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 15899: 00646ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 15899: 00646cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 15900: 003061c9 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ 15901: 00903f94 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_d │ │ │ │ - 15902: 006aafa1 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 15902: 006aafc1 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 15903: 009f619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 15904: 009041a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_h │ │ │ │ 15905: 009f68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 15906: 009a2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 15907: 009b15e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 15908: 008e9c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 15909: 0099fc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 15910: 009f63e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 15911: 00474f71 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 15912: 009a07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 15913: 009f84d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15914: 007f9150 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 15914: 007f9170 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 15915: 009f7e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 15916: 003fc5e9 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 15917: 008f0dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_swl │ │ │ │ 15918: 008f1064 132 OBJECT GLOBAL DEFAULT 24 helper_info_swm │ │ │ │ 15919: 009f7e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 15920: 009f6e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 15921: 0057cf61 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 15921: 0057cf91 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 15922: 009f678c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 15923: 008f0e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_swr │ │ │ │ 15924: 008ada74 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 15925: 0040c615 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 15926: 00481b35 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 15927: 0090409c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ld_w │ │ │ │ 15928: 003d47cd 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 15929: 003a3ea1 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 15930: 009f60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 15931: 00630c21 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 15931: 00630c45 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 15932: 009f76a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 15933: 005635f1 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 15933: 00563621 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 15934: 009a271c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 15935: 009f6d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 15936: 009af5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 15937: 009f61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 15938: 003dcc11 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ - 15939: 00502029 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ + 15939: 00502059 68 FUNC GLOBAL DEFAULT 12 gen_load_fpr64 │ │ │ │ 15940: 009a6c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 15941: 009f82ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 15942: 003e97c5 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 15943: 0099f7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 15944: 003062f9 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 15945: 005a2b3d 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 15945: 005a2b6d 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 15946: 003f3d89 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 15947: 0058e6d1 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 15947: 0058e701 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 15948: 009b2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 15949: 009a7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 15950: 0042c409 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 15951: 009f7cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 15952: 00620ca5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 15952: 00620cc9 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 15953: 003f3fb9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 15954: 00659dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 15954: 00659df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 15955: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 15956: 003aaec5 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 15957: 0099f5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 15958: 0067a56d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 15958: 0067a591 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 15959: 009f83fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 15960: 00283605 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 15961: 0054f585 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 15961: 0054f5b5 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 15962: 0026c761 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 15963: 009f79a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 15964: 004105f9 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 15965: 0043bcc1 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 15966: 009f7cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 15967: 009a41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 15968: 006438d1 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 15969: 0062d6cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 15970: 006c197d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 15968: 006438f5 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 15969: 0062d6f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 15970: 006c199d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 15971: 008ed9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 15972: 003eb975 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 15973: 006ab74d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 15973: 006ab76d 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 15974: 009a67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 15975: 002bcd99 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 15976: 009f6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 15977: 009a63a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 15978: 009f76ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 15979: 0090322c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dvp │ │ │ │ 15980: 0099d938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 15981: 009f6506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 15982: 009f6652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 15983: 003f64d9 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 15984: 00665b7d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 15984: 00665ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 15985: 00420471 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 15986: 0049c58d 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 15987: 009f64c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 15988: 009ac3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 15989: 009f7eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 15990: 009f7fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 15991: 004a03a1 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tccontext │ │ │ │ @@ -16021,178 +16021,178 @@ │ │ │ │ 16017: 009a095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 16018: 009a9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16019: 0037e961 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16020: 009a5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16021: 008fce24 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_le │ │ │ │ 16022: 0099f844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16023: 009f74d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16024: 006409ad 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16024: 006409d1 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16025: 009f7c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16026: 00668e69 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16026: 00668e8d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16027: 0041d185 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16028: 00695965 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16028: 00695985 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16029: 009f7d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16030: 008b177c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16031: 009f63b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16032: 0033c651 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 16033: 0063a9fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16034: 0061aa79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16035: 0056843d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16033: 0063aa21 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16034: 0061aaa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16035: 0056846d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16036: 009f63a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16037: 006327ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16037: 006327d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16038: 009f7b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16039: 00465c21 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16040: 009f8280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16041: 009a4f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16042: 0046ddc5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16043: 0058d519 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16043: 0058d549 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16044: 009af634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16045: 00599491 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16045: 005994c1 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16046: 00275781 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16047: 009f6ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16048: 009f7bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16049: 009b2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16050: 0061490d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16050: 0061493d 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16051: 0026878d 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16052: 004a02f5 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tchalt │ │ │ │ 16053: 008fcd1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_lt │ │ │ │ 16054: 009f7056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 16055: 0056e8f9 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16055: 0056e929 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16056: 009f84bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16057: 007f8f70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16057: 007f8f90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16058: 0099e884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16059: 009f5f3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16060: 0061dd2d 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16061: 00568cf1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16060: 0061dd51 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16061: 00568d21 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16062: 009f7a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16063: 004dab6d 548 FUNC GLOBAL DEFAULT 12 helper_msa_fmadd_df │ │ │ │ 16064: 009a239c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16065: 003fcad5 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16066: 0044b60d 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16067: 009f7888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16068: 009f7572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16069: 009ad700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16070: 003488c9 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16071: 009a85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16072: 009f6518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16073: 0043e8d1 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16074: 006372a9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16074: 006372cd 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16075: 009b22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16076: 009f66f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16077: 009f6f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16078: 009af494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16079: 009f7d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16080: 00646231 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16080: 00646255 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16081: 009f8134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16082: 009afe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16083: 009f6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16084: 009b0850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16085: 0099ca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16086: 003e358d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16087: 00625f59 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16087: 00625f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16088: 009f6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16089: 009f85b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16090: 009f5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16091: 00608519 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16091: 00608549 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16092: 009f7c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16093: 004a06b1 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_status │ │ │ │ 16094: 009f83cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16095: 0099f284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16096: 009a7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16097: 009aa1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16098: 005c87e9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16098: 005c8819 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16099: 00496ccd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16100: 009a5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16101: 009f83dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16102: 0099fe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16103: 008f2e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tchalt │ │ │ │ 16104: 0099c2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16105: 00654fa1 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16105: 00654fc5 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16106: 009f63aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16107: 0069f3ed 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16108: 0062f7a9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16107: 0069f40d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16108: 0062f7cd 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16109: 009f669e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16110: 002b0d21 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16111: 009f6cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16112: 009f733c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 16113: 0054ad35 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16113: 0054ad65 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16114: 009f6694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ 16115: 008fdc10 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgb │ │ │ │ 16116: 004cea01 182 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_b │ │ │ │ - 16117: 00693889 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16117: 006938a9 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ 16118: 004ceb65 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_d │ │ │ │ - 16119: 00558b21 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16119: 00558b51 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16120: 009f792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16121: 0034a64d 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16122: 002be4b5 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16123: 004a2f31 132 FUNC GLOBAL DEFAULT 12 helper_deret │ │ │ │ 16124: 009a3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16125: 008f0c88 64 OBJECT GLOBAL DEFAULT 24 malta_compat │ │ │ │ 16126: 004ceab9 112 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_h │ │ │ │ 16127: 008fdb8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pavgh │ │ │ │ 16128: 009f5f00 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16129: 009f6cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16130: 0099e0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16131: 005a33e9 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16131: 005a3419 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16132: 009b1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16133: 0037d81d 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16134: 00552ad5 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 16135: 0058f0cd 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16134: 00552b05 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16135: 0058f0fd 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16136: 009f7cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 16137: 00639a69 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16137: 00639a8d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16138: 009aa9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16139: 003b9a65 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 16140: 00496119 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16141: 003dd4a1 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16142: 0049c01d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16143: 00275715 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16144: 00451cbd 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16145: 00453a85 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 16146: 002c6299 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16147: 00267539 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16148: 008f281c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_lt_ph │ │ │ │ 16149: 004ceb29 58 FUNC GLOBAL DEFAULT 12 helper_msa_ilvl_w │ │ │ │ 16150: 009d5a74 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16151: 0061adfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16152: 007bd264 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16151: 0061ae2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16152: 007bd284 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16153: 003d1991 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16154: 009f630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16155: 008f6890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_intctl │ │ │ │ 16156: 009f5f3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16157: 00405991 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16158: 009f652c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16159: 008af95c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16160: 009f81c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16161: 009a8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 16162: 0057a3b9 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16162: 0057a3e9 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16163: 009a9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16164: 009b29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16165: 0031a7d9 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16166: 003207ad 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16167: 009b1f24 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16168: 009f7a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16169: 009ae9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16170: 006a06a1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16170: 006a06c1 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16171: 009f6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16172: 009a0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16173: 009a6cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16174: 009f6fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16175: 009ae240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16176: 002600f5 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16177: 0080b018 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16177: 0080b038 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16178: 009f60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16179: 004ab03d 162 FUNC GLOBAL DEFAULT 12 helper_mulsaq_s_w_ph │ │ │ │ 16180: 009f826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 16181: 006aebd1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16181: 006aebf1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16182: 009abef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16183: 009f80ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16184: 006213e5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16184: 00621409 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16185: 009f7522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16186: 00239625 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16187: 0069f681 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16187: 0069f6a1 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16188: 009f7062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16189: 009f7758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16190: 003f8e41 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 16191: 009f6ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16192: 009ae400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16193: 009f7c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 16194: 00434199 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ @@ -16205,76 +16205,76 @@ │ │ │ │ 16201: 009ad9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16202: 009a9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16203: 008ea244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16204: 009f7214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16205: 009f72c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16206: 009f7624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16207: 003f2505 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16208: 00605d81 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16208: 00605db1 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16209: 003f3d11 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16210: 009f7972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16211: 00673ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16211: 00673b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16212: 009f60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16213: 009f7bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16214: 003eb1a1 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16215: 0080b03c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16215: 0080b05c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16216: 00462665 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16217: 009f8496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16218: 004ae961 194 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_w_s │ │ │ │ 16219: 004da26d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcne_df │ │ │ │ 16220: 009f7fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16221: 0062b331 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16221: 0062b355 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16222: 009aecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16223: 009b1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16224: 0099a808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16225: 00672521 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16226: 00655ab5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16225: 00672545 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16226: 00655ad9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16227: 0099c950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16228: 0041c3ed 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 16229: 009f7eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16230: 009f69be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16231: 0053829d 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16232: 006058ed 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16231: 005382cd 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16232: 0060591d 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16233: 008f29a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_ph │ │ │ │ 16234: 0099a798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16235: 0026d375 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ 16236: 009031a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_xnp │ │ │ │ - 16237: 0066e119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16237: 0066e13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16238: 009f6d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16239: 009f63de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16240: 003e3621 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16241: 009f7f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16242: 009af3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16243: 002884d1 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16244: 009abf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16245: 00607d71 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16246: 0069de69 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16245: 00607da1 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16246: 0069de89 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16247: 009abf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16248: 0059b101 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16248: 0059b131 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16249: 009f7e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16250: 0064069d 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16250: 006406c1 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ 16251: 004b3555 148 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_seq │ │ │ │ - 16252: 00585c95 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16252: 00585cc5 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16253: 00307541 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16254: 004929a1 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16255: 003d352d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16256: 005a1769 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16256: 005a1799 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16257: 0099ee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16258: 008e8b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16259: 002f7b11 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16260: 009f6b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16261: 003ffc01 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16262: 009a40f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16263: 009a91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16264: 00493af5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16265: 0062c3ed 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16265: 0062c411 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16266: 00412aed 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ 16267: 008f2924 132 OBJECT GLOBAL DEFAULT 24 helper_info_pick_qb │ │ │ │ - 16268: 0068fa4d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16269: 00662241 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16268: 0068fa6d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16269: 00662265 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16270: 008e82d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16271: 004bacb9 128 FUNC GLOBAL DEFAULT 12 helper_pcmpeqb │ │ │ │ 16272: 0049c30d 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16273: 0099aeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16274: 009f6a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16275: 008b1b14 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 16276: 0043bed1 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ @@ -16291,66 +16291,66 @@ │ │ │ │ 16287: 009a7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 16288: 009f6af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16289: 0099ffe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16290: 009a9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16291: 009ab1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16292: 0099d18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16293: 0099b940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16294: 00659e0d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16294: 00659e31 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16295: 003423c5 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16296: 0066137d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16296: 006613a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16297: 0099fe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16298: 00664f05 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16298: 00664f29 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16299: 009a62f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16300: 009aa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16301: 0066e875 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16301: 0066e899 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16302: 004d8a45 2872 FUNC GLOBAL DEFAULT 12 helper_msa_msubr_q_df │ │ │ │ 16303: 009a2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16304: 009f74f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16305: 004bab81 26 FUNC GLOBAL DEFAULT 12 helper_pcmpeqw │ │ │ │ 16306: 009f63d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ - 16307: 0057ed4d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16307: 0057ed7d 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16308: 00415af9 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16309: 0029b3dd 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16310: 0099ce3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16311: 00346aa5 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16312: 0026afc9 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16313: 0099cdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16314: 00486871 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ 16315: 00904a68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftrunc_s_df │ │ │ │ - 16316: 0063cf05 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16317: 005aa1ed 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16316: 0063cf29 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16317: 005aa21d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16318: 00486ecd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16319: 009af834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16320: 009a3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16321: 006472bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16321: 006472e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16322: 009f8168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16323: 0099f1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16324: 0064fb1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16324: 0064fb41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16325: 003ab8ed 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16326: 002facc9 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16327: 009a44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16328: 0040c391 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16329: 009f67ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16330: 0099c198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16331: 0043bda5 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16332: 008ebd98 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16333: 009b18a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16334: 0056d121 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16334: 0056d151 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16335: 009b06a8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16336: 003e0e5d 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16337: 009f65a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16338: 0064677d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16339: 00551b21 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16340: 00581d45 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16338: 006467a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16339: 00551b51 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16340: 00581d75 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16341: 009aa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16342: 009f5f59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16343: 008fcb0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_sf │ │ │ │ 16344: 0027def9 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16345: 0061b889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16345: 0061b8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16346: 004dc015 2368 FUNC GLOBAL DEFAULT 12 helper_msa_fmin_a_df │ │ │ │ 16347: 004681c1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16348: 0099ebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16349: 009b1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16350: 0047e3cd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16351: 003691e9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 16352: 0099ed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -16362,67 +16362,67 @@ │ │ │ │ 16358: 0047e759 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16359: 009f70d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16360: 009ac5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16361: 004ba00d 128 FUNC GLOBAL DEFAULT 12 helper_paddush │ │ │ │ 16362: 0099c9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16363: 00468e1d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16364: 009f761c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16365: 0068d9d9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16365: 0068d9f9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16366: 003e3345 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16367: 009b2138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16368: 00307681 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16369: 0099e33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16370: 009a2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16371: 009f85da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 16372: 009f74d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 16373: 009a137c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 16374: 009f8026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_QWORD_DSTATE │ │ │ │ 16375: 0047e6fd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 16376: 009ab944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16377: 0034a685 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16378: 009f8b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16379: 0055b839 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16379: 0055b869 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16380: 0099ede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16381: 00474e61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16382: 0099b960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16383: 00321305 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16384: 009f6f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16385: 00562265 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16386: 00530d95 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16387: 0061d361 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16385: 00562295 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16386: 00530dc5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16387: 0061d385 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16388: 009b15b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16389: 004ac6f5 128 FUNC GLOBAL DEFAULT 12 do_raise_exception_err │ │ │ │ 16390: 00481ed9 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16391: 002bcd1d 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16392: 00432fbd 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16393: 0068f7dd 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16393: 0068f7fd 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16394: 004a0041 14 FUNC GLOBAL DEFAULT 12 helper_mfc0_mvpcontrol │ │ │ │ 16395: 004871dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16396: 0052e9c1 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16397: 00627fc1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16396: 0052e9f1 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16397: 00627fe5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16398: 00310cd1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16399: 009a46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16400: 009f8192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16401: 009a109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16402: 0099d4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16403: 009f740a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16404: 00563415 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16404: 00563445 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16405: 009f6ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16406: 009d4954 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16407: 009017e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_d │ │ │ │ 16408: 009f7606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16409: 00341c5d 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16410: 009a245c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16411: 009a8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16412: 009f687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16413: 009f7d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16414: 00671031 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16414: 00671055 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16415: 00341945 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16416: 00452161 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16417: 0055454d 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16417: 0055457d 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16418: 0022c145 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16419: 00900238 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_w_s │ │ │ │ 16420: 0099a4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16421: 009acd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16422: 002969b1 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16423: 0047f059 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16424: 003fc3e1 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16432,39 +16432,39 @@ │ │ │ │ 16428: 009f66f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16429: 009f6ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16430: 004ba3b9 144 FUNC GLOBAL DEFAULT 12 helper_psubb │ │ │ │ 16431: 008fc770 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_un │ │ │ │ 16432: 009f7618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16433: 004807cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16434: 003e6b35 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16435: 0054a351 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16435: 0054a381 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16436: 008f00a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16437: 009f72b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16438: 004da2b9 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsor_df │ │ │ │ 16439: 004ba449 120 FUNC GLOBAL DEFAULT 12 helper_psubh │ │ │ │ 16440: 009a146c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16441: 003a0cc5 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16442: 009f760a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16443: 008ec7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16444: 009ab634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16445: 006aca85 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16445: 006acaa5 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16446: 009f6d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16447: 009f6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16448: 005b2299 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16448: 005b22c9 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16449: 009a4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16450: 0099a3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16451: 009f8384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16452: 008fb144 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ole │ │ │ │ 16453: 00480e11 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16454: 006182d5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16454: 00618305 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16455: 0047c645 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16456: 004ba4c1 10 FUNC GLOBAL DEFAULT 12 helper_psubw │ │ │ │ 16457: 009f81f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ 16458: 00453875 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ - 16459: 00613a1d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16459: 00613a4d 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16460: 003b845d 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16461: 00906c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_d │ │ │ │ 16462: 0099e7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16463: 0043dffd 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16464: 009f610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16465: 0099bf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 16466: 003e8145 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ @@ -16479,60 +16479,60 @@ │ │ │ │ 16475: 00342e99 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16476: 008f9eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tchalt │ │ │ │ 16477: 008f6d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_lladdr │ │ │ │ 16478: 008fb03c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_olt │ │ │ │ 16479: 0046b189 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16480: 009f6e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16481: 009a233c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16482: 00627589 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16482: 006275ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16483: 004dfac5 328 FUNC GLOBAL DEFAULT 12 helper_msa_st_h │ │ │ │ - 16484: 00607c81 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16485: 006b2661 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16484: 00607cb1 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16485: 006b2681 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16486: 0099da48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16487: 0099fa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 16488: 007de56c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16488: 007de58c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16489: 009a295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16490: 003078bd 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16491: 00631a11 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16491: 00631a35 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 16492: 00905434 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsor_df │ │ │ │ 16493: 009f62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16494: 003c7fd9 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 16495: 00906cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_s_w │ │ │ │ - 16496: 00605305 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16497: 007de564 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16496: 00605335 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16497: 007de584 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16498: 008f4790 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbl │ │ │ │ 16499: 0037b1bd 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16500: 009f794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16501: 00911d48 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16502: 0065ff25 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16502: 0065ff49 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16503: 009ade90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16504: 0099ebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16505: 0099b3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16506: 009f7ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16507: 0046c10d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 16508: 00622985 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16508: 006229a9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16509: 004dfc0d 274 FUNC GLOBAL DEFAULT 12 helper_msa_st_w │ │ │ │ 16510: 008f4814 132 OBJECT GLOBAL DEFAULT 24 helper_info_preceu_ph_qbr │ │ │ │ 16511: 008f704c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_debug │ │ │ │ 16512: 009f775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16513: 009f768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16514: 00621bd1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16515: 00687fc5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16514: 00621bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16515: 00687fe5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16516: 009aa2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16517: 009f7358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16518: 006209c1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16518: 006209e5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16519: 009f712e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16520: 009abce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16521: 009f6934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ - 16522: 00514671 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ + 16522: 005146a1 20 FUNC GLOBAL DEFAULT 12 helper_mulhi │ │ │ │ 16523: 009f6a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16524: 003ce999 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16525: 009f8a97 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 16526: 009f6776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16527: 006bd6e9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16527: 006bd709 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16528: 009f80ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16529: 003ca455 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 16530: 0090affc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_b │ │ │ │ 16531: 009b15d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16532: 0090ae70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_d │ │ │ │ 16533: 009f8284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16534: 0099a8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ @@ -16540,409 +16540,409 @@ │ │ │ │ 16536: 003f12b1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16537: 009f8ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16538: 009b2158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16539: 00487509 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16540: 0090af78 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_h │ │ │ │ 16541: 00907cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clti_u_df │ │ │ │ 16542: 009f5f38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16543: 006683c1 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16544: 006bc18d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16545: 00668c55 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16543: 006683e5 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16544: 006bc1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16545: 00668c79 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16546: 009f7c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16547: 009b19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16548: 009f7da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16549: 009f68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16550: 0099d758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16551: 009f838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 16552: 0064c2a9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16552: 0064c2cd 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16553: 002c9771 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 16554: 00454a39 216 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 16555: 00494ac5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16556: 009f7fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16557: 009ac450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16558: 0099f7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16559: 009a07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16560: 0043d2b1 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16561: 009f6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16562: 0090aef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_s_w │ │ │ │ 16563: 003a5e81 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16564: 00673945 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16565: 005ac961 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16564: 00673969 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16565: 005ac991 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16566: 008f022c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16567: 009a92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16568: 0099d16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16569: 009f619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16570: 0025be29 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16571: 008f3e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_adduh_r_qb │ │ │ │ 16572: 009af4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16573: 009f784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16574: 009f6caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16575: 009a9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16576: 009f5f1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16577: 009f62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16578: 009f5f52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16579: 00494931 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16580: 00554551 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16581: 0054a4c1 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16580: 00554581 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16581: 0054a4f1 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16582: 008b173c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16583: 0028e8a9 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16584: 009ae92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16585: 00659bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16586: 0080b08c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16587: 006a984d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16585: 00659bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16586: 0080b0ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16587: 006a986d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16588: 009a184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16589: 00660979 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16589: 0066099d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16590: 009a66dc 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16591: 00568c0d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16591: 00568c3d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16592: 009f6c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16593: 009abb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16594: 009f670a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16595: 009a2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16596: 009f680c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16597: 00635dcd 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16597: 00635df1 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16598: 009aaefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16599: 005bb919 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16599: 005bb949 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16600: 009a77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16601: 004187e9 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 16602: 009f6706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16603: 003441ad 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16604: 006bc775 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16604: 006bc795 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 16605: 004a1ffd 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_taghi │ │ │ │ - 16606: 00673e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16606: 00673e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16607: 0049ed5d 12 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg0 │ │ │ │ 16608: 009f5f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ 16609: 0049ed75 16 FUNC GLOBAL DEFAULT 12 cpu_mips_phys_to_kseg1 │ │ │ │ - 16610: 0066e1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 16611: 0066ebc9 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16612: 0062824d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16610: 0066e1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16611: 0066ebed 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16612: 00628271 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16613: 0099fac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16614: 0099b508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16615: 0043757d 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16616: 009f7f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16617: 009ae380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16618: 009b0820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16619: 0041f13d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16620: 0099a32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16621: 009f76e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ - 16622: 006815a1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16622: 006815c5 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16623: 009f6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16624: 009f71de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16625: 009f64de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16626: 009f8216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16627: 008f94e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_saf │ │ │ │ 16628: 0047fda9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16629: 006a0371 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 16630: 006ab205 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16631: 00604dbd 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16629: 006a0391 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16630: 006ab225 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16631: 00604ded 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16632: 009a1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16633: 00409a9d 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 16634: 009f7f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16635: 009a7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16636: 0067c8c5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16636: 0067c8e9 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16637: 00419161 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16638: 0029f3ad 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16639: 007f9168 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16639: 007f9188 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16640: 008b295c 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16641: 00654be1 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16641: 00654c05 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16642: 009a8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16643: 0099fd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16644: 009a8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16645: 003f3515 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16646: 009f78a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16647: 0068644d 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16647: 00686471 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16648: 009a23bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16649: 0046a819 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16650: 009f6f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16651: 009a258c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16652: 009f6ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16653: 0079c964 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16654: 0066f729 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16653: 0079c984 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16654: 0066f74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16655: 00268d15 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 16656: 0053ea71 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 16656: 0053eaa1 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 16657: 0099a5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16658: 00452c15 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16659: 00429931 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16660: 009f81b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16661: 00268b11 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16662: 0049823d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16663: 009f7644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16664: 009a4768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16665: 009a7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16666: 009f62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16667: 008ed7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16668: 009b02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16669: 00621249 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16670: 0065eb1d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16669: 0062126d 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16670: 0065eb41 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16671: 009f763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16672: 008f4e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_subq_s_w │ │ │ │ 16673: 0049c0c5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16674: 009f759c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16675: 009f76a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16676: 0037ce11 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16677: 005365d9 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16678: 005aaa71 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16677: 00536609 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16678: 005aaaa1 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16679: 009a9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16680: 009f6610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16681: 009f6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16682: 0054accd 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16682: 0054acfd 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16683: 009abd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16684: 009b1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16685: 009a268c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16686: 0069250d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16686: 0069252d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16687: 009f6d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16688: 009f671c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16689: 009f824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16690: 005b1cbd 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16690: 005b1ced 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16691: 00260b85 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16692: 00613695 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16692: 006136c5 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16693: 009f5eb8 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 16694: 00422451 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16695: 0061b505 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16695: 0061b535 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16696: 009f6636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16697: 005ade89 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16697: 005adeb9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16698: 009f65e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16699: 00426f95 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16700: 009f7120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16701: 003a11bd 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16702: 00652b41 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16703: 00697b99 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16702: 00652b65 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16703: 00697bb9 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16704: 009f62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16705: 00911cb0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 16706: 0053bd05 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16707: 0065ebdd 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16708: 0068ccc5 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16706: 0053bd35 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16707: 0065ec01 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16708: 0068cce5 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16709: 009a6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 16710: 009a6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16711: 009a5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16712: 009a17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16713: 0064c011 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16714: 00651fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16715: 0053330d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16713: 0064c035 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16714: 00652009 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16715: 0053333d 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16716: 009f7f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16717: 009f5f06 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16718: 008f8e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfthi │ │ │ │ 16719: 0043da19 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16720: 0057e25d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16720: 0057e28d 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16721: 009ad5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16722: 004858b9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16723: 009ae470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16724: 009b1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16725: 009f7f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16726: 0099b488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16727: 009f8356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16728: 009a5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16729: 009a302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16730: 004a5bdd 316 FUNC GLOBAL DEFAULT 12 bl_gen_jump_to │ │ │ │ - 16731: 00678bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16731: 00678c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16732: 009f7eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16733: 0037e2bd 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16734: 009a7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 16735: 009f6d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 16736: 009f7802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16737: 0048614d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16738: 009f602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16739: 009a6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16740: 004ab29d 60 FUNC GLOBAL DEFAULT 12 helper_dps_w_ph │ │ │ │ 16741: 009af734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16742: 009f70ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16743: 005aa54d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16743: 005aa57d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16744: 00406109 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16745: 009f5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16746: 009b2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16747: 009f7626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16748: 00662169 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16749: 0064ca09 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16748: 0066218d 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16749: 0064ca2d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16750: 0099bfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 16751: 009a8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16752: 0099f144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16753: 009f7c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16754: 009f6ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16755: 009f69e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16756: 003b27bd 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 16757: 002394c9 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16758: 009a13bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16759: 003691e5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16760: 003493f9 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16761: 00313ac9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16762: 006a7e31 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16762: 006a7e51 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16763: 008b2748 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16764: 003c4719 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16765: 009f6bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16766: 009f6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 16767: 0041f0e1 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16768: 009f6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16769: 0056d919 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16770: 006135dd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16771: 006390a9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16772: 0065b205 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16769: 0056d949 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16770: 0061360d 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16771: 006390cd 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16772: 0065b229 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16773: 008e8a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16774: 009f6b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16775: 00642d15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16775: 00642d39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16776: 0099db18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16777: 009a7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 16778: 009f79b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16779: 0099ba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16780: 0032e961 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16781: 009f834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16782: 009a5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16783: 0046f37d 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16784: 009f8438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16785: 009f5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16786: 0059521d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16786: 0059524d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16787: 009f6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16788: 008ebe1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 16789: 009036d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 16790: 005e30b1 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16790: 005e30e1 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16791: 003c53fd 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16792: 0099da78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16793: 009aaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16794: 0034f961 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16795: 009a4068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16796: 004c52a1 468 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_b │ │ │ │ 16797: 004a1fbd 50 FUNC GLOBAL DEFAULT 12 helper_mtc0_taglo │ │ │ │ 16798: 008e81c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16799: 004c55bd 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_d │ │ │ │ 16800: 009f7ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16801: 009a98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16802: 009f61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16803: 0062654d 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16803: 00626571 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16804: 008fa0c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_entryhi │ │ │ │ 16805: 004c5475 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_h │ │ │ │ 16806: 009add10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16807: 004d9e91 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcult_df │ │ │ │ 16808: 004af835 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_d │ │ │ │ 16809: 0025b8a9 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16810: 00474d51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16811: 009f7674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 16812: 0054ce0d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 16813: 00540f1d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 16814: 0061c0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 16815: 00646d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 16816: 005e3011 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 16812: 0054ce3d 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 16813: 00540f4d 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 16814: 0061c0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 16815: 00646d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 16816: 005e3041 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 16817: 009a92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 16818: 009f7984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 16819: 0025ade9 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 16820: 0061b1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 16820: 0061b229 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 16821: 009f63ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 16822: 009f751e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 16823: 009aec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 16824: 0060f135 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 16825: 0061b019 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 16824: 0060f165 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 16825: 0061b049 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 16826: 004c5545 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_s_w │ │ │ │ 16827: 009f7e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 16828: 0099ae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 16829: 004af83d 6 FUNC GLOBAL DEFAULT 12 helper_float_chs_s │ │ │ │ 16830: 009f7778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 16831: 007f90c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 16832: 006a2795 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 16831: 007f90e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 16832: 006a27b5 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 16833: 0028f9dd 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 16834: 008f95f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_seq │ │ │ │ 16835: 002fc6dd 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 16836: 00239039 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 16837: 0041b565 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 16838: 009f65ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 16839: 00658429 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 16839: 0065844d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 16840: 009afb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 16841: 0061c135 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 16841: 0061c165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 16842: 009f69d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 16843: 009f6d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 16844: 002bafcd 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 16845: 007de590 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 16845: 007de5b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 16846: 00339cc5 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ - 16847: 00509d25 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ + 16847: 00509d55 34 FUNC GLOBAL DEFAULT 12 check_insn │ │ │ │ 16848: 002c3721 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 16849: 003f263d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 16850: 009a7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 16851: 0090ceec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_b │ │ │ │ 16852: 009b22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 16853: 009f782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 16854: 0025caa1 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 16855: 0090cd60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_d │ │ │ │ 16856: 002c3781 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 16857: 008b2bc0 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 16858: 0066cf45 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 16858: 0066cf69 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 16859: 003a3eed 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 16860: 009f744a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 16861: 00283ef9 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 16862: 0090ce68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_h │ │ │ │ 16863: 0099acd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 16864: 002a56e1 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 16865: 009f7df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 16866: 0099bed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 16867: 0049fc25 170 FUNC GLOBAL DEFAULT 12 get_physical_address │ │ │ │ 16868: 004dd98d 232 FUNC GLOBAL DEFAULT 12 helper_msa_fclass_df │ │ │ │ 16869: 009f8248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 16870: 009a9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 16871: 00664645 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 16872: 0080b008 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 16871: 00664669 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 16872: 0080b028 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 16873: 003a1e2d 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 16874: 00584c99 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 16874: 00584cc9 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 16875: 009a7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 16876: 00646831 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 16876: 00646855 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 16877: 009f7620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 16878: 009f7d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 16879: 00675e21 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 16879: 00675e45 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 16880: 0043dd41 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 16881: 009afa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 16882: 0090cde4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_s_w │ │ │ │ 16883: 009f6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16884: 009f6d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 16885: 0099e31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 16886: 009a40b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 16887: 00452f4d 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 16888: 009f6b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MALTA_FPGA_DISPLAY_DSTATE │ │ │ │ 16889: 009adc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 16890: 009ae860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 16891: 0059506d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 16891: 0059509d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 16892: 009f75be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 16893: 009f70bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 16894: 0099ff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 16895: 00639d89 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 16896: 0069cf85 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 16897: 00616e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 16895: 00639dad 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 16896: 0069cfa5 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 16897: 00616e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 16898: 0042afc5 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ 16899: 004c0451 458 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_b │ │ │ │ - 16900: 0051af51 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 16900: 0051af81 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ 16901: 004c078d 154 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_d │ │ │ │ - 16902: 006708b5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 16902: 006708d9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 16903: 009f6e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 16904: 009ab1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 16905: 009a30bc 1788 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 16906: 008ae2e4 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 16907: 004c061d 244 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_h │ │ │ │ 16908: 009b194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 16909: 009f7970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 16910: 0061eb2d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 16910: 0061eb51 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 16911: 009a661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 16912: 009f8354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 16913: 005aaf39 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 16914: 00662325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 16913: 005aaf69 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 16914: 00662349 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 16915: 0099f784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ 16916: 004a2015 160 FUNC GLOBAL DEFAULT 12 helper_mftgpr │ │ │ │ - 16917: 00644bc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 16917: 00644be9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 16918: 009b23b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 16919: 003e1131 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 16920: 009f6666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 16921: 0025ae91 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 16922: 009b021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 16923: 002791c9 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 16924: 00631439 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 16924: 0063145d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 16925: 008e12c4 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 16926: 009f6d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 16927: 0069ea29 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 16927: 0069ea49 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 16928: 009f7ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 16929: 00908530 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_andi_b │ │ │ │ 16930: 0099f410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 16931: 00551d0d 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 16932: 00680571 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 16933: 0064ddf9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 16931: 00551d3d 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 16932: 00680595 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 16933: 0064de1d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 16934: 004d9c39 220 FUNC GLOBAL DEFAULT 12 helper_msa_fill_df │ │ │ │ 16935: 0099decc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 16936: 0037ed89 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 16937: 0080b034 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 16937: 0080b054 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 16938: 004c0711 124 FUNC GLOBAL DEFAULT 12 helper_msa_bneg_w │ │ │ │ 16939: 009b27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 16940: 009accac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 16941: 0024991d 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 16942: 00859300 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 16943: 009f81ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 16944: 008f8db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftlo │ │ │ │ @@ -16950,75 +16950,75 @@ │ │ │ │ 16946: 003eaca1 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 16947: 009f7316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 16948: 008ea7f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 16949: 009a28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 16950: 009f6e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 16951: 009a3a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 16952: 009aa8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 16953: 0057ece5 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 16953: 0057ed15 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 16954: 003dd7d5 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 16955: 0048911d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 16956: 005c5d65 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 16956: 005c5d95 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 16957: 00342cd1 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 16958: 009b29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 16959: 008b1c28 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 16960: 0064586d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 16960: 00645891 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 16961: 0099c910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 16962: 009a9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 16963: 009f63c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 16964: 009a0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ 16965: 009afda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPS_TRANSLATE_C0_EVENT │ │ │ │ - 16966: 0067c5bd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 16966: 0067c5e1 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 16967: 003508d5 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 16968: 006075c5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 16968: 006075f5 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ 16969: 00906430 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclt_df │ │ │ │ - 16970: 0066d5a5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 16970: 0066d5c9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 16971: 009a01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 16972: 003cc8b9 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 16973: 009d3698 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 16974: 009f7f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 16975: 00670d55 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 16975: 00670d79 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 16976: 009f7034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 16977: 006976c5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 16977: 006976e5 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 16978: 003ffb0d 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 16979: 009f8aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 16980: 00497ce5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 16981: 009b027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16982: 00908df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_b │ │ │ │ - 16983: 00650da9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 16983: 00650dcd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 16984: 004935c5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 16985: 009f6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 16986: 00908c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_d │ │ │ │ 16987: 0041ee71 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 16988: 009f69bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 16989: 006a3cf1 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 16989: 006a3d11 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 16990: 009f7d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 16991: 005d50a9 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 16992: 005f4201 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 16991: 005d50d9 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 16992: 005f4231 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 16993: 009aec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 16994: 00908d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_h │ │ │ │ - 16995: 0061c29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 16996: 00569aa9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 16995: 0061c2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 16996: 00569ad9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 16997: 009b21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 16998: 009f66d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 16999: 005553f1 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 16999: 00555421 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17000: 0099c970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 17001: 005552a1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17001: 005552d1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17002: 009f71d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17003: 008e63e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17004: 00626489 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17004: 006264ad 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17005: 00475769 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 17006: 00564fc1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17006: 00564ff1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17007: 0049c74d 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17008: 009b2408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17009: 00372f11 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17010: 003f5385 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17011: 009a2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17012: 002c0c55 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17013: 006188f9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17013: 00618929 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17014: 00908cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sra_w │ │ │ │ 17015: 002c0d49 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17016: 009f85d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17017: 009f71d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17018: 0048bf6d 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17019: 009f8516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17020: 009a8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -17026,140 +17026,140 @@ │ │ │ │ 17022: 009f85d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 17023: 009f62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 17024: 003e6b61 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17025: 009f77a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17026: 009aa10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17027: 009ab9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17028: 009f7638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17029: 0055d185 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17029: 0055d1b5 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17030: 0033cfd1 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17031: 003e34e9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17032: 00499be1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17033: 009a29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17034: 00681d01 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17034: 00681d25 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17035: 009f8544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17036: 009ad330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17037: 008ea76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17038: 009f6df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17039: 0090d93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_b │ │ │ │ 17040: 009a3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17041: 009f6d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17042: 0090d7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_d │ │ │ │ 17043: 009f6fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ 17044: 004d1ef9 368 FUNC GLOBAL DEFAULT 12 helper_msa_maxi_s_df │ │ │ │ - 17045: 0066b9cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17046: 006a2305 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17045: 0066b9f1 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17046: 006a2325 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17047: 008b27b4 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17048: 009f66d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17049: 0090d8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_h │ │ │ │ 17050: 0022be21 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 17051: 009f6f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17052: 00620b55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17053: 006467b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17052: 00620b79 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17053: 006467dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17054: 003a4ab5 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17055: 0099c0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17056: 0026b1bd 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17057: 0044ea39 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17058: 0054b555 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17058: 0054b585 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17059: 009f745a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17060: 00342689 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17061: 009ae5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17062: 009a7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17063: 0099ae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17064: 009a11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17065: 002b7621 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 17066: 009aaeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17067: 0057f719 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17067: 0057f749 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17068: 009f70ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17069: 0058d0a5 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17069: 0058d0d5 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17070: 009afac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17071: 00474971 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17072: 006b5749 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17073: 0066f585 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17072: 006b5769 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17073: 0066f5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17074: 009f76f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17075: 009af3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17076: 0090d834 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_s_w │ │ │ │ 17077: 009f7c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17078: 00697251 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17078: 00697271 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17079: 009a2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17080: 00409a71 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17081: 0099e35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17082: 0066e78d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17082: 0066e7b1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17083: 0025af39 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17084: 009b2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17085: 00514525 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ - 17086: 00677ab1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17085: 00514555 28 FUNC GLOBAL DEFAULT 12 helper_mulsu │ │ │ │ + 17086: 00677ad5 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17087: 009b2204 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17088: 009f8580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17089: 0029df51 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17090: 009f6eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17091: 004517c5 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17092: 009f635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 17093: 007dd914 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 17093: 007dd934 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 17094: 009b2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17095: 006ab6a1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17095: 006ab6c1 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17096: 0099d2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17097: 009f6d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17098: 009a3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17099: 005a5769 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17099: 005a5799 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ 17100: 008f557c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precrq_rs_ph_w │ │ │ │ - 17101: 00677985 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17101: 006779a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17102: 009f799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17103: 0069cbed 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17104: 0067977d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 17105: 005aa35d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17103: 0069cc0d 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17104: 006797a1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17105: 005aa38d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17106: 009f7278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17107: 009f7286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17108: 009af2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17109: 009f7e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 17110: 006382a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17110: 006382cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17111: 009f8ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17112: 0065bb39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17112: 0065bb5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17113: 008f9c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_vpecontrol │ │ │ │ 17114: 009f7daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17115: 00683fad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17115: 00683fd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17116: 009f6e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17117: 009ac7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17118: 00662e99 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17118: 00662ebd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17119: 00492e39 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17120: 009f6f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17121: 006b3ec5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17121: 006b3ee5 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17122: 009f6d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17123: 009f7f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17124: 009a8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17125: 0090343c 132 OBJECT GLOBAL DEFAULT 24 helper_info_emt │ │ │ │ 17126: 003496b5 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17127: 009f80a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17128: 0099ad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17129: 006467f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17130: 00564be1 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17129: 00646819 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17130: 00564c11 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17131: 003cd06d 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17132: 002ba875 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17133: 00672fc1 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17133: 00672fe5 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17134: 00373485 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17135: 009f70f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17136: 009f81ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17137: 009b2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17138: 009f7532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17139: 006389cd 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17140: 005a085d 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17139: 006389f1 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17140: 005a088d 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17141: 0040fea9 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 17142: 0099ceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17143: 005e30f5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17143: 005e3125 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17144: 004804ad 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17145: 00553f61 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17145: 00553f91 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17146: 002ed2a9 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17147: 005502dd 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17147: 0055030d 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17148: 009afd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17149: 0028e82d 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17150: 009f70ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17151: 0049c0c9 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17152: 0069c121 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17152: 0069c141 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ 17153: 004cfca1 1590 FUNC GLOBAL DEFAULT 12 helper_msa_srar_b │ │ │ │ - 17154: 0056836d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17154: 0056839d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17155: 002b2c2d 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 17156: 0025a879 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17157: 009f63a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17158: 003800a1 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17159: 00274e3d 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17160: 004d07a5 236 FUNC GLOBAL DEFAULT 12 helper_msa_srar_d │ │ │ │ 17161: 009f78d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ @@ -17167,38 +17167,38 @@ │ │ │ │ 17163: 009b2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17164: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17165: 004d02d9 806 FUNC GLOBAL DEFAULT 12 helper_msa_srar_h │ │ │ │ 17166: 004aa665 32 FUNC GLOBAL DEFAULT 12 helper_precr_qb_ph │ │ │ │ 17167: 009f6ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17168: 009ae870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17169: 00254645 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17170: 0053cdd1 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17171: 0068ce45 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17172: 00627e89 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17170: 0053ce01 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17171: 0068ce65 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17172: 00627ead 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17173: 008f9800 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sle │ │ │ │ 17174: 009a69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 17175: 0099c7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17176: 0099b624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17177: 002be459 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17178: 00586219 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17179: 00625cfd 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17178: 00586249 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17179: 00625d21 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17180: 009a4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ 17181: 004d0601 418 FUNC GLOBAL DEFAULT 12 helper_msa_srar_w │ │ │ │ - 17182: 005f19b5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17182: 005f19e5 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17183: 009f5f24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17184: 009a3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17185: 009f6a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17186: 0099a3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17187: 004ac1b1 126 FUNC GLOBAL DEFAULT 12 helper_extr_s_h │ │ │ │ 17188: 0047e9a9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17189: 008ea6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17190: 00262725 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17191: 009a02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17192: 009f7ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17193: 005a95bd 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17193: 005a95ed 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17194: 009f7498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17195: 009054b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_msub_q_df │ │ │ │ 17196: 009f7a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17197: 008f96f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_slt │ │ │ │ 17198: 004abdb9 64 FUNC GLOBAL DEFAULT 12 helper_cmp_eq_ph │ │ │ │ 17199: 009f80ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17200: 009f779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ @@ -17209,61 +17209,61 @@ │ │ │ │ 17205: 009f6ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 17206: 0047ecf1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 17207: 00906220 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsaf_df │ │ │ │ 17208: 009f712a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17209: 009f815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17210: 0047ee65 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17211: 0099d948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17212: 006065c5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17212: 006065f5 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17213: 0049dd19 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 17214: 009aba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17215: 009a4a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17216: 009aba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17217: 0099be58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17218: 002f6d49 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17219: 009f8594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17220: 009f6d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17221: 009f6df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17222: 009f7818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17223: 005a18a1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17223: 005a18d1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17224: 009b2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17225: 0025e3b5 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17226: 009b0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17227: 009a7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17228: 009f72a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 17229: 008ee654 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17230: 0054fd2d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17230: 0054fd5d 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17231: 0099d1dc 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17232: 008b9820 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17233: 009f7a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17234: 009aa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17235: 009f7afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17236: 009f7898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17237: 008b2320 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17238: 009f69a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17239: 009f663c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17240: 009a8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17241: 009acbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17242: 006a9949 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17242: 006a9969 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17243: 009a5118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17244: 009a8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17245: 0099c098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17246: 009f6554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17247: 00425b65 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17248: 00481ad1 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17249: 008f3fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_w │ │ │ │ 17250: 0099aca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17251: 002623c5 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17252: 0041ecf1 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 17253: 0062f9f9 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17253: 0062fa1d 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17254: 009f804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17255: 009f66de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17256: 009f668e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17257: 009f76d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17258: 0068d435 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17258: 0068d455 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17259: 009f5f72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17260: 0099f754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17261: 008f9b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sne │ │ │ │ 17262: 009a5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17263: 003ffe79 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17264: 009f74de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17265: 009f5f28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ @@ -17272,32 +17272,32 @@ │ │ │ │ 17268: 008e49fc 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17269: 0099fe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17270: 009a0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17271: 009a21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17272: 009f60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17273: 009a5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17274: 009f84b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17275: 0057d135 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17275: 0057d165 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17276: 002c3729 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17277: 0055ad6d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17278: 00551cc9 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17277: 0055ad9d 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17278: 00551cf9 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17279: 0022ca2d 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17280: 0062bc55 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 17281: 005a0335 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17280: 0062bc79 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17281: 005a0365 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17282: 009a170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17283: 009b2470 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17284: 009f6b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17285: 009f620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17286: 0053e521 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17286: 0053e551 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17287: 0090fdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfhc0_watchhi │ │ │ │ 17288: 009f829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17289: 002961e1 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17290: 0063808d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17290: 006380b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17291: 003fc73d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17292: 0067d941 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17292: 0067d965 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17293: 009f852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17294: 0029649d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17295: 00488041 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17296: 009f7a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17297: 009f84cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17298: 009f69d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 17299: 0099b6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -17313,120 +17313,120 @@ │ │ │ │ 17309: 009ad8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17310: 009ad360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17311: 009f8b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17312: 009f62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17313: 009044bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ftint_s_df │ │ │ │ 17314: 003dc7d5 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ 17315: 004aaab5 310 FUNC GLOBAL DEFAULT 12 helper_shll_s_ph │ │ │ │ - 17316: 006ad8e9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17316: 006ad909 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17317: 00259651 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17318: 0065a98d 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17318: 0065a9b1 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17319: 003e67b1 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17320: 009afcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17321: 009afca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17322: 0029b0c1 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17323: 009a4a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17324: 009f83f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17325: 0025cf2d 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17326: 008b9898 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ 17327: 004d9865 32 FUNC GLOBAL DEFAULT 12 helper_msa_sldi_df │ │ │ │ - 17328: 00604ab1 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17329: 00581975 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 17330: 00631249 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17331: 00648a91 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17328: 00604ae1 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17329: 005819a5 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17330: 0063126d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17331: 00648ab5 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17332: 009f7096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17333: 009ae9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17334: 0049518d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17335: 009f602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17336: 008e7a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17337: 0061bf19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17337: 0061bf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17338: 009aa23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17339: 0069e55d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17339: 0069e57d 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17340: 004b0ce5 192 FUNC GLOBAL DEFAULT 12 helper_float_recip2_d │ │ │ │ 17341: 009f7692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17342: 006386e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17342: 00638705 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17343: 009f7690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17344: 003f37c1 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17345: 008e08ac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17346: 004999d5 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17347: 008b23a4 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17348: 00636085 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17348: 006360a9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17349: 008ea874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17350: 009f6c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17351: 0099af18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17352: 0049c615 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17353: 009043b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffint_s_df │ │ │ │ 17354: 009f66c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17355: 009f85c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17356: 009f71ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17357: 0068d039 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17357: 0068d059 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17358: 003e1031 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17359: 00297335 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17360: 0090a6b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_b │ │ │ │ 17361: 002edbd9 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17362: 00481a6d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17363: 0090a528 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_d │ │ │ │ 17364: 0028a1cd 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ 17365: 0090a084 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_b │ │ │ │ - 17366: 0061bcc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17366: 0061bcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ 17367: 004b0da5 186 FUNC GLOBAL DEFAULT 12 helper_float_recip2_s │ │ │ │ - 17368: 006b4e7d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17368: 006b4e9d 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17369: 00909ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_d │ │ │ │ 17370: 009a3e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17371: 006a6fe1 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17371: 006a7001 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17372: 0090a630 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_h │ │ │ │ 17373: 009b051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17374: 005544b9 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17374: 005544e9 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17375: 009f78e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17376: 0037e55d 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17377: 002c803d 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17378: 0090a000 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_h │ │ │ │ 17379: 0030c2e5 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17380: 0065a259 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17380: 0065a27d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17381: 009a52c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17382: 009a3ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17383: 005543a9 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17383: 005543d9 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17384: 009a3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 17385: 00453ccd 66 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 17386: 009b2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17387: 003ea739 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17388: 009f6728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17389: 00588f15 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17390: 0066952d 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17389: 00588f45 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17390: 00669551 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17391: 009a4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 17392: 004ce6d9 184 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_b │ │ │ │ 17393: 0090a5ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subs_u_w │ │ │ │ 17394: 004a155d 100 FUNC GLOBAL DEFAULT 12 helper_mtc0_wired │ │ │ │ 17395: 0029f3d1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17396: 009f7e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17397: 00909f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subv_w │ │ │ │ 17398: 004ce845 42 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_d │ │ │ │ 17399: 0025c389 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17400: 009f7434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17401: 0041ee59 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17402: 00495b19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17403: 004ce791 114 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_h │ │ │ │ 17404: 0099c008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17405: 00562795 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17405: 005627c5 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17406: 009abcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17407: 0099eaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17408: 0069261d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17408: 0069263d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17409: 0048c04d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17410: 008f116c 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_r_w │ │ │ │ - 17411: 005b1a55 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17411: 005b1a85 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17412: 009f8aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17413: 00673409 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17413: 0067342d 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17414: 009f6f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17415: 0099c068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17416: 009f6a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17417: 009ae170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17418: 009f829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17419: 005a03ad 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17419: 005a03dd 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17420: 009adf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17421: 0061a49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17421: 0061a4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17422: 009f850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17423: 004aa869 12 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbla │ │ │ │ 17424: 00485a49 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17425: 004ce805 62 FUNC GLOBAL DEFAULT 12 helper_msa_ilvev_w │ │ │ │ 17426: 009f73cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17427: 009f69f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17428: 009b34a8 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ @@ -17438,176 +17438,176 @@ │ │ │ │ 17434: 009f7916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17435: 0099b418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17436: 009f6c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17437: 009abf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17438: 008e8fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17439: 0042bc39 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17440: 009f68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17441: 0068ce49 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17442: 0065cc25 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17441: 0068ce69 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17442: 0065cc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17443: 009a6154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17444: 009ad4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17445: 009f6822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17446: 009f6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17447: 004862e9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17448: 00495951 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17449: 009f6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17450: 008ed340 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17451: 009b14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17452: 0057e409 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17452: 0057e439 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17453: 003f26a1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17454: 009abdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17455: 009a8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 17456: 0053e8a1 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17456: 0053e8d1 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17457: 009f676e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17458: 002c5f6d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17459: 009a0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17460: 0047ea75 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17461: 009f67ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 17462: 009f5b80 4 OBJECT GLOBAL DEFAULT 25 fpu_fcr0 │ │ │ │ - 17463: 0057afb1 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17463: 0057afe1 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17464: 009f6efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17465: 006753fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17465: 00675421 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17466: 00483149 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17467: 0099ec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17468: 008e887c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17469: 0099dc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17470: 009a88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17471: 009f77ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17472: 0047ed35 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17473: 009f6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17474: 0049c5fd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17475: 0047eec9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17476: 009a2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17477: 006ad6d5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17477: 006ad6f5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17478: 009b2098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17479: 0099ed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17480: 009f8486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17481: 009f7cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17482: 009f7a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17483: 0062f26d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17483: 0062f291 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17484: 0099cf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17485: 00674925 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17485: 00674949 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17486: 009a3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17487: 003f35ed 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17488: 0048c9b1 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17489: 008e803c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17490: 009f6710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17491: 0099f074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17492: 009b166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17493: 00496415 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17494: 009a94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17495: 009b10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17496: 00652359 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17496: 0065237d 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17497: 003a9f65 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17498: 006b35a5 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17498: 006b35c5 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17499: 009ac9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17500: 00665135 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17501: 0061b979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17500: 00665159 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17501: 0061b9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17502: 008b127c 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17503: 009a8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17504: 009f72ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17505: 009a147c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17506: 002655bd 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17507: 00682641 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17507: 00682665 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17508: 00498ce9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17509: 009af9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17510: 009a97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17511: 0061bfcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17511: 0061bffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17512: 009a1a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_LEDS_EVENT │ │ │ │ 17513: 009f707e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17514: 002993e1 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17515: 0049c1e9 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17516: 009a238c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17517: 0029f411 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17518: 009f76c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17519: 009f833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17520: 009f83b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17521: 0099ffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17522: 005a2b2d 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17522: 005a2b5d 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17523: 009a65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17524: 0061772d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17524: 0061775d 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17525: 009a6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17526: 009f828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17527: 0065c8fd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17527: 0065c921 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17528: 003de085 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ 17529: 008fdd18 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminsh │ │ │ │ - 17530: 00568bb5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17530: 00568be5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17531: 009a97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17532: 009f73da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17533: 0099f0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17534: 009032b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evp │ │ │ │ 17535: 009f83c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 17536: 009b265c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17537: 009ad850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17538: 00319c41 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17539: 009f7094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17540: 009f6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17541: 0031bb1d 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17542: 0099f124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ - 17543: 00672f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17543: 00672fa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17544: 009a2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17545: 00264c09 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17546: 009f736c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 17547: 008eda78 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17548: 00481cf9 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17549: 003f2075 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17550: 003dcebd 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17551: 009aa60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17552: 00692179 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17552: 00692199 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17553: 009f68e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17554: 009ab824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17555: 003cc0f1 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17556: 009f7a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17557: 0065423d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17557: 00654261 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17558: 0047def1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17559: 0061b631 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17560: 0058c711 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17559: 0061b661 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17560: 0058c741 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17561: 009f840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17562: 00313669 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17563: 009f7896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17564: 00651701 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17565: 00622c31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17564: 00651725 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17565: 00622c55 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17566: 009add60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17567: 009f81e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17568: 0099bbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17569: 005a1df1 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17569: 005a1e21 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17570: 002499b5 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17571: 00908320 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bmnzi_b │ │ │ │ 17572: 009a7e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17573: 003a5be5 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17574: 0061760d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17574: 0061763d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17575: 0099a4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17576: 009ac820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 17577: 009f6e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 17578: 00636fe5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17578: 00637009 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17579: 009ad710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17580: 009f6064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17581: 00564f8d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17581: 00564fbd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17582: 009f684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17583: 00419545 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 17584: 008ee1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 17585: 008f956c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_sun │ │ │ │ - 17586: 006517f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17586: 00651815 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17587: 009f63e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17588: 009f6498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17589: 009f73be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17590: 00417aa5 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17591: 008fde20 132 OBJECT GLOBAL DEFAULT 24 helper_info_pminub │ │ │ │ 17592: 0026c311 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17593: 009a7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 17594: 002c8f4d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17595: 009f77c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17596: 0099cf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17597: 008edb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17598: 0085c1e8 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17599: 0028836d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17600: 00597e81 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17600: 00597eb1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17601: 009afc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17602: 006c3841 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17602: 006c3861 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17603: 009aafdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17604: 00341801 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17605: 009f6de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17606: 009f7494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17607: 009f5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17608: 009f6bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 17609: 008b1cdc 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ @@ -17616,182 +17616,182 @@ │ │ │ │ 17612: 003f811d 2364 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 17613: 00491ed5 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17614: 008fee1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sueq │ │ │ │ 17615: 009f638e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17616: 0037801d 170 FUNC GLOBAL DEFAULT 12 mips_gictimer_stop_count │ │ │ │ 17617: 009ac690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17618: 009f7964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17619: 0067d455 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17620: 00637f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17621: 00697219 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17622: 00659b3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17619: 0067d479 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17620: 00637fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17621: 00697239 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17622: 00659b61 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17623: 009ae560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17624: 0033fca5 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17625: 009f7444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17626: 0061fbf9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17627: 0061be29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17626: 0061fc1d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17627: 0061be59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17628: 009a3f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17629: 009f6d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17630: 006499c1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17630: 006499e5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ 17631: 008fec90 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_saf │ │ │ │ - 17632: 0063d5e9 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17632: 0063d60d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17633: 002bb34d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17634: 009f7048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17635: 008fac1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wait │ │ │ │ 17636: 009f83fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17637: 008f2dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcrestart │ │ │ │ - 17638: 0053df15 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17638: 0053df45 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17639: 00454fbd 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17640: 009f8144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17641: 009f6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17642: 009f6c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17643: 009acd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17644: 00349331 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17645: 005aace9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17646: 0063af15 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17645: 005aad19 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17646: 0063af39 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17647: 00463e61 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17648: 009f5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17649: 00463e69 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17650: 009f7382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17651: 009a8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17652: 0034f889 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17653: 00463e95 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17654: 00259d49 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17655: 009f7866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17656: 00463f01 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17657: 00463f71 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17658: 00647209 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17658: 0064722d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17659: 009f7336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17660: 009f7cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17661: 00463fe5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17662: 009f6fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17663: 0046405d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17664: 004680f9 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17665: 00645075 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17665: 00645099 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17666: 004640d9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17667: 0034a189 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17668: 00465bb5 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17669: 009a0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17670: 0041c559 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17671: 00417861 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17672: 009a6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17673: 0025e901 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17674: 00427845 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17675: 00495265 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17676: 0065fc51 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17676: 0065fc75 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17677: 009f82f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17678: 0047ea09 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17679: 009f603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 17680: 00584e7d 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17680: 00584ead 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17681: 009f6534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17682: 00473f49 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17683: 004aa875 16 FUNC GLOBAL DEFAULT 12 helper_precequ_ph_qbra │ │ │ │ 17684: 009f653a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17685: 0040f971 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17686: 003d42f1 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17687: 009f6a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17688: 002f2285 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17689: 009ada50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17690: 009f67d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17691: 0061a335 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17691: 0061a365 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17692: 003c0779 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17693: 009f6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17694: 009adc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17695: 0099c4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17696: 009af0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17697: 0066fb91 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17697: 0066fbb5 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ 17698: 0090364c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rotx │ │ │ │ - 17699: 0055b6f5 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17700: 0068032d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17701: 00693111 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17699: 0055b725 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17700: 00680351 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17701: 00693131 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17702: 009f6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17703: 005a2ffd 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17703: 005a302d 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17704: 009f81c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17705: 00661779 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17705: 0066179d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17706: 00342245 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17707: 0099c2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17708: 006121c5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17709: 0069972d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17710: 00692b75 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17708: 006121f5 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17709: 0069974d 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17710: 00692b95 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17711: 009ad3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17712: 0099fea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17713: 00692da1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17713: 00692dc1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17714: 008e5560 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17715: 009aa36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17716: 00643ec1 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17716: 00643ee5 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17717: 0046b65d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17718: 00487999 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17719: 0099f814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 17720: 005a3d25 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17720: 005a3d55 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17721: 009a0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17722: 0061af65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17722: 0061af95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17723: 002885c1 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17724: 009b18d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17725: 009f6b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17726: 009f631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17727: 009add80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17728: 0099e2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17729: 00278ec1 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17730: 002bb3ad 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17731: 006347f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17731: 00634819 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17732: 009a6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17733: 009a201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17734: 0030959d 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17735: 009ae120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17736: 009f64ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17737: 0061784d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17737: 0061787d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17738: 0025de19 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17739: 0037cc0d 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17740: 005594f5 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17740: 00559525 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17741: 009f6c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17742: 0063e7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17742: 0063e7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17743: 009f6954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17744: 0047d2ed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17745: 008e6dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17746: 009a2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 17747: 009f7eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17748: 0042be0d 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17749: 00259e01 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17750: 009a87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17751: 0052c265 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 17752: 005a2679 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17751: 0052c295 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17752: 005a26a9 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17753: 009b1d50 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17754: 009f6e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17755: 009f6c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17756: 0068d8e5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17756: 0068d905 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17757: 009f7f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17758: 009b1858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17759: 009aeab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 17760: 009f69c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17761: 008e677c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17762: 0049c19d 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17763: 005647a5 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17763: 005647d5 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17764: 004634bd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17765: 006bec79 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17766: 007de58c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17765: 006bec99 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17766: 007de5ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17767: 0028e725 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17768: 009f5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17769: 0099c204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17770: 0064c191 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17770: 0064c1b5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17771: 009b050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17772: 006a89b9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17773: 006aa235 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17772: 006a89d9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17773: 006aa255 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17774: 009f699a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17775: 009b0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ 17776: 004a3941 12 FUNC GLOBAL DEFAULT 12 helper_tlbinvf │ │ │ │ - 17777: 00691195 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17777: 006911b5 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17778: 009f7b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17779: 0067df81 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17779: 0067dfa5 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17780: 009f6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17781: 009f65a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17782: 0061b415 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17782: 0061b445 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17783: 008b2ac8 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17784: 009a8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17785: 0056265d 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17786: 005a9f95 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17785: 0056268d 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17786: 005a9fc5 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17787: 009aed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17788: 009a200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17789: 009a37e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17790: 0033f2a5 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17791: 003f4f29 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17792: 009f8112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17793: 009f6a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -17799,89 +17799,89 @@ │ │ │ │ 17795: 009a79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 17796: 009a0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 17797: 00426771 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 17798: 009a82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 17799: 009f5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 17800: 0024a589 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 17801: 00487c21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 17802: 006bbf79 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 17802: 006bbf99 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ 17803: 004c4b99 414 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_b │ │ │ │ - 17804: 00659d59 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 17804: 00659d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 17805: 004c4e81 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_d │ │ │ │ 17806: 009f6d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 17807: 00687fd5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 17807: 00687ff5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 17808: 004c4d39 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_h │ │ │ │ 17809: 009b05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 17810: 009f6eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 17811: 009f764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 17812: 008b20e0 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 17813: 00629961 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 17814: 005950e1 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 17815: 005bb209 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 17813: 00629985 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 17814: 00595111 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 17815: 005bb239 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 17816: 0099cb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 17817: 0025bed1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 17818: 0047a479 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 17819: 005c8f05 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 17820: 0065e951 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 17819: 005c8f35 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 17820: 0065e975 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 17821: 009a0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 17822: 008b212c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 17823: 0049daed 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 17824: 005f10b9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 17825: 00556ad1 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 17826: 0053cd7d 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 17824: 005f10e9 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 17825: 00556b01 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 17826: 0053cdad 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 17827: 009a5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 17828: 008e6d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 17829: 009f6f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 17830: 009f6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 17831: 009abb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 17832: 009f6a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 17833: 0099b990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 17834: 009b0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 17835: 00393c19 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 17836: 0099d738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 17837: 004c4e09 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_s_w │ │ │ │ 17838: 003f116d 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 17839: 003a1a9d 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 17840: 0054a5bd 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 17840: 0054a5ed 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 17841: 009f6b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 17842: 009f74aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 17843: 009f8404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 17844: 005df121 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 17844: 005df151 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 17845: 008fed98 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_seq │ │ │ │ 17846: 009aa94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 17847: 003d4c1d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 17848: 009a6184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 17849: 009a81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 17850: 009f6834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 17851: 002539f9 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ 17852: 009f5b00 128 OBJECT GLOBAL DEFAULT 25 fpu_f64 │ │ │ │ 17853: 004ab475 162 FUNC GLOBAL DEFAULT 12 helper_dpsq_s_w_ph │ │ │ │ - 17854: 005ceab5 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 17855: 006aaf0d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 17854: 005ceae5 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 17855: 006aaf2d 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 17856: 008e66f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 17857: 009a2dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 17858: 00417bb5 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 17859: 0069cd39 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 17859: 0069cd59 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 17860: 00298b7d 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 17861: 005998f5 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 17861: 00599925 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 17862: 0090d30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_b │ │ │ │ - 17863: 00665c41 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 17863: 00665c65 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 17864: 0033d27d 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 17865: 00494e09 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 17866: 0090d180 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_d │ │ │ │ 17867: 009f7c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 17868: 00289d41 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 17869: 009f60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 17870: 009f7e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 17871: 009f6600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 17872: 0090d288 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_h │ │ │ │ 17873: 009f8110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 17874: 009a015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 17875: 009abd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 17876: 0063ede5 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 17876: 0063ee09 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 17877: 003466d9 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 17878: 00309489 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 17879: 009f6988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 17880: 009b0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 17881: 009f74a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 17882: 009a308c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 17883: 009f6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -17890,364 +17890,364 @@ │ │ │ │ 17886: 0099e11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 17887: 009aebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 17888: 008f5a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcstatus │ │ │ │ 17889: 0099b950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 17890: 0099fdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 17891: 0090d204 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_s_w │ │ │ │ 17892: 00901d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_d │ │ │ │ - 17893: 00646ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 17893: 00646ee5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 17894: 0047d351 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 17895: 009f6d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 17896: 0026c7ed 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 17897: 009f6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 17898: 00901234 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_d │ │ │ │ 17899: 009f6d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 17900: 009a0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 17901: 0052e829 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 17902: 00647855 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 17901: 0052e859 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 17902: 00647879 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 17903: 00259eb5 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 17904: 00288b29 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 17905: 008f1cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsq_s_w_ph │ │ │ │ 17906: 009afa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 17907: 00494c51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 17908: 0062e4f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 17909: 0066e93d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 17908: 0062e51d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 17909: 0066e961 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 17910: 0034859d 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 17911: 009b03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 17912: 008ed3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 17913: 009a9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 17914: 00454ea9 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 17915: 009f67f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 17916: 006bc795 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 17916: 006bc7b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 17917: 00900760 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_msubf_s │ │ │ │ 17918: 009f611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 17919: 00616f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 17919: 00616fa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 17920: 0025c8b9 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 17921: 00661ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 17921: 00661ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 17922: 009ad530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 17923: 008ffc8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_s │ │ │ │ 17924: 0025bf79 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 17925: 009f85c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 17926: 0063ef85 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 17926: 0063efa9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 17927: 009f6ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 17928: 009b0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 17929: 004a2db9 196 FUNC GLOBAL DEFAULT 12 helper_eret │ │ │ │ 17930: 009f6bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 17931: 0049d85d 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 17932: 00646a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 17932: 00646a71 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 17933: 0038c879 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 17934: 009f75f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 17935: 0062db71 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 17935: 0062db95 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 17936: 009f7dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 17937: 009f647c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 17938: 009a5128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 17939: 0099d828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 17940: 009f6744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 17941: 009f6c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ 17942: 008ff02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sule │ │ │ │ - 17943: 0064a219 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 17943: 0064a23d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 17944: 009f6aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 17945: 009f635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 17946: 003a55e1 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 17947: 009f6516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 17948: 009f72ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 17949: 002ecde1 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 17950: 009f83da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 17951: 00644395 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 17951: 006443b9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 17952: 009a4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 17953: 009f6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 17954: 0063d9ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 17955: 0065ec99 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 17954: 0063d9d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 17955: 0065ecbd 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 17956: 009a39e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 17957: 0099af98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 17958: 0033ad45 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 17959: 006680b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 17960: 006913b9 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 17959: 006680d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 17960: 006913d9 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 17961: 00487f01 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 17962: 0054da75 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 17962: 0054daa5 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 17963: 009a59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 17964: 006a1505 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 17964: 006a1525 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 17965: 008fa040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcschefback │ │ │ │ 17966: 008fef24 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sult │ │ │ │ 17967: 0040dd89 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 17968: 00297209 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 17969: 009f7954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 17970: 009aab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 17971: 009ae7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 17972: 009aee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 17973: 009f796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 17974: 009f842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 17975: 009f6b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 17976: 009a5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 17977: 009ae5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 17978: 00616ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 17978: 00616f29 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 17979: 0044c789 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 17980: 006009e5 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 17981: 00637139 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 17980: 00600a15 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 17981: 0063715d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 17982: 008e6ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 17983: 009b0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 17984: 009b0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 17985: 009a2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 17986: 009a178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 17987: 004dad91 560 FUNC GLOBAL DEFAULT 12 helper_msa_fmsub_df │ │ │ │ 17988: 009f6c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 17989: 0054fe99 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 17990: 006bd031 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 17989: 0054fec9 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 17990: 006bd051 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 17991: 00480e99 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 17992: 0035762d 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 17993: 009f6b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 17994: 0026b7a1 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 17995: 00906f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_d │ │ │ │ 17996: 009ac0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 17997: 008e6674 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 17998: 003a6a01 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 17999: 0061b0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 18000: 0057eda5 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 17999: 0061b0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18000: 0057edd5 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18001: 009b2078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18002: 0025ce21 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18003: 009f6804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 18004: 0068da79 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18004: 0068da99 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 18005: 00907090 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_h │ │ │ │ - 18006: 006a9559 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18006: 006a9579 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18007: 003691c9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18008: 009a4c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18009: 009aa44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18010: 0029a381 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18011: 008edafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ 18012: 004ab9d1 136 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phl │ │ │ │ - 18013: 0079cb0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18014: 006a2f3d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18013: 0079cb2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18014: 006a2f5d 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18015: 009aa84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18016: 0099e954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18017: 0037842d 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18018: 004aba59 140 FUNC GLOBAL DEFAULT 12 helper_maq_sa_w_phr │ │ │ │ 18019: 0099d918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18020: 0090700c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_s_w │ │ │ │ 18021: 009a8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18022: 0099f194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18023: 009acc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18024: 009a8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 18025: 006c3791 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18025: 006c37b1 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18026: 008ff2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sune │ │ │ │ 18027: 009b073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 18028: 004a98c5 428 FUNC GLOBAL DEFAULT 12 mips_cpu_gdb_read_register │ │ │ │ - 18029: 0067d905 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18029: 0067d929 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18030: 003c60c9 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18031: 009abe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18032: 009a8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18033: 009f7ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18034: 009f6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18035: 009f647a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18036: 008ec86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18037: 0065ce7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18038: 006200d9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18037: 0065cea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18038: 006200fd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18039: 009afa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18040: 008b1e1c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18041: 009a148c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 18042: 00646fb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18042: 00646fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18043: 008ee234 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18044: 008f5f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_pagegrain │ │ │ │ 18045: 002f2261 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ 18046: 004da305 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsune_df │ │ │ │ - 18047: 006768bd 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18047: 006768e1 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18048: 009f6dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18049: 009a59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18050: 0025c021 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18051: 008e5ab8 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18052: 009f71f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18053: 009f623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18054: 0063aad9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18054: 0063aafd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18055: 0044f4b1 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18056: 0099cb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18057: 009f7682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18058: 006189dd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18058: 00618a0d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18059: 009f73b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18060: 0058eb81 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18061: 00679091 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18060: 0058ebb1 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18061: 006790b5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18062: 0099e8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18063: 0063c811 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18063: 0063c835 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18064: 002881fd 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18065: 0099ed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18066: 009ad7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18067: 003e3701 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18068: 0099e14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18069: 009f6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18070: 009f6a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18071: 00910100 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18072: 009f6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18073: 00313521 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18074: 009f7106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18075: 006b6739 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18075: 006b6759 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18076: 009a84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18077: 0047ea41 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18078: 005ab065 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18078: 005ab095 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18079: 008ff7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmadd_ps │ │ │ │ 18080: 009f6ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18081: 0029f061 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18082: 00555549 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18083: 0061bf91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18082: 00555579 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18083: 0061bfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18084: 009f777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18085: 009a8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18086: 009a68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ 18087: 004d2bbd 384 FUNC GLOBAL DEFAULT 12 helper_msa_bseti_df │ │ │ │ - 18088: 00585a35 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18088: 00585a65 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18089: 009f77d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18090: 009a0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 18091: 006b3db5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18091: 006b3dd5 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18092: 009a8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18093: 0069ef41 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18093: 0069ef61 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18094: 00463931 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18095: 009b2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18096: 009f7cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18097: 009a4db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18098: 0068200d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18098: 00682031 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18099: 0041712d 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18100: 0063a15d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18100: 0063a181 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18101: 00263665 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18102: 009f7b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18103: 009f6c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18104: 009f7af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18105: 00636545 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18105: 00636569 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18106: 003ce6d5 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18107: 0099a858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18108: 009ae020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18109: 003f12a1 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18110: 0099be68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18111: 009f83ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18112: 0054def5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18112: 0054df25 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18113: 00417739 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18114: 004a3ab5 244 FUNC GLOBAL DEFAULT 12 mmu_init │ │ │ │ 18115: 009f7242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18116: 00496595 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18117: 009f6c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18118: 009b1ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18119: 009f806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18120: 0099a888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18121: 006c21ad 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18122: 00630891 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18121: 006c21cd 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18122: 006308b5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18123: 0099f874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18124: 009aabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18125: 009f678e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18126: 0099ed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18127: 006a30f5 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 18128: 005a25e5 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18127: 006a3115 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18128: 005a2615 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18129: 009f7e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18130: 0025d525 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18131: 00406505 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18132: 009016d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_d │ │ │ │ 18133: 00901a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_d │ │ │ │ 18134: 009f608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18135: 009f7828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18136: 00429325 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18137: 0080b084 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18137: 0080b0a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18138: 009af204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18139: 009aba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18140: 0046db15 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18141: 0040bc41 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18142: 009f8af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18143: 0059fdd5 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18143: 0059fe05 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18144: 009f64d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18145: 009a08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18146: 006183d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18146: 00618409 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18147: 009a666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ 18148: 008fefa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sle │ │ │ │ - 18149: 0064b2b5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18149: 0064b2d9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 18150: 009a111c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18151: 00554df5 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18151: 00554e25 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18152: 009a5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18153: 009f6f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18154: 004278bd 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18155: 006b59ad 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18155: 006b59cd 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18156: 009aec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18157: 009ae97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18158: 009d48c0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18159: 009a7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18160: 00900130 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_l_s │ │ │ │ 18161: 0048758d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 18162: 009004cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_w_s │ │ │ │ - 18163: 00555869 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18164: 00648efd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18163: 00555899 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18164: 00648f21 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18165: 009f6b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18166: 0037e47d 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18167: 00345cf1 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 18168: 00670709 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18168: 0067072d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18169: 009f6c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18170: 0056e251 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18170: 0056e281 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18171: 009ae630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18172: 008b2450 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18173: 006ad845 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 18174: 0067ab51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18173: 006ad865 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18174: 0067ab75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ 18175: 008feea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_slt │ │ │ │ - 18176: 0061cead 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18176: 0061ced1 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18177: 008b2bd4 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18178: 009a4de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18179: 009f6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 18180: 00683195 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18180: 006831b9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18181: 003c6cd9 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18182: 009a6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 18183: 005a32f5 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18183: 005a3325 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ 18184: 004cf241 378 FUNC GLOBAL DEFAULT 12 helper_msa_sll_b │ │ │ │ - 18185: 0061ba2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18185: 0061ba5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18186: 002992d1 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18187: 0099e18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18188: 009f7ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ 18189: 004cf4fd 146 FUNC GLOBAL DEFAULT 12 helper_msa_sll_d │ │ │ │ - 18190: 006625b9 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18190: 006625dd 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18191: 009f6bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18192: 009f6fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18193: 009a3f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18194: 004cf3bd 208 FUNC GLOBAL DEFAULT 12 helper_msa_sll_h │ │ │ │ 18195: 009f75e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18196: 009a2c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18197: 009f6fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18198: 0031bf29 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 18199: 006c2295 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18200: 005a3c39 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18201: 0060492d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18199: 006c22b5 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18200: 005a3c69 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18201: 0060495d 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18202: 009aacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18203: 0099f184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 18204: 00683b95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18204: 00683bb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18205: 0048036d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18206: 009f6b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18207: 009f8abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18208: 006553dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18208: 00655401 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18209: 00497c01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18210: 009a7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18211: 009a9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18212: 009f6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18213: 0055abc9 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18213: 0055abf9 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18214: 009b19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18215: 009a0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18216: 009aa05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ 18217: 004cf48d 110 FUNC GLOBAL DEFAULT 12 helper_msa_sll_w │ │ │ │ - 18218: 005845c9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18218: 005845f9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18219: 0022c341 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18220: 009a6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18221: 009f64a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 18222: 005683b9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18223: 0061a039 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18222: 005683e9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18223: 0061a069 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18224: 00904540 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ffqr_df │ │ │ │ 18225: 009f6984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18226: 004748e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18227: 006b1925 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18227: 006b1945 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18228: 009f6ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18229: 002bad11 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18230: 009f6c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18231: 009f6488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18232: 0047a4b9 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18233: 00499791 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18234: 00582e71 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18234: 00582ea1 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18235: 009a9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18236: 0099ef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18237: 0047dc79 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18238: 009f69fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18239: 00485721 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18240: 009f7376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18241: 006bd95d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18242: 0057eb3d 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18241: 006bd97d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18242: 0057eb6d 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18243: 009f72d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18244: 009af274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18245: 009af6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18246: 003e9665 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18247: 0037de5d 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18248: 009f6ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18249: 009f7720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18256,155 +18256,155 @@ │ │ │ │ 18252: 0099b724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18253: 009f735c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 18254: 008ff344 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sne │ │ │ │ 18255: 009f72aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18256: 009f7086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18257: 00485fad 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18258: 00259f65 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18259: 0062425d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18260: 006bdcc5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18259: 00624281 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18260: 006bdce5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18261: 009f6ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18262: 00664581 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18262: 006645a5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18263: 008b3274 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 18264: 00628dad 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18265: 0062521d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18264: 00628dd1 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18265: 00625241 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18266: 009f6c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18267: 009f7ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18268: 00289d81 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18269: 008593c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18270: 0029f021 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18271: 00468f81 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18272: 00349b55 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18273: 00499581 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18274: 0028a359 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18275: 0067b595 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18276: 0068f6b9 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18277: 00697841 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18275: 0067b5b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18276: 0068f6d9 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18277: 00697861 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18278: 00249359 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18279: 009a3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18280: 006688e5 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18280: 00668909 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18281: 0049425d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18282: 009ad6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18283: 009f6d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18284: 008e8b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18285: 00463889 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18286: 009f6630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18287: 009f68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18288: 006bbd0d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18288: 006bbd2d 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18289: 009afa24 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18290: 009f6e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18291: 0046d6fd 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18292: 0067bfa5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18292: 0067bfc9 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18293: 009f6e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18294: 009f6998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18295: 009f754e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18296: 002954a9 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18297: 009af0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18298: 006aec91 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18299: 00695029 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18300: 0069da15 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18298: 006aecb1 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18299: 00695049 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18300: 0069da35 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18301: 0029ea41 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18302: 006b5a59 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18302: 006b5a79 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18303: 009f8188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18304: 0031bbcd 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18305: 0061c1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18305: 0061c219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18306: 009a0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18307: 008e8354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18308: 0062d791 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18309: 006bc311 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18308: 0062d7b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18309: 006bc331 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18310: 009f7e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18311: 004ec255 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ - 18312: 00657ea5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18313: 0069d5f5 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18311: 004ec285 2 FUNC GLOBAL DEFAULT 12 helper_fork │ │ │ │ + 18312: 00657ec9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18313: 0069d615 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18314: 0099f674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18315: 003aa115 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18316: 009f67ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18317: 009f6aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18318: 0062dbc5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18319: 005d5909 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18318: 0062dbe9 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18319: 005d5939 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18320: 009aeaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18321: 009f73ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18322: 009a9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18323: 009f7d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18324: 00415549 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18325: 008ff23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sor │ │ │ │ 18326: 009aa32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18327: 003731ad 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18328: 005b5a89 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18328: 005b5ab9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18329: 009a0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18330: 009f84de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18331: 004b43f5 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ueq │ │ │ │ 18332: 0041392d 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18333: 009f7f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18334: 006b9885 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18335: 0063e4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18336: 005b0b81 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18334: 006b98a5 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18335: 0063e50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18336: 005b0bb1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18337: 009a1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18338: 009ae2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18339: 0099b880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18340: 009f85d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18341: 003a5195 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18342: 009b34c4 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18343: 009a93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18344: 009f7e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18345: 009f7252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18346: 00674f91 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18347: 00649525 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18346: 00674fb5 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18347: 00649549 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18348: 009f6730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18349: 002bba51 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18350: 0061dfb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18350: 0061dfdd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18351: 0029a3d1 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18352: 002586a9 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18353: 004a2695 4 FUNC GLOBAL DEFAULT 12 helper_dmt │ │ │ │ 18354: 009f640c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18355: 008b9668 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18356: 009f73c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18357: 004186ad 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18358: 0099b008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18359: 009f7762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18360: 0061a371 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18360: 0061a3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18361: 009f8556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18362: 005d96e9 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18363: 00655c4d 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18362: 005d9719 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18363: 00655c71 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18364: 00492205 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18365: 0045ae7d 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18366: 006a24ad 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18366: 006a24cd 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18367: 009a6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18368: 009f7f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18369: 009f6612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18370: 006b8bb1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18370: 006b8bd1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18371: 009f609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18372: 009a2d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18373: 00555611 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18373: 00555641 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18374: 004aabed 140 FUNC GLOBAL DEFAULT 12 helper_shll_s_w │ │ │ │ 18375: 009f734e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18376: 009f765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18377: 0059b05d 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18377: 0059b08d 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18378: 009a28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18379: 009a41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18380: 009f82ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18381: 0099f274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18382: 0061c2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18382: 0061c309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18383: 003517f5 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18384: 009a0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18385: 009a0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18386: 009f67a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18387: 009f8532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18388: 00267c85 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18389: 0099cb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18390: 009a9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18391: 00268a91 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18392: 0044f725 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18393: 0047fd09 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18394: 00698985 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18394: 006989a5 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18395: 009a4eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18396: 003f264d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18397: 009f61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18398: 009ac630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 18399: 0067d8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18399: 0067d8ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18400: 009a9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18401: 002a2055 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18402: 009aeb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18403: 002c9181 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18404: 009b2168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18405: 00437cc5 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18406: 009f78bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -18416,249 +18416,249 @@ │ │ │ │ 18412: 009f73de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18413: 004a1a2d 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_ebase │ │ │ │ 18414: 009a7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18415: 009f61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18416: 004c7319 406 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_h │ │ │ │ 18417: 009a8998 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18418: 009f649c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18419: 0064b6b1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18419: 0064b6d5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18420: 009f7caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 18421: 00377ec1 190 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_sh_count │ │ │ │ - 18422: 0061e0d1 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18422: 0061e0f5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18423: 0026b7fd 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18424: 009b277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18425: 00627cad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18425: 00627cd1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18426: 003501d1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18427: 0043f865 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18428: 009f692a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18429: 00650311 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18429: 00650335 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18430: 009e6290 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18431: 0049e2a9 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18432: 009f7588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18433: 009a76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 18434: 009f6a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18435: 009f667a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18436: 003ba0bd 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18437: 0025abe1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18438: 009a9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18439: 005df361 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18439: 005df391 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18440: 00265ea1 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18441: 004c74b1 182 FUNC GLOBAL DEFAULT 12 helper_msa_dpadd_u_w │ │ │ │ 18442: 009aa7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18443: 0069a1d5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18444: 0079c3fc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18445: 0069c2c1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18446: 00584e9d 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18443: 0069a1f5 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18444: 0079c41c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18445: 0069c2e1 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18446: 00584ecd 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18447: 00257db1 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18448: 009f7226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18449: 0041cfa1 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18450: 006adf55 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18450: 006adf75 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18451: 004bb181 60 FUNC GLOBAL DEFAULT 12 helper_biadd │ │ │ │ 18452: 009a8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18453: 009a6c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18454: 0025f705 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18455: 0025a3a9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18456: 00324591 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18457: 009a4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18458: 009d48b8 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18459: 005361b1 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18459: 005361e1 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18460: 009addb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18461: 009f6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18462: 00267079 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18463: 003dc9d1 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18464: 009a269c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18465: 0069a179 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18466: 00541969 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18465: 0069a199 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18466: 00541999 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18467: 009a8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18468: 009f79b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18469: 009ade00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18470: 003ab7e1 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18471: 0099cfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18472: 009aa14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18473: 00403bbd 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 18474: 005af1e9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18474: 005af219 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18475: 009f5f65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18476: 009f6670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18477: 009a8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18478: 003b2681 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18479: 003d4425 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 18480: 0057ecb9 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18480: 0057ece9 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18481: 009f7d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18482: 009a294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18483: 0099d550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18484: 003f12dd 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18485: 00608f3d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18485: 00608f6d 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18486: 002bfa91 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18487: 0057bb65 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18487: 0057bb95 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18488: 002f8815 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18489: 009f72e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18490: 003d27b1 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18491: 003ffe65 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18492: 009aadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18493: 00656379 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18494: 00530de9 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18495: 0066f909 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18493: 0065639d 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18494: 00530e19 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18495: 0066f92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18496: 0099c6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18497: 008ec2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18498: 0066e065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18499: 006bea21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18500: 0062be1d 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18498: 0066e089 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18499: 006bea41 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18500: 0062be41 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18501: 002ed9a1 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18502: 004850e9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18503: 009a0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18504: 0066badd 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18504: 0066bb01 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18505: 009f843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18506: 0037f2f5 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18507: 002f8af5 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18508: 008b1f60 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18509: 0065cbe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18510: 0052bea5 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18509: 0065cc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18510: 0052bed5 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18511: 009f6aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18512: 009f805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18513: 009adc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18514: 009f6a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18515: 009a8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18516: 0099fc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18517: 008ec8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18518: 0033dcd1 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18519: 009f7aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18520: 00905098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_b │ │ │ │ 18521: 00268cd5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18522: 0061c531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18522: 0061c561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18523: 009f65bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18524: 009ab27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18525: 00904f0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_d │ │ │ │ 18526: 009af2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18527: 006614e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18527: 00661509 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18528: 009f6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18529: 00485395 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18530: 006761cd 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18530: 006761f1 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ 18531: 00905014 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_h │ │ │ │ - 18532: 00601a55 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18532: 00601a85 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18533: 0099f254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ - 18534: 004ec14d 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 18534: 004ec17d 132 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 18535: 009afa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18536: 0068e271 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18536: 0068e291 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18537: 009a8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18538: 009a296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18539: 0067d239 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18539: 0067d25d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18540: 003cd351 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18541: 002ff039 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18542: 0069ebd1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18542: 0069ebf1 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18543: 009f5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18544: 004929bd 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18545: 006bc4ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18546: 0062179d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18545: 006bc4cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18546: 006217c1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18547: 002981c5 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18548: 009f752c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18549: 003516a9 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18550: 009f78da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18551: 0099a3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 18552: 00904f90 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_s_w │ │ │ │ 18553: 00453ae1 102 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ 18554: 009aad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18555: 00593f01 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18555: 00593f31 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18556: 004d1401 304 FUNC GLOBAL DEFAULT 12 helper_msa_shf_df │ │ │ │ 18557: 008b2204 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18558: 009f77a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18559: 005dbec1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18559: 005dbef1 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18560: 0049e31d 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18561: 0069c215 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18561: 0069c235 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18562: 008e9980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18563: 009f82cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18564: 009a3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 18565: 00297fad 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18566: 009a278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18567: 00563931 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18567: 00563961 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18568: 009f80a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18569: 002a7d9d 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18570: 009f66a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18571: 00295641 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ 18572: 009079d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srli_df │ │ │ │ - 18573: 00568ecd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18574: 005a0d15 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18575: 00553e71 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18576: 0063939d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 18577: 00562575 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18573: 00568efd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18574: 005a0d45 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18575: 00553ea1 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18576: 006393c1 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18577: 005625a5 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18578: 002c7f29 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18579: 009f62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18580: 00238ec5 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18581: 009f651e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18582: 009f70fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18583: 0099c028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 18584: 00639cb1 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18585: 005a1005 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18584: 00639cd5 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18585: 005a1035 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18586: 0099ba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18587: 0063f7d1 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18587: 0063f7f5 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18588: 009a4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18589: 009b17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18590: 0066e6c5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18590: 0066e6e9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18591: 003ce751 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18592: 009aecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18593: 009f7af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18594: 0052ee41 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ - 18595: 005146b5 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ + 18594: 0052ee71 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18595: 005146e5 26 FUNC GLOBAL DEFAULT 12 helper_mulshiu │ │ │ │ 18596: 009b2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18597: 0053cd0d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18597: 0053cd3d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18598: 009b1118 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18599: 009f6688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18600: 009a6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18601: 00532745 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18602: 0063a365 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18601: 00532775 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18602: 0063a389 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18603: 009a61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18604: 009adef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18605: 00683485 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18605: 006834a9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18606: 009afc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18607: 0099ce9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18608: 009f6394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18609: 008fed14 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_sun │ │ │ │ 18610: 00320c95 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18611: 009b0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18612: 0047b141 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18613: 009f7fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18614: 0099bb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18615: 0025f449 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18616: 0029589d 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18617: 00659bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18617: 00659c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18618: 0037f1d1 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18619: 009b172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ 18620: 004ad69d 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pl │ │ │ │ - 18621: 006a9999 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 18622: 00635fc9 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18623: 0064e919 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18621: 006a99b9 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18622: 00635fed 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18623: 0064e93d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18624: 009f6682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18625: 0069bfed 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18625: 0069c00d 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18626: 009f64ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18627: 009f7772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18628: 009b1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18629: 0062ba11 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18630: 0061b6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18629: 0062ba35 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18630: 0061b715 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ 18631: 004ad739 156 FUNC GLOBAL DEFAULT 12 helper_float_cvts_pu │ │ │ │ - 18632: 005380ad 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18633: 0065213d 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18632: 005380dd 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18633: 00652161 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18634: 0034fe21 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18635: 008b3194 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18636: 0055a529 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18636: 0055a559 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18637: 009a8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18638: 00412b59 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18639: 008eac94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18640: 00376dc1 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18641: 009b19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18642: 009f6924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18643: 00492795 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18644: 009a7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 18645: 009a15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ - 18646: 0053dfad 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18646: 0053dfdd 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18647: 0026fd65 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18648: 009f69ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18649: 003c93e1 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18650: 0027dead 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18651: 0099da28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18652: 00553a39 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18653: 006279b5 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18652: 00553a69 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18653: 006279d9 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18654: 009acd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18655: 009f80ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18656: 008e98fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18657: 009014c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_d │ │ │ │ 18658: 004b4aad 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ule │ │ │ │ 18659: 009ab1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18660: 0029a161 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ @@ -18674,334 +18674,334 @@ │ │ │ │ 18670: 009f70c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 18671: 0099d978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18672: 004b4751 178 FUNC GLOBAL DEFAULT 12 helper_cmpabs_s_ult │ │ │ │ 18673: 008fff20 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_l_s │ │ │ │ 18674: 009f79c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 18675: 009f657e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18676: 009f67b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18677: 00610515 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18678: 005aa1e5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18677: 00610545 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18678: 005aa215 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18679: 009f82c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18680: 009a5298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18681: 009f7c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18682: 009f7f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18683: 004a0d51 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcbind │ │ │ │ 18684: 009f69c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18685: 0038ca3d 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18686: 0034a3cd 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18687: 004ab519 186 FUNC GLOBAL DEFAULT 12 helper_dpsqx_s_w_ph │ │ │ │ 18688: 009ae880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18689: 0066b499 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18689: 0066b4bd 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18690: 00496f41 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18691: 0099d928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18692: 009f8154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18693: 0035785d 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18694: 003fb771 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18695: 0099e0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18696: 0099fd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18697: 009a5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18698: 009f7ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 18699: 006626f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18699: 0066271d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18700: 009f7c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18701: 00599161 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18701: 00599191 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18702: 003eb829 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18703: 009f6e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 18704: 0099fa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18705: 009af364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18706: 00498909 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ 18707: 004b9bb5 184 FUNC GLOBAL DEFAULT 12 helper_swl │ │ │ │ - 18708: 00695905 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18708: 00695925 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18709: 003fbbf9 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18710: 004b9dc9 176 FUNC GLOBAL DEFAULT 12 helper_swm │ │ │ │ 18711: 0032077d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ 18712: 004ab5d5 272 FUNC GLOBAL DEFAULT 12 helper_dpaqx_sa_w_ph │ │ │ │ - 18713: 00670c19 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18713: 00670c3d 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18714: 008e866c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18715: 009a6454 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ 18716: 004b9c6d 184 FUNC GLOBAL DEFAULT 12 helper_swr │ │ │ │ - 18717: 005a015d 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18718: 005f137d 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18719: 00634b99 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18717: 005a018d 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18718: 005f13ad 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18719: 00634bbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18720: 002bf981 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18721: 004a9c55 98 FUNC GLOBAL DEFAULT 12 helper_absq_s_ph │ │ │ │ 18722: 009b1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18723: 007f90a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18723: 007f90c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18724: 009a5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18725: 009a6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18726: 003c966d 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18727: 009f6ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18728: 009a80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18729: 00564fcd 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18729: 00564ffd 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18730: 0040390d 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18731: 009f69fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18732: 009a7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 18733: 00487a1d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18734: 0099ace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18735: 009f857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18736: 008e7e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18737: 006bb28d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18738: 005a0971 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18737: 006bb2ad 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18738: 005a09a1 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18739: 004754c1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18740: 00911d24 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18741: 004998a5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18742: 0034f6fd 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18743: 009a0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18744: 0066182d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 18745: 0063ad5d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18744: 00661851 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18745: 0063ad81 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18746: 003bba25 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18747: 003e9ee9 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18748: 009f6c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ - 18749: 007dc610 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18749: 007dc630 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18750: 0034e365 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18751: 009a3e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18752: 009abb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18753: 009a5048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18754: 009f859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18755: 00601519 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18755: 00601549 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18756: 009a5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18757: 00498725 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18758: 009b2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18759: 0063ff7d 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18760: 00669d01 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18759: 0063ffa1 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18760: 00669d25 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18761: 009a65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ 18762: 0090f6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_b │ │ │ │ - 18763: 006a06b9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18763: 006a06d9 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18764: 003ba1cd 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18765: 0090f514 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_d │ │ │ │ 18766: 009e6470 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 18767: 004a9cb9 132 FUNC GLOBAL DEFAULT 12 helper_absq_s_qb │ │ │ │ 18768: 0029ae8d 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 18769: 009f6c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 18770: 0099c900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 18771: 0057e2e9 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 18771: 0057e319 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 18772: 009a3a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 18773: 009f66ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 18774: 0090f61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_h │ │ │ │ 18775: 009f5f21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 18776: 00551f75 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 18777: 0062f401 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 18776: 00551fa5 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 18777: 0062f425 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 18778: 008b1990 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 18779: 003d5195 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 18780: 00640e71 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 18781: 00687df1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 18780: 00640e95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 18781: 00687e11 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 18782: 009aec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 18783: 009f8582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 18784: 005996dd 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 18785: 006883a1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 18786: 006a439d 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 18784: 0059970d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 18785: 006883c1 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 18786: 006a43bd 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 18787: 0040a151 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 18788: 009f66ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 18789: 004a285d 172 FUNC GLOBAL DEFAULT 12 helper_dvp │ │ │ │ 18790: 002b5bf5 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 18791: 009f75ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 18792: 0062fe19 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 18792: 0062fe3d 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 18793: 0033d339 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 18794: 009a44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 18795: 0037e3f9 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 18796: 0063d42d 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 18796: 0063d451 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 18797: 008e656c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 18798: 0099c940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 18799: 0054fc5d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 18799: 0054fc8d 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 18800: 009f7a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 18801: 006b601d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 18802: 0065d329 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 18801: 006b603d 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 18802: 0065d34d 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 18803: 009011b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_d │ │ │ │ 18804: 009f6e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 18805: 0090f598 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_binsl_w │ │ │ │ 18806: 009f76d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 18807: 008e9878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 18808: 009f6c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 18809: 009f7398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 18810: 005b23e1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 18810: 005b2411 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 18811: 009f7f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 18812: 0090133c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_d │ │ │ │ 18813: 009a3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 18814: 005aa551 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 18815: 00623875 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 18814: 005aa581 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 18815: 00623899 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 18816: 009ac550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 18817: 002ed7c9 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 18818: 003f3261 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 18819: 00562f11 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 18820: 00606419 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 18819: 00562f41 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 18820: 00606449 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 18821: 009f73a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 18822: 006996a5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 18822: 006996c5 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 18823: 008ffc08 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sqrt_s │ │ │ │ 18824: 009b278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 18825: 0099eab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 18826: 0045062d 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 18827: 00483c99 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 18828: 009a305c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 18829: 008b249c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 18830: 009f81fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 18831: 00320c05 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 18832: 003cc839 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 18833: 009f6cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 18834: 00537be5 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 18834: 00537c15 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 18835: 009f75da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 18836: 009f7054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 18837: 0063e59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 18837: 0063e5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 18838: 009f764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 18839: 00581f9d 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 18839: 00581fcd 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 18840: 009f805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 18841: 0041dde5 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 18842: 009f61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 18843: 009f8a8c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 18844: 009f7466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 18845: 00340181 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 18846: 008ffd94 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_2008_l_s │ │ │ │ 18847: 00487ca1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 18848: 009b1898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 18849: 009e63fc 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 18850: 009a8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 18851: 00696871 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 18851: 00696891 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 18852: 0099e974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 18853: 0051e699 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 18853: 0051e6c9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 18854: 009a5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 18855: 009f7212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 18856: 004aa5e1 32 FUNC GLOBAL DEFAULT 12 helper_addsc │ │ │ │ 18857: 004ba611 228 FUNC GLOBAL DEFAULT 12 helper_packsshb │ │ │ │ 18858: 0045580d 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 18859: 009f746c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 18860: 009f779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 18861: 006255c5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 18861: 006255e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 18862: 009f750c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 18863: 009f7c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 18864: 003a5021 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 18865: 00494415 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 18866: 0055fe11 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 18866: 0055fe41 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 18867: 003482d1 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 18868: 003c95d1 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 18869: 004afc9d 192 FUNC GLOBAL DEFAULT 12 helper_float_recip1_ps │ │ │ │ 18870: 003c609d 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 18871: 008e77fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 18872: 006b3bfd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 18873: 005a10d5 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 18872: 006b3c1d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 18873: 005a1105 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 18874: 003f1f2d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 18875: 009ac14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 18876: 009d46b0 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 18877: 009f74b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 18878: 009ae8d0 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 18879: 009f6cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 18880: 007f8fd0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 18881: 006687d5 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 18880: 007f8ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 18881: 006687f9 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 18882: 009a2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 18883: 004abc39 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_lt_qb │ │ │ │ 18884: 009a13ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 18885: 0046a8ed 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 18886: 0069d195 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 18886: 0069d1b5 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 18887: 009f8396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 18888: 0066f891 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 18888: 0066f8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 18889: 0041bc29 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 18890: 009ab20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 18891: 009b18f8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 18892: 009f76ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 18893: 008e64e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 18894: 009aaf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 18895: 00582b29 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 18895: 00582b59 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 18896: 002f226d 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 18897: 009aacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 18898: 009a177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 18899: 0037e4d5 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 18900: 006970d5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 18900: 006970f5 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 18901: 009a2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 18902: 0057eb99 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 18902: 0057ebc9 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 18903: 003fcb81 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 18904: 009f83ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 18905: 009b02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 18906: 009f70ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 18907: 009f7b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 18908: 009f67f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 18909: 002c7ff9 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 18910: 009ae650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 18911: 007fdb20 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 18911: 007fdb40 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 18912: 00339a09 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 18913: 009a3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 18914: 009a4a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 18915: 003135c9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 18916: 009f7696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 18917: 004805ed 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 18918: 003216b9 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 18919: 0025f501 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 18920: 009f64f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 18921: 008e5588 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 18922: 009f6a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 18923: 0055add5 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 18923: 0055ae05 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 18924: 009f7840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 18925: 009f70ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 18926: 0067ee25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 18926: 0067ee49 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 18927: 0099a3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 18928: 0055f8c5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 18929: 0066dad9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 18928: 0055f8f5 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 18929: 0066dafd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 18930: 0033fe71 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 18931: 009f841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 18932: 008f2690 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_lt_qb │ │ │ │ 18933: 009ac084 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 18934: 009f7ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 18935: 0049d67d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 18936: 006b086d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 18937: 00555389 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 18936: 006b088d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 18937: 005553b9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 18938: 0027ddf5 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 18939: 0056e5f5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 18940: 0063d70d 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 18939: 0056e625 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 18940: 0063d731 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 18941: 009b079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 18942: 00493bb5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ 18943: 0090e6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_b │ │ │ │ - 18944: 0079cd24 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 18945: 006a3bc9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 18944: 0079cd44 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 18945: 006a3be9 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 18946: 009f6fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 18947: 0090e518 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_d │ │ │ │ 18948: 009a8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 18949: 00617061 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 18949: 00617091 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 18950: 0090e620 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_h │ │ │ │ 18951: 0099dbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 18952: 009af404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 18953: 00645355 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 18953: 00645379 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 18954: 00908428 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_nori_b │ │ │ │ 18955: 009b2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 18956: 0040e9a5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 18957: 00634625 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 18957: 00634649 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 18958: 009f6448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 18959: 009f6d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 18960: 00257e71 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 18961: 009a83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 18962: 008f1274 132 OBJECT GLOBAL DEFAULT 24 helper_info_extr_s_h │ │ │ │ 18963: 009aca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 18964: 008e7778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 18965: 009f6a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 18966: 003c4e51 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 18967: 0090e59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_s_w │ │ │ │ 18968: 00260c29 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 18969: 009f7156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 18970: 00405591 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 18971: 0099d778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 18972: 00652aa1 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 18972: 00652ac5 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 18973: 009a5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 18974: 009b1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 18975: 0063e561 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 18975: 0063e585 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 18976: 009f69a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 18977: 009f7d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 18978: 009f6dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 18979: 0062ce0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 18979: 0062ce31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 18980: 009a27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 18981: 0028a0d9 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 18982: 0099ebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 18983: 00495ce9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 18984: 005bc055 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 18985: 00626591 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 18984: 005bc085 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 18985: 006265b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 18986: 009b2148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 18987: 0099b900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 18988: 0033d425 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 18989: 0099a35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 18990: 00487fa1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 18991: 009f7152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 18992: 009a98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 18993: 008ec344 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 18994: 009aac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 18995: 0065392d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 18996: 00530ea1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 18995: 00653951 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 18996: 00530ed1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 18997: 004abedd 10 FUNC GLOBAL DEFAULT 12 helper_packrl_ph │ │ │ │ 18998: 009f8204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 18999: 0048b6d1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19000: 009aae0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19001: 009ab31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19002: 0099ce4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19003: 0043bcf1 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -19009,24 +19009,24 @@ │ │ │ │ 19005: 009a9944 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19006: 009a4968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19007: 009f809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19008: 0029f3e1 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19009: 009b0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19010: 0025ab31 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 19011: 00901864 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_d │ │ │ │ - 19012: 00616fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19012: 00617019 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19013: 00481c15 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19014: 009f613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19015: 003ddc95 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19016: 0057f1dd 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19016: 0057f20d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19017: 009f8a98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19018: 009f6d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19019: 00257cf1 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19020: 009f8a95 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19021: 006993cd 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19021: 006993ed 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19022: 009ac910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19023: 0099de2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19024: 003ddaf1 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19025: 0099dac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19026: 009f67da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19027: 00488769 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19028: 00263721 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19034,154 +19034,154 @@ │ │ │ │ 19030: 00483971 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 19031: 009f65e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 19032: 00468309 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19033: 00259ba5 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19034: 009f8002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19035: 0046cad5 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19036: 009a8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19037: 0063e741 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19037: 0063e765 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19038: 009002bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_trunc_2008_w_s │ │ │ │ 19039: 009ad6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19040: 008fd4d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsb │ │ │ │ 19041: 009f8b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19042: 009f6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19043: 006a38d1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19043: 006a38f1 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19044: 008e6464 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19045: 008b3260 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19046: 009ae510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19047: 009f6d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19048: 00433d61 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19049: 008fd2c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubsh │ │ │ │ 19050: 0099ee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19051: 0049ce9d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19052: 006923c5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19052: 006923e5 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19053: 00493381 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19054: 0099bb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19055: 0033e521 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19056: 00256995 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19057: 002ca261 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19058: 009f604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 19059: 004aa601 54 FUNC GLOBAL DEFAULT 12 helper_addwc │ │ │ │ - 19060: 006a42b9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19060: 006a42d9 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19061: 009f5ad8 4 OBJECT GLOBAL DEFAULT 25 bcond │ │ │ │ 19062: 009f6e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19063: 009a154c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 19064: 006aaf49 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19064: 006aaf69 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19065: 009f85bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19066: 00623b71 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19066: 00623b95 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19067: 009ac900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 19068: 005aad39 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19068: 005aad69 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19069: 0033fd3d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19070: 005c55b5 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19070: 005c55e5 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19071: 009a4e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19072: 0049c605 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19073: 0061baa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19073: 0061bad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19074: 0046af91 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19075: 004cedf5 104 FUNC GLOBAL DEFAULT 12 helper_msa_or_v │ │ │ │ 19076: 0048c36d 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19077: 004d192d 368 FUNC GLOBAL DEFAULT 12 helper_msa_clei_s_df │ │ │ │ 19078: 008b1720 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19079: 008f1e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsx_w_ph │ │ │ │ 19080: 009f6426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19081: 008b2334 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19082: 009f65d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19083: 009f629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19084: 0060ffc1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19085: 0063fcb5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19084: 0060fff1 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19085: 0063fcd9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19086: 0099fbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19087: 002a7d61 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 19088: 009f80f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19089: 00606c35 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19089: 00606c65 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19090: 009f7fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19091: 003b884d 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19092: 009f60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19093: 009f75ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19094: 00905e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsule_df │ │ │ │ 19095: 009f84a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19096: 009a9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 19097: 0065ed59 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19097: 0065ed7d 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19098: 002c0ced 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19099: 009f7c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19100: 009f6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 19101: 0058c171 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19101: 0058c1a1 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19102: 009f710c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19103: 003e69a9 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19104: 0099a39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19105: 009f8064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19106: 009a5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19107: 00410375 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19108: 009f5f42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19109: 00656ad1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 19110: 0062acc1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19109: 00656af5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19110: 0062ace5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19111: 00499045 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19112: 008e76f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19113: 00409495 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19114: 009f69a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19115: 004887e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19116: 00408435 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19117: 0056da05 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19117: 0056da35 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19118: 009f7330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 19119: 009aae6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19120: 009f7d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19121: 009a7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19122: 009f823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19123: 003d2549 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19124: 002bbd71 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19125: 009f74e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19126: 003df2a5 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19127: 00567b11 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19127: 00567b41 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19128: 00299279 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19129: 009f7bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19130: 009f7038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19131: 009a7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19132: 009f768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19133: 0040e251 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19134: 003cbccd 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19135: 00499e0d 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19136: 009a9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19137: 0058e7c5 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19138: 00667139 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19137: 0058e7f5 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19138: 0066715d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19139: 003807a9 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 19140: 00647eb5 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19140: 00647ed9 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19141: 008b31c4 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19142: 009a3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19143: 00321619 80 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19144: 0049b271 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19145: 009aa39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19146: 00420851 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19147: 009b06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19148: 0033f591 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19149: 00911d6c 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19150: 0099ecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 19151: 0066eafd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19151: 0066eb21 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19152: 008b1de0 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19153: 009af514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19154: 0080b06c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19154: 0080b08c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19155: 009f8082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19156: 009f6e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19157: 009a3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19158: 009ab9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19159: 0067d4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19159: 0067d4f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19160: 0045ade5 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19161: 009b011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19162: 009ae3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19163: 009a8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19164: 006bc7a5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19165: 005ca629 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19164: 006bc7c5 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19165: 005ca659 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19166: 009f801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19167: 0028a62d 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19168: 009f77aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19169: 009aaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19170: 009f7d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19171: 0046b749 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19172: 009a9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19173: 009ae230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19174: 009f7636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19175: 003a0e01 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19176: 0067d9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19176: 0067da19 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19177: 009f78f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19178: 004d6a91 2616 FUNC GLOBAL DEFAULT 12 helper_msa_madd_q_df │ │ │ │ 19179: 009b02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19180: 0099cb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19181: 009aa2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19182: 003b9815 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19183: 009a6d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ @@ -19190,51 +19190,51 @@ │ │ │ │ 19186: 003c1089 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19187: 0029ec15 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19188: 00427671 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19189: 0043baed 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19190: 002fbce9 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19191: 009f6532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19192: 00448281 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19193: 006bb4e9 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19193: 006bb509 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19194: 009af154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19195: 009f7f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19196: 00651afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19197: 006a7d3d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19196: 00651b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19197: 006a7d5d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19198: 009ae420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 19199: 00599641 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19199: 00599671 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19200: 009f6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19201: 009f756c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19202: 0099cc10 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19203: 0056d115 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19203: 0056d145 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19204: 00911c70 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19205: 009f7c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19206: 008b19a8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19207: 009abae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19208: 003d2ccd 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19209: 0031a00d 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19210: 009a7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19211: 009a9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19212: 0046b3ad 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 19213: 0041f6c5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19214: 009a9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19215: 00648a81 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19215: 00648aa5 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19216: 009f5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19217: 0058bc45 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19217: 0058bc75 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ 19218: 004d0bed 802 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_b │ │ │ │ - 19219: 00632ef1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19219: 00632f15 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19220: 00418861 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19221: 004d1179 236 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_d │ │ │ │ 19222: 00268b51 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19223: 00626b59 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19223: 00626b7d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19224: 004390dd 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19225: 004d0f11 416 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_h │ │ │ │ 19226: 0046b021 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19227: 009a94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19228: 009f78be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19229: 006801b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19229: 006801dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19230: 00433cd1 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19231: 009aad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19232: 009f694c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19233: 00248f31 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19234: 009f7fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19235: 009b2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19236: 009f6cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ @@ -19243,647 +19243,647 @@ │ │ │ │ 19239: 00497c15 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19240: 009f698c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19241: 0099faf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19242: 009afc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19243: 002f7e69 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19244: 00429d75 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19245: 009af184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 19246: 006b92e5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19246: 006b9305 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19247: 004d10b1 198 FUNC GLOBAL DEFAULT 12 helper_msa_srlr_w │ │ │ │ 19248: 0037e109 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19249: 0099e1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19250: 009af3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19251: 009aaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19252: 006be96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19252: 006be98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19253: 009a5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19254: 009a5258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19255: 009b0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19256: 0048c85d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19257: 0065cb71 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19257: 0065cb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19258: 00488865 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19259: 003fcdd1 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19260: 009f771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19261: 009a7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19262: 0069af05 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19263: 005a3e0d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 19264: 006a9c11 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19262: 0069af25 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19263: 005a3e3d 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19264: 006a9c31 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19265: 009a4cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19266: 009f607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19267: 003dd5d5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19268: 00661869 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19268: 0066188d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19269: 003dc76d 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19270: 009ae3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19271: 0069ef11 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19271: 0069ef31 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19272: 009f7808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 19273: 002bf0b1 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19274: 0026c5e1 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19275: 00680931 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19276: 0080b024 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19275: 00680955 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19276: 0080b044 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19277: 009f6e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19278: 0099d8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19279: 0099deec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19280: 0048096d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19281: 006518e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19282: 0061afa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19283: 0066b581 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19281: 00651905 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19282: 0061afd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19283: 0066b5a5 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19284: 003c6121 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19285: 0099a4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19286: 008f1bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaq_s_w_ph │ │ │ │ 19287: 0099cf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19288: 009ab954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19289: 009f8394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19290: 004100ad 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19291: 009a4078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19292: 009aed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19293: 002a1731 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19294: 006a19f5 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19294: 006a1a15 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19295: 009f7cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19296: 0099bc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19297: 008b2e98 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19298: 003dfbbd 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19299: 002c8e35 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19300: 009a4d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 19301: 003f23cd 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19302: 005878d1 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19302: 00587901 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19303: 009f6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19304: 009f753c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19305: 009a02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19306: 004a16ad 4 FUNC GLOBAL DEFAULT 12 helper_mtc0_count │ │ │ │ 19307: 009a21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19308: 009a7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19309: 0042b91d 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19310: 002565f1 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19311: 009af2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19312: 009072a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_d │ │ │ │ 19313: 009f7402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 19314: 004a9efd 48 FUNC GLOBAL DEFAULT 12 helper_subqh_r_ph │ │ │ │ - 19315: 0069a0f5 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19315: 0069a115 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19316: 0048fbed 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19317: 003f9009 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19318: 009073a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_h │ │ │ │ 19319: 009a3e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19320: 006174ed 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19320: 0061751d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19321: 00408e31 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19322: 009f6574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19323: 009f6540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19324: 0099c214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19325: 0099ef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19326: 008592b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19327: 009ae360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19328: 0099fc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19329: 009ac6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19330: 005d9a1d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19330: 005d9a4d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19331: 009a15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19332: 009f7548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19333: 003f51d5 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19334: 004374c5 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ 19335: 004a05a5 4 FUNC GLOBAL DEFAULT 12 helper_mfc0_count │ │ │ │ - 19336: 00620c19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19337: 005ba84d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19336: 00620c3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19337: 005ba87d 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19338: 002bffd5 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19339: 00907324 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_s_w │ │ │ │ 19340: 008ae690 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19341: 00687fb5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19342: 006a4c15 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19341: 00687fd5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19342: 006a4c35 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19343: 004a1949 96 FUNC GLOBAL DEFAULT 12 helper_mttc0_cause │ │ │ │ 19344: 003691b1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 19345: 00661bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19345: 00661c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19346: 0048adb5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19347: 00911f88 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19348: 0099e964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19349: 0022b10d 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19350: 009f7910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19351: 008b2b58 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19352: 009f6d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19353: 0099e754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19354: 003e1e89 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 19355: 0061b271 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19355: 0061b2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19356: 0099fd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19357: 0028a61d 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19358: 003dd6f1 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19359: 009a61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19360: 0069c621 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19360: 0069c641 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19361: 009aa35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19362: 0089e1f0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19363: 009f75fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19364: 009af0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19365: 009a17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19366: 0054ba01 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19366: 0054ba31 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19367: 0046b565 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19368: 006a1d11 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19369: 0063d3b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19368: 006a1d31 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19369: 0063d3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19370: 009aa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19371: 003cf191 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19372: 004b2a31 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ueq │ │ │ │ 19373: 009a6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19374: 009f6e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19375: 0099e8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19376: 00646dd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19376: 00646df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19377: 009f6392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19378: 009f671e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19379: 009f755e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19380: 009f6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19381: 0061c045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19381: 0061c075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 19382: 004ad155 204 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_d │ │ │ │ - 19383: 0052e475 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19383: 0052e4a5 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19384: 0099af08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19385: 008fe450 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrah │ │ │ │ 19386: 009f68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19387: 002582f1 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19388: 009f6cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19389: 003aa7d9 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19390: 009af7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19391: 009a4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19392: 004525e5 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19393: 009f7b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 19394: 00294b75 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19395: 008b28dc 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19396: 005ac3c5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19396: 005ac3f5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19397: 0099a558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19398: 009af994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19399: 004ad221 202 FUNC GLOBAL DEFAULT 12 helper_float_cvt_l_s │ │ │ │ - 19400: 006173cd 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19400: 006173fd 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19401: 003de505 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ 19402: 008fa1cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_cause │ │ │ │ - 19403: 006042fd 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 19404: 006c338d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19403: 0060432d 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19404: 006c33ad 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19405: 009a9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19406: 0057645d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19406: 0057648d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19407: 0046a02d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19408: 008fe3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_psraw │ │ │ │ 19409: 009f8146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19410: 002566ed 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19411: 009f6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19412: 005a1a01 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19412: 005a1a31 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19413: 0099f4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19414: 00426d19 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19415: 00911cd4 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19416: 009a6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19417: 005d61f9 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19417: 005d6229 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19418: 009a20ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19419: 006784d1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19419: 006784f5 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19420: 002baa65 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19421: 008f5c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tccontext │ │ │ │ 19422: 009a8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19423: 009f5f23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19424: 009f6614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19425: 004757f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19426: 006b13ed 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19426: 006b140d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19427: 00492ea1 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19428: 00473f61 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19429: 009b1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19430: 009f7dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19431: 003f73f5 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19432: 009ad350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19433: 009f8548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19434: 006b91e9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19434: 006b9209 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19435: 009f6de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19436: 00493ba1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19437: 009a221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19438: 0037f8e5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19439: 009b264c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19440: 009f5f2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19441: 0099ca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 19442: 009aa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 19443: 009f81aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19444: 008b1e44 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19445: 009a63c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19446: 0048778d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19447: 009af5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19448: 009f7750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ - 19449: 006739f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19449: 00673a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19450: 009a293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19451: 0037800d 4 FUNC GLOBAL DEFAULT 12 mips_gictimer_get_countstop │ │ │ │ 19452: 0044e935 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19453: 007f9060 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19453: 007f9080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19454: 00497891 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19455: 007bdcd4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19455: 007bdcf4 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19456: 009f6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ 19457: 008f2588 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpu_le_qb │ │ │ │ - 19458: 00581fb1 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19459: 0061b84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19458: 00581fe1 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19459: 0061b87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19460: 009a02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19461: 002bec99 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19462: 007bdcd0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19462: 007bdcf0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19463: 009f6f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19464: 009acd9c 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19465: 00643545 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19465: 00643569 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19466: 00328179 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19467: 009f7592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19468: 005ae375 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19468: 005ae3a5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19469: 009f8554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19470: 00429e31 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19471: 0062f969 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19472: 006a21d9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19471: 0062f98d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19472: 006a21f9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19473: 009a4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19474: 009f7b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19475: 006c234d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19475: 006c236d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19476: 00294b7d 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19477: 006622d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19477: 006622f5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19478: 009f5c8f 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19479: 009b256c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19480: 007bdb84 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19480: 007bdba4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19481: 004275a9 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19482: 009f7a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19483: 00906748 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ctcmsa │ │ │ │ 19484: 0099debc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19485: 00492cad 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19486: 0041925d 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19487: 009f858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19488: 009f6fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19489: 0053d715 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19489: 0053d745 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19490: 003061a5 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19491: 006a37e5 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19492: 0065173d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19491: 006a3805 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19492: 00651761 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19493: 00268559 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19494: 009b2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19495: 004976e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19496: 009f7fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19497: 0060303d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19497: 0060306d 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19498: 002f1db9 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19499: 00310f4d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19500: 009acd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19501: 0099f864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19502: 006c1bad 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19502: 006c1bcd 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19503: 009b29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19504: 009f709e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19505: 0061aba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19505: 0061abd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19506: 009ab664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19507: 00493449 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19508: 0069193d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19508: 0069195d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19509: 00492ff5 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19510: 003e66cd 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19511: 0063b529 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19511: 0063b54d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19512: 009f82b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19513: 009b2428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19514: 00310dbd 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19515: 0063844d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19515: 00638471 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 19516: 0041efe9 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19517: 009f6b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19518: 0099ade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19519: 004186d1 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19520: 009f664c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 19521: 006ab6a5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19522: 00677d85 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19521: 006ab6c5 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19522: 00677da9 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19523: 008af6cc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 19524: 00653869 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19524: 0065388d 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19525: 00342a79 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19526: 0067764d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19527: 00608199 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19526: 00677671 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19527: 006081c9 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19528: 0099ece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ 19529: 004bad39 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgtb │ │ │ │ - 19530: 005a1655 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19530: 005a1685 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19531: 009f79e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19532: 00640b19 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19532: 00640b3d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19533: 009f5f62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19534: 0049cd45 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19535: 009f8950 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19536: 002bc591 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19537: 0028a6a1 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19538: 004bac39 128 FUNC GLOBAL DEFAULT 12 helper_pcmpgth │ │ │ │ 19539: 004d4a09 3172 FUNC GLOBAL DEFAULT 12 helper_msa_mulr_q_df │ │ │ │ 19540: 009b14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19541: 009f7380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19542: 006383d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19542: 006383f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19543: 009f7194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19544: 0046ea1d 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19545: 009a3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19546: 00552b4d 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19546: 00552b7d 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19547: 009f7bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19548: 008f73e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_index │ │ │ │ 19549: 009f7740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19550: 005c00cd 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19550: 005c00fd 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19551: 009f783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19552: 009f836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 19553: 005691f5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19553: 00569225 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19554: 00493d35 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19555: 00665255 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19555: 00665279 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19556: 009afe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19557: 00633d0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19557: 00633d31 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19558: 009a5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19559: 009f7e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19560: 00257ff1 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19561: 00295159 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19562: 004bab9d 26 FUNC GLOBAL DEFAULT 12 helper_pcmpgtw │ │ │ │ 19563: 009f6ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19564: 0099e904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19565: 0055a715 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19565: 0055a745 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19566: 009a2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19567: 009f6ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19568: 009a7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19569: 00380c8d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19570: 004742cd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19571: 009f77e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19572: 009a68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19573: 0099a5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19574: 0061b361 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19574: 0061b391 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19575: 00904aec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fclass_df │ │ │ │ 19576: 004ba555 188 FUNC GLOBAL DEFAULT 12 helper_packsswh │ │ │ │ 19577: 009f6456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19578: 0065bcd1 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19578: 0065bcf5 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19579: 0043c001 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19580: 009f5f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19581: 0069fcb1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19581: 0069fcd1 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19582: 004ceec5 38 FUNC GLOBAL DEFAULT 12 helper_msa_move_v │ │ │ │ 19583: 009f81f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19584: 009a7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19585: 009f5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19586: 00658085 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19586: 006580a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19587: 009b02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19588: 009b035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19589: 00568b01 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19589: 00568b31 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19590: 0026a561 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19591: 0060ef79 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19592: 00673309 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19591: 0060efa9 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19592: 0067332d 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19593: 004a0e79 180 FUNC GLOBAL DEFAULT 12 helper_mttc0_tcrestart │ │ │ │ 19594: 00474cc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19595: 009abe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19596: 009a44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19597: 0057d4d5 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19598: 00651bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19597: 0057d505 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19598: 00651bd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19599: 009f64ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19600: 008b26e4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19601: 00674bc9 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19601: 00674bed 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19602: 0044c3c1 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19603: 004aa061 54 FUNC GLOBAL DEFAULT 12 helper_addq_s_w │ │ │ │ 19604: 009a5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19605: 009a75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19606: 00664649 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 19607: 0069ad01 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19608: 0063ee71 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19606: 0066466d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19607: 0069ad21 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19608: 0063ee95 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19609: 009f7542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19610: 003e5ab9 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19611: 009f6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19612: 00906ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_d │ │ │ │ 19613: 009addc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 19614: 0061a731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19615: 00556679 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19614: 0061a761 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19615: 005566a9 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19616: 009f81e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19617: 00906bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_h │ │ │ │ 19618: 009b2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19619: 009a2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19620: 009f61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19621: 002a5755 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19622: 008b1754 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19623: 006c3309 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19623: 006c3329 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19624: 009f67d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19625: 003ee72d 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 19626: 009f6ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19627: 0025bce9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19628: 009afdb4 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19629: 009a51d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19630: 0054fd89 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19630: 0054fdb9 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19631: 003de8d1 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19632: 003bb829 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19633: 005dbe49 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19633: 005dbe79 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19634: 009f850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 19635: 0041f189 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19636: 009aa59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19637: 009afce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19638: 0055e765 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19638: 0055e795 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19639: 00906b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpsub_u_w │ │ │ │ 19640: 008f85f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcstatus │ │ │ │ - 19641: 005d068d 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19641: 005d06bd 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19642: 002f933d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19643: 0068724d 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19643: 00687271 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19644: 00262959 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19645: 0065d195 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19645: 0065d1b9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19646: 009ab12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 19647: 006239d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19647: 006239f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19648: 009f75ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19649: 005b1b0d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19649: 005b1b3d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19650: 009f7d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19651: 0099e44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19652: 0066fea5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19653: 0067c285 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19654: 005c91a5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19652: 0066fec9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19653: 0067c2a9 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19654: 005c91d5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19655: 009f64b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19656: 009a73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 19657: 0099f134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 19658: 0060f055 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19658: 0060f085 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19659: 0048cf89 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19660: 009a64a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19661: 00680679 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19661: 0068069d 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19662: 009ad3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19663: 0090adec 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_b │ │ │ │ 19664: 0090ac60 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_d │ │ │ │ 19665: 009b2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19666: 0043d5f9 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19667: 009adb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19668: 0061cbd9 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19669: 0066add9 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19668: 0061cbfd 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19669: 0066adfd 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19670: 009f62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ 19671: 0090ad68 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_h │ │ │ │ - 19672: 00567cc9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19673: 006aa4c9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19672: 00567cf9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19673: 006aa4e9 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19674: 0099e3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19675: 009f76c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19676: 009f65e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19677: 009a7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 19678: 006bec3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19678: 006bec5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19679: 004b3059 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ule │ │ │ │ 19680: 003eae3d 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19681: 006409b1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19681: 006409d5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19682: 009abc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 19683: 0054ad49 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 19683: 0054ad79 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 19684: 009afcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19685: 0066e0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19685: 0066e101 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19686: 0099ec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19687: 009f6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19688: 0090ace4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_asub_u_w │ │ │ │ 19689: 004372f9 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ 19690: 004b6bd5 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_ngle │ │ │ │ - 19691: 00627abd 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19692: 006a6659 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19691: 00627ae1 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19692: 006a6679 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19693: 009f804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19694: 0053dbf1 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19695: 006ad4d9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19694: 0053dc21 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19695: 006ad4f9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19696: 0041904d 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19697: 004b2d45 200 FUNC GLOBAL DEFAULT 12 helper_cmpabs_d_ult │ │ │ │ 19698: 004b6ebd 254 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_seq │ │ │ │ 19699: 009f6400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19700: 009a22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19701: 0066cdd9 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19701: 0066cdfd 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19702: 009f6800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19703: 00686f59 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19703: 00686f7d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19704: 009a9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19705: 0041b821 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19706: 006bec01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19706: 006bec21 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19707: 009f75a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19708: 006401bd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19708: 006401e1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19709: 008ec3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19710: 009a6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19711: 0099bc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19712: 002693b9 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19713: 005ae475 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19713: 005ae4a5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19714: 009b0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19715: 0026d269 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19716: 0099a7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19717: 0099eb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19718: 009f6a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19719: 009ae7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19720: 008f28a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_le_ph │ │ │ │ 19721: 009ab6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19722: 009f6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19723: 0025d775 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19724: 009a5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19725: 0069491d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19726: 006766f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19725: 0069493d 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19726: 00676719 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19727: 009a09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19728: 003e6b4d 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 19729: 006c306d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19729: 006c308d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19730: 00405781 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 19731: 009f5f08 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19732: 009f7346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19733: 0053e515 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19733: 0053e545 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19734: 009ab684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19735: 009b1ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19736: 009b16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19737: 009f6ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ 19738: 00908008 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_maxi_s_df │ │ │ │ - 19739: 005a11bd 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19740: 0061b75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19739: 005a11ed 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19740: 0061b78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19741: 009a4d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19742: 00453665 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 19743: 004184fd 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 19744: 0063b209 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19744: 0063b22d 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19745: 0048fb7d 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19746: 009a44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19747: 00438f79 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19748: 0043f6cd 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ 19749: 00903d84 132 OBJECT GLOBAL DEFAULT 24 helper_info_macc │ │ │ │ - 19750: 00554bfd 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19750: 00554c2d 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19751: 004802cd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19752: 006a4555 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19752: 006a4575 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 19753: 009f7408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 19754: 0068f8bd 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 19755: 00595109 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19754: 0068f8dd 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 19755: 00595139 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 19756: 0047e655 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 19757: 006798d5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 19757: 006798f9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 19758: 0099bac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 19759: 0099cd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 19760: 009a4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 19761: 00263f81 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 19762: 0061aeb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 19762: 0061aee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 19763: 009a7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 19764: 0063b57d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 19765: 0053dba1 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 19764: 0063b5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 19765: 0053dbd1 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 19766: 002baea9 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 19767: 0067f819 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 19767: 0067f83d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 19768: 00310eb1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 19769: 009ad5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 19770: 009f7348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 19771: 004508dd 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 19772: 009f6b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 19773: 009f738a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 19774: 009ab2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 19775: 0049cf11 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 19776: 009a2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 19777: 005901dd 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 19777: 0059020d 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 19778: 00310d41 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 19779: 003b9bf9 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 19780: 009a5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 19781: 009a0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 19782: 0099ad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 19783: 009f6ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 19784: 009f66f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 19785: 0066ebd9 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 19786: 00644721 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 19787: 0054b521 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 19785: 0066ebfd 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 19786: 00644745 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 19787: 0054b551 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 19788: 008f680c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_status │ │ │ │ - 19789: 0065f0c9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 19789: 0065f0ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 19790: 009f8032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 19791: 00359975 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 19792: 006257c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 19792: 006257e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 19793: 00462f59 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 19794: 0028f97d 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 19795: 009f78e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 19796: 0040df3d 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 19797: 00599529 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 19797: 00599559 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 19798: 009f7cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 19799: 003102e5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 19800: 009f7658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 19801: 00484ecd 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 19802: 0044f60d 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 19803: 009f685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 19804: 009d4fb4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 19805: 009a8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 19806: 0025ee85 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 19807: 006a1e05 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 19807: 006a1e25 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 19808: 009f81c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 19809: 009a4aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 19810: 009f8578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19811: 00467da1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 19812: 009a128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 19813: 00467dd5 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 19814: 0029dc2d 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 19815: 00677cc5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 19815: 00677ce9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 19816: 009f7d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 19817: 00467e0d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 19818: 00467ed1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 19819: 00467f11 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 19820: 009ab09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 19821: 009ae550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 19822: 00467f55 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 19823: 004a4d21 1464 FUNC GLOBAL DEFAULT 12 mips_cpu_tlb_fill │ │ │ │ - 19824: 00647335 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 19824: 00647359 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 19825: 009f7f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ - 19826: 00509c3d 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ + 19826: 00509c6d 10 FUNC GLOBAL DEFAULT 12 get_fp_bit │ │ │ │ 19827: 009ade40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 19828: 003e6b39 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 19829: 009f799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 19830: 005697a1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 19830: 005697d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 19831: 009ab11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 19832: 009f71cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 19833: 009ae3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 19834: 009a8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 19835: 006762a5 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 19836: 006bea5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 19835: 006762c9 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 19836: 006bea7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 19837: 009f67b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 19838: 00296ed9 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 19839: 006423b9 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 19839: 006423dd 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 19840: 009a210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 19841: 009f8436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 19842: 0048fc09 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 19843: 009a664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 19844: 009a98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 19845: 00604475 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 19845: 006044a5 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 19846: 00422591 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 19847: 009f5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 19848: 00644ecd 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 19849: 0058448d 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 19848: 00644ef1 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 19849: 005844bd 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 19850: 009a84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 19851: 009a0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 19852: 009aad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 19853: 0065fd6d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 19853: 0065fd91 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 19854: 008f53f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_ph_w │ │ │ │ 19855: 009a5158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 19856: 009ae9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 19857: 00412b81 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 19858: 009f832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 19859: 002c8d85 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 19860: 002c03fd 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 19861: 0099d5a0 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 19862: 0066b649 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 19863: 0055fbad 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 19862: 0066b66d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 19863: 0055fbdd 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 19864: 009ab9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 19865: 004190b9 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 19866: 0066c0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 19867: 005a3d99 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 19866: 0066c10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 19867: 005a3dc9 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 19868: 009ae99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 19869: 009a4cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 19870: 008b2484 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 19871: 003c7f59 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 19872: 00909844 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_b │ │ │ │ 19873: 00463c01 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 19874: 009f6af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 19875: 009a60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 19876: 009a85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ 19877: 009096b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_d │ │ │ │ - 19878: 005348f5 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 19878: 00534925 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 19879: 0090eac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_b │ │ │ │ 19880: 009f600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 19881: 003f6425 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 19882: 009f6d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 19883: 0090e938 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_d │ │ │ │ 19884: 008fe348 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlh │ │ │ │ 19885: 009f8142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ @@ -19891,193 +19891,193 @@ │ │ │ │ 19887: 0047a1b5 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 19888: 009f6bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 19889: 0044b655 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 19890: 004176d5 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 19891: 0090ea40 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_h │ │ │ │ 19892: 0034b0a1 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 19893: 00418761 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 19894: 00661521 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 19894: 00661545 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 19895: 009f6e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 19896: 009f6d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 19897: 009f5f35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 19898: 009f776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 19899: 009f6786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 19900: 00568ab9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 19901: 00579da1 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 19902: 00678699 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 19900: 00568ae9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 19901: 00579dd1 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 19902: 006786bd 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 19903: 008fe2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_psrlw │ │ │ │ 19904: 0090973c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ilvr_w │ │ │ │ - 19905: 005842c1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 19905: 005842f1 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 19906: 009a0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 19907: 00496be1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 19908: 0054b5c1 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 19909: 0068fa19 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 19908: 0054b5f1 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 19909: 0068fa39 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 19910: 0090e9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_add_a_w │ │ │ │ 19911: 009f8a91 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 19912: 0027904d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 19913: 009b2418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 19914: 0099c468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 19915: 004c5635 488 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_b │ │ │ │ 19916: 004a2699 4 FUNC GLOBAL DEFAULT 12 helper_emt │ │ │ │ 19917: 004c5965 118 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_d │ │ │ │ 19918: 009ae9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 19919: 004d2579 380 FUNC GLOBAL DEFAULT 12 helper_msa_slli_df │ │ │ │ 19920: 0099cfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 19921: 00646ac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 19921: 00646ae9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 19922: 009f7de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 19923: 005ae2a1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 19923: 005ae2d1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 19924: 004c581d 208 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_h │ │ │ │ 19925: 009f6e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 19926: 00634d69 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 19926: 00634d8d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 19927: 0029c501 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 19928: 0069cec9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 19929: 00693da5 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 19928: 0069cee9 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 19929: 00693dc5 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 19930: 009f78f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 19931: 009a2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 19932: 00497971 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 19933: 009f71ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 19934: 009f6e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 19935: 0043d101 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 19936: 00408d09 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 19937: 0056979d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 19937: 005697cd 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ 19938: 004c58ed 120 FUNC GLOBAL DEFAULT 12 helper_msa_clt_u_w │ │ │ │ - 19939: 00573c41 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 19939: 00573c71 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 19940: 009adf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 19941: 00496a31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 19942: 0036c671 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 19943: 008f9254 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ueq │ │ │ │ 19944: 009ab8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 19945: 009a9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 19946: 009b2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 19947: 009afc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 19948: 006aa631 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 19949: 0054e1e1 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 19948: 006aa651 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 19949: 0054e211 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 19950: 009ac810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 19951: 002684cd 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 19952: 0099a638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 19953: 009f80b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 19954: 0090ccdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_b │ │ │ │ - 19955: 005ae091 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 19955: 005ae0c1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 19956: 009f767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 19957: 009f7932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 19958: 00444395 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 19959: 0090cb50 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_d │ │ │ │ 19960: 003e63a1 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 19961: 002a4601 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 19962: 00664eb1 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 19962: 00664ed5 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 19963: 0099a498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 19964: 0090cc58 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_h │ │ │ │ 19965: 009a93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 19966: 009f6d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 19967: 009f62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 19968: 009f7f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 19969: 0046a935 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 19970: 0099b980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 19971: 0041d1c1 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 19972: 009a9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 19973: 009f6a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 19974: 009f6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 19975: 0061b48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 19975: 0061b4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 19976: 00258fe1 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 19977: 005a0479 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 19977: 005a04a9 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 19978: 009f70e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 19979: 009f7a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 19980: 009a3e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 19981: 009f66c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 19982: 009ab14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 19983: 009f6558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 19984: 009ae330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 19985: 0068e2e9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 19985: 0068e309 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 19986: 003f127d 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 19987: 003dfe41 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 19988: 0065a059 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 19988: 0065a07d 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 19989: 009f7d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 19990: 009f6fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 19991: 009f7914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 19992: 0057e181 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 19992: 0057e1b1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 19993: 009f5890 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 19994: 0090cbd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clt_u_w │ │ │ │ 19995: 009f72c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 19996: 004dde25 468 FUNC GLOBAL DEFAULT 12 helper_msa_fsqrt_df │ │ │ │ 19997: 009a8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 19998: 0099e9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 19999: 0029f3d9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 20000: 005f1435 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 20001: 0064e31d 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20000: 005f1465 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20001: 0064e341 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20002: 003ba0d5 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20003: 00665175 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20003: 00665199 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20004: 009af884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20005: 009ae140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20006: 0065a339 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20007: 0054cd61 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20006: 0065a35d 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20007: 0054cd91 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20008: 008af9c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20009: 009a112c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20010: 004261dd 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20011: 009a45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20012: 009a016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20013: 009f813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20014: 00467a71 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20015: 008f7994 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_seq │ │ │ │ 20016: 003f0511 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20017: 0099b088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20018: 006c1b55 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20018: 006c1b75 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20019: 009a8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20020: 003018b1 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 20021: 0099e7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20022: 009a64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20023: 0041eca1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20024: 009f79a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20025: 009f7228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 20026: 0066f945 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20026: 0066f969 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20027: 009abe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20028: 009f772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20029: 0067da6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20029: 0067da91 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20030: 0046cb85 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20031: 0099a878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20032: 009f8040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ 20033: 004b21a5 196 FUNC GLOBAL DEFAULT 12 helper_float_maddf_d │ │ │ │ - 20034: 0059ff39 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20034: 0059ff69 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 20035: 009f5af0 16 OBJECT GLOBAL DEFAULT 25 cpu_HI │ │ │ │ - 20036: 006ac225 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20036: 006ac245 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20037: 009f6a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20038: 0025f235 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20039: 009a74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20040: 009f5f68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20041: 00579e71 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20041: 00579ea1 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20042: 0089f194 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20043: 003218c5 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20044: 009f6dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20045: 008e9560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20046: 006a7401 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20046: 006a7421 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20047: 004937f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20048: 0041f951 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 20049: 00654721 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20049: 00654745 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20050: 0022c541 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20051: 003f4ed9 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20052: 009f61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20053: 009a5318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20054: 003137cd 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20055: 004b20f5 176 FUNC GLOBAL DEFAULT 12 helper_float_maddf_s │ │ │ │ 20056: 009a59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20057: 002f273d 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20058: 003c120d 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20059: 009a50d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20060: 0064b9c5 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20060: 0064b9e9 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20061: 009b113c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20062: 005bbf45 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20062: 005bbf75 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20063: 009b03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20064: 009a2cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20065: 008b9848 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20066: 002bc4f1 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20067: 008f5264 132 OBJECT GLOBAL DEFAULT 24 helper_info_raddu_w_qb │ │ │ │ 20068: 009f81a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20069: 0049d7d9 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20070: 0065fe09 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20070: 0065fe2d 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20071: 009b22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20072: 0062c9b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20072: 0062c9d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20073: 009f68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20074: 0022a61d 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20075: 002ed245 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20076: 009f6b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 20077: 009f5f17 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20078: 009f6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20079: 009f617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -20090,519 +20090,519 @@ │ │ │ │ 20086: 009f7c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 20087: 0099e774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20088: 003f0fc9 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20089: 009a7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20090: 009b1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20091: 0049c2a1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20092: 009f84dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20093: 005d4945 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20093: 005d4975 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20094: 0026d875 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20095: 009f6dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20096: 009083a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_xori_b │ │ │ │ 20097: 00346399 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20098: 00691b15 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20098: 00691b35 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20099: 009f8392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20100: 009f73bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20101: 006a1e49 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20102: 0066c7b1 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20101: 006a1e69 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20102: 0066c7d5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20103: 008e476c 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20104: 0029ea49 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20105: 00319fd5 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20106: 009a136c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20107: 00639825 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20107: 00639849 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20108: 009f60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20109: 00626f69 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20109: 00626f8d 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20110: 0099a938 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20111: 009f7e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20112: 0061c5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20112: 0061c5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20113: 009f60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20114: 009f6ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20115: 009f769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20116: 009f6f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20117: 0026a6a5 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20118: 005c8f49 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20118: 005c8f79 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20119: 00270039 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20120: 0067feb1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20120: 0067fed5 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20121: 0099f234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20122: 00483d1d 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20123: 00643491 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20123: 006434b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20124: 002b0899 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20125: 009a3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20126: 008f8150 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngle │ │ │ │ 20127: 0040f939 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20128: 009f6a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20129: 0064ac51 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20129: 0064ac75 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20130: 0049ef91 90 FUNC GLOBAL DEFAULT 12 cpu_mips_store_status │ │ │ │ 20131: 0046cb2d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20132: 0040f6dd 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20133: 009f6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20134: 009a7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20135: 0054e779 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20135: 0054e7a9 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20136: 009f5c89 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20137: 0067203d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20137: 00672061 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20138: 009b12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20139: 002590d9 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20140: 009f6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20141: 009f843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20142: 006b493d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20142: 006b495d 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20143: 009f6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20144: 009f7edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20145: 00644af9 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20145: 00644b1d 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20146: 002a5739 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 20147: 009a8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20148: 0037e829 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20149: 00494fd5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20150: 009f6748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20151: 00498dc9 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ 20152: 00916638 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20153: 009f77e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 20154: 006ba3e1 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 20154: 006ba401 6 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20155: 004b32d9 242 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngle │ │ │ │ 20156: 0029de25 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20157: 008e94dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20158: 00640441 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20158: 00640465 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20159: 009a2cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20160: 009f7d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20161: 004997ad 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20162: 00435f99 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 20163: 009f5b84 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr_hi │ │ │ │ 20164: 0090d72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_b │ │ │ │ - 20165: 00612e8d 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20165: 00612ebd 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20166: 009f82b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20167: 009f6da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20168: 009aa9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20169: 0066c721 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20169: 0066c745 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ 20170: 0090d5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_d │ │ │ │ - 20171: 006bd3a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20172: 00648b5d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20171: 006bd3c9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20172: 00648b81 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20173: 009f67fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20174: 009f6ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ 20175: 0090d6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_h │ │ │ │ - 20176: 00637671 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20176: 00637695 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20177: 004a136d 46 FUNC GLOBAL DEFAULT 12 compute_pagemask │ │ │ │ 20178: 009f62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20179: 005c9269 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20179: 005c9299 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20180: 003e65e5 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20181: 00859084 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20182: 009f8210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20183: 009f652a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20184: 009afb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20185: 008f3a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_shll_s_w │ │ │ │ 20186: 004a0251 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcrestart │ │ │ │ 20187: 0099d9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20188: 009a5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 20189: 009a6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 20190: 0058e869 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20190: 0058e899 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20191: 004adff9 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_d │ │ │ │ 20192: 009f7e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20193: 009a60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20194: 0099fd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20195: 005a1995 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20195: 005a19c5 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20196: 009ae740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20197: 009ae7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20198: 0041bea9 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20199: 008ec44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20200: 0067d725 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20200: 0067d749 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20201: 0090d624 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_aver_u_w │ │ │ │ 20202: 009f6f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20203: 009f6512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20204: 005bfff5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20204: 005c0025 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20205: 003e650d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20206: 009f72cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20207: 002a2339 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20208: 0056a2fd 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20208: 0056a32d 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20209: 009f7e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20210: 009f62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20211: 004ae0dd 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_l_s │ │ │ │ 20212: 009f81d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20213: 009f7dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20214: 009f704a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20215: 00482fb1 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20216: 0099de7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20217: 005a2b05 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20217: 005a2b35 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20218: 0024915d 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20219: 009a6314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20220: 005aa569 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20220: 005aa599 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20221: 004996ad 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20222: 006518a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20222: 006518c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20223: 009f6f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20224: 009f6684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20225: 009a7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20226: 009f6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20227: 009f7224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20228: 009f6aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20229: 0099fd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20230: 0069c681 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20230: 0069c6a1 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20231: 009ad6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20232: 0065cbad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20232: 0065cbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20233: 0048d069 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20234: 004a269d 192 FUNC GLOBAL DEFAULT 12 helper_dvpe │ │ │ │ 20235: 002fd9e1 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20236: 009f7992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20237: 0068b635 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20237: 0068b655 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20238: 00483b6d 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20239: 009f6d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20240: 0062d5e1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20241: 00546a19 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20242: 006aef25 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20240: 0062d605 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20241: 00546a49 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20242: 006aef45 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20243: 009f79b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20244: 009f668a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20245: 0064b545 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20245: 0064b569 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20246: 00493219 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20247: 009abc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20248: 004a1885 132 FUNC GLOBAL DEFAULT 12 helper_mttc0_status │ │ │ │ 20249: 009f85a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20250: 0026777d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20251: 009aedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20252: 006380c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20253: 006540a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20252: 006380ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20253: 006540c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20254: 009f6bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20255: 009aaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20256: 009f6486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20257: 00695191 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20257: 006951b1 50 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20258: 009f5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20259: 009f65c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20260: 00567961 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20260: 00567991 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20261: 009f6d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20262: 009f849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 20263: 00661431 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20263: 00661455 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20264: 009aec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20265: 009a9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20266: 006b3531 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20266: 006b3551 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ 20267: 009f5ae0 16 OBJECT GLOBAL DEFAULT 25 cpu_LO │ │ │ │ - 20268: 00649f91 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20269: 0066f765 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20268: 00649fb5 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20269: 0066f789 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20270: 0085a82c 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 20271: 008b2ad8 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20272: 006461b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20272: 006461dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20273: 009f8576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20274: 0099b538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20275: 009f6bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20276: 00678055 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20277: 0067cf01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20276: 00678079 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20277: 0067cf25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20278: 00498175 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20279: 009f8058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20280: 009f7634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20281: 009b0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20282: 009af5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20283: 009d4691 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20284: 0099f1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20285: 009f743c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20286: 009af754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20287: 009b2f10 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20288: 00483d3d 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20289: 00561d65 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20289: 00561d95 188 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 20290: 004aa639 18 FUNC GLOBAL DEFAULT 12 helper_modsub │ │ │ │ - 20291: 006ad319 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20292: 006266a1 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20291: 006ad339 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20292: 006266c5 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20293: 004a05a9 132 FUNC GLOBAL DEFAULT 12 helper_mftc0_entryhi │ │ │ │ 20294: 009f8b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20295: 009f7578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20296: 008f9464 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ule │ │ │ │ 20297: 009f6a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20298: 0067be3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20299: 005464a5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20298: 0067be61 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20299: 005464d5 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20300: 009f631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20301: 00637d91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20301: 00637db5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20302: 009aaedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20303: 009f624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20304: 0059bd15 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20304: 0059bd45 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20305: 009f66e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20306: 008e9458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20307: 0043d7e5 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20308: 00495f69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20309: 00345691 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20310: 003b8701 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20311: 009ad830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20312: 0099fbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20313: 00697e8d 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20313: 00697ead 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20314: 009f7780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20315: 002677b5 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20316: 009ab904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20317: 008f4fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_ph │ │ │ │ - 20318: 0066ea25 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20318: 0066ea49 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 20319: 008f935c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_ult │ │ │ │ - 20320: 0068cc49 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20320: 0068cc69 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20321: 009f7a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20322: 009f8428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20323: 009a11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20324: 009aaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20325: 006450d5 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20325: 006450f9 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20326: 009a5168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20327: 009acb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20328: 009f600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20329: 009f7822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20330: 0099cd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20331: 00453429 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20332: 007bd7b0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20333: 005570a5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20332: 007bd7d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20333: 005570d5 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20334: 009a5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20335: 00455625 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20336: 009f6494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20337: 0040111d 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20338: 009f8274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20339: 00302bed 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20340: 0099be08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20341: 0099c478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20342: 003d4e9d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20343: 00632d1d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20343: 00632d41 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20344: 009ac440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20345: 006359a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20345: 006359c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20346: 0099b1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20347: 009f7d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20348: 009f7de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 20349: 004c3c59 906 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_b │ │ │ │ - 20350: 0054d815 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20350: 0054d845 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20351: 004c4265 158 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_d │ │ │ │ 20352: 002f905d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20353: 00468951 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20354: 009f84c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20355: 008b254c 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20356: 009ad690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20357: 00303cdd 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20358: 00295f49 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20359: 004c3fe5 416 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_h │ │ │ │ 20360: 008f4ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_subu_qb │ │ │ │ 20361: 009f7206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20362: 0099f724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20363: 0056a24d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20363: 0056a27d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20364: 009f6522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20365: 009f66e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20366: 0069fd3d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20366: 0069fd5d 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20367: 008f2060 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbl │ │ │ │ 20368: 009a301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20369: 009f7dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20370: 0061f339 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20370: 0061f35d 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20371: 004a2909 304 FUNC GLOBAL DEFAULT 12 helper_evp │ │ │ │ 20372: 009f6f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20373: 00485ac9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20374: 009a3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20375: 002693e1 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20376: 009f6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20377: 008f22f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpsu_h_qbr │ │ │ │ 20378: 009f7254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20379: 009a4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20380: 0099d12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20381: 004c4185 222 FUNC GLOBAL DEFAULT 12 helper_msa_aver_s_w │ │ │ │ - 20382: 0053d1e1 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20382: 0053d211 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20383: 009f650a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20384: 002baed9 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20385: 003d2d05 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20386: 0028a2e5 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20387: 009f7b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20388: 00486365 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20389: 0058e2f9 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20389: 0058e329 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20390: 00912070 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20391: 003f457d 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20392: 008f998c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_une │ │ │ │ 20393: 009acc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20394: 006b5b61 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20394: 006b5b81 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20395: 0099ea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20396: 0062eec9 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20396: 0062eeed 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20397: 009a2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 20398: 003b2551 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20399: 00636b4d 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20399: 00636b71 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20400: 00436561 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ 20401: 009f5a44 128 OBJECT GLOBAL DEFAULT 25 cpu_gpr │ │ │ │ - 20402: 004ec4e1 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ - 20403: 005df3a1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20402: 004ec511 112 FUNC GLOBAL DEFAULT 12 mips_cpu_do_transaction_failed │ │ │ │ + 20403: 005df3d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20404: 009b0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20405: 009a68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20406: 003c5565 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20407: 006b9575 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20407: 006b9595 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20408: 009f88f4 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20409: 0085cf14 64 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20410: 003dd545 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20411: 002be6e9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20412: 00496295 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20413: 0099de6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20414: 004954ad 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20415: 009f6746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20416: 00676605 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20416: 00676629 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20417: 009f85a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20418: 002972e5 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20419: 00372dfd 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20420: 009ab15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20421: 009ae8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20422: 009a4128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20423: 009f7236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 20424: 008e87f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 20425: 0099f380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20426: 00484fe1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20427: 009f7dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20428: 002662dd 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20429: 008b32ec 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20430: 006ae049 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20430: 006ae069 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20431: 00266d31 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20432: 009f6cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20433: 0064c0cd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20433: 0064c0f1 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20434: 009a15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20435: 009f8498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20436: 008fe558 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmulhh │ │ │ │ 20437: 004d9f29 76 FUNC GLOBAL DEFAULT 12 helper_msa_fcule_df │ │ │ │ 20438: 009ae260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ 20439: 00905a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fexdo_df │ │ │ │ - 20440: 005a1a69 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20440: 005a1a99 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20441: 009a61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20442: 009b1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20443: 0047b365 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20444: 0049d599 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20445: 004ddff9 608 FUNC GLOBAL DEFAULT 12 helper_msa_frsqrt_df │ │ │ │ 20446: 009f6d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20447: 008e7fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20448: 00496cb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20449: 009f71b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ 20450: 009f5a40 4 OBJECT GLOBAL DEFAULT 25 cpu_PC │ │ │ │ - 20451: 0063ad6d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20451: 0063ad91 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20452: 009a25dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20453: 00629b21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20453: 00629b45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20454: 009f6fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20455: 004ac0a1 272 FUNC GLOBAL DEFAULT 12 helper_extr_rs_w │ │ │ │ 20456: 00494185 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20457: 004b17d5 184 FUNC GLOBAL DEFAULT 12 helper_float_mina_d │ │ │ │ 20458: 009f83ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20459: 008b1be0 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20460: 009f7e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20461: 0099e2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20462: 0099f7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20463: 00309481 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20464: 008f1f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbl │ │ │ │ - 20465: 005535b1 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20466: 00569121 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20467: 00658805 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20465: 005535e1 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20466: 00569151 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20467: 00658829 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20468: 009f7f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20469: 0067ff35 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20469: 0067ff59 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20470: 009ae91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20471: 009a09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20472: 004d7f39 2828 FUNC GLOBAL DEFAULT 12 helper_msa_maddr_q_df │ │ │ │ 20473: 00480021 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20474: 0099ca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20475: 008f21ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpau_h_qbr │ │ │ │ 20476: 0047c0d9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20477: 009064b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcueq_df │ │ │ │ 20478: 0047c951 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20479: 009f5f48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ 20480: 004b1721 180 FUNC GLOBAL DEFAULT 12 helper_float_mina_s │ │ │ │ - 20481: 00638d51 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 20482: 005d8f2d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20481: 00638d75 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20482: 005d8f5d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20483: 0047cc7d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20484: 009f7328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20485: 009aece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20486: 009b281c 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 20487: 006bb885 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20487: 006bb8a5 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20488: 009a663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20489: 005d063d 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20489: 005d066d 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20490: 0037e381 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20491: 009f7c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20492: 008a2bb0 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20493: 009b2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20494: 009f6d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20495: 009af6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20496: 00373505 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20497: 0029d545 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20498: 0046b931 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20499: 0033d871 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20500: 009f78f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20501: 0062776d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20501: 00627791 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20502: 0099baf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 20503: 0055e9e1 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20503: 0055ea11 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20504: 00261ca1 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20505: 0068efcd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20505: 0068efed 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20506: 0099ff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20507: 006685bd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20507: 006685e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20508: 009a46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20509: 009a8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20510: 009ad5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20511: 0055aab5 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20511: 0055aae5 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20512: 009a97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20513: 004516b9 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20514: 004ac789 22 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20515: 009aa51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20516: 009f8124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20517: 009f7c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20518: 002c8dd5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20519: 00403d8d 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20520: 002c7d39 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20521: 0037d621 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20522: 009a263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20523: 0054f385 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20524: 006b40bd 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20523: 0054f3b5 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20524: 006b40dd 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20525: 009f81ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20526: 00678105 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20526: 00678129 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20527: 009f67ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20528: 004ac775 20 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20529: 00274e51 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20530: 00266f11 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20531: 009f6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20532: 004da00d 76 FUNC GLOBAL DEFAULT 12 helper_msa_fseq_df │ │ │ │ 20533: 0043d7d1 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20534: 009f63e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20535: 009f64f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20536: 009aa27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20537: 009b052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20538: 003c6951 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20539: 00344e49 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20540: 00671105 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20540: 00671129 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20541: 008f2fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcschefback │ │ │ │ 20542: 009f6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20543: 002591cd 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20544: 0099fcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20545: 009f83e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 20546: 006ba3f9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20547: 00576a75 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20546: 006ba419 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20547: 00576aa5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20548: 009f74a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20549: 00620f41 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20549: 00620f65 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ 20550: 008f8ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_debug │ │ │ │ 20551: 0090763c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_sat_u_df │ │ │ │ - 20552: 0061718d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20552: 006171bd 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20553: 009f8194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20554: 009a3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 20555: 0099b328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20556: 00564fc5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20557: 00647a65 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20558: 006aafe9 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20556: 00564ff5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20557: 00647a89 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20558: 006ab009 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20559: 004aaa45 110 FUNC GLOBAL DEFAULT 12 helper_shll_ph │ │ │ │ 20560: 009f7394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 20561: 009a5008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20562: 005865dd 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20562: 0058660d 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20563: 0029ac49 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20564: 0099bae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20565: 00409015 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20566: 009f64ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20567: 009acb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20568: 00530e59 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20568: 00530e89 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20569: 004393b9 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20570: 00468241 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20571: 003416f5 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20572: 0066d239 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20573: 00585389 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20572: 0066d25d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20573: 005853b9 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20574: 009f5c8b 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 20575: 005f1a99 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20575: 005f1ac9 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20576: 008b20fc 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20577: 00675775 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20577: 00675799 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20578: 0099db98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20579: 00906118 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fseq_df │ │ │ │ 20580: 009f69d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20581: 009b0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20582: 0056de05 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20582: 0056de35 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20583: 00906328 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcle_df │ │ │ │ 20584: 00488b11 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20585: 009f7c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20586: 009f8588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20587: 009f71fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20588: 009abd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20589: 009f6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 20590: 008b23cc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20591: 00497245 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20592: 00342519 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20593: 009f784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20594: 008a6a28 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20595: 00648e79 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20595: 00648e9d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20596: 00322e8d 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20597: 00553925 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20597: 00553955 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20598: 004aa8bd 150 FUNC GLOBAL DEFAULT 12 helper_shll_qb │ │ │ │ 20599: 003e3579 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20600: 002600b1 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20601: 009a6c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 20602: 009a6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 20603: 00499ce9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20604: 009a28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ @@ -20611,150 +20611,150 @@ │ │ │ │ 20607: 0047d795 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20608: 009f8334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 20609: 009f787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20610: 00435ffd 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20611: 009ab16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20612: 0049e01d 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ 20613: 004c0051 476 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_b │ │ │ │ - 20614: 005a7199 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20614: 005a71c9 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 20615: 003366b9 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 20616: 0057cced 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20617: 00581bf9 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20616: 0057cd1d 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20617: 00581c29 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20618: 004c03ad 162 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_d │ │ │ │ 20619: 009a4978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20620: 0059adf1 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20620: 0059ae21 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20621: 0099d808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 20622: 004ced29 104 FUNC GLOBAL DEFAULT 12 helper_msa_and_v │ │ │ │ 20623: 00910054 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20624: 00550359 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20624: 00550389 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20625: 004c022d 252 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_h │ │ │ │ 20626: 008fe4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmullh │ │ │ │ 20627: 009f855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20628: 0036c371 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20629: 00462909 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20630: 00540dfd 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20631: 006a2229 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20630: 00540e2d 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20631: 006a2249 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 20632: 004992a1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20633: 0099cf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20634: 0026c35d 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20635: 004b1165 188 FUNC GLOBAL DEFAULT 12 helper_float_addr_ps │ │ │ │ 20636: 009f83b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20637: 0099bdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20638: 0026c279 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20639: 009b02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20640: 009f6aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20641: 009f85cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20642: 0099fbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20643: 0055b7b9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20643: 0055b7e9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20644: 009abba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20645: 0061b3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20645: 0061b409 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20646: 003a2291 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20647: 00655b69 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20647: 00655b8d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20648: 004c0329 130 FUNC GLOBAL DEFAULT 12 helper_msa_bclr_w │ │ │ │ 20649: 009ad460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ 20650: 008fd76c 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsshb │ │ │ │ - 20651: 0065e601 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20652: 006af705 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20651: 0065e625 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20652: 006af725 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20653: 009f6b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20654: 009f6552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20655: 009f6654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20656: 009ae750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20657: 0099a848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20658: 0059b5a1 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20659: 0066829d 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20660: 00669bbd 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20658: 0059b5d1 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20659: 006682c1 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20660: 00669be1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20661: 009f5f37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20662: 009f7b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20663: 00622efd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20663: 00622f21 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20664: 009f78b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20665: 008b2064 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20666: 009f5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20667: 009a8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20668: 0099cf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20669: 0099b8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20670: 009f8078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20671: 006290fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20671: 00629121 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20672: 009f8aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20673: 0049959d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20674: 0047d92d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20675: 009f6996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20676: 009adec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20677: 00429d19 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20678: 003a1751 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20679: 009f7196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20680: 009a5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20681: 00307d95 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20682: 0099c0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20683: 009f821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20684: 00636605 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20684: 00636629 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20685: 009f6f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20686: 006416f1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20686: 00641715 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20687: 009f6790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20688: 00638ec1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20689: 0069eaa9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20688: 00638ee5 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20689: 0069eac9 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20690: 0041d149 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20691: 004692f5 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20692: 0069bde9 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20693: 0063ac81 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20694: 00659ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20692: 0069be09 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20693: 0063aca5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20694: 00659cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20695: 0099d9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20696: 0099cbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20697: 004db4b1 1132 FUNC GLOBAL DEFAULT 12 helper_msa_ftq_df │ │ │ │ 20698: 00911d30 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20699: 009f6d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 20700: 009a5238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20701: 009f7372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 20702: 009a7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20703: 00643df9 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20703: 00643e1d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20704: 009f78d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20705: 003fc45d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20706: 009f6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20707: 002baae9 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20708: 009af234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20709: 009f7f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20710: 009a7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20711: 003cc7d9 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20712: 00419135 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20713: 00619129 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20713: 00619159 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20714: 0089deec 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20715: 009f6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20716: 005cc1dd 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 20717: 006a0ae9 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20716: 005cc20d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20717: 006a0b09 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20718: 00262779 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20719: 0028a471 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20720: 0046b70d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 20721: 006540b1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20721: 006540d5 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20722: 009f63ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20723: 009a2d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20724: 003760a9 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20725: 006a27f1 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20725: 006a2811 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 20726: 009f5f55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20727: 009aba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20728: 0099c980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20729: 0099df2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 20730: 0063aac9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 20731: 006617f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 20732: 0067db5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 20733: 00675111 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 20734: 0057a23d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 20730: 0063aaed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 20731: 00661815 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 20732: 0067db81 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 20733: 00675135 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 20734: 0057a26d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 20735: 009b1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 20736: 004932d1 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 20737: 009b04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 20738: 006b4161 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 20738: 006b4181 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 20739: 0029eeb9 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 20740: 00320c01 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 20741: 00651b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 20741: 00651b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 20742: 009abc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 20743: 0065fb8d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 20743: 0065fbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 20744: 002c36bd 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 20745: 0090df6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_d │ │ │ │ 20746: 009b01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 20747: 0064be51 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 20747: 0064be75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 20748: 0033cda1 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 20749: 0053662d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 20749: 0053665d 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 20750: 0090e074 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_h │ │ │ │ 20751: 002b2d15 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 20752: 003f41a9 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 20753: 009aa9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 20754: 0043bc15 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 20755: 009f7598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 20756: 009b054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ @@ -20766,41 +20766,41 @@ │ │ │ │ 20762: 009acac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 20763: 009f85ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 20764: 009f704c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 20765: 009a2cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 20766: 009f82e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 20767: 009f6fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 20768: 009f6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 20769: 0066e3fd 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 20769: 0066e421 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 20770: 009f77ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 20771: 006a2705 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 20771: 006a2725 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 20772: 009a77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 20773: 0067dae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 20773: 0067db09 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 20774: 0099ef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 20775: 0054cd01 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 20775: 0054cd31 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 20776: 009f5f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ 20777: 0090dff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_s_w │ │ │ │ - 20778: 006a45ed 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 20778: 006a460d 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 20779: 009f7e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 20780: 009a59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 20781: 0029e0e1 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ - 20782: 006b7609 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 20782: 006b7629 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 20783: 009afeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 20784: 009a9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 20785: 009a6c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 20786: 00452321 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 20787: 003dd911 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 20788: 0067e4e1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 20788: 0067e505 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ 20789: 008f12f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_extp │ │ │ │ - 20790: 0053396d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 20790: 0053399d 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 20791: 009b0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 20792: 004b2081 114 FUNC GLOBAL DEFAULT 12 helper_float_nmsub_ps │ │ │ │ 20793: 0099b9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 20794: 008e12ec 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 20795: 0062e585 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 20795: 0062e5a9 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 20796: 009a7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 20797: 002bf2a5 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 20798: 0099bf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 20799: 009f755c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 20800: 009a80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 20801: 009aadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 20802: 008b1b94 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -20809,130 +20809,130 @@ │ │ │ │ 20805: 009a8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 20806: 00495251 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 20807: 009a3a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 20808: 009f70be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 20809: 004ab909 96 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phl │ │ │ │ 20810: 009aa2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 20811: 009f7d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 20812: 00638399 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 20812: 006383bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 20813: 002692c1 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 20814: 0061c351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 20814: 0061c381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 20815: 009f7946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 20816: 009f7de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 20817: 009f774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 20818: 004ab969 102 FUNC GLOBAL DEFAULT 12 helper_maq_s_w_phr │ │ │ │ 20819: 009a145c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 20820: 009a87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 20821: 009ae93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 20822: 009b040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 20823: 006b0885 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 20823: 006b08a5 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 20824: 009f84ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 20825: 0062a0e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 20825: 0062a105 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 20826: 009a7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 20827: 0043e94d 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 20828: 009f605c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 20829: 0042295d 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 20830: 00678fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 20830: 00678fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 20831: 009f7dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 20832: 009f71c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 20833: 0046c715 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 20834: 009f7218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 20835: 00654695 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 20835: 006546b9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 20836: 0099b108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 20837: 006b3949 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 20837: 006b3969 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 20838: 004dafc1 568 FUNC GLOBAL DEFAULT 12 helper_msa_fexp2_df │ │ │ │ 20839: 009f80cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 20840: 009a4b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 20841: 005d56f9 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 20842: 00650141 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 20841: 005d5729 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 20842: 00650165 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 20843: 009f60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ - 20844: 00672455 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 20844: 00672479 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 20845: 008b238c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 20846: 00258529 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 20847: 009f835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 20848: 0025aa81 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 20849: 009a5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 20850: 009f829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 20851: 0049b059 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 20852: 009f798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 20853: 007de554 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 20854: 006ad5b5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 20855: 006a8c71 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 20856: 006667d9 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 20857: 006385f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 20858: 006493d1 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 20853: 007de574 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 20854: 006ad5d5 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 20855: 006a8c91 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 20856: 006667fd 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 20857: 00638615 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 20858: 006493f5 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 20859: 009b2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 20860: 00661a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 20860: 00661a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 20861: 0025d75d 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 20862: 009a4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 20863: 007de54c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 20864: 005ac579 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 20863: 007de56c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 20864: 005ac5a9 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 20865: 009aaf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 20866: 00251a51 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 20867: 009f754c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 20868: 009f7258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 20869: 009a8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 20870: 0064ad3d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 20870: 0064ad61 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 20871: 009a8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 20872: 0066191d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 20873: 0061fd35 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 20872: 00661941 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 20873: 0061fd59 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 20874: 009f72d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 20875: 009ab28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 20876: 00575add 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 20876: 00575b0d 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 20877: 0049e129 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 20878: 002bfa25 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 20879: 009ad490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 20880: 003f43c5 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 20881: 009f6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 20882: 009aed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 20883: 009a8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 20884: 0054ace9 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 20884: 0054ad19 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 20885: 0033d5a9 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 20886: 005a541d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 20886: 005a544d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 20887: 009f66a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 20888: 00248e85 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 20889: 009f6946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 20890: 009af594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 20891: 009f7160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 20892: 009f8466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 20893: 0065737d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 20893: 006573a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 20894: 003f304d 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 20895: 009f63a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 20896: 0043d671 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 20897: 009f5f05 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 20898: 009a4ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 20899: 009f7b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 20900: 009af2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 20901: 009b27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 20902: 009a01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 20903: 0055fe65 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 20903: 0055fe95 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 20904: 0040c439 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 20905: 009f5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 20906: 009f812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 20907: 006a446d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 20907: 006a448d 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 20908: 0099dab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 20909: 009a5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 20910: 009b04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 20911: 009a7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 20912: 004839e9 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 20913: 009f7208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 20914: 0060fff5 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 20914: 00610025 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 20915: 002b5bed 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 20916: 004a1925 32 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsctl │ │ │ │ 20917: 009f6968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 20918: 009f6414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 20919: 0026cdb5 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 20920: 008af53c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 20921: 0099b860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 20922: 0047fcb1 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 20923: 009a167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 20924: 0048a3ad 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 20925: 009ac6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 20926: 00675fd9 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 20927: 0069c699 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 20926: 00675ffd 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 20927: 0069c6b9 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 20928: 00268ea9 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 20929: 0025f429 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 20930: 00907a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srai_df │ │ │ │ 20931: 003dfbd5 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 20932: 004af2b5 232 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_d │ │ │ │ 20933: 009f634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 20934: 009f82e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ @@ -20940,136 +20940,136 @@ │ │ │ │ 20936: 009a231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 20937: 004b07e5 184 FUNC GLOBAL DEFAULT 12 helper_float_sub_ps │ │ │ │ 20938: 003fc5bd 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 20939: 009a83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 20940: 009b0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 20941: 003eb9d5 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 20942: 009aaf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 20943: 0069595d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 20944: 00564f5d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 20943: 0069597d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 20944: 00564f8d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 20945: 003f8eed 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 20946: 009ade20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 20947: 0066fb81 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 20947: 0066fba5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 20948: 009f6484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 20949: 009f7fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 20950: 009b0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 20951: 009a5248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 20952: 0099e02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 20953: 0047fe01 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ 20954: 008f8360 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_nge │ │ │ │ - 20955: 006b3351 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 20956: 0054e7dd 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 20955: 006b3371 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 20956: 0054e80d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 20957: 0043de69 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 20958: 004af39d 228 FUNC GLOBAL DEFAULT 12 helper_float_ceil_2008_w_s │ │ │ │ 20959: 003ee235 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 20960: 009f690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 20961: 006be72d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 20962: 007dec80 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 20961: 006be74d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 20962: 007deca0 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 20963: 009f820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPS_TRANSLATE_TR_DSTATE │ │ │ │ 20964: 009f6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ 20965: 008f8258 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngl │ │ │ │ - 20966: 005972c9 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 20966: 005972f9 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 20967: 009f731e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 20968: 00556f0d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 20968: 00556f3d 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 20969: 00912234 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 20970: 002955c5 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 20971: 00622939 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 20971: 0062295d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 20972: 003e165d 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 20973: 0058f6fd 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 20973: 0058f72d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 20974: 00417765 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 20975: 009f8434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 20976: 0068cfa1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 20976: 0068cfc1 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 20977: 008e7a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 20978: 008fdc94 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxsh │ │ │ │ 20979: 008e1210 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 20980: 008e1250 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 20981: 0099daf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 20982: 009f8aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 20983: 003e0e75 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 20984: 008f8468 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ngt │ │ │ │ 20985: 0041f379 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 20986: 0067db99 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 20986: 0067dbbd 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 20987: 009f6e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 20988: 003e17f5 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 20989: 004c4ef9 488 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_b │ │ │ │ 20990: 009f7d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 20991: 0065182d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 20991: 00651851 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 20992: 009f625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 20993: 0058c8d1 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 20993: 0058c901 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 20994: 009b008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 20995: 004c5229 118 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_d │ │ │ │ 20996: 009f8262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 20997: 004c50e1 208 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_h │ │ │ │ - 20998: 00509c69 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ + 20998: 00509c99 64 FUNC GLOBAL DEFAULT 12 check_cp0_enabled │ │ │ │ 20999: 009f84e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21000: 006acbe1 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21000: 006acc01 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21001: 004927d1 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21002: 00614c89 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21002: 00614cb9 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21003: 003e1711 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21004: 009b1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21005: 009ab754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21006: 009a4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21007: 009f6ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21008: 009f6598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21009: 004a0501 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschefback │ │ │ │ 21010: 009ad320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21011: 009f5f18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21012: 00668bbd 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21013: 006c1f79 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21012: 00668be1 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21013: 006c1f99 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21014: 009f807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21015: 00643af5 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21016: 0067f2b5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21015: 00643b19 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21016: 0067f2d9 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21017: 003e0ebd 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ 21018: 004aa6f9 12 FUNC GLOBAL DEFAULT 12 helper_precrq_ph_w │ │ │ │ - 21019: 0054c8a5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21020: 005851a9 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21021: 0066f6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21022: 00514569 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ - 21023: 0056db41 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21019: 0054c8d5 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21020: 005851d9 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21021: 0066f711 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21022: 00514599 36 FUNC GLOBAL DEFAULT 12 helper_macchi │ │ │ │ + 21023: 0056db71 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21024: 00298cf5 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21025: 00289d35 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21026: 00635eed 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21026: 00635f11 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21027: 009f7826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ 21028: 004c51b1 120 FUNC GLOBAL DEFAULT 12 helper_msa_cle_u_w │ │ │ │ - 21029: 006615d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 21030: 00682715 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21029: 006615f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21030: 00682739 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21031: 009a5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21032: 009ab22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21033: 0058efc5 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21033: 0058eff5 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21034: 009ae300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21035: 008e4a3c 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21036: 008fe9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ueq │ │ │ │ 21037: 0040e755 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21038: 009f8a92 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21039: 0065f4d5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21039: 0065f4f9 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21040: 009b2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21041: 00903af0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhiu │ │ │ │ 21042: 004de4a1 468 FUNC GLOBAL DEFAULT 12 helper_msa_frint_df │ │ │ │ 21043: 0090d0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_b │ │ │ │ 21044: 009f61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21045: 009f735a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 21046: 009f7a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ 21047: 0090cf70 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_d │ │ │ │ - 21048: 00697ef9 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21048: 00697f19 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21049: 00907534 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_srlri_df │ │ │ │ 21050: 0090d078 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_h │ │ │ │ 21051: 0041d219 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21052: 0063749d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21053: 00607749 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21054: 00586e91 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21052: 006374c1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21053: 00607779 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21054: 00586ec1 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21055: 00348409 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21056: 00552d79 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21056: 00552da9 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21057: 00313839 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21058: 009f793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21059: 009f7652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 21060: 00582d05 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21060: 00582d35 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21061: 009f8aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21062: 00483ae5 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 21063: 008fdd9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaxub │ │ │ │ - 21064: 00631be9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21064: 00631c0d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21065: 0085c1b8 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 21066: 009f6f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21067: 0090cff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_cle_u_w │ │ │ │ 21068: 008e7988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21069: 0037f44d 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21070: 004ba4cd 136 FUNC GLOBAL DEFAULT 12 helper_pshufh │ │ │ │ 21071: 009f838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ @@ -21080,274 +21080,274 @@ │ │ │ │ 21076: 009f74d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 21077: 009f65be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21078: 0099fa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21079: 009f6f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21080: 009f5f07 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21081: 009f6d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21082: 009f7dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 21083: 0066e865 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21083: 0066e889 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21084: 009acb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21085: 009f7da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21086: 00496055 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21087: 008fcc14 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_seq │ │ │ │ 21088: 009b0870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21089: 009f82da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21090: 00436a99 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21091: 0062520d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21091: 00625231 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21092: 00497fc9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 21093: 006aab11 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21093: 006aab31 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21094: 0099c078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21095: 003402f9 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21096: 009f8b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21097: 00344a45 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21098: 0044b4f9 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21099: 0068df39 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21099: 0068df59 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21100: 008faf34 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_eq │ │ │ │ 21101: 008b26f8 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21102: 0022b2c5 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21103: 0099f4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21104: 005d8ebd 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21104: 005d8eed 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 21105: 004a0455 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tcschedule │ │ │ │ - 21106: 00638871 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21106: 00638895 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21107: 009f646a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21108: 0099cebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21109: 006448d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21109: 006448f9 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21110: 003e7339 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21111: 0049da19 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21112: 009f79ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21113: 0052dc15 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21113: 0052dc45 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21114: 0099bb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21115: 009f7450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21116: 009f7dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21117: 009ac4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21118: 009ada80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21119: 00498479 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21120: 009ab7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21121: 006c1ba1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21121: 006c1bc1 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21122: 009b20f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21123: 0099bc40 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21124: 0099c4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21125: 002f2639 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21126: 009a09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21127: 009ae410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21128: 009a01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21129: 00552c01 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21129: 00552c31 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21130: 008fa988 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbp │ │ │ │ 21131: 009f647e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21132: 009b17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21133: 009f793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21134: 008faa0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbr │ │ │ │ 21135: 009a9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21136: 0061aa01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21136: 0061aa31 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21137: 0022c945 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21138: 009ac970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21139: 009f76a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21140: 008ff8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_d │ │ │ │ 21141: 00347ea5 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21142: 0099c168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21143: 0066471d 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21143: 00664741 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21144: 009a9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21145: 009f8260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21146: 009a4f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21147: 009f6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21148: 009f7c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21149: 0053d7d1 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21149: 0053d801 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21150: 00426841 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21151: 003000dd 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21152: 0022ac19 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21153: 009aa16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21154: 009f6412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21155: 009a3f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21156: 0058d98d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21156: 0058d9bd 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21157: 009b01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21158: 0049949d 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21159: 00550241 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21159: 00550271 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21160: 0099ed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21161: 002972a1 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21162: 009f6db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21163: 009f8084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21164: 009a7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21165: 00906dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_d │ │ │ │ 21166: 0099fba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21167: 008ff86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_nmsub_s │ │ │ │ 21168: 0025b749 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21169: 00906f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_h │ │ │ │ 21170: 009f7234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21171: 009f67a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21172: 009a9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21173: 009aaa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21174: 006acfb1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21175: 006b3df9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21176: 00638579 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21174: 006acfd1 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21175: 006b3e19 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21176: 0063859d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21177: 009f64a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21178: 009f70c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21179: 009aadfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21180: 0099b068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21181: 009acb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21182: 009f7a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21183: 004ec2c1 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ - 21184: 0058f8fd 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21183: 004ec2f1 64 FUNC GLOBAL DEFAULT 12 helper_rdhwr_cpunum │ │ │ │ + 21184: 0058f92d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21185: 009ab0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21186: 009f7544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21187: 009ac15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21188: 00348fb1 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21189: 009f7ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21190: 009aca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21191: 009aebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21192: 006649ad 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21192: 006649d1 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21193: 0049b231 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21194: 009f7ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21195: 009a7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21196: 0099c1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21197: 00906e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dpadd_u_w │ │ │ │ 21198: 002c0495 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21199: 009f7472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21200: 00608d45 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21200: 00608d75 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21201: 009f6c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21202: 009a42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21203: 002fac51 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21204: 00618001 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21204: 00618031 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21205: 009f70a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21206: 008e7904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21207: 009a4058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21208: 009f6b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21209: 0054db21 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21209: 0054db51 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21210: 009b2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21211: 00462055 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21212: 0028a4dd 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21213: 00268855 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21214: 009a43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21215: 004c0829 458 FUNC GLOBAL DEFAULT 12 helper_msa_bset_b │ │ │ │ 21216: 004c0b65 154 FUNC GLOBAL DEFAULT 12 helper_msa_bset_d │ │ │ │ 21217: 009f8494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21218: 0099f0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21219: 006bea99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21219: 006beab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21220: 0099be38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21221: 009f7ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21222: 00257521 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21223: 009f7150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 21224: 004c09f5 244 FUNC GLOBAL DEFAULT 12 helper_msa_bset_h │ │ │ │ - 21225: 00669965 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21225: 00669989 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21226: 009a7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21227: 009d495c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21228: 007f59a8 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21228: 007f59c8 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21229: 009b27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21230: 0056e8c5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 21231: 00581939 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21230: 0056e8f5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21231: 00581969 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21232: 003f3ff1 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 21233: 0069ea39 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21233: 0069ea59 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21234: 009f7f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21235: 009a8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21236: 00674249 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21237: 0062863d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21236: 0067426d 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21237: 00628661 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21238: 0041014d 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21239: 004c0ae9 124 FUNC GLOBAL DEFAULT 12 helper_msa_bset_w │ │ │ │ 21240: 009f6a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21241: 009aa18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21242: 008fa568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttdsp │ │ │ │ 21243: 009a79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21244: 0054eff5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21245: 00648445 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21246: 00660ef5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21244: 0054f025 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21245: 00648469 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21246: 00660f19 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21247: 004b1ad5 184 FUNC GLOBAL DEFAULT 12 helper_float_msub_d │ │ │ │ 21248: 009f64f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21249: 0099a688 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21250: 009f8024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21251: 0099ed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21252: 0067f059 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21252: 0067f07d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21253: 009f7978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21254: 009f790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21255: 009f6f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 21256: 0063a3f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21256: 0063a41d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21257: 0029f095 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21258: 009a124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 21259: 00677a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21259: 00677a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21260: 009f616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21261: 009f6b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21262: 00405afd 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21263: 009f6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 21264: 004b1b8d 182 FUNC GLOBAL DEFAULT 12 helper_float_msub_s │ │ │ │ - 21265: 0068d4c9 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21265: 0068d4e9 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21266: 009a9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21267: 0067d851 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21267: 0067d875 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21268: 009f60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21269: 009a9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21270: 009f7d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 21271: 0099b3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21272: 0099c1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21273: 009f64b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21274: 00469869 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21275: 009f7be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21276: 009f7198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21277: 009f71a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21278: 00903124 132 OBJECT GLOBAL DEFAULT 24 helper_info_rdhwr_performance │ │ │ │ 21279: 004991ed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ - 21280: 006b3705 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21280: 006b3725 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21281: 009f6f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21282: 009a5368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21283: 0041c351 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 21284: 006ad52d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21284: 006ad54d 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21285: 009a2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21286: 009a42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21287: 009f8328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21288: 009f74ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21289: 009f855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21290: 009f65ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21291: 00607b01 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21291: 00607b31 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21292: 00483955 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 21293: 006690c9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21293: 006690ed 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21294: 00436af5 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21295: 009ab974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21296: 0027def1 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21297: 0054dcc1 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21297: 0054dcf1 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21298: 003ca2e9 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21299: 009f6604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21300: 009a8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21301: 00265fed 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21302: 00413925 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21303: 0056ce4d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21303: 0056ce7d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21304: 009f7334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 21305: 003ac311 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21306: 009f64ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21307: 0099b408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21308: 009a79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21309: 009f7ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21310: 0055aec9 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21311: 0063a4d5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21310: 0055aef9 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21311: 0063a4f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21312: 00493eed 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21313: 00284291 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21314: 009f7b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21315: 009a0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21316: 009ad920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21317: 006a45e5 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21317: 006a4605 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21318: 003ac3e9 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21319: 009a57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21320: 009a1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21321: 009a0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21322: 006ba40d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21322: 006ba42d 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 21323: 008fec0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_d_ule │ │ │ │ - 21324: 0069bb7d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21324: 0069bb9d 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21325: 009b177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21326: 002585e9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21327: 003441a5 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21328: 009f7580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21329: 00268c11 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 21330: 00668649 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21330: 0066866d 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21331: 009ac5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21332: 007f9180 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21332: 007f91a0 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21333: 009a279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21334: 009a96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21335: 00598189 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21335: 005981b9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21336: 009a2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21337: 009a76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21338: 003ac37d 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21339: 00497e5d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21340: 0037e565 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21341: 003ea629 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21342: 00691bdd 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21342: 00691bfd 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21343: 003f12cd 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21344: 009a013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21345: 002a7df5 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21346: 009f7b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21347: 009f6956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21348: 009f7a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21349: 009ae1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21359,53 +21359,53 @@ │ │ │ │ 21355: 009a7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21356: 0022b139 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21357: 009f7dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21358: 009f6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21359: 003a2191 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21360: 00902e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pl │ │ │ │ 21361: 009f6d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21362: 00627125 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21362: 00627149 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21363: 009f6cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21364: 0099ff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21365: 009a16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21366: 009b0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21367: 0028fc91 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21368: 0028e901 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21369: 009a3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21370: 002bfafd 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21371: 005a5cc5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21371: 005a5cf5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21372: 009a8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21373: 009a104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21374: 0066b0f1 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 21375: 00551f81 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21374: 0066b115 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21375: 00551fb1 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ 21376: 00902d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvts_pu │ │ │ │ - 21377: 0061a911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21377: 0061a941 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21378: 009a81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21379: 009f751a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21380: 009f81da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21381: 0029f3b1 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21382: 009a4148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21383: 008fd6e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_packsswh │ │ │ │ 21384: 009f763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21385: 009f61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21386: 0059b18d 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21386: 0059b1bd 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21387: 009f7c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21388: 009a24ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21389: 002f236d 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21390: 0099e9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21391: 003f7279 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21392: 009f7928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21393: 009f694a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21394: 0099aed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21395: 009acb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21396: 006a2f39 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21397: 0057fb75 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21396: 006a2f59 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21397: 0057fba5 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21398: 0099f560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21399: 00258469 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 21400: 006954d5 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 21400: 006954f5 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 21401: 009a20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21402: 0099c048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21403: 0099a728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21404: 004a00f1 6 FUNC GLOBAL DEFAULT 12 helper_mfc0_tcstatus │ │ │ │ 21405: 0048099d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21406: 0099c6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21407: 009b10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ @@ -21416,20 +21416,20 @@ │ │ │ │ 21412: 009a5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 21413: 009f7da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21414: 004449a5 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21415: 0049883d 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21416: 0099bdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ 21417: 004a15d1 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf0 │ │ │ │ 21418: 004a15e9 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf1 │ │ │ │ - 21419: 0067be01 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21419: 0067be25 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21420: 004ab7f9 134 FUNC GLOBAL DEFAULT 12 helper_dpaq_sa_l_w │ │ │ │ 21421: 004a1601 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf2 │ │ │ │ 21422: 009f7c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 21423: 004a1619 22 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf3 │ │ │ │ - 21424: 00604c39 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21424: 00604c69 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21425: 008fb564 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_le │ │ │ │ 21426: 004a1631 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_srsconf4 │ │ │ │ 21427: 009f6f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21428: 003e8121 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21429: 009b2398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21430: 008ef968 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21431: 00903bf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msacu │ │ │ │ @@ -21444,20 +21444,20 @@ │ │ │ │ 21440: 008b21bc 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21441: 009a8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21442: 009ab874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21443: 0046cf65 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21444: 003ccf55 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 21445: 0025bc29 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 21446: 002a218d 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 21447: 0061b181 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21447: 0061b1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21448: 009f6820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21449: 008fb45c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_lt │ │ │ │ 21450: 009e646c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21451: 0099dc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21452: 0066312d 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21452: 00663151 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21453: 009b1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21454: 00337395 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21455: 009f8b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21456: 009f7cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 21457: 0044f7f9 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 21458: 009f5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 21459: 009f5e8c 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ @@ -21466,37 +21466,37 @@ │ │ │ │ 21462: 009aab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 21463: 009f7f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21464: 008e97f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21465: 002bcc61 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21466: 009a8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21467: 0099efd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21468: 004abd11 84 FUNC GLOBAL DEFAULT 12 helper_cmpu_lt_qb │ │ │ │ - 21469: 006498fd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21469: 00649921 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21470: 008f2270 132 OBJECT GLOBAL DEFAULT 24 helper_info_dpaqx_sa_w_ph │ │ │ │ 21471: 009a6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21472: 009f60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21473: 009f625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21474: 009f801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21475: 009abbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21476: 009b0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21477: 009f7aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21478: 009b0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21479: 009a4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21480: 008eb0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21481: 006382e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21482: 0069ddf5 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21481: 00638309 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21482: 0069de15 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21483: 009f6434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21484: 005a1255 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21484: 005a1285 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21485: 009a6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21486: 0025cbe5 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21487: 0053e3fd 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21487: 0053e42d 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21488: 009f7c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21489: 009ae6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21490: 009f5c8e 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21491: 006ba7f1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21491: 006ba811 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21492: 009b0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21493: 009a3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 21494: 0099adb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21495: 004a9f2d 28 FUNC GLOBAL DEFAULT 12 helper_subqh_r_w │ │ │ │ 21496: 009f835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21497: 009f708c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21498: 009aad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ @@ -21505,17 +21505,17 @@ │ │ │ │ 21501: 009f7268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21502: 0099b970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21503: 00297d99 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21504: 0033d369 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21505: 002ba9d5 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ 21506: 004aaec9 154 FUNC GLOBAL DEFAULT 12 helper_mul_s_ph │ │ │ │ 21507: 004a9f49 22 FUNC GLOBAL DEFAULT 12 helper_subqh_w │ │ │ │ - 21508: 005abddd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21509: 0064ff35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21510: 0057fb95 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21508: 005abe0d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21509: 0064ff59 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21510: 0057fbc5 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21511: 009ae340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21512: 0029aafd 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21513: 009f6c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21514: 004d0891 388 FUNC GLOBAL DEFAULT 12 helper_msa_srl_b │ │ │ │ 21515: 009f85a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21516: 004d0b59 146 FUNC GLOBAL DEFAULT 12 helper_msa_srl_d │ │ │ │ 21517: 00446a65 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21523,32 +21523,32 @@ │ │ │ │ 21519: 009f691a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21520: 009f80b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21521: 009a3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21522: 009f6afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21523: 0049911d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21524: 009f64bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21525: 009aa13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21526: 0061b9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21526: 0061b9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21527: 003f41e1 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21528: 0099b438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21529: 009f7428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 21530: 0099c0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21531: 008e5604 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21532: 0062e759 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21532: 0062e77d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21533: 009f6f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 21534: 004da785 500 FUNC GLOBAL DEFAULT 12 helper_msa_fmul_df │ │ │ │ - 21535: 0061a605 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 21535: 0061a635 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 21536: 009b0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21537: 009f7c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21538: 009f777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21539: 009f8608 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21540: 0062ffa1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21541: 006a3a01 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21542: 006bc301 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 21543: 0056e0b5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 21540: 0062ffc5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21541: 006a3a21 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21542: 006bc321 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21543: 0056e0e5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 21544: 004d0ae9 110 FUNC GLOBAL DEFAULT 12 helper_msa_srl_w │ │ │ │ 21545: 009f825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21546: 009a9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21547: 009ae6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21548: 00289459 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21549: 0047dae9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 21550: 009ac960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ @@ -21561,16 +21561,16 @@ │ │ │ │ 21557: 00495bf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 21558: 009a9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 21559: 009b1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 21560: 009f66ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 21561: 009f6ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21562: 00485931 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21563: 002c308d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 21564: 0062e7b1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21565: 0054f641 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21564: 0062e7d5 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21565: 0054f671 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21566: 009f851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21567: 009a09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21568: 0034a349 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21569: 008f9f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tccontext │ │ │ │ 21570: 009b2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21571: 008b1e30 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21572: 009adeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ @@ -21583,15 +21583,15 @@ │ │ │ │ 21579: 009b1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21580: 00905cf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmul_df │ │ │ │ 21581: 004861c5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21582: 004dc955 1784 FUNC GLOBAL DEFAULT 12 helper_msa_fmax_df │ │ │ │ 21583: 0026c481 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21584: 00264b51 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21585: 009f8150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21586: 007de52c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21586: 007de54c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21587: 003c60f5 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21588: 009f7776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21589: 00413855 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21590: 009f6b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21591: 009f8368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21592: 003e1ee1 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21593: 003d4cb1 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -21599,112 +21599,112 @@ │ │ │ │ 21595: 00307b85 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21596: 00350ec1 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21597: 003f6a15 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21598: 004cf069 42 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_d │ │ │ │ 21599: 009a43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21600: 009f7cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21601: 00495a31 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21602: 006ac5a1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21602: 006ac5c1 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 21603: 004cefad 122 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_h │ │ │ │ 21604: 00494705 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21605: 00603b55 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21605: 00603b85 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21606: 00450a61 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21607: 009f77a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21608: 009b1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21609: 003461f1 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 21610: 009f8224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21611: 0049938d 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21612: 009a88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21613: 00444499 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21614: 009f7664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21615: 009f6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21616: 0099a594 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21617: 005554d5 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21617: 00555505 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21618: 008e8984 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21619: 009a2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21620: 009f61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21621: 0099c138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21622: 003d41d5 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21623: 003fc4c9 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21624: 008f4058 132 OBJECT GLOBAL DEFAULT 24 helper_info_addqh_r_w │ │ │ │ 21625: 004cf029 62 FUNC GLOBAL DEFAULT 12 helper_msa_pckev_w │ │ │ │ 21626: 009a091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21627: 009f6c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 21628: 009f7afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21629: 00320745 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21630: 00905854 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fmax_df │ │ │ │ 21631: 008e8144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21632: 00588eb5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21632: 00588ee5 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21633: 009f7f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21634: 00607761 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21634: 00607791 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21635: 004d5691 2560 FUNC GLOBAL DEFAULT 12 helper_msa_binsl_df │ │ │ │ 21636: 009f6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21637: 009f6ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21638: 0063b59d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21638: 0063b5c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21639: 009a187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21640: 009f81e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21641: 009a035c 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21642: 00619c65 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21642: 00619c95 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21643: 002c6259 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21644: 004aaf65 112 FUNC GLOBAL DEFAULT 12 helper_mulq_s_ph │ │ │ │ 21645: 00480169 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21646: 00599d69 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21646: 00599d99 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21647: 009f7158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21648: 009f8214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21649: 0043f721 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21650: 009f79da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21651: 009a4ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21652: 0063ddd1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21653: 0054247d 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21654: 0064c605 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21652: 0063ddf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21653: 005424ad 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21654: 0064c629 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21655: 009ae96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21656: 0069c3b9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21656: 0069c3d9 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21657: 0099e7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21658: 008f8678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcbind │ │ │ │ 21659: 0099bec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 21660: 009f78fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21661: 00497009 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21662: 003e93a1 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21663: 0065f875 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21663: 0065f899 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21664: 0099eaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21665: 0099efc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21666: 00678b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21667: 005a2871 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21666: 00678b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21667: 005a28a1 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21668: 003e007d 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21669: 009f627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21670: 009f61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21671: 009f82ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21672: 005aa539 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21672: 005aa569 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21673: 009aa69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21674: 00342841 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21675: 0056d911 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21675: 0056d941 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21676: 009f71aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21677: 0049f30d 204 FUNC GLOBAL DEFAULT 12 cpu_mips_store_count │ │ │ │ 21678: 0049c50d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21679: 002bef45 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ 21680: 004d1c15 364 FUNC GLOBAL DEFAULT 12 helper_msa_clti_s_df │ │ │ │ - 21681: 005abc61 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21681: 005abc91 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21682: 0099bc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21683: 003f8a59 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21684: 003b9099 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21685: 009aac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21686: 003f1295 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21687: 009f6840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21688: 009a5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21689: 009f79f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21690: 005524d1 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21690: 00552501 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21691: 004b92fd 194 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sueq │ │ │ │ 21692: 009f6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21693: 00698845 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21693: 00698865 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21694: 009f71b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21695: 00427749 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21696: 004aa751 244 FUNC GLOBAL DEFAULT 12 helper_precrqu_s_qb_ph │ │ │ │ 21697: 0029a6a1 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21698: 0043e2a9 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21699: 006b29c9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21699: 006b29e9 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21700: 009f6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21701: 0099c2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21702: 0047a2d1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21703: 009a5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21704: 00904e88 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_b │ │ │ │ 21705: 009b27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21706: 004370e1 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ @@ -21713,109 +21713,109 @@ │ │ │ │ 21709: 009aabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21710: 00904e04 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_h │ │ │ │ 21711: 008e85e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21712: 009f7a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21713: 009f78c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21714: 003ddbf9 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21715: 0099beb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21716: 0057a485 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21717: 006acc89 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21718: 00698481 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21716: 0057a4b5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21717: 006acca9 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21718: 006984a1 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21719: 004a1e39 42 FUNC GLOBAL DEFAULT 12 helper_mtc0_xcontext │ │ │ │ 21720: 009f811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21721: 009f7648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21722: 005a24b5 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21722: 005a24e5 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21723: 0028e8a5 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21724: 004977cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21725: 00695735 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21725: 00695755 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21726: 008e7da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21727: 009f80d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21728: 006368c5 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21728: 006368e9 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21729: 009f7e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ 21730: 00904d80 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_copy_u_w │ │ │ │ - 21731: 00559e75 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21731: 00559ea5 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21732: 00349151 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21733: 009ab7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21734: 009a4ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21735: 0040ab81 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21736: 009f831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21737: 00485065 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21738: 0099e984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21739: 0068db61 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21740: 0058542d 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21741: 006760e1 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21739: 0068db81 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21740: 0058545d 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21741: 00676105 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21742: 0099c6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21743: 004d2ebd 604 FUNC GLOBAL DEFAULT 12 helper_msa_sat_s_df │ │ │ │ 21744: 009ab934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21745: 0034fd59 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21746: 0099c650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21747: 009a50b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21748: 009abbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21749: 008fb24c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_sf │ │ │ │ 21750: 002fdc91 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 21751: 0064892d 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21751: 00648951 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 21752: 00468479 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 21753: 009f65d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 21754: 009b0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 21755: 009f8068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 21756: 003a13e5 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 21757: 005da07d 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 21758: 00576119 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 21757: 005da0ad 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 21758: 00576149 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 21759: 009f610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 21760: 00349599 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 21761: 0053bed5 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 21762: 00690d11 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 21761: 0053bf05 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 21762: 00690d31 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 21763: 00901e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_d │ │ │ │ 21764: 009f70e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 21765: 0026d16d 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ 21766: 004deca5 432 FUNC GLOBAL DEFAULT 12 helper_msa_ffql_df │ │ │ │ - 21767: 0055e0c5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 21768: 00661599 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 21767: 0055e0f5 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 21768: 006615bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 21769: 003e04e9 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 21770: 004964d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 21771: 0068ee81 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 21771: 0068eea1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 21772: 009f84a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 21773: 009f69e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 21774: 009aca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 21775: 009a81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 21776: 009f7e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 21777: 009f6dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 21778: 00445af9 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 21779: 00481a51 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 21780: 0099b348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21781: 008f4688 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbla │ │ │ │ 21782: 009008ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_min_s │ │ │ │ 21783: 00498f51 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 21784: 0061cc99 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 21784: 0061ccbd 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 21785: 0037ccd1 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 21786: 009f6d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 21787: 0033e055 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 21788: 009a4d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 21789: 002c84f5 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 21790: 006c3055 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 21790: 006c3075 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 21791: 009f6d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 21792: 00564fbd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 21792: 00564fed 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 21793: 009f7920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 21794: 00409139 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 21795: 0049ea2d 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 21796: 006214b1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 21796: 006214d5 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 21797: 00907c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_clei_s_df │ │ │ │ 21798: 00911ce4 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 21799: 009a034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 21800: 009f8014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 21801: 0054ad31 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 21801: 0054ad61 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 21802: 009a2d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 21803: 009aa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 21804: 0049def9 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 21805: 003fcb09 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 21806: 008b1d88 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 21807: 008ec4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 21808: 0069d2bd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 21809: 00561c8d 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 21810: 006bc241 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 21808: 0069d2dd 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 21809: 00561cbd 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 21810: 006bc261 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 21811: 009f62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 21812: 009f724a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 21813: 003d24d9 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 21814: 003e9721 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 21815: 009f6664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 21816: 00497cd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 21817: 002792d5 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -21824,175 +21824,175 @@ │ │ │ │ 21820: 009ad6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 21821: 009f78a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 21822: 009f639c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 21823: 009f780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 21824: 009f8b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 21825: 0099ba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 21826: 008f5b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_tcrestart │ │ │ │ - 21827: 0053c1fd 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 21827: 0053c22d 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 21828: 003dd665 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 21829: 009f6752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 21830: 00249759 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 21831: 009a155c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 21832: 009f6d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 21833: 004aa45d 88 FUNC GLOBAL DEFAULT 12 helper_subu_s_ph │ │ │ │ 21834: 0099b528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 21835: 009a260c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 21836: 00498741 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 21837: 009a8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 21838: 009f79d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 21839: 005645d1 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 21839: 00564601 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 21840: 009af534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 21841: 006b0275 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 21841: 006b0295 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 21842: 00497471 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 21843: 0099b118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 21844: 008faeb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_un │ │ │ │ 21845: 004857b9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 21846: 009f7d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 21847: 00681c11 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 21847: 00681c35 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 21848: 0099c5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 21849: 00267d01 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 21850: 0064a1a9 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 21850: 0064a1cd 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 21851: 009f7d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 21852: 009f7ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 21853: 009ab994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 21854: 009f67c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 21855: 003f66e9 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 21856: 009f75ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 21857: 0062f1b5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 21857: 0062f1d9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 21858: 00263d15 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 21859: 00659f45 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 21859: 00659f69 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 21860: 008f4c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_ph │ │ │ │ 21861: 009f8592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 21862: 00486049 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 21863: 009f8b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 21864: 0058c709 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 21864: 0058c739 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ 21865: 004aa4b5 140 FUNC GLOBAL DEFAULT 12 helper_subu_s_qb │ │ │ │ - 21866: 0053e675 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 21866: 0053e6a5 556 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 21867: 009f612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 21868: 009f6508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 21869: 009f6daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 21870: 0065ad25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 21870: 0065ad49 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 21871: 009f719c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 21872: 0066e515 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 21872: 0066e539 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 21873: 009ab0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 21874: 0066f15d 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 21875: 006668a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 21874: 0066f181 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 21875: 006668cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 21876: 009abf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 21877: 009a5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 21878: 00468355 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 21879: 0068f681 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 21879: 0068f6a1 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 21880: 009f822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 21881: 0065978d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 21881: 006597b1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 21882: 0046b785 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 21883: 0067fc05 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 21883: 0067fc29 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 21884: 008f4160 132 OBJECT GLOBAL DEFAULT 24 helper_info_subuh_r_qb │ │ │ │ 21885: 0048086d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 21886: 009f7b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 21887: 009f753e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 21888: 009aa52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 21889: 003b83c1 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 21890: 0047ead5 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 21891: 0040fae1 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 21892: 00670f41 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 21893: 00630a15 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 21892: 00670f65 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 21893: 00630a39 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 21894: 0090553c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_madd_q_df │ │ │ │ 21895: 00339855 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 21896: 009f7616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 21897: 00432115 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 21898: 006926ed 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 21898: 0069270d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 21899: 009f6ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 21900: 009f7b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 21901: 009a277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 21902: 005db825 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 21903: 005a1bd5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 21902: 005db855 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 21903: 005a1c05 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 21904: 009b007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 21905: 00669c95 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 21906: 0064e129 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 21905: 00669cb9 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 21906: 0064e14d 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 21907: 009a25fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 21908: 004fcbc9 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ + 21908: 004fcbf9 6 FUNC GLOBAL DEFAULT 12 generate_exception_end │ │ │ │ 21909: 009f8160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 21910: 0068d08d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 21910: 0068d0ad 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 21911: 009b09f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 21912: 009f716a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 21913: 008f4b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_qb │ │ │ │ 21914: 00468c19 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 21915: 009f6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 21916: 008b26b0 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 21917: 009a4888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 21918: 009f8268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 21919: 0069bea9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 21920: 00620db9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 21919: 0069bec9 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 21920: 00620ddd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 21921: 009f6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 21922: 009a5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 21923: 00253d21 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 21924: 009f66e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 21925: 005ae1cd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 21926: 007f9120 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 21925: 005ae1fd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 21926: 007f9140 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 21927: 009a5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 21928: 0068e6f1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 21929: 005a9549 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 21928: 0068e711 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 21929: 005a9579 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 21930: 009f6ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 21931: 0057a129 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 21931: 0057a159 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 21932: 009f806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 21933: 0063a4c5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 21934: 005db9b9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 21933: 0063a4e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 21934: 005db9e9 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 21935: 008a6fe0 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 21936: 009af9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 21937: 0066da49 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 21937: 0066da6d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 21938: 00342c7d 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 21939: 009b01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 21940: 009a19f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MALTA_FPGA_DISPLAY_EVENT │ │ │ │ - 21941: 00655271 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 21941: 00655295 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 21942: 009f778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 21943: 0099cb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 21944: 009f6732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 21945: 00682bad 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 21945: 00682bd1 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 21946: 009f743e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 21947: 0062c785 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ - 21948: 004ec551 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ + 21947: 0062c7a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 21948: 004ec581 250 FUNC GLOBAL DEFAULT 12 decode_isa_rel6 │ │ │ │ 21949: 0043e4dd 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 21950: 009f7130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 21951: 009f6a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 21952: 009b2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 21953: 009af804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 21954: 009f8b7c 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 21955: 009f6a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 21956: 003ced1d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 21957: 003dcb39 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 21958: 009f7e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 21959: 0053e159 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 21959: 0053e189 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 21960: 00488d91 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 21961: 009f607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 21962: 005a9fb9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 21962: 005a9fe9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 21963: 009a8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 21964: 004d3be1 732 FUNC GLOBAL DEFAULT 12 helper_msa_binsri_df │ │ │ │ 21965: 009f77ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 21966: 009f75f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 21967: 005c6e19 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 21967: 005c6e49 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ 21968: 008f4cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_ph │ │ │ │ - 21969: 006bc3e5 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 21969: 006bc405 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 21970: 0099ad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 21971: 003f3f7d 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 21972: 0099a7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 21973: 009f76f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 21974: 003a200d 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 21975: 0064d6b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 21975: 0064d6d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 21976: 0048fb89 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 21977: 00553bc5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 21977: 00553bf5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 21978: 0090a4a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_b │ │ │ │ 21979: 009f74fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 21980: 009f7e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 21981: 009f7bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 21982: 0090a318 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_d │ │ │ │ 21983: 009f7bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 21984: 005cd2b5 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 21984: 005cd2e5 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 21985: 008fc560 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_nge │ │ │ │ 21986: 0090a420 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_h │ │ │ │ - 21987: 006bdd31 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 21987: 006bdd51 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 21988: 0043e379 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 21989: 009a5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 21990: 0037fdc5 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 21991: 003c5555 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 21992: 009ada40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 21993: 009f7908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 21994: 009a52d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ @@ -22000,376 +22000,376 @@ │ │ │ │ 21996: 008fc458 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngl │ │ │ │ 21997: 00429e09 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 21998: 003ffdb1 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 21999: 009a5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22000: 0048ff35 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22001: 009f7d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22002: 0027a071 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22003: 0061c225 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22003: 0061c255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22004: 009f7504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22005: 009f76da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22006: 009b1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22007: 00248d3d 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22008: 009a08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 22009: 008fc668 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ngt │ │ │ │ 22010: 0090a39c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subsus_u_w │ │ │ │ 22011: 004b95d9 196 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sule │ │ │ │ 22012: 00344505 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22013: 0046af49 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22014: 008f4bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_addu_s_qb │ │ │ │ 22015: 009f7af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22016: 009af1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 22017: 005869e5 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22018: 0057eec5 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22017: 00586a15 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22018: 0057eef5 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22019: 009ac650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22020: 009f71ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22021: 00569209 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22021: 00569239 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22022: 009f76b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22023: 009f6e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22024: 009f62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22025: 00409de9 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22026: 0069687d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22026: 0069689d 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22027: 00493c61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22028: 0055b13d 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22028: 0055b16d 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22029: 003dce91 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 22030: 009f5f73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22031: 004b9469 190 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sult │ │ │ │ 22032: 002f232d 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22033: 0068d779 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22033: 0068d799 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22034: 009f68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22035: 0058e235 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22035: 0058e265 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22036: 009a0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22037: 008e06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22038: 004abebd 32 FUNC GLOBAL DEFAULT 12 helper_pick_ph │ │ │ │ 22039: 009f78e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22040: 009f6ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22041: 008b1874 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22042: 009b0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22043: 00494ee1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22044: 0043dae1 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22045: 0025c4a1 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22046: 009f6eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22047: 009f8572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22048: 009f65de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22049: 0053eb4d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22049: 0053eb7d 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22050: 009f6ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22051: 009f8074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22052: 0046bb15 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22053: 0028f9b1 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22054: 009a3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22055: 009f7966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22056: 00488e0d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22057: 009a6134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22058: 009f76fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22059: 008f7cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_f │ │ │ │ 22060: 009f800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22061: 0047a521 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22062: 0059a0c5 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22062: 0059a0f5 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22063: 009ae2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22064: 008f6998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_cause │ │ │ │ 22065: 009f744e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22066: 0028fcd5 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22067: 005a5661 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22067: 005a5691 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22068: 009f612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22069: 008e7c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22070: 00638ba9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22070: 00638bcd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22071: 009f6966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22072: 00600af1 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22072: 00600b21 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22073: 009f6428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22074: 0046b98d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22075: 0099ee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22076: 006aa3e1 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22076: 006aa401 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22077: 00495cd5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ 22078: 004abe71 74 FUNC GLOBAL DEFAULT 12 helper_pick_qb │ │ │ │ - 22079: 00585039 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22080: 00648641 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22081: 0069fc75 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22082: 006251fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22079: 00585069 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22080: 00648665 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22081: 0069fc95 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22082: 00625221 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22083: 009f641a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22084: 009f60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22085: 009f6566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22086: 009f7aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22087: 009adb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22088: 009b0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22089: 009a1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22090: 0037d3a1 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22091: 00598fc5 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22091: 00598ff5 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22092: 00287375 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22093: 00494d29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22094: 008f470c 132 OBJECT GLOBAL DEFAULT 24 helper_info_precequ_ph_qbra │ │ │ │ 22095: 0048f9f9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22096: 0025f169 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22097: 00555ee1 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22097: 00555f11 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22098: 002967b5 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 22099: 00643de9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22099: 00643e0d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22100: 009a2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ - 22101: 00661c65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22101: 00661c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22102: 009b16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22103: 009a0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ - 22104: 00514699 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ + 22104: 005146c9 26 FUNC GLOBAL DEFAULT 12 helper_mulshi │ │ │ │ 22105: 009abc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22106: 008ec23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22107: 009f7b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22108: 0099f744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22109: 0090e494 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_b │ │ │ │ 22110: 004b99b5 206 FUNC GLOBAL DEFAULT 12 helper_r6_cmp_s_sune │ │ │ │ 22111: 003e30b1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22112: 003496dd 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22113: 0090e308 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_d │ │ │ │ 22114: 00452cf1 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22115: 009f7164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22116: 0065a795 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22116: 0065a7b9 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22117: 0099b468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22118: 009ada70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22119: 0090e410 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_h │ │ │ │ 22120: 008faa90 132 OBJECT GLOBAL DEFAULT 24 helper_info_eretnc │ │ │ │ 22121: 009a160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22122: 009a4c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22123: 005a9399 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22124: 00554365 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22123: 005a93c9 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22124: 00554395 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22125: 009ae5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22126: 009ac710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22127: 009f8550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22128: 009f8036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ 22129: 009ac054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22130: 0047fd59 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22131: 008e08c0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22132: 009024c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_d │ │ │ │ 22133: 009f840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22134: 003ab68d 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22135: 009b2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22136: 003c0cd1 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22137: 009b13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 22138: 00663d15 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22138: 00663d39 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22139: 0041040d 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22140: 009f7a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22141: 004638bd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ - 22142: 004eeaad 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ + 22142: 004eeadd 236 FUNC GLOBAL DEFAULT 12 generate_exception_err │ │ │ │ 22143: 009f69d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22144: 009f6938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22145: 0090e38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_adds_u_w │ │ │ │ 22146: 009f6918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22147: 0025dfd1 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 22148: 006b7f95 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22148: 006b7fb5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22149: 0043df31 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22150: 0080b064 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22150: 0080b084 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22151: 00344009 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22152: 0068dfe9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22152: 0068e009 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22153: 009b23f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 22154: 004a1e71 72 FUNC GLOBAL DEFAULT 12 helper_mtc0_debug │ │ │ │ - 22155: 0067d185 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22155: 0067d1a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22156: 00489d21 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22157: 00900f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_l_s │ │ │ │ 22158: 0099a488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22159: 009a4cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22160: 009f6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22161: 009a7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22162: 009b08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22163: 009a7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22164: 009a9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22165: 009b05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22166: 007f9048 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22166: 007f9068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22167: 0046b341 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22168: 009f69e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 22169: 00581f71 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22169: 00581fa1 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22170: 009afb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22171: 003ee901 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22172: 009f7d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22173: 00433d09 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22174: 008fbeac 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_f │ │ │ │ 22175: 004976f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22176: 00342359 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22177: 0066b2e9 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22177: 0066b30d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ 22178: 008f8804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tccontext │ │ │ │ - 22179: 00697a55 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22179: 00697a75 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22180: 004a07a9 24 FUNC GLOBAL DEFAULT 12 helper_mfc0_debug │ │ │ │ 22181: 009f77c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 22182: 006825b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22182: 006825d9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22183: 009b2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 22184: 006ad499 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22184: 006ad4b9 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22185: 0099bbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22186: 00419095 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22187: 0061e4c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22187: 0061e4e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22188: 009f6930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22189: 006385b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22189: 006385d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22190: 009af7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22191: 009a3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22192: 0064ae19 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22192: 0064ae3d 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22193: 003c9d55 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22194: 0090fee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_debug │ │ │ │ 22195: 009f6e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22196: 003df319 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22197: 0043362d 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22198: 009f6e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22199: 009a5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22200: 009f6436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22201: 009f7804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22202: 009f83a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 22203: 006b968d 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22203: 006b96ad 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22204: 0099eec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22205: 0099e3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22206: 004683d5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22207: 009f6c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22208: 00357c59 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22209: 00488e8d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22210: 00296b39 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22211: 007dc45c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22211: 007dc47c 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22212: 004a9e59 120 FUNC GLOBAL DEFAULT 12 helper_adduh_r_qb │ │ │ │ 22213: 009f8358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22214: 009f75d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22215: 009a106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22216: 0064ac61 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22216: 0064ac85 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22217: 009f60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22218: 009f7fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22219: 009f642e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22220: 009f8570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22221: 00606dc1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22221: 00606df1 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22222: 0048cb1d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22223: 0054c965 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22223: 0054c995 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22224: 003ab9f5 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 22225: 0090385c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msachi │ │ │ │ - 22226: 006bc9c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22226: 006bc9e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22227: 0099f2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22228: 00676b05 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22228: 00676b29 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22229: 009b29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22230: 006ab919 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22230: 006ab939 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22231: 009a94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22232: 0025e595 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22233: 006b088d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22233: 006b08ad 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22234: 009a9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22235: 009ae270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22236: 0029f3b9 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22237: 005213b9 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22237: 005213e9 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22238: 009f698e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22239: 003fce49 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22240: 009f719a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22241: 006923c1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22241: 006923e1 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22242: 009afc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22243: 009a0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22244: 009af284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22245: 009f64e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22246: 009f7850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22247: 0055e211 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22248: 00567d39 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22247: 0055e241 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22248: 00567d69 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22249: 0049d99d 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22250: 0054ad25 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22250: 0054ad55 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22251: 0029c05d 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22252: 00616ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22252: 00616eed 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22253: 0042bc95 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22254: 009f77b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22255: 009b0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22256: 009af974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22257: 009f8448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22258: 006a0a01 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22258: 006a0a21 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22259: 009f6b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22260: 00678a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22260: 00678a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22261: 00494885 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22262: 004755d1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22263: 009f797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 22264: 0090e284 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_b │ │ │ │ 22265: 0040ce89 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22266: 00439329 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22267: 005ac91d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22267: 005ac94d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22268: 0090e0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_d │ │ │ │ 22269: 009f803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22270: 0037e771 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22271: 00498091 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22272: 004a1d59 62 FUNC GLOBAL DEFAULT 12 helper_mtc0_maar │ │ │ │ 22273: 009f8234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22274: 009f7df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22275: 0099cbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22276: 00660521 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22276: 00660545 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22277: 0090e200 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_h │ │ │ │ 22278: 009aa2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22279: 009f81bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22280: 009f766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22281: 009ae8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22282: 005aa291 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22282: 005aa2c1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22283: 004b0c2d 184 FUNC GLOBAL DEFAULT 12 helper_float_div_ps │ │ │ │ 22284: 003d5321 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22285: 009b2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22286: 009f8542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22287: 0080b060 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22288: 0058d0a1 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22287: 0080b080 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22288: 0058d0d1 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22289: 00426935 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22290: 009f67bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22291: 009b1eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22292: 009f74e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22293: 00623071 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22293: 00623095 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22294: 009a5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22295: 009a8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22296: 009052a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mulr_q_df │ │ │ │ 22297: 002baa49 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22298: 009f64ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22299: 009b179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ - 22300: 00514401 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ + 22300: 00514431 144 FUNC GLOBAL DEFAULT 12 gen_lsa │ │ │ │ 22301: 009f7ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22302: 009f7fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22303: 009f718e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ 22304: 00908218 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bseli_b │ │ │ │ 22305: 0090e17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_addv_w │ │ │ │ 22306: 009f7ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22307: 008ec554 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22308: 0099d380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22309: 004101c9 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22310: 009a6404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22311: 009f82d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ 22312: 00496341 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22313: 0060460d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22313: 0060463d 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22314: 009ab32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22315: 0029a961 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22316: 009f6490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22317: 0033f7b9 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22318: 004838dd 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22319: 009a280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22320: 0068c425 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22320: 0068c445 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22321: 004154ed 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22322: 0025a309 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22323: 009f80d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22324: 00412701 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 22325: 00454b11 348 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 22326: 00648db5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22326: 00648dd9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22327: 009b0810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22328: 009a1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22329: 006a1bcd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22329: 006a1bed 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22330: 009f61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22331: 0099cd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22332: 009a82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22333: 009a74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22334: 009f7074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22335: 0099b9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 22336: 009a9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22337: 002fa54d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22338: 009f5f14 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22339: 005a9ed5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22339: 005a9f05 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22340: 0089f068 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22341: 004967c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22342: 009aed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22343: 00405d11 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 22344: 00583935 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 22345: 0069dde5 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22344: 00583965 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22345: 0069de05 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22346: 008af998 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22347: 009b1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22348: 0046bb9d 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22349: 0061d9f1 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22349: 0061da15 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22350: 009a134c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22351: 00264c85 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22352: 0067934d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22353: 0054b7b9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22352: 00679371 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22353: 0054b7e9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22354: 009a3f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22355: 002be53d 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22356: 0066ed31 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22356: 0066ed55 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22357: 004a46a9 172 FUNC GLOBAL DEFAULT 12 mips_cpu_exec_interrupt │ │ │ │ 22358: 004930a9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22359: 0051af4d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22359: 0051af7d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22360: 009a5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22361: 0062dd8d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22361: 0062ddb1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22362: 009f5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22363: 006b7661 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22364: 00681a6d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22363: 006b7681 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22364: 00681a91 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22365: 0099ce6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22366: 009af714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22367: 009a7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22368: 009f7aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22369: 0031a459 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22370: 0099eda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22371: 004500d1 16 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ @@ -22384,166 +22384,166 @@ │ │ │ │ 22380: 0025eaf1 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22381: 009f84ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22382: 009f6990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22383: 00469035 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22384: 009f5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22385: 009a4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 22386: 009f8028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 22387: 00567b6d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22387: 00567b9d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22388: 004a3935 12 FUNC GLOBAL DEFAULT 12 helper_tlbinv │ │ │ │ 22389: 0029f3b5 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22390: 009f7a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22391: 009f5fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22392: 009f6f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22393: 005523b1 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22393: 005523e1 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22394: 009f87ac 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22395: 0067d97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22395: 0067d9a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22396: 00322e85 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22397: 00483a71 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22398: 009f7370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 22399: 0042aaa5 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22400: 009b17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22401: 00647065 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22401: 00647089 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22402: 009f7320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22403: 009f6bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22404: 0099b704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22405: 00675d5d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22405: 00675d81 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22406: 009f6ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22407: 0068e665 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22408: 0080b044 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22407: 0068e685 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22408: 0080b064 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22409: 00267711 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22410: 009aa19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22411: 009f7c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22412: 009a46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22413: 002670d9 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22414: 005def4d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22414: 005def7d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22415: 0040aaed 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22416: 009d469c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22417: 009afe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22418: 00906958 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_vshf_df │ │ │ │ 22419: 009f7126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22420: 009ad980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22421: 00636ef9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22421: 00636f1d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22422: 002848d5 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22423: 0062cd09 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22424: 006b4711 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22423: 0062cd2d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22424: 006b4731 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22425: 009f62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22426: 0099bb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22427: 009b10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22428: 0080b02c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22428: 0080b04c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22429: 009a22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22430: 009a3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22431: 002c4949 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22432: 009a9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22433: 00629771 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22434: 007f9138 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22433: 00629795 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22434: 007f9158 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22435: 009aba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22436: 0099ac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22437: 00259411 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22438: 009f7d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22439: 009f858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22440: 009ab1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22441: 00552431 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22442: 006828a9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22443: 00610669 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22441: 00552461 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22442: 006828cd 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22443: 00610699 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22444: 009f804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22445: 0068c349 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22445: 0068c369 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 22446: 009f7422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 22447: 0066ac21 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22447: 0066ac45 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22448: 009a292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22449: 009f688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22450: 0099eb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22451: 008e12fc 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22452: 009f71d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22453: 009af3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 22454: 009aaecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22455: 009a0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22456: 00628a49 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22456: 00628a6d 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22457: 004aacf5 70 FUNC GLOBAL DEFAULT 12 helper_shra_r_ph │ │ │ │ 22458: 003f3dc5 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22459: 009f6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22460: 00914978 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22461: 009abfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22462: 00468451 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22463: 009f6d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22464: 009f83ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22465: 00584a9d 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22465: 00584acd 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22466: 003bef51 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22467: 008fb354 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_seq │ │ │ │ 22468: 009f715e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22469: 008b2f0c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22470: 009f7ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22471: 009af8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22472: 009b170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22473: 008f1400 132 OBJECT GLOBAL DEFAULT 24 helper_info_shilo │ │ │ │ 22474: 0099ea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22475: 0033d7fd 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22476: 00628085 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22476: 006280a9 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22477: 004a1495 184 FUNC GLOBAL DEFAULT 12 helper_mtc0_pwfield │ │ │ │ 22478: 009f63ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22479: 009f8b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22480: 00438ecd 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22481: 004155bd 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22482: 005d9175 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22483: 006b32dd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22484: 005d9d85 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22482: 005d91a5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22483: 006b32fd 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22484: 005d9db5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22485: 003ba0b5 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22486: 00568a49 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22486: 00568a79 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22487: 00467a75 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22488: 0069841d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22488: 0069843d 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22489: 009a011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 22490: 004540fd 400 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 22491: 0033698d 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22492: 00319b89 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22493: 0062af35 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22493: 0062af59 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22494: 009f83f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22495: 00587b8d 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22495: 00587bbd 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22496: 009f6afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22497: 0061df55 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22497: 0061df79 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22498: 004a02fd 164 FUNC GLOBAL DEFAULT 12 helper_mftc0_tchalt │ │ │ │ 22499: 003b98bd 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 22500: 004a9761 144 FUNC GLOBAL DEFAULT 12 mips_cpu_create_with_clock │ │ │ │ 22501: 004aa9d5 110 FUNC GLOBAL DEFAULT 12 helper_shra_r_qb │ │ │ │ 22502: 009f632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22503: 006ba5bd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22503: 006ba5dd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22504: 009ab29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22505: 009f65b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 22506: 005a92fd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22506: 005a932d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22507: 009b2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22508: 00907114 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_d │ │ │ │ 22509: 00493ed9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22510: 004a133d 20 FUNC GLOBAL DEFAULT 12 helper_mtc0_context │ │ │ │ 22511: 00284081 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22512: 0053bf79 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22512: 0053bfa9 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22513: 009f7046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22514: 0090721c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_h │ │ │ │ 22515: 009055c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mul_q_df │ │ │ │ 22516: 009f6b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22517: 009f675e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22518: 0099f500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22519: 009f7b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22520: 009a8ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22521: 009b2088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22522: 003fe00d 188 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 22523: 0041ee6d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22524: 0066e5ed 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22524: 0066e611 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22525: 009f7014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22526: 00626615 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22526: 00626639 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22527: 0046c429 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22528: 009f800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22529: 004a3ba9 54 FUNC GLOBAL DEFAULT 12 cpu_mips_tlb_flush │ │ │ │ 22530: 003e98ed 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22531: 009f7e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22532: 00285779 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22533: 009f8250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22534: 009f8b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22535: 00907198 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_dotp_u_w │ │ │ │ 22536: 008f8b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_epc │ │ │ │ 22537: 009f778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22538: 0079d260 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22538: 0079d280 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22539: 008b97a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22540: 009f6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22541: 009a5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22542: 00302ba9 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22543: 004abc79 62 FUNC GLOBAL DEFAULT 12 helper_cmpgu_le_qb │ │ │ │ 22544: 009f6d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22545: 009a7e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ @@ -22552,73 +22552,73 @@ │ │ │ │ 22548: 009a7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22549: 004999b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22550: 009abad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22551: 00403929 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22552: 00279f09 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22553: 009b2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22554: 009f6e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22555: 006a72cd 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22555: 006a72ed 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22556: 009a7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22557: 009ab35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22558: 0064c299 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22558: 0064c2bd 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22559: 008f44fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_absq_s_w │ │ │ │ 22560: 004cbf0d 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_d │ │ │ │ 22561: 009f819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22562: 009f7948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22563: 00697bd9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22563: 00697bf9 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22564: 009f68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22565: 009a173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22566: 00581e39 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22566: 00581e69 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22567: 002e6b65 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22568: 004cbe15 156 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_h │ │ │ │ 22569: 009f71f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22570: 003ed4dd 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22571: 006aa249 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22571: 006aa269 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22572: 009a0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22573: 009f7280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22574: 006433a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22574: 006433c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22575: 009ac4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22576: 006ba0f1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22576: 006ba111 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22577: 00494fc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22578: 009aded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22579: 00262541 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22580: 009f5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22581: 0063a911 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22581: 0063a935 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22582: 0049dc49 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 22583: 009f7fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22584: 0099c810 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22585: 009aab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22586: 004d1265 50 FUNC GLOBAL DEFAULT 12 helper_msa_andi_b │ │ │ │ 22587: 009065bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcun_df │ │ │ │ 22588: 0099d1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22589: 0033ac69 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22590: 009f6a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22591: 0067d581 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22592: 0068cdfd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22591: 0067d5a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22592: 0068ce1d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22593: 009f709a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22594: 009a257c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22595: 009f62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22596: 0040a345 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22597: 00675ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22597: 00675ad9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22598: 004cbeb1 92 FUNC GLOBAL DEFAULT 12 helper_msa_hsub_s_w │ │ │ │ 22599: 0041d44d 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 22600: 00646bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22601: 00608ef9 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22602: 006632cd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22603: 0067a32d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22600: 00646c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22601: 00608f29 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22602: 006632f1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22603: 0067a351 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22604: 009f8254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22605: 008f2714 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpgu_le_qb │ │ │ │ 22606: 009f7e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22607: 00607a81 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22608: 006ad259 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22607: 00607ab1 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22608: 006ad279 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22609: 009a0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22610: 009f6c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22611: 0068ce15 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22611: 0068ce35 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22612: 009b024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22613: 006a88a9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22613: 006a88c9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22614: 009f65e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22615: 009f6b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22616: 0099e0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22617: 004a0af9 188 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpeconf0 │ │ │ │ 22618: 0089f5cc 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22619: 009aa4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22620: 009f6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22627,131 +22627,131 @@ │ │ │ │ 22623: 00416ded 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 22624: 009f7f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22625: 009aae9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22626: 00474ad9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22627: 004164c1 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22628: 009a0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22629: 009af504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22630: 0061a85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22630: 0061a88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22631: 009e6238 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22632: 004ae701 206 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_d │ │ │ │ 22633: 009b1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22634: 00341dd9 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22635: 009f679a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22636: 0046bbf9 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22637: 003369fd 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22638: 00647281 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22638: 006472a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22639: 009f6c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22640: 005a3399 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22641: 0066c649 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22640: 005a33c9 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22641: 0066c66d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22642: 009f72e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22643: 009f6e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22644: 0025c9ad 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22645: 0099d11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22646: 009f81d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22647: 00599a7d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22647: 00599aad 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22648: 0099a2e0 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22649: 009a0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22650: 009f6b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22651: 0062c315 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22651: 0062c339 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22652: 0046f6f5 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22653: 0061a9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22653: 0061a9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22654: 0099ff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22655: 006a9f9d 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22655: 006a9fbd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22656: 003f1475 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22657: 00537b4d 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22657: 00537b7d 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22658: 009f7426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 22659: 004ae7d1 198 FUNC GLOBAL DEFAULT 12 helper_float_cvt_2008_l_s │ │ │ │ - 22660: 005854b1 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22660: 005854e1 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22661: 009f79aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22662: 009ae9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22663: 004aebf5 236 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_d │ │ │ │ 22664: 009f603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22665: 009f7d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22666: 009f6502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22667: 006437e5 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22667: 00643809 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22668: 003c7f39 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22669: 009a8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22670: 009adc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 22671: 0064ab09 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22671: 0064ab2d 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22672: 00249099 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22673: 009f82a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22674: 009f84ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22675: 009f6fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22676: 00646a89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22676: 00646aad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22677: 0049d569 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22678: 006a6ae1 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22678: 006a6b01 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22679: 009f794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22680: 009f8ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22681: 0054cf81 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22681: 0054cfb1 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22682: 00452361 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22683: 009a47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22684: 0025ee79 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22685: 00556b51 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22685: 00556b81 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22686: 009a6444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22687: 006a9eed 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22687: 006a9f0d 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22688: 004aece1 228 FUNC GLOBAL DEFAULT 12 helper_float_round_2008_w_s │ │ │ │ 22689: 009f6fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 22690: 005b0949 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22690: 005b0979 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22691: 009f830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22692: 009b263c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22693: 009a248c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22694: 00397115 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22695: 007bdb88 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22695: 007bdba8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22696: 00265fc9 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22697: 007bda40 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22697: 007bda60 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22698: 0026c685 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22699: 005557f9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22699: 00555829 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22700: 009f7d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22701: 007bd8f8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22701: 007bd918 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22702: 009d4960 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22703: 009a0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22704: 009f77dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22705: 00671bb5 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22705: 00671bd9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22706: 003691b9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22707: 009a7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22708: 009a6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22709: 0055a57d 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22709: 0055a5ad 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22710: 009ad910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22711: 009ac560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22712: 009a58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22713: 004096a9 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22714: 00475901 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22715: 0058cff5 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22715: 0058d025 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22716: 009f82b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22717: 009f72dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 22718: 009f85c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22719: 009f7bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 22720: 00673569 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22720: 0067358d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22721: 002973dd 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22722: 009ade30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22723: 0033fc59 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22724: 0066fde9 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22724: 0066fe0d 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22725: 009f605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22726: 0061aeed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22726: 0061af1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22727: 00269345 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22728: 0054f60d 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22728: 0054f63d 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22729: 00418fd5 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22730: 00444add 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22731: 009a6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22732: 00647ec5 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22732: 00647ee9 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22733: 009b1f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22734: 009f6f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22735: 0057f4d1 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22735: 0057f501 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22736: 0033adf5 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22737: 0099ec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22738: 008fbd20 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_nge │ │ │ │ 22739: 009a243c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22740: 009a1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22741: 009aa4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22742: 009b07ec 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22743: 009a0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22744: 009a62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22745: 006b67bd 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22746: 006b2c49 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22745: 006b67dd 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22746: 006b2c69 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22747: 008fbc18 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngl │ │ │ │ 22748: 009a251c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 22749: 009f8b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 22750: 0029f3cd 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 22751: 009ada10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 22752: 009a8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 22753: 009f6d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -22761,110 +22761,110 @@ │ │ │ │ 22757: 009f677a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 22758: 009f73c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 22759: 009f76e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 22760: 008fbe28 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ngt │ │ │ │ 22761: 0026b105 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 22762: 009a15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 22763: 009b2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 22764: 0066146d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 22764: 00661491 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 22765: 009f854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 22766: 0062e191 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 22766: 0062e1b5 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 22767: 0099d08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 22768: 00555669 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 22769: 006a9421 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 22770: 00584261 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 22768: 00555699 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 22769: 006a9441 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 22770: 00584291 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 22771: 0042ac8d 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 22772: 0057f455 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 22772: 0057f485 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 22773: 0099e844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 22774: 003fdb0d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 22775: 005a57f1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 22775: 005a5821 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 22776: 009f6e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 22777: 009f7060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 22778: 008efb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 22779: 009a6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 22780: 002eb561 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 22781: 009f82d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ - 22782: 0064c42d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 22783: 0067a9b9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 22782: 0064c451 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 22783: 0067a9dd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 22784: 00481919 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 22785: 00418491 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 22786: 002a8a39 392 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 22787: 00638141 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 22788: 00621985 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 22789: 0054dd85 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 22787: 00638165 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 22788: 006219a9 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 22789: 0054ddb5 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 22790: 00319cd9 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 22791: 009a6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 22792: 009a8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 22793: 009a4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 22794: 0099e0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 22795: 005a0f3d 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 22796: 00649171 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 22797: 00584bdd 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 22795: 005a0f6d 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 22796: 00649195 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 22797: 00584c0d 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 22798: 009f70b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 22799: 009f7136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 22800: 005634c9 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 22800: 005634f9 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 22801: 003ea3ad 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 22802: 009f6c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 22803: 009a1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 22804: 00468ecd 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 22805: 00462fc1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 22806: 009f5f74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 22807: 007de578 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 22808: 006356ad 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 22809: 00617abd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 22807: 007de598 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 22808: 006356d1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 22809: 00617aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 22810: 009f6780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 22811: 009f7d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 22812: 002b35b9 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 22813: 007de570 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 22814: 005d59d1 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 22813: 007de590 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 22814: 005d5a01 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 22815: 009a9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 22816: 00911f80 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 22817: 0061bded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 22818: 007de568 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 22817: 0061be1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 22818: 007de588 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 22819: 008f7fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_ole │ │ │ │ 22820: 009f83de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 22821: 009f6f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 22822: 0054a389 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 22822: 0054a3b9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 22823: 009a090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 22824: 009056c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fcune_df │ │ │ │ 22825: 009a4048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 22826: 009f79ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 22827: 00488539 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 22828: 00611f5d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 22828: 00611f8d 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 22829: 009ad3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 22830: 009f666a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 22831: 009f6816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 22832: 00349bad 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 22833: 00266c7d 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 22834: 0049855d 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 22835: 009f7b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 22836: 0033fdc1 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 22837: 009a0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 22838: 008fd13c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsb │ │ │ │ 22839: 008f7ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_s_olt │ │ │ │ 22840: 009f6f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 22841: 009f634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 22842: 005df0e1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 22842: 005df111 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 22843: 008ec5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 22844: 008fcf2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_paddsh │ │ │ │ - 22845: 006a1b99 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 22845: 006a1bb9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 22846: 003aba51 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 22847: 00662dd5 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 22847: 00662df9 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ 22848: 00901c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_d │ │ │ │ - 22849: 006490ad 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 22849: 006490d1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 22850: 009f77a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 22851: 00286625 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 22852: 005c9219 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 22852: 005c9249 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 22853: 009f84e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 22854: 009f8a90 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 22855: 009f7448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 22856: 006464a5 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 22856: 006464c9 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 22857: 00450b95 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 22858: 003d33a1 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 22859: 006704ad 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 22859: 006704d1 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 22860: 008f3608 132 OBJECT GLOBAL DEFAULT 24 helper_info_muleu_s_ph_qbl │ │ │ │ 22861: 003ebc71 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 22862: 009f649e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 22863: 0028e7a5 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 22864: 009013c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_d │ │ │ │ 22865: 009f7c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 22866: 009f6c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ @@ -22873,53 +22873,53 @@ │ │ │ │ 22869: 009006dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_maddf_s │ │ │ │ 22870: 00493161 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 22871: 009f70b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 22872: 009f75f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 22873: 004da351 76 FUNC GLOBAL DEFAULT 12 helper_msa_fsne_df │ │ │ │ 22874: 009f834a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 22875: 00349085 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 22876: 005820dd 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 22876: 0058210d 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 22877: 009a5098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 22878: 009afcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 22879: 009a57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 22880: 009f7176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 22881: 003f6f55 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 22882: 009f6cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 22883: 009f6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 22884: 0029bab9 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 22885: 009f69cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 22886: 004961d9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 22887: 009b18e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 22888: 009f83a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 22889: 0067c40d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 22889: 0067c431 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 22890: 008ffe18 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_round_l_s │ │ │ │ 22891: 009f7b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 22892: 008e05f0 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 22893: 00265e29 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 22894: 009f5f12 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 22895: 009a5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 22896: 009a4548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 22897: 0062c2cd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 22897: 0062c2f1 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 22898: 003f12f1 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 22899: 0063eab9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 22899: 0063eadd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 22900: 0029f419 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 22901: 0099fcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 22902: 009a5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 22903: 009f819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 22904: 009f68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 22905: 0026a661 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 22906: 009f6388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 22907: 009f8092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 22908: 009b09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 22909: 009f757c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 22910: 004885b9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 22911: 008eed8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 22912: 008fe660 132 OBJECT GLOBAL DEFAULT 24 helper_info_pmaddhw │ │ │ │ - 22913: 006c01b5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 22914: 0061ae75 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 22913: 006c01d5 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 22914: 0061aea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 22915: 00437479 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 22916: 0044f6e1 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 22917: 00422395 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 22918: 009f5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 22919: 004b6005 340 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ueq │ │ │ │ 22920: 009f77ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 22921: 003ca4f9 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ @@ -22927,309 +22927,309 @@ │ │ │ │ 22923: 009a15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 22924: 0090532c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fsne_df │ │ │ │ 22925: 009f740c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 22926: 0099bf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 22927: 009ae030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 22928: 002ca25d 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 22929: 009aca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 22930: 0059968d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 22930: 005996bd 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 22931: 009f774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 22932: 009a5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 22933: 003ddb79 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ 22934: 00453995 132 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 22935: 006925bd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 22936: 0063bfbd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 22935: 006925dd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 22936: 0063bfe1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 22937: 009f8306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 22938: 00640fa1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 22938: 00640fc5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 22939: 009f749c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 22940: 0037d2a9 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 22941: 0028fc55 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 22942: 009a030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 22943: 00380215 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 22944: 0049db89 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 22945: 009a9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 22946: 00496b1d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 22947: 009f65ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 22948: 00265ee5 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 22949: 0046c1d1 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 22950: 0065cf31 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 22951: 006237b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 22950: 0065cf55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 22951: 006237d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 22952: 002564b1 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 22953: 009aa8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 22954: 009a49c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 22955: 00644ae9 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 22955: 00644b0d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 22956: 00454031 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 22957: 009a4b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 22958: 006bfbd9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 22958: 006bfbf9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 22959: 009ad550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 22960: 009b044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 22961: 003a2119 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 22962: 0062e439 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 22962: 0062e45d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 22963: 009f70c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 22964: 00451c85 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 22965: 00418f21 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 22966: 004ebe41 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ + 22966: 004ebe71 124 FUNC GLOBAL DEFAULT 12 msa_translate_init │ │ │ │ 22967: 009a49a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 22968: 0046b0f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 22969: 009af164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 22970: 009a37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 22971: 00450101 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 22972: 008ec9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 22973: 0031bd35 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 22974: 009f7ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 22975: 0065ab5d 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 22975: 0065ab81 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 22976: 003e05cd 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 22977: 009a2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 22978: 009f66e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 22979: 009f6724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 22980: 004a1909 26 FUNC GLOBAL DEFAULT 12 helper_mtc0_intctl │ │ │ │ - 22981: 00599af5 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 22981: 00599b25 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 22982: 009a64b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 22983: 00605a69 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 22983: 00605a99 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 22984: 009f745c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 22985: 009a40e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 22986: 006a381d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 22986: 006a383d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 22987: 003a5981 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 22988: 009f6452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 22989: 005d6159 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 22989: 005d6189 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 22990: 009f7918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 22991: 009f6514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 22992: 0057ed51 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 22992: 0057ed81 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 22993: 009adce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 22994: 003691b5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 22995: 008efaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 22996: 009f6792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 22997: 002e7611 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 22998: 006be841 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 22999: 0054a3c5 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 23000: 006637b9 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23001: 00569185 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 22998: 006be861 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 22999: 0054a3f5 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23000: 006637dd 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23001: 005691b5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23002: 009b280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23003: 009f6794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23004: 00858b14 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23005: 009f6982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23006: 0099b0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23007: 009f6fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23008: 009abed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23009: 006b43c1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23010: 006b3c31 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23009: 006b43e1 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23010: 006b3c51 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23011: 0099b558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23012: 0099fef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23013: 0029ee05 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23014: 0043ea31 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23015: 003077a1 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 23016: 009a42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23017: 009f7be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23018: 009f747e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23019: 006b4115 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23020: 0066004d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23019: 006b4135 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23020: 00660071 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23021: 004aa8a5 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbla │ │ │ │ 23022: 009f7524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23023: 0099daa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 23024: 006bbaed 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23025: 00676bf9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23024: 006bbb0d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23025: 00676c1d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23026: 0099e06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23027: 005bad9d 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23027: 005badcd 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ 23028: 004ce4ad 174 FUNC GLOBAL DEFAULT 12 helper_msa_subv_b │ │ │ │ - 23029: 0055fafd 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23029: 0055fb2d 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23030: 009aa58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23031: 0055ac9d 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23031: 0055accd 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23032: 003fb8cd 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23033: 004ce66d 108 FUNC GLOBAL DEFAULT 12 helper_msa_subv_d │ │ │ │ 23034: 003a5ed5 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23035: 003b02e1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23036: 006696f5 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23036: 00669719 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23037: 00498af9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23038: 00497171 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23039: 00426db1 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23040: 0054e17d 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23040: 0054e1ad 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 23041: 004ce55d 178 FUNC GLOBAL DEFAULT 12 helper_msa_subv_h │ │ │ │ - 23042: 00666d2d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 23043: 00644699 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23042: 00666d51 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23043: 006446bd 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23044: 004886ed 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23045: 0099e9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23046: 009a0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23047: 009a12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23048: 0055bc91 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23048: 0055bcc1 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23049: 0048863d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23050: 00497305 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23051: 009ac8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23052: 009f64d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23053: 002c3255 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23054: 0052ea85 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23054: 0052eab5 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ 23055: 008faca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_insv │ │ │ │ - 23056: 0061ed95 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23056: 0061edb9 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23057: 0099ead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23058: 009f6df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23059: 004ce611 90 FUNC GLOBAL DEFAULT 12 helper_msa_subv_w │ │ │ │ 23060: 009a5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23061: 009a9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23062: 00433709 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23063: 00666f65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23063: 00666f89 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23064: 009aa55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23065: 003d3d19 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23066: 0090196c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_d │ │ │ │ 23067: 009b034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23068: 006ba4b5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23068: 006ba4d5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23069: 00343fe1 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23070: 009a8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23071: 00418df9 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23072: 009029ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_chs_ps │ │ │ │ 23073: 009a2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23074: 0099ca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23075: 009a6be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23076: 0067605d 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23076: 00676081 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23077: 003f1271 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23078: 009f781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23079: 009f6492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23080: 002bbb95 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23081: 009aa8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23082: 003f12e9 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23083: 003f8b3d 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23084: 008f8eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftacx │ │ │ │ 23085: 009003c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ceil_2008_w_s │ │ │ │ 23086: 003dde55 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 23087: 004a9dcd 22 FUNC GLOBAL DEFAULT 12 helper_addqh_w │ │ │ │ - 23088: 0068eed5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23088: 0068eef5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23089: 009ad8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23090: 008ee6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23091: 009f83ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23092: 00451171 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23093: 0090808c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_subvi_df │ │ │ │ 23094: 009f690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 23095: 0061b8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23095: 0061b8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 23096: 009a6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 23097: 0068da7d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23097: 0068da9d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23098: 009f680e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23099: 0046b6a5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23100: 009b01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23101: 0054ad21 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23101: 0054ad51 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 23102: 00313989 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23103: 009f6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23104: 006759f9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23104: 00675a1d 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23105: 004449ad 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23106: 009f8076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23107: 009f74f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23108: 009f6f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23109: 00599705 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23109: 00599735 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23110: 009f7172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23111: 009f6f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23112: 009f845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23113: 0049bad1 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23114: 0068d3c1 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23114: 0068d3e1 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23115: 009f8152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23116: 009a6bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 23117: 0066a951 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23117: 0066a975 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23118: 009f61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23119: 00497545 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23120: 0062cc45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23120: 0062cc69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23121: 009a18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 23122: 00298b29 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23123: 004043c1 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23124: 0062d2ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23124: 0062d311 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23125: 0025dc49 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23126: 009f8abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23127: 009b1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23128: 00654ef5 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23129: 00641495 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23130: 006557cd 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23128: 00654f19 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23129: 006414b9 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23130: 006557f1 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23131: 009f7446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23132: 009a43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23133: 006b38dd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23134: 00639945 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23135: 006879cd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23133: 006b38fd 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23134: 00639969 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23135: 006879ed 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23136: 0049c719 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23137: 009a083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 23138: 007de594 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ - 23139: 0065b809 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23140: 0069cd95 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23141: 0061c171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23142: 006aa6b9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23138: 007de5b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23139: 0065b82d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23140: 0069cdb5 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23141: 0061c1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23142: 006aa6d9 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23143: 009f64be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23144: 0099a7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23145: 005ccdb1 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23146: 0066dd95 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23145: 005ccde1 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23146: 0066ddb9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23147: 009a161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23148: 009aa40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23149: 00270105 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23150: 004ba85d 68 FUNC GLOBAL DEFAULT 12 helper_punpckhbh │ │ │ │ 23151: 0040c911 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 23152: 0079d264 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23152: 0079d284 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23153: 009ab13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23154: 00647029 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23154: 0064704d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23155: 009f74f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23156: 006ba609 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23156: 006ba629 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23157: 002565ad 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23158: 009b006c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23159: 009f7b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23160: 009f6e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23161: 009f60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23162: 0057c895 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23163: 00677a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23164: 0060ef29 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23162: 0057c8c5 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23163: 00677a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23164: 0060ef59 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23165: 004820cd 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23166: 009f7cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23167: 009aac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23168: 0061eb3d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23169: 006c3a71 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23168: 0061eb61 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23169: 006c3a91 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23170: 003e8e85 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23171: 009f6a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23172: 003b9b1d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23173: 0053cf09 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23173: 0053cf39 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23174: 009f65fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23175: 0026fd71 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23176: 009a17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23177: 009af3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23178: 009f770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23179: 005625bd 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23179: 005625ed 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23180: 009f8558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23181: 004449b1 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23182: 009f7e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23183: 009a58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23184: 009ac890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23185: 009a3a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23186: 0099d4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23187: 0040e179 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23188: 009f8432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23189: 0099ee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23190: 0080b040 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23190: 0080b060 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23191: 003e6859 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23192: 009f6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23193: 009f8ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23194: 00481de5 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23195: 009a3c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23196: 009f70a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23197: 004afed1 214 FUNC GLOBAL DEFAULT 12 helper_float_rsqrt1_ps │ │ │ │ 23198: 00288a91 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23199: 0099eed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23200: 009048dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_frsqrt_df │ │ │ │ 23201: 009f71e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23202: 006bba69 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23202: 006bba89 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23203: 0099b1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23204: 009b1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ 23205: 00454459 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 23206: 0064bfc1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23207: 0069cc25 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23206: 0064bfe5 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23207: 0069cc45 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23208: 009b1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23209: 009f62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23210: 009a8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23211: 0025f471 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23212: 009f7a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23213: 009f6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23214: 003dddad 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23215: 009a4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23216: 004b68d1 342 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_ule │ │ │ │ 23217: 009a49f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23218: 009f74c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23219: 003dc9bd 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 23220: 0063ecd1 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23220: 0063ecf5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23221: 0099b018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23222: 00474601 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23223: 009f65ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23224: 0067c341 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23224: 0067c365 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23225: 0099f704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23226: 004b5471 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_nge │ │ │ │ 23227: 009ad3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23228: 009f7210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23229: 009f758a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23230: 009f6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23231: 009f7c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ @@ -23244,138 +23244,138 @@ │ │ │ │ 23240: 00902968 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_abs_ps │ │ │ │ 23241: 002f3921 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 23242: 009f79de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23243: 009b0840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23244: 004139e9 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23245: 002c0bd9 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23246: 009f6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23247: 0065fcdd 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23247: 0065fd01 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23248: 009a4e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23249: 009f69ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23250: 004b57cd 172 FUNC GLOBAL DEFAULT 12 helper_cmp_s_ngt │ │ │ │ 23251: 009f85b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23252: 009f84e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23253: 0049e249 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23254: 009a0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23255: 0099bf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23256: 009a5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23257: 009f6bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23258: 006b9969 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23258: 006b9989 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23259: 004a0ac9 46 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf0 │ │ │ │ 23260: 004a0bb5 56 FUNC GLOBAL DEFAULT 12 helper_mtc0_vpeconf1 │ │ │ │ - 23261: 0051415d 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ + 23261: 0051418d 140 FUNC GLOBAL DEFAULT 12 mips_translate_code │ │ │ │ 23262: 009aa81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23263: 009f7546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23264: 0026b3b5 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 23265: 0054a359 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23265: 0054a389 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23266: 009a4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23267: 00676641 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23267: 00676665 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23268: 0099f014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23269: 00902bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip1_ps │ │ │ │ 23270: 0025f3b1 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23271: 0061a6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23271: 0061a6e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23272: 003b9a59 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23273: 006a0a75 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23273: 006a0a95 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23274: 0099da98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23275: 009b1598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23276: 009f6eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23277: 0064126d 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23277: 00641291 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23278: 009f6bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23279: 009abc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23280: 002ff00d 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 23281: 009f6dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23282: 003207f5 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23283: 009f848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23284: 006bc92d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23284: 006bc94d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23285: 0099c9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23286: 009f7960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23287: 009f70b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23288: 003c689d 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23289: 009a5378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23290: 00556575 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23290: 005565a5 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23291: 009f82a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23292: 005a9dcd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23292: 005a9dfd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23293: 00319dc9 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23294: 009f5df0 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23295: 009f6bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ 23296: 004aa8b1 12 FUNC GLOBAL DEFAULT 12 helper_preceu_ph_qbra │ │ │ │ - 23297: 007bd460 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23298: 00638759 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23299: 005a327d 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23300: 00682985 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23297: 007bd480 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23298: 0063877d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23299: 005a32ad 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23300: 006829a9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23301: 009b1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23302: 009b2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23303: 0049c509 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23304: 009a01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23305: 009f6f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23306: 0065c2b9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23306: 0065c2dd 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23307: 009aea3c 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 23308: 0057a099 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23308: 0057a0c9 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 23309: 00901024 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 23310: 00605f25 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23311: 00530d19 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 23312: 0054c885 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23310: 00605f55 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23311: 00530d49 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23312: 0054c8b5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23313: 004537fd 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 23314: 0099bb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23315: 004a1d1d 60 FUNC GLOBAL DEFAULT 12 helper_mtc0_lladdr │ │ │ │ 23316: 004a2545 172 FUNC GLOBAL DEFAULT 12 helper_mttacx │ │ │ │ - 23317: 005a0ead 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23317: 005a0edd 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 23318: 008ffa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 23319: 0062a93d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23320: 0066924d 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23321: 0066f7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23322: 005ce989 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23319: 0062a961 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23320: 00669271 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23321: 0066f801 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23322: 005ce9b9 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23323: 00285725 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23324: 009f7a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23325: 006236dd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23325: 00623701 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23326: 009f743a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23327: 009ac0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23328: 0066d7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23328: 0066d805 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23329: 009f7d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23330: 004745fd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23331: 009f78ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23332: 009b1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23333: 009f60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23334: 009a11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23335: 0099a458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23336: 009aa3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23337: 00683da1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23337: 00683dc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23338: 009f6a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23339: 0058f07d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23339: 0058f0ad 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23340: 009f8492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23341: 0055c3f5 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23341: 0055c425 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23342: 009a2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23343: 00496a45 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 23344: 009f6bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23345: 00418545 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23346: 003f649d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23347: 009f6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23348: 002c8911 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 23349: 0061ab69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23349: 0061ab99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23350: 009a9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 23351: 00454405 82 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 23352: 0069a09d 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23353: 00639e4d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23352: 0069a0bd 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23353: 00639e71 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23354: 009f5f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23355: 006352fd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23355: 00635321 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23356: 009adb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ 23357: 004b5ccd 242 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_eq │ │ │ │ - 23358: 0053debd 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23358: 0053deed 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23359: 009f79ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23360: 0099d570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23361: 0062ed25 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23361: 0062ed49 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23362: 0026550d 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23363: 009f751c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23364: 00495f7d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23365: 0099c058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23366: 0065f945 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23367: 006b9465 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23366: 0065f969 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23367: 006b9485 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23368: 009a6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ 23369: 002ba899 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23370: 00645ddd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23370: 00645e01 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23371: 004d9a51 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_b │ │ │ │ 23372: 009f744c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23373: 0047ddc5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23374: 004d9aa5 44 FUNC GLOBAL DEFAULT 12 helper_msa_insert_d │ │ │ │ 23375: 0043dba1 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23376: 009f68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23377: 009a8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23388,433 +23388,433 @@ │ │ │ │ 23384: 008b2468 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23385: 009f726c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23386: 004b0e61 226 FUNC GLOBAL DEFAULT 12 helper_float_recip2_ps │ │ │ │ 23387: 004266b1 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23388: 009f7044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23389: 009f8170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23390: 0099fdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23391: 00528f35 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23391: 00528f65 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23392: 009f7860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23393: 009ae1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ 23394: 004d9a89 28 FUNC GLOBAL DEFAULT 12 helper_msa_insert_w │ │ │ │ - 23395: 0067f9f9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23395: 0067fa1d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23396: 0048780d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23397: 009f76f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23398: 009a028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23399: 009f766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23400: 004882fd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23401: 002bab8d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23402: 003ab175 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23403: 00568409 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23403: 00568439 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23404: 009aa67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23405: 0099e814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23406: 009f6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23407: 009aa54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23408: 008eca7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23409: 0068e95d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23409: 0068e97d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23410: 009f787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23411: 00287fc9 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23412: 009acb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23413: 009f621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23414: 003730e9 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23415: 009f6cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23416: 0099ef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23417: 008a3144 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23418: 008af58c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23419: 0099d310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23420: 0099e1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23421: 0064b129 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23421: 0064b14d 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23422: 003c921d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ 23423: 0090dd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_b │ │ │ │ - 23424: 0067c711 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23424: 0067c735 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23425: 009a8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ 23426: 0090dbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_d │ │ │ │ - 23427: 00629be5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23428: 0067d6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23429: 00694879 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23427: 00629c09 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23428: 0067d6d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23429: 00694899 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23430: 0090dcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_h │ │ │ │ - 23431: 0063d519 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23431: 0063d53d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23432: 0042c39d 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23433: 009f848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23434: 009f74b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23435: 009f6c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23436: 009a4028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23437: 003f210d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23438: 00902338 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_d │ │ │ │ 23439: 009f68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23440: 004ba7f1 36 FUNC GLOBAL DEFAULT 12 helper_punpckhhw │ │ │ │ 23441: 009f70b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23442: 009f63b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23443: 009f60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23444: 005826b5 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23444: 005826e5 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23445: 0043f239 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23446: 0054dc75 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23446: 0054dca5 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23447: 009a4f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23448: 003e18d5 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23449: 009f708e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23450: 004934f5 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23451: 005abdc9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23451: 005abdf9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23452: 0090dc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_ave_s_w │ │ │ │ 23453: 003ebd55 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23454: 009f72a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23455: 0049c5d1 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23456: 00900d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvt_2008_w_s │ │ │ │ 23457: 0099bb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23458: 009f70f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23459: 009aae4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23460: 0063dbfd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23460: 0063dc21 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23461: 009f7dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23462: 0053cf25 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23462: 0053cf55 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23463: 003e1ca9 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23464: 003f1451 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23465: 0046aa0d 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23466: 00475a11 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23467: 0025a929 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23468: 009f79fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23469: 009ae530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23470: 009b0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23471: 00268c51 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23472: 009afcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23473: 0057e481 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23473: 0057e4b1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23474: 009a8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23475: 009af7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23476: 009f7aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23477: 0069fe7d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23477: 0069fe9d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23478: 0099b038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23479: 003e1ab9 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23480: 009f789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23481: 0029a9d5 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23482: 00496401 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23483: 009f724c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23484: 0048fe25 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23485: 009f722c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23486: 002fef09 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23487: 00487aa1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23488: 00488385 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23489: 0043efa9 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23490: 0046b4f9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23491: 00678d95 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23492: 00597d01 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23491: 00678db9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23492: 00597d31 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23493: 009f75d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23494: 009f636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23495: 009abe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23496: 009e63f8 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23497: 003f363d 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23498: 00265179 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23499: 009f7f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23500: 008b2224 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 23501: 008f0d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cache │ │ │ │ - 23502: 00693819 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23502: 00693839 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23503: 003fbfad 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23504: 0099e07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23505: 005555a1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23506: 0065f2bd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23505: 005555d1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23506: 0065f2e1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23507: 0041b5fd 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23508: 009ab744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23509: 004c4305 660 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_b │ │ │ │ 23510: 003c47b1 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23511: 0053cb01 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23511: 0053cb31 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23512: 004c4765 162 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_d │ │ │ │ 23513: 0047afc5 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23514: 009f63ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23515: 0026a991 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23516: 0025fb55 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23517: 0061851d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23517: 0061854d 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23518: 009f7ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23519: 009a38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23520: 004c4599 316 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_h │ │ │ │ 23521: 009f701e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23522: 009a225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23523: 0063106d 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23523: 00631091 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23524: 0099f6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23525: 009f6b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 23526: 008f7808 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ule │ │ │ │ 23527: 008e9248 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23528: 0066795d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23528: 00667981 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23529: 009f7296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23530: 0040ae0d 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23531: 0099b178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23532: 008ee75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23533: 009f6642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23534: 009f8304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23535: 0046cd01 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23536: 004c46d5 144 FUNC GLOBAL DEFAULT 12 helper_msa_aver_u_w │ │ │ │ 23537: 008f7700 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_s_ult │ │ │ │ 23538: 00393c01 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23539: 0025f531 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23540: 009ad7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23541: 00468605 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23542: 0062a249 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23542: 0062a26d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23543: 009f6c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23544: 00462e21 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23545: 0022bc15 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23546: 009b17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23547: 009a5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23548: 009f7ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23549: 009a4c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23550: 006a979d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23550: 006a97bd 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23551: 009f65da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23552: 004081b9 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23553: 0025996d 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23554: 0055a6d5 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23554: 0055a705 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23555: 0099af48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23556: 0062722d 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23556: 00627251 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23557: 0049ab39 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23558: 002fc895 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23559: 009f6f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23560: 005ba8c5 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23560: 005ba8f5 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23561: 009f5f6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23562: 00675201 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23562: 00675225 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23563: 0099b0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23564: 003de591 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23565: 006744e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23565: 00674505 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23566: 00248d91 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 23567: 006984fd 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23568: 0069866d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23569: 00553c4d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23567: 0069851d 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23568: 0069868d 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23569: 00553c7d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23570: 009a3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23571: 0047af75 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23572: 0053c7d5 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23572: 0053c805 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23573: 009b017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 23574: 009aeb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 23575: 005893fd 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23576: 00699849 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23577: 006b5aa1 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23575: 0058942d 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23576: 00699869 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23577: 006b5ac1 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23578: 009f70e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23579: 009f64cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23580: 006483e1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23580: 00648405 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23581: 009f80c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23582: 008b1ab4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23583: 009f5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23584: 00617b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23585: 006958f5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23584: 00617b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23585: 00695915 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23586: 009f7c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23587: 009f682c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23588: 009a306c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23589: 0099ee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23590: 0099cecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23591: 009f7124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23592: 009f6bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23593: 0046cbdd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23594: 006a1a75 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23594: 006a1a95 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23595: 009f83d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23596: 009f6d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 23597: 009f7604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23598: 008e63bc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23599: 00679a01 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23599: 00679a25 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23600: 009f65fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23601: 0099bd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23602: 009a27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23603: 009a117c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23604: 0099b6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23605: 009a7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23606: 0025f3d1 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23607: 00372b65 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23608: 006711d1 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23608: 006711f5 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23609: 0099dfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23610: 009a87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23611: 009f6a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23612: 009ad5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23613: 008b225c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23614: 009f7564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23615: 009f6cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23616: 00630291 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23616: 006302b5 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ 23617: 00902e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_cvtpw_ps │ │ │ │ - 23618: 0066e79d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23618: 0066e7c1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23619: 009f7232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23620: 009a298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23621: 009a4c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23622: 00487d21 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23623: 0062b251 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23624: 0068e75d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23623: 0062b275 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23624: 0068e77d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23625: 0048840d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23626: 009f6bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23627: 002966e9 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23628: 009f63f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23629: 0031a759 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23630: 009f7ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23631: 009f6d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23632: 003de789 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23633: 00657929 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23634: 0067f1f1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23633: 0065794d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23634: 0067f215 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23635: 003dfca5 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23636: 0059b061 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23637: 007dea0c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23636: 0059b091 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23637: 007dea2c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23638: 0037d555 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23639: 009b0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23640: 005883c5 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23640: 005883f5 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23641: 003a600d 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23642: 009f7990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23643: 0054a86d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23643: 0054a89d 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23644: 004185b1 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23645: 009f633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23646: 006616c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23646: 006616e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23647: 004a090d 148 FUNC GLOBAL DEFAULT 12 helper_mttc0_vpecontrol │ │ │ │ 23648: 003fc985 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23649: 006b1c2d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23649: 006b1c4d 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23650: 009a80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23651: 00584d0d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23651: 00584d3d 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23652: 009f738c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23653: 003de13d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23654: 0099f8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23655: 004b76b1 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_le │ │ │ │ 23656: 009f7c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23657: 0061ad85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23657: 0061adb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23658: 009b019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23659: 009f8aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23660: 009aa43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23661: 009b07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23662: 0067de39 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23662: 0067de5d 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23663: 0099e834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23664: 0099a8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ 23665: 004a394d 360 FUNC GLOBAL DEFAULT 12 helper_ginvt │ │ │ │ - 23666: 0054b6ad 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 23667: 0063f011 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23666: 0054b6dd 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23667: 0063f035 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23668: 0099d09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23669: 009a7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23670: 0099b3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23671: 009f6a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23672: 009a4f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23673: 005df2e1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23673: 005df311 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23674: 009f756e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23675: 00638b25 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23676: 0061c009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23675: 00638b49 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23676: 0061c039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23677: 003cc1d5 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23678: 0046cea1 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23679: 009f6678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23680: 009b1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23681: 009a5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23682: 008a7b94 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23683: 00664d75 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23683: 00664d99 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23684: 009f8536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23685: 004b7255 226 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_lt │ │ │ │ 23686: 009a0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23687: 00859f44 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23688: 009aa98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23689: 009a227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23690: 009a1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23691: 002bf7d1 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23692: 00587d79 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23692: 00587da9 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23693: 00473f59 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23694: 009afd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23695: 0046bca1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23696: 005a988d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23696: 005a98bd 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23697: 009a4e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23698: 00462e89 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23699: 00297255 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23700: 0099fa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 23701: 0041f551 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23702: 002bb199 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23703: 009a69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23704: 009b199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23705: 008f32f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchhi │ │ │ │ - 23706: 006b481d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 23707: 005146d1 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ - 23708: 00638501 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23706: 006b483d 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23707: 00514701 1048 FUNC GLOBAL DEFAULT 12 decode_ext_vr54xx │ │ │ │ + 23708: 00638525 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23709: 009adf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23710: 009f6578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23711: 009f83ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23712: 00553559 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23713: 00638fa5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23712: 00553589 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23713: 00638fc9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23714: 00260609 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23715: 009f71c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23716: 00406151 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23717: 006693d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 23718: 005b1c81 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 23717: 006693f5 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23718: 005b1cb1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 23719: 0041b589 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23720: 006a4379 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23720: 006a4399 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23721: 0099ac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23722: 0089efa8 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23723: 009a262c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23724: 00418449 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23725: 00567859 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23725: 00567889 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23726: 009f8106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23727: 009f709c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23728: 009f7fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23729: 00497a49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 23730: 009f644a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 23731: 009acc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 23732: 0099b358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 23733: 0064b769 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 23733: 0064b78d 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 23734: 009f83aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 23735: 009acbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 23736: 0099cb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 23737: 009a78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 23738: 006379e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 23739: 00697399 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 23738: 00637a05 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 23739: 006973b9 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 23740: 009a0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ - 23741: 004fcbd9 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ + 23741: 004fcc09 8 FUNC GLOBAL DEFAULT 12 gen_reserved_instruction │ │ │ │ 23742: 009f646e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 23743: 009abd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 23744: 009f5f0f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 23745: 00296bc1 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 23746: 009f68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 23747: 0099c448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 23748: 004184d9 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 23749: 0049e261 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 23750: 009a4918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 23751: 005a1e69 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 23752: 0054b3d9 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 23751: 005a1e99 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 23752: 0054b409 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 23753: 009f6a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 23754: 009b16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 23755: 0061214d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 23755: 0061217d 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 23756: 009a084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 23757: 009f65b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 23758: 0059fee9 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 23758: 0059ff19 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 23759: 009aba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 23760: 0069125d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 23760: 0069127d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 23761: 009aa4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 23762: 009b1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 23763: 00296a6d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 23764: 009b1e50 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 23765: 009d4990 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 23766: 0066c53d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 23767: 00564fb9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 23766: 0066c561 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 23767: 00564fe9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 23768: 009f697c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 23769: 005aa285 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 23769: 005aa2b5 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 23770: 009afc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 23771: 009f764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 23772: 009f6f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 23773: 009f62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 23774: 0061a94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 23774: 0061a97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 23775: 009f6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 23776: 009b14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 23777: 0022c429 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 23778: 006bd5c9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 23778: 006bd5e9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 23779: 009b015c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 23780: 009f7390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 23781: 006405d9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 23781: 006405fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 23782: 009aadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 23783: 004d9e45 76 FUNC GLOBAL DEFAULT 12 helper_msa_fclt_df │ │ │ │ 23784: 00416a0d 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 23785: 00427049 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 23786: 009f707a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 23787: 008fc1c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_d_ole │ │ │ │ 23788: 009f624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 23789: 0026abf1 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 23790: 009f7f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 23791: 0064a795 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 23791: 0064a7b9 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 23792: 0099fff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 23793: 009f7c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 23794: 009f7d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 23795: 006ab985 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 23795: 006ab9a5 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 23796: 009f7fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 23797: 009a8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 23798: 009adf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 23799: 006ba77d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 23800: 0066a161 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 23799: 006ba79d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 23800: 0066a185 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 23801: 009aa91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 23802: 009a2cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 23803: 0063fd79 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 23803: 0063fd9d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 23804: 009ae290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 23805: 0048cecd 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 23806: 003691d9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 23807: 0056492d 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 23807: 0056495d 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 23808: 0099ce1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 23809: 006a3d15 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 23809: 006a3d35 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 23810: 009ac510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 23811: 009f67f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 23812: 009af5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 23813: 009a2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 23814: 008f5474 132 OBJECT GLOBAL DEFAULT 24 helper_info_precr_sra_r_ph_w │ │ │ │ 23815: 008fab98 132 OBJECT GLOBAL DEFAULT 24 helper_info_deret │ │ │ │ 23816: 0026b651 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -23828,165 +23828,165 @@ │ │ │ │ 23824: 009aa68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 23825: 003c8f95 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 23826: 009a141c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 23827: 008f9d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mttc0_tcstatus │ │ │ │ 23828: 0048c745 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 23829: 009ac410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 23830: 009f78c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 23831: 0058bfd5 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 23831: 0058c005 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 23832: 009f7fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 23833: 00567d89 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 23833: 00567db9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 23834: 0029f17d 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 23835: 004ac645 52 FUNC GLOBAL DEFAULT 12 exception_resume_pc │ │ │ │ 23836: 009f83fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 23837: 006a21a5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 23837: 006a21c5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 23838: 003f741d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ - 23839: 00509de1 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ + 23839: 00509e11 148 FUNC GLOBAL DEFAULT 12 gen_base_index_addr │ │ │ │ 23840: 009f7362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 23841: 009b21f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 23842: 00663069 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 23842: 0066308d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 23843: 009f669a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 23844: 009f7d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 23845: 0029a109 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 23846: 009f67ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 23847: 00630589 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 23847: 006305ad 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 23848: 00273e59 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 23849: 009b0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 23850: 009af664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 23851: 006178dd 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 23851: 0061790d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 23852: 009f64b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 23853: 0033c365 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 23854: 009a7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 23855: 003dd759 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 23856: 009f7036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 23857: 0066d095 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 23857: 0066d0b9 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 23858: 009f8b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 23859: 009f7fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 23860: 006adfb9 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 23860: 006adfd9 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 23861: 00299d4d 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 23862: 0033c1b1 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 23863: 009f6c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 23864: 008af67c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ 23865: 004d234d 360 FUNC GLOBAL DEFAULT 12 helper_msa_mini_u_df │ │ │ │ 23866: 004ac679 92 FUNC GLOBAL DEFAULT 12 mips_cpu_synchronize_from_tb │ │ │ │ - 23867: 0066470d 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 23867: 00664731 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 23868: 009f6cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 23869: 003aa359 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 23870: 00651995 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 23870: 006519b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 23871: 009a9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 23872: 009a80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 23873: 00346099 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 23874: 00257431 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 23875: 0058f281 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 23875: 0058f2b1 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 23876: 00451b6d 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 23877: 00319c35 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 23878: 009a5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 23879: 003f90d5 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 23880: 006521fd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 23880: 00652221 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 23881: 0099ea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 23882: 008afcd0 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 23883: 0068e7c1 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 23883: 0068e7e1 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 23884: 0048090d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 23885: 009f7092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 23886: 0049ce31 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 23887: 006937e1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 23887: 00693801 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 23888: 009f6714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 23889: 0049c481 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 23890: 0065ae41 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 23891: 0079cb10 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 23890: 0065ae65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 23891: 0079cb30 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 23892: 009f6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 23893: 0037cec9 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 23894: 009f8b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 23895: 0053df4d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 23895: 0053df7d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 23896: 00401a01 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 23897: 0025fe91 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 23898: 009f615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 23899: 0090dde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_d │ │ │ │ 23900: 009a49e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 23901: 009f7e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 23902: 0025d789 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 23903: 00662009 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 23903: 0066202d 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 23904: 0090dee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_h │ │ │ │ 23905: 008f326c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_watchlo │ │ │ │ 23906: 009f8a93 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 23907: 009a3eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 23908: 009f823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 23909: 008fb2d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmpabs_ps_ngle │ │ │ │ 23910: 00426165 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 23911: 0040f889 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 23912: 00496041 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 23913: 0060049d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 23914: 0068fa81 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 23913: 006004cd 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 23914: 0068faa1 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 23915: 009a6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 23916: 009f6f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 23917: 0026549d 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 23918: 009a26fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 23919: 0099e27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 23920: 008b025c 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 23921: 009a8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 23922: 004847c5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 23923: 009f7512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 23924: 009abfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 23925: 0099d450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 23926: 009f8564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 23927: 003774ed 88 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 23928: 003cfd75 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 23929: 0063b5f1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 23930: 0067e1fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 23929: 0063b615 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 23930: 0067e221 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ 23931: 0090de64 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_hadd_u_w │ │ │ │ - 23932: 0069e28d 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 23933: 005623f9 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 23932: 0069e2ad 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 23933: 00562429 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 23934: 00905c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_fdiv_df │ │ │ │ 23935: 009a115c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 23936: 0099df8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 23937: 005d5141 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 23937: 005d5171 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 23938: 009f654e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 23939: 0043153d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 23940: 0063ebc1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 23941: 0054a731 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 23940: 0063ebe5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 23941: 0054a761 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 23942: 004957a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 23943: 009f84f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 23944: 009f6bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 23945: 00564139 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 23946: 005ac0d9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 23945: 00564169 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 23946: 005ac109 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 23947: 0028e905 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 23948: 0090784c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_bnegi_df │ │ │ │ 23949: 0025a9d9 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 23950: 008af654 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 23951: 00914b54 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 23952: 009f63c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 23953: 002597e1 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 23954: 009f82bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 23955: 0058b105 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 23955: 0058b135 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 23956: 002b3f61 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 23957: 009f7e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 23958: 009f8006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 23959: 009f7184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 23960: 006189ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 23961: 00692c71 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 23960: 00618a1d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 23961: 00692c91 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 23962: 009f6802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 23963: 0063c955 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 23963: 0063c979 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 23964: 00297e19 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 23965: 0054f5b5 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 23966: 00567d7d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 23965: 0054f5e5 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 23966: 00567dad 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 23967: 0027a079 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 23968: 009f5f33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 23969: 0049bfb1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 23970: 009ad420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 23971: 00692e69 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 23971: 00692e89 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 23972: 003e1075 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 23973: 00649495 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 23973: 006494b9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 23974: 009f5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 23975: 008eaa00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 23976: 009f7090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 23977: 009a0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 23978: 00652b31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 23979: 006be5cd 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 23978: 00652b55 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 23979: 006be5ed 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 23980: 009abb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 23981: 005858e5 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 23981: 00585915 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 23982: 009f759a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 23983: 003cc161 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 23984: 00257249 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 23985: 009f7d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 23986: 009f68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 23987: 009f8534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 23988: 009f67e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ @@ -24005,204 +24005,204 @@ │ │ │ │ 24001: 009b1868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24002: 009b016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24003: 008e1338 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 24004: 004b6a29 256 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_sf │ │ │ │ 24005: 0025a509 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 24006: 009f67be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 24007: 009f6608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 24008: 006ba3f5 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 24008: 006ba415 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 24009: 009f635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 24010: 009b0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24011: 009ac610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24012: 009b20e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24013: 0028a26d 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24014: 00484849 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24015: 009f6442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24016: 009b2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24017: 0065ccd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24018: 00562b99 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24017: 0065ccfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24018: 00562bc9 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24019: 00858878 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24020: 009a41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24021: 009f5f40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24022: 00484b51 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24023: 009f62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24024: 009ad4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24025: 009a6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 24026: 009f7bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24027: 009ab2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24028: 009a5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 24029: 009f6386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24030: 0099bbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24031: 003cbced 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24032: 009a215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24033: 00647119 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24033: 0064713d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24034: 009f5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24035: 004306bd 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24036: 0099e0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24037: 0043fa81 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24038: 009f6fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24039: 0054640d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24039: 0054643d 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24040: 003f800d 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24041: 00584bad 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 24042: 00652df5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24043: 0062f011 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24041: 00584bdd 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24042: 00652e19 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24043: 0062f035 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24044: 009a6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 24045: 0099bd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 24046: 0061c47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24046: 0061c4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24047: 009f7108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24048: 0066bc35 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24049: 0066dfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24048: 0066bc59 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24049: 0066dfd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24050: 009ac870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24051: 006b6cad 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24051: 006b6ccd 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24052: 00405bb9 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24053: 0099e22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24054: 004819c1 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24055: 009f807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24056: 00433301 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24057: 00263301 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24058: 0068e4e1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24058: 0068e501 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24059: 009f7b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24060: 003c9e09 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24061: 009a2d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24062: 003d45d5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24063: 0066f675 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24063: 0066f699 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24064: 009f6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24065: 007de534 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24065: 007de554 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24066: 009f7bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24067: 009a4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24068: 008ea97c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24069: 009ae200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24070: 009b0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24071: 009f84fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24072: 009a10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24073: 0090f8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_b │ │ │ │ 24074: 009f77ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24075: 008a76b4 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24076: 0099c35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24077: 0090f724 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_d │ │ │ │ 24078: 009a8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24079: 0061d6d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24079: 0061d6f5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24080: 0034fbf1 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24081: 009f8b75 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24082: 0090f82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_h │ │ │ │ 24083: 00450f65 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24084: 005d8c75 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24084: 005d8ca5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24085: 009f5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24086: 0065f841 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24087: 00549ab9 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24086: 0065f865 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24087: 00549ae9 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24088: 009ad9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24089: 009f7bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24090: 0079c75c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24090: 0079c77c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24091: 009a16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24092: 009f69c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24093: 009f83b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 24094: 009f7356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 24095: 005b5bf1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24095: 005b5c21 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24096: 009f788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24097: 0063fa51 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24097: 0063fa75 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24098: 009f7d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24099: 0099e3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24100: 009f675a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24101: 009f78d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24102: 0090f7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_pcnt_w │ │ │ │ 24103: 009b07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24104: 008af604 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24105: 009af694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24106: 0099e804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 24107: 0054de01 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 24108: 006a0935 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24107: 0054de31 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24108: 006a0955 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24109: 003f6f61 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24110: 00417b41 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24111: 009b2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24112: 009a3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ 24113: 004b5ad9 244 FUNC GLOBAL DEFAULT 12 helper_cmp_ps_un │ │ │ │ - 24114: 006545c9 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24114: 006545ed 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24115: 004abb19 60 FUNC GLOBAL DEFAULT 12 helper_mulq_rs_w │ │ │ │ 24116: 00403819 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24117: 009aa46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24118: 009f76e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24119: 009ae390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24120: 009f67b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24121: 00412e39 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24122: 0024a429 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24123: 0064dac9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24124: 00598b31 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24123: 0064daed 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24124: 00598b61 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24125: 009f79f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24126: 003fc75d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ 24127: 004b0215 192 FUNC GLOBAL DEFAULT 12 helper_float_class_d │ │ │ │ 24128: 008f2cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfc0_tcstatus │ │ │ │ - 24129: 0061709d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24129: 006170cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24130: 008e6e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24131: 004ba7c5 8 FUNC GLOBAL DEFAULT 12 helper_punpckhwd │ │ │ │ 24132: 009f855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24133: 009f816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24134: 00469f0d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24135: 00537a39 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24135: 00537a69 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24136: 009acad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24137: 009f7612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24138: 008ecb00 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24139: 0065cd51 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24139: 0065cd75 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24140: 008f62e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf0 │ │ │ │ 24141: 009f68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24142: 009f7a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24143: 0048ff95 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ 24144: 008f6368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf1 │ │ │ │ - 24145: 0069962d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24145: 0069964d 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 24146: 004ab235 52 FUNC GLOBAL DEFAULT 12 helper_dpa_w_ph │ │ │ │ 24147: 008f63ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf2 │ │ │ │ 24148: 008f6470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf3 │ │ │ │ 24149: 008f64f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_srsconf4 │ │ │ │ - 24150: 00669b51 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24150: 00669b75 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24151: 003d4f35 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24152: 009f6d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24153: 00687d71 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24153: 00687d91 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24154: 004b03a5 174 FUNC GLOBAL DEFAULT 12 helper_float_class_s │ │ │ │ 24155: 0033c7a5 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 24156: 006804ed 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24157: 005520dd 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24156: 00680511 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24157: 0055210d 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24158: 00299019 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24159: 0049c715 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24160: 00656201 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24161: 005a9325 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24160: 00656225 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24161: 005a9355 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24162: 0025a0e9 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24163: 009f63ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24164: 004848d1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24165: 0099ef34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24166: 009a105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24167: 009b1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24168: 0099d8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24169: 009f7b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24170: 006950ed 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24170: 0069510d 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24171: 009f686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24172: 0046b069 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24173: 009f83a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24174: 0054de19 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24174: 0054de49 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 24175: 008fd5e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubb │ │ │ │ - 24176: 00628171 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24176: 00628195 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24177: 009f7586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24178: 0047e0e5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24179: 0026b639 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24180: 0037d131 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24181: 0033cab9 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ 24182: 008fd3d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubh │ │ │ │ - 24183: 006b2cc5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24183: 006b2ce5 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24184: 009f68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24185: 009f75a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24186: 00492b71 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24187: 009a57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24188: 00675935 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24188: 00675959 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24189: 009b2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24190: 006440fd 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24190: 00644121 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24191: 004316ad 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24192: 00906850 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_splati_df │ │ │ │ 24193: 00249b55 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24194: 00496655 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24195: 0037e531 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24196: 009abb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24197: 005aaff1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24197: 005ab021 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24198: 009f6fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24199: 008fd454 132 OBJECT GLOBAL DEFAULT 24 helper_info_psubw │ │ │ │ 24200: 009a1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24201: 00377f91 122 FUNC GLOBAL DEFAULT 12 mips_gictimer_store_vp_compare │ │ │ │ 24202: 009a5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24203: 009f7820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24204: 0031a719 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ @@ -24210,67 +24210,67 @@ │ │ │ │ 24206: 008ea8f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 24207: 009f83f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24208: 009b031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24209: 009f7470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24210: 009f824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24211: 00380e1d 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24212: 00496d91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24213: 00585945 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24213: 00585975 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24214: 009b2368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24215: 00647f9d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24215: 00647fc1 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24216: 0047fefd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24217: 009f80e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24218: 009a7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24219: 009a8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24220: 009f67e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24221: 009a4ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24222: 009f63e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24223: 003dd0f5 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24224: 006afd45 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24224: 006afd65 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24225: 009f8118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24226: 004b5a2d 170 FUNC GLOBAL DEFAULT 12 helper_cmpabs_ps_f │ │ │ │ 24227: 009f699c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24228: 0054ddb5 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24229: 006af201 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 24230: 0056edf9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24228: 0054dde5 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24229: 006af221 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24230: 0056ee29 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24231: 003f5ef5 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24232: 009a90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24233: 009ad6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ - 24234: 00699dd9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24234: 00699df9 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24235: 004b38fd 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_nge │ │ │ │ 24236: 009f6fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24237: 009a7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24238: 009ac5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24239: 009f78e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24240: 009f783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24241: 008fc878 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ueq │ │ │ │ 24242: 00485bd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24243: 006186e1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24244: 005a1c29 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24243: 00618711 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24244: 005a1c59 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24245: 004b35e9 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngl │ │ │ │ 24246: 009a8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24247: 005a31dd 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24247: 005a320d 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24248: 00409ca9 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 24249: 009a97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24250: 009f7d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24251: 00903b74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulhi │ │ │ │ 24252: 0048ae69 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24253: 0043c289 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24254: 004b3c11 188 FUNC GLOBAL DEFAULT 12 helper_cmp_d_ngt │ │ │ │ 24255: 008b2168 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24256: 00486479 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24257: 003f26fd 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24258: 006053d5 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24258: 00605405 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24259: 004937e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 24260: 009aeac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 24261: 006bbbf5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24262: 0066b571 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 24263: 0069210d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24264: 0061b5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24265: 00659c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24261: 006bbc15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24262: 0066b595 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24263: 0069212d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24264: 0061b5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24265: 00659c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24266: 009f714a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24267: 009a7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24268: 009aa5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24269: 009a4458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24270: 004ae545 224 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_d │ │ │ │ 24271: 009a8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 24272: 00304121 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ @@ -24281,328 +24281,328 @@ │ │ │ │ 24277: 009f6976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 24278: 0028f9d1 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 24279: 0046e481 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24280: 00323d2d 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24281: 003ea305 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24282: 009f62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24283: 009f78a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24284: 00541b71 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24284: 00541ba1 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24285: 008e86f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24286: 009a1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24287: 004064d9 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24288: 0069ef61 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 24289: 006783a5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24288: 0069ef81 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24289: 006783c9 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24290: 004ae625 220 FUNC GLOBAL DEFAULT 12 helper_float_floor_w_s │ │ │ │ 24291: 0025c229 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24292: 00651959 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24292: 0065197d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ 24293: 00903c7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_msac │ │ │ │ - 24294: 0063e5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24294: 0063e5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24295: 009a2c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24296: 0099d7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24297: 009f6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24298: 009f692c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24299: 0066fd29 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24299: 0066fd4d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24300: 003cd2d1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24301: 008e7eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24302: 009b17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24303: 009afed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24304: 0046b5cd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24305: 006180c1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24305: 006180f1 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24306: 0099de0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24307: 00412be1 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24308: 008f5fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl0 │ │ │ │ 24309: 0099cba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ 24310: 008f6050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl1 │ │ │ │ - 24311: 00555b11 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24311: 00555b41 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24312: 009ae5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ 24313: 008f60d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_segctl2 │ │ │ │ - 24314: 006ab2c9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 24315: 00642509 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24314: 006ab2e9 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24315: 0064252d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24316: 0033d585 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24317: 009f586c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24318: 009f7438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 24319: 009b2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24320: 0099c224 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24321: 00654135 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24321: 00654159 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24322: 009f74c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24323: 0041277d 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24324: 00381e39 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24325: 009af2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24326: 009f630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24327: 009b2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24328: 008e09a0 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24329: 0066cd49 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24329: 0066cd6d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24330: 004515dd 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24331: 009adca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24332: 008e09d0 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24333: 009af5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24334: 006a9145 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24335: 005def89 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24334: 006a9165 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24335: 005defb9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24336: 008e0a20 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24337: 008e0ac0 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24338: 0099bef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 24339: 00901b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_d │ │ │ │ 24340: 009f7ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ - 24341: 006c1f71 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24341: 006c1f91 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24342: 0047da65 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24343: 00264ef9 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24344: 004991d1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24345: 0055452d 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24345: 0055455d 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 24346: 009f782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 24347: 004ec1d1 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 24347: 004ec201 132 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 24348: 00372ce5 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24349: 009ac0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24350: 009f720c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24351: 009f6662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24352: 009f7d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24353: 009a3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24354: 006528a5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24355: 0057d1d5 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24354: 006528c9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24355: 0057d205 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24356: 009a97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24357: 002f8c3d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24358: 009f84da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24359: 0047da35 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24360: 00655f21 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24360: 00655f45 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24361: 009005d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_recip_s │ │ │ │ 24362: 0029a061 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24363: 009f6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24364: 00564f61 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24364: 00564f91 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24365: 0049d745 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24366: 0047f5f1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24367: 0099e994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24368: 00555091 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24369: 006bc27d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24368: 005550c1 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24369: 006bc29d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24370: 0099f684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24371: 00584e85 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ - 24372: 00638051 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24371: 00584eb5 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24372: 00638075 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24373: 00351959 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24374: 00662335 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24375: 0063e7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24374: 00662359 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24375: 0063e819 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24376: 009af114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24377: 0047f359 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24378: 009f63d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24379: 009aa03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24380: 00668129 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24380: 0066814d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24381: 009f6f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24382: 009a2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24383: 0048068d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24384: 009f7a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24385: 009f797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 24386: 0047f9e1 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24387: 005a6fad 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24387: 005a6fdd 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 24388: 0047fa21 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 24389: 0047fa65 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24390: 009f5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24391: 009a9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24392: 009f6a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24393: 008b2180 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 24394: 00494631 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24395: 009f7982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24396: 0047faad 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24397: 009f628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24398: 009f85b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24399: 0053ba95 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24399: 0053bac5 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24400: 009a5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24401: 0057d749 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24401: 0057d779 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24402: 009ab04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24403: 006358ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24403: 00635911 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24404: 009a48f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24405: 0091232c 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24406: 009a3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 24407: 009f7134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24408: 009f81ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24409: 009a1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24410: 0066b3d1 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24410: 0066b3f5 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24411: 009f701c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24412: 009a4a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24413: 00629775 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24414: 0066cc89 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24413: 00629799 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24414: 0066ccad 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24415: 004d1339 66 FUNC GLOBAL DEFAULT 12 helper_msa_bmnzi_b │ │ │ │ 24416: 009f8590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24417: 009ae540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24418: 0099d410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24419: 0099f764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24420: 009f6c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 24421: 004139c1 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 24422: 004cc0dd 1454 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_b │ │ │ │ 24423: 0044f839 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24424: 004ccb2d 230 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_d │ │ │ │ 24425: 009f5f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24426: 00494ab1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24427: 0063b331 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24427: 0063b355 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24428: 009a78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24429: 009f703a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24430: 0055370d 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24430: 0055373d 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24431: 0099e37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24432: 009f763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24433: 004cc68d 798 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_h │ │ │ │ 24434: 004a11ad 10 FUNC GLOBAL DEFAULT 12 helper_mtc0_tcschedule │ │ │ │ 24435: 0040e10d 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24436: 0099d7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24437: 0058bbcd 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24438: 00533151 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24437: 0058bbfd 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24438: 00533181 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24439: 009f6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24440: 00406135 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24441: 00499029 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24442: 009038e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_macchiu │ │ │ │ 24443: 009f6f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24444: 009f6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24445: 009f7642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24446: 0066e505 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24446: 0066e529 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24447: 0048fd91 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24448: 009a7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24449: 003f4bb9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24450: 0090fd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtc0_xcontext │ │ │ │ 24451: 009f7884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24452: 00576301 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24452: 00576331 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24453: 00907f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_msa_mini_s_df │ │ │ │ 24454: 004cc9ad 382 FUNC GLOBAL DEFAULT 12 helper_msa_subs_s_w │ │ │ │ - 24455: 005dba85 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24455: 005dbab5 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24456: 0085b5fc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24457: 009a0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24458: 009f711c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24459: 0061253d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24459: 0061256d 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24460: 004923c5 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24461: 009afe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24462: 009f70ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24463: 0061bb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24463: 0061bb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24464: 0034a6e9 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24465: 0067ea51 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24465: 0067ea75 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24466: 009f6980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24467: 009ae790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24468: 006aa581 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24468: 006aa5a1 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24469: 008e91c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24470: 006060d1 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24470: 00606101 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24471: 00463569 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24472: 003a203d 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24473: 00268f85 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24474: 0053bf1d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24474: 0053bf4d 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24475: 009f683e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24476: 0099b634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24477: 009f7784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 24478: 00475191 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 24479: 0041f03d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 24480: 003eb1a9 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24481: 009b0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24482: 00651a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24483: 0066164d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24484: 00614a3d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24485: 005dbe3d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24486: 006be931 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24482: 00651aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24483: 00661671 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24484: 00614a6d 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24485: 005dbe6d 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24486: 006be951 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24487: 008e8f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24488: 0066d365 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24488: 0066d389 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24489: 00238d29 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24490: 009f6a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24491: 009a5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24492: 009a84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24493: 009f7ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24494: 006a4d39 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24494: 006a4d59 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24495: 009adcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24496: 0055a6c9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24496: 0055a6f9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24497: 009f5f0d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24498: 00310c7d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24499: 009f607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24500: 0025a5b9 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24501: 0099d888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24502: 009a8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24503: 009f785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24504: 009f6ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24505: 008fb984 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_ole │ │ │ │ 24506: 009a8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24507: 0048c0f9 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24508: 009f8ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24509: 009f7192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 24510: 0068126d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24510: 00681291 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24511: 0099bab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24512: 009a4c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24513: 009a5208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24514: 00612d59 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24514: 00612d89 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24515: 009b1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24516: 006a66b1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24516: 006a66d1 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24517: 009f656a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24518: 00612ccd 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24518: 00612cfd 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24519: 009f5f4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24520: 00597b9d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24520: 00597bcd 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24521: 009a4908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24522: 009abb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ 24523: 008fb87c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_ps_olt │ │ │ │ - 24524: 0061e5d9 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 24525: 006c0151 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24524: 0061e5fd 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24525: 006c0171 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24526: 009f6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24527: 009a2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24528: 009a5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24529: 004c10ad 1496 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_b │ │ │ │ 24530: 009a2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24531: 009aa3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24532: 00494585 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24533: 004c1b0d 300 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_d │ │ │ │ 24534: 009f7bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24535: 009a5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24536: 0040c0cd 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24537: 009f7496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ 24538: 004c1685 816 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_h │ │ │ │ - 24539: 005c7305 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24539: 005c7335 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24540: 003b99f9 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24541: 009f8b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24542: 009f650e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24543: 009a3f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24544: 009a169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24545: 00555a11 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24545: 00555a41 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24546: 009f7cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24547: 009a5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24548: 0099d9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24549: 002bce1d 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 24550: 005b7a79 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24550: 005b7aa9 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24551: 0047e01d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24552: 009aca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24553: 0099df6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24554: 009b1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24555: 008fca88 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ule │ │ │ │ 24556: 009b0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24557: 0025a459 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24558: 002950b1 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24559: 0099f2e4 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24560: 009f721a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24561: 00298e49 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24562: 00651c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24562: 00651c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 24563: 004c19b5 344 FUNC GLOBAL DEFAULT 12 helper_msa_adds_a_w │ │ │ │ - 24564: 00509c65 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ - 24565: 005c8349 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24564: 00509c95 4 FUNC GLOBAL DEFAULT 12 gen_move_high32 │ │ │ │ + 24565: 005c8379 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24566: 0031a5c9 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24567: 00655bf9 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24568: 0064d299 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24569: 0061a4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24567: 00655c1d 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24568: 0064d2bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24569: 0061a509 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24570: 0040cbd1 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24571: 00612b51 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24571: 00612b81 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24572: 008f86fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mftc0_tcrestart │ │ │ │ 24573: 0099e09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24574: 003ea74d 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24575: 009af894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24576: 009f61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24577: 006a85f9 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24578: 005a9969 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24577: 006a8619 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24578: 005a9999 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24579: 009a8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24580: 003077f1 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24581: 0069fe75 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24581: 0069fe95 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24582: 008fc980 132 OBJECT GLOBAL DEFAULT 24 helper_info_cmp_d_ult │ │ │ │ 24583: 00258f59 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24584: 002ca215 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24585: 009f7174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24586: 009f6ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24587: 004d12cd 56 FUNC GLOBAL DEFAULT 12 helper_msa_nori_b │ │ │ │ 24588: 002674dd 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24589: 003a1cd9 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24590: 00901654 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_floor_2008_l_d │ │ │ │ 24591: 009b1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24592: 0044ea79 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24593: 00653131 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24593: 00653155 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24594: 008f90c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_r6_cmp_s_af │ │ │ │ 24595: 009f6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24596: 003c1395 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 24597: 0069bf15 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24597: 0069bf35 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24598: 009a6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24599: 009f87a0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24600: 0085b734 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24601: 00346a81 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24602: 009f8316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24603: 0041329d 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24604: 00320c75 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -24,15 +24,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x222df8 │ │ │ │ - 0x0000000d (FINI) 0x6c4d30 │ │ │ │ + 0x0000000d (FINI) 0x6c4d50 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x82bf50 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1824 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x82c670 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8b5c8 │ │ │ │ 0x00000006 (SYMTAB) 0x2b3e8 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: dad14c8b9ca1cd1e69e90f07b5ff7582d0a312fa │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 7873ac99f5e3945e42ae966a2eeb832fe84aa54f │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux-armhf.so.3 │ │ │ │ +O/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR % │ │ │ │ (0p{&o8d │ │ │ │ s|v#* " │ │ │ │ bM5D3_1: │ │ │ │ x9d.x{9, │ │ │ │ ^n>hv8!Dw │ │ │ │ ]{N>O"^(6b │ │ │ │ @@ -25324,15 +25324,15 @@ │ │ │ │ #wIxDzD80yD │ │ │ │ r"HF$hyD │ │ │ │ (Il"|DHFyD │ │ │ │ "43yDke(FG │ │ │ │ I|DzD##yDH4 │ │ │ │ J##yDzDL │ │ │ │ F$J$I{D$N`3zD │ │ │ │ -I:F FyDF │ │ │ │ +I:F FyDG │ │ │ │ 2K3J3I{D83zDyD │ │ │ │ "{DX`"HxD │ │ │ │ I{D}DD3yD │ │ │ │ JM# I|D │ │ │ │ 2K3J3I{D|3zD │ │ │ │ cRFQF F: │ │ │ │ 6K6J)F{DD3zD │ │ │ │ @@ -25392,15 +25392,15 @@ │ │ │ │ i)J*HzDxD │ │ │ │ i!J"HzDxD │ │ │ │ !JM#!I|D │ │ │ │ 5JM#5I|D │ │ │ │ T{9F_K~D │ │ │ │ J{UK2F9F │ │ │ │ A{KK2F9F │ │ │ │ -c&IzDyDD │ │ │ │ +c&IzDyDE │ │ │ │ p9xJwKzD │ │ │ │ $,KF",HxD │ │ │ │ GHG"GKxD\ │ │ │ │ 1I1H{DyD │ │ │ │ .HC")KxD │ │ │ │ -HC"'KxD │ │ │ │ #L$JM#$I|DzD │ │ │ │ @@ -25513,15 +25513,15 @@ │ │ │ │ "JM#"I|D │ │ │ │ cyD(Fke*c │ │ │ │ #`1uCzsu │ │ │ │ }r}xD1}} │ │ │ │ H{DyD@3xD │ │ │ │ "JM#"I}D │ │ │ │ I F{Dh3yDce │ │ │ │ -+HBFKFxD| │ │ │ │ ++HBFKFxD} │ │ │ │ $HBFKFxD| │ │ │ │ HBFKFxD| │ │ │ │ EX"iai F │ │ │ │ +F"FQF0F │ │ │ │ 2K3J{D3I │ │ │ │ zDM#yD h* │ │ │ │ .H!FzDxD │ │ │ │ @@ -26786,15 +26786,15 @@ │ │ │ │ CF:F1F(F │ │ │ │ :F1F(FsF │ │ │ │ !KHF!J!I{D │ │ │ │ $J$#$I}DzD │ │ │ │ #0LAX|D h │ │ │ │ Qh hHlil │ │ │ │ (I"F0FyD9 │ │ │ │ -IzDM#yDe │ │ │ │ +IzDM#yDf │ │ │ │ H{DyDxD7 │ │ │ │ H{DyD(3xD7 │ │ │ │ H{DyD(3xD7 │ │ │ │ dB>JH{DyDx3xD7 │ │ │ │ ;I;H{DyD │ │ │ │ 8I8H{DyD │ │ │ │ @@ -30073,15 +30074,15 @@ │ │ │ │ 25I6H{DyD │ │ │ │ rr2I3H{DyD │ │ │ │ "/I0H{DyD │ │ │ │ F;FtFgF │ │ │ │ (F;FuFgF │ │ │ │ rAIAH{DyD │ │ │ │ r>I>H{DyD │ │ │ │ -;Ki";I instruction: 0xf8cc0c0c │ │ │ │ blmi 369b94 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000edc2 │ │ │ │ - subseq r3, r7, ip, lsl #29 │ │ │ │ - subeq pc, r9, r6, lsl #7 │ │ │ │ - umaaleq pc, r9, ip, r3 @ │ │ │ │ + subseq r3, r7, ip, lsr #29 │ │ │ │ + subeq pc, r9, r6, lsr #7 │ │ │ │ + strheq pc, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cddc <__bss_end__@@Base+0xfe384260> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329bc4 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl, #1012]! @ 0x3f4 │ │ │ │ - subseq r4, r7, lr, lsr #15 │ │ │ │ - subeq r7, sl, r4, lsr #26 │ │ │ │ - subeq r7, sl, lr, lsr sp │ │ │ │ + subseq r4, r7, lr, asr #15 │ │ │ │ + subeq r7, sl, r4, asr #26 │ │ │ │ + subeq r7, sl, lr, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce08 <__bss_end__@@Base+0xfe38428c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329bf0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4, #1012] @ 0x3f4 │ │ │ │ - ldrheq r4, [r7], #-130 @ 0xffffff7e │ │ │ │ - subeq r8, sl, r8 │ │ │ │ - subeq r8, sl, r6, lsl r0 │ │ │ │ + ldrsbeq r4, [r7], #-130 @ 0xffffff7e │ │ │ │ + subeq r8, sl, r8, lsr #32 │ │ │ │ + subeq r8, sl, r6, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce34 <__bss_end__@@Base+0xfe3842b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329c1c │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r6, r7, lr, ror r3 │ │ │ │ - subeq r8, sl, r4, lsr fp │ │ │ │ - subeq r8, sl, r6, asr #22 │ │ │ │ + @ instruction: 0x0057639e │ │ │ │ + subeq r8, sl, r4, asr fp │ │ │ │ + subeq r8, sl, r6, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce60 <__bss_end__@@Base+0xfe3842e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c48 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed68 │ │ │ │ - ldrheq r4, [fp], #-78 @ 0xffffffb2 │ │ │ │ - subeq fp, sl, r8, lsr r4 │ │ │ │ - subeq fp, sl, r4, asr #8 │ │ │ │ + ldrsbeq r4, [fp], #-78 @ 0xffffffb2 │ │ │ │ + subeq fp, sl, r8, asr r4 │ │ │ │ + subeq fp, sl, r4, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ce90 <__bss_end__@@Base+0xfe384314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369c78 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed50 │ │ │ │ - subseq r6, fp, r2, lsl r3 │ │ │ │ - subeq lr, sl, r8, lsl #27 │ │ │ │ - umaaleq lr, sl, r8, sp │ │ │ │ + subseq r6, fp, r2, lsr r3 │ │ │ │ + subeq lr, sl, r8, lsr #27 │ │ │ │ + strheq lr, [sl], #-216 @ 0xffffff28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cec0 <__bss_end__@@Base+0xfe384344> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329ca8 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r6, fp, r2, ror r3 │ │ │ │ - subeq lr, sl, r8, ror pc │ │ │ │ - subeq lr, sl, lr, lsl #31 │ │ │ │ + @ instruction: 0x005b6392 │ │ │ │ + umaaleq lr, sl, r8, pc @ │ │ │ │ + subeq lr, sl, lr, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ceec <__bss_end__@@Base+0xfe384370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369cd4 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r0, #-1012]! @ 0xfffffc0c │ │ │ │ - subseq r7, fp, ip, lsr #30 │ │ │ │ - umaaleq r4, fp, r2, r7 │ │ │ │ - subeq r4, fp, r6, lsr #15 │ │ │ │ + subseq r7, fp, ip, asr #30 │ │ │ │ + strheq r4, [fp], #-114 @ 0xffffff8e │ │ │ │ + subeq r4, fp, r6, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf1c <__bss_end__@@Base+0xfe3843a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d04 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stc 7, cr15, [r8, #-1012] @ 0xfffffc0c │ │ │ │ - ldrsheq r7, [fp], #-236 @ 0xffffff14 │ │ │ │ - subeq r4, fp, r2, ror #14 │ │ │ │ - subeq r4, fp, r6, ror r7 │ │ │ │ + subseq r7, fp, ip, lsl pc │ │ │ │ + subeq r4, fp, r2, lsl #15 │ │ │ │ + umaaleq r4, fp, r6, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf4c <__bss_end__@@Base+0xfe3843d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d34 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldcl 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ - ldrsbeq r8, [fp], #-4 │ │ │ │ - subeq r4, fp, r2, lsr r7 │ │ │ │ - subeq r4, fp, r6, asr #14 │ │ │ │ + ldrsheq r8, [fp], #-4 │ │ │ │ + subeq r4, fp, r2, asr r7 │ │ │ │ + subeq r4, fp, r6, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cf7c <__bss_end__@@Base+0xfe384400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369d64 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldcl 7, cr15, [r8], {253} @ 0xfd │ │ │ │ - subseq r8, fp, r4, lsr #1 │ │ │ │ - subeq r4, fp, r2, lsl #14 │ │ │ │ - subeq r5, fp, sl, lsl #5 │ │ │ │ + subseq r8, fp, r4, asr #1 │ │ │ │ + subeq r4, fp, r2, lsr #14 │ │ │ │ + subeq r5, fp, sl, lsr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cfac <__bss_end__@@Base+0xfe384430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329d94 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], {253} @ 0xfd │ │ │ │ - subseq r8, fp, r6, lsr #7 │ │ │ │ - strheq r5, [fp], #-180 @ 0xffffff4c │ │ │ │ - subeq r5, fp, r2, asr #23 │ │ │ │ + subseq r8, fp, r6, asr #7 │ │ │ │ + ldrdeq r5, [fp], #-180 @ 0xffffff4c │ │ │ │ + subeq r5, fp, r2, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7cfd8 <__bss_end__@@Base+0xfe38445c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369dc0 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [sl], #1012 @ 0x3f4 │ │ │ │ - subseq r8, fp, r8, ror r9 │ │ │ │ - umaaleq r9, fp, sl, r0 │ │ │ │ - subeq r9, fp, r6, ror #9 │ │ │ │ + @ instruction: 0x005b8998 │ │ │ │ + strheq r9, [fp], #-10 │ │ │ │ + subeq r9, fp, r6, lsl #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d008 <__bss_end__@@Base+0xfe38448c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329df0 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - subseq r8, fp, r6, ror fp │ │ │ │ - strheq r9, [fp], #-196 @ 0xffffff3c │ │ │ │ - ldrdeq r9, [fp], #-198 @ 0xffffff3a │ │ │ │ + @ instruction: 0x005b8b96 │ │ │ │ + ldrdeq r9, [fp], #-196 @ 0xffffff3c │ │ │ │ + strdeq r9, [fp], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d034 <__bss_end__@@Base+0xfe3844b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 329e1c │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ - ldrheq r9, [fp], #-134 @ 0xffffff7a │ │ │ │ - subeq sp, fp, r0, lsl lr │ │ │ │ - subeq sp, fp, lr, lsl lr │ │ │ │ + ldrsbeq r9, [fp], #-134 @ 0xffffff7a │ │ │ │ + subeq sp, fp, r0, lsr lr │ │ │ │ + subeq sp, fp, lr, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d060 <__bss_end__@@Base+0xfe3844e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e48 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec68 │ │ │ │ - subseq sl, fp, sl, ror r0 │ │ │ │ - subeq lr, fp, r8, ror #30 │ │ │ │ - subeq lr, fp, r8, ror pc │ │ │ │ + @ instruction: 0x005ba09a │ │ │ │ + subeq lr, fp, r8, lsl #31 │ │ │ │ + umaaleq lr, fp, r8, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d090 <__bss_end__@@Base+0xfe384514> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369e78 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mcrr 7, 15, pc, lr, cr13 @ │ │ │ │ - subseq sl, fp, ip, ror r4 │ │ │ │ - subeq pc, fp, sl, lsl sp @ │ │ │ │ - subeq pc, fp, r6, lsr sp @ │ │ │ │ + @ instruction: 0x005ba49c │ │ │ │ + subeq pc, fp, sl, lsr sp @ │ │ │ │ + subeq pc, fp, r6, asr sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d0c0 <__bss_end__@@Base+0xfe384544> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ea8 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - subseq sl, fp, ip, asr #8 │ │ │ │ - subeq pc, fp, sl, ror #25 │ │ │ │ - subeq pc, fp, r6, lsl #26 │ │ │ │ + subseq sl, fp, ip, ror #8 │ │ │ │ + subeq pc, fp, sl, lsl #26 │ │ │ │ + subeq pc, fp, r6, lsr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d0f0 <__bss_end__@@Base+0xfe384574> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ed8 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - subseq sl, fp, ip, lsl r4 │ │ │ │ - strheq pc, [fp], #-202 @ 0xffffff36 @ │ │ │ │ - strdeq pc, [fp], #-198 @ 0xffffff3a │ │ │ │ + subseq sl, fp, ip, lsr r4 │ │ │ │ + ldrdeq pc, [fp], #-202 @ 0xffffff36 │ │ │ │ + subeq pc, fp, r6, lsl sp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d120 <__bss_end__@@Base+0xfe3845a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f08 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stc 7, cr15, [r6], {253} @ 0xfd │ │ │ │ - subseq sl, fp, ip, ror #7 │ │ │ │ - subeq pc, fp, sl, lsl #25 │ │ │ │ - subeq pc, fp, sl, ror #26 │ │ │ │ + subseq sl, fp, ip, lsl #8 │ │ │ │ + subeq pc, fp, sl, lsr #25 │ │ │ │ + subeq pc, fp, sl, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d150 <__bss_end__@@Base+0xfe3845d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f38 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ebf0 │ │ │ │ - subseq r8, ip, r4, asr #9 │ │ │ │ - subeq r1, ip, sl, ror r9 │ │ │ │ - subseq r1, r6, ip, lsr #6 │ │ │ │ + subseq r8, ip, r4, ror #9 │ │ │ │ + umaaleq r1, ip, sl, r9 │ │ │ │ + subseq r1, r6, ip, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d180 <__bss_end__@@Base+0xfe384604> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f68 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ bl ff7e3f90 <__bss_end__@@Base+0xfedeb414> │ │ │ │ - ldrsbeq r8, [ip], #-192 @ 0xffffff40 │ │ │ │ - ldrdeq r6, [fp], #-22 @ 0xffffffea │ │ │ │ - subeq r6, fp, sl, ror #3 │ │ │ │ + ldrsheq r8, [ip], #-192 @ 0xffffff40 │ │ │ │ + strdeq r6, [fp], #-22 @ 0xffffffea │ │ │ │ + subeq r6, fp, sl, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d1b0 <__bss_end__@@Base+0xfe384634> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369f98 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ bl ff1e3fc0 <__bss_end__@@Base+0xfe7eb444> │ │ │ │ - subseq r8, ip, r0, lsr #25 │ │ │ │ - subeq r3, ip, r2, lsl fp │ │ │ │ - subeq r3, ip, lr, lsl fp │ │ │ │ + subseq r8, ip, r0, asr #25 │ │ │ │ + subeq r3, ip, r2, lsr fp │ │ │ │ + subeq r3, ip, lr, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d1e0 <__bss_end__@@Base+0xfe384664> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369fc8 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl febe3ff0 <__bss_end__@@Base+0xfe1eb474> │ │ │ │ - subseq r8, ip, r0, ror ip │ │ │ │ - subeq r3, ip, r2, ror #21 │ │ │ │ - subeq r3, ip, r6, lsl #22 │ │ │ │ + @ instruction: 0x005c8c90 │ │ │ │ + subeq r3, ip, r2, lsl #22 │ │ │ │ + subeq r3, ip, r6, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d210 <__bss_end__@@Base+0xfe384694> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 369ff8 │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ bl fe5e4020 <__bss_end__@@Base+0xfdbeb4a4> │ │ │ │ - subseq r8, ip, r0, asr #24 │ │ │ │ - strheq r3, [ip], #-162 @ 0xffffff5e │ │ │ │ - strdeq r3, [ip], #-162 @ 0xffffff5e │ │ │ │ + subseq r8, ip, r0, ror #24 │ │ │ │ + ldrdeq r3, [ip], #-162 @ 0xffffff5e │ │ │ │ + subeq r3, ip, r2, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d240 <__bss_end__@@Base+0xfe3846c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa028 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb76 │ │ │ │ - subseq r8, ip, r0, lsl ip │ │ │ │ - subeq r3, ip, sl, asr r6 │ │ │ │ - subeq r3, ip, r0, lsr fp │ │ │ │ + subseq r8, ip, r0, lsr ip │ │ │ │ + subeq r3, ip, sl, ror r6 │ │ │ │ + subeq r3, ip, r0, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d274 <__bss_end__@@Base+0xfe3846f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa05c │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb5c │ │ │ │ - ldrsbeq r8, [ip], #-188 @ 0xffffff44 │ │ │ │ - subeq r3, ip, r6, lsr #12 │ │ │ │ - strdeq r3, [ip], #-172 @ 0xffffff54 │ │ │ │ + ldrsheq r8, [ip], #-188 @ 0xffffff44 │ │ │ │ + subeq r3, ip, r6, asr #12 │ │ │ │ + subeq r3, ip, ip, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d2a8 <__bss_end__@@Base+0xfe38472c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aa090 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb42 │ │ │ │ - subseq r8, ip, r8, lsr #23 │ │ │ │ - strdeq r3, [ip], #-82 @ 0xffffffae │ │ │ │ - subeq r3, ip, r8, ror #21 │ │ │ │ + subseq r8, ip, r8, asr #23 │ │ │ │ + subeq r3, ip, r2, lsl r6 │ │ │ │ + subeq r3, ip, r8, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d2dc <__bss_end__@@Base+0xfe384760> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a0c4 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ bl c640ec <__bss_end__@@Base+0x26b570> │ │ │ │ - subseq sl, ip, ip, ror #31 │ │ │ │ - subeq r3, ip, r6, ror #19 │ │ │ │ - strdeq r3, [ip], #-146 @ 0xffffff6e │ │ │ │ + subseq fp, ip, ip │ │ │ │ + subeq r3, ip, r6, lsl #20 │ │ │ │ + subeq r3, ip, r2, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d30c <__bss_end__@@Base+0xfe384790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a0f4 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ - bl 66411c │ │ │ │ - ldrheq sl, [ip], #-252 @ 0xffffff04 │ │ │ │ - strheq r3, [ip], #-150 @ 0xffffff6a │ │ │ │ - ldrdeq r3, [ip], #-154 @ 0xffffff66 │ │ │ │ + bl 66411c │ │ │ │ + ldrsbeq sl, [ip], #-252 @ 0xffffff04 │ │ │ │ + ldrdeq r3, [ip], #-150 @ 0xffffff6a │ │ │ │ + strdeq r3, [ip], #-154 @ 0xffffff66 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d33c <__bss_end__@@Base+0xfe3847c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a124 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - @ instruction: 0x005cb492 │ │ │ │ - subeq r9, fp, r0, asr #32 │ │ │ │ - subeq r9, fp, r4, asr r0 │ │ │ │ + ldrheq fp, [ip], #-66 @ 0xffffffbe │ │ │ │ + subeq r9, fp, r0, rrx │ │ │ │ + subeq r9, fp, r4, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d36c <__bss_end__@@Base+0xfe3847f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a154 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ b ffa6417c <__bss_end__@@Base+0xff06b600> │ │ │ │ - subseq fp, ip, r0, ror #8 │ │ │ │ - subeq r9, ip, r2, lsl r3 │ │ │ │ - strheq r9, [ip], #-62 @ 0xffffffc2 │ │ │ │ + subseq fp, ip, r0, lsl #9 │ │ │ │ + subeq r9, ip, r2, lsr r3 │ │ │ │ + ldrdeq r9, [ip], #-62 @ 0xffffffc2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d39c <__bss_end__@@Base+0xfe384820> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a184 │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff4641ac <__bss_end__@@Base+0xfea6b630> │ │ │ │ - subseq fp, ip, r0, lsr r4 │ │ │ │ - subeq r9, ip, r2, ror #5 │ │ │ │ - subeq r9, ip, r2, lsl r4 │ │ │ │ + subseq fp, ip, r0, asr r4 │ │ │ │ + subeq r9, ip, r2, lsl #6 │ │ │ │ + subeq r9, ip, r2, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d3cc <__bss_end__@@Base+0xfe384850> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a1b4 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eab2 │ │ │ │ - subseq fp, ip, r8, asr sl │ │ │ │ - subeq sl, ip, sl, lsl #31 │ │ │ │ - umaaleq sl, ip, r8, pc @ │ │ │ │ + subseq fp, ip, r8, ror sl │ │ │ │ + subeq sl, ip, sl, lsr #31 │ │ │ │ + strheq sl, [ip], #-248 @ 0xffffff08 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d3fc <__bss_end__@@Base+0xfe384880> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a1e4 │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b fe86420c <__bss_end__@@Base+0xfde6b690> │ │ │ │ - @ instruction: 0x005cbe94 │ │ │ │ - subeq fp, ip, sl, ror #25 │ │ │ │ - strdeq fp, [ip], #-202 @ 0xffffff36 │ │ │ │ + ldrheq fp, [ip], #-228 @ 0xffffff1c │ │ │ │ + subeq fp, ip, sl, lsl #26 │ │ │ │ + subeq fp, ip, sl, lsl sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d42c <__bss_end__@@Base+0xfe3848b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a214 │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b fe26423c <__bss_end__@@Base+0xfd86b6c0> │ │ │ │ - ldrsbeq ip, [ip], #-204 @ 0xffffff34 │ │ │ │ - subeq r2, sp, lr, ror r9 │ │ │ │ - subeq r2, sp, r6, lsl #19 │ │ │ │ + ldrsheq ip, [ip], #-204 @ 0xffffff34 │ │ │ │ + umaaleq r2, sp, lr, r9 │ │ │ │ + subeq r2, sp, r6, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d45c <__bss_end__@@Base+0xfe3848e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a244 │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ b 1c6426c <__bss_end__@@Base+0x126b6f0> │ │ │ │ - ldrsbeq lr, [ip], #-60 @ 0xffffffc4 │ │ │ │ - subeq sl, sp, sl, asr #30 │ │ │ │ - subeq sl, sp, sl, asr pc │ │ │ │ + ldrsheq lr, [ip], #-60 @ 0xffffffc4 │ │ │ │ + subeq sl, sp, sl, ror #30 │ │ │ │ + subeq sl, sp, sl, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d48c <__bss_end__@@Base+0xfe384910> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a274 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 16e4298 <__bss_end__@@Base+0xceb71c> │ │ │ │ - subseq lr, ip, r6, ror sl │ │ │ │ - subeq sp, sp, r0, lsl r1 │ │ │ │ - subeq sp, sp, sl, lsr #2 │ │ │ │ + @ instruction: 0x005cea96 │ │ │ │ + subeq sp, sp, r0, lsr r1 │ │ │ │ + subeq sp, sp, sl, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d4b8 <__bss_end__@@Base+0xfe38493c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a2a0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 11642c4 <__bss_end__@@Base+0x76b748> │ │ │ │ - subseq pc, ip, r6, lsr #32 │ │ │ │ - strdeq r7, [sl], #-96 @ 0xffffffa0 │ │ │ │ - subeq r7, sl, sl, lsl #14 │ │ │ │ + subseq pc, ip, r6, asr #32 │ │ │ │ + subeq r7, sl, r0, lsl r7 │ │ │ │ + subeq r7, sl, sl, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d4e4 <__bss_end__@@Base+0xfe384968> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a2cc │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ b b642f4 <__bss_end__@@Base+0x16b778> │ │ │ │ - subseq pc, ip, r4, asr #6 │ │ │ │ - ldrdeq r3, [fp], #-10 │ │ │ │ - subeq lr, sp, r6, lsr #23 │ │ │ │ + subseq pc, ip, r4, ror #6 │ │ │ │ + strdeq r3, [fp], #-10 │ │ │ │ + subeq lr, sp, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d514 <__bss_end__@@Base+0xfe384998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a2fc │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ - b 564324 │ │ │ │ - subseq pc, ip, r4, lsl r3 @ │ │ │ │ - subeq lr, sp, sl, asr fp │ │ │ │ - subeq lr, sl, lr, asr #16 │ │ │ │ + b 564324 │ │ │ │ + subseq pc, ip, r4, lsr r3 @ │ │ │ │ + subeq lr, sp, sl, ror fp │ │ │ │ + subeq lr, sl, lr, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d544 <__bss_end__@@Base+0xfe3849c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a32c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9f6 │ │ │ │ - subseq pc, ip, r6, ror #13 │ │ │ │ - subeq r8, fp, r8, lsr lr │ │ │ │ - subeq r8, fp, r8, lsl #29 │ │ │ │ + subseq pc, ip, r6, lsl #14 │ │ │ │ + subeq r8, fp, r8, asr lr │ │ │ │ + subeq r8, fp, r8, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d574 <__bss_end__@@Base+0xfe3849f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a35c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9de │ │ │ │ - ldrheq pc, [ip], #-102 @ 0xffffff9a @ │ │ │ │ - subeq r8, fp, r8, lsl #28 │ │ │ │ - subeq r8, fp, r8, asr lr │ │ │ │ + ldrsbeq pc, [ip], #-102 @ 0xffffff9a @ │ │ │ │ + subeq r8, fp, r8, lsr #28 │ │ │ │ + subeq r8, fp, r8, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d5a4 <__bss_end__@@Base+0xfe384a28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a38c │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmib r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq pc, ip, r4, lsr #19 │ │ │ │ - subeq r3, fp, sl, lsl r0 │ │ │ │ - subeq lr, sp, r6, ror #21 │ │ │ │ + subseq pc, ip, r4, asr #19 │ │ │ │ + subeq r3, fp, sl, lsr r0 │ │ │ │ + subeq lr, sp, r6, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d5d4 <__bss_end__@@Base+0xfe384a58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a3bc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmib ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq pc, ip, r4, ror r9 @ │ │ │ │ - subeq r5, fp, r2, lsl #27 │ │ │ │ - umaaleq r5, fp, r6, sp │ │ │ │ + @ instruction: 0x005cf994 │ │ │ │ + subeq r5, fp, r2, lsr #27 │ │ │ │ + strheq r5, [fp], #-214 @ 0xffffff2a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d604 <__bss_end__@@Base+0xfe384a88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a3ec │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e996 │ │ │ │ - subseq pc, ip, r6, asr #18 │ │ │ │ - subeq r0, lr, r0, ror #13 │ │ │ │ - subeq r0, lr, r8, asr #20 │ │ │ │ + subseq pc, ip, r6, ror #18 │ │ │ │ + subeq r0, lr, r0, lsl #14 │ │ │ │ + subeq r0, lr, r8, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d634 <__bss_end__@@Base+0xfe384ab8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a41c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e97e │ │ │ │ - subseq pc, ip, r6, lsl r9 @ │ │ │ │ - subeq r0, lr, r0, lsr #14 │ │ │ │ - subeq r0, lr, r4, asr #14 │ │ │ │ + subseq pc, ip, r6, lsr r9 @ │ │ │ │ + subeq r0, lr, r0, asr #14 │ │ │ │ + subeq r0, lr, r4, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d664 <__bss_end__@@Base+0xfe384ae8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a44c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e966 │ │ │ │ - subseq pc, ip, r6, ror #17 │ │ │ │ - ldrdeq lr, [sl], #-116 @ 0xffffff8c │ │ │ │ - subeq lr, sl, r8, ror #15 │ │ │ │ + subseq pc, ip, r6, lsl #18 │ │ │ │ + strdeq lr, [sl], #-116 @ 0xffffff8c │ │ │ │ + subeq lr, sl, r8, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d694 <__bss_end__@@Base+0xfe384b18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a47c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmdb ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r0, sp, r0, asr #1 │ │ │ │ - subeq r5, fp, r2, asr #25 │ │ │ │ - ldrdeq r5, [fp], #-198 @ 0xffffff3a │ │ │ │ + subseq r0, sp, r0, ror #1 │ │ │ │ + subeq r5, fp, r2, ror #25 │ │ │ │ + strdeq r5, [fp], #-198 @ 0xffffff3a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d6c4 <__bss_end__@@Base+0xfe384b48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a4ac │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e936 │ │ │ │ - subseq r1, sp, sl, lsl r4 │ │ │ │ - subeq r7, sl, r4, ror #9 │ │ │ │ - strheq lr, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subseq r1, sp, sl, lsr r4 │ │ │ │ + subeq r7, sl, r4, lsl #10 │ │ │ │ + ldrdeq lr, [sp], #-24 @ 0xffffffe8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d6f4 <__bss_end__@@Base+0xfe384b78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a4dc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e91e │ │ │ │ - subseq r1, sp, sl, ror #7 │ │ │ │ - strheq r7, [sl], #-68 @ 0xffffffbc │ │ │ │ - subeq r7, sl, ip, asr #9 │ │ │ │ + subseq r1, sp, sl, lsl #8 │ │ │ │ + ldrdeq r7, [sl], #-68 @ 0xffffffbc │ │ │ │ + subeq r7, sl, ip, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d724 <__bss_end__@@Base+0xfe384ba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a50c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmdb r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsheq r1, [sp], #-112 @ 0xffffff90 │ │ │ │ - subeq r5, fp, r2, lsr ip │ │ │ │ - subeq r5, fp, r6, asr #24 │ │ │ │ + subseq r1, sp, r0, lsl r8 │ │ │ │ + subeq r5, fp, r2, asr ip │ │ │ │ + subeq r5, fp, r6, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d754 <__bss_end__@@Base+0xfe384bd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a53c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmia ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsheq r1, [sp], #-148 @ 0xffffff6c │ │ │ │ - subeq r5, fp, r2, lsl #24 │ │ │ │ - subeq r5, fp, r6, lsl ip │ │ │ │ + subseq r1, sp, r4, lsl sl │ │ │ │ + subeq r5, fp, r2, lsr #24 │ │ │ │ + subeq r5, fp, r6, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d784 <__bss_end__@@Base+0xfe384c08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a56c │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldm r4, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r1, sp, r4, asr #19 │ │ │ │ - subeq r1, pc, sl, ror #23 │ │ │ │ + subseq r1, sp, r4, ror #19 │ │ │ │ subeq r1, pc, sl, lsl #24 │ │ │ │ + subeq r1, pc, sl, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d7b4 <__bss_end__@@Base+0xfe384c38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a59c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ ldm ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, sp, r8, ror #29 │ │ │ │ - subeq r5, fp, r2, lsr #23 │ │ │ │ - strheq r5, [fp], #-182 @ 0xffffff4a │ │ │ │ + subseq r1, sp, r8, lsl #30 │ │ │ │ + subeq r5, fp, r2, asr #23 │ │ │ │ + ldrdeq r5, [fp], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d7e4 <__bss_end__@@Base+0xfe384c68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a5cc │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8a6 │ │ │ │ - ldrheq r1, [sp], #-234 @ 0xffffff16 │ │ │ │ - subeq r1, pc, r8, lsr #16 │ │ │ │ - subeq r2, pc, r8, lsl #11 │ │ │ │ + ldrsbeq r1, [sp], #-234 @ 0xffffff16 │ │ │ │ + subeq r1, pc, r8, asr #16 │ │ │ │ + subeq r2, pc, r8, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d814 <__bss_end__@@Base+0xfe384c98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a5fc │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stm ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r1, sp, r8, lsl #29 │ │ │ │ - subeq r2, pc, r6, asr r4 @ │ │ │ │ - subeq r2, pc, sl, ror r5 @ │ │ │ │ + subseq r1, sp, r8, lsr #29 │ │ │ │ + subeq r2, pc, r6, ror r4 @ │ │ │ │ + umaaleq r2, pc, sl, r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d844 <__bss_end__@@Base+0xfe384cc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a62c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e876 │ │ │ │ - subseq r1, sp, sl, asr lr │ │ │ │ - strdeq lr, [sl], #-84 @ 0xffffffac │ │ │ │ - subeq lr, sl, r8, lsl #12 │ │ │ │ + subseq r1, sp, sl, ror lr │ │ │ │ + subeq lr, sl, r4, lsl r6 │ │ │ │ + subeq lr, sl, r8, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed7d874 <__bss_end__@@Base+0xfe384cf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ bl ce467c <__bss_end__@@Base+0x2ebb00> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ stclt 7, cr15, [ip], #-1008 @ 0xfffffc10 │ │ │ │ - subeq r2, pc, r2, asr #10 │ │ │ │ + subeq r2, pc, r2, ror #10 │ │ │ │ rsbeq r4, fp, sl, lsl #9 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ - subeq r2, pc, r2, asr #10 │ │ │ │ + subeq r2, pc, r2, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d8b4 <__bss_end__@@Base+0xfe384d38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a69c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e83e │ │ │ │ - @ instruction: 0x005d229a │ │ │ │ - strdeq r7, [sl], #-36 @ 0xffffffdc │ │ │ │ - subeq r7, sl, ip, lsl #6 │ │ │ │ + ldrheq r2, [sp], #-42 @ 0xffffffd6 │ │ │ │ + subeq r7, sl, r4, lsl r3 │ │ │ │ + subeq r7, sl, ip, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d8e4 <__bss_end__@@Base+0xfe384d68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a6cc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e826 │ │ │ │ - ldrsbeq r3, [sp], #-118 @ 0xffffff8a │ │ │ │ - subeq lr, sl, r4, asr r5 │ │ │ │ - subeq lr, sl, r8, ror #10 │ │ │ │ + ldrsheq r3, [sp], #-118 @ 0xffffff8a │ │ │ │ + subeq lr, sl, r4, ror r5 │ │ │ │ + subeq lr, sl, r8, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d914 <__bss_end__@@Base+0xfe384d98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a6fc │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r3, [sp], #-140 @ 0xffffff74 │ │ │ │ - subeq r7, pc, lr, ror lr @ │ │ │ │ - umaaleq r7, pc, r2, lr @ │ │ │ │ + ldrsheq r3, [sp], #-140 @ 0xffffff74 │ │ │ │ + umaaleq r7, pc, lr, lr @ │ │ │ │ + strheq r7, [pc], #-226 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d944 <__bss_end__@@Base+0xfe384dc8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a72c │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00f4f7fc │ │ │ │ - subseq r3, sp, ip, lsr #17 │ │ │ │ - subeq r7, pc, lr, asr #28 │ │ │ │ - subeq r7, pc, r6, ror lr @ │ │ │ │ + subseq r3, sp, ip, asr #17 │ │ │ │ + subeq r7, pc, lr, ror #28 │ │ │ │ + umaaleq r7, pc, r6, lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d974 <__bss_end__@@Base+0xfe384df8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a75c │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00dcf7fc │ │ │ │ - subseq r3, sp, ip, ror r8 │ │ │ │ - subeq r7, pc, lr, lsl lr @ │ │ │ │ - subeq r7, pc, sl, asr lr @ │ │ │ │ + @ instruction: 0x005d389c │ │ │ │ + subeq r7, pc, lr, lsr lr @ │ │ │ │ + subeq r7, pc, sl, ror lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d9a4 <__bss_end__@@Base+0xfe384e28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a78c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x00c6f7fc │ │ │ │ - subseq r4, sp, r2, asr #32 │ │ │ │ - subeq r7, sl, r4, lsl #4 │ │ │ │ - subeq r7, sl, lr, lsl r2 │ │ │ │ + subseq r4, sp, r2, rrx │ │ │ │ + subeq r7, sl, r4, lsr #4 │ │ │ │ + subeq r7, sl, lr, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7d9d0 <__bss_end__@@Base+0xfe384e54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a7b8 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ svc 0x00aef7fc │ │ │ │ - subseq r4, sp, r4, lsl r0 │ │ │ │ - subeq sl, pc, lr, asr r1 @ │ │ │ │ - subeq sl, pc, lr, ror #2 │ │ │ │ + subseq r4, sp, r4, lsr r0 │ │ │ │ + subeq sl, pc, lr, ror r1 @ │ │ │ │ + subeq sl, pc, lr, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da00 <__bss_end__@@Base+0xfe384e84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a7e8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef98 │ │ │ │ - ldrsheq r4, [sp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r5, fp, r6, asr r9 │ │ │ │ - subeq r5, fp, ip, ror #18 │ │ │ │ + subseq r4, sp, r0, lsl r3 │ │ │ │ + subeq r5, fp, r6, ror r9 │ │ │ │ + subeq r5, fp, ip, lsl #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da30 <__bss_end__@@Base+0xfe384eb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a818 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x007ef7fc │ │ │ │ - subseq r4, sp, r0, asr #5 │ │ │ │ - umaaleq fp, pc, lr, fp @ │ │ │ │ - subeq fp, pc, sl, lsr #23 │ │ │ │ + subseq r4, sp, r0, ror #5 │ │ │ │ + strheq fp, [pc], #-190 @ │ │ │ │ + subeq fp, pc, sl, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da60 <__bss_end__@@Base+0xfe384ee4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a848 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0068f7fc │ │ │ │ - subseq r4, sp, r2, asr pc │ │ │ │ - ldrheq r1, [r0], #-16 │ │ │ │ - ldrsheq r1, [r0], #-18 @ 0xffffffee │ │ │ │ + subseq r4, sp, r2, ror pc │ │ │ │ + ldrsbeq r1, [r0], #-16 │ │ │ │ + subseq r1, r0, r2, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7da8c <__bss_end__@@Base+0xfe384f10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a874 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - subseq r4, sp, r6, lsr #30 │ │ │ │ - subeq r7, sl, ip, lsl r1 │ │ │ │ - subeq r7, sl, r4, lsr r1 │ │ │ │ + subseq r4, sp, r6, asr #30 │ │ │ │ + subeq r7, sl, ip, lsr r1 │ │ │ │ + subeq r7, sl, r4, asr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dabc <__bss_end__@@Base+0xfe384f40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a8a4 │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0038f7fc │ │ │ │ - subseq r5, sp, r8, asr #22 │ │ │ │ - subseq r4, r0, sl, ror r5 │ │ │ │ - subseq r4, r0, r6, ror r6 │ │ │ │ + subseq r5, sp, r8, ror #22 │ │ │ │ + @ instruction: 0x0050459a │ │ │ │ + @ instruction: 0x00504696 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7daec <__bss_end__@@Base+0xfe384f70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a8d4 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ svc 0x0020f7fc │ │ │ │ - subseq r5, sp, r0, lsl #25 │ │ │ │ - subseq r4, r0, r6, ror #24 │ │ │ │ - subseq r4, r0, r6, ror ip │ │ │ │ + subseq r5, sp, r0, lsr #25 │ │ │ │ + subseq r4, r0, r6, lsl #25 │ │ │ │ + @ instruction: 0x00504c96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db1c <__bss_end__@@Base+0xfe384fa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a904 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0008f7fc │ │ │ │ - subseq r6, sp, ip, ror #13 │ │ │ │ - subeq r3, fp, r2, ror #22 │ │ │ │ - subeq r8, ip, r2, lsr #2 │ │ │ │ + subseq r6, sp, ip, lsl #14 │ │ │ │ + subeq r3, fp, r2, lsl #23 │ │ │ │ + subeq r8, ip, r2, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db4c <__bss_end__@@Base+0xfe384fd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a934 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ mrc 7, 7, APSR_nzcv, cr0, cr12, {7} │ │ │ │ - ldrheq r6, [sp], #-108 @ 0xffffff94 │ │ │ │ - subeq r3, fp, r2, lsr fp │ │ │ │ - strdeq r8, [ip], #-2 │ │ │ │ + ldrsbeq r6, [sp], #-108 @ 0xffffff94 │ │ │ │ + subeq r3, fp, r2, asr fp │ │ │ │ + subeq r8, ip, r2, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7db7c <__bss_end__@@Base+0xfe385000> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a964 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 6, APSR_nzcv, cr8, cr12, {7} │ │ │ │ - subseq r6, sp, ip, lsl #13 │ │ │ │ - subeq r3, fp, r2, lsl #22 │ │ │ │ - subeq r8, ip, r2, asr #1 │ │ │ │ + subseq r6, sp, ip, lsr #13 │ │ │ │ + subeq r3, fp, r2, lsr #22 │ │ │ │ + subeq r8, ip, r2, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dbac <__bss_end__@@Base+0xfe385030> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a994 │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcr 7, 6, pc, cr0, cr12, {7} @ │ │ │ │ - subseq r7, sp, r4, asr #8 │ │ │ │ - subseq r6, r0, sl, asr pc │ │ │ │ - ldrheq r6, [r0], #-250 @ 0xffffff06 │ │ │ │ + subseq r7, sp, r4, ror #8 │ │ │ │ + subseq r6, r0, sl, ror pc │ │ │ │ + ldrsbeq r6, [r0], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dbdc <__bss_end__@@Base+0xfe385060> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32a9c4 │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr10, cr12, {7} @ │ │ │ │ - subseq r7, sp, r2, lsr fp │ │ │ │ - subseq r9, r0, ip, lsr r5 │ │ │ │ - strheq r7, [fp], #-66 @ 0xffffffbe │ │ │ │ + subseq r7, sp, r2, asr fp │ │ │ │ + subseq r9, r0, ip, asr r5 │ │ │ │ + ldrdeq r7, [fp], #-66 @ 0xffffffbe │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc08 <__bss_end__@@Base+0xfe38508c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36a9f0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee94 │ │ │ │ - ldrsbeq sp, [sp], #-68 @ 0xffffffbc │ │ │ │ - subeq r3, fp, r6, ror sl │ │ │ │ - subeq r3, fp, ip, lsl #21 │ │ │ │ + ldrsheq sp, [sp], #-68 @ 0xffffffbc │ │ │ │ + umaaleq r3, fp, r6, sl │ │ │ │ + subeq r3, fp, ip, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc38 <__bss_end__@@Base+0xfe3850bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa20 │ │ │ │ adcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee7c │ │ │ │ - subseq sp, sp, r4, lsr #13 │ │ │ │ - @ instruction: 0x0050ad9a │ │ │ │ - ldrheq sl, [r0], #-212 @ 0xffffff2c │ │ │ │ + subseq sp, sp, r4, asr #13 │ │ │ │ + ldrheq sl, [r0], #-218 @ 0xffffff26 │ │ │ │ + ldrsbeq sl, [r0], #-212 @ 0xffffff2c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc68 <__bss_end__@@Base+0xfe3850ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa50 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mcr 7, 3, pc, cr2, cr12, {7} @ │ │ │ │ - subseq sp, sp, r8, ror #29 │ │ │ │ - subeq r2, fp, r6, asr r9 │ │ │ │ - subeq lr, sp, r2, lsr #8 │ │ │ │ + subseq sp, sp, r8, lsl #30 │ │ │ │ + subeq r2, fp, r6, ror r9 │ │ │ │ + subeq lr, sp, r2, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dc98 <__bss_end__@@Base+0xfe38511c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aa80 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee4c │ │ │ │ - ldrheq sp, [sp], #-234 @ 0xffffff16 │ │ │ │ - subseq pc, r0, r0, lsr r2 @ │ │ │ │ - subseq pc, r0, r0, lsr #6 │ │ │ │ + ldrsbeq sp, [sp], #-234 @ 0xffffff16 │ │ │ │ + subseq pc, r0, r0, asr r2 @ │ │ │ │ + subseq pc, r0, r0, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dcc8 <__bss_end__@@Base+0xfe38514c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aab0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee34 │ │ │ │ - subseq sp, sp, sl, lsl #29 │ │ │ │ - subeq r6, sl, r0, ror #29 │ │ │ │ - strdeq r6, [sl], #-232 @ 0xffffff18 │ │ │ │ + subseq sp, sp, sl, lsr #29 │ │ │ │ + subeq r6, sl, r0, lsl #30 │ │ │ │ + subeq r6, sl, r8, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dcf8 <__bss_end__@@Base+0xfe38517c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aae0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - subseq lr, sp, r4, ror #8 │ │ │ │ - subeq r5, fp, lr, asr r6 │ │ │ │ - subeq r5, fp, r2, ror r6 │ │ │ │ + subseq lr, sp, r4, lsl #9 │ │ │ │ + subeq r5, fp, lr, ror r6 │ │ │ │ + umaaleq r5, fp, r2, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd28 <__bss_end__@@Base+0xfe3851ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab10 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee04 │ │ │ │ - subseq lr, sp, r6, lsr r4 │ │ │ │ - subeq lr, sl, r0, lsl r1 │ │ │ │ - subeq lr, sl, r4, lsr #2 │ │ │ │ + subseq lr, sp, r6, asr r4 │ │ │ │ + subeq lr, sl, r0, lsr r1 │ │ │ │ + subeq lr, sl, r4, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd58 <__bss_end__@@Base+0xfe3851dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab40 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stcl 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - subseq lr, sp, r8, lsl #19 │ │ │ │ - subseq r2, r1, lr, lsr #32 │ │ │ │ - ldrheq r2, [r1], #-238 @ 0xffffff12 │ │ │ │ + subseq lr, sp, r8, lsr #19 │ │ │ │ + subseq r2, r1, lr, asr #32 │ │ │ │ + ldrsbeq r2, [r1], #-238 @ 0xffffff12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dd88 <__bss_end__@@Base+0xfe38520c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ab70 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldcl 7, cr15, [r2, #1008] @ 0x3f0 │ │ │ │ - ldrheq lr, [sp], #-180 @ 0xffffff4c │ │ │ │ - subeq fp, sp, r2, lsl fp │ │ │ │ - subseq r4, r1, lr, lsl r2 │ │ │ │ + ldrsbeq lr, [sp], #-180 @ 0xffffff4c │ │ │ │ + subeq fp, sp, r2, lsr fp │ │ │ │ + subseq r4, r1, lr, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ddb8 <__bss_end__@@Base+0xfe38523c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aba0 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldc 7, cr15, [sl, #1008]! @ 0x3f0 │ │ │ │ - subseq lr, sp, r4, lsl #23 │ │ │ │ - subeq fp, sp, r2, ror #21 │ │ │ │ - subseq r4, r1, lr, ror #3 │ │ │ │ + subseq lr, sp, r4, lsr #23 │ │ │ │ + subeq fp, sp, r2, lsl #22 │ │ │ │ + subseq r4, r1, lr, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dde8 <__bss_end__@@Base+0xfe38526c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36abd0 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eda4 │ │ │ │ - @ instruction: 0x005dee92 │ │ │ │ - subeq pc, sp, ip, ror #30 │ │ │ │ - umaaleq pc, sp, r0, pc @ │ │ │ │ + ldrheq lr, [sp], #-226 @ 0xffffff1e │ │ │ │ + subeq pc, sp, ip, lsl #31 │ │ │ │ + strheq pc, [sp], #-240 @ 0xffffff10 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de18 <__bss_end__@@Base+0xfe38529c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac00 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed8c │ │ │ │ - subseq lr, sp, r2, ror #28 │ │ │ │ - subeq pc, sp, ip, lsr pc @ │ │ │ │ - subeq pc, sp, r0, ror #30 │ │ │ │ + subseq lr, sp, r2, lsl #29 │ │ │ │ + subeq pc, sp, ip, asr pc @ │ │ │ │ + subeq pc, sp, r0, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de48 <__bss_end__@@Base+0xfe3852cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac30 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldcl 7, cr15, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrsheq lr, [sp], #-236 @ 0xffffff14 │ │ │ │ - subseq r6, r1, lr, lsl #25 │ │ │ │ - subseq r6, r1, sl, ror #28 │ │ │ │ + subseq lr, sp, ip, lsl pc │ │ │ │ + subseq r6, r1, lr, lsr #25 │ │ │ │ + subseq r6, r1, sl, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7de78 <__bss_end__@@Base+0xfe3852fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac60 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldcl 7, cr15, [sl, #-1008] @ 0xfffffc10 │ │ │ │ - subseq lr, sp, ip, asr #29 │ │ │ │ - subseq r6, r1, lr, asr ip │ │ │ │ - subseq r6, r1, r6, asr lr │ │ │ │ + subseq lr, sp, ip, ror #29 │ │ │ │ + subseq r6, r1, lr, ror ip │ │ │ │ + subseq r6, r1, r6, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dea8 <__bss_end__@@Base+0xfe38532c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ac90 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed44 │ │ │ │ - subseq pc, sp, r2, lsr #8 │ │ │ │ - subseq ip, r1, r4, lsr #8 │ │ │ │ - subseq ip, r1, ip, asr #10 │ │ │ │ + subseq pc, sp, r2, asr #8 │ │ │ │ + subseq ip, r1, r4, asr #8 │ │ │ │ + subseq ip, r1, ip, ror #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ded8 <__bss_end__@@Base+0xfe38535c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36acc0 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed2c │ │ │ │ - ldrsheq pc, [sp], #-50 @ 0xffffffce @ │ │ │ │ - ldrsheq ip, [r1], #-52 @ 0xffffffcc │ │ │ │ - subseq ip, r1, ip, lsr r5 │ │ │ │ + subseq pc, sp, r2, lsl r4 @ │ │ │ │ + subseq ip, r1, r4, lsl r4 │ │ │ │ + subseq ip, r1, ip, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df08 <__bss_end__@@Base+0xfe38538c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36acf0 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldc 7, cr15, [r2, #-1008] @ 0xfffffc10 │ │ │ │ - subseq pc, sp, r4, lsl r5 @ │ │ │ │ - subseq ip, r1, r6, lsl r7 │ │ │ │ - subseq lr, r2, r6, ror #22 │ │ │ │ + subseq pc, sp, r4, lsr r5 @ │ │ │ │ + subseq ip, r1, r6, lsr r7 │ │ │ │ + subseq lr, r2, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df38 <__bss_end__@@Base+0xfe3853bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ad20 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1008 @ 0x3f0 │ │ │ │ - @ instruction: 0x005df79a │ │ │ │ - subseq ip, r1, r0, asr #25 │ │ │ │ - subseq ip, r1, lr, asr #25 │ │ │ │ + ldrheq pc, [sp], #-122 @ 0xffffff86 @ │ │ │ │ + subseq ip, r1, r0, ror #25 │ │ │ │ + subseq ip, r1, lr, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df64 <__bss_end__@@Base+0xfe3853e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ad4c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r2, lsr #16 │ │ │ │ - subeq r6, sl, r4, asr #24 │ │ │ │ - subeq r6, sl, lr, asr ip │ │ │ │ + subseq pc, sp, r2, asr #16 │ │ │ │ + subeq r6, sl, r4, ror #24 │ │ │ │ + subeq r6, sl, lr, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7df90 <__bss_end__@@Base+0xfe385414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ad78 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecd0 │ │ │ │ - ldrsheq pc, [sp], #-118 @ 0xffffff8a @ │ │ │ │ - subseq ip, r1, r0, lsr #29 │ │ │ │ + subseq pc, sp, r6, lsl r8 @ │ │ │ │ subseq ip, r1, r0, asr #29 │ │ │ │ + subseq ip, r1, r0, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dfc0 <__bss_end__@@Base+0xfe385444> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ada8 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r4, asr #15 │ │ │ │ - subseq ip, r1, lr, ror #28 │ │ │ │ - subseq ip, r1, lr, lsr #15 │ │ │ │ + subseq pc, sp, r4, ror #15 │ │ │ │ + subseq ip, r1, lr, lsl #29 │ │ │ │ + subseq ip, r1, lr, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7dff0 <__bss_end__@@Base+0xfe385474> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32add8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], #1008 @ 0x3f0 │ │ │ │ - subseq pc, sp, r6, asr fp @ │ │ │ │ - strheq r6, [sl], #-184 @ 0xffffff48 │ │ │ │ - subeq sp, sp, lr, lsl #17 │ │ │ │ + subseq pc, sp, r6, ror fp @ │ │ │ │ + ldrdeq r6, [sl], #-184 @ 0xffffff48 │ │ │ │ + subeq sp, sp, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e01c <__bss_end__@@Base+0xfe3854a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae04 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec8a │ │ │ │ - subseq pc, sp, sl, lsr #22 │ │ │ │ - subeq r6, sl, ip, lsl #23 │ │ │ │ - subeq r6, sl, r4, lsr #23 │ │ │ │ + subseq pc, sp, sl, asr #22 │ │ │ │ + subeq r6, sl, ip, lsr #23 │ │ │ │ + subeq r6, sl, r4, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e04c <__bss_end__@@Base+0xfe3854d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ae34 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2], #-1008 @ 0xfffffc10 │ │ │ │ - subseq r0, lr, r6, lsr r0 │ │ │ │ - ldrsbeq sp, [r1], #-188 @ 0xffffff44 │ │ │ │ - subseq sp, r1, lr, ror #23 │ │ │ │ + subseq r0, lr, r6, asr r0 │ │ │ │ + ldrsheq sp, [r1], #-188 @ 0xffffff44 │ │ │ │ + subseq sp, r1, lr, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e078 <__bss_end__@@Base+0xfe3854fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae60 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ mrrc 7, 15, pc, sl, cr12 @ │ │ │ │ - ldrsheq r1, [lr], #-136 @ 0xffffff78 │ │ │ │ - subseq r3, r2, lr, ror r2 │ │ │ │ - subseq r3, r2, sl, lsl #10 │ │ │ │ + subseq r1, lr, r8, lsl r9 │ │ │ │ + @ instruction: 0x0052329e │ │ │ │ + subseq r3, r2, sl, lsr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e0a8 <__bss_end__@@Base+0xfe38552c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36ae90 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq r1, lr, r6, lsl #29 │ │ │ │ - subeq r6, sl, r0, lsl #22 │ │ │ │ - ldrdeq sp, [sp], #-116 @ 0xffffff8c │ │ │ │ + subseq r1, lr, r6, lsr #29 │ │ │ │ + subeq r6, sl, r0, lsr #22 │ │ │ │ + strdeq sp, [sp], #-116 @ 0xffffff8c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e0d8 <__bss_end__@@Base+0xfe38555c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aec0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - subseq r1, lr, r6, asr lr │ │ │ │ - ldrdeq r6, [sl], #-160 @ 0xffffff60 │ │ │ │ - subeq r6, sl, r8, ror #21 │ │ │ │ + subseq r1, lr, r6, ror lr │ │ │ │ + strdeq r6, [sl], #-160 @ 0xffffff60 │ │ │ │ + subeq r6, sl, r8, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e108 <__bss_end__@@Base+0xfe38558c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36aef0 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - subseq r1, lr, r6, lsr #28 │ │ │ │ - subseq r5, r2, r8, ror r0 │ │ │ │ - subeq fp, ip, r2, ror #1 │ │ │ │ + subseq r1, lr, r6, asr #28 │ │ │ │ + @ instruction: 0x00525098 │ │ │ │ + subeq fp, ip, r2, lsl #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e138 <__bss_end__@@Base+0xfe3855bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36af20 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebfc │ │ │ │ - subseq r2, lr, sl, asr #8 │ │ │ │ - subeq r6, sl, r0, ror sl │ │ │ │ - subeq sp, sp, r4, asr #14 │ │ │ │ + subseq r2, lr, sl, ror #8 │ │ │ │ + umaaleq r6, sl, r0, sl │ │ │ │ + subeq sp, sp, r4, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e168 <__bss_end__@@Base+0xfe3855ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aaf50 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebe2 │ │ │ │ - subseq r2, lr, r8, lsl r4 │ │ │ │ - subseq r7, r4, r2, lsr sl │ │ │ │ - subeq fp, ip, r0, lsl #1 │ │ │ │ + subseq r2, lr, r8, lsr r4 │ │ │ │ + subseq r7, r4, r2, asr sl │ │ │ │ + subeq fp, ip, r0, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e19c <__bss_end__@@Base+0xfe385620> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aaf84 │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebc8 │ │ │ │ - subseq r2, lr, r4, ror #7 │ │ │ │ - ldrsheq r7, [r4], #-158 @ 0xffffff62 │ │ │ │ - subeq fp, ip, ip, asr #32 │ │ │ │ + subseq r2, lr, r4, lsl #8 │ │ │ │ + subseq r7, r4, lr, lsl sl │ │ │ │ + subeq fp, ip, ip, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e1d0 <__bss_end__@@Base+0xfe385654> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aafb8 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebae │ │ │ │ - ldrheq r2, [lr], #-48 @ 0xffffffd0 │ │ │ │ - subseq r7, r4, sl, asr #19 │ │ │ │ - subeq fp, ip, r8, lsl r0 │ │ │ │ + ldrsbeq r2, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subseq r7, r4, sl, ror #19 │ │ │ │ + subeq fp, ip, r8, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e204 <__bss_end__@@Base+0xfe385688> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3aafec │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb94 │ │ │ │ - subseq r2, lr, ip, ror r3 │ │ │ │ - @ instruction: 0x00547996 │ │ │ │ - subeq sl, ip, r4, ror #31 │ │ │ │ + @ instruction: 0x005e239c │ │ │ │ + ldrheq r7, [r4], #-150 @ 0xffffff6a │ │ │ │ + subeq fp, ip, r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e238 <__bss_end__@@Base+0xfe3856bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab020 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb7a │ │ │ │ - subseq r2, lr, r8, asr #6 │ │ │ │ - subseq r7, r4, r2, ror #18 │ │ │ │ - strheq sl, [ip], #-240 @ 0xffffff10 │ │ │ │ + subseq r2, lr, r8, ror #6 │ │ │ │ + subseq r7, r4, r2, lsl #19 │ │ │ │ + ldrdeq sl, [ip], #-240 @ 0xffffff10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e26c <__bss_end__@@Base+0xfe3856f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b054 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl 1a65078 <__bss_end__@@Base+0x106c4fc> │ │ │ │ - subseq r2, lr, r6, lsl r3 │ │ │ │ - subeq r6, sl, ip, lsr r9 │ │ │ │ - subeq r6, sl, r2, asr r9 │ │ │ │ + subseq r2, lr, r6, lsr r3 │ │ │ │ + subeq r6, sl, ip, asr r9 │ │ │ │ + subeq r6, sl, r2, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e29c <__bss_end__@@Base+0xfe385720> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab084 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb48 │ │ │ │ - subseq r2, lr, r4, ror #5 │ │ │ │ - ldrsheq r7, [r4], #-142 @ 0xffffff72 │ │ │ │ - subeq sl, ip, ip, asr #30 │ │ │ │ + subseq r2, lr, r4, lsl #6 │ │ │ │ + subseq r7, r4, lr, lsl r9 │ │ │ │ + subeq sl, ip, ip, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e2d0 <__bss_end__@@Base+0xfe385754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab0b8 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb2e │ │ │ │ - ldrheq r2, [lr], #-32 @ 0xffffffe0 │ │ │ │ - subseq r7, r4, sl, asr #17 │ │ │ │ - subeq sl, ip, r8, lsl pc │ │ │ │ + ldrsbeq r2, [lr], #-32 @ 0xffffffe0 │ │ │ │ + subseq r7, r4, sl, ror #17 │ │ │ │ + subeq sl, ip, r8, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e304 <__bss_end__@@Base+0xfe385788> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab0ec │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb14 │ │ │ │ - subseq r2, lr, ip, ror r2 │ │ │ │ - @ instruction: 0x00547896 │ │ │ │ - subeq sl, ip, r4, ror #29 │ │ │ │ + @ instruction: 0x005e229c │ │ │ │ + ldrheq r7, [r4], #-134 @ 0xffffff7a │ │ │ │ + subeq sl, ip, r4, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e338 <__bss_end__@@Base+0xfe3857bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab120 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - subseq r2, lr, r8, asr #4 │ │ │ │ - subseq r7, r4, r2, ror #16 │ │ │ │ - strheq sl, [ip], #-224 @ 0xffffff20 │ │ │ │ + subseq r2, lr, r8, ror #4 │ │ │ │ + subseq r7, r4, r2, lsl #17 │ │ │ │ + ldrdeq sl, [ip], #-224 @ 0xffffff20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e36c <__bss_end__@@Base+0xfe3857f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab154 │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eae0 │ │ │ │ - subseq r2, lr, r4, lsl r2 │ │ │ │ - subseq r7, r4, lr, lsr #16 │ │ │ │ - subseq r6, r2, r4, ror #15 │ │ │ │ + subseq r2, lr, r4, lsr r2 │ │ │ │ + subseq r7, r4, lr, asr #16 │ │ │ │ + subseq r6, r2, r4, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e3a0 <__bss_end__@@Base+0xfe385824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab188 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eac6 │ │ │ │ - subseq r2, lr, r0, ror #3 │ │ │ │ - ldrsheq r7, [r4], #-122 @ 0xffffff86 │ │ │ │ - ldrsbeq r6, [r2], #-112 @ 0xffffff90 │ │ │ │ + subseq r2, lr, r0, lsl #4 │ │ │ │ + subseq r7, r4, sl, lsl r8 │ │ │ │ + ldrsheq r6, [r2], #-112 @ 0xffffff90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e3d4 <__bss_end__@@Base+0xfe385858> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab1bc │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaac │ │ │ │ - subseq r2, lr, ip, lsr #3 │ │ │ │ - subseq r7, r4, r6, asr #15 │ │ │ │ - subeq sl, ip, r4, lsl lr │ │ │ │ + subseq r2, lr, ip, asr #3 │ │ │ │ + subseq r7, r4, r6, ror #15 │ │ │ │ + subeq sl, ip, r4, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e408 <__bss_end__@@Base+0xfe38588c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab1f0 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea92 │ │ │ │ - subseq r2, lr, r8, ror r1 │ │ │ │ - @ instruction: 0x00547792 │ │ │ │ - subeq sl, ip, r0, ror #27 │ │ │ │ + @ instruction: 0x005e2198 │ │ │ │ + ldrheq r7, [r4], #-114 @ 0xffffff8e │ │ │ │ + subeq sl, ip, r0, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e43c <__bss_end__@@Base+0xfe3858c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab224 │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea78 │ │ │ │ - subseq r2, lr, r4, asr #2 │ │ │ │ - subseq r7, r4, lr, asr r7 │ │ │ │ - subeq sl, ip, ip, lsr #27 │ │ │ │ + subseq r2, lr, r4, ror #2 │ │ │ │ + subseq r7, r4, lr, ror r7 │ │ │ │ + subeq sl, ip, ip, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e470 <__bss_end__@@Base+0xfe3858f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b258 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1a65278 <__bss_end__@@Base+0x106c6fc> │ │ │ │ - subseq r3, lr, sl, asr r5 │ │ │ │ - subseq r8, r2, r8, ror r6 │ │ │ │ - @ instruction: 0x00528692 │ │ │ │ + subseq r3, lr, sl, ror r5 │ │ │ │ + @ instruction: 0x00528698 │ │ │ │ + ldrheq r8, [r2], #-98 @ 0xffffff9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e49c <__bss_end__@@Base+0xfe385920> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b284 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4a │ │ │ │ - subseq r3, lr, lr, lsr #10 │ │ │ │ - subseq r8, r2, r8, ror r6 │ │ │ │ - subeq sl, ip, r0, asr sp │ │ │ │ + subseq r3, lr, lr, asr #10 │ │ │ │ + @ instruction: 0x00528698 │ │ │ │ + subeq sl, ip, r0, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e4cc <__bss_end__@@Base+0xfe385950> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b2b4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea32 │ │ │ │ - ldrheq r3, [lr], #-98 @ 0xffffff9e │ │ │ │ - subseq r9, r4, ip, asr #4 │ │ │ │ - subseq r8, r2, r0, lsl #16 │ │ │ │ + ldrsbeq r3, [lr], #-98 @ 0xffffff9e │ │ │ │ + subseq r9, r4, ip, ror #4 │ │ │ │ + subseq r8, r2, r0, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e4fc <__bss_end__@@Base+0xfe385980> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b2e4 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1a │ │ │ │ - subseq r3, lr, r2, lsl #13 │ │ │ │ - subseq r9, r4, ip, lsl r2 │ │ │ │ - ldrsbeq r8, [r2], #-124 @ 0xffffff84 │ │ │ │ + subseq r3, lr, r2, lsr #13 │ │ │ │ + subseq r9, r4, ip, lsr r2 │ │ │ │ + ldrsheq r8, [r2], #-124 @ 0xffffff84 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e52c <__bss_end__@@Base+0xfe3859b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b314 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ b 265338 │ │ │ │ - subseq r3, lr, r0, asr r6 │ │ │ │ - subseq r9, r4, sl, ror #3 │ │ │ │ - ldrsbeq r8, [r2], #-114 @ 0xffffff8e │ │ │ │ + subseq r3, lr, r0, ror r6 │ │ │ │ + subseq r9, r4, sl, lsl #4 │ │ │ │ + ldrsheq r8, [r2], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e55c <__bss_end__@@Base+0xfe3859e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e570 <__bss_end__@@Base+0xfe3859f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b358 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - subseq r3, lr, r2, asr pc │ │ │ │ - subeq r6, sl, r8, lsr r6 │ │ │ │ - subeq r6, sl, r0, asr r6 │ │ │ │ + subseq r3, lr, r2, ror pc │ │ │ │ + subeq r6, sl, r8, asr r6 │ │ │ │ + subeq r6, sl, r0, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e5a0 <__bss_end__@@Base+0xfe385a24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-4058] @ 0xfffff026 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9be │ │ │ │ - subseq r4, lr, r2, ror r0 │ │ │ │ - subseq lr, r2, r0, lsr #1 │ │ │ │ - subeq sl, ip, r8, lsr ip │ │ │ │ + @ instruction: 0x005e4092 │ │ │ │ + subseq lr, r2, r0, asr #1 │ │ │ │ + subeq sl, ip, r8, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e5e4 <__bss_end__@@Base+0xfe385a68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b3cc │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stmib r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, r0, asr #32 │ │ │ │ - subseq lr, r2, lr, rrx │ │ │ │ - subeq sl, ip, r6, lsl #24 │ │ │ │ + subseq r4, lr, r0, rrx │ │ │ │ + subseq lr, r2, lr, lsl #1 │ │ │ │ + subeq sl, ip, r6, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e614 <__bss_end__@@Base+0xfe385a98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b3fc │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stmib ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r4, lr, r0, lsl r0 │ │ │ │ - subseq lr, r2, lr, lsr r0 │ │ │ │ - ldrdeq sl, [ip], #-182 @ 0xffffff4a │ │ │ │ + subseq r4, lr, r0, lsr r0 │ │ │ │ + subseq lr, r2, lr, asr r0 │ │ │ │ + strdeq sl, [ip], #-182 @ 0xffffff4a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e644 <__bss_end__@@Base+0xfe385ac8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b42c │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ ldmdb r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r3, lr, r0, ror #31 │ │ │ │ - subseq lr, r2, lr │ │ │ │ - subeq sl, ip, r6, lsr #23 │ │ │ │ + subseq r4, lr, r0 │ │ │ │ + subseq lr, r2, lr, lsr #32 │ │ │ │ + subeq sl, ip, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e674 <__bss_end__@@Base+0xfe385af8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b45c │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ ldmdb ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrheq r3, [lr], #-240 @ 0xffffff10 │ │ │ │ - ldrsbeq sp, [r2], #-254 @ 0xffffff02 │ │ │ │ - subeq sl, ip, r6, ror fp │ │ │ │ + ldrsbeq r3, [lr], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq sp, [r2], #-254 @ 0xffffff02 │ │ │ │ + umaaleq sl, ip, r6, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e6a4 <__bss_end__@@Base+0xfe385b28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b48c │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ stmdb r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r3, lr, r0, lsl #31 │ │ │ │ - subseq sp, r2, lr, lsr #31 │ │ │ │ - subeq sl, ip, r6, asr #22 │ │ │ │ + subseq r3, lr, r0, lsr #31 │ │ │ │ + subseq sp, r2, lr, asr #31 │ │ │ │ + subeq sl, ip, r6, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e6d4 <__bss_end__@@Base+0xfe385b58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b4bc │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r4, [lr], #-94 @ 0xffffffa2 │ │ │ │ - subseq r8, r2, r4, lsl r4 │ │ │ │ - subseq r8, r2, lr, lsr #8 │ │ │ │ + ldrsheq r4, [lr], #-94 @ 0xffffffa2 │ │ │ │ + subseq r8, r2, r4, lsr r4 │ │ │ │ + subseq r8, r2, lr, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e700 <__bss_end__@@Base+0xfe385b84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b4e8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e918 │ │ │ │ - subseq r4, lr, r2, lsr r8 │ │ │ │ - subeq r6, sl, r8, lsr #9 │ │ │ │ - subeq r6, sl, r0, asr #9 │ │ │ │ + subseq r4, lr, r2, asr r8 │ │ │ │ + subeq r6, sl, r8, asr #9 │ │ │ │ + subeq r6, sl, r0, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e730 <__bss_end__@@Base+0xfe385bb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b518 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r8, lsl sl │ │ │ │ - subseq pc, r2, lr, lsl #1 │ │ │ │ - subseq pc, r2, sl, lsl #2 │ │ │ │ + subseq r4, lr, r8, lsr sl │ │ │ │ + subseq pc, r2, lr, lsr #1 │ │ │ │ + subseq pc, r2, sl, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e760 <__bss_end__@@Base+0xfe385be4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b548 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stmia r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r8, ror #19 │ │ │ │ - subseq pc, r2, lr, asr r0 @ │ │ │ │ - ldrsbeq pc, [r2], #-10 @ │ │ │ │ + subseq r4, lr, r8, lsl #20 │ │ │ │ + subseq pc, r2, lr, ror r0 @ │ │ │ │ + ldrsheq pc, [r2], #-10 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e790 <__bss_end__@@Base+0xfe385c14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b578 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmia lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r4, lr, r4, lsl #26 │ │ │ │ - subseq pc, r2, r6, lsl #11 │ │ │ │ - subeq sl, ip, sl, asr sl │ │ │ │ + subseq r4, lr, r4, lsr #26 │ │ │ │ + subseq pc, r2, r6, lsr #11 │ │ │ │ + subeq sl, ip, sl, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e7c0 <__bss_end__@@Base+0xfe385c44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b5a8 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldm r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r4, [lr], #-196 @ 0xffffff3c │ │ │ │ - subseq pc, r2, r6, asr r5 @ │ │ │ │ - subseq pc, r2, lr, lsl #11 │ │ │ │ + ldrsheq r4, [lr], #-196 @ 0xffffff3c │ │ │ │ + subseq pc, r2, r6, ror r5 @ │ │ │ │ + subseq pc, r2, lr, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e7f0 <__bss_end__@@Base+0xfe385c74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b5d8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbeq r5, [lr], #-118 @ 0xffffff8a │ │ │ │ - strheq r6, [sl], #-56 @ 0xffffffc8 │ │ │ │ - subeq sp, sp, lr, lsl #1 │ │ │ │ + ldrsheq r5, [lr], #-118 @ 0xffffff8a │ │ │ │ + ldrdeq r6, [sl], #-56 @ 0xffffffc8 │ │ │ │ + subeq sp, sp, lr, lsr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e81c <__bss_end__@@Base+0xfe385ca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b604 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e88a │ │ │ │ - subseq r5, lr, sl, lsr #15 │ │ │ │ - subeq r6, sl, ip, lsl #7 │ │ │ │ - subeq r6, sl, r4, lsr #7 │ │ │ │ + subseq r5, lr, sl, asr #15 │ │ │ │ + subeq r6, sl, ip, lsr #7 │ │ │ │ + subeq r6, sl, r4, asr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e84c <__bss_end__@@Base+0xfe385cd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b634 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ ldmda r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, lr, lr, ror #15 │ │ │ │ - subeq r6, sl, ip, asr r3 │ │ │ │ - subeq r6, sl, r2, ror r3 │ │ │ │ + subseq r5, lr, lr, lsl #16 │ │ │ │ + subeq r6, sl, ip, ror r3 │ │ │ │ + umaaleq r6, sl, r2, r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e87c <__bss_end__@@Base+0xfe385d00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3ab664 │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e858 │ │ │ │ - ldrheq r5, [lr], #-124 @ 0xffffff84 │ │ │ │ - ldrsbeq r2, [r3], #-6 │ │ │ │ - subseq r2, r3, r0, ror #17 │ │ │ │ + ldrsbeq r5, [lr], #-124 @ 0xffffff84 │ │ │ │ + ldrsheq r2, [r3], #-6 │ │ │ │ + subseq r2, r3, r0, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e8b0 <__bss_end__@@Base+0xfe385d34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b698 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq r5, lr, sl, lsr pc │ │ │ │ - subseq r5, r3, r8, lsr r8 │ │ │ │ - subseq r5, r3, sl, asr #16 │ │ │ │ + subseq r5, lr, sl, asr pc │ │ │ │ + subseq r5, r3, r8, asr r8 │ │ │ │ + subseq r5, r3, sl, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e8dc <__bss_end__@@Base+0xfe385d60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b6c4 │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmda r8!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrheq r5, [lr], #-252 @ 0xffffff04 │ │ │ │ - subseq r5, r3, lr, lsr fp │ │ │ │ - subseq r5, r3, sl, asr #22 │ │ │ │ + ldrsbeq r5, [lr], #-252 @ 0xffffff04 │ │ │ │ + subseq r5, r3, lr, asr fp │ │ │ │ + subseq r5, r3, sl, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e90c <__bss_end__@@Base+0xfe385d90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b6f4 │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldmda r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - subseq r6, lr, r8, asr #3 │ │ │ │ - subseq r6, r3, lr, lsl #15 │ │ │ │ - subseq r6, r3, sl, lsr r9 │ │ │ │ + subseq r6, lr, r8, ror #3 │ │ │ │ + subseq r6, r3, lr, lsr #15 │ │ │ │ + subseq r6, r3, sl, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e93c <__bss_end__@@Base+0xfe385dc0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b724 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000effa │ │ │ │ - ldrheq r6, [lr], #-106 @ 0xffffff96 │ │ │ │ - subseq r8, r3, r8, lsr #17 │ │ │ │ - strheq sl, [ip], #-128 @ 0xffffff80 │ │ │ │ + ldrsbeq r6, [lr], #-106 @ 0xffffff96 │ │ │ │ + subseq r8, r3, r8, asr #17 │ │ │ │ + ldrdeq sl, [ip], #-128 @ 0xffffff80 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e96c <__bss_end__@@Base+0xfe385df0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b754 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efe2 │ │ │ │ - subseq r6, lr, sl, lsl #13 │ │ │ │ - subeq r6, sl, ip, lsr r2 │ │ │ │ - subeq r6, sl, r4, asr r2 │ │ │ │ + subseq r6, lr, sl, lsr #13 │ │ │ │ + subeq r6, sl, ip, asr r2 │ │ │ │ + subeq r6, sl, r4, ror r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e99c <__bss_end__@@Base+0xfe385e20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b784 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efca │ │ │ │ - subseq r6, lr, r6, asr #21 │ │ │ │ - subeq r6, sl, ip, lsl #4 │ │ │ │ - subeq r6, sl, r4, lsr #4 │ │ │ │ + subseq r6, lr, r6, ror #21 │ │ │ │ + subeq r6, sl, ip, lsr #4 │ │ │ │ + subeq r6, sl, r4, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9cc <__bss_end__@@Base+0xfe385e50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b7b4 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efb2 │ │ │ │ - subseq r7, lr, lr, ror #4 │ │ │ │ - ldrsbeq fp, [r3], #-120 @ 0xffffff88 │ │ │ │ - subseq fp, r3, ip, asr #16 │ │ │ │ + subseq r7, lr, lr, lsl #5 │ │ │ │ + ldrsheq fp, [r3], #-120 @ 0xffffff88 │ │ │ │ + subseq fp, r3, ip, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7e9fc <__bss_end__@@Base+0xfe385e80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b7e4 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0098f7fb │ │ │ │ - subseq r7, lr, ip, lsr r2 │ │ │ │ - subseq fp, r3, r6, lsr #15 │ │ │ │ - subseq fp, r3, sl, lsr #16 │ │ │ │ + subseq r7, lr, ip, asr r2 │ │ │ │ + subseq fp, r3, r6, asr #15 │ │ │ │ + subseq fp, r3, sl, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea2c <__bss_end__@@Base+0xfe385eb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b814 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x0080f7fb │ │ │ │ - subseq r7, lr, ip, lsl #4 │ │ │ │ - subseq fp, r3, r6, ror r7 │ │ │ │ - subseq fp, r3, sl, lsl #16 │ │ │ │ + subseq r7, lr, ip, lsr #4 │ │ │ │ + @ instruction: 0x0053b796 │ │ │ │ + subseq fp, r3, sl, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea5c <__bss_end__@@Base+0xfe385ee0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b844 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef6a │ │ │ │ - ldrsbeq r7, [lr], #-30 @ 0xffffffe2 │ │ │ │ - subseq fp, r3, r8, asr #14 │ │ │ │ - subseq fp, r3, r4, lsl r8 │ │ │ │ + ldrsheq r7, [lr], #-30 @ 0xffffffe2 │ │ │ │ + subseq fp, r3, r8, ror #14 │ │ │ │ + subseq fp, r3, r4, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ea8c <__bss_end__@@Base+0xfe385f10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b874 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef52 │ │ │ │ - subseq r7, lr, lr, lsr #3 │ │ │ │ - subseq fp, r3, r8, lsl r7 │ │ │ │ - subseq fp, r3, ip, lsl #15 │ │ │ │ + subseq r7, lr, lr, asr #3 │ │ │ │ + subseq fp, r3, r8, lsr r7 │ │ │ │ + subseq fp, r3, ip, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eabc <__bss_end__@@Base+0xfe385f40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b8a4 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef3a │ │ │ │ - subseq r7, lr, lr, ror r1 │ │ │ │ - subseq fp, r3, r8, ror #13 │ │ │ │ - ldrsheq fp, [r3], #-116 @ 0xffffff8c │ │ │ │ + @ instruction: 0x005e719e │ │ │ │ + subseq fp, r3, r8, lsl #14 │ │ │ │ + subseq fp, r3, r4, lsl r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eaec <__bss_end__@@Base+0xfe385f70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b8d4 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x0020f7fb │ │ │ │ - ldrheq r7, [lr], #-52 @ 0xffffffcc │ │ │ │ - subseq ip, r3, lr, asr #11 │ │ │ │ - subseq ip, r3, r2, lsl #12 │ │ │ │ + ldrsbeq r7, [lr], #-52 @ 0xffffffcc │ │ │ │ + subseq ip, r3, lr, ror #11 │ │ │ │ + subseq ip, r3, r2, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb1c <__bss_end__@@Base+0xfe385fa0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b904 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x000af7fb │ │ │ │ - subseq r7, lr, r2, ror #23 │ │ │ │ - ldrsbeq pc, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - subeq sl, ip, r6, lsl #25 │ │ │ │ + subseq r7, lr, r2, lsl #24 │ │ │ │ + ldrsheq pc, [r3], #-140 @ 0xffffff74 @ │ │ │ │ + subeq sl, ip, r6, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb48 <__bss_end__@@Base+0xfe385fcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb5c <__bss_end__@@Base+0xfe385fe0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b944 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eeea │ │ │ │ - subseq r8, lr, lr, ror r4 │ │ │ │ - subeq r6, sl, ip, asr #32 │ │ │ │ - subeq r6, sl, r4, rrx │ │ │ │ + @ instruction: 0x005e849e │ │ │ │ + subeq r6, sl, ip, rrx │ │ │ │ + subeq r6, sl, r4, lsl #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eb8c <__bss_end__@@Base+0xfe386010> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36b974 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eed2 │ │ │ │ - @ instruction: 0x005e869a │ │ │ │ - subeq r6, sl, ip, lsl r0 │ │ │ │ - subeq r6, sl, r4, lsr r0 │ │ │ │ + ldrheq r8, [lr], #-106 @ 0xffffff96 │ │ │ │ + subeq r6, sl, ip, lsr r0 │ │ │ │ + subeq r6, sl, r4, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ebbc <__bss_end__@@Base+0xfe386040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b9a4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr10, cr11, {7} │ │ │ │ - subseq r8, lr, r2, asr r8 │ │ │ │ - subeq r5, sl, ip, ror #31 │ │ │ │ - subeq r6, sl, r6 │ │ │ │ + subseq r8, lr, r2, ror r8 │ │ │ │ + subeq r6, sl, ip │ │ │ │ + subeq r6, sl, r6, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ebe8 <__bss_end__@@Base+0xfe38606c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b9d0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr4, cr11, {7} @ │ │ │ │ - subseq r9, lr, r2, asr fp │ │ │ │ - subeq r5, sl, r0, asr #31 │ │ │ │ - ldrdeq r5, [sl], #-250 @ 0xffffff06 │ │ │ │ + subseq r9, lr, r2, ror fp │ │ │ │ + subeq r5, sl, r0, ror #31 │ │ │ │ + strdeq r5, [sl], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec14 <__bss_end__@@Base+0xfe386098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32b9fc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr14, cr11, {7} @ │ │ │ │ - subseq r9, lr, sl, asr #25 │ │ │ │ - umaaleq r5, sl, r4, pc @ │ │ │ │ - subeq r5, sl, lr, lsr #31 │ │ │ │ + subseq r9, lr, sl, ror #25 │ │ │ │ + strheq r5, [sl], #-244 @ 0xffffff0c │ │ │ │ + subeq r5, sl, lr, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec40 <__bss_end__@@Base+0xfe3860c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba28 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr8, cr11, {7} │ │ │ │ - subseq sl, lr, r6, ror #2 │ │ │ │ - subeq r5, sl, r8, ror #30 │ │ │ │ - subeq r5, sl, r2, lsl #31 │ │ │ │ + subseq sl, lr, r6, lsl #3 │ │ │ │ + subeq r5, sl, r8, lsl #31 │ │ │ │ + subeq r5, sl, r2, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec6c <__bss_end__@@Base+0xfe3860f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba54 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr2, cr11, {7} @ │ │ │ │ - subseq sl, lr, lr, asr r5 │ │ │ │ - subeq r5, sl, ip, lsr pc │ │ │ │ - subeq r5, sl, r6, asr pc │ │ │ │ + subseq sl, lr, lr, ror r5 │ │ │ │ + subeq r5, sl, ip, asr pc │ │ │ │ + subeq r5, sl, r6, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ec98 <__bss_end__@@Base+0xfe38611c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32ba80 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr12, cr11, {7} @ │ │ │ │ - subseq sl, lr, r2, ror #13 │ │ │ │ - subeq r5, sl, r0, lsl pc │ │ │ │ - subeq r5, sl, sl, lsr #30 │ │ │ │ + subseq sl, lr, r2, lsl #14 │ │ │ │ + subeq r5, sl, r0, lsr pc │ │ │ │ + subeq r5, sl, sl, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ecc4 <__bss_end__@@Base+0xfe386148> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32baac │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr6, cr11, {7} │ │ │ │ - subseq sl, lr, r2, ror ip │ │ │ │ - subeq r5, sl, r4, ror #29 │ │ │ │ - strdeq r5, [sl], #-238 @ 0xffffff12 │ │ │ │ + @ instruction: 0x005eac92 │ │ │ │ + subeq r5, sl, r4, lsl #30 │ │ │ │ + subeq r5, sl, lr, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ecf0 <__bss_end__@@Base+0xfe386174> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bad8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 1, pc, cr0, cr11, {7} @ │ │ │ │ - @ instruction: 0x005eb09a │ │ │ │ - strheq r5, [sl], #-232 @ 0xffffff18 │ │ │ │ - ldrdeq r5, [sl], #-226 @ 0xffffff1e │ │ │ │ + ldrheq fp, [lr], #-10 │ │ │ │ + ldrdeq r5, [sl], #-232 @ 0xffffff18 │ │ │ │ + strdeq r5, [sl], #-226 @ 0xffffff1e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed1c <__bss_end__@@Base+0xfe3861a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb04 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr10, cr11, {7} @ │ │ │ │ - subseq fp, lr, lr, asr #2 │ │ │ │ - subeq r5, sl, ip, lsl #29 │ │ │ │ - subeq r5, sl, r6, lsr #29 │ │ │ │ + subseq fp, lr, lr, ror #2 │ │ │ │ + subeq r5, sl, ip, lsr #29 │ │ │ │ + subeq r5, sl, r6, asr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed48 <__bss_end__@@Base+0xfe3861cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb30 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - subseq fp, lr, r6, ror #6 │ │ │ │ - subeq r5, sl, r0, ror #28 │ │ │ │ - subeq r5, sl, sl, ror lr │ │ │ │ + subseq fp, lr, r6, lsl #7 │ │ │ │ + subeq r5, sl, r0, lsl #29 │ │ │ │ + umaaleq r5, sl, sl, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ed74 <__bss_end__@@Base+0xfe3861f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb5c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ - subseq fp, lr, sl, asr fp │ │ │ │ - subeq r5, sl, r4, lsr lr │ │ │ │ - subeq r5, sl, lr, asr #28 │ │ │ │ + subseq fp, lr, sl, ror fp │ │ │ │ + subeq r5, sl, r4, asr lr │ │ │ │ + subeq r5, sl, lr, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eda0 <__bss_end__@@Base+0xfe386224> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bb88 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r8, #1004] @ 0x3ec │ │ │ │ - ldrheq fp, [lr], #-250 @ 0xffffff06 │ │ │ │ - subeq r5, sl, r8, lsl #28 │ │ │ │ - subeq r5, sl, r2, lsr #28 │ │ │ │ + ldrsbeq fp, [lr], #-250 @ 0xffffff06 │ │ │ │ + subeq r5, sl, r8, lsr #28 │ │ │ │ + subeq r5, sl, r2, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7edcc <__bss_end__@@Base+0xfe386250> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bbb4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2, #1004]! @ 0x3ec │ │ │ │ - subseq ip, lr, sl, lsl r5 │ │ │ │ - ldrdeq r5, [sl], #-220 @ 0xffffff24 │ │ │ │ - strdeq r5, [sl], #-214 @ 0xffffff2a │ │ │ │ + subseq ip, lr, sl, lsr r5 │ │ │ │ + strdeq r5, [sl], #-220 @ 0xffffff24 │ │ │ │ + subeq r5, sl, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7edf8 <__bss_end__@@Base+0xfe38627c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bbe0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - ldrheq ip, [lr], #-178 @ 0xffffff4e │ │ │ │ - strheq r5, [sl], #-208 @ 0xffffff30 │ │ │ │ - subeq r5, sl, sl, asr #27 │ │ │ │ + ldrsbeq ip, [lr], #-178 @ 0xffffff4e │ │ │ │ + ldrdeq r5, [sl], #-208 @ 0xffffff30 │ │ │ │ + subeq r5, sl, sl, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee24 <__bss_end__@@Base+0xfe3862a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bc0c │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stc 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - subseq ip, lr, r8, lsr #23 │ │ │ │ - subseq r9, r6, lr, asr #5 │ │ │ │ - ldrsheq r9, [r6], #-50 @ 0xffffffce │ │ │ │ + subseq ip, lr, r8, asr #23 │ │ │ │ + subseq r9, r6, lr, ror #5 │ │ │ │ + subseq r9, r6, r2, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee54 <__bss_end__@@Base+0xfe3862d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bc3c │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6e │ │ │ │ - subseq ip, lr, sl, ror ip │ │ │ │ - subseq r9, r6, ip, asr r4 │ │ │ │ - subseq r9, r6, r4, ror r4 │ │ │ │ + @ instruction: 0x005ecc9a │ │ │ │ + subseq r9, r6, ip, ror r4 │ │ │ │ + @ instruction: 0x00569494 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ee84 <__bss_end__@@Base+0xfe386308> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc6c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r6, #-1004] @ 0xfffffc14 │ │ │ │ - subseq ip, lr, r6, lsl sp │ │ │ │ - subeq r5, sl, r4, lsr #26 │ │ │ │ - subeq r5, sl, lr, lsr sp │ │ │ │ + subseq ip, lr, r6, lsr sp │ │ │ │ + subeq r5, sl, r4, asr #26 │ │ │ │ + subeq r5, sl, lr, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eeb0 <__bss_end__@@Base+0xfe386334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bc98 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r0, #-1004] @ 0xfffffc14 │ │ │ │ - subseq ip, lr, lr, lsr pc │ │ │ │ - strdeq r5, [sl], #-200 @ 0xffffff38 │ │ │ │ - subeq ip, sp, lr, asr #19 │ │ │ │ + subseq ip, lr, lr, asr pc │ │ │ │ + subeq r5, sl, r8, lsl sp │ │ │ │ + subeq ip, sp, lr, ror #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eedc <__bss_end__@@Base+0xfe386360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bcc4 │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - subseq ip, lr, r0, lsl pc │ │ │ │ - subseq r9, r6, lr, lsl #23 │ │ │ │ - subseq r9, r6, r2, ror #23 │ │ │ │ + subseq ip, lr, r0, lsr pc │ │ │ │ + subseq r9, r6, lr, lsr #23 │ │ │ │ + subseq r9, r6, r2, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef0c <__bss_end__@@Base+0xfe386390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bcf4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed12 │ │ │ │ - subseq ip, lr, r2, ror #29 │ │ │ │ - umaaleq r5, sl, ip, ip │ │ │ │ - strheq r5, [sl], #-196 @ 0xffffff3c │ │ │ │ + subseq ip, lr, r2, lsl #30 │ │ │ │ + strheq r5, [sl], #-204 @ 0xffffff34 │ │ │ │ + ldrdeq r5, [sl], #-196 @ 0xffffff3c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef3c <__bss_end__@@Base+0xfe3863c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bd24 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - ldrsbeq sp, [lr], #-30 @ 0xffffffe2 │ │ │ │ - subeq r5, sl, ip, ror #24 │ │ │ │ - subeq ip, sp, r2, asr #18 │ │ │ │ + ldrsheq sp, [lr], #-30 @ 0xffffffe2 │ │ │ │ + subeq r5, sl, ip, lsl #25 │ │ │ │ + subeq ip, sp, r2, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef68 <__bss_end__@@Base+0xfe3863ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bd50 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ece4 │ │ │ │ - ldrheq sp, [lr], #-18 @ 0xffffffee │ │ │ │ - ldrheq r9, [r6], #-208 @ 0xffffff30 │ │ │ │ - subseq r4, r4, r4, lsl lr │ │ │ │ + ldrsbeq sp, [lr], #-18 @ 0xffffffee │ │ │ │ + ldrsbeq r9, [r6], #-208 @ 0xffffff30 │ │ │ │ + subseq r4, r4, r4, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7ef98 <__bss_end__@@Base+0xfe38641c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bd80 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eccc │ │ │ │ - subseq sp, lr, sl, asr #7 │ │ │ │ - subeq r5, sl, r0, lsl ip │ │ │ │ - subeq ip, sp, r4, ror #17 │ │ │ │ + subseq sp, lr, sl, ror #7 │ │ │ │ + subeq r5, sl, r0, lsr ip │ │ │ │ + subeq ip, sp, r4, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7efc8 <__bss_end__@@Base+0xfe38644c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bdb0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ecb4 │ │ │ │ - @ instruction: 0x005ed39a │ │ │ │ - subeq r5, sl, r0, ror #23 │ │ │ │ - strdeq r5, [sl], #-184 @ 0xffffff48 │ │ │ │ + ldrheq sp, [lr], #-58 @ 0xffffffc6 │ │ │ │ + subeq r5, sl, r0, lsl #24 │ │ │ │ + subeq r5, sl, r8, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7eff8 <__bss_end__@@Base+0xfe38647c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bde0 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [ip], {251} @ 0xfb │ │ │ │ - subseq sp, lr, r6, lsr #9 │ │ │ │ - subseq sl, r6, r8, lsr #6 │ │ │ │ - subseq sl, r6, sl, lsr r3 │ │ │ │ + subseq sp, lr, r6, asr #9 │ │ │ │ + subseq sl, r6, r8, asr #6 │ │ │ │ + subseq sl, r6, sl, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f024 <__bss_end__@@Base+0xfe3864a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32be0c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r6], {251} @ 0xfb │ │ │ │ - subseq sp, lr, r6, asr #9 │ │ │ │ - subeq r5, sl, r4, lsl #23 │ │ │ │ - umaaleq r5, sl, lr, fp │ │ │ │ + subseq sp, lr, r6, ror #9 │ │ │ │ + subeq r5, sl, r4, lsr #23 │ │ │ │ + strheq r5, [sl], #-190 @ 0xffffff42 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f050 <__bss_end__@@Base+0xfe3864d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32be38 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ - subseq sp, lr, r2, ror #9 │ │ │ │ - subeq r5, sl, r8, asr fp │ │ │ │ - subeq r5, sl, r2, ror fp │ │ │ │ + subseq sp, lr, r2, lsl #10 │ │ │ │ + subeq r5, sl, r8, ror fp │ │ │ │ + umaaleq r5, sl, r2, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f07c <__bss_end__@@Base+0xfe386500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32be64 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, sl, cr11 @ │ │ │ │ - subseq sp, lr, r6, lsr #10 │ │ │ │ - subeq r5, sl, ip, lsr #22 │ │ │ │ - subeq ip, sp, r2, lsl #16 │ │ │ │ + subseq sp, lr, r6, asr #10 │ │ │ │ + subeq r5, sl, ip, asr #22 │ │ │ │ + subeq ip, sp, r2, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f0a8 <__bss_end__@@Base+0xfe38652c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36be90 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec44 │ │ │ │ - subseq sp, lr, lr, lsl r5 │ │ │ │ - subeq r5, sl, r0, lsl #22 │ │ │ │ - ldrdeq ip, [sp], #-116 @ 0xffffff8c │ │ │ │ + subseq sp, lr, lr, lsr r5 │ │ │ │ + subeq r5, sl, r0, lsr #22 │ │ │ │ + strdeq ip, [sp], #-116 @ 0xffffff8c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f0d8 <__bss_end__@@Base+0xfe38655c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bec0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec2c │ │ │ │ - subseq sp, lr, lr, ror #9 │ │ │ │ - ldrdeq r5, [sl], #-160 @ 0xffffff60 │ │ │ │ - subeq r5, sl, r8, ror #21 │ │ │ │ + subseq sp, lr, lr, lsl #10 │ │ │ │ + strdeq r5, [sl], #-160 @ 0xffffff60 │ │ │ │ + subeq r5, sl, r8, lsl #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f108 <__bss_end__@@Base+0xfe38658c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bef0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec14 │ │ │ │ - subseq sp, lr, sl, asr #11 │ │ │ │ - subeq r5, sl, r0, lsr #21 │ │ │ │ - strheq r5, [sl], #-168 @ 0xffffff58 │ │ │ │ + subseq sp, lr, sl, ror #11 │ │ │ │ + subeq r5, sl, r0, asr #21 │ │ │ │ + ldrdeq r5, [sl], #-168 @ 0xffffff58 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f138 <__bss_end__@@Base+0xfe3865bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bf20 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 165f3c │ │ │ │ - subseq sp, lr, lr, lsr r6 │ │ │ │ - subeq r5, sl, r0, ror sl │ │ │ │ - subeq ip, sp, r6, asr #14 │ │ │ │ + subseq sp, lr, lr, asr r6 │ │ │ │ + umaaleq r5, sl, r0, sl │ │ │ │ + subeq ip, sp, r6, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f164 <__bss_end__@@Base+0xfe3865e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bf4c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebe6 │ │ │ │ - subseq sp, lr, r2, lsl r6 │ │ │ │ - subeq r5, sl, r4, asr #20 │ │ │ │ - subeq r5, sl, ip, asr sl │ │ │ │ + subseq sp, lr, r2, lsr r6 │ │ │ │ + subeq r5, sl, r4, ror #20 │ │ │ │ + subeq r5, sl, ip, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f194 <__bss_end__@@Base+0xfe386618> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bf7c │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ff565f9c <__bss_end__@@Base+0xfeb6d420> │ │ │ │ - subseq sp, lr, r0, ror #13 │ │ │ │ - subseq sl, r6, lr, lsl sl │ │ │ │ - subseq sl, r6, r6, lsr sl │ │ │ │ + subseq sp, lr, r0, lsl #14 │ │ │ │ + subseq sl, r6, lr, lsr sl │ │ │ │ + subseq sl, r6, r6, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f1c4 <__bss_end__@@Base+0xfe386648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36bfac │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl fef65fcc <__bss_end__@@Base+0xfe56d450> │ │ │ │ - ldrheq sp, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subseq sl, r6, lr, ror #19 │ │ │ │ - subseq sl, r6, sl, lsr sl │ │ │ │ + ldrsbeq sp, [lr], #-96 @ 0xffffffa0 │ │ │ │ + subseq sl, r6, lr, lsl #20 │ │ │ │ + subseq sl, r6, sl, asr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f1f4 <__bss_end__@@Base+0xfe386678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32bfdc │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fe9e5ff8 <__bss_end__@@Base+0xfdfed47c> │ │ │ │ - ldrsheq sp, [lr], #-130 @ 0xffffff7e │ │ │ │ - subseq fp, r6, ip, lsr #4 │ │ │ │ - subseq fp, r6, r6, asr #4 │ │ │ │ + subseq sp, lr, r2, lsl r9 │ │ │ │ + subseq fp, r6, ip, asr #4 │ │ │ │ + subseq fp, r6, r6, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f220 <__bss_end__@@Base+0xfe3866a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c008 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb88 │ │ │ │ - subseq sp, lr, r6, asr #17 │ │ │ │ - subseq fp, r6, r0, lsl #4 │ │ │ │ - subseq fp, r6, ip, lsr #4 │ │ │ │ + subseq sp, lr, r6, ror #17 │ │ │ │ + subseq fp, r6, r0, lsr #4 │ │ │ │ + subseq fp, r6, ip, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f250 <__bss_end__@@Base+0xfe3866d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c038 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb70 │ │ │ │ - @ instruction: 0x005ed896 │ │ │ │ - ldrsbeq fp, [r6], #-16 │ │ │ │ - ldrsheq fp, [r6], #-28 @ 0xffffffe4 │ │ │ │ + ldrheq sp, [lr], #-134 @ 0xffffff7a │ │ │ │ + ldrsheq fp, [r6], #-16 │ │ │ │ + subseq fp, r6, ip, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f280 <__bss_end__@@Base+0xfe386704> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c068 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb58 │ │ │ │ - subseq sp, lr, lr, ror sp │ │ │ │ - subeq r5, sl, r8, lsr #18 │ │ │ │ - subeq r5, sl, r0, asr #18 │ │ │ │ + @ instruction: 0x005edd9e │ │ │ │ + subeq r5, sl, r8, asr #18 │ │ │ │ + subeq r5, sl, r0, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f2b0 <__bss_end__@@Base+0xfe386734> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c098 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - subseq sp, lr, r2, ror #27 │ │ │ │ - strdeq r5, [sl], #-136 @ 0xffffff78 │ │ │ │ - subeq ip, sp, ip, asr #11 │ │ │ │ + subseq sp, lr, r2, lsl #28 │ │ │ │ + subeq r5, sl, r8, lsl r9 │ │ │ │ + subeq ip, sp, ip, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f2e0 <__bss_end__@@Base+0xfe386764> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c0c8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl c660e4 <__bss_end__@@Base+0x26d568> │ │ │ │ - subseq sp, lr, r2, ror #30 │ │ │ │ - subeq r5, sl, r8, asr #17 │ │ │ │ - umaaleq ip, sp, lr, r5 │ │ │ │ + subseq sp, lr, r2, lsl #31 │ │ │ │ + subeq r5, sl, r8, ror #17 │ │ │ │ + strheq ip, [sp], #-94 @ 0xffffffa2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f30c <__bss_end__@@Base+0xfe386790> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c0f4 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb12 │ │ │ │ - subseq sp, lr, r6, lsr pc │ │ │ │ - umaaleq r5, sl, ip, r8 │ │ │ │ - strheq r5, [sl], #-132 @ 0xffffff7c │ │ │ │ + subseq sp, lr, r6, asr pc │ │ │ │ + strheq r5, [sl], #-140 @ 0xffffff74 │ │ │ │ + ldrdeq r5, [sl], #-132 @ 0xffffff7c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f33c <__bss_end__@@Base+0xfe3867c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c124 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eafa │ │ │ │ - subseq lr, lr, r2, ror #7 │ │ │ │ - strdeq ip, [sl], #-172 @ 0xffffff54 │ │ │ │ - subeq ip, sl, r0, lsl fp │ │ │ │ + subseq lr, lr, r2, lsl #8 │ │ │ │ + subeq ip, sl, ip, lsl fp │ │ │ │ + subeq ip, sl, r0, lsr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f36c <__bss_end__@@Base+0xfe3867f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c154 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffae6170 <__bss_end__@@Base+0xff0ed5f4> │ │ │ │ - subseq lr, lr, lr, lsr #9 │ │ │ │ - subeq r7, fp, r0, lsl r0 │ │ │ │ - subeq r7, fp, r6, lsr #32 │ │ │ │ + subseq lr, lr, lr, asr #9 │ │ │ │ + subeq r7, fp, r0, lsr r0 │ │ │ │ + subeq r7, fp, r6, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f398 <__bss_end__@@Base+0xfe38681c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c180 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eacc │ │ │ │ - subseq lr, lr, r2, lsl #9 │ │ │ │ - subeq r6, fp, r4, ror #31 │ │ │ │ - subeq r7, fp, r4, lsr r0 │ │ │ │ + subseq lr, lr, r2, lsr #9 │ │ │ │ + subeq r7, fp, r4 │ │ │ │ + subeq r7, fp, r4, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3c8 <__bss_end__@@Base+0xfe38684c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c1b0 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab4 │ │ │ │ - subseq lr, lr, r2, asr r4 │ │ │ │ - strheq r6, [fp], #-244 @ 0xffffff0c │ │ │ │ - subeq r7, fp, r4 │ │ │ │ + subseq lr, lr, r2, ror r4 │ │ │ │ + ldrdeq r6, [fp], #-244 @ 0xffffff0c │ │ │ │ + subeq r7, fp, r4, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f3f8 <__bss_end__@@Base+0xfe38687c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c1e0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe9661fc <__bss_end__@@Base+0xfdf6d680> │ │ │ │ - subseq lr, lr, r2, lsl #9 │ │ │ │ - subeq r6, fp, r4, lsl #31 │ │ │ │ - ldrdeq r6, [fp], #-246 @ 0xffffff0a │ │ │ │ + subseq lr, lr, r2, lsr #9 │ │ │ │ + subeq r6, fp, r4, lsr #31 │ │ │ │ + strdeq r6, [fp], #-246 @ 0xffffff0a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f424 <__bss_end__@@Base+0xfe3868a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c20c │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea86 │ │ │ │ - subseq lr, lr, r6, asr r4 │ │ │ │ - subeq r6, fp, r8, asr pc │ │ │ │ - subeq r6, fp, r8, lsr #31 │ │ │ │ + subseq lr, lr, r6, ror r4 │ │ │ │ + subeq r6, fp, r8, ror pc │ │ │ │ + subeq r6, fp, r8, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f454 <__bss_end__@@Base+0xfe3868d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c23c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea6e │ │ │ │ - subseq lr, lr, r6, lsr #8 │ │ │ │ - subeq r6, fp, r8, lsr #30 │ │ │ │ - subeq r6, fp, r8, ror pc │ │ │ │ + subseq lr, lr, r6, asr #8 │ │ │ │ + subeq r6, fp, r8, asr #30 │ │ │ │ + umaaleq r6, fp, r8, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f484 <__bss_end__@@Base+0xfe386908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c26c │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea56 │ │ │ │ - subseq lr, lr, r8, lsl r7 │ │ │ │ - subseq sp, r6, r2, lsr #8 │ │ │ │ - subseq sp, r6, r0, ror r4 │ │ │ │ + subseq lr, lr, r8, lsr r7 │ │ │ │ + subseq sp, r6, r2, asr #8 │ │ │ │ + @ instruction: 0x0056d490 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f4b4 <__bss_end__@@Base+0xfe386938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c29c │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b 11662bc <__bss_end__@@Base+0x76d740> │ │ │ │ - subseq lr, lr, r4, lsl #19 │ │ │ │ - ldrsheq sp, [r6], #-190 @ 0xffffff42 │ │ │ │ - subseq r6, r0, r2, asr #27 │ │ │ │ + subseq lr, lr, r4, lsr #19 │ │ │ │ + subseq sp, r6, lr, lsl ip │ │ │ │ + subseq r6, r0, r2, ror #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f4e4 <__bss_end__@@Base+0xfe386968> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c2cc │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ b b662ec <__bss_end__@@Base+0x16d770> │ │ │ │ - subseq lr, lr, r4, asr r9 │ │ │ │ - subseq sp, r6, lr, asr #23 │ │ │ │ - @ instruction: 0x00506d92 │ │ │ │ + subseq lr, lr, r4, ror r9 │ │ │ │ + subseq sp, r6, lr, ror #23 │ │ │ │ + ldrheq r6, [r0], #-210 @ 0xffffff2e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f514 <__bss_end__@@Base+0xfe386998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c2fc │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ - b 56631c │ │ │ │ - subseq lr, lr, r4, lsr #18 │ │ │ │ - @ instruction: 0x0056db9e │ │ │ │ - subseq sp, r6, r6, ror #23 │ │ │ │ + b 56631c │ │ │ │ + subseq lr, lr, r4, asr #18 │ │ │ │ + ldrheq sp, [r6], #-190 @ 0xffffff42 │ │ │ │ + subseq sp, r6, r6, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f544 <__bss_end__@@Base+0xfe3869c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 32c32c │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - subseq lr, lr, r6, asr fp │ │ │ │ - ldrsheq lr, [r6], #-8 │ │ │ │ - subseq lr, r6, r2, lsl r1 │ │ │ │ + subseq lr, lr, r6, ror fp │ │ │ │ + subseq lr, r6, r8, lsl r1 │ │ │ │ + subseq lr, r6, r2, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fed7f570 <__bss_end__@@Base+0xfe3869f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36c358 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9e0 │ │ │ │ - subseq pc, lr, lr, lsr r0 @ │ │ │ │ - subseq pc, r6, r4, lsl #11 │ │ │ │ - @ instruction: 0x0056f59c │ │ │ │ + subseq pc, lr, lr, asr r0 @ │ │ │ │ + subseq pc, r6, r4, lsr #11 │ │ │ │ + ldrheq pc, [r6], #-92 @ 0xffffffa4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b183 │ │ │ │ + svclt 0x0000b193 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b17b │ │ │ │ + svclt 0x0000b18b │ │ │ │ andeq fp, r3, r9, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b173 │ │ │ │ + svclt 0x0000b183 │ │ │ │ andeq ip, r3, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b17b │ │ │ │ andeq sp, r3, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b173 │ │ │ │ andeq sp, r3, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b15b │ │ │ │ + svclt 0x0000b16b │ │ │ │ strheq r1, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b153 │ │ │ │ + svclt 0x0000b163 │ │ │ │ andeq r5, r4, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b14b │ │ │ │ + svclt 0x0000b15b │ │ │ │ andeq r5, r4, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b143 │ │ │ │ + svclt 0x0000b153 │ │ │ │ andeq r7, r4, r1, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b13b │ │ │ │ + svclt 0x0000b14b │ │ │ │ muleq r4, r9, r1 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b133 │ │ │ │ + svclt 0x0000b143 │ │ │ │ ldrdeq sl, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b12b │ │ │ │ + svclt 0x0000b13b │ │ │ │ andeq r1, r6, r1, ror r3 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed7f660 <__bss_end__@@Base+0xfe386ae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 228108 │ │ │ │ bmi e14684 <__bss_end__@@Base+0x41bb08> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2632,1027 +2632,1027 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedb98a2 <__bss_end__@@Base+0xfe3c0d26> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 3698bc │ │ │ │ blne 18e9a14 <__bss_end__@@Base+0xef0e98> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 2e98c6 │ │ │ │ - blx 5e48ce │ │ │ │ + blx 5e48ce │ │ │ │ blx feaec8e2 <__bss_end__@@Base+0xfe0f3d66> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 6f4534 <_IO_stdin_used@@Base+0x2f7fc> │ │ │ │ + blmi 6f4534 <_IO_stdin_used@@Base+0x2f7dc> │ │ │ │ b 12aa630 <__bss_end__@@Base+0x8b1ab4> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 680658 │ │ │ │ + bmi 680658 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0754478 │ │ │ │ - andcs pc, r1, r3, ror r4 @ │ │ │ │ + andcs pc, r1, r3, lsl #9 │ │ │ │ svc 0x00f8f7fc │ │ │ │ stmdb sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ rsbeq r2, fp, r2, lsr #13 │ │ │ │ andeq r4, r0, ip, lsr #4 │ │ │ │ ldrsbteq fp, [sl], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0x007ab19a │ │ │ │ rsbeq r2, fp, lr, lsl r6 │ │ │ │ - subeq sp, sl, r8, ror #21 │ │ │ │ + subeq sp, sl, r8, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ strdeq lr, [r6], -sp │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ andeq r5, r7, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ strdeq r6, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ andeq r8, r7, r9, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ andeq sl, r7, r9, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ + svclt 0x0000b099 │ │ │ │ muleq r7, r9, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ + svclt 0x0000b091 │ │ │ │ andeq sp, r7, r9, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ + svclt 0x0000b089 │ │ │ │ andeq lr, r7, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b071 │ │ │ │ + svclt 0x0000b081 │ │ │ │ andeq pc, r7, r9, lsr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b069 │ │ │ │ + svclt 0x0000b079 │ │ │ │ andeq r0, r8, r5, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b061 │ │ │ │ + svclt 0x0000b071 │ │ │ │ strdeq r2, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b059 │ │ │ │ + svclt 0x0000b069 │ │ │ │ andeq r3, r8, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b051 │ │ │ │ + svclt 0x0000b061 │ │ │ │ andeq r4, r8, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b049 │ │ │ │ + svclt 0x0000b059 │ │ │ │ andeq r5, r8, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b041 │ │ │ │ + svclt 0x0000b051 │ │ │ │ muleq r8, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b039 │ │ │ │ + svclt 0x0000b049 │ │ │ │ andeq r9, r8, sp, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b031 │ │ │ │ + svclt 0x0000b041 │ │ │ │ andeq fp, r8, sp, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b029 │ │ │ │ + svclt 0x0000b039 │ │ │ │ ldrdeq fp, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ + svclt 0x0000b031 │ │ │ │ andeq sp, r8, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ + svclt 0x0000b029 │ │ │ │ andeq lr, r8, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b011 │ │ │ │ + svclt 0x0000b021 │ │ │ │ andeq pc, r8, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ + svclt 0x0000b019 │ │ │ │ strdeq r0, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0714478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ + svclt 0x0000b011 │ │ │ │ andeq r0, r9, r9, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ + @ instruction: 0xf0714478 │ │ │ │ + svclt 0x0000b009 │ │ │ │ andeq r0, r9, r9, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ + @ instruction: 0xf0714478 │ │ │ │ + svclt 0x0000b001 │ │ │ │ muleq r9, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ andeq r1, r9, r9, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ andeq r1, r9, r9, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ andeq r2, r9, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7d1 │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ andeq r2, r9, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7c9 │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ andeq r8, r9, r5, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7c1 │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ andeq fp, r9, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ andeq fp, r9, r9, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7b1 │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ andeq pc, r9, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7a9 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ muleq r9, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b7a1 │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ andeq r0, sl, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b799 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ andeq r1, sl, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ andeq r7, sl, sp, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b789 │ │ │ │ + svclt 0x0000b799 │ │ │ │ andeq lr, fp, r9, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b781 │ │ │ │ + svclt 0x0000b791 │ │ │ │ andeq pc, fp, r1, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ + svclt 0x0000b789 │ │ │ │ andeq r1, ip, r5, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ + svclt 0x0000b781 │ │ │ │ andeq r5, ip, r1, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b769 │ │ │ │ + svclt 0x0000b779 │ │ │ │ andeq r8, ip, r9, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b761 │ │ │ │ + svclt 0x0000b771 │ │ │ │ ldrdeq r9, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ + svclt 0x0000b769 │ │ │ │ andeq sl, ip, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ + svclt 0x0000b761 │ │ │ │ strdeq fp, [ip], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b749 │ │ │ │ + svclt 0x0000b759 │ │ │ │ andeq fp, ip, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b741 │ │ │ │ + svclt 0x0000b751 │ │ │ │ andeq lr, ip, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b739 │ │ │ │ + svclt 0x0000b749 │ │ │ │ strheq pc, [ip], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b731 │ │ │ │ + svclt 0x0000b741 │ │ │ │ andeq pc, ip, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b729 │ │ │ │ + svclt 0x0000b739 │ │ │ │ andeq r5, sp, sp, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b721 │ │ │ │ + svclt 0x0000b731 │ │ │ │ muleq sp, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b719 │ │ │ │ + svclt 0x0000b729 │ │ │ │ strdeq r6, [sp], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b711 │ │ │ │ + svclt 0x0000b721 │ │ │ │ andeq r7, sp, sp, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b709 │ │ │ │ + svclt 0x0000b719 │ │ │ │ andeq r9, sp, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b701 │ │ │ │ + svclt 0x0000b711 │ │ │ │ andeq sl, sp, sp, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6f9 │ │ │ │ + svclt 0x0000b709 │ │ │ │ strdeq fp, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6f1 │ │ │ │ + svclt 0x0000b701 │ │ │ │ muleq sp, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6e9 │ │ │ │ + svclt 0x0000b6f9 │ │ │ │ andeq ip, sp, r5, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6e1 │ │ │ │ + svclt 0x0000b6f1 │ │ │ │ andeq ip, sp, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6d9 │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ andeq sp, sp, sp, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6d1 │ │ │ │ + svclt 0x0000b6e1 │ │ │ │ andeq sp, sp, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6c9 │ │ │ │ + svclt 0x0000b6d9 │ │ │ │ muleq sp, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6c1 │ │ │ │ + svclt 0x0000b6d1 │ │ │ │ andeq lr, sp, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6b9 │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ andeq lr, sp, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6b1 │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ ldrdeq pc, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6a9 │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ andeq pc, sp, r1, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b6a1 │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ ldrdeq r0, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b699 │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ andeq r1, lr, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b691 │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ andeq r1, lr, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ + svclt 0x0000b699 │ │ │ │ strdeq r1, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b681 │ │ │ │ + svclt 0x0000b691 │ │ │ │ andeq r2, lr, r9, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b679 │ │ │ │ + svclt 0x0000b689 │ │ │ │ andeq r2, lr, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b671 │ │ │ │ + svclt 0x0000b681 │ │ │ │ andeq r3, lr, sp, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b669 │ │ │ │ + svclt 0x0000b679 │ │ │ │ andeq r3, lr, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b661 │ │ │ │ + svclt 0x0000b671 │ │ │ │ andeq r5, lr, r9, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ + svclt 0x0000b669 │ │ │ │ andeq r8, lr, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b651 │ │ │ │ + svclt 0x0000b661 │ │ │ │ andeq fp, lr, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b649 │ │ │ │ + svclt 0x0000b659 │ │ │ │ @ instruction: 0x000ee6b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b641 │ │ │ │ + svclt 0x0000b651 │ │ │ │ @ instruction: 0x000f3ab1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b639 │ │ │ │ + svclt 0x0000b649 │ │ │ │ andeq r7, pc, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b631 │ │ │ │ + svclt 0x0000b641 │ │ │ │ @ instruction: 0x000fa4b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b629 │ │ │ │ + svclt 0x0000b639 │ │ │ │ andeq sl, pc, r1, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b621 │ │ │ │ + svclt 0x0000b631 │ │ │ │ andeq sl, pc, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b619 │ │ │ │ + svclt 0x0000b629 │ │ │ │ andeq fp, pc, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b611 │ │ │ │ + svclt 0x0000b621 │ │ │ │ ldrdeq ip, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b609 │ │ │ │ + svclt 0x0000b619 │ │ │ │ mulseq r0, r1, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b601 │ │ │ │ + svclt 0x0000b611 │ │ │ │ @ instruction: 0x00110abd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5f9 │ │ │ │ + svclt 0x0000b609 │ │ │ │ andseq r1, r1, r9, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5f1 │ │ │ │ + svclt 0x0000b601 │ │ │ │ andseq r1, r1, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5e9 │ │ │ │ + svclt 0x0000b5f9 │ │ │ │ andseq r5, r1, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5e1 │ │ │ │ + svclt 0x0000b5f1 │ │ │ │ andseq fp, r1, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5d9 │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ andseq ip, r1, sp, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5d1 │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ andseq r1, r2, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5c9 │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ andseq r2, r2, r1, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5c1 │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ andseq r3, r2, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5b9 │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ andseq r5, r2, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5b1 │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ andseq r9, r2, sp, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5a9 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ @ instruction: 0x0012e1d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b5a1 │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ andseq pc, r2, sp, ror r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b599 │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ andseq r2, r3, r9, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b591 │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ andseq r2, r3, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b589 │ │ │ │ + svclt 0x0000b599 │ │ │ │ andseq r7, r3, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b581 │ │ │ │ + svclt 0x0000b591 │ │ │ │ andseq sp, r3, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b579 │ │ │ │ + svclt 0x0000b589 │ │ │ │ andseq r0, r4, r1, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b571 │ │ │ │ + svclt 0x0000b581 │ │ │ │ mulseq r4, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b569 │ │ │ │ + svclt 0x0000b579 │ │ │ │ andseq r4, r4, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b561 │ │ │ │ + svclt 0x0000b571 │ │ │ │ @ instruction: 0x001451f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b559 │ │ │ │ + svclt 0x0000b569 │ │ │ │ andseq r9, r4, r5, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b551 │ │ │ │ + svclt 0x0000b561 │ │ │ │ @ instruction: 0x0014aabd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b549 │ │ │ │ + svclt 0x0000b559 │ │ │ │ andseq lr, r4, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b541 │ │ │ │ + svclt 0x0000b551 │ │ │ │ andseq lr, r4, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b539 │ │ │ │ + svclt 0x0000b549 │ │ │ │ mulseq r4, r1, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b531 │ │ │ │ + svclt 0x0000b541 │ │ │ │ mulseq r4, r9, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b529 │ │ │ │ + svclt 0x0000b539 │ │ │ │ @ instruction: 0x001531fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b521 │ │ │ │ + svclt 0x0000b531 │ │ │ │ @ instruction: 0x001539b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b519 │ │ │ │ + svclt 0x0000b529 │ │ │ │ andseq r8, r5, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b511 │ │ │ │ + svclt 0x0000b521 │ │ │ │ mulseq r5, r9, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b509 │ │ │ │ + svclt 0x0000b519 │ │ │ │ andseq r3, r6, sp, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b501 │ │ │ │ + svclt 0x0000b511 │ │ │ │ andseq r4, r6, r9, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4f9 │ │ │ │ + svclt 0x0000b509 │ │ │ │ andseq sl, r6, r1, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4f1 │ │ │ │ + svclt 0x0000b501 │ │ │ │ andseq fp, r6, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4e9 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ andseq fp, r6, r5, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4e1 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ @ instruction: 0x0016bcf9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4d9 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ andseq ip, r6, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4d1 │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ andseq sp, r6, r1, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4c9 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ andseq sp, r6, r1, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4c1 │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ andseq lr, r6, r9, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4b9 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ andseq lr, r6, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4b1 │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ @ instruction: 0x0016e8f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4a9 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ andseq pc, r6, r1, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b4a1 │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ andseq r0, r7, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b499 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ andseq r1, r7, sp, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b491 │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ andseq r1, r7, r1, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b489 │ │ │ │ + svclt 0x0000b499 │ │ │ │ andseq r5, r7, sp, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b481 │ │ │ │ + svclt 0x0000b491 │ │ │ │ @ instruction: 0x00176af9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b479 │ │ │ │ + svclt 0x0000b489 │ │ │ │ andseq r7, r7, r1, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b471 │ │ │ │ + svclt 0x0000b481 │ │ │ │ mulseq r7, r1, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b469 │ │ │ │ + svclt 0x0000b479 │ │ │ │ @ instruction: 0x0017f3f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b461 │ │ │ │ + svclt 0x0000b471 │ │ │ │ @ instruction: 0x001824b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b459 │ │ │ │ + svclt 0x0000b469 │ │ │ │ andseq r3, r8, r9, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b451 │ │ │ │ + svclt 0x0000b461 │ │ │ │ andseq r7, r8, r1, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b449 │ │ │ │ + svclt 0x0000b459 │ │ │ │ @ instruction: 0x001891d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b441 │ │ │ │ + svclt 0x0000b451 │ │ │ │ andseq r9, r8, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b439 │ │ │ │ + svclt 0x0000b449 │ │ │ │ @ instruction: 0x0018c7fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b431 │ │ │ │ + svclt 0x0000b441 │ │ │ │ andseq r2, r9, r9, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b429 │ │ │ │ + svclt 0x0000b439 │ │ │ │ @ instruction: 0x001937b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b421 │ │ │ │ + svclt 0x0000b431 │ │ │ │ andseq r3, r9, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b419 │ │ │ │ + svclt 0x0000b429 │ │ │ │ andseq r3, r9, r1, lsr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b411 │ │ │ │ + svclt 0x0000b421 │ │ │ │ andseq r3, r9, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b409 │ │ │ │ + svclt 0x0000b419 │ │ │ │ andseq r3, r9, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b401 │ │ │ │ + svclt 0x0000b411 │ │ │ │ andseq r3, r9, sp, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ + svclt 0x0000b409 │ │ │ │ andseq r3, r9, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ + svclt 0x0000b401 │ │ │ │ andseq r3, r9, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ mulseq r9, r5, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ andseq r4, r9, r1, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ @ instruction: 0x001943d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ andseq r4, r9, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ @ instruction: 0x001985bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ andseq r8, r9, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ andseq r9, r9, r9, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ andseq r9, r9, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ mulseq r9, r9, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b3a1 │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ andseq r9, r9, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ andseq r9, r9, r5, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ andseq r9, r9, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ + svclt 0x0000b399 │ │ │ │ andseq r9, r9, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ + svclt 0x0000b391 │ │ │ │ andseq sl, r9, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ + svclt 0x0000b389 │ │ │ │ andseq sl, r9, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ + svclt 0x0000b381 │ │ │ │ andseq sl, r9, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ + svclt 0x0000b379 │ │ │ │ andseq sl, r9, sp, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ + svclt 0x0000b371 │ │ │ │ andseq sl, r9, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ + svclt 0x0000b369 │ │ │ │ andseq sl, r9, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ + svclt 0x0000b361 │ │ │ │ andseq sl, r9, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ + svclt 0x0000b359 │ │ │ │ andseq sl, r9, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ + svclt 0x0000b351 │ │ │ │ andseq sl, r9, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ + svclt 0x0000b349 │ │ │ │ andseq fp, r9, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ + svclt 0x0000b341 │ │ │ │ @ instruction: 0x0019b4bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ + svclt 0x0000b339 │ │ │ │ andseq ip, r9, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ + svclt 0x0000b331 │ │ │ │ andseq ip, r9, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ + svclt 0x0000b329 │ │ │ │ andseq sp, r9, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ + svclt 0x0000b321 │ │ │ │ andseq r3, sl, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ + svclt 0x0000b319 │ │ │ │ @ instruction: 0x001a32d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ + svclt 0x0000b311 │ │ │ │ andseq r4, sl, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ + svclt 0x0000b309 │ │ │ │ mulseq sl, r1, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ + svclt 0x0000b301 │ │ │ │ andseq r5, sl, sp, asr r2 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ @ instruction: 0x001a53dd │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ andseq r9, sl, r9, asr #15 │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf06e3008 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ + svclt 0x0000b301 │ │ │ │ rsbseq fp, sl, r2, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ @ instruction: 0x001b82b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ andseq r9, fp, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ @ instruction: 0x001baff9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ andseq r0, sp, r1, lsr #7 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2b1 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ andseq r4, sp, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2a9 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ andseq r5, sp, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b2a1 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ andseq r5, sp, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ andseq r5, sp, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ @ instruction: 0x001d6cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ + svclt 0x0000b299 │ │ │ │ andseq r6, sp, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ + svclt 0x0000b291 │ │ │ │ andseq r7, sp, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ + svclt 0x0000b289 │ │ │ │ andseq r8, sp, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ + svclt 0x0000b281 │ │ │ │ andseq r8, sp, r1, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ + svclt 0x0000b279 │ │ │ │ andseq r8, sp, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ + svclt 0x0000b271 │ │ │ │ andseq r8, sp, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ + svclt 0x0000b269 │ │ │ │ andseq r8, sp, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ + svclt 0x0000b261 │ │ │ │ andseq r9, sp, r5, lsl #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ + svclt 0x0000b259 │ │ │ │ andseq r9, sp, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ + svclt 0x0000b251 │ │ │ │ andseq sl, sp, r9, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b239 │ │ │ │ + svclt 0x0000b249 │ │ │ │ andseq sl, sp, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b231 │ │ │ │ + svclt 0x0000b241 │ │ │ │ andseq sl, sp, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b229 │ │ │ │ + svclt 0x0000b239 │ │ │ │ andseq fp, sp, r1, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b221 │ │ │ │ + svclt 0x0000b231 │ │ │ │ andseq ip, sp, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b219 │ │ │ │ + svclt 0x0000b229 │ │ │ │ andseq pc, sp, r9, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b211 │ │ │ │ + svclt 0x0000b221 │ │ │ │ andseq r5, lr, sp, lsl #21 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b209 │ │ │ │ + svclt 0x0000b219 │ │ │ │ mulseq lr, r9, r1 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b201 │ │ │ │ + svclt 0x0000b211 │ │ │ │ andseq lr, lr, r5, lsl sl │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - andslt pc, r2, #110 @ 0x6e │ │ │ │ + eorlt pc, r2, #110 @ 0x6e │ │ │ │ rsbseq ip, sl, r6, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1f3 │ │ │ │ + svclt 0x0000b203 │ │ │ │ eoreq r3, r0, r9, asr #7 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b1eb │ │ │ │ + svclt 0x0000b1fb │ │ │ │ eoreq r9, r0, r5, asr #32 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - mvnslt pc, lr, rrx │ │ │ │ + andlt pc, ip, #110 @ 0x6e │ │ │ │ ldrsbteq ip, [fp], #-118 @ 0xffffff8a │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed804ec <__bss_end__@@Base+0xfe387970> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ blmi 85550c │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - stc2l 3, cr15, [r2], {235} @ 0xeb │ │ │ │ + ldc2l 3, cr15, [sl], {235} @ 0xeb │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - pli [r4, #99] @ 0x63 │ │ │ │ + vld1.8 {d31[3]}, [r4], r3 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 63f6ac │ │ │ │ + blmi 63f6ac │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 2f1f48 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vst1.8 {d31[3]}, [r4], r3 │ │ │ │ + pli [r4, #99] @ 0x63 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbeq r1, fp, r6, lsl r8 │ │ │ │ andeq r1, r0, r0, lsr #14 │ │ │ │ andeq r4, r0, r0, lsr r7 │ │ │ │ - subeq lr, pc, r6, ror #25 │ │ │ │ + subeq lr, pc, r6, lsl #26 │ │ │ │ andeq r1, r0, r0, lsr #19 │ │ │ │ - ldrdeq lr, [pc], #-202 @ │ │ │ │ + strdeq lr, [pc], #-202 @ │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ strhteq pc, [r0], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b19f │ │ │ │ eoreq r0, r1, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b197 │ │ │ │ eoreq r0, r1, r9, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b18f │ │ │ │ eoreq r1, r1, sp, lsl #20 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf06e207c │ │ │ │ - svclt 0x0000b18b │ │ │ │ + svclt 0x0000b19b │ │ │ │ ldrshteq ip, [fp], #-220 @ 0xffffff24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b16b │ │ │ │ + svclt 0x0000b17b │ │ │ │ mlaeq r1, r1, r7, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b163 │ │ │ │ + svclt 0x0000b173 │ │ │ │ eoreq fp, r1, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b15b │ │ │ │ + svclt 0x0000b16b │ │ │ │ eoreq fp, r1, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b153 │ │ │ │ + svclt 0x0000b163 │ │ │ │ eoreq r5, r2, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b14b │ │ │ │ + svclt 0x0000b15b │ │ │ │ eoreq r5, r2, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b143 │ │ │ │ + svclt 0x0000b153 │ │ │ │ eoreq r5, r2, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b13b │ │ │ │ + svclt 0x0000b14b │ │ │ │ eoreq r8, r5, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b133 │ │ │ │ + svclt 0x0000b143 │ │ │ │ eoreq r1, r6, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b12b │ │ │ │ + svclt 0x0000b13b │ │ │ │ eoreq r1, r7, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b123 │ │ │ │ + svclt 0x0000b133 │ │ │ │ eoreq r1, r7, r5, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fed80670 <__bss_end__@@Base+0xfe387af4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ed74 │ │ │ │ @ instruction: 0xf06e004c │ │ │ │ - bmi 825ef8 │ │ │ │ - blmi 7fa68c │ │ │ │ + bmi 825f38 │ │ │ │ + blmi 7fa68c │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b fe267494 <__bss_end__@@Base+0xfd86e918> │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -3661,538 +3661,538 @@ │ │ │ │ tstcs r0, r6, ror sl │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf07a6064 │ │ │ │ - stmdami sl, {r0, r4, r5, r6, r7, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - ldrlt pc, [r6], #-155 @ 0xffffff65 │ │ │ │ + strtlt pc, [r6], #-155 @ 0xffffff65 │ │ │ │ rsbseq ip, ip, r2, lsl r4 │ │ │ │ rsbeq r1, fp, ip, ror r6 │ │ │ │ andeq r4, r0, ip, ror #29 │ │ │ │ andeq r1, r0, r4, asr #28 │ │ │ │ andeq r2, r0, ip, lsl #27 │ │ │ │ andeq r4, r0, r8, lsr #17 │ │ │ │ strdeq r3, [r7], -pc @ │ │ │ │ strhteq r3, [r7], -r9 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.s64 q10, , q2 │ │ │ │ svclt 0x0000bea7 │ │ │ │ - ldrheq r5, [sp], #-24 @ 0xffffffe8 │ │ │ │ + ldrsbeq r5, [sp], #-24 @ 0xffffffe8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ eoreq ip, r7, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ strhteq ip, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ eoreq lr, r7, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ strhteq pc, [r7], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ + eoreq r1, pc, sp, lsr sl @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0704478 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ + ldrdeq r2, [pc], -r9 @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b0a1 │ │ │ │ - eoreq r1, pc, sp, lsl #20 │ │ │ │ + mlaeq pc, r9, r2, r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b099 │ │ │ │ - eoreq r2, pc, r9, lsr #3 │ │ │ │ + eoreq r6, pc, r1, ror r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b091 │ │ │ │ - eoreq r5, pc, r9, ror #4 │ │ │ │ + eoreq r8, pc, r9, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b089 │ │ │ │ - eoreq r6, pc, r1, asr #8 │ │ │ │ + eoreq r9, pc, r5, lsr r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b081 │ │ │ │ - mlaeq pc, r9, r2, r8 @ │ │ │ │ + mlaeq pc, sp, r6, r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b079 │ │ │ │ - eoreq r9, pc, r5 │ │ │ │ + eoreq r9, pc, r9, asr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b071 │ │ │ │ - eoreq r9, pc, sp, ror #12 │ │ │ │ + eoreq sl, pc, r9, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b069 │ │ │ │ - eoreq r9, pc, r9, lsr #22 │ │ │ │ + eorseq r0, r0, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b061 │ │ │ │ - eoreq sl, pc, r9, ror r6 @ │ │ │ │ + eorseq r2, r0, sp, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b059 │ │ │ │ - mlaseq r0, r5, r3, r0 │ │ │ │ + eorseq r4, r0, r1, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b051 │ │ │ │ - ldrhteq r2, [r0], -sp │ │ │ │ + mlaseq r0, r9, r8, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b049 │ │ │ │ - eorseq r4, r0, r1, lsr #30 │ │ │ │ + mlaseq r0, r5, r8, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b041 │ │ │ │ - eorseq r5, r0, r9, ror #16 │ │ │ │ + eorseq r0, r1, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b039 │ │ │ │ - eorseq sl, r0, r5, ror #16 │ │ │ │ + eorseq sp, r1, r9, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b031 │ │ │ │ - eorseq r0, r1, sp, ror r5 │ │ │ │ + eorseq pc, r1, r5, asr r2 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0704478 │ │ │ │ svclt 0x0000b029 │ │ │ │ - eorseq sp, r1, r9, lsr r5 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ - eorseq pc, r1, r5, lsr #4 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0704478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ - eorseq pc, r1, r9, lsr #28 │ │ │ │ + eorseq pc, r1, r9, asr lr @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed80884 <__bss_end__@@Base+0xfe387d08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4ad64c │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f99301 │ │ │ │ stmdami r7, {r1, r3, r4, r6, r7, r9, sl, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs pc, r8, ror r4 @ │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f9eb04 │ │ │ │ svclt 0x0000becd │ │ │ │ - eorseq r1, r2, r3, asr #7 │ │ │ │ + ldrshteq r1, [r2], -r3 │ │ │ │ rsbeq r7, lr, r2, ror r4 │ │ │ │ rsbeq r6, lr, r4, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ + eorseq r1, r2, r5, lsr #12 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ + eorseq r1, r2, r5, lsr #17 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7ef │ │ │ │ - ldrshteq r1, [r2], -r5 │ │ │ │ + eorseq r3, r2, r9, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7e7 │ │ │ │ - eorseq r1, r2, r5, ror r8 │ │ │ │ + eorseq r5, r2, r1, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7df │ │ │ │ - eorseq r3, r2, r9, asr sl │ │ │ │ + eorseq r5, r2, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7d7 │ │ │ │ - eorseq r5, r2, r1, asr #2 │ │ │ │ + ldrsbteq r5, [r2], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7cf │ │ │ │ - eorseq r5, r2, r9, lsl r3 │ │ │ │ + eorseq r5, r2, r5, ror #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7c7 │ │ │ │ - eorseq r5, r2, r9, lsr #25 │ │ │ │ + eorseq r6, r2, sp, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7bf │ │ │ │ - ldrhteq r5, [r2], -r5 │ │ │ │ + eorseq r6, r2, sp, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7b7 │ │ │ │ - ldrshteq r5, [r2], -sp │ │ │ │ + eorseq r7, r2, r9, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7af │ │ │ │ - eorseq r6, r2, sp, asr ip │ │ │ │ + eorseq ip, r2, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b7a7 │ │ │ │ - eorseq r7, r2, r9, lsr #22 │ │ │ │ + eorseq sp, r2, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b79f │ │ │ │ - eorseq ip, r2, sp, lsr r3 │ │ │ │ + ldrsbteq r2, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b797 │ │ │ │ - ldrsbteq ip, [r2], -r5 │ │ │ │ + eorseq r2, r3, sp, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b78f │ │ │ │ - eorseq r2, r3, sp, lsr #3 │ │ │ │ + eorseq r2, r3, sp, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b787 │ │ │ │ - eorseq r2, r3, sp, ror r5 │ │ │ │ + eorseq r3, r3, sp, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b77f │ │ │ │ - ldrhteq r2, [r3], -sp │ │ │ │ + ldrsbteq r3, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b777 │ │ │ │ - eorseq r3, r3, sp, asr #14 │ │ │ │ + eorseq r5, r3, r5, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b76f │ │ │ │ - eorseq r3, r3, r5, lsr #21 │ │ │ │ + eorseq r6, r3, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b767 │ │ │ │ - eorseq r5, r3, r5, asr r8 │ │ │ │ + eorseq r8, r3, r1, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b75f │ │ │ │ - eorseq r6, r3, r9, lsr r8 │ │ │ │ + eorseq r9, r3, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b757 │ │ │ │ - eorseq r8, r3, r1, asr r6 │ │ │ │ + ldrshteq sl, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b74f │ │ │ │ - eorseq r9, r3, r9, lsr sp │ │ │ │ + eorseq r0, r4, r1, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b747 │ │ │ │ - eorseq sl, r3, r5, asr #5 │ │ │ │ + eorseq r0, r4, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b73f │ │ │ │ - eorseq r0, r4, r1, lsr r3 │ │ │ │ + ldrhteq r0, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b737 │ │ │ │ - eorseq r0, r4, r1, asr fp │ │ │ │ + ldrhteq r1, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b72f │ │ │ │ - eorseq r0, r4, r5, lsl #29 │ │ │ │ + eorseq r1, r4, sp, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b727 │ │ │ │ - eorseq r1, r4, r9, lsl #13 │ │ │ │ + eorseq r1, r4, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b71f │ │ │ │ - ldrhteq r1, [r4], -sp │ │ │ │ + eorseq r5, r4, r5, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b717 │ │ │ │ - eorseq r1, r4, r5, lsr #28 │ │ │ │ + eorseq r5, r4, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b70f │ │ │ │ - ldrhteq r5, [r4], -r5 │ │ │ │ + eorseq r5, r4, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b707 │ │ │ │ - ldrhteq r5, [r4], -r9 │ │ │ │ + eorseq r5, r4, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6ff │ │ │ │ - eorseq r5, r4, r9, lsr #12 │ │ │ │ + eorseq r6, r4, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b6f7 │ │ │ │ - eorseq r5, r4, sp, lsl #24 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ - mlaseq r4, sp, r3, r6 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ - eorseq r4, r5, r1, asr ip │ │ │ │ + eorseq r4, r5, r1, lsl #25 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrbtlt pc, [r8], sp, rrx @ │ │ │ │ + strlt pc, [r8, -sp, rrx] │ │ │ │ rsbseq ip, ip, sl, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fed80af4 <__bss_end__@@Base+0xfe387f78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vqadd.u32 d16, d26, d0 │ │ │ │ - @ instruction: 0xf104fab5 │ │ │ │ + @ instruction: 0xf104facd │ │ │ │ vhadd.u32 q8, q5, q8 │ │ │ │ - @ instruction: 0xf104fab1 │ │ │ │ + @ instruction: 0xf104fac9 │ │ │ │ vhadd.u32 q8, q13, q0 │ │ │ │ - @ instruction: 0xf104faad │ │ │ │ + @ instruction: 0xf104fac5 │ │ │ │ vqadd.u32 q8, q13, q8 │ │ │ │ - @ instruction: 0xf504faa9 │ │ │ │ + @ instruction: 0xf504fac1 │ │ │ │ vqadd.u32 d23, d26, d0 │ │ │ │ - @ instruction: 0xf104faa5 │ │ │ │ + @ instruction: 0xf104fabd │ │ │ │ vqadd.u32 d16, d10, d16 │ │ │ │ - strtmi pc, [r0], -r1, lsr #21 │ │ │ │ - blx fe9e66dc <__bss_end__@@Base+0xfdfedb60> │ │ │ │ + @ instruction: 0x4620fab9 │ │ │ │ + blx fefe66dc <__bss_end__@@Base+0xfe5edb60> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx fe8e66e4 <__bss_end__@@Base+0xfdeedb68> │ │ │ │ + blx feee66e4 <__bss_end__@@Base+0xfe4edb68> │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx fe7e66ec <__bss_end__@@Base+0xfddedb70> │ │ │ │ + blx fede66ec <__bss_end__@@Base+0xfe3edb70> │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx fe6e66f4 <__bss_end__@@Base+0xfdcedb78> │ │ │ │ + blx fece66f4 <__bss_end__@@Base+0xfe2edb78> │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fe5e66fc <__bss_end__@@Base+0xfdbedb80> │ │ │ │ + blx febe66fc <__bss_end__@@Base+0xfe1edb80> │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx fe4e6704 <__bss_end__@@Base+0xfdaedb88> │ │ │ │ + blx feae6704 <__bss_end__@@Base+0xfe0edb88> │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx fe3e670c <__bss_end__@@Base+0xfd9edb90> │ │ │ │ + blx fe9e670c <__bss_end__@@Base+0xfdfedb90> │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx fe2e6714 <__bss_end__@@Base+0xfd8edb98> │ │ │ │ + blx fe8e6714 <__bss_end__@@Base+0xfdeedb98> │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx 21e671c <__bss_end__@@Base+0x17edba0> │ │ │ │ + blx fe7e671c <__bss_end__@@Base+0xfddedba0> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx 20e6724 <__bss_end__@@Base+0x16edba8> │ │ │ │ + blx fe6e6724 <__bss_end__@@Base+0xfdcedba8> │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1fe672c <__bss_end__@@Base+0x15edbb0> │ │ │ │ + blx fe5e672c <__bss_end__@@Base+0xfdbedbb0> │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx 1ee6734 <__bss_end__@@Base+0x14edbb8> │ │ │ │ + blx fe4e6734 <__bss_end__@@Base+0xfdaedbb8> │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - blx 1de673c <__bss_end__@@Base+0x13edbc0> │ │ │ │ + blx fe3e673c <__bss_end__@@Base+0xfd9edbc0> │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - blx 1ce6744 <__bss_end__@@Base+0x12edbc8> │ │ │ │ + blx fe2e6744 <__bss_end__@@Base+0xfd8edbc8> │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 1be674c <__bss_end__@@Base+0x11edbd0> │ │ │ │ + blx 21e674c <__bss_end__@@Base+0x17edbd0> │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - blx 1ae6754 <__bss_end__@@Base+0x10edbd8> │ │ │ │ + blx 20e6754 <__bss_end__@@Base+0x16edbd8> │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - blx 19e675c <__bss_end__@@Base+0xfedbe0> │ │ │ │ + blx 1fe675c <__bss_end__@@Base+0x15edbe0> │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - blx 18e6764 <__bss_end__@@Base+0xeedbe8> │ │ │ │ + blx 1ee6764 <__bss_end__@@Base+0x14edbe8> │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - blx 17e676c <__bss_end__@@Base+0xdedbf0> │ │ │ │ + blx 1de676c <__bss_end__@@Base+0x13edbf0> │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - blx 16e6774 <__bss_end__@@Base+0xcedbf8> │ │ │ │ + blx 1ce6774 <__bss_end__@@Base+0x12edbf8> │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - blx 15e677c <__bss_end__@@Base+0xbedc00> │ │ │ │ + blx 1be677c <__bss_end__@@Base+0x11edc00> │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - blx 14e6784 <__bss_end__@@Base+0xaedc08> │ │ │ │ + blx 1ae6784 <__bss_end__@@Base+0x10edc08> │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - blt 1366790 <__bss_end__@@Base+0x96dc14> │ │ │ │ + blt 1966790 <__bss_end__@@Base+0xf6dc14> │ │ │ │ rsbeq r6, r8, ip, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ - eorseq r0, r7, r5, lsr r5 │ │ │ │ + svclt 0x0000b669 │ │ │ │ + eorseq r0, r7, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b661 │ │ │ │ + eorseq r0, r7, r9, lsl #16 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b659 │ │ │ │ + eorseq r2, r7, sp, asr #19 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b651 │ │ │ │ - ldrsbteq r0, [r7], -r9 │ │ │ │ + eorseq r4, r7, sp, lsr #8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b649 │ │ │ │ - mlaseq r7, sp, r9, r2 │ │ │ │ + eorseq r5, r7, sp, lsl r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b641 │ │ │ │ - ldrshteq r4, [r7], -sp │ │ │ │ + eorseq ip, r7, r9, lsl fp │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b639 │ │ │ │ - eorseq r5, r7, sp, ror #1 │ │ │ │ + ldrsbteq sp, [r7], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b631 │ │ │ │ - eorseq ip, r7, r9, ror #21 │ │ │ │ + eorseq sp, r7, sp, ror #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b629 │ │ │ │ - eorseq sp, r7, r9, lsr #15 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b621 │ │ │ │ - eorseq sp, r7, sp, lsr lr │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b619 │ │ │ │ - eorseq r0, r8, r9, ror sp │ │ │ │ + eorseq r0, r8, r9, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fed80c84 <__bss_end__@@Base+0xfe388108> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf06d9001 │ │ │ │ - stmdals r1, {r0, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r4, r5, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 367c14 │ │ │ │ - ldrblt pc, [r6], -r1, lsl #1 @ │ │ │ │ + strbtlt pc, [r6], -r1, lsl #1 @ │ │ │ │ rsbseq ip, ip, r2, lsr r3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b60b │ │ │ │ + eorseq ip, r8, r9, lsr r4 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ + svclt 0x0000b603 │ │ │ │ + eorseq pc, r8, r1, lsl fp @ │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5fb │ │ │ │ - eorseq ip, r8, r9, lsl #8 │ │ │ │ + eorseq r0, r9, sp, ror r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5f3 │ │ │ │ - eorseq pc, r8, r1, ror #21 │ │ │ │ + mlaseq r9, sp, sl, r4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5eb │ │ │ │ - eorseq r0, r9, sp, asr #2 │ │ │ │ + eorseq sp, sl, r9, lsr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5e3 │ │ │ │ - eorseq r4, r9, sp, ror #20 │ │ │ │ + mlaseq sl, sp, r7, lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5db │ │ │ │ - ldrshteq sp, [sl], -r9 │ │ │ │ + eorseq r0, fp, r9, lsr sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5d3 │ │ │ │ - eorseq lr, sl, sp, ror #14 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq r0, fp, r5, lsl fp │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5cb │ │ │ │ - eorseq r0, fp, r9, lsl #20 │ │ │ │ + eorseq r1, fp, r1, ror #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5c3 │ │ │ │ - eorseq r0, fp, r5, ror #21 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + mlaseq fp, r9, r4, r2 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5bb │ │ │ │ - eorseq r1, fp, r1, lsr r3 │ │ │ │ + eorseq r4, fp, r9, lsr #5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5b3 │ │ │ │ - eorseq r2, fp, r9, ror #8 │ │ │ │ + ldrsbteq r6, [fp], -r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5ab │ │ │ │ - eorseq r4, fp, r9, ror r2 │ │ │ │ + eorseq r9, fp, sp, ror #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b5a3 │ │ │ │ - eorseq r6, fp, r9, lsr #25 │ │ │ │ + eorseq lr, fp, sp, lsl r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b59b │ │ │ │ - eorseq r9, fp, sp, lsr r6 │ │ │ │ + eorseq pc, fp, sp, lsr #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b593 │ │ │ │ - eorseq sp, fp, sp, ror #31 │ │ │ │ + eorseq pc, fp, r5, ror #31 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b58b │ │ │ │ - eorseq pc, fp, sp, ror r9 @ │ │ │ │ + eorseq r0, ip, r5, ror r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b583 │ │ │ │ - ldrhteq pc, [fp], -r5 @ │ │ │ │ + eorseq r6, ip, sp, lsl #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b57b │ │ │ │ - eorseq r0, ip, r5, asr #12 │ │ │ │ + eorseq r8, ip, sp, lsr r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b573 │ │ │ │ - eorseq r6, ip, sp, asr r0 │ │ │ │ + eorseq sl, ip, sp, lsl #15 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b56b │ │ │ │ - eorseq r8, ip, sp │ │ │ │ + eorseq lr, ip, r1, lsr #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b563 │ │ │ │ - eorseq sl, ip, sp, asr r7 │ │ │ │ + eorseq r2, sp, r9, asr #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b55b │ │ │ │ - ldrshteq lr, [ip], -r1 │ │ │ │ + eorseq r2, sp, r9, ror #3 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b553 │ │ │ │ - mlaseq sp, r9, r0, r2 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrshteq r5, [sp], -r9 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b54b │ │ │ │ - ldrhteq r2, [sp], -r9 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq lr, sp, r1, lsl r6 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b543 │ │ │ │ - eorseq r5, sp, r9, asr #5 │ │ │ │ + mlaseq sp, r1, sl, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b53b │ │ │ │ - eorseq lr, sp, r1, ror #11 │ │ │ │ + eorseq pc, sp, sp, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b533 │ │ │ │ - eorseq lr, sp, r1, ror #20 │ │ │ │ + ldrshteq pc, [sp], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b52b │ │ │ │ - eorseq pc, sp, sp, lsl r8 @ │ │ │ │ + eorseq pc, sp, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b523 │ │ │ │ - eorseq pc, sp, r5, asr #27 │ │ │ │ + eorseq r0, lr, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b51b │ │ │ │ - eorseq pc, sp, r5, lsl lr @ │ │ │ │ + ldrsbteq r0, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b513 │ │ │ │ - eorseq r0, lr, r9, asr r0 │ │ │ │ + eorseq r0, lr, r1, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b50b │ │ │ │ - eorseq r0, lr, sp, lsr #11 │ │ │ │ + eorseq r3, lr, sp, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b503 │ │ │ │ - ldrshteq r0, [lr], -r1 │ │ │ │ + ldrsbteq r4, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4fb │ │ │ │ - eorseq r3, lr, sp, ror #27 │ │ │ │ + eorseq r4, lr, sp, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4f3 │ │ │ │ - eorseq r4, lr, sp, lsr #3 │ │ │ │ + eorseq r6, lr, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4eb │ │ │ │ - eorseq r4, lr, sp, ror #19 │ │ │ │ + eorseq r7, lr, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf06f4478 │ │ │ │ svclt 0x0000b4e3 │ │ │ │ - eorseq r6, lr, r5, lsl ip │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4db │ │ │ │ - ldrshteq r7, [lr], -r5 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf06f4478 │ │ │ │ - svclt 0x0000b4d3 │ │ │ │ - eorseq r7, lr, r5, asr r7 │ │ │ │ + eorseq r7, lr, r5, lsl #15 │ │ │ │ │ │ │ │ 00229d04 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (229d74 ) │ │ │ │ @@ -4215,650 +4215,650 @@ │ │ │ │ ldr r1, [pc, #68] @ (229d84 ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 698148 │ │ │ │ + bl 698168 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (229d88 ) │ │ │ │ ldr r3, [pc, #32] @ (229d78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 229d6e │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 614c4c │ │ │ │ + bl 614c7c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r6, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r7, sp, #36 @ 0x24 │ │ │ │ + add r7, sp, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s64 q8, q4, │ │ │ │ + vshr.s16 q0, , #8 │ │ │ │ lsrs r6, r6, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #8] @ (229d98 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229df8 │ │ │ │ + cbz r5, 229e00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229da8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229e06 │ │ │ │ + cbz r1, 229e10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229db8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229e16 │ │ │ │ + cbz r5, 229e1e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229dc8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229e24 │ │ │ │ + cbz r1, 229e2e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229dd8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229e34 │ │ │ │ + cbz r5, 229e3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229de8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229e42 │ │ │ │ + cbz r1, 229e4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229df8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229e52 │ │ │ │ + cbz r5, 229e5a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e08 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229e60 │ │ │ │ + cbz r1, 229e6a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e18 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229e70 │ │ │ │ + cbz r5, 229e78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e28 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229e7e │ │ │ │ + cbz r1, 229e88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e38 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229e8e │ │ │ │ + cbz r5, 229e96 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e48 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229e9c │ │ │ │ + cbz r1, 229ea6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e58 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229eac │ │ │ │ + cbz r5, 229eb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e68 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229eba │ │ │ │ + cbz r1, 229ec4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e78 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229eca │ │ │ │ + cbz r5, 229ed2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e88 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229ed8 │ │ │ │ + cbz r1, 229ee2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229e98 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229ee8 │ │ │ │ + cbz r5, 229ef0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ea8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229ef6 │ │ │ │ + cbz r1, 229f00 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229eb8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229f06 │ │ │ │ + cbz r5, 229f0e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ec8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229f14 │ │ │ │ + cbz r1, 229f1e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ed8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229f24 │ │ │ │ + cbz r5, 229f2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ee8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229f32 │ │ │ │ + cbz r1, 229f3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ef8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229f42 │ │ │ │ + cbz r5, 229f4a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f08 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229f50 │ │ │ │ + cbz r1, 229f5a │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f18 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229f60 │ │ │ │ + cbz r5, 229f68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f28 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229f6e │ │ │ │ + cbz r1, 229f78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f38 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229f7e │ │ │ │ + cbz r5, 229f86 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f48 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r5, 229f8c │ │ │ │ + cbz r1, 229f96 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f58 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - cbz r1, 229f9c │ │ │ │ + cbz r5, 229fa4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f68 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r7 │ │ │ │ + cbz r1, 229fb4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f78 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r7 │ │ │ │ + cbz r5, 229fc2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f88 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r6 │ │ │ │ + cbz r1, 229fd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229f98 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r6 │ │ │ │ + cbz r5, 229fe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fa8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r5 │ │ │ │ + cbz r1, 229ff0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fb8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r5 │ │ │ │ + cbz r5, 229ffe │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fc8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r4 │ │ │ │ + cbz r1, 22a00e │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fd8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r4 │ │ │ │ + cbz r5, 22a01c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229fe8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r3 │ │ │ │ + cbz r1, 22a02c │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (229ff8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r3 │ │ │ │ + uxtb r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a008 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r2 │ │ │ │ + uxtb r1, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a018 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r2 │ │ │ │ + uxtb r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a028 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r1 │ │ │ │ + uxtb r1, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a038 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r1 │ │ │ │ + uxtb r5, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a048 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r5, r0 │ │ │ │ + uxtb r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a058 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxtb r1, r0 │ │ │ │ + uxtb r5, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a068 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r7 │ │ │ │ + uxtb r1, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a078 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r7 │ │ │ │ + uxtb r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a088 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r6 │ │ │ │ + uxtb r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a098 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r6 │ │ │ │ + uxtb r5, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r5 │ │ │ │ + uxtb r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r5 │ │ │ │ + uxtb r5, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r4 │ │ │ │ + uxtb r1, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r4 │ │ │ │ + uxtb r5, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r3 │ │ │ │ + uxtb r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a0f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r3 │ │ │ │ + uxth r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a108 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r2 │ │ │ │ + uxth r1, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a118 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r2 │ │ │ │ + uxth r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a128 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r1 │ │ │ │ + uxth r1, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a138 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r1 │ │ │ │ + uxth r5, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a148 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r5, r0 │ │ │ │ + uxth r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a158 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - uxth r1, r0 │ │ │ │ + uxth r5, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a168 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r7 │ │ │ │ + uxth r1, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a178 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r7 │ │ │ │ + uxth r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a188 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r6 │ │ │ │ + uxth r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a198 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r6 │ │ │ │ + uxth r5, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r5 │ │ │ │ + uxth r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r5 │ │ │ │ + uxth r5, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r4 │ │ │ │ + uxth r1, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r4 │ │ │ │ + uxth r5, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r3 │ │ │ │ + uxth r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a1f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r3 │ │ │ │ + sxtb r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a208 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r2 │ │ │ │ + sxtb r1, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a218 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r2 │ │ │ │ + sxtb r5, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a228 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r1 │ │ │ │ + sxtb r1, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a238 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r1 │ │ │ │ + sxtb r5, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a248 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r5, r0 │ │ │ │ + sxtb r1, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a258 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxtb r1, r0 │ │ │ │ + sxtb r5, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a268 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r5, r7 │ │ │ │ + sxtb r1, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a278 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r1, r7 │ │ │ │ + sxtb r5, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a288 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r5, r6 │ │ │ │ + sxtb r1, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a298 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r1, r6 │ │ │ │ + sxtb r5, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2a8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r5, r5 │ │ │ │ + sxtb r1, r2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2b8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r1, r5 │ │ │ │ + sxtb r5, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2c8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r5, r4 │ │ │ │ + sxtb r1, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2d8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r1, r4 │ │ │ │ + sxtb r5, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2e8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r5, r3 │ │ │ │ + sxtb r1, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a2f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - sxth r1, r3 │ │ │ │ + sxth r5, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 22a3e0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -5010,59 +5010,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (22a4ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ b.n 22ab44 <_start@@Base+0x528> │ │ │ │ lsls r4, r7, #1 │ │ │ │ - @ instruction: 0xb8cc │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [sp, #664] @ 0x298 │ │ │ │ + str r4, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8da │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (22a4d8 ) │ │ │ │ ldr r1, [pc, #24] @ (22a4dc ) │ │ │ │ ldr r0, [pc, #28] @ (22a4e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6c4d20 │ │ │ │ + bl 6c4d40 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 6a2554 │ │ │ │ + b.w 6a2574 │ │ │ │ nop │ │ │ │ - strh r5, [r6, #8] │ │ │ │ + strh r5, [r2, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r3, [r6, #13] │ │ │ │ + ldrb r3, [r2, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r5, [r2, #15] │ │ │ │ + ldrb r5, [r6, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a4f0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 6976d4 │ │ │ │ + b.w 6976f4 │ │ │ │ nop │ │ │ │ b.n 229d70 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a500 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - lsls r5, r2, #16 │ │ │ │ + lsls r5, r6, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (22a5a4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -5071,15 +5071,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (22a5ac ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ ldr r0, [pc, #128] @ (22a5b0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 224c14 │ │ │ │ @@ -5107,15 +5107,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 692b74 │ │ │ │ + bl 692b94 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 22a542 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -5126,15 +5126,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r6, #23 │ │ │ │ lsls r3, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 229f3c │ │ │ │ lsls r4, r7, #1 │ │ │ │ - add r7, sp, #808 @ 0x328 │ │ │ │ + add r7, sp, #936 @ 0x3a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 229ee0 │ │ │ │ lsls r4, r7, #1 │ │ │ │ lsls r2, r7, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r3, [pc, #20] @ (22a5d4 ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -5145,43 +5145,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ b.n 229ef4 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - str r1, [r6, #84] @ 0x54 │ │ │ │ + str r1, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5e8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 6976d4 │ │ │ │ + b.w 6976f4 │ │ │ │ nop │ │ │ │ b.n 229ee0 │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a5f8 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - adds r4, #201 @ 0xc9 │ │ │ │ + adds r4, #233 @ 0xe9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a608 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - adds r4, #197 @ 0xc5 │ │ │ │ + adds r4, #229 @ 0xe5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (22a618 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 6996a4 │ │ │ │ + b.w 6996c4 │ │ │ │ nop │ │ │ │ - adds r7, #37 @ 0x25 │ │ │ │ + adds r7, #69 @ 0x45 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022a61c <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -5298,15 +5298,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (22a72c <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ subs r6, r1, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ vldr d7, [pc, #60] @ 22a770 <_start@@Base+0x154> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -5359,15 +5359,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 2256b8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 54cb68 │ │ │ │ + bl 54cb98 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 2258a8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 22a816 <_start@@Base+0x1fa> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -5381,15 +5381,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (22a86c <_start@@Base+0x250>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -5411,27 +5411,27 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r1, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #232] @ 0xe8 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf1960056 │ │ │ │ - add r5, pc, #976 @ (adr r5, 22ac3c ) │ │ │ │ + subs.w r0, r6, #86 @ 0x56 │ │ │ │ + add r6, pc, #80 @ (adr r6, 22a8bc <_start@@Base+0x2a0>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #752 @ (adr r5, 22ab60 <_start@@Base+0x544>) │ │ │ │ + add r5, pc, #880 @ (adr r5, 22abe0 <_start@@Base+0x5c4>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adcs.w r0, r0, #86 @ 0x56 │ │ │ │ - add r5, pc, #488 @ (adr r5, 22aa60 <_start@@Base+0x444>) │ │ │ │ + sbcs.w r0, r0, #86 @ 0x56 │ │ │ │ + add r5, pc, #616 @ (adr r5, 22aae0 <_start@@Base+0x4c4>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 22aabc <_start@@Base+0x4a0>) │ │ │ │ + add r5, pc, #704 @ (adr r5, 22ab3c <_start@@Base+0x520>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (22a8dc <_start@@Base+0x2c0>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -5443,19 +5443,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 22c540 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 22a8aa <_start@@Base+0x28e> │ │ │ │ movs r1, #1 │ │ │ │ blx 222f84 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 6a88b4 │ │ │ │ + bl 6a88d4 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 697710 │ │ │ │ + bl 697730 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 697b50 │ │ │ │ + bl 697b70 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 22351c │ │ │ │ @@ -5468,31 +5468,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (22a95c <_start@@Base+0x340>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 22a932 <_start@@Base+0x316> │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #80] @ 22a960 <_start@@Base+0x344> │ │ │ │ ldr r2, [pc, #80] @ (22a964 <_start@@Base+0x348>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ cbz r0, 22a932 <_start@@Base+0x316> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 22a94a <_start@@Base+0x32e> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5504,67 +5504,67 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 3dd69c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3ddec0 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - eor.w r0, r6, #86 @ 0x56 │ │ │ │ - add r5, pc, #24 @ (adr r5, 22a980 <_start@@Base+0x364>) │ │ │ │ + @ instruction: 0xf0a60056 │ │ │ │ + add r5, pc, #152 @ (adr r5, 22aa00 <_start@@Base+0x3e4>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (22aa40 <_start@@Base+0x424>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (22aa44 <_start@@Base+0x428>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #192] @ (22aa48 <_start@@Base+0x42c>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ bl 2bab40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 2231f4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (22aa4c <_start@@Base+0x430>) │ │ │ │ blx 2231f4 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 697aa0 │ │ │ │ + bl 697ac0 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 6a88a8 │ │ │ │ + bl 6a88c8 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -5586,18 +5586,18 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 49d5a4 │ │ │ │ nop │ │ │ │ - adds r5, #20 │ │ │ │ + adds r5, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ands.w r0, r2, #86 @ 0x56 │ │ │ │ - add r4, pc, #704 @ (adr r4, 22ad0c ) │ │ │ │ + bics.w r0, r2, #86 @ 0x56 │ │ │ │ + add r4, pc, #832 @ (adr r4, 22ad8c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r2, r1, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r5, [pc, #432] @ (22ac04 <_start@@Base+0x5e8>) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -5610,35 +5610,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (22ab0c <_start@@Base+0x4f0>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (22ab10 <_start@@Base+0x4f4>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (22ab14 <_start@@Base+0x4f8>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #124] @ (22ab18 <_start@@Base+0x4fc>) │ │ │ │ ldr r1, [pc, #128] @ (22ab1c <_start@@Base+0x500>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #112] @ (22ab20 <_start@@Base+0x504>) │ │ │ │ ldr r3, [pc, #116] @ (22ab24 <_start@@Base+0x508>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (22ab28 <_start@@Base+0x50c>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -5669,26 +5669,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - vqadd.s64 q0, q0, q3 │ │ │ │ - add r3, pc, #904 @ (adr r3, 22ae94 ) │ │ │ │ + vqadd.s16 q8, q0, q3 │ │ │ │ + add r4, pc, #8 @ (adr r4, 22ab14 <_start@@Base+0x4f8>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r3, pc, #920 @ (adr r3, 22aeac ) │ │ │ │ + add r4, pc, #24 @ (adr r4, 22ab2c <_start@@Base+0x510>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #1008 @ (adr r3, 22af08 ) │ │ │ │ + add r4, pc, #112 @ (adr r4, 22ab88 <_start@@Base+0x56c>) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r3, pc, #632 @ (adr r3, 22ad94 ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 22ae14 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r3, #248 @ 0xf8 │ │ │ │ + adds r4, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -5737,15 +5737,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a2f38 │ │ │ │ + bl 6a2f58 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 22abf6 <_start@@Base+0x5da> │ │ │ │ ldr r2, [pc, #84] @ (22ac14 <_start@@Base+0x5f8>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ @@ -5761,28 +5761,28 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2f3c │ │ │ │ + b.w 6a2f5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ vmla.i q0, q0, d2[6] │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #840 @ (adr r2, 22af60 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 22afe0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022ac18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -5842,29 +5842,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r1, [pc, #100] @ (22ad1c ) │ │ │ │ ldr r2, [pc, #104] @ (22ad20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (22ad24 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cbz r0, 22acfe │ │ │ │ ldr r2, [pc, #80] @ (22ad28 ) │ │ │ │ ldr r3, [pc, #60] @ (22ad18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -5876,27 +5876,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cdp2 0, 6, cr0, cr10, cr10, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2], #344 @ 0x158 │ │ │ │ - add r1, pc, #576 @ (adr r1, 22af64 ) │ │ │ │ + stc 0, cr0, [r2, #-344] @ 0xfffffea8 │ │ │ │ + add r1, pc, #704 @ (adr r1, 22afe4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r5, #6 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cdp2 0, 3, cr0, cr2, cr10, {3} │ │ │ │ │ │ │ │ 0022ad2c : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ dmb ish │ │ │ │ @@ -5961,16 +5961,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (22ae34 ) │ │ │ │ - bl 551d0c │ │ │ │ - bl 54dcb8 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54dce8 │ │ │ │ ldr r3, [pc, #84] @ (22ae38 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 22ae00 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -5991,61 +5991,61 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22adec │ │ │ │ ldr r0, [pc, #44] @ (22ae44 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ nop │ │ │ │ - rsbs r0, r2, r6, lsr #1 │ │ │ │ - add r0, pc, #528 @ (adr r0, 22b040 ) │ │ │ │ + @ instruction: 0xebf20056 │ │ │ │ + add r0, pc, #656 @ (adr r0, 22b0c0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r4, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2 0, cr0, [r8, #-424]! @ 0xfffffe58 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #16] @ (22ae50 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #584 @ (adr r0, 22b090 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 22b110 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022ae48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (22aee4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ ldr r2, [pc, #132] @ (22aee8 ) │ │ │ │ ldr r1, [pc, #132] @ (22aeec ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 22aebe │ │ │ │ cbz r4, 22aed0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ cbz r0, 22aea8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f74 │ │ │ │ + bl 551fa4 │ │ │ │ cbnz r0, 22aea8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -6071,26 +6071,26 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (22aefc ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb360056 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + adcs.w r0, r6, r6, lsr #1 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #44 @ 0x2c │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #0] │ │ │ │ + ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ + add r0, pc, #72 @ (adr r0, 22af40 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ + add r0, pc, #80 @ (adr r0, 22af50 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022af00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6098,15 +6098,15 @@ │ │ │ │ bl 22c9cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (22af7c ) │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 22af3c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 2239f0 │ │ │ │ cbnz r0, 22af50 │ │ │ │ mov r0, r5 │ │ │ │ @@ -6131,15 +6131,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bvc.n 22b058 │ │ │ │ + bvc.n 22ae98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 22aff4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -6148,49 +6148,49 @@ │ │ │ │ ldr r1, [pc, #96] @ (22affc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fb0 │ │ │ │ bl 22af00 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 22afda │ │ │ │ ldr r0, [pc, #60] @ (22b000 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69e28c │ │ │ │ + bl 69e2ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr r0, [pc, #40] @ (22b004 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69e28c │ │ │ │ + bl 69e2ac │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223518 │ │ │ │ nop │ │ │ │ - and.w r0, r2, r6, lsr #1 │ │ │ │ - ldr r6, [sp, #624] @ 0x270 │ │ │ │ + bic.w r0, r2, r6, lsr #1 │ │ │ │ + ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [sp, #88] @ 0x58 │ │ │ │ + ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r5, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0022b008 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -6205,27 +6205,27 @@ │ │ │ │ cbz r3, 22b082 │ │ │ │ mov r4, r0 │ │ │ │ bl 22c9cc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 22ae48 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 22b090 │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fb0 │ │ │ │ ldr r3, [pc, #112] @ (22b0b0 ) │ │ │ │ ldr r2, [pc, #112] @ (22b0b4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (22b0b8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #96] @ (22b0bc ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -6238,39 +6238,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (22b0c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #48] @ (22b0c4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ mov r0, r4 │ │ │ │ blx 225aa0 │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ nop │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfae6006a │ │ │ │ - ldrd r0, r0, [r6, #-344] @ 0x158 │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldrd r0, r0, [r6, #-344]! @ 0x158 │ │ │ │ + ldr r6, [sp, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r6, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b0c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6316,72 +6316,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (22b1a0 ) │ │ │ │ bl 22c9cc │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ ldr r1, [pc, #80] @ (22b1a4 ) │ │ │ │ ldr r2, [pc, #80] @ (22b1a8 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 22b174 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 552334 │ │ │ │ + bl 552364 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (22b1ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e28c │ │ │ │ + bl 69e2ac │ │ │ │ ldr r1, [pc, #36] @ (22b1b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 22502c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2244b8 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strex r0, r0, [r4, #344] @ 0x158 │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + strd r0, r0, [r4], #-344 @ 0x158 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 22b5b0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (22b298 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #204] @ (22b29c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (22b2a0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 223974 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 22b242 │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -6441,56 +6441,56 @@ │ │ │ │ ldr r1, [pc, #56] @ (22b2c0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 22b20c │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r6], #-344 @ 0x158 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldmia.w r6, {r1, r2, r4, r6} │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r1, pc, #912 @ (adr r1, 22b634 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 22b2b4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #880] @ 0x370 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b2c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r3, [pc, #1540] @ 22b8e8 │ │ │ │ ldr.w r2, [pc, #1540] @ 22b8ec │ │ │ │ ldr.w r1, [pc, #1540] @ 22b8f0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 22b5a4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -6679,30 +6679,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (22b8fc ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 22b3ca │ │ │ │ ldr r3, [pc, #944] @ (22b900 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (22b904 ) │ │ │ │ ldr r1, [pc, #944] @ (22b908 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -6761,15 +6761,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -6811,15 +6811,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 22b828 │ │ │ │ @@ -6834,15 +6834,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 22b618 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (22b918 ) │ │ │ │ ldr r4, [pc, #564] @ (22b91c ) │ │ │ │ @@ -6851,15 +6851,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (22b920 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 22b42a │ │ │ │ ldr r3, [pc, #528] @ (22b924 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -6867,15 +6867,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (22b92c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b43a │ │ │ │ ldr r3, [pc, #500] @ (22b930 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -6883,15 +6883,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (22b938 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -6916,15 +6916,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (22b944 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b69e │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b44c │ │ │ │ ldr r3, [pc, #392] @ (22b948 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -6932,15 +6932,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (22b950 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b45c │ │ │ │ ldr r3, [pc, #364] @ (22b954 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -6948,15 +6948,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (22b95c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 22b46c │ │ │ │ ldr r3, [pc, #336] @ (22b960 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -6964,15 +6964,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (22b968 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22b566 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 22b882 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -6981,15 +6981,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 22b618 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 22b882 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -6998,15 +6998,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 22b618 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 22b618 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -7014,15 +7014,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 22b618 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 22b752 │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -7036,79 +7036,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 22b66c │ │ │ │ nop │ │ │ │ - b.n 22b79c │ │ │ │ + b.n 22b7dc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, pc, #800 @ (adr r0, 22bc14 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 22bc94 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b32c │ │ │ │ + b.n 22b36c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r5, [sp, #368] @ 0x170 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22b2e0 │ │ │ │ + b.n 22b320 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #376] @ 0x178 │ │ │ │ + ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22c08c │ │ │ │ + b.n 22c0cc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bfd0 │ │ │ │ + b.n 22c010 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #280] @ 0x118 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bf80 │ │ │ │ + b.n 22bfc0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bf3c │ │ │ │ + b.n 22bf7c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22be90 │ │ │ │ + b.n 22bed0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #616] @ 0x268 │ │ │ │ + str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22be48 │ │ │ │ + b.n 22be88 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #80] @ 0x50 │ │ │ │ + ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #464] @ 0x1d0 │ │ │ │ + str r7, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22be04 │ │ │ │ + b.n 22be44 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #144] @ 0x90 │ │ │ │ + ldr r1, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bdc0 │ │ │ │ + b.n 22be00 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022b96c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -7121,25 +7121,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (22bbb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #532] @ (22bbb4 ) │ │ │ │ ldr r2, [pc, #536] @ (22bbb8 ) │ │ │ │ ldr r1, [pc, #536] @ (22bbbc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22ba2a │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -7165,27 +7165,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 22b9c2 │ │ │ │ ldr r3, [pc, #444] @ (22bbc0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #436] @ (22bbc4 ) │ │ │ │ ldr r2, [pc, #440] @ (22bbc8 ) │ │ │ │ ldr r1, [pc, #440] @ (22bbcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22bacc │ │ │ │ ldr r3, [pc, #420] @ (22bbd0 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (22bbd4 ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -7200,21 +7200,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22bb58 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 22bb2a │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #368] @ (22bbd8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 22ba98 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 22bb06 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 22baf6 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7231,27 +7231,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 22ba8a │ │ │ │ ldr r3, [pc, #312] @ (22bbdc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #300] @ (22bbe0 ) │ │ │ │ ldr r2, [pc, #304] @ (22bbe4 ) │ │ │ │ ldr r1, [pc, #304] @ (22bbe8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (22bbec ) │ │ │ │ ldr r3, [pc, #216] @ (22bbac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7289,111 +7289,111 @@ │ │ │ │ bne.n 22ba42 │ │ │ │ b.n 22ba90 │ │ │ │ ldr r3, [pc, #176] @ (22bbdc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #180] @ (22bbf0 ) │ │ │ │ ldr r2, [pc, #180] @ (22bbf4 ) │ │ │ │ ldr r1, [pc, #184] @ (22bbf8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22bacc │ │ │ │ ldr r3, [pc, #100] @ (22bbc0 ) │ │ │ │ ldr r4, [pc, #160] @ (22bbfc ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #148] @ (22bc00 ) │ │ │ │ ldr r1, [pc, #148] @ (22bc04 ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22bacc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #120] @ (22bc08 ) │ │ │ │ ldr r2, [pc, #120] @ (22bc0c ) │ │ │ │ ldr r1, [pc, #124] @ (22bc10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ b.n 22ba8a │ │ │ │ nop │ │ │ │ @ instruction: 0xf188006a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, lr, #106 @ 0x6a │ │ │ │ - b.n 22bcfc │ │ │ │ + b.n 22bd3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #504] @ 0x1f8 │ │ │ │ + str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #72] @ 0x48 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 22bc2c │ │ │ │ + b.n 22bc6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 22bbf8 │ │ │ │ + b.n 22bc38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - svc 142 @ 0x8e │ │ │ │ + svc 174 @ 0xae │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r4, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bics.w r0, sl, #106 @ 0x6a │ │ │ │ - svc 4 │ │ │ │ + svc 36 @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bc14 : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -7468,15 +7468,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (22bd18 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7487,51 +7487,51 @@ │ │ │ │ ldr r1, [pc, #44] @ (22bd24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 22bcda │ │ │ │ bl 225ba0 │ │ │ │ nop │ │ │ │ - ble.n 22be0c │ │ │ │ + ble.n 22bc4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 22bdbc │ │ │ │ + ble.n 22bdfc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r7, [sp, #144] @ 0x90 │ │ │ │ + str r7, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22bd3c ) │ │ │ │ ldr r2, [pc, #20] @ (22bd40 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (22bd44 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stcl 0, cr0, [r0, #424]! @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (22bd54 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ nop │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22bdac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -7551,43 +7551,43 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 22ad50 │ │ │ │ ldc 0, cr0, [lr, #424] @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bdb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (22bdf4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 697aa0 │ │ │ │ + bl 697ac0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 697aa0 │ │ │ │ + bl 697ac0 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 697aa0 │ │ │ │ + b.w 697ac0 │ │ │ │ nop │ │ │ │ strb r2, [r6, #1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0022bdf8 : │ │ │ │ ldr r3, [pc, #20] @ (22be10 ) │ │ │ │ ldr r2, [pc, #24] @ (22be14 ) │ │ │ │ @@ -7602,28 +7602,28 @@ │ │ │ │ adds r0, #4 │ │ │ │ bx r3 │ │ │ │ ldc 0, cr0, [r0, #-424] @ 0xfffffe58 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r0, #62] @ 0x3e │ │ │ │ + ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022be20 : │ │ │ │ ldr r0, [pc, #12] @ (22be30 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (22be34 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ strb r6, [r2, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r0, [r5, #60] @ 0x3c │ │ │ │ + ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022be38 : │ │ │ │ ldr r3, [pc, #40] @ (22be64 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 22be5a │ │ │ │ @@ -7734,33 +7734,33 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r0], {106} @ 0x6a │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r6, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r2, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - blt.n 22bed8 │ │ │ │ + blt.n 22bf18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #480] @ 0x1e0 │ │ │ │ + str r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 22beb4 │ │ │ │ + blt.n 22bef4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r5, [sp, #544] @ 0x220 │ │ │ │ + str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022bf6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7806,15 +7806,15 @@ │ │ │ │ b.n 22bfae │ │ │ │ nop │ │ │ │ @ instruction: 0xeb8a006a │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ands r4, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 0022bff8 : │ │ │ │ @@ -7918,15 +7918,15 @@ │ │ │ │ @ instruction: 0xead8006a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pkhtb r0, ip, sl, asr #1 │ │ │ │ @ instruction: 0xeaa8006a │ │ │ │ ldr r6, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ ... │ │ │ │ │ │ │ │ 0022c108 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8049,15 +8049,15 @@ │ │ │ │ bgt.n 22c222 │ │ │ │ ldr r0, [pc, #116] @ (22c2ac ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (22c2b0 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -8082,35 +8082,35 @@ │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9aa006a │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r6, #42 @ 0x2a │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r4, [r6, #28] │ │ │ │ + ldrh r4, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r2, #28] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 22c378 │ │ │ │ + bhi.n 22c1b8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c2c0 : │ │ │ │ ldr r2, [pc, #104] @ (22c32c ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (22c330 ) │ │ │ │ add r1, pc │ │ │ │ @@ -8141,29 +8141,29 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 697bd8 │ │ │ │ + bl 697bf8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ strex r0, r0, [r4, #424] @ 0x1a8 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c340 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -8196,15 +8196,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 22c35e │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (22c410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 22c35e │ │ │ │ ldr r3, [pc, #108] @ (22c414 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (22c418 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -8244,25 +8244,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ movs r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c428 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -8322,45 +8322,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 22c458 │ │ │ │ ldr r0, [pc, #80] @ (22c500 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 22c482 │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 697b98 │ │ │ │ + bl 697bb8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 22c482 │ │ │ │ nop │ │ │ │ b.n 22c280 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [r6, #24] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c504 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8454,15 +8454,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 22c676 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 22c656 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -8478,20 +8478,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 22c5ea │ │ │ │ ldr r1, [pc, #96] @ (22c69c ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r0, [pc, #84] @ (22c6a0 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 697bd8 │ │ │ │ + b.w 697bf8 │ │ │ │ bl 3ddd20 │ │ │ │ bl 22c144 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 22c2c0 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -8501,22 +8501,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 22c600 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ b.n 22c140 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 0022c6a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8584,25 +8584,25 @@ │ │ │ │ bpl.n 22c708 │ │ │ │ ldr r0, [pc, #32] @ (22c774 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 22c708 │ │ │ │ b.n 22bff8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c778 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8639,25 +8639,25 @@ │ │ │ │ bpl.n 22c7aa │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (22c7f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 22c7aa │ │ │ │ b.n 22cee8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022c7f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8841,15 +8841,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6871c0 │ │ │ │ + b.w 6871e4 │ │ │ │ b.n 22ccf0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22cbc8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22cd5c ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -8937,15 +8937,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ b.n 22ca78 │ │ │ │ nop │ │ │ │ b.n 22cc04 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22ccc4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22ce58 ) │ │ │ │ @@ -8982,15 +8982,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ b.n 22cae8 │ │ │ │ nop │ │ │ │ b.n 22cb94 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #512] @ (22cd34 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #912] @ (22cec8 ) │ │ │ │ @@ -9026,15 +9026,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10232,19 +10232,19 @@ │ │ │ │ ldrsh.w r0, [lr, #95] @ 0x5f │ │ │ │ ldrsb.w r0, [r8, #95] @ 0x5f │ │ │ │ str r4, [r5, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr??.w r0, [r6, pc, lsl #1] │ │ │ │ str r0, [r3, #28] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r6, [r3, #0] │ │ │ │ + ldrh r6, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r5, #0] │ │ │ │ + ldrh r0, [r1, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r6, #60] @ 0x3c │ │ │ │ + strh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r6, [r7, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r1, #222 @ 0xde │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -10254,134 +10254,134 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ str r4, [r7, #4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r1, #50 @ 0x32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - addw r0, ip, #2121 @ 0x849 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + @ instruction: 0xf62c0049 │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ bge.n 22d7ac │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r1, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r4, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r0, [r0, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r4, [r4, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r0, r3] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r0, [r4, #32] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r6} │ │ │ │ + stmia r2!, {r1, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf3180049 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + @ instruction: 0xf3380049 │ │ │ │ + strh r4, [r7, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r5, #24] │ │ │ │ + strh r6, [r1, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r1, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - movt r0, #16457 @ 0x4049 │ │ │ │ - str r2, [r4, #92] @ 0x5c │ │ │ │ + @ instruction: 0xf2e40049 │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldrh r0, [r2, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf2880049 │ │ │ │ + subw r0, r8, #73 @ 0x49 │ │ │ │ ldrh r2, [r6, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf26a0049 │ │ │ │ + @ instruction: 0xf28a0049 │ │ │ │ ldrh r4, [r2, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - movw r0, #49225 @ 0xc049 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + @ instruction: 0xf26c0049 │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r1, #5] │ │ │ │ + ldrb r4, [r5, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r3, #10] │ │ │ │ + strh r0, [r7, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r5, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r6, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adcs.w r0, r6, #73 @ 0x49 │ │ │ │ + sbcs.w r0, r6, #73 @ 0x49 │ │ │ │ ldrh r0, [r2, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adc.w r0, r8, #73 @ 0x49 │ │ │ │ - ldrb r6, [r5, #2] │ │ │ │ + sbc.w r0, r8, #73 @ 0x49 │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #10] │ │ │ │ + strh r6, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r6, [r5, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xf0e60049 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + add.w r0, r6, #73 @ 0x49 │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldrb r6, [r0, #29] │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r6, [r4, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #28] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r2, [r7, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r3, #31] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r4, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - str r0, [r3, #32] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr.w r1, [pc, #1632] @ 22dec0 │ │ │ │ ubfx r2, r5, #1, #5 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -10995,138 +10995,138 @@ │ │ │ │ ubfx r2, r5, #6, #20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ b.w 22d2a0 │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrsb r2, [r4, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldc 0, cr0, [sl, #-292] @ 0xfffffedc │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldc 0, cr0, [sl, #-292]! @ 0xfffffedc │ │ │ │ + ldrb r4, [r6, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r6, [r6, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - stc 0, cr0, [lr], #292 @ 0x124 │ │ │ │ - ldrb r0, [r5, #19] │ │ │ │ + stcl 0, cr0, [lr], {73} @ 0x49 │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r4, r6] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r2, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r3, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ strb r2, [r6, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xebe20049 │ │ │ │ - ldrb r4, [r7, #13] │ │ │ │ + stc 0, cr0, [r2], {73} @ 0x49 │ │ │ │ + ldrb r4, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rsb r0, ip, r9, lsl #1 │ │ │ │ - ldrb r2, [r4, #16] │ │ │ │ + @ instruction: 0xebec0049 │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xeb960049 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + subs.w r0, r6, r9, lsl #1 │ │ │ │ + ldrb r0, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r0, [r1, #10] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r6, [r7, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xeb360049 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + adcs.w r0, r6, r9, lsl #1 │ │ │ │ + ldrsh r2, [r4, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ strh r6, [r5, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xeaa60049 │ │ │ │ + pkhbt r0, r6, r9, lsl #1 │ │ │ │ @ instruction: 0xeb32005f │ │ │ │ - orrs.w r0, sl, r9, lsl #1 │ │ │ │ + orns r0, sl, r9, lsl #1 │ │ │ │ adds.w r0, r4, pc, lsr #1 │ │ │ │ - bics.w r0, ip, r9, lsl #1 │ │ │ │ + orrs.w r0, ip, r9, lsl #1 │ │ │ │ @ instruction: 0xeaf6005f │ │ │ │ - ands.w r0, lr, r9, lsl #1 │ │ │ │ + bics.w r0, lr, r9, lsl #1 │ │ │ │ @ instruction: 0xead8005f │ │ │ │ - and.w r0, r0, r9, lsl #1 │ │ │ │ + bic.w r0, r0, r9, lsl #1 │ │ │ │ @ instruction: 0xeaba005f │ │ │ │ - strd r0, r0, [r2, #292]! @ 0x124 │ │ │ │ - ldrb r6, [r7, r3] │ │ │ │ + and.w r0, r2, r9, lsl #1 │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r2, [r5, #7] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r5, r2] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r6, [r4, r1] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r0, [r3, r0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - stmia.w r4!, {r0, r3, r6} │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + @ instruction: 0xe8c40049 │ │ │ │ + strb r2, [r5, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r7, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r0, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r2, [r0, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - @ instruction: 0xe80e0049 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + @ instruction: 0xe82e0049 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, #112] @ 0x70 │ │ │ │ + ldr r2, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r5, #31] │ │ │ │ + ldrb r4, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r1, #31] │ │ │ │ + strb r0, [r5, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r6, #29] │ │ │ │ + strb r6, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0022dfe0 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 22cca4 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -11281,27 +11281,27 @@ │ │ │ │ movs r1, #31 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ b.n 22dae0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (22e17c ) │ │ │ │ ubfx r2, r0, #5, #5 │ │ │ │ ldr r0, [pc, #16] @ (22e180 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ b.n 22dac8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e1cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11322,15 +11322,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 22dac0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (22e21c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -11351,15 +11351,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ b.n 22da70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {} │ │ │ │ + stmia r0!, {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #32] @ (22e248 ) │ │ │ │ ubfx ip, r0, #4, #1 │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r0, r0, #5, #5 │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, ip, lsl #3 │ │ │ │ @@ -11368,114 +11368,114 @@ │ │ │ │ ldr r0, [pc, #12] @ (22e24c ) │ │ │ │ asrs r2, r3, #28 │ │ │ │ asrs r3, r3, #31 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ b.n 22ea10 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ite gt │ │ │ │ - lslgt r1, r1, #1 │ │ │ │ - ldrle r3, [pc, #24] @ (22e26c ) │ │ │ │ + ite al │ │ │ │ + lslal r1, r1, #1 │ │ │ │ + ldr r3, [pc, #24] @ (22e26c ) │ │ │ │ and.w ip, r0, #31 │ │ │ │ ubfx r1, r0, #5, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e270 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ b.n 22e9e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ittt gt │ │ │ │ - lslgt r1, r1, #1 │ │ │ │ - andgt.w r2, r0, #7 │ │ │ │ - ldrgt r0, [pc, #4] @ (22e280 ) │ │ │ │ + ittt al │ │ │ │ + lslal r1, r1, #1 │ │ │ │ + andal.w r2, r0, #7 │ │ │ │ + ldral r0, [pc, #4] @ (22e280 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ - nop {11} │ │ │ │ + nop {13} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #7 │ │ │ │ ldr r0, [pc, #4] @ (22e290 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ - nop {11} │ │ │ │ + nop {13} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (22e2a0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ - nop {11} │ │ │ │ + nop {13} │ │ │ │ lsls r1, r1, #1 │ │ │ │ and.w r2, r0, #3 │ │ │ │ ldr r0, [pc, #4] @ (22e2b0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ - nop {11} │ │ │ │ + nop {13} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (22e2d0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e2d4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ b.n 22e97c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itet ge │ │ │ │ - lslge r1, r1, #1 │ │ │ │ - ldrlt r3, [pc, #16] @ (22e2ec ) │ │ │ │ - ubfxge r2, r0, #16, #5 │ │ │ │ + itet gt │ │ │ │ + lslgt r1, r1, #1 │ │ │ │ + ldrle r3, [pc, #16] @ (22e2ec ) │ │ │ │ + ubfxgt r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #16] @ (22e2f0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ b.n 22e958 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itte ls │ │ │ │ - lslls r1, r1, #1 │ │ │ │ - ldrls r3, [pc, #24] @ (22e310 ) │ │ │ │ - ubfxhi ip, r0, #16, #5 │ │ │ │ + itte lt │ │ │ │ + lsllt r1, r1, #1 │ │ │ │ + ldrlt r3, [pc, #24] @ (22e310 ) │ │ │ │ + ubfxge ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e314 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ b.n 22e93c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ittt hi │ │ │ │ - lslhi r1, r1, #1 │ │ │ │ - ldrhi r3, [pc, #24] @ (22e334 ) │ │ │ │ - ubfxhi ip, r0, #16, #5 │ │ │ │ + ittt ge │ │ │ │ + lslge r1, r1, #1 │ │ │ │ + ldrge r3, [pc, #24] @ (22e334 ) │ │ │ │ + ubfxge ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (22e338 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ b.n 22e918 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - itee vs │ │ │ │ - lslvs r1, r1, #1 │ │ │ │ - pushvc {lr} │ │ │ │ - movvc.w ip, #4096 @ 0x1000 │ │ │ │ + itee hi │ │ │ │ + lslhi r1, r1, #1 │ │ │ │ + pushls {lr} │ │ │ │ + movls.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ and.w r3, r0, #255 @ 0xff │ │ │ │ ubfx r2, r0, #12, #3 │ │ │ │ @@ -11503,16 +11503,16 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e8e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - it ne │ │ │ │ - lslne r1, r1, #1 │ │ │ │ + it cc │ │ │ │ + lslcc r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -11542,15 +11542,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e878 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x00c4 │ │ │ │ + bkpt 0x00e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11581,15 +11581,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e808 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x0070 │ │ │ │ + bkpt 0x0090 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11620,15 +11620,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e798 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bkpt 0x001c │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11659,15 +11659,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e728 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11698,15 +11698,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e6b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r4, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11737,15 +11737,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 22e648 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ubfx r1, r0, #15, #1 │ │ │ │ @@ -11776,15 +11776,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 144 @ 0x90 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e6e0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11792,15 +11792,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e6e4 ) │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ svc 74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e73c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11824,15 +11824,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ svc 16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22e768 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ @@ -11840,15 +11840,15 @@ │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22e76c ) │ │ │ │ add r0, pc │ │ │ │ b.n 22e0e4 │ │ │ │ nop │ │ │ │ udf #194 @ 0xc2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e7c4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11872,15 +11872,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ udf #136 @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r2, r4} │ │ │ │ + pop {r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e820 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11904,15 +11904,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ udf #44 @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22e89a │ │ │ │ + cbnz r4, 22e8a2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e87c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -11936,15 +11936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e820 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22e8e4 │ │ │ │ + cbnz r4, 22e8ec │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22e8d8 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -11969,15 +11969,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e9bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r2, 22e92e │ │ │ │ + cbnz r2, 22e936 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e934 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12001,15 +12001,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ble.n 22e968 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - revsh r0, r7 │ │ │ │ + cbnz r0, 22e982 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e990 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12033,15 +12033,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22e90c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - hlt 0x0030 │ │ │ │ + revsh r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22e9ec ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12065,15 +12065,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22eab0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev16 r0, r5 │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ea48 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12098,15 +12098,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bgt.n 22ea4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev r6, r3 │ │ │ │ + rev r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22ea9c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12129,15 +12129,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ blt.n 22e9f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 22eade │ │ │ │ + rev r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eaf8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12161,15 +12161,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blt.n 22eba4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22eb26 │ │ │ │ + cbnz r0, 22eb2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eb54 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12193,15 +12193,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22eb48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22eb70 │ │ │ │ + cbnz r0, 22eb78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ebb0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12225,30 +12225,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22eaec │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r0, 22ebba │ │ │ │ + cbnz r0, 22ebc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ebdc ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ebe0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ bge.n 22ec7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb8de │ │ │ │ + @ instruction: 0xb8fe │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ec38 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12272,30 +12272,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bge.n 22ec64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb8a8 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ec64 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ec68 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ bls.n 22ebf4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb87e │ │ │ │ + @ instruction: 0xb89e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ecc0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12319,15 +12319,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bls.n 22ebdc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb848 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ed1c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12352,15 +12352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bls.n 22ed78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7fe │ │ │ │ + @ instruction: 0xb81e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ed78 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12385,30 +12385,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bhi.n 22ed1c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb7ba │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22eda4 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22eda8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ bhi.n 22ecb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ee00 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12432,30 +12432,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bhi.n 22ee9c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (22ee2c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (22ee30 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ bvc.n 22ee2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb752 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22ee88 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12479,15 +12479,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22ee14 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22eee4 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12512,15 +12512,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22efb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb6ae │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ef40 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12545,15 +12545,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvc.n 22ef54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb66a │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22ef9c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12578,15 +12578,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22eef8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb626 │ │ │ │ + @ instruction: 0xb646 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22eff8 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12610,15 +12610,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bvs.n 22f0a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb604 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f054 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12642,15 +12642,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f048 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f0b0 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12675,15 +12675,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22efe4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r4, r6, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f10c ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -12708,15 +12708,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ bpl.n 22f188 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f16c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12741,15 +12741,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r3, r6, r7} │ │ │ │ + push {r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f1cc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12774,15 +12774,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f0d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f228 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12806,15 +12806,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bmi.n 22f274 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f284 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12838,15 +12838,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f218 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f306 │ │ │ │ + push {r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f2e4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12871,15 +12871,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f3c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f352 │ │ │ │ + cbz r0, 22f35a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ (22f344 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12904,15 +12904,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcc.n 22f360 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f39e │ │ │ │ + cbz r4, 22f3a6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f3a0 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12936,15 +12936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f2fc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f3e8 │ │ │ │ + cbz r4, 22f3f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f3fc ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -12968,15 +12968,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bcs.n 22f4a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - uxth r0, r7 │ │ │ │ + uxtb r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f458 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13000,15 +13000,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f444 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxtb r4, r5 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f4b4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13032,15 +13032,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxth r4, r4 │ │ │ │ + sxtb r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f510 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13064,15 +13064,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ bne.n 22f58c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r4, 22f54e │ │ │ │ + cbz r4, 22f556 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f56c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13096,15 +13096,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ beq.n 22f530 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f598 │ │ │ │ + cbz r0, 22f5a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (22f5c8 ) │ │ │ │ ubfx lr, r0, #15, #1 │ │ │ │ @@ -13129,15 +13129,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ beq.n 22f4cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r2, 22f5e0 │ │ │ │ + cbz r2, 22f5e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22f61c ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13160,15 +13160,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ beq.n 22f670 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbz r0, 22f628 │ │ │ │ + cbz r0, 22f630 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f678 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13192,15 +13192,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7, {r2, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f6d4 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13224,15 +13224,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7!, {r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #464 @ 0x1d0 │ │ │ │ + sub sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ (22f730 ) │ │ │ │ ubfx ip, r0, #15, #1 │ │ │ │ @@ -13256,15 +13256,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f780 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13284,15 +13284,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r6, {r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f7d0 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13312,15 +13312,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r6, {r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #696 @ 0x2b8 │ │ │ │ + add r7, sp, #824 @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f81c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13339,15 +13339,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r6!, {r1, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f868 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13366,15 +13366,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #256 @ 0x100 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f8b8 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13394,15 +13394,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r5!, {r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 22f908 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -13422,15 +13422,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia r5, {r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f954 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13449,15 +13449,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f9a0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13476,15 +13476,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22f9ec ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13503,15 +13503,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4, {r1, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #256 @ 0x100 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fa38 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13530,15 +13530,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r4!, {r1, r2} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fa84 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13557,15 +13557,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fad0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13584,15 +13584,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #480 @ 0x1e0 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #56] @ (22fb20 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -13614,15 +13614,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r3!, {r1, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fb6c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13641,15 +13641,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fbb8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13668,15 +13668,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2, {r1, r2, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #52] @ (22fc04 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ @@ -13695,15 +13695,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fc5c ) │ │ │ │ ubfx r2, r0, #2, #16 │ │ │ │ @@ -13727,15 +13727,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fcb4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13759,15 +13759,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, sp, #40 @ 0x28 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fd0c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13791,15 +13791,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #808 @ 0x328 │ │ │ │ + add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fd64 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13823,15 +13823,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #552 @ 0x228 │ │ │ │ + add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (22fdbc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -13855,15 +13855,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22fe10 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13885,15 +13885,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, sp, #72 @ 0x48 │ │ │ │ + add r3, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22fe64 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13915,15 +13915,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #840 @ 0x348 │ │ │ │ + add r2, sp, #968 @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #60] @ (22feb8 ) │ │ │ │ ubfx r2, r0, #1, #17 │ │ │ │ @@ -13945,15 +13945,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ @@ -13972,15 +13972,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r7!, {r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -14001,15 +14001,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (22ff9c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14028,15 +14028,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r6!, {r1, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (22ffe8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14055,15 +14055,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r6!, {r1, r2, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #744 @ 0x2e8 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #12, #9 │ │ │ │ ubfx ip, r0, #2, #10 │ │ │ │ ldr r3, [pc, #28] @ (230018 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ lsls r2, r2, #12 │ │ │ │ add r3, pc │ │ │ │ @@ -14072,41 +14072,41 @@ │ │ │ │ ldr r0, [pc, #16] @ (23001c ) │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ add r0, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r6!, {r2, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #672 @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23003c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (230040 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #504 @ 0x1f8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (230060 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (230064 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r5!, {r2, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (2300bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14129,15 +14129,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #304 @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (230118 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14160,255 +14160,255 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r5!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230144 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230148 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #744 @ 0x2e8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230170 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230174 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #648 @ 0x288 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23019c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2301a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2301c8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2301cc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r4!, {r1, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2301f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2301f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r4!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230220 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230224 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r4!, {r1, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #232 @ 0xe8 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23024c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230250 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230278 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23027c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2302a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r3!, {r1, r2, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 230654 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2302d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r3!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 230620 ) │ │ │ │ + add r7, pc, #968 @ (adr r7, 2306a0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2302fc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230300 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #744 @ (adr r7, 2305ec ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 23066c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230328 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23032c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r3!, {r1} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #648 @ (adr r7, 2305b8 ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 230638 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230354 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230358 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #552 @ (adr r7, 230584 ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 230604 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (230380 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (230384 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #440 @ (adr r7, 230540 ) │ │ │ │ + add r7, pc, #568 @ (adr r7, 2305c0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2303ac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2303b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #344 @ (adr r7, 23050c ) │ │ │ │ + add r7, pc, #472 @ (adr r7, 23058c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2303d8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2303dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r2!, {r1, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #232 @ (adr r7, 2304c8 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 230548 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (230434 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -14431,15 +14431,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stmia r2!, {r1, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, pc, #64 @ (adr r7, 23047c ) │ │ │ │ + add r7, pc, #192 @ (adr r7, 2304fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23046c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14449,15 +14449,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r1!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #872 @ (adr r6, 2307dc ) │ │ │ │ + add r6, pc, #1000 @ (adr r6, 23085c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2304a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14467,15 +14467,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r1!, {r1, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #744 @ (adr r6, 230794 ) │ │ │ │ + add r6, pc, #872 @ (adr r6, 230814 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2304dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14485,15 +14485,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r1!, {r1, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #616 @ (adr r6, 23074c ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 2307cc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230514 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14503,15 +14503,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r1!, {r1, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #488 @ (adr r6, 230704 ) │ │ │ │ + add r6, pc, #616 @ (adr r6, 230784 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23054c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14521,15 +14521,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #344 @ (adr r6, 2306ac ) │ │ │ │ + add r6, pc, #472 @ (adr r6, 23072c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230584 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14539,15 +14539,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #216 @ (adr r6, 230664 ) │ │ │ │ + add r6, pc, #344 @ (adr r6, 2306e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2305bc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14557,15 +14557,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 23060c ) │ │ │ │ + add r6, pc, #200 @ (adr r6, 23068c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2305f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14575,15 +14575,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r0!, {r1, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #968 @ (adr r5, 2309c4 ) │ │ │ │ + add r6, pc, #72 @ (adr r6, 230644 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23062c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14593,15 +14593,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ stmia r0!, {r1, r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #840 @ (adr r5, 23097c ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 2309fc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230664 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14611,15 +14611,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ itee le │ │ │ │ lslle r0, r4, #1 │ │ │ │ - addgt r5, pc, #712 @ (adr r5, 230934 ) │ │ │ │ + addgt r5, pc, #840 @ (adr r5, 2309b4 ) │ │ │ │ lslgt r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23069c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14629,15 +14629,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ itte ls │ │ │ │ lslls r0, r4, #1 │ │ │ │ - addls r5, pc, #584 @ (adr r5, 2308ec ) │ │ │ │ + addls r5, pc, #712 @ (adr r5, 23096c ) │ │ │ │ lslhi r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2306d4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14647,15 +14647,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ ittt vs │ │ │ │ lslvs r0, r4, #1 │ │ │ │ - addvs r5, pc, #456 @ (adr r5, 2308a4 ) │ │ │ │ + addvs r5, pc, #584 @ (adr r5, 230924 ) │ │ │ │ lslvs r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23070c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14665,15 +14665,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ itet cs │ │ │ │ lslcs r0, r4, #1 │ │ │ │ - addcc r5, pc, #328 @ (adr r5, 23085c ) │ │ │ │ + addcc r5, pc, #456 @ (adr r5, 2308dc ) │ │ │ │ lslcs r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230744 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14683,15 +14683,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ bkpt 0x00f2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #200 @ (adr r5, 230814 ) │ │ │ │ + add r5, pc, #328 @ (adr r5, 230894 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23077c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14701,15 +14701,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ bkpt 0x00ba │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r5, pc, #72 @ (adr r5, 2307cc ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 23084c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2307b4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14719,15 +14719,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ bkpt 0x0082 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #968 @ (adr r4, 230b84 ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 230804 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2307ec ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14737,15 +14737,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ bkpt 0x004a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #824 @ (adr r4, 230b2c ) │ │ │ │ + add r4, pc, #952 @ (adr r4, 230bac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230824 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14755,15 +14755,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ bkpt 0x0012 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #696 @ (adr r4, 230ae4 ) │ │ │ │ + add r4, pc, #824 @ (adr r4, 230b64 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23085c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14773,15 +14773,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #552 @ (adr r4, 230a8c ) │ │ │ │ + add r4, pc, #680 @ (adr r4, 230b0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230894 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14791,15 +14791,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r5, r7, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 230a44 ) │ │ │ │ + add r4, pc, #552 @ (adr r4, 230ac4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2308cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14809,15 +14809,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #280 @ (adr r4, 2309ec ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 230a6c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230904 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14827,15 +14827,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r4, r5, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r4, pc, #136 @ (adr r4, 230994 ) │ │ │ │ + add r4, pc, #264 @ (adr r4, 230a14 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23093c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14845,15 +14845,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 230d3c ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 2309bc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230974 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14863,15 +14863,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #888 @ (adr r3, 230cf4 ) │ │ │ │ + add r3, pc, #1016 @ (adr r3, 230d74 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2309ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14881,15 +14881,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r3, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #760 @ (adr r3, 230cac ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 230d2c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2309e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14899,15 +14899,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #632 @ (adr r3, 230c64 ) │ │ │ │ + add r3, pc, #760 @ (adr r3, 230ce4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a1c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14917,15 +14917,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ pop {r1, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #488 @ (adr r3, 230c0c ) │ │ │ │ + add r3, pc, #616 @ (adr r3, 230c8c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a54 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14935,15 +14935,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230ad0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #360 @ (adr r3, 230bc4 ) │ │ │ │ + add r3, pc, #488 @ (adr r3, 230c44 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230a8c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14953,15 +14953,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230afa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #216 @ (adr r3, 230b6c ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 230bec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ac4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14971,15 +14971,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230b24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #88 @ (adr r3, 230b24 ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 230ba4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230afc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -14989,15 +14989,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230b4e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 230edc ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 230b5c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b34 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15007,15 +15007,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230b78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #856 @ (adr r2, 230e94 ) │ │ │ │ + add r2, pc, #984 @ (adr r2, 230f14 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230b6c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15025,15 +15025,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ revsh r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #728 @ (adr r2, 230e4c ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 230ecc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230ba4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15043,15 +15043,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ hlt 0x0012 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 230e04 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 230e84 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230bdc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15061,15 +15061,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ rev16 r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 230dbc ) │ │ │ │ + add r2, pc, #600 @ (adr r2, 230e3c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c14 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15079,15 +15079,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ rev r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #344 @ (adr r2, 230d74 ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 230df4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c4c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15097,15 +15097,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230c8a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #216 @ (adr r2, 230d2c ) │ │ │ │ + add r2, pc, #344 @ (adr r2, 230dac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230c84 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15115,15 +15115,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230cb4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, pc, #88 @ (adr r2, 230ce4 ) │ │ │ │ + add r2, pc, #216 @ (adr r2, 230d64 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230cbc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15133,15 +15133,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230cde │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #968 @ (adr r1, 23108c ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 230d0c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230cf4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15151,15 +15151,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230d08 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #840 @ (adr r1, 231044 ) │ │ │ │ + add r1, pc, #968 @ (adr r1, 2310c4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d2c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15169,15 +15169,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbnz r2, 230d32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #696 @ (adr r1, 230fec ) │ │ │ │ + add r1, pc, #824 @ (adr r1, 23106c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d64 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15187,15 +15187,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb8d2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #568 @ (adr r1, 230fa4 ) │ │ │ │ + add r1, pc, #696 @ (adr r1, 231024 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230d9c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15205,15 +15205,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb89a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #424 @ (adr r1, 230f4c ) │ │ │ │ + add r1, pc, #552 @ (adr r1, 230fcc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (230dd4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15223,727 +15223,727 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb862 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #280 @ (adr r1, 230ef4 ) │ │ │ │ + add r1, pc, #408 @ (adr r1, 230f74 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e00 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e04 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb82c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #184 @ (adr r1, 230ec0 ) │ │ │ │ + add r1, pc, #312 @ (adr r1, 230f40 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e2c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb800 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #72 @ (adr r1, 230e7c ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 230efc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e58 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e5c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb7d4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #984 @ (adr r0, 231238 ) │ │ │ │ + add r1, pc, #88 @ (adr r1, 230eb8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230e84 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230e88 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb7a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 2311f4 ) │ │ │ │ + add r0, pc, #1000 @ (adr r0, 231274 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230eb0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230eb4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb77c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #760 @ (adr r0, 2311b0 ) │ │ │ │ + add r0, pc, #888 @ (adr r0, 231230 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230edc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230ee0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb750 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #648 @ (adr r0, 23116c ) │ │ │ │ + add r0, pc, #776 @ (adr r0, 2311ec ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f08 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f0c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb724 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 231128 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 2311a8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f34 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f38 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb6f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #424 @ (adr r0, 2310e4 ) │ │ │ │ + add r0, pc, #552 @ (adr r0, 231164 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f60 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f64 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb6cc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #312 @ (adr r0, 2310a0 ) │ │ │ │ + add r0, pc, #440 @ (adr r0, 231120 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230f8c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230f90 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb6a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #200 @ (adr r0, 23105c ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 2310dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230fb8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230fbc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cpsid a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #88 @ (adr r0, 231018 ) │ │ │ │ + add r0, pc, #216 @ (adr r0, 231098 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (230fe4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (230fe8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb648 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + add r0, pc, #104 @ (adr r0, 231054 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231010 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231014 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ @ instruction: 0xb61c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #888] @ 0x378 │ │ │ │ + ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23103c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231040 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (231064 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231068 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r2, r6, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231090 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231094 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r2, r3, r4, r7, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2310bc ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2310c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2310e4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2310e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r2, r6, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (23110c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231110 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r2, r3, r4, lr} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231138 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23113c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231164 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231168 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #120] @ 0x78 │ │ │ │ + ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231190 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231194 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #24] │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2311b8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2311bc ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r4, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2311e0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (2311e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r3, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23120c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231210 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ push {r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231238 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23123c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r4, 2312b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #632] @ 0x278 │ │ │ │ + ldr r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231264 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231268 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r0, 2312da │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (23128c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (231290 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r4, 2312f6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2312b8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2312bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r4, 231318 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2312e4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2312e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r0, 23133a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #200] @ 0xc8 │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (231308 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (23130c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ cbz r4, 231352 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231334 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231338 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ uxtb r0, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231360 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231364 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ uxtb r4, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #920] @ 0x398 │ │ │ │ + ldr r6, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23138c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231390 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ uxth r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2313b8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2313bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ sxtb r4, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2313dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2313e0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ sxtb r0, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231408 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23140c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ sxth r4, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r5, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231434 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231438 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r0, 231476 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231460 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231464 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r4, 231496 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23148c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231490 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r0, 2314b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2314b8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2314bc ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r4, 2314d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [sp, #88] @ 0x58 │ │ │ │ + ldr r5, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2314e4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2314e8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r0, 2314fa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231510 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231514 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ cbz r4, 23151a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #888] @ 0x378 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (23153c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231540 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ sub sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231568 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (23156c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ sub sp, #272 @ 0x110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231594 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231598 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ sub sp, #96 @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #584] @ 0x248 │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2315c0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2315c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add sp, #432 @ 0x1b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (2315ec ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (2315f0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add sp, #256 @ 0x100 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #360] @ 0x168 │ │ │ │ + ldr r4, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231624 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15953,15 +15953,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23165c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15971,15 +15971,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r7, sp, #872 @ 0x368 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231694 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -15989,15 +15989,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r7, sp, #648 @ 0x288 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r4, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2316cc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16007,15 +16007,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231704 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16025,15 +16025,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r7, sp, #200 @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23173c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16043,15 +16043,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231774 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16061,15 +16061,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r6, sp, #776 @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2317ac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16079,15 +16079,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r6, sp, #552 @ 0x228 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2317e4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16097,15 +16097,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r6, sp, #328 @ 0x148 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23181c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16115,15 +16115,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231854 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16133,15 +16133,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r5, sp, #904 @ 0x388 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23188c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16151,15 +16151,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r5, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2318c4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16169,15 +16169,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r5, sp, #456 @ 0x1c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #520] @ 0x208 │ │ │ │ + ldr r2, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2318fc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16187,15 +16187,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r5, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #376] @ 0x178 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231934 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16205,15 +16205,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r5, sp, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #232] @ 0xe8 │ │ │ │ + ldr r2, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (23196c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16223,15 +16223,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r4, sp, #808 @ 0x328 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2319a4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16241,15 +16241,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r4, sp, #584 @ 0x248 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (2319dc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16259,15 +16259,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r4, sp, #360 @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a14 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16277,15 +16277,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r1, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a4c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16295,15 +16295,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231a84 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16313,15 +16313,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231abc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16331,15 +16331,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r3, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #248] @ 0xf8 │ │ │ │ + ldr r1, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231af4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16349,45 +16349,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231b20 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231b24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #8] │ │ │ │ + ldr r1, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231b4c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231b50 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r2, sp, #896 @ 0x380 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231b84 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16397,15 +16397,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231bbc ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16415,15 +16415,15 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #44] @ (231bf4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r0, lsl #2 │ │ │ │ @@ -16433,45 +16433,45 @@ │ │ │ │ ldr.w r2, [r2, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [ip, #128] @ 0x80 │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r2, sp, #264 @ 0x108 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231c20 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231c24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #376] @ 0x178 │ │ │ │ + ldr r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #32] @ (231c4c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #28] @ (231c50 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r1, #128] @ 0x80 │ │ │ │ ldr.w r1, [r3, #128] @ 0x80 │ │ │ │ b.w 22e0e4 │ │ │ │ add r1, sp, #896 @ 0x380 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231ca8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16497,15 +16497,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r1, sp, #664 @ 0x298 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [sp, #48] @ 0x30 │ │ │ │ + ldr r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231d04 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16531,15 +16531,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r1, sp, #296 @ 0x128 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231d60 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16565,15 +16565,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (231dbc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16599,15 +16599,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r0, sp, #584 @ 0x248 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231e14 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16631,15 +16631,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231e6c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16663,15 +16663,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #888 @ (adr r7, 2321e8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231ec4 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16695,15 +16695,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #536 @ (adr r7, 2320e0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (231f1c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -16727,15 +16727,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r7, pc, #184 @ (adr r7, 231fd8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #28 │ │ │ │ ubfx r3, r0, #6, #1 │ │ │ │ @@ -16765,15 +16765,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ add r6, pc, #776 @ (adr r6, 232290 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #168] @ 0xa8 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (231fd8 ) │ │ │ │ @@ -16794,15 +16794,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #440 @ (adr r6, 232194 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (23202c ) │ │ │ │ @@ -16823,15 +16823,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r6, pc, #104 @ (adr r6, 232098 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #688] @ 0x2b0 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232080 ) │ │ │ │ @@ -16852,15 +16852,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #792 @ (adr r5, 23239c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2320d4 ) │ │ │ │ @@ -16881,15 +16881,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #456 @ (adr r5, 2322a0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r5, [sp, #208] @ 0xd0 │ │ │ │ + str r5, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232128 ) │ │ │ │ @@ -16910,15 +16910,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r5, pc, #120 @ (adr r5, 2321a4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (23217c ) │ │ │ │ @@ -16939,15 +16939,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #808 @ (adr r4, 2324a8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2321d0 ) │ │ │ │ @@ -16968,15 +16968,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #472 @ (adr r4, 2323ac ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #480] @ 0x1e0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232224 ) │ │ │ │ @@ -16997,15 +16997,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r4, pc, #136 @ (adr r4, 2322b0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232278 ) │ │ │ │ @@ -17026,15 +17026,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #824 @ (adr r3, 2325b4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (2322cc ) │ │ │ │ @@ -17055,15 +17055,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #488 @ (adr r3, 2324b8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232320 ) │ │ │ │ @@ -17084,15 +17084,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r3, pc, #152 @ (adr r3, 2323bc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #56] @ (232374 ) │ │ │ │ @@ -17113,23 +17113,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #840 @ (adr r2, 2326c0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #8] @ (23238c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2323e0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -17153,15 +17153,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #424 @ (adr r2, 23258c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (232434 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17183,15 +17183,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r2, pc, #72 @ (adr r2, 232480 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232484 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17212,15 +17212,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #760 @ (adr r1, 232780 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2324d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17242,15 +17242,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #440 @ (adr r1, 232694 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #280] @ 0x118 │ │ │ │ + str r2, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232528 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17271,15 +17271,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r1, pc, #104 @ (adr r1, 232594 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #32] │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232578 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17300,15 +17300,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #808 @ (adr r0, 2328a4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2325c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17329,15 +17329,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add r0, pc, #488 @ (adr r0, 2327b4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17352,15 +17352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r0, #16, #4 │ │ │ │ @@ -17375,15 +17375,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232698 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17404,15 +17404,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2326e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17433,15 +17433,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232738 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17462,42 +17462,42 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 23275c │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #20] @ (232760 ) │ │ │ │ add ip, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #448] @ 0x1c0 │ │ │ │ + str r0, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 232780 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (232784 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r6, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #360] @ 0x168 │ │ │ │ + str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2327cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -17517,41 +17517,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 2327f0 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (2327f4 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #8] │ │ │ │ + ldrb r2, [r1, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr.w ip, [pc, #24] @ 232814 │ │ │ │ ubfx r1, r1, #5, #5 │ │ │ │ mov.w r2, r0, ror #16 │ │ │ │ ldr r0, [pc, #16] @ (232818 ) │ │ │ │ add ip, pc │ │ │ │ asrs r3, r2, #31 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [ip, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #62] @ 0x3e │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (23286c ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17575,15 +17575,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (2328c4 ) │ │ │ │ ubfx r2, r0, #2, #19 │ │ │ │ @@ -17607,15 +17607,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #5] │ │ │ │ + ldrb r2, [r6, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (232914 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17636,15 +17636,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (232964 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17665,15 +17665,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #872] @ 0x368 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #54] @ 0x36 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #64] @ (2329bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17698,29 +17698,29 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (2329e0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #13, #8 │ │ │ │ ldr r0, [pc, #20] @ (2329e4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232a30 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17741,15 +17741,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232a80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17770,15 +17770,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (232ad0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -17799,430 +17799,430 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232af4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232af8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232b18 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232b1c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #16, #10 │ │ │ │ ldr r0, [pc, #8] @ (232b30 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (232b48 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (232b4c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (232b64 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (232b68 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232b88 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232b8c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [sp, #624] @ 0x270 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232bac ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232bb0 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232bd0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232bf4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232bf8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232c18 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c1c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c3c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c40 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232c60 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c64 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r1, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232c84 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232c88 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r4, #38] @ 0x26 │ │ │ │ + ldrh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ca8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232cac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ccc ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232cf0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232cf4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r7, #36] @ 0x24 │ │ │ │ + ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232d14 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d18 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r5, #36] @ 0x24 │ │ │ │ + ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d38 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d3c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232d5c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d60 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #36] @ 0x24 │ │ │ │ + ldrh r6, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232d80 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232d84 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232da4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232da8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232dc8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232dcc ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232dec ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232df0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #34] @ 0x22 │ │ │ │ + ldrh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e10 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e14 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (232e34 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e38 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e58 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e5c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232e7c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232e80 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #30] │ │ │ │ + ldrh r2, [r3, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ea0 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r7, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #30] │ │ │ │ + ldrh r2, [r0, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ec4 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232ee8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232eec ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f0c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f10 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (232f30 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (232f34 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ str r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r2, #28] │ │ │ │ + ldrh r6, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232f60 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18230,15 +18230,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (232f64 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ str r6, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232f90 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18246,15 +18246,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (232f94 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #26] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232fc0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18262,15 +18262,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (232fc4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (232ff0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18278,15 +18278,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (232ff4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ str r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233020 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18294,15 +18294,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233024 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233050 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18310,15 +18310,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233054 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r3, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233080 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18326,15 +18326,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233084 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r4, #22] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2330b0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18342,15 +18342,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2330b4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r1, #22] │ │ │ │ + ldrh r6, [r5, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2330e0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18358,15 +18358,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (2330e4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ str r5, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r3, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233110 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18374,15 +18374,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233114 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233140 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18390,15 +18390,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233144 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233170 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18406,15 +18406,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (233174 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ str r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2331a0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18422,15 +18422,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2331a4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r1, #18] │ │ │ │ + ldrh r2, [r5, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2331d0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18438,15 +18438,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2331d4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233200 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18454,15 +18454,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233204 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233230 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18470,15 +18470,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233234 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233260 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18486,15 +18486,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (233264 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ str r3, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #14] │ │ │ │ + ldrh r6, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233290 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18502,15 +18502,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233294 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2332c0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18518,15 +18518,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2332c4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2332f0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18534,15 +18534,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2332f4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233320 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18550,15 +18550,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233324 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233350 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18566,15 +18566,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233354 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233380 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18582,15 +18582,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233384 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #10] │ │ │ │ + ldrh r2, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2333b0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r0, r0, #21, #5 │ │ │ │ add r2, pc │ │ │ │ add.w ip, r2, ip, lsl #2 │ │ │ │ @@ -18598,15 +18598,15 @@ │ │ │ │ ldr r0, [pc, #16] @ (2333b4 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2333e0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18614,15 +18614,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2333e4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r2, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r7, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233410 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18630,15 +18630,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233414 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r2, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r7, #6] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233440 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18646,15 +18646,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233444 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233470 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18662,15 +18662,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233474 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2334a0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18678,15 +18678,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2334a4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #4] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2334d0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18694,15 +18694,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2334d4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r2, #4] │ │ │ │ + ldrh r2, [r6, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233524 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18724,15 +18724,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r4, #2] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233578 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18754,15 +18754,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r1, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2335cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18784,15 +18784,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233620 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18814,15 +18814,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #60] @ 0x3c │ │ │ │ + strh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233650 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18830,15 +18830,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233654 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r3, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233680 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18846,15 +18846,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233684 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2336b0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18862,15 +18862,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2336b4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2336e0 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -18878,15 +18878,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (2336e4 ) │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233730 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18907,15 +18907,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r4, #56] @ 0x38 │ │ │ │ + strh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233780 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18936,15 +18936,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r5, #54] @ 0x36 │ │ │ │ + strh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2337d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18966,15 +18966,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (233828 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -18996,127 +18996,127 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (23384c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (233850 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r2, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (233870 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r2, r0, #14, #7 │ │ │ │ ldr r0, [pc, #20] @ (233874 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233898 ) │ │ │ │ ubfx r1, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (23389c ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, r1, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2338c0 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (2338c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (2338e8 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (2338ec ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233910 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ldr r0, [pc, #24] @ (233914 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233938 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (23393c ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #28] @ (233960 ) │ │ │ │ ubfx ip, r0, #14, #2 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #24] @ (233964 ) │ │ │ │ add r3, pc │ │ │ │ add.w ip, r3, ip, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ ldr.w r2, [ip, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r0, [r1, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (2339bc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19139,15 +19139,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r6, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #68] @ (233a18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19170,15 +19170,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r6, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233a48 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19186,15 +19186,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233a4c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r4, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233a78 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19202,45 +19202,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233a7c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r6, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233aa4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233aa8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r0, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233ad0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ad4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r3, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233b00 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19248,15 +19248,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233b04 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r5, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233b30 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19264,105 +19264,105 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233b34 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r7, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #34] @ 0x22 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233b5c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233b60 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r1, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233b88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233b8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r4, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233bb4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233bb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r6, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r7, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233be0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233be4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r1, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233c0c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233c10 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r3, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233c38 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233c3c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r6, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233c68 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19370,15 +19370,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233c6c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r0, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233c98 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19386,45 +19386,45 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233c9c ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r2, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233cc4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233cc8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r4, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r7, #26] │ │ │ │ + strh r2, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233cf0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233cf4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r7, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233d20 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19432,15 +19432,15 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233d24 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r1, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #24] │ │ │ │ + strh r6, [r3, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (233d50 ) │ │ │ │ ubfx r1, r0, #11, #5 │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r0, r0, #16, #5 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, r1, lsl #2 │ │ │ │ @@ -19448,150 +19448,150 @@ │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #12] @ (233d54 ) │ │ │ │ ldr.w r1, [r1, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #24] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233d7c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233d80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r5, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233da8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233dac ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r0, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233dd4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233dd8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r6, [r2, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e00 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e04 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrh r2, [r5, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e2c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e30 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #20] │ │ │ │ + strh r2, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e58 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e5c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r2, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233e84 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233e88 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233eb0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233eb4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233edc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233ee0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #16] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233f2c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19612,30 +19612,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (233f58 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (233f5c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233fa8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19656,15 +19656,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r2, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (233ff8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19685,30 +19685,30 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234024 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234028 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234074 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19729,15 +19729,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r7, #8] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2340c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19758,135 +19758,135 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r1, #8] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2340f0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2340f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23411c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234120 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r4, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234148 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23414c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r6, #4] │ │ │ │ + strh r2, [r2, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234174 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234178 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r3, #4] │ │ │ │ + strh r2, [r7, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341a0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2341a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2341d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2341f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2341fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r6, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234224 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234228 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r0, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r7, #0] │ │ │ │ + strh r6, [r3, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234274 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19907,15 +19907,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r1, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2342c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -19936,75 +19936,75 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r7, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2342f0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2342f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r7, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23431c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234320 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r1, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #30] │ │ │ │ + ldrb r2, [r0, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234348 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23434c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #30] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234374 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234378 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r6, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2343c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20025,131 +20025,131 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r7, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r6, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2343f0 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2343f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r7, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r0, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23441c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234420 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r1, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234448 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23444c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r4, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23446c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234470 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strh r0, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #27] │ │ │ │ + ldrb r6, [r2, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234498 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23449c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r2, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r6, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2344c4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2344c8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r4, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r3, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2344f0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2344f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r7, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234514 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234518 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strh r0, [r2, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (234564 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20170,73 +20170,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strh r6, [r3, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234590 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234594 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r2, [r3, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2345bc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2345c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r5, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #24] │ │ │ │ + ldrb r6, [r2, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2345e0 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (2345e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strh r4, [r0, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23460c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234610 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strh r6, [r3, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (23465c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -20257,641 +20257,641 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234688 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23468c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r4, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2346b4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2346b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r6, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #22] │ │ │ │ + ldrb r2, [r1, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2346e0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2346e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r1, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r6, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23470c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234710 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r3, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #21] │ │ │ │ + ldrb r6, [r3, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234738 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23473c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r6, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r0, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234764 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234768 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r0, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r5, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234790 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234794 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r3, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #20] │ │ │ │ + ldrb r2, [r3, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347bc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2347c0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r5, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #20] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2347e8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2347ec ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r0, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234814 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234818 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r2, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234840 ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234844 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r5, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23486c ) │ │ │ │ ubfx r3, r0, #16, #5 │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234870 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r7, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #19] │ │ │ │ + ldrb r2, [r6, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234898 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23489c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r2, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2348c4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348c8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r4, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2348f0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2348f4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r7, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23491c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234920 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r1, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r4, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234948 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23494c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r4, #19] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234974 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234978 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r6, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #17] │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349a0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349a4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r1, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349cc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r3, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r2, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2349f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2349fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r6, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a24 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a28 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r0, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #16] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a50 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a54 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r3, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r2, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234a7c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234a80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #15] │ │ │ │ + ldrb r6, [r7, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234aa8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234aac ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r0, #14] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r5, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234ad4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234ad8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r2, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b00 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b04 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #14] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b2c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b30 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r7, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b58 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b5c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #13] │ │ │ │ + ldrb r2, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234b84 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234b88 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r4, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234bb0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234bb4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r7, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234bdc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234be0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r1, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234c00 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234c04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r4, [r4, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #12] │ │ │ │ + ldrb r2, [r3, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c2c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c30 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r7, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #12] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c58 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c5c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r2, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234c84 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234c88 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r4, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r6, #11] │ │ │ │ + ldrb r6, [r2, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234cb0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234cb4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r7, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrb r2, [r0, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234cd4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r0, [r2, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r3, #11] │ │ │ │ + ldrb r2, [r7, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #24] @ (234cf8 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ lsls r3, r0, #11 │ │ │ │ ldr r0, [pc, #20] @ (234cfc ) │ │ │ │ add r1, pc │ │ │ │ asrs r2, r3, #22 │ │ │ │ add r0, pc │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, ip, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r5, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d24 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d28 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r0, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #10] │ │ │ │ + ldrb r2, [r1, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d50 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d54 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r3, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234d7c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234d80 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r5, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #9] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #28] @ (234da4 ) │ │ │ │ ubfx r2, r0, #14, #2 │ │ │ │ lsls r3, r0, #10 │ │ │ │ ldr r0, [pc, #24] @ (234da8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, r2, lsl #2 │ │ │ │ @@ -20899,238 +20899,238 @@ │ │ │ │ asrs r2, r3, #26 │ │ │ │ asrs r3, r3, #31 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234dd0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234dd4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r2, [r3, #1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #9] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234dfc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e00 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (234e20 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (234e24 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldrb r4, [r0, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r7, #8] │ │ │ │ + ldrb r2, [r3, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234e38 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234e4c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r1, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #3, #23 │ │ │ │ ldr r0, [pc, #8] @ (234e60 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r0, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234e88 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234e8c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r4, #30] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234eb4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234eb8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r6, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #7] │ │ │ │ + ldrb r6, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234ed0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r0, [r2, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #7] │ │ │ │ + ldrb r6, [r0, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234eec ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r4, [r6, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234f18 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234f1c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r2, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234f44 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234f48 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r4, #27] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #6] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (234f70 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (234f74 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r7, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234f8c ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234f90 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r4, [r2, #26] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234fa8 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fac ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r0, [r7, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #5] │ │ │ │ + ldrb r6, [r6, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234fc4 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r4, [r3, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (234fe0 ) │ │ │ │ ubfx r2, r0, #21, #5 │ │ │ │ ldr r0, [pc, #16] @ (234fe4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r0, [r0, #25] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23500c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235010 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r3, #24] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, #4] │ │ │ │ + ldrb r6, [r4, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235060 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21152,15 +21152,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r6, [r4, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #3] │ │ │ │ + ldrb r2, [r6, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (2350b4 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21182,43 +21182,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r2, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #2] │ │ │ │ + ldrb r2, [r0, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (2350d8 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (2350dc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ strb r4, [r1, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235104 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235108 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r4, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r6, #1] │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (235158 ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21240,15 +21240,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r6, [r5, #19] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #60] @ (2351ac ) │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ @@ -21270,60 +21270,60 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ strb r2, [r3, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, #0] │ │ │ │ + ldrb r6, [r5, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2351d8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2351dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r2, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r6, #31] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235204 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235208 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r4, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #31] │ │ │ │ + strb r6, [r6, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235230 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235234 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r7, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r3, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235280 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21344,45 +21344,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r0, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r5, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2352ac ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2352b0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r7, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r1, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2352d8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2352dc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r2, #13] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235328 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21403,15 +21403,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r3, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r4, #28] │ │ │ │ + strb r0, [r0, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235378 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21432,45 +21432,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r1, #11] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r1, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2353a4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2353a8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r0, #10] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r5, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2353d0 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2353d4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r3, #9] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235420 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21491,45 +21491,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r4, #8] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r0, #26] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (23544c ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235450 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r3, #7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235478 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23547c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r6, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r4, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2354c8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21550,45 +21550,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r7, #5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2354f4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2354f8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r6, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r6, #23] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235520 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235524 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r1, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #23] │ │ │ │ + strb r6, [r6, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235570 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21609,15 +21609,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r2, #3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2355c0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21638,45 +21638,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ strb r4, [r0, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r6, #21] │ │ │ │ + strb r4, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2355ec ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2355f0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r6, [r7, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235618 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23561c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ strb r2, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #20] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235668 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21697,15 +21697,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r1, #20] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2356b8 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21726,45 +21726,45 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r3, #19] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2356e4 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2356e8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235710 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235714 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [r3, #112] @ 0x70 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r3, #18] │ │ │ │ + strb r2, [r7, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (235760 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21785,15 +21785,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2357b0 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21814,58 +21814,58 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r7, #16] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2357dc ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2357e0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r6, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235808 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (23580c ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23582c ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (235830 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (23587c ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21886,15 +21886,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + strb r0, [r2, #15] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #56] @ (2358cc ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -21915,84 +21915,84 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (2358f8 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (2358fc ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #13] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #32] @ (235924 ) │ │ │ │ ubfx r3, r0, #21, #5 │ │ │ │ ubfx r2, r0, #16, #5 │ │ │ │ ubfx r0, r0, #11, #5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ ldr.w r2, [r1, r2, lsl #2] │ │ │ │ ldr.w r1, [r1, r0, lsl #2] │ │ │ │ ldr r0, [pc, #8] @ (235928 ) │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r6, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235948 ) │ │ │ │ ubfx ip, r0, #16, #5 │ │ │ │ ubfx r1, r0, #21, #5 │ │ │ │ ldr r0, [pc, #20] @ (23594c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r4, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (23596c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (235970 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [pc, #24] @ (235990 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ ubfx r1, r0, #16, #5 │ │ │ │ ldr r0, [pc, #20] @ (235994 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, ip, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ b.w 22e0e4 │ │ │ │ ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r3, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #56] @ (2359e0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -22014,55 +22014,55 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r5, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (2359f8 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #240] @ (235aec ) │ │ │ │ + ldr r0, [pc, #368] @ (235b6c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (235a0c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #224] @ (235af0 ) │ │ │ │ + ldr r0, [pc, #352] @ (235b70 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (235a20 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #208] @ (235af4 ) │ │ │ │ + ldr r0, [pc, #336] @ (235b74 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #18 │ │ │ │ ldr r0, [pc, #8] @ (235a34 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #192] @ (235af8 ) │ │ │ │ + ldr r0, [pc, #320] @ (235b78 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ubfx r2, r0, #0, #19 │ │ │ │ ldr r0, [pc, #8] @ (235a48 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.w 22e0e4 │ │ │ │ nop │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22076,15 +22076,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22100,15 +22100,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22122,15 +22122,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22144,15 +22144,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r7, #6] │ │ │ │ + strb r4, [r3, #7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22166,15 +22166,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r1, #6] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22190,15 +22190,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r4, [r3, #5] │ │ │ │ + strb r4, [r7, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22212,15 +22212,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r5, #4] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22236,15 +22236,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22258,15 +22258,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22282,15 +22282,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - strb r4, [r2, #2] │ │ │ │ + strb r4, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22304,15 +22304,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22328,15 +22328,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #10 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22352,15 +22352,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + strb r0, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22374,15 +22374,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22398,15 +22398,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r0, [r4, #120] @ 0x78 │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #8 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22420,15 +22420,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #9 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22444,15 +22444,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #112] @ 0x70 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #6 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22466,15 +22466,15 @@ │ │ │ │ strh r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #7 │ │ │ │ blx 2258d0 │ │ │ │ @@ -22490,15 +22490,15 @@ │ │ │ │ strb r2, [r3, #6] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r4, [r3, #108] @ 0x6c │ │ │ │ + ldr r4, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22526,17 +22526,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, r1 │ │ │ │ + add r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #1022 @ 0x3fe │ │ │ │ ands r3, r0 │ │ │ │ @@ -22564,17 +22564,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bics r2, r4 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r4, #96] @ 0x60 │ │ │ │ + ldr r2, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (235fe0 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22614,17 +22614,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r5, #88] @ 0x58 │ │ │ │ + ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (236064 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22664,17 +22664,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, r5 │ │ │ │ + cmn r0, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2360e8 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22714,17 +22714,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r1, #88] @ 0x58 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - tst r4, r4 │ │ │ │ + negs r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (23616c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22764,17 +22764,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbcs r0, r4 │ │ │ │ + rors r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2361f0 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22814,17 +22814,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r0, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (236274 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22864,17 +22864,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r3 │ │ │ │ + lsls r0, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (2362f8 ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22914,17 +22914,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r0, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ands r4, r2 │ │ │ │ + ands r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #104] @ (23637c ) │ │ │ │ movw r3, #2046 @ 0x7fe │ │ │ │ @@ -22964,17 +22964,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + subs r7, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236404 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23013,17 +23013,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (23648c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23062,17 +23062,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r5, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236514 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23111,17 +23111,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r4, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r6, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (23659c ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23160,17 +23160,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r3, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r5, #104 @ 0x68 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (236624 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23209,17 +23209,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r2, [r2, #4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, #224 @ 0xe0 │ │ │ │ + subs r5, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r5, #4] │ │ │ │ + ldr r4, [r1, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23247,17 +23247,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r2, #0] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23288,17 +23288,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #40 @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23329,17 +23329,17 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23376,17 +23376,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsh r0, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r5, #108] @ 0x6c │ │ │ │ + str r2, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ ands r3, r0 │ │ │ │ @@ -23423,17 +23423,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r0, [r7, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #150 @ 0x96 │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, #100] @ 0x64 │ │ │ │ + str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #108] @ (2368f4 ) │ │ │ │ ubfx ip, r0, #21, #5 │ │ │ │ @@ -23472,17 +23472,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r0, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r2, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23510,17 +23510,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r1, #170 @ 0xaa │ │ │ │ + subs r1, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, #64] @ 0x40 │ │ │ │ + str r2, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ bic.w r3, r0, #4261412864 @ 0xfe000000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23548,17 +23548,17 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r1, #66 @ 0x42 │ │ │ │ + subs r1, #98 @ 0x62 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #100] @ (236a44 ) │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ @@ -23596,17 +23596,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r1, #76] @ 0x4c │ │ │ │ + str r0, [r5, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (236ac0 ) │ │ │ │ ubfx ip, r0, #12, #9 │ │ │ │ @@ -23641,17 +23641,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r0, [r5, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r6, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236b30 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23682,17 +23682,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r0, #64] @ 0x40 │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236ba0 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23723,17 +23723,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r7, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236c10 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23764,17 +23764,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh r6, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236c80 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23805,17 +23805,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r3, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #44] @ 0x2c │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #84] @ 236cf0 │ │ │ │ mov.w ip, r0, ror #16 │ │ │ │ @@ -23846,17 +23846,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r6, [r5, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r6, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ mov r3, r1 │ │ │ │ @@ -23864,15 +23864,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r0, [r4, #8] │ │ │ │ blx r5 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx 2237d4 <__longjmp_chk@plt> │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ strd r0, r1, [sp, #4] │ │ │ │ @@ -24011,19 +24011,19 @@ │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldrb r3, [r5, #6] │ │ │ │ str r0, [r4, #0] │ │ │ │ strb r3, [r4, #6] │ │ │ │ b.n 236de2 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #212] @ (236f80 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -24108,20 +24108,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #968 @ (adr r1, 237354 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 236fd4 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf2660048 │ │ │ │ + @ instruction: 0xf2860048 │ │ │ │ ldrsb r6, [r4, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bcc.n 236edc │ │ │ │ + bcc.n 236f1c │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r3, #182 @ 0xb6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -24150,15 +24150,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ @@ -24185,15 +24185,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + ldrsh r2, [r7, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ @@ -24220,15 +24220,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r1, r5] │ │ │ │ + ldrsh r6, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ands.w r0, r0, #65011712 @ 0x3e00000 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ands.w r0, r0, #992 @ 0x3e0 │ │ │ │ @@ -24290,17 +24290,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r2, [r6, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #160 @ 0xa0 │ │ │ │ + adds r1, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r6, r2] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #172] @ (237238 ) │ │ │ │ ubfx r1, r0, #24, #1 │ │ │ │ @@ -24362,17 +24362,17 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strb r6, [r1, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #220 @ 0xdc │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r4, r0, #4, #1 │ │ │ │ ldr r3, [pc, #168] @ (237304 ) │ │ │ │ @@ -24429,15 +24429,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r2, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r1, r5] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx r1, r0, #3, #1 │ │ │ │ ldr.w ip, [pc, #172] @ 2373d0 │ │ │ │ @@ -24494,15 +24494,15 @@ │ │ │ │ bl 236cfc │ │ │ │ mov r0, r4 │ │ │ │ bl 236cfc │ │ │ │ ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r2, [r1, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237464 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24545,15 +24545,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #120] @ 2374f8 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -24595,15 +24595,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r6, [r2, r5] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #82 @ 0x52 │ │ │ │ + adds r3, #114 @ 0x72 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (23758c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24646,15 +24646,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #24] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r0, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (237618 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24696,15 +24696,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r6, [r5, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #104] @ (2376a0 ) │ │ │ │ @@ -24744,15 +24744,15 @@ │ │ │ │ bl 236cfc │ │ │ │ mov r0, r4 │ │ │ │ bl 236cfc │ │ │ │ ldrh r0, [r1, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r7, [pc, #656] @ (237938 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #112] @ (23772c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24794,15 +24794,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r7, [pc, #104] @ (23779c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #132 @ 0x84 │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 2377b0 │ │ │ │ @@ -24837,15 +24837,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r6, [r5, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #552] @ (2379e0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ubfx r1, r0, #4, #1 │ │ │ │ ldr.w ip, [pc, #100] @ 237834 │ │ │ │ @@ -24880,15 +24880,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrh r2, [r5, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #24] @ (237854 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 2378e4 │ │ │ │ @@ -24939,15 +24939,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #424] @ (237a94 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r7, #14 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ (237950 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -24978,15 +24978,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [pc, #960] @ (237d18 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 2379e0 │ │ │ │ ubfx r3, r0, #7, #3 │ │ │ │ @@ -25027,15 +25027,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r4, [pc, #424] @ (237b90 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ubfx r1, r0, #9, #1 │ │ │ │ ldr.w ip, [pc, #144] @ 237a90 │ │ │ │ @@ -25086,15 +25086,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #760] @ (237d90 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #118 @ 0x76 │ │ │ │ + cmp r5, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (237b00 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25126,15 +25126,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #256] @ (237c08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r7, #28 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #116] @ (237b90 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25176,15 +25176,15 @@ │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #736] @ (237e78 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r4, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #140] @ (237c38 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25235,15 +25235,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r2, [pc, #152] @ (237cd8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #122 @ 0x7a │ │ │ │ + subs r3, #154 @ 0x9a │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (237ca4 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25274,15 +25274,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r4, [r5, #30] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #592] @ (237efc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (237d38 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25322,15 +25322,15 @@ │ │ │ │ bl 236cfc │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ strh r0, [r0, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r1, [pc, #24] @ (237d58 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #64] @ (237d84 ) │ │ │ │ + ldr r5, [pc, #192] @ (237e04 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #120] @ (237dcc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25370,15 +25370,15 @@ │ │ │ │ bl 236cfc │ │ │ │ mov r0, r4 │ │ │ │ bl 236cfc │ │ │ │ strh r4, [r5, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r0, [pc, #456] @ (237f9c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r5, [pc, #64] @ (237e18 ) │ │ │ │ + ldr r5, [pc, #192] @ (237e98 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237e60 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25422,15 +25422,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ strh r6, [r2, #18] │ │ │ │ lsls r2, r5, #1 │ │ │ │ blxns sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [pc, #368] @ (237fdc ) │ │ │ │ + ldr r6, [pc, #496] @ (23805c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #84] @ (237ed0 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25462,15 +25462,15 @@ │ │ │ │ mov r0, ip │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ strh r2, [r0, #14] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bx lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #120] @ (237f64 ) │ │ │ │ ubfx r1, r0, #1, #3 │ │ │ │ @@ -25511,15 +25511,15 @@ │ │ │ │ bl 236cfc │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ strh r2, [r2, #10] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mov r8, sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r7, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (237fdc ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25551,15 +25551,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ strh r0, [r0, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mov r4, fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r5, r2] │ │ │ │ + str r2, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (238054 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25591,15 +25591,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ strh r0, [r1, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp ip, ip │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r3, r1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (2380cc ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25631,15 +25631,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ ldrb r0, [r2, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, sp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #840] @ (238420 ) │ │ │ │ + ldr r7, [pc, #968] @ (2384a0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #92] @ (238144 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25671,15 +25671,15 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r1, r3 │ │ │ │ bl 236cfc │ │ │ │ ldrb r0, [r3, #29] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add ip, lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [pc, #408] @ (2382e8 ) │ │ │ │ + ldr r7, [pc, #536] @ (238368 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (2381dc ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25723,15 +25723,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 236cfc │ │ │ │ ldrb r6, [r3, #27] │ │ │ │ lsls r2, r5, #1 │ │ │ │ add r0, pc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (238274 ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25775,15 +25775,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r1, ip │ │ │ │ bl 236cfc │ │ │ │ ldrb r6, [r0, #25] │ │ │ │ lsls r2, r5, #1 │ │ │ │ mvns r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #72 @ 0x48 │ │ │ │ + adds r4, #104 @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (238330 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25843,17 +25843,17 @@ │ │ │ │ mov r1, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ muls r4, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + movs r0, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #320] @ (238480 ) │ │ │ │ + ldr r3, [pc, #448] @ (238500 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ (2383f0 ) │ │ │ │ ubfx r1, r0, #4, #3 │ │ │ │ @@ -25913,17 +25913,17 @@ │ │ │ │ mov r1, lr │ │ │ │ bl 236cfc │ │ │ │ nop │ │ │ │ ldrb r6, [r5, #19] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #112] @ (238470 ) │ │ │ │ + ldr r3, [pc, #240] @ (2384f0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #124] @ (23848c ) │ │ │ │ ubfx r1, r0, #7, #3 │ │ │ │ @@ -25970,17 +25970,17 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, lr │ │ │ │ bl 236cfc │ │ │ │ ldrb r6, [r5, #16] │ │ │ │ lsls r2, r5, #1 │ │ │ │ rors r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #192] @ (23855c ) │ │ │ │ + ldr r4, [pc, #320] @ (2385dc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r0, #5 │ │ │ │ blx 2258d0 │ │ │ │ @@ -25994,15 +25994,15 @@ │ │ │ │ strb r2, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #0] @ (2384d4 ) │ │ │ │ + ldr r0, [pc, #128] @ (238554 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r0 │ │ │ │ and.w r7, r0, #240 @ 0xf0 │ │ │ │ @@ -26079,21 +26079,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsrs r4, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #472] @ (238798 ) │ │ │ │ + ldr r2, [pc, #600] @ (238818 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #142 @ 0x8e │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -26172,21 +26172,21 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #44 @ 0x2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #22] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r7, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + pop {r1, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [pc, #392] @ (238838 ) │ │ │ │ + ldr r1, [pc, #520] @ (2388b8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #158 @ 0x9e │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002386b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -26314,21 +26314,21 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #416] @ (2389a4 ) │ │ │ │ + ldr r1, [pc, #544] @ (238a24 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #158 @ 0x9e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r1, [pc, #88] @ (238864 ) │ │ │ │ + ldr r1, [pc, #216] @ (2388e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r3, [r0, r2] │ │ │ │ lsrs r3, r3, #6 │ │ │ │ beq.n 238824 │ │ │ │ cmp r3, #3 │ │ │ │ ite eq │ │ │ │ moveq r0, #6 │ │ │ │ @@ -26453,23 +26453,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r0, [pc, #992] @ (238d30 ) │ │ │ │ + ldr r1, [pc, #96] @ (2389b0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #744] @ (238c3c ) │ │ │ │ + ldr r0, [pc, #872] @ (238cbc ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #560] @ (238b88 ) │ │ │ │ + ldr r0, [pc, #688] @ (238c08 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #360] @ (238ac4 ) │ │ │ │ + ldr r0, [pc, #488] @ (238b44 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [pc, #144] @ (2389f0 ) │ │ │ │ + ldr r0, [pc, #272] @ (238a70 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (238a40 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -26494,15 +26494,15 @@ │ │ │ │ bl 23882c │ │ │ │ cmp r6, fp │ │ │ │ bge.n 2389de │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r1, [pc, #140] @ (238a44 ) │ │ │ │ ldr r3, [pc, #140] @ (238a48 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -26552,25 +26552,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - blxns ip │ │ │ │ + ldr r0, [pc, #16] @ (238a54 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x47be │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0x4786 │ │ │ │ + @ instruction: 0x47a6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r6, 238a92 │ │ │ │ + rev r6, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -26769,17 +26769,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r4, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r0, sp │ │ │ │ + cmp r8, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, sl │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238c60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -26855,15 +26855,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, r6, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238d28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -27001,23 +27001,23 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, #7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bics r4, r4 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, r5, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r7, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + mvns r4, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mvns r6, r5 │ │ │ │ + add r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00238ec4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -27105,33 +27105,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r6, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - muls r0, r0 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmn r6, r5 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - orrs r2, r1 │ │ │ │ + orrs r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (238fcc ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -27269,15 +27269,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - tst r6, r1 │ │ │ │ + tst r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r5, r0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r6, [pc, #704] @ (2393fc ) │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -27417,21 +27417,21 @@ │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r1, #12 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - lsrs r6, r3 │ │ │ │ + lsrs r6, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r2, r4, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #10 │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002392a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -27597,47 +27597,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00239458 : │ │ │ │ ldr r3, [pc, #4] @ (239460 ) │ │ │ │ add r3, pc │ │ │ │ b.n 239388 │ │ │ │ nop │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00239464 : │ │ │ │ ldr r3, [pc, #4] @ (23946c ) │ │ │ │ add r3, pc │ │ │ │ b.n 239388 │ │ │ │ nop │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (239488 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -27653,17 +27653,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2394c4 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r6, #98 @ 0x62 │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002394c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -27746,19 +27746,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - subs r5, #202 @ 0xca │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r2, #22 │ │ │ │ + lsls r0, r6, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + subs r5, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002395b4 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -27837,15 +27837,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrb r6, [r3, #9] │ │ │ │ + ldrb r6, [r7, #9] │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 239748 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ @@ -28455,21 +28455,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (239d18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mrc2 0, 2, r0, cr14, cr5, {2} │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + mrc2 0, 3, r0, cr14, cr5, {2} │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mcr2 0, 2, r0, cr10, cr5, {2} │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + mcr2 0, 3, r0, cr10, cr5, {2} │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r6, #156 @ 0x9c │ │ │ │ + adds r6, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -28554,26 +28554,26 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 22320c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldc2 0, cr0, [r2, #340] @ 0x154 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + ldc2 0, cr0, [r2, #340]! @ 0x154 │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc2l 0, cr0, [ip, #-340]! @ 0xfffffeac │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + stc2 0, cr0, [ip, #340] @ 0x154 │ │ │ │ + adds r6, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #160 @ 0xa0 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r2, #-340] @ 0xfffffeac │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + ldc2l 0, cr0, [r2, #-340]! @ 0xfffffeac │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r5, #134 @ 0x86 │ │ │ │ + adds r5, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -29539,52 +29539,52 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ lsrs r4, r7, #18 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #14 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf6740055 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + @ instruction: 0xf6940055 │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - rsbs r0, ip, #13959168 @ 0xd50000 │ │ │ │ - cmp r6, #166 @ 0xa6 │ │ │ │ + @ instruction: 0xf5fc0055 │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r6, #16 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2ee0055 │ │ │ │ - cmp r3, #204 @ 0xcc │ │ │ │ + ssat r0, #22, lr, lsl #1 │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2d60055 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + @ instruction: 0xf2f60055 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r3, #42 @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2ba0055 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + @ instruction: 0xf2da0055 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r3, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf29c0055 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xf2bc0055 │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2860055 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + subw r0, r6, #85 @ 0x55 │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2740055 │ │ │ │ - cmp r2, #172 @ 0xac │ │ │ │ + @ instruction: 0xf2940055 │ │ │ │ + cmp r2, #204 @ 0xcc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2600055 │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + @ instruction: 0xf2800055 │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r3, #18 │ │ │ │ + cmp r3, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 23b3fc │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -30534,58 +30534,58 @@ │ │ │ │ nop │ │ │ │ lsls r4, r2, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - sbc.w r0, r8, r5, lsr #1 │ │ │ │ - movs r3, #162 @ 0xa2 │ │ │ │ + @ instruction: 0xeb880055 │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #186 @ 0xba │ │ │ │ + movs r3, #218 @ 0xda │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xead20055 │ │ │ │ - movs r3, #156 @ 0x9c │ │ │ │ + @ instruction: 0xeaf20055 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xe83c0055 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + @ instruction: 0xe85c0055 │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b3d4 │ │ │ │ + b.n 23b414 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r0, #208 @ 0xd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #6 │ │ │ │ + movs r0, #38 @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b3ac │ │ │ │ + b.n 23b3ec │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r4, r5, #7 │ │ │ │ + movs r0, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b380 │ │ │ │ + b.n 23b3c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b350 │ │ │ │ + b.n 23b390 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, r6, #6 │ │ │ │ + subs r6, r2, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b32c │ │ │ │ + b.n 23b36c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r4, #6 │ │ │ │ + subs r0, r0, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 23b310 │ │ │ │ + b.n 23b350 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, r1, #6 │ │ │ │ + subs r6, r5, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 23bfc4 │ │ │ │ @@ -31590,61 +31590,61 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 22320c │ │ │ │ @ instruction: 0xf68a0069 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, sl, #15269888 @ 0xe90000 │ │ │ │ - svc 146 @ 0x92 │ │ │ │ + svc 178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + adds r4, r0, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #212 @ 0xd4 │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ + asrs r4, r5, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #38 @ 0x26 │ │ │ │ + udf #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r7, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 23c09c │ │ │ │ + bgt.n 23c0dc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 23bfd4 │ │ │ │ + bgt.n 23c014 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r3, #16 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 23bfb0 │ │ │ │ + blt.n 23bff0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r4, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 23bf84 │ │ │ │ + blt.n 23bfc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #19 │ │ │ │ + asrs r4, r4, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 23bf60 │ │ │ │ + blt.n 23bfa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r6, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 23bf44 │ │ │ │ + blt.n 23bf84 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 23cad8 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -32595,61 +32595,61 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ pkhtb r0, r0, r9, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe9ba0069 │ │ │ │ - bmi.n 23cbe0 │ │ │ │ + bmi.n 23ca20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r6, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r5, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 23cac4 │ │ │ │ + bmi.n 23cb04 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #18 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 23cbbc │ │ │ │ + bne.n 23cbfc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r2, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r6, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 23caf4 │ │ │ │ + bne.n 23cb34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r2, #7 │ │ │ │ + lsrs r2, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 23cad0 │ │ │ │ + beq.n 23cb10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r2, #7 │ │ │ │ + lsrs r6, r6, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r2, #4 │ │ │ │ + lsrs r0, r6, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 23caa4 │ │ │ │ + beq.n 23cae4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 23ca74 │ │ │ │ + beq.n 23cab4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 23ca50 │ │ │ │ + beq.n 23ca90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r4, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 23cc34 │ │ │ │ + beq.n 23ca74 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r2, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 23cc2c │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -32735,17 +32735,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r5, #32 │ │ │ │ + lsrs r0, r1, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ @@ -34528,47 +34528,47 @@ │ │ │ │ ldr r1, [pc, #100] @ (23e174 ) │ │ │ │ ldr r0, [pc, #104] @ (23e178 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - stmia r1!, {r5, r6} │ │ │ │ + stmia r1!, {r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb.w r0, [r8, #72] @ 0x48 │ │ │ │ - stmia r0!, {r1, r2, r3, r5} │ │ │ │ + ldrsh.w r0, [r8, #72] @ 0x48 │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr??.w r0, [r8, #72] @ 0x48 │ │ │ │ - str??.w r0, [r2, r8] │ │ │ │ - revsh r0, r0 │ │ │ │ + ldrsb.w r0, [r8, r8] │ │ │ │ + strb.w r0, [r2, #72] @ 0x48 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf39e0048 │ │ │ │ - @ instruction: 0xf2f40048 │ │ │ │ - hlt 0x0024 │ │ │ │ + @ instruction: 0xf3be0048 │ │ │ │ + @ instruction: 0xf3140048 │ │ │ │ + revsh r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf3b20048 │ │ │ │ - @ instruction: 0xf3360048 │ │ │ │ - hlt 0x000e │ │ │ │ + @ instruction: 0xf3d20048 │ │ │ │ + @ instruction: 0xf3560048 │ │ │ │ + hlt 0x002e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - usat r0, #8, r8, lsl #1 │ │ │ │ - movt r0, #8264 @ 0x2048 │ │ │ │ - rev16 r4, r6 │ │ │ │ + usat r0, #8, r8, asr #1 │ │ │ │ + @ instruction: 0xf2e20048 │ │ │ │ + hlt 0x0014 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subw r0, ip, #72 @ 0x48 │ │ │ │ - rev16 r0, r4 │ │ │ │ + movt r0, #49224 @ 0xc048 │ │ │ │ + hlt 0x0000 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2f60048 │ │ │ │ - @ instruction: 0xf3120048 │ │ │ │ - rev16 r2, r1 │ │ │ │ + @ instruction: 0xf3160048 │ │ │ │ + @ instruction: 0xf3320048 │ │ │ │ + rev16 r2, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf2820048 │ │ │ │ - rev r4, r6 │ │ │ │ + subw r0, r2, #72 @ 0x48 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf26e0048 │ │ │ │ - @ instruction: 0xf2860048 │ │ │ │ + @ instruction: 0xf28e0048 │ │ │ │ + subw r0, r6, #72 @ 0x48 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r2, [pc, #2256] @ 23ea64 │ │ │ │ @@ -34646,15 +34646,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34675,15 +34675,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23e45e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -35414,39 +35414,39 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - push {r5, r6, r7} │ │ │ │ + push {lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cdp 0, 1, cr0, cr10, cr8, {2} │ │ │ │ - ldc 0, cr0, [r2, #-288] @ 0xfffffee0 │ │ │ │ - push {r7} │ │ │ │ + cdp 0, 3, cr0, cr10, cr8, {2} │ │ │ │ + ldc 0, cr0, [r2, #-288]! @ 0xfffffee0 │ │ │ │ + push {r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [sl], #288 @ 0x120 │ │ │ │ - ldcl 0, cr0, [r2], {72} @ 0x48 │ │ │ │ - cbz r0, 23eab8 │ │ │ │ + ldcl 0, cr0, [sl], {72} @ 0x48 │ │ │ │ + ldcl 0, cr0, [r2], #288 @ 0x120 │ │ │ │ + cbz r0, 23eac0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - orr.w r0, r6, r8, lsl #1 │ │ │ │ - orn r0, r2, r8, lsl #1 │ │ │ │ - cbz r0, 23eaac │ │ │ │ + orn r0, r6, r8, lsl #1 │ │ │ │ + eor.w r0, r2, r8, lsl #1 │ │ │ │ + cbz r0, 23eab4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe9880048 │ │ │ │ - cbz r0, 23eaa8 │ │ │ │ + @ instruction: 0xe9a80048 │ │ │ │ + cbz r0, 23eab0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bic.w r0, lr, r8, lsl #1 │ │ │ │ - @ instruction: 0xe9b20048 │ │ │ │ - cbz r0, 23eaac │ │ │ │ + orr.w r0, lr, r8, lsl #1 │ │ │ │ + ldrd r0, r0, [r2, #288] @ 0x120 │ │ │ │ + cbz r0, 23eab4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmdb r8!, {r3, r6} │ │ │ │ - sub sp, #440 @ 0x1b8 │ │ │ │ + ldrd r0, r0, [r8, #-288] @ 0x120 │ │ │ │ + cbz r6, 23eab6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmdb r6!, {r3, r6} │ │ │ │ + strd r0, r0, [r6, #-288] @ 0x120 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 23f420 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r5, [pc, #2388] @ 23f424 │ │ │ │ @@ -35529,15 +35529,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -35558,15 +35558,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 23edc8 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -36326,41 +36326,41 @@ │ │ │ │ ... │ │ │ │ stmia r0!, {r3, r4, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23ed10 │ │ │ │ + b.n 23ed50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23fb04 │ │ │ │ + b.n 23fb44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23fa4c │ │ │ │ + b.n 23fa8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23fa80 │ │ │ │ + b.n 23fac0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #832 @ (adr r7, 23f788 ) │ │ │ │ + add r7, pc, #960 @ (adr r7, 23f808 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f518 │ │ │ │ + b.n 23f558 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 23f554 │ │ │ │ + b.n 23f594 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #456 @ (adr r7, 23f61c ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 23f69c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #248 @ (adr r7, 23f554 ) │ │ │ │ + add r7, pc, #376 @ (adr r7, 23f5d4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 23f4f8 │ │ │ │ + b.n 23f538 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (23f48c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (23f490 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -36371,21 +36371,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (23f498 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - add r6, pc, #864 @ (adr r6, 23f7f0 ) │ │ │ │ + add r6, pc, #992 @ (adr r6, 23f870 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 16 │ │ │ │ + svc 48 @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #776 @ (adr r6, 23f7a0 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 23f820 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + svc 26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -36561,23 +36561,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (23f69c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #864 @ (adr r4, 23f9f0 ) │ │ │ │ + add r4, pc, #992 @ (adr r4, 23fa70 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f6b4 │ │ │ │ + ble.n 23f6f4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r4, pc, #792 @ (adr r4, 23f9b0 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 23fa30 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f754 │ │ │ │ + ble.n 23f794 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 23f790 │ │ │ │ + ble.n 23f5d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 23f726 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -36640,17 +36640,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - add r4, pc, #32 @ (adr r4, 23f774 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 23f7f4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 23f7b4 │ │ │ │ + ble.n 23f7f4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -36818,21 +36818,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 22320c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r2, pc, #248 @ (adr r2, 23fa34 ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 23fab4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 23fa2c │ │ │ │ + bge.n 23f86c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #152 @ (adr r2, 23f9dc ) │ │ │ │ + add r2, pc, #280 @ (adr r2, 23fa5c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bge.n 23fa04 │ │ │ │ + bge.n 23fa44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -36930,17 +36930,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - add r0, pc, #1008 @ (adr r0, 23fe4c ) │ │ │ │ + add r1, pc, #112 @ (adr r1, 23facc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bls.n 23fac8 │ │ │ │ + bls.n 23fb08 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -37055,17 +37055,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #640] @ 0x280 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvc.n 23fb6c │ │ │ │ + bvc.n 23fbac │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -37151,17 +37151,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (23fca4 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 22320c │ │ │ │ - ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r6, [sp, #840] @ 0x348 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 23fc7c │ │ │ │ + bvc.n 23fcbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -37391,19 +37391,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 23fe66 │ │ │ │ b.n 23fdc6 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 23ff6c │ │ │ │ + bvs.n 23ffac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 23ff28 │ │ │ │ + bpl.n 23ff68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -37634,19 +37634,19 @@ │ │ │ │ bne.n 2400a2 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 2400c8 │ │ │ │ b.n 240044 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 240124 │ │ │ │ + bcc.n 240164 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2400e0 │ │ │ │ + bcs.n 240120 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -37919,19 +37919,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 2403b0 │ │ │ │ b.n 2402ee │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - beq.n 240448 │ │ │ │ + beq.n 240488 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -38162,19 +38162,19 @@ │ │ │ │ bne.n 240612 │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 240638 │ │ │ │ b.n 2405b4 │ │ │ │ - str r4, [sp, #1016] @ 0x3f8 │ │ │ │ + str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -38609,19 +38609,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 240a60 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 240900 │ │ │ │ nop │ │ │ │ - str r1, [sp, #648] @ 0x288 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -38855,25 +38855,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (240eec ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r6, #34] @ 0x22 │ │ │ │ + ldrh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -38935,15 +38935,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 241046 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -39585,57 +39585,57 @@ │ │ │ │ ... │ │ │ │ ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r0, #48] @ 0x30 │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x005e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r7, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x006e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bkpt 0x006a │ │ │ │ + bkpt 0x008a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x0060 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r2, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0004 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bkpt 0x00ae │ │ │ │ + bkpt 0x00ce │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r3, #40] @ 0x28 │ │ │ │ + strh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r4, r6, pc} │ │ │ │ + pop {r1, r4, r5, r6, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2416a0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2416a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - strh r6, [r5, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, pc} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 241f00 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -39702,15 +39702,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 24183e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -40390,41 +40390,41 @@ │ │ │ │ ... │ │ │ │ str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r6, #29] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb7a2 │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r2, #21] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r2, r3, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r0, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r7, #17] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r1, r2, r3, lr} │ │ │ │ + push {r1, r2, r3, r5, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r3, r4, r5, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (241f6c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (241f70 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -40435,21 +40435,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (241f78 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r3, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r4, r5} │ │ │ │ + push {r4, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (242338 ) │ │ │ │ @@ -40511,31 +40511,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -40780,27 +40780,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #26] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r5, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r2, #12] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r1, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 242356 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r2, 24235a │ │ │ │ + cbz r2, 242362 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r3, #0] │ │ │ │ + ldrb r0, [r7, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (242388 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -40810,19 +40810,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 22320c │ │ │ │ - strb r6, [r1, #31] │ │ │ │ + strb r6, [r5, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub sp, #368 @ 0x170 │ │ │ │ + sub sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add sp, #384 @ 0x180 │ │ │ │ + sub sp, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2423aa │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -41300,23 +41300,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 2427e4 │ │ │ │ b.n 2426de │ │ │ │ nop │ │ │ │ - strb r2, [r2, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #672 @ 0x2a0 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #528 @ 0x210 │ │ │ │ + add r3, sp, #656 @ 0x290 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 243554 │ │ │ │ @@ -42394,25 +42394,25 @@ │ │ │ │ b.n 242ed0 │ │ │ │ strh r2, [r3, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, #31] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r3, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r3, #68] @ 0x44 │ │ │ │ + ldr r4, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 243e20 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 243592 │ │ │ │ @@ -43511,77 +43511,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (244278 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r6, r0] │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #408] @ 0x198 │ │ │ │ + str r2, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, r0] │ │ │ │ + ldrh r0, [r7, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #984] @ 0x3d8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r0, r0] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #208] @ 0xd0 │ │ │ │ + str r2, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + str r2, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ldr r2, [r1, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #816] @ 0x330 │ │ │ │ + str r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #736] @ 0x2e0 │ │ │ │ + str r1, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r1, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r6, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 244296 │ │ │ │ @@ -43932,19 +43932,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (24468c ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 22320c │ │ │ │ - strb r4, [r1, r5] │ │ │ │ + strb r4, [r5, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -44229,19 +44229,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2449f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r4, r5] │ │ │ │ + str r2, [r0, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 244a36 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -44305,17 +44305,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 22320c │ │ │ │ bl 24235c │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r0, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -44447,17 +44447,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (244c10 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 22320c │ │ │ │ - ldr r7, [pc, #272] @ (244d20 ) │ │ │ │ + ldr r7, [pc, #400] @ (244da0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r7, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -44646,21 +44646,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (244e38 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 22320c │ │ │ │ - ldr r5, [pc, #632] @ (2450a8 ) │ │ │ │ + ldr r5, [pc, #760] @ (245128 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r2, #46] @ 0x2e │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #152] @ (244ed0 ) │ │ │ │ + ldr r5, [pc, #280] @ (244f50 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -44775,21 +44775,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 244f7a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -44820,15 +44820,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 245000 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -44837,21 +44837,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -44945,24 +44945,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 245176 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -45029,22 +45029,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -45427,15 +45427,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 22320c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 245374 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2457f2 │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -45570,19 +45570,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 24553a │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 245550 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - add ip, r1 │ │ │ │ + add ip, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r3, #24] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r7, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -45926,21 +45926,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (245c4c ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 22320c │ │ │ │ - subs r7, #42 @ 0x2a │ │ │ │ + subs r7, #74 @ 0x4a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r4, #29] │ │ │ │ + strb r2, [r0, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r7, #18 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r1, #29] │ │ │ │ + strb r2, [r5, #29] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46038,17 +46038,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (245d60 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 22320c │ │ │ │ - subs r5, #246 @ 0xf6 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r5, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -46139,17 +46139,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (245e60 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 22320c │ │ │ │ - subs r4, #246 @ 0xf6 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46341,21 +46341,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 22320c │ │ │ │ ldr r4, [pc, #520] @ (246290 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [pc, #480] @ (246274 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r2, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -46530,21 +46530,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 22320c │ │ │ │ ldr r2, [pc, #288] @ (2463a8 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #102 @ 0x66 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r1, [pc, #64] @ (2462d4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r6, [r6, #7] │ │ │ │ + strb r6, [r2, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -47169,23 +47169,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (2469a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 22320c │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r4, #32] │ │ │ │ + ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r6, #28] │ │ │ │ + ldr r4, [r2, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (246af0 ) │ │ │ │ @@ -47310,27 +47310,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ adcs r6, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r2, r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r1, #6 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #186 @ 0xba │ │ │ │ + adds r0, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #164 @ 0xa4 │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #132 @ 0x84 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -47423,19 +47423,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - adds r0, #0 │ │ │ │ + adds r0, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r7, #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -47532,23 +47532,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (246d68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r1, #100] @ 0x64 │ │ │ │ + str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r6, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r2, #104] @ 0x68 │ │ │ │ + str r0, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r5, #104] @ 0x68 │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -47695,23 +47695,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r2, #80] @ 0x50 │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r5, #80] @ 0x50 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -47864,37 +47864,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (2470c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #12 │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #212 @ 0xd4 │ │ │ │ + cmp r2, #244 @ 0xf4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #190 @ 0xbe │ │ │ │ + cmp r2, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r2, #52] @ 0x34 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -48076,21 +48076,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #12] │ │ │ │ + str r4, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -48169,15 +48169,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48258,15 +48258,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #108 @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r6, #132 @ 0x84 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48345,15 +48345,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #120 @ 0x78 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -48436,15 +48436,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, #150 @ 0x96 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48647,36 +48647,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -48729,15 +48729,15 @@ │ │ │ │ b.n 2477bc │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2477bc │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -48873,23 +48873,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (247ba0 ) │ │ │ │ ldr r0, [pc, #28] @ (247ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r6, r2, #7 │ │ │ │ + subs r6, r6, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [r1, r0] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r7, #6 │ │ │ │ + subs r4, r3, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [r2, r1] │ │ │ │ + ldr r2, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r5, r1] │ │ │ │ + ldr r6, [r1, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (247eb0 ) │ │ │ │ @@ -48961,22 +48961,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 247c86 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49004,28 +49004,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 247d04 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -49182,23 +49182,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 247f06 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -49227,15 +49227,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 24808a │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 248084 │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -49244,15 +49244,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -49460,29 +49460,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (24822c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r3, r0 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r5, r6] │ │ │ │ + strh r0, [r1, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #94 @ 0x5e │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r0, r5 │ │ │ │ + adds r2, r4, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + str r0, [r7, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -49524,15 +49524,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -49553,15 +49553,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 248396 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -49698,25 +49698,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2484a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r2, r0] │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #48] @ (2484d0 ) │ │ │ │ + ldr r7, [pc, #176] @ (248550 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #26 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #336] @ (2485f8 ) │ │ │ │ + ldr r7, [pc, #464] @ (248678 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #448] @ (24866c ) │ │ │ │ + ldr r7, [pc, #576] @ (2486ec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (248634 ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -49750,15 +49750,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -49866,27 +49866,27 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ movs r6, #74 @ 0x4a │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #182 @ 0xb6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r7, [pc, #24] @ (248660 ) │ │ │ │ + ldr r7, [pc, #152] @ (2486e0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #792] @ (248964 ) │ │ │ │ + ldr r5, [pc, #920] @ (2489e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #712] @ (248920 ) │ │ │ │ + ldr r5, [pc, #840] @ (2489a0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [pc, #824] @ (248994 ) │ │ │ │ + ldr r5, [pc, #952] @ (248a14 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 248c54 │ │ │ │ @@ -49946,15 +49946,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 24875a │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -50414,41 +50414,41 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ movs r4, #148 @ 0x94 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsrs r6, r1, #31 │ │ │ │ + lsrs r6, r5, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #720] @ (248f38 ) │ │ │ │ + ldr r1, [pc, #848] @ (248fb8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #0] @ (248c6c ) │ │ │ │ + ldr r0, [pc, #128] @ (248cec ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #208] @ (248d44 ) │ │ │ │ + ldr r0, [pc, #336] @ (248dc4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #320] @ (248db8 ) │ │ │ │ + ldr r0, [pc, #448] @ (248e38 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blx r2 │ │ │ │ + blx r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r3, #28 │ │ │ │ + lsrs r2, r7, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [pc, #560] @ (248eb8 ) │ │ │ │ + ldr r0, [pc, #688] @ (248f38 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r9 │ │ │ │ + bx sp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx r7 │ │ │ │ + bx fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [pc, #760] @ (248f90 ) │ │ │ │ + ldr r0, [pc, #888] @ (249010 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00248c98 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -50478,19 +50478,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (248cfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mov ip, lr │ │ │ │ + bxns r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bx r2 │ │ │ │ + bx r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 00248d00 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -50956,19 +50956,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (249158 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, r0 │ │ │ │ + add r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024915c : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -51608,15 +51608,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r3, #14 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r0, #12 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0024983c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51692,15 +51692,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r6, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #11 │ │ │ │ + lsls r2, r7, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r2, r4, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0024991c : │ │ │ │ movs r3, #0 │ │ │ │ b.w 23c030 │ │ │ │ @@ -51992,15 +51992,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 249ca8 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -52648,50 +52648,50 @@ │ │ │ │ ... │ │ │ │ lsrs r6, r2, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xfb640054 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + @ instruction: 0xfb840054 │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vst1.8 @ instruction: 0xf98c0054 │ │ │ │ - adds r1, #196 @ 0xc4 │ │ │ │ + vld1.8 @ instruction: 0xf9ac0054 │ │ │ │ + adds r1, #228 @ 0xe4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vst4.16 {d16-d19}, [r0 :64], r4 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + vld4.16 {d16-d19}, [r0 :64], r4 │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r2, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr.w r0, [sl, #84] @ 0x54 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + ldr??.w r0, [sl, #84] @ 0x54 │ │ │ │ + adds r2, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str.w r0, [r4, #84] @ 0x54 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + str??.w r0, [r4, #84] @ 0x54 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + adds r1, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh.w r0, [r2, #84] @ 0x54 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + str.w r0, [r2, #84] @ 0x54 │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (24a318 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24a31c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - ldrh.w r0, [r6, r4, lsl #1] │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + ldr.w r0, [r6, r4, lsl #1] │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024a320 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 24a3fc │ │ │ │ @@ -52980,15 +52980,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #21 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf58e0054 │ │ │ │ + sub.w r0, lr, #13893632 @ 0xd40000 │ │ │ │ lsls r0, r3, #19 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0024a668 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -53053,15 +53053,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 24a7be │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -53703,50 +53703,50 @@ │ │ │ │ ... │ │ │ │ lsls r2, r0, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - orn r0, r6, #84 @ 0x54 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + eor.w r0, r6, #84 @ 0x54 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mcr 0, 4, r0, cr14, cr4, {2} │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + mcr 0, 5, r0, cr14, cr4, {2} │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - mcr 0, 2, r0, cr0, cr4, {2} │ │ │ │ - movs r6, #214 @ 0xd6 │ │ │ │ + mcr 0, 3, r0, cr0, cr4, {2} │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldcl 0, cr0, [sl, #336] @ 0x150 │ │ │ │ - movs r6, #232 @ 0xe8 │ │ │ │ + ldcl 0, cr0, [sl, #336]! @ 0x150 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stcl 0, cr0, [r4, #336] @ 0x150 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + stcl 0, cr0, [r4, #336]! @ 0x150 │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r5, #246 @ 0xf6 │ │ │ │ + movs r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stc 0, cr0, [r2, #336]! @ 0x150 │ │ │ │ - movs r5, #218 @ 0xda │ │ │ │ + stcl 0, cr0, [r2, #336] @ 0x150 │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (24ae18 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (24ae1c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - ldc 0, cr0, [r6, #-336]! @ 0xfffffeb0 │ │ │ │ - movs r5, #110 @ 0x6e │ │ │ │ + ldcl 0, cr0, [r6, #-336] @ 0xfffffeb0 │ │ │ │ + movs r5, #142 @ 0x8e │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024ae20 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -53858,35 +53858,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -54850,23 +54850,23 @@ │ │ │ │ orr.w r2, r2, #1073741824 @ 0x40000000 │ │ │ │ b.n 24b5f2 │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [lr], {104} @ 0x68 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ vst4.16 {d0-d3}, [r6 :128], r8 │ │ │ │ - b.n 24bf94 │ │ │ │ + b.n 24bfd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r5, r2 │ │ │ │ + subs r6, r1, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 24be5c │ │ │ │ + b.n 24be9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r5, r1 │ │ │ │ + subs r4, r1, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + subs r0, r5, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -54958,39 +54958,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - b.n 24bbd4 │ │ │ │ + b.n 24bc14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r0, r6 │ │ │ │ + adds r4, r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r0, r1 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 232 @ 0xe8 │ │ │ │ + b.n 24bbcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + svc 240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r1, r0 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #31 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r1, r0 │ │ │ │ + adds r4, r5, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r3, #31 │ │ │ │ + asrs r6, r7, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024bbe0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -55117,35 +55117,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -56078,40 +56078,40 @@ │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 24c324 │ │ │ │ vhadd.s16 q0, q2, q12 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 24c8f8 │ │ │ │ + bgt.n 24c938 │ │ │ │ lsls r4, r2, #1 │ │ │ │ rsbs r0, sl, r8, asr #1 │ │ │ │ - blt.n 24c840 │ │ │ │ + bgt.n 24c880 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 24c864 │ │ │ │ + blt.n 24c8a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + asrs r2, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #12 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 24c988 │ │ │ │ + bge.n 24c7c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 24c8c4 │ │ │ │ + bhi.n 24c904 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 24c7d8 │ │ │ │ + bvc.n 24c818 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 24c8f0 │ │ │ │ + bvs.n 24c930 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 24c91c │ │ │ │ + bmi.n 24c95c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 24c94c │ │ │ │ + bcc.n 24c98c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1, #14 │ │ │ │ + lsrs r6, r5, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r4, #14 │ │ │ │ + lsrs r6, r0, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ @@ -56699,51 +56699,51 @@ │ │ │ │ ldr r1, [pc, #80] @ (24cf7c ) │ │ │ │ ldr r0, [pc, #84] @ (24cf80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r6, r0, #2 │ │ │ │ + lsrs r6, r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #27 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0, #23 │ │ │ │ + lsls r6, r4, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r1, #21 │ │ │ │ + lsls r2, r5, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r2, #22 │ │ │ │ + lsls r6, r6, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #18 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #17 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r6, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r5, #17 │ │ │ │ + lsls r2, r1, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0024cf84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -56859,15 +56859,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 24d11a │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -57818,25 +57818,25 @@ │ │ │ │ b.w 24d1d4 │ │ │ │ blt.n 24dc68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 24dab4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa2c0047 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + @ instruction: 0xfa4c0047 │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfb8c0047 │ │ │ │ + @ instruction: 0xfbac0047 │ │ │ │ ldr??.w r0, [sl, #71] @ 0x47 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa180047 │ │ │ │ - @ instruction: 0xfa340047 │ │ │ │ + @ instruction: 0xfa380047 │ │ │ │ + @ instruction: 0xfa540047 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 24df74 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 24df0c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -58258,36 +58258,36 @@ │ │ │ │ ldr r1, [pc, #72] @ (24e0b4 ) │ │ │ │ ldr r0, [pc, #72] @ (24e0b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cbnz r6, 24e0d4 │ │ │ │ + cbnz r6, 24e0dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf4c80047 │ │ │ │ - usat r0, #7, sl, lsl #1 │ │ │ │ - cbnz r6, 24e0da │ │ │ │ + @ instruction: 0xf4e80047 │ │ │ │ + usat r0, #7, sl, asr #1 │ │ │ │ + cbnz r6, 24e0e2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3760047 │ │ │ │ - cbnz r6, 24e0d8 │ │ │ │ + @ instruction: 0xf3960047 │ │ │ │ + cbnz r6, 24e0e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bic.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ - usat r0, #7, r8, asr #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + orr.w r0, r4, #13041664 @ 0xc70000 │ │ │ │ + ubfx r0, r8, #1, #8 │ │ │ │ + cbnz r6, 24e0e6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3360047 │ │ │ │ - revsh r2, r5 │ │ │ │ + @ instruction: 0xf3560047 │ │ │ │ + cbnz r2, 24e0ea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ssat r0, #8, r4, asr #1 │ │ │ │ - @ instruction: 0xf33c0047 │ │ │ │ - revsh r6, r2 │ │ │ │ + sbfx r0, r4, #1, #8 │ │ │ │ + @ instruction: 0xf35c0047 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3100047 │ │ │ │ - eors.w r0, r6, #13041664 @ 0xc70000 │ │ │ │ + @ instruction: 0xf3300047 │ │ │ │ + @ instruction: 0xf4b60047 │ │ │ │ │ │ │ │ 0024e0bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -58423,15 +58423,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 24e286 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -59377,25 +59377,25 @@ │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8d00047 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + ldrd r0, r0, [r0], #284 @ 0x11c │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics.w r0, r0, r7, lsl #1 │ │ │ │ - ldrd r0, r0, [lr], #-284 @ 0x11c │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + orrs.w r0, r0, r7, lsl #1 │ │ │ │ + ldmia.w lr, {r0, r1, r2, r6} │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia.w ip!, {r0, r1, r2, r6} │ │ │ │ - @ instruction: 0xe8d80047 │ │ │ │ + @ instruction: 0xe8dc0047 │ │ │ │ + ldrd r0, r0, [r8], #284 @ 0x11c │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 24f0de │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 24f076 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -59819,45 +59819,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (24f21c ) │ │ │ │ ldr r0, [pc, #72] @ (24f220 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f8ac │ │ │ │ + b.n 24f8ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f634 │ │ │ │ + b.n 24f674 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r1, sp, #984 @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f614 │ │ │ │ + b.n 24f654 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #696 @ 0x2b8 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f778 │ │ │ │ + b.n 24f7b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f684 │ │ │ │ + b.n 24f6c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f5a8 │ │ │ │ + b.n 24f5e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #520 @ 0x208 │ │ │ │ + add r1, sp, #648 @ 0x288 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f58c │ │ │ │ + b.n 24f5cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f5c0 │ │ │ │ + b.n 24f600 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 24f570 │ │ │ │ + b.n 24f5b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 24f880 │ │ │ │ + b.n 24f8c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0024f224 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -59980,15 +59980,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 24f3de │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -60960,29 +60960,29 @@ │ │ │ │ b.n 24fcf6 │ │ │ │ @ instruction: 0xb8ca │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r7, [sp, #48] @ 0x30 │ │ │ │ + ldr r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 24ff74 │ │ │ │ + bvc.n 24ffb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 24fe64 │ │ │ │ + bhi.n 24fea4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24ff00 │ │ │ │ + bvc.n 24ff40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 24ff7c │ │ │ │ + bvc.n 24ffbc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bvc.n 24ffb8 │ │ │ │ + bvc.n 24fff8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -61383,45 +61383,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (2503fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 2502d8 │ │ │ │ + bne.n 250318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 250460 │ │ │ │ + beq.n 2504a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 2503e8 │ │ │ │ + bne.n 250428 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2502f4 │ │ │ │ + beq.n 250334 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #920] @ 0x398 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 25041c │ │ │ │ + beq.n 25045c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n 250410 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + beq.n 2503f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2504c8 │ │ │ │ + bne.n 250308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #584] @ 0x248 │ │ │ │ + str r7, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + beq.n 250408 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00250400 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61844,15 +61844,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - str r3, [sp, #368] @ 0x170 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r3, pc, #104 @ (adr r3, 250960 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #264 @ (adr r2, 250a08 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -61973,15 +61973,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 250a9e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -62942,29 +62942,29 @@ │ │ │ │ nop │ │ │ │ add r1, pc, #960 @ (adr r1, 251950 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r5, #32] │ │ │ │ + ldrh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r2, r5, r6} │ │ │ │ + stmia r4!, {r2, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r0, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r4, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r4, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 250cea │ │ │ │ b.n 25139c │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -63351,45 +63351,45 @@ │ │ │ │ ldr r0, [pc, #72] @ (251a4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 251a64 │ │ │ │ + cbnz r6, 251a6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 251a5a │ │ │ │ + rev r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - hlt 0x0038 │ │ │ │ + revsh r0, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rev r4, r7 │ │ │ │ + rev16 r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r2, #12] │ │ │ │ + strh r4, [r6, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 251a62 │ │ │ │ + cbnz r4, 251a6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + strh r6, [r1, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 251a62 │ │ │ │ + cbnz r0, 251a6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r6, 251a86 │ │ │ │ + cbnz r6, 251a8e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, #10] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 251a66 │ │ │ │ + cbnz r6, 251a6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r4, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 251a6a │ │ │ │ + cbnz r4, 251a72 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r4, 251a74 │ │ │ │ + cbnz r4, 251a7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00251a50 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -63571,35 +63571,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -65994,29 +65994,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2531be │ │ │ │ nop │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #464 @ 0x1d0 │ │ │ │ + add r0, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r7, #124] @ 0x7c │ │ │ │ + strb r0, [r3, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #568 @ 0x238 │ │ │ │ + add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -66166,45 +66166,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (253900 ) │ │ │ │ ldr r0, [pc, #72] @ (253904 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [sp, #24] │ │ │ │ + ldr r3, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r1, #40] @ 0x28 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #784] @ 0x310 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #296] @ 0x128 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00253908 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -66284,15 +66284,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r5, #7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #32] │ │ │ │ + str r4, [r7, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r6, [r1, #5] │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002539f8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -66576,15 +66576,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r2, r3] │ │ │ │ + ldrsh r6, [r6, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00253d20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66667,15 +66667,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -66696,15 +66696,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 254004 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -67434,49 +67434,49 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [sp, #512] @ 0x200 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r4, r3] │ │ │ │ + ldr r6, [r0, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r2, #54] @ 0x36 │ │ │ │ + ldrh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r4, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r6, r5] │ │ │ │ + strb r4, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r4, r5] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00254644 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -67612,25 +67612,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2547ce │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -67658,36 +67658,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 25484a │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 254b50 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -67761,21 +67761,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 254990 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -67805,31 +67805,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 254a16 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -69021,49 +69021,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #896] @ (255a80 ) │ │ │ │ + ldr r3, [pc, #0] @ (255700 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r7, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #24] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #27] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, sl │ │ │ │ + add sl, lr │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r4, #21] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add sl, r7 │ │ │ │ + add sl, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r2, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r8, r1 │ │ │ │ + add r8, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r0, #19] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, lr │ │ │ │ + add ip, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r1, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r6, fp │ │ │ │ + add r6, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r2, #19] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00255744 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -69198,24 +69198,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2558de │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -69244,15 +69244,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 255962 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 255c78 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -69260,22 +69260,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -69351,21 +69351,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 255aa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -69396,33 +69396,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 255b30 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ vldr d7, [pc, #328] @ 255c78 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -69610,19 +69610,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 244ab8 │ │ │ │ mov r1, r0 │ │ │ │ b.n 255c3e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00255d5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -69702,15 +69702,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #608] @ (2560a0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #1000] @ (256234 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00255e4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69795,15 +69795,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #656] @ (2561c8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r4, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #1008] @ (256334 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00255f44 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69889,15 +69889,15 @@ │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #656] @ (2562c4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #32] @ (256060 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256040 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70237,21 +70237,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 256328 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (25645c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #82 @ 0x52 │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ @ instruction: 0x47ae │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r7, #194 @ 0xc2 │ │ │ │ + adds r7, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 002563b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70337,21 +70337,21 @@ │ │ │ │ b.n 256418 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bx r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mov lr, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r6, #204 @ 0xcc │ │ │ │ + adds r6, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 002564b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -70438,17 +70438,17 @@ │ │ │ │ b.n 256514 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r4, r8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #110 @ 0x6e │ │ │ │ + adds r6, #142 @ 0x8e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, #44 @ 0x2c │ │ │ │ + adds r6, #76 @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r8, r8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002565ac : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -70562,17 +70562,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 256656 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cmp r0, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #72 @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add sl, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002566ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70648,19 +70648,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 256748 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r2, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r4, #56 @ 0x38 │ │ │ │ + adds r4, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #242 @ 0xf2 │ │ │ │ + adds r4, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002567cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70735,17 +70735,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 25682c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ orrs r0, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #52 @ 0x34 │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002568ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70823,17 +70823,17 @@ │ │ │ │ b.n 25690c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ negs r0, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ rors r4, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256994 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70910,17 +70910,17 @@ │ │ │ │ b.n 2569f4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adcs r0, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #76 @ 0x4c │ │ │ │ + adds r1, #108 @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256a78 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -70998,19 +70998,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 256ad4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ eors r6, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ands r6, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256b5c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71111,17 +71111,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 256c4c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r7, #152 @ 0x98 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r6, #230 @ 0xe6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256c80 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71225,17 +71225,17 @@ │ │ │ │ b.n 256d76 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #116 @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #30 │ │ │ │ + cmp r6, #62 @ 0x3e │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r5, #186 @ 0xba │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256dac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71315,15 +71315,15 @@ │ │ │ │ b.n 256e2a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #74 @ 0x4a │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #104 @ 0x68 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, #200 @ 0xc8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256e8c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71405,15 +71405,15 @@ │ │ │ │ b.n 256f1a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #102 @ 0x66 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00256f7c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71535,23 +71535,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r3, #120 @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #4 │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #174 @ 0xae │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r0, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002570e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -71673,23 +71673,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r2, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r1, #36 @ 0x24 │ │ │ │ + cmp r1, #68 @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257248 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71783,19 +71783,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r0, #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #94 @ 0x5e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #24 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r1, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257350 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -71873,15 +71873,15 @@ │ │ │ │ b.n 2573ce │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #166 @ 0xa6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #196 @ 0xc4 │ │ │ │ + movs r7, #228 @ 0xe4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -71963,15 +71963,15 @@ │ │ │ │ b.n 2574be │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #194 @ 0xc2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r7, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257520 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72046,15 +72046,15 @@ │ │ │ │ b.n 25758c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #214 @ 0xd6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #232 @ 0xe8 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #102 @ 0x66 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002575f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72148,23 +72148,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 22320c │ │ │ │ adds r5, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #58 @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r4, #138 @ 0x8a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, r2] │ │ │ │ + ldrb r2, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002576fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72256,23 +72256,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ adds r3, #250 @ 0xfa │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r3, #126 @ 0x7e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r3, #104 @ 0x68 │ │ │ │ + movs r3, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, r6] │ │ │ │ + ldrh r0, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257808 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72365,25 +72365,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 22320c │ │ │ │ adds r2, #238 @ 0xee │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r3, #28 │ │ │ │ + movs r3, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #194 @ 0xc2 │ │ │ │ + movs r2, #226 @ 0xe2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #98 @ 0x62 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r1, r2] │ │ │ │ + ldrh r2, [r5, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 0025791c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -72475,23 +72475,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 22320c │ │ │ │ adds r1, #218 @ 0xda │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #238 @ 0xee │ │ │ │ + movs r2, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #212 @ 0xd4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r7, r5] │ │ │ │ + ldr r6, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257a28 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72580,21 +72580,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 22320c │ │ │ │ adds r0, #206 @ 0xce │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r1, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, #86 @ 0x56 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r0, #66 @ 0x42 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257b28 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -72688,19 +72688,19 @@ │ │ │ │ nop │ │ │ │ cmp r7, #186 @ 0xba │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + subs r6, r2, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00257c2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -72767,15 +72767,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r6, #202 @ 0xca │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #3 │ │ │ │ + subs r4, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r6, #104 @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257cf0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72843,15 +72843,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2e06 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #0 │ │ │ │ + subs r0, r0, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257db0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72919,15 +72919,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257e70 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -72994,15 +72994,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r4, #134 @ 0x86 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, #2 │ │ │ │ + adds r0, r0, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00257f30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73070,15 +73070,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d18, {d31-: │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73146,15 +73146,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r3, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r0, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r2, #164 @ 0xa4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002580b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73221,15 +73221,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r2, #70 @ 0x46 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r1 │ │ │ │ + subs r0, r0, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r1, #228 @ 0xe4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258170 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73295,15 +73295,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsubl.u q10, d15, d28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r6 │ │ │ │ + adds r4, r2, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r1, #116 @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258230 : │ │ │ │ @@ -73371,15 +73371,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r3 │ │ │ │ + adds r4, r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002582f0 : │ │ │ │ @@ -73444,15 +73444,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, r0 │ │ │ │ + adds r4, r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #244 @ 0xf4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r7, #164 @ 0xa4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002583a8 : │ │ │ │ @@ -73522,15 +73522,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r7, #78 @ 0x4e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258468 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73598,15 +73598,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsubhn.i d18, , q7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258528 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73674,15 +73674,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r5, #206 @ 0xce │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r1, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #108 @ 0x6c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002585e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73749,15 +73749,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ movs r5, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #20 │ │ │ │ + asrs r0, r1, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002586a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73820,15 +73820,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #78 @ 0x4e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #234 @ 0xea │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025875c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73891,15 +73891,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r2, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258814 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73961,15 +73961,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #11 │ │ │ │ + asrs r6, r3, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002588c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74029,15 +74029,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258978 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74100,15 +74100,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r1, #126 @ 0x7e │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #6 │ │ │ │ + asrs r2, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r1, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258a30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74170,15 +74170,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #198 @ 0xc6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #3 │ │ │ │ + asrs r2, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74238,15 +74238,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r0, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #32 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r5, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258b94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74309,15 +74309,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r4, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r1, #30 │ │ │ │ + lsrs r6, r5, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r6, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258c54 : │ │ │ │ @@ -74379,15 +74379,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r0, r4, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r6, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258d0c : │ │ │ │ @@ -74449,15 +74449,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r5, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r7, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258dc4 : │ │ │ │ @@ -74526,15 +74526,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r6, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258e90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74599,15 +74599,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r6, r4, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #18 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r4, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00258f58 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74743,19 +74743,19 @@ │ │ │ │ nop │ │ │ │ subs r0, r3, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r7, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r2, r2, #10 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orrs r0, r5 │ │ │ │ + muls r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - muls r4, r0 │ │ │ │ + muls r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002590d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -74836,19 +74836,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r0, r4, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r0, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r4, r3, #6 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + negs r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + negs r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002591cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -74912,15 +74912,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbl.8 d17, {d15-d16}, d20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #4 │ │ │ │ + lsrs r4, r3, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, r1, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -74984,15 +74984,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r0, r4, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, r0, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259350 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75056,15 +75056,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r4, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r0, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259410 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75129,15 +75129,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vmlsl.u , d31, d16[0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #27 │ │ │ │ + lsls r0, r3, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r0, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002594d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75201,15 +75201,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r4, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r3, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r0, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259590 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75273,15 +75273,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r0, r4, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #21 │ │ │ │ + lsls r0, r3, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r0, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259650 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75348,15 +75348,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vraddhn.i d17, , q10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259718 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75423,15 +75423,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r4, r3, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r3, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r7, #13 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002597e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75495,15 +75495,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ asrs r4, r2, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r6, #12 │ │ │ │ + lsls r2, r2, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r6, #10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 002598a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75570,15 +75570,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r2, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #10 │ │ │ │ + lsls r0, r5, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r2, #7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025996c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75643,15 +75643,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r1, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r1, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259a34 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75784,18 +75784,18 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ asrs r4, r0, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vmov.i32 q8, #195 @ 0x000000c3 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + vshr.u32 q8, , #28 │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #118 @ 0x76 │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00259ba4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75875,18 +75875,18 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r2, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mrc2 0, 6, r0, cr6, cr3, {2} │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + mrc2 0, 7, r0, cr6, cr3, {2} │ │ │ │ + adds r7, #140 @ 0x8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r7, #136 @ 0x88 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00259c94 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -75947,15 +75947,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r4, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 3, r0, cr14, cr3, {2} │ │ │ │ + mrc2 0, 4, r0, cr14, cr3, {2} │ │ │ │ lsrs r6, r7, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259d48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76017,15 +76017,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r5, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #332] @ 0x14c │ │ │ │ + stc2l 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ lsrs r4, r0, #21 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259e00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76086,15 +76086,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r6, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2 0, cr0, [r2, #-332]! @ 0xfffffeb4 │ │ │ │ lsrs r0, r2, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259eb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76153,15 +76153,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r0, #17 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 5, r0, lr, cr3 │ │ │ │ + ldc2l 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ lsrs r4, r3, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 00259f64 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76226,15 +76226,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r1, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfba40053 │ │ │ │ + @ instruction: 0xfbc40053 │ │ │ │ lsrs r2, r6, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a028 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76298,15 +76298,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d16, {d31- instruction: 0xfae00053 │ │ │ │ + @ instruction: 0xfb000053 │ │ │ │ lsrs r6, r5, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a0e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76369,15 +76369,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r0, r1, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa200053 │ │ │ │ + @ instruction: 0xfa400053 │ │ │ │ lsrs r6, r5, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a1a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76440,15 +76440,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ lsrs r0, r1, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [r0 :64], r3 │ │ │ │ + vst1.8 @ instruction: 0xf9800053 │ │ │ │ lsrs r6, r5, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76502,15 +76502,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r8, #83] @ 0x53 │ │ │ │ + ldr.w r0, [r8, #83] @ 0x53 │ │ │ │ lsrs r6, r6, #32 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a308 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76564,15 +76564,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r8, r3, lsl #1] │ │ │ │ + ldrh.w r0, [r8, r3, lsl #1] │ │ │ │ lsls r6, r2, #30 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a3a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76635,15 +76635,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7680053 │ │ │ │ + @ instruction: 0xf7880053 │ │ │ │ lsls r4, r6, #27 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a458 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76705,15 +76705,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6b80053 │ │ │ │ + @ instruction: 0xf6d80053 │ │ │ │ lsls r4, r0, #25 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a508 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76775,15 +76775,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #23 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r8, #2131 @ 0x853 │ │ │ │ + @ instruction: 0xf6280053 │ │ │ │ lsls r4, r2, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a5b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76843,15 +76843,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r7, #20 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + sbcs.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ lsls r4, r4, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a668 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76913,15 +76913,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a80053 │ │ │ │ + @ instruction: 0xf4c80053 │ │ │ │ lsls r4, r6, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a718 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -76983,15 +76983,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3f80053 │ │ │ │ + ands.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ lsls r4, r0, #14 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a7c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77051,15 +77051,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r6, r5, #12 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sbfx r0, r8, #1, #20 │ │ │ │ + bfi r0, r8, #1, #19 │ │ │ │ lsls r4, r2, #11 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a878 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77119,15 +77119,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, ip, #83 @ 0x53 │ │ │ │ + movt r0, #49235 @ 0xc053 │ │ │ │ lsls r4, r5, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r4, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a928 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77189,15 +77189,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1fc0053 │ │ │ │ + @ instruction: 0xf21c0053 │ │ │ │ lsls r4, r7, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r6, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025a9d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77255,15 +77255,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, ip, #83 @ 0x53 │ │ │ │ + sbc.w r0, ip, #83 @ 0x53 │ │ │ │ lsls r4, r1, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r4, r0, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025aa80 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -77328,15 +77328,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r0, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf0b00053 │ │ │ │ movs r4, r3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ │ │ │ │ 0025ab30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -77397,15 +77397,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i q8, q3, d3[5] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q8, , #32 │ │ │ │ + and.w r0, r0, #83 @ 0x53 │ │ │ │ vhadd.u32 q8, q6, │ │ │ │ │ │ │ │ 0025abe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77465,15 +77465,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u16 q0, q3, │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s64 q0, q0, │ │ │ │ + vqadd.s16 q8, q0, │ │ │ │ cdp2 0, 11, cr0, cr12, cr7, {3} │ │ │ │ │ │ │ │ 0025ac90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77531,15 +77531,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cdp2 0, 6, cr0, cr6, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 4, r0, cr0, cr3, {2} │ │ │ │ + mcr 0, 5, r0, cr0, cr3, {2} │ │ │ │ cdp2 0, 0, cr0, cr12, cr7, {3} │ │ │ │ │ │ │ │ 0025ad40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77596,15 +77596,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r6, #412]! @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #332] @ 0x14c │ │ │ │ + ldcl 0, cr0, [r2, #332]! @ 0x14c │ │ │ │ ldc2l 0, cr0, [lr, #-412] @ 0xfffffe64 │ │ │ │ │ │ │ │ 0025ade8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77660,15 +77660,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [lr, #-412] @ 0xfffffe64 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl, #-332]! @ 0xfffffeb4 │ │ │ │ + stcl 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ ldc2 0, cr0, [r4], #412 @ 0x19c │ │ │ │ │ │ │ │ 0025ae90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77724,15 +77724,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r6], #-412 @ 0xfffffe64 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], {83} @ 0x53 │ │ │ │ + stc 0, cr0, [r2], #332 @ 0x14c │ │ │ │ stc2 0, cr0, [ip], {103} @ 0x67 │ │ │ │ │ │ │ │ 0025af38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77787,15 +77787,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfbbe0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, r3, lsr #1 │ │ │ │ + @ instruction: 0xebfa0053 │ │ │ │ @ instruction: 0xfb620067 │ │ │ │ │ │ │ │ 0025afe0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77851,15 +77851,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfb160067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb320053 │ │ │ │ + adcs.w r0, r2, r3, lsr #1 │ │ │ │ @ instruction: 0xfabc0067 │ │ │ │ │ │ │ │ 0025b088 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77915,15 +77915,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa6e0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, sl, r3, lsr #1 │ │ │ │ + @ instruction: 0xeaaa0053 │ │ │ │ @ instruction: 0xfa140067 │ │ │ │ │ │ │ │ 0025b130 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -77978,15 +77978,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vst1.8 {d16[3]}, [r6], r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #332]! @ 0x14c │ │ │ │ + and.w r0, r2, r3, lsr #1 │ │ │ │ vld4.16 {d16-d19}, [sl :128], r7 │ │ │ │ │ │ │ │ 0025b1d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -78042,15 +78042,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [ip, r7, lsl #2] │ │ │ │ - strd r0, r0, [sl, #-332] @ 0x14c │ │ │ │ + strd r0, r0, [sl, #-332]! @ 0x14c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh.w r0, [lr, #103] @ 0x67 │ │ │ │ │ │ │ │ 0025b288 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78106,15 +78106,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str??.w r0, [ip, r7, lsl #2] │ │ │ │ - ldmia.w sl, {r0, r1, r4, r6} │ │ │ │ + ldmia.w sl!, {r0, r1, r4, r6} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [lr, r7, lsl #2] │ │ │ │ │ │ │ │ 0025b334 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78169,16 +78169,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xf7c00067 │ │ │ │ - b.n 25b3b4 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ + @ instruction: 0xe80e0053 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7600067 │ │ │ │ │ │ │ │ 0025b3e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78241,15 +78240,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7160067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b32c │ │ │ │ + b.n 25b36c │ │ │ │ lsls r3, r2, #1 │ │ │ │ subw r0, r0, #2151 @ 0x867 │ │ │ │ │ │ │ │ 0025b4a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78310,15 +78309,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6560067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b26c │ │ │ │ + b.n 25b2ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ rsbs r0, lr, #15138816 @ 0xe70000 │ │ │ │ │ │ │ │ 0025b560 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -78425,15 +78424,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r8, #15138816 @ 0xe70000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b0d4 │ │ │ │ + b.n 25b114 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf4b60067 │ │ │ │ │ │ │ │ 0025b698 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78490,15 +78489,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r8, #15138816 @ 0xe70000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25b024 │ │ │ │ + b.n 25b064 │ │ │ │ lsls r3, r2, #1 │ │ │ │ and.w r0, r6, #15138816 @ 0xe70000 │ │ │ │ │ │ │ │ 0025b748 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78554,15 +78553,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf3a80067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bf74 │ │ │ │ + b.n 25bfb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf3560067 │ │ │ │ │ │ │ │ 0025b7f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78620,15 +78619,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2f80067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bec4 │ │ │ │ + b.n 25bf04 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subw r0, r6, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025b8a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78685,15 +78684,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #32871 @ 0x8067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25be14 │ │ │ │ + b.n 25be54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf1f60067 │ │ │ │ │ │ │ │ 0025b958 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78749,15 +78748,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xf1980067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bd64 │ │ │ │ + b.n 25bda4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adc.w r0, r6, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025ba08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78817,15 +78816,15 @@ │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0ec0067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bcd0 │ │ │ │ + b.n 25bd10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ eors.w r0, r0, #103 @ 0x67 │ │ │ │ │ │ │ │ 0025bac0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78885,15 +78884,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics.w r0, r4, #103 @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 25bc18 │ │ │ │ + b.n 25bc58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmla.i16 d16, d8, d7[2] │ │ │ │ │ │ │ │ 0025bb78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -78949,15 +78948,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vhadd.s q8, q6, │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ vhadd.s32 q0, q0, │ │ │ │ │ │ │ │ 0025bc28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79019,15 +79018,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 12, cr0, cr14, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - svc 0 │ │ │ │ + svc 32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cdp 0, 5, cr0, cr8, cr7, {3} │ │ │ │ │ │ │ │ 0025bce8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79088,15 +79087,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 0, cr0, cr14, cr7, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - udf #64 @ 0x40 │ │ │ │ + udf #96 @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc 0, cr0, [r6, #412] @ 0x19c │ │ │ │ │ │ │ │ 0025bda8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -79203,15 +79202,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stcl 0, cr0, [lr], {103} @ 0x67 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25bea0 │ │ │ │ + ble.n 25bee0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldcl 0, cr0, [r6], #-412 @ 0xfffffe64 │ │ │ │ │ │ │ │ 0025bed0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79268,15 +79267,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stc 0, cr0, [r6], #-412 @ 0xfffffe64 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 25bff8 │ │ │ │ + bgt.n 25c038 │ │ │ │ lsls r3, r2, #1 │ │ │ │ rsb r0, ip, r7, asr #1 │ │ │ │ │ │ │ │ 0025bf78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79333,15 +79332,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs.w r0, lr, r7, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 25bf50 │ │ │ │ + blt.n 25bf90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xeb240067 │ │ │ │ │ │ │ │ 0025c020 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79397,15 +79396,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xead60067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25c0a8 │ │ │ │ + blt.n 25c0e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ orns r0, sl, r7, asr #1 │ │ │ │ │ │ │ │ 0025c0c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79464,15 +79463,15 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bic.w r0, r8, r7, asr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 25c1f4 │ │ │ │ + bge.n 25c234 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrd r0, r0, [r6, #412] @ 0x19c │ │ │ │ │ │ │ │ 0025c178 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79530,15 +79529,15 @@ │ │ │ │ nop │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r8, #-412]! @ 0x19c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 25c144 │ │ │ │ + bls.n 25c184 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb r6!, {r0, r1, r2, r5, r6} │ │ │ │ │ │ │ │ 0025c228 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79595,15 +79594,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8c80067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 25c294 │ │ │ │ + bls.n 25c2d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrd r0, r0, [r6], #-412 @ 0x19c │ │ │ │ │ │ │ │ 0025c2d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79659,15 +79658,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xe8180067 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 25c3e4 │ │ │ │ + bhi.n 25c424 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c314 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c388 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79762,15 +79761,15 @@ │ │ │ │ b.n 25c464 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c36c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 25c4e4 │ │ │ │ + bvc.n 25c524 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c258 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c4a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79865,15 +79864,15 @@ │ │ │ │ b.n 25c57a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c254 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 25c5cc │ │ │ │ + bvs.n 25c60c │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c5b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79968,15 +79967,15 @@ │ │ │ │ b.n 25c68e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25c140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 25c6b8 │ │ │ │ + bpl.n 25c6f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25c02c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c6c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80060,15 +80059,15 @@ │ │ │ │ bne.n 25c71a │ │ │ │ b.n 25c78a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ b.n 25c010 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25c7bc │ │ │ │ + bmi.n 25c7fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cf30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c7c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80151,15 +80150,15 @@ │ │ │ │ b.n 25c87e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25cf10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 25c8c8 │ │ │ │ + bcc.n 25c908 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25ce3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c8b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80242,15 +80241,15 @@ │ │ │ │ b.n 25c972 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25ce1c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 25c9d4 │ │ │ │ + bcs.n 25ca14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cd48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025c9ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80333,15 +80332,15 @@ │ │ │ │ b.n 25ca66 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 25cd28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 25cae0 │ │ │ │ + bne.n 25cb20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 25cc54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025caa0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80360,15 +80359,15 @@ │ │ │ │ cbnz r2, 25cb0e │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25cb0e │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25cb0e │ │ │ │ - bl 6c4924 │ │ │ │ + bl 6c4944 │ │ │ │ ldr r2, [pc, #240] @ (25cbdc ) │ │ │ │ ldr r3, [pc, #236] @ (25cbd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80447,15 +80446,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ b.n 25cc7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 25cc20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cbe4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 25caa0 │ │ │ │ @@ -80485,15 +80484,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 25cc62 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 25cc62 │ │ │ │ - bl 6c4924 │ │ │ │ + bl 6c4944 │ │ │ │ ldr r2, [pc, #204] @ (25cd0c ) │ │ │ │ ldr r3, [pc, #200] @ (25cd08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80562,15 +80561,15 @@ │ │ │ │ nop │ │ │ │ udf #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ udf #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cd14 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80661,15 +80660,15 @@ │ │ │ │ nop │ │ │ │ ble.n 25cddc │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 25cd98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5!, {r1, r3, r4, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ce20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80760,15 +80759,15 @@ │ │ │ │ nop │ │ │ │ bgt.n 25ced0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 25ce8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025cf2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80785,15 +80784,15 @@ │ │ │ │ cbnz r2, 25cf98 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 25cf98 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 25cf98 │ │ │ │ - bl 6c4728 │ │ │ │ + bl 6c4748 │ │ │ │ ldr r2, [pc, #244] @ (25d06c ) │ │ │ │ ldr r3, [pc, #240] @ (25d068 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80875,15 +80874,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ blt.n 25cff4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 25cf98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r3, {r1, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d074 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80990,15 +80989,15 @@ │ │ │ │ nop │ │ │ │ bge.n 25d0ac │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 25d258 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d1b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81105,15 +81104,15 @@ │ │ │ │ nop │ │ │ │ bls.n 25d36c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 25d318 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d2f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81129,15 +81128,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 25d358 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 25d358 │ │ │ │ - bl 6c4728 │ │ │ │ + bl 6c4748 │ │ │ │ ldr r2, [pc, #208] @ (25d408 ) │ │ │ │ ldr r3, [pc, #204] @ (25d404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -81209,15 +81208,15 @@ │ │ │ │ nop │ │ │ │ bhi.n 25d404 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 25d3b4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d410 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81312,15 +81311,15 @@ │ │ │ │ nop │ │ │ │ bvs.n 25d4e8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 25d49c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d524 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81415,15 +81414,15 @@ │ │ │ │ nop │ │ │ │ bpl.n 25d5d4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 25d588 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025d638 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -81516,15 +81515,15 @@ │ │ │ │ b.n 25d714 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 25d6bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ bmi.n 25d7a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025d750 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82151,15 +82150,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 25dd68 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r5!, {r1, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025de18 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82230,15 +82229,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 25de86 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025def4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82309,15 +82308,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 25df62 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 25e042 │ │ │ │ + cbnz r0, 25e04a │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r3, {r3, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025dfd0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82387,15 +82386,15 @@ │ │ │ │ b.n 25e010 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r3!, {r2, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 25e0e0 │ │ │ │ + cbnz r6, 25e0e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e0a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82454,15 +82453,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev16 r0, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e154 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82521,15 +82520,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 25e226 │ │ │ │ + cbnz r0, 25e22e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e204 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82588,15 +82587,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8e8 │ │ │ │ + cbnz r0, 25e2b2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025e2b4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82614,15 +82613,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25e316 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25e316 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25e316 │ │ │ │ - bl 6c4914 │ │ │ │ + bl 6c4934 │ │ │ │ ldr r2, [pc, #184] @ (25e3ac ) │ │ │ │ ldr r3, [pc, #180] @ (25e3a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82684,15 +82683,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldmia r0!, {r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb7e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e3b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82771,15 +82770,15 @@ │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r3, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e4a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82858,15 +82857,15 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r1, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e594 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82881,15 +82880,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25e5f0 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25e5f0 │ │ │ │ - bl 6c4914 │ │ │ │ + bl 6c4934 │ │ │ │ ldr r2, [pc, #168] @ (25e674 ) │ │ │ │ ldr r3, [pc, #160] @ (25e670 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -82943,15 +82942,15 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r3, lr} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e67c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83018,15 +83017,15 @@ │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r2, r3, r4, r5} │ │ │ │ + push {r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e73c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83093,15 +83092,15 @@ │ │ │ │ nop │ │ │ │ stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r4, 25e85a │ │ │ │ + cbz r4, 25e862 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e7fc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83117,15 +83116,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 25e85c │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 25e85c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 25e85c │ │ │ │ - bl 6c4718 │ │ │ │ + bl 6c4738 │ │ │ │ ldr r2, [pc, #188] @ (25e8f8 ) │ │ │ │ ldr r3, [pc, #184] @ (25e8f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83189,15 +83188,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - uxth r2, r0 │ │ │ │ + uxth r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e900 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83279,15 +83278,15 @@ │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r2, 25ea2a │ │ │ │ + cbz r2, 25ea32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025e9f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83369,15 +83368,15 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #328 @ 0x148 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025eaf0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83392,15 +83391,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 25eb4a │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 25eb4a │ │ │ │ - bl 6c4718 │ │ │ │ + bl 6c4738 │ │ │ │ ldr r2, [pc, #172] @ (25ebd4 ) │ │ │ │ ldr r3, [pc, #164] @ (25ebd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -83456,15 +83455,15 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ittt al │ │ │ │ lslal r7, r4, #1 │ │ │ │ - addal r7, sp, #704 @ 0x2c0 │ │ │ │ + addal r7, sp, #832 @ 0x340 │ │ │ │ lslal r3, r2, #1 │ │ │ │ │ │ │ │ 0025ebdc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83534,15 +83533,15 @@ │ │ │ │ nop │ │ │ │ itt ne │ │ │ │ lslne r7, r4, #1 │ │ │ │ tstne r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00f2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025eca4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83612,15 +83611,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x0054 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x002a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #72 @ 0x48 │ │ │ │ + add r6, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0025ed6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83697,15 +83696,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 25edb0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r3, r7, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #296 @ 0x128 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ee60 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -83796,15 +83795,15 @@ │ │ │ │ b.n 25eec4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025ef58 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83863,15 +83862,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 25f062 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r2, 25f05a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f008 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83930,15 +83929,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ revsh r4, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ hlt 0x001a │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f0b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83997,15 +83996,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ rev r4, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #208 @ 0xd0 │ │ │ │ + add r2, sp, #336 @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r2, 25f1a2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0025f168 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -84568,15 +84567,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, pc, #176 @ (adr r5, 25f7a8 ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 25f828 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84671,15 +84670,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #96 @ (adr r4, 25f86c ) │ │ │ │ + add r4, pc, #224 @ (adr r4, 25f8ec ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r0, 25f886 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 25f864 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84774,15 +84773,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #16 @ (adr r3, 25f930 ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 25f9b0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ uxtb r4, r0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ sxth r4, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84877,15 +84876,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r1, pc, #960 @ (adr r1, 25fdf4 ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 25fa74 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r0, 25fa64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 25fa42 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -84980,15 +84979,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #880 @ (adr r0, 25feb8 ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 25ff38 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85083,15 +85082,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, sp, #544 @ 0x220 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #896 @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85186,15 +85185,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #816 @ 0x330 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85289,15 +85288,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #384 @ 0x180 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -85695,23 +85694,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 22320c │ │ │ │ add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + ldr r1, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r0, sp, #872 @ 0x368 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 2602ac │ │ │ │ + bne.n 2602ec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002602a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85811,23 +85810,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ add r0, sp, #344 @ 0x158 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #64] @ 0x40 │ │ │ │ + ldr r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #744 @ (adr r7, 2606a0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #704] @ 0x2c0 │ │ │ │ + str r7, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r3, r5, r6, r7} │ │ │ │ + beq.n 2603d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002603c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -85928,25 +85927,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 22320c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #160 @ (adr r7, 260578 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r6, pc, #560 @ (adr r6, 260710 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #536] @ 0x218 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002604e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -86046,23 +86045,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 22320c │ │ │ │ add r6, pc, #56 @ (adr r6, 260628 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #184] @ 0xb8 │ │ │ │ + str r6, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #800] @ 0x320 │ │ │ │ + str r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, pc, #464 @ (adr r5, 2607d0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r5, [sp, #408] @ 0x198 │ │ │ │ + str r5, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260608 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86157,21 +86156,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 22320c │ │ │ │ add r4, pc, #920 @ (adr r4, 260a9c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r4, pc, #352 @ (adr r4, 260870 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260718 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86265,17 +86264,17 @@ │ │ │ │ blx 22320c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #808 @ (adr r3, 260b3c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r3, pc, #360 @ (adr r3, 260980 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260820 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86512,25 +86511,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (260b04 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #384] @ 0x180 │ │ │ │ + str r0, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260b08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -86703,31 +86702,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -86865,33 +86864,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r2, r5, r6, r7} │ │ │ │ + stmia r5!, {r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, #36] @ 0x24 │ │ │ │ + ldrh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r3, r5} │ │ │ │ + stmia r5!, {r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2, r6} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00260eec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87126,25 +87125,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2611d0 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r7} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002611d4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -87235,59 +87234,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -87308,38 +87307,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -87395,33 +87394,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -87481,53 +87480,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 26162c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + ldrh r4, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -87578,15 +87577,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -88102,33 +88101,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 22320c │ │ │ │ str r2, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r2, 261c8a │ │ │ │ + cbnz r2, 261c92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 261c94 │ │ │ │ + cbnz r6, 261c9c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb880 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb806 │ │ │ │ + @ instruction: 0xb826 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7aa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r4, #27] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00261ca0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -88215,58 +88214,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -88290,42 +88289,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88382,33 +88381,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -88470,44 +88469,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2620e4 │ │ │ │ ... │ │ │ │ ldrh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #23] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88565,15 +88564,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 69a730 │ │ │ │ + bl 69a750 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -88755,17 +88754,17 @@ │ │ │ │ blx 22320c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r0, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #1008 @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002623c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -88826,15 +88825,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #29] │ │ │ │ + strb r4, [r5, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0026247c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -88900,15 +88899,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00262540 : │ │ │ │ @@ -88938,19 +88937,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (262598 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #352 @ 0x160 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026259c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88976,19 +88975,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2625f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #1008 @ 0x3f0 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002625f8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89017,19 +89016,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26265c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #592 @ 0x250 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00262660 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89062,19 +89061,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2626d0 ) │ │ │ │ ldr r0, [pc, #20] @ (2626d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002626d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -89095,19 +89094,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (26271c ) │ │ │ │ ldr r0, [pc, #20] @ (262720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r0, [r7, #16] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + add r4, sp, #952 @ 0x3b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r5, sp, #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00262724 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -90080,17 +90079,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 262fe6 │ │ │ │ b.n 262f1a │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #800 @ (adr r2, 2634f4 ) │ │ │ │ + add r2, pc, #928 @ (adr r2, 263574 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002631d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -90391,25 +90390,25 @@ │ │ │ │ bne.n 2634c4 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 263546 │ │ │ │ strb r0, [r6, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #124] @ 0x7c │ │ │ │ + ldr r6, [r1, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r6, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r4, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r4, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #408] @ 0x198 │ │ │ │ + ldr r7, [sp, #536] @ 0x218 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263548 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -90483,15 +90482,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (26364c ) │ │ │ │ ldr r1, [pc, #76] @ (263650 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 263622 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -90506,24 +90505,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #72] @ 0x48 │ │ │ │ + ldr r0, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r6, r0 │ │ │ │ + adds r6, r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #576 @ 0x240 │ │ │ │ + add r0, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (263660 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ ldmia r1!, {r3} │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 00263664 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90531,110 +90530,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2636bc ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ mov r5, r0 │ │ │ │ - bl 55203c │ │ │ │ + bl 55206c │ │ │ │ ldr.w ip, [pc, #56] @ 2636c0 │ │ │ │ ldr r2, [pc, #56] @ (2636c4 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2636c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 263728 │ │ │ │ + cbnz r2, 263730 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002636cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 481a50 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #44] @ 263714 │ │ │ │ ldr r2, [pc, #44] @ (263718 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (26371c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r6, [sp, #624] @ 0x270 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 263764 │ │ │ │ + cbnz r2, 26376c │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00263720 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 481b34 │ │ │ │ bl 22c9cc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fb0 │ │ │ │ cbz r0, 263788 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2637a0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 263774 │ │ │ │ ldr r0, [pc, #64] @ (2637a4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 552188 │ │ │ │ + b.w 5521b8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90646,22 +90645,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - muls r6, r4 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - ldr r4, [r1, #48] @ 0x30 │ │ │ │ + ldr r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [sp, #872] @ 0x368 │ │ │ │ + ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002637b4 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2637c2 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -90677,25 +90676,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 481a50 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #80] @ (26383c ) │ │ │ │ ldr r2, [pc, #84] @ (263840 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (263844 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 263818 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 263818 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -90715,99 +90714,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev r0, r2 │ │ │ │ + rev r0, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00263848 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 481a50 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #60] @ 2638a0 │ │ │ │ ldr r2, [pc, #60] @ (2638a4 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2638a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 26388c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r6, #32] │ │ │ │ + ldr r0, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 2638d0 │ │ │ │ + cbnz r4, 2638d8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002638ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 481a50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #60] @ 263904 │ │ │ │ ldr r2, [pc, #60] @ (263908 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (26390c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2638f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r1, #28] │ │ │ │ + ldr r4, [r5, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 26391c │ │ │ │ + cbnz r0, 263924 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (263924 ) │ │ │ │ ldr r2, [pc, #20] @ (263928 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (26392c ) │ │ │ │ @@ -90815,22 +90814,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r7, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #8] @ (26393c ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 697a9c │ │ │ │ + b.w 697abc │ │ │ │ nop │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r4, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90904,26 +90903,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 22351c │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a7e94 │ │ │ │ + bl 6a7eb4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 223518 │ │ │ │ blx 223fa0 │ │ │ │ ldr r1, [pc, #104] @ (263a8c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (263a90 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 2639da │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2639be │ │ │ │ ldr r2, [pc, #92] @ (263a94 ) │ │ │ │ ldr r3, [pc, #96] @ (263a98 ) │ │ │ │ ldr r1, [pc, #96] @ (263a9c ) │ │ │ │ add r2, pc │ │ │ │ @@ -90948,44 +90947,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ ldr r0, [pc, #64] @ (263ab8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ strb r4, [r6, #6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r6, r2] │ │ │ │ + ldrsh r4, [r2, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #368] @ 0x170 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (263c64 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -91088,58 +91087,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68724c │ │ │ │ + bl 687270 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 263b62 │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 223ab8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 263c4e │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (263c8c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r0, [pc, #168] @ (263c90 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da34 │ │ │ │ b.n 263b70 │ │ │ │ ldr r3, [pc, #160] @ (263c94 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (263c98 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (263c9c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #1 │ │ │ │ b.n 263b90 │ │ │ │ ldr r3, [pc, #144] @ (263ca0 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (263ca4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (263ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 263c0a │ │ │ │ movs r0, #20 │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -91162,48 +91161,48 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 263bdc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r7, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strd r0, r0, [r0], #-312 @ 0x138 │ │ │ │ - ldr r3, [sp, #504] @ 0x1f8 │ │ │ │ + stmia.w r0, {r1, r2, r3, r6} │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r3, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [r7, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #600] @ 0x258 │ │ │ │ + ldr r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #176 @ (adr r7, 263d60 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 263de0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (263d04 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -91224,23 +91223,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 263940 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 697a9c │ │ │ │ + b.w 697abc │ │ │ │ nop │ │ │ │ ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263d14 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -91277,15 +91276,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 6a45ec │ │ │ │ + bl 6a460c │ │ │ │ cbz r0, 263dbc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91301,19 +91300,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ ldr r0, [r0, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r7, [sp, #816] @ 0x330 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263dec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91330,31 +91329,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (263e88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (263e8c ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 69e8cc │ │ │ │ + bl 69e8ec │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 6a0934 │ │ │ │ + bl 6a0954 │ │ │ │ cbz r0, 263e76 │ │ │ │ ldr r3, [pc, #92] @ (263e90 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (263e94 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a02fc │ │ │ │ + bl 6a031c │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a06a8 │ │ │ │ + bl 6a06c8 │ │ │ │ ldr r2, [pc, #72] @ (263e98 ) │ │ │ │ ldr r3, [pc, #52] @ (263e84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91371,15 +91370,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r1, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ ldr r4, [r7, #72] @ 0x48 │ │ │ │ @@ -91457,27 +91456,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 263940 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 697a9c │ │ │ │ + b.w 697abc │ │ │ │ add r1, pc, #144 @ (adr r1, 263ff8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [r3, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r0, #23 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - str r6, [sp, #328] @ 0x148 │ │ │ │ + str r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00263f80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -91527,15 +91526,15 @@ │ │ │ │ beq.w 2642a8 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 6a7e30 │ │ │ │ + bl 6a7e50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 224f6c │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -91634,15 +91633,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26424a │ │ │ │ ldr r1, [pc, #464] @ (26430c ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 697a9c │ │ │ │ + bl 697abc │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 263ff8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 263ffa │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -91655,18 +91654,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a7e94 │ │ │ │ + bl 6a7eb4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #396] @ (26431c ) │ │ │ │ ldr r3, [pc, #348] @ (2642ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -91692,15 +91691,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225138 │ │ │ │ b.n 26417e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -91710,43 +91709,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (264334 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2641dc │ │ │ │ ldr r2, [pc, #300] @ (264338 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (26433c ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (264340 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2641dc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 223fa0 │ │ │ │ ldr r3, [pc, #276] @ (264344 ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (264348 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (26434c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2641dc │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (264350 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -91756,21 +91755,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (264358 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 2642ac │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 697a9c │ │ │ │ + bl 697abc │ │ │ │ b.n 264186 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (26435c ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -91778,25 +91777,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (264360 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (264364 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2641dc │ │ │ │ movs r7, #0 │ │ │ │ b.n 264186 │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 263e9c │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 697a9c │ │ │ │ + bl 697abc │ │ │ │ b.n 264186 │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 26409e │ │ │ │ ldr r3, [pc, #152] @ (264368 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (26436c ) │ │ │ │ ldr r1, [pc, #156] @ (264370 ) │ │ │ │ @@ -91812,75 +91811,75 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + str r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #752] @ 0x2f0 │ │ │ │ + str r5, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #160] @ 0xa0 │ │ │ │ + str r4, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r7, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r7, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #376] @ 0x178 │ │ │ │ + str r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #424] @ 0x1a8 │ │ │ │ + str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r0, #20] │ │ │ │ + str r4, [r4, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #304] @ 0x130 │ │ │ │ + str r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #616] @ 0x268 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r3, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, #16] │ │ │ │ + str r0, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r5, #4] │ │ │ │ + str r4, [r1, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #760] @ 0x2f8 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264374 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91929,19 +91928,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 225bd0 │ │ │ │ str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r7, r6] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #360] @ 0x168 │ │ │ │ + str r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #440] @ 0x1b8 │ │ │ │ + str r5, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002643fc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91990,19 +91989,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 225bd0 │ │ │ │ str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r6, r4] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #920] @ 0x398 │ │ │ │ + str r5, [sp, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264484 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92014,32 +92013,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (26450c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #92] @ (264510 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 68db60 │ │ │ │ + bl 68db80 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 6ba318 │ │ │ │ + bl 6ba338 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2644d8 │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ ldr r2, [pc, #56] @ (264514 ) │ │ │ │ ldr r3, [pc, #44] @ (264508 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92054,17 +92053,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 263e58 │ │ │ │ + b.n 263e98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r0, [r6, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264518 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92078,40 +92077,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2645c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2645b0 │ │ │ │ mov r1, sp │ │ │ │ - bl 6ba224 │ │ │ │ + bl 6ba244 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 2645aa │ │ │ │ cbz r7, 26457c │ │ │ │ ldr r6, [pc, #108] @ (2645c8 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26455e │ │ │ │ mov r0, r7 │ │ │ │ - bl 66d81c │ │ │ │ + bl 66d840 │ │ │ │ ldr r2, [pc, #72] @ (2645cc ) │ │ │ │ ldr r3, [pc, #56] @ (2645c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92121,32 +92120,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 264582 │ │ │ │ ldr r0, [pc, #28] @ (2645d0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 26454a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #92] @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 263de4 │ │ │ │ + b.n 263e24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf7f2004e │ │ │ │ + ldrb.w r0, [r2, lr] │ │ │ │ │ │ │ │ 002645d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -92160,15 +92159,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2247b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4e7c │ │ │ │ + bl 6b4e9c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 264634 │ │ │ │ ldr r2, [pc, #108] @ (26467c ) │ │ │ │ ldr r3, [pc, #104] @ (264678 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -92190,35 +92189,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 223268 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6b9b90 │ │ │ │ + bl 6b9bb0 │ │ │ │ b.n 26465c │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4db8 │ │ │ │ + bl 6b4dd8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 6b9bbc │ │ │ │ + bl 6b9bdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264654 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ b.n 26460c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264684 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -92233,15 +92232,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 2247b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4e7c │ │ │ │ + bl 6b4e9c │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2646e8 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 264722 │ │ │ │ ldr r2, [pc, #156] @ (264760 ) │ │ │ │ ldr r3, [pc, #152] @ (26475c ) │ │ │ │ add r2, pc │ │ │ │ @@ -92265,31 +92264,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 223268 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6b9b90 │ │ │ │ + bl 6b9bb0 │ │ │ │ b.n 264710 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4db8 │ │ │ │ + bl 6b4dd8 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 6b9bbc │ │ │ │ + bl 6b9bdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264708 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ b.n 2646c0 │ │ │ │ ldr r2, [pc, #68] @ (264768 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 6b4e34 │ │ │ │ + bl 6b4e54 │ │ │ │ ldr r2, [pc, #60] @ (26476c ) │ │ │ │ ldr r3, [pc, #40] @ (26475c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -92297,65 +92296,65 @@ │ │ │ │ bne.n 264754 │ │ │ │ ldr r2, [pc, #44] @ (264770 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6b4e34 │ │ │ │ + b.w 6b4e54 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [sp, #568] @ 0x238 │ │ │ │ + str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r4, [r1, r3] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 2255a8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 554074 │ │ │ │ + bl 5540a4 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 264804 │ │ │ │ mov r0, r4 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r3, [pc, #92] @ (26480c ) │ │ │ │ ldr r1, [pc, #92] @ (264810 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #80] @ (264814 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ ldr r1, [pc, #68] @ (264818 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 2242a4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2647f6 │ │ │ │ @@ -92372,36 +92371,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 222f80 │ │ │ │ ldr.w r8, [pc, #20] @ 26481c │ │ │ │ add r8, pc │ │ │ │ b.n 2647a8 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224b8c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92435,20 +92434,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (26492c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 264912 │ │ │ │ mov r1, sp │ │ │ │ - bl 611ea8 │ │ │ │ + bl 611ed8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2648ec │ │ │ │ mov r0, r5 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #104] @ (264930 ) │ │ │ │ ldr r3, [pc, #96] @ (264928 ) │ │ │ │ @@ -92471,39 +92470,39 @@ │ │ │ │ ldr r6, [pc, #68] @ (264934 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2648f4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6613f4 │ │ │ │ + bl 661418 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2648be │ │ │ │ ldr r1, [pc, #36] @ (264938 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2648c4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf2004b │ │ │ │ + @ instruction: 0xfb12004b │ │ │ │ str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [sp, #600] @ 0x258 │ │ │ │ + str r0, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #504] @ 0x1f8 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026493c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -92517,42 +92516,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dd44 │ │ │ │ + bl 68dd64 │ │ │ │ ldr r1, [pc, #188] @ (264a2c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #180] @ (264a30 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #172] @ (264a34 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2649e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 555080 │ │ │ │ + bl 5550b0 │ │ │ │ cbz r0, 2649fc │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 553f18 │ │ │ │ + bl 553f48 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #128] @ (264a38 ) │ │ │ │ ldr r3, [pc, #104] @ (264a24 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92566,58 +92565,58 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 68ed78 │ │ │ │ + bl 68ed98 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2649b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 612068 │ │ │ │ + bl 612098 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2649b0 │ │ │ │ ldr r2, [pc, #60] @ (264a3c ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (264a40 ) │ │ │ │ ldr r1, [pc, #64] @ (264a44 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d43c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2649b0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r7, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfa1c004b │ │ │ │ - add r4, pc, #384 @ (adr r4, 264bb4 ) │ │ │ │ + @ instruction: 0xfa3c004b │ │ │ │ + add r4, pc, #512 @ (adr r4, 264c34 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r2, [r2, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #168 @ 0xa8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [r6, r7] │ │ │ │ + ldrh r0, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264a48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92630,26 +92629,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #192] @ (264b38 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6120dc │ │ │ │ + bl 61210c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 264af0 │ │ │ │ cbz r3, 264ab8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 264b16 │ │ │ │ @@ -92679,25 +92678,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 68efcc │ │ │ │ + bl 68efec │ │ │ │ b.n 264ab8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 68ef6c │ │ │ │ + bl 68ef8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (264b40 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223078 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 264a96 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (264b44 ) │ │ │ │ @@ -92710,26 +92709,26 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d0-d3}, [sl], fp │ │ │ │ - add r3, pc, #400 @ (adr r3, 264ccc ) │ │ │ │ + vst4.16 {d16-d19}, [sl], fp │ │ │ │ + add r3, pc, #528 @ (adr r3, 264d4c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r0, [r1, #4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r3, r3] │ │ │ │ + ldr r2, [r7, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264b50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92741,21 +92740,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (264bf8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 264bca │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 555080 │ │ │ │ + bl 5550b0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 264bde │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 264bd2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -92773,39 +92772,39 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ mov r1, r0 │ │ │ │ b.n 264b9a │ │ │ │ ldr r1, [pc, #44] @ (264c00 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 264ba2 │ │ │ │ ldr r1, [pc, #36] @ (264c04 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 264ba2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r4, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r2, fp] │ │ │ │ + str.w r0, [r2, fp] │ │ │ │ ldrsh r6, [r4, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r2, [r7, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264c08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92817,19 +92816,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (264c7c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 556484 │ │ │ │ + bl 5564b4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #56] @ (264c80 ) │ │ │ │ ldr r3, [pc, #44] @ (264c78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92848,15 +92847,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r5, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r2, [r0, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264c84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -92870,19 +92869,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (264cf8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 556574 │ │ │ │ + bl 5565a4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #56] @ (264cfc ) │ │ │ │ ldr r3, [pc, #44] @ (264cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -92901,15 +92900,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r6, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrsh r6, [r0, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00264d00 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 264d12 │ │ │ │ @@ -92928,43 +92927,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 2247b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4e7c │ │ │ │ + bl 6b4e9c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 552264 │ │ │ │ + bl 552294 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 264d70 │ │ │ │ mov r4, r0 │ │ │ │ b.n 264d4e │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 264d70 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 264d4a │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b4e34 │ │ │ │ + bl 6b4e54 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264d4e │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2244b8 │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #40] @ 0x28 │ │ │ │ + ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264d80 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 264d92 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -92979,19 +92978,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 2247b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4e7c │ │ │ │ + bl 6b4e9c │ │ │ │ ldr r0, [pc, #68] @ (264dfc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 611ea8 │ │ │ │ + bl 611ed8 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 264df0 │ │ │ │ ldr r6, [pc, #56] @ (264e00 ) │ │ │ │ add r6, pc │ │ │ │ b.n 264dd0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -93002,29 +93001,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 2235c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 264dcc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b4e34 │ │ │ │ + bl 6b4e54 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264dd0 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6613f4 │ │ │ │ + b.w 661418 │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #36] @ 0x24 │ │ │ │ + ldrh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #36] @ 0x24 │ │ │ │ + ldrh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (264e0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ cbz r6, 264e32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93033,48 +93032,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (264e74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (264e78 ) │ │ │ │ ldr r1, [pc, #64] @ (264e7c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #48] @ (264e80 ) │ │ │ │ ldr r3, [pc, #52] @ (264e84 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93087,15 +93086,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (264eec ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 264eca │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -93106,26 +93105,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (264ef0 ) │ │ │ │ ldr r4, [pc, #32] @ (264ef4 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 264eb6 │ │ │ │ nop │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, #32] │ │ │ │ + ldrh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #32] │ │ │ │ + ldrh r4, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r7, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00264ef8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -93145,15 +93144,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2650b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -93235,15 +93234,15 @@ │ │ │ │ blx 22559c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2650c4 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 264f9a │ │ │ │ blx 224510 │ │ │ │ ldr r3, [pc, #160] @ (2650c8 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2650cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -93251,15 +93250,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 264fc2 │ │ │ │ ldr r3, [pc, #136] @ (2650d4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -93267,15 +93266,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2650c0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 264f50 │ │ │ │ ldr r0, [pc, #112] @ (2650d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 264f50 │ │ │ │ ldr r3, [pc, #104] @ (2650dc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 264fbc │ │ │ │ @@ -93284,52 +93283,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 264fbc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2650e0 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 264fbc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r6, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #28] │ │ │ │ + ldrh r6, [r0, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r2, [r4, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r6, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r3, #20] │ │ │ │ + ldrh r6, [r7, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 265120 │ │ │ │ sub sp, #8 │ │ │ │ @@ -93338,25 +93337,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (265128 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 264ef8 │ │ │ │ nop │ │ │ │ - strh r2, [r3, r4] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r4, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026512c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93368,15 +93367,15 @@ │ │ │ │ cbz r1, 265158 │ │ │ │ ldr r0, [pc, #40] @ (265170 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69eea8 │ │ │ │ + b.w 69eec8 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (265174 ) │ │ │ │ add r0, pc │ │ │ │ bl 3fc58c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -93456,15 +93455,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 265238 │ │ │ │ ldr r0, [pc, #112] @ (265290 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 265238 │ │ │ │ ldr r3, [pc, #84] @ (265284 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 265252 │ │ │ │ movs r3, #1 │ │ │ │ @@ -93491,29 +93490,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 265236 │ │ │ │ ldr r0, [pc, #40] @ (265294 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 265236 │ │ │ │ ldr r6, [r6, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ udf #106 @ 0x6a │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, #14] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265298 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -93587,15 +93586,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (26539c ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ b.n 2652e2 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 26535c │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2652d0 │ │ │ │ ldr r3, [pc, #64] @ (2653a0 ) │ │ │ │ @@ -93625,25 +93624,25 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ble.n 265404 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsb r4, [r5, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ble.n 2653a0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [r4, r5] │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r6, #4] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #10] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + ldrh r6, [r7, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, #8] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002653b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -93709,15 +93708,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 265468 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 26544c │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 69eec0 │ │ │ │ + b.w 69eee0 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -93847,19 +93846,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2655b4 ) │ │ │ │ ldr r0, [pc, #20] @ (2655b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #128] @ (265634 ) │ │ │ │ + ldr r7, [pc, #256] @ (2656b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r6, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002655bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -93904,15 +93903,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc1dc │ │ │ │ cbz r0, 265658 │ │ │ │ ldr r0, [pc, #120] @ (2656a0 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ ldr r2, [pc, #112] @ (2656a4 ) │ │ │ │ ldr r3, [pc, #92] @ (265690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93939,15 +93938,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2656b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2655f2 │ │ │ │ ldr r0, [pc, #60] @ (2656b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2655f2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r6, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, r4] │ │ │ │ @@ -93966,15 +93965,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bls.n 265684 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #50] @ 0x32 │ │ │ │ + strh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r1, 2656fa │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (265708 ) │ │ │ │ @@ -94059,21 +94058,21 @@ │ │ │ │ b.n 26575c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2657a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2657b0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ nop │ │ │ │ add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94086,51 +94085,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (26581c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 554554 │ │ │ │ + bl 554584 │ │ │ │ ldr r3, [pc, #60] @ (265820 ) │ │ │ │ ldr r2, [pc, #64] @ (265824 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (265828 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ strh r2, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r7, [pc, #432] @ (2659cc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r4, #2 │ │ │ │ + subs r0, r0, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (265834 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69de68 │ │ │ │ - strh r6, [r2, #40] @ 0x28 │ │ │ │ + b.w 69de88 │ │ │ │ + strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -94189,25 +94188,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2658a8 │ │ │ │ ldr r0, [pc, #24] @ (2658e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2658a8 │ │ │ │ strh r4, [r5, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -94245,26 +94244,26 @@ │ │ │ │ bne.n 265928 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 26597c │ │ │ │ movs r0, #0 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldr r3, [pc, #56] @ (2659b8 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265954 │ │ │ │ ldr r3, [pc, #48] @ (2659bc ) │ │ │ │ @@ -94276,29 +94275,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 265954 │ │ │ │ ldr r0, [pc, #36] @ (2659c4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 265954 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 265948 │ │ │ │ strh r6, [r0, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #30] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -94323,15 +94322,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2659f8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -94348,80 +94347,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (265af4 ) │ │ │ │ ldr r2, [pc, #100] @ (265af8 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (265afc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 265ab2 │ │ │ │ bl 26588c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 265ac6 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 265ae0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223518 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #448] @ (265cb8 ) │ │ │ │ + ldr r2, [pc, #576] @ (265d38 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r6, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (265c84 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94430,21 +94429,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (265c8c ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (265c90 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 265c42 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 6ab74c │ │ │ │ + bl 6ab76c │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (265c94 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 2231f4 │ │ │ │ add r5, pc │ │ │ │ @@ -94453,45 +94452,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 265c1e │ │ │ │ ldr r6, [pc, #296] @ (265c9c ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265bec │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e7c4 │ │ │ │ + bl 54e7f4 │ │ │ │ cbnz r0, 265bec │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 265b9c │ │ │ │ b.n 265ba8 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 265ba8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265b92 │ │ │ │ ldr r1, [pc, #244] @ (265ca0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 265c4e │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -94567,27 +94566,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (265ca8 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 265bd0 │ │ │ │ bpl.n 265d18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r1, [pc, #944] @ (26603c ) │ │ │ │ + ldr r2, [pc, #48] @ (265cbc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r6, pc, #952 @ (adr r6, 266050 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #18] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r6, pc, #272 @ (adr r6, 265db8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r5, pc, #744 @ (adr r5, 265f94 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -94602,28 +94601,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (265cfc ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68822c │ │ │ │ + b.w 68824c │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #264] @ (265e00 ) │ │ │ │ + ldr r0, [pc, #392] @ (265e80 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r1, #8] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #6] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 265d58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -94631,50 +94630,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (265d60 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 265d42 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5524d0 │ │ │ │ + b.w 552500 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0x47ee │ │ │ │ + ldr r0, [pc, #56] @ (265d94 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r3, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 265d8c │ │ │ │ ldr r1, [pc, #56] @ (265db8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 265d9e │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -94684,22 +94683,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (265dc0 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 265d8c │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bxns ip │ │ │ │ + blxns r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r1, #0] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 265e10 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 265e1e │ │ │ │ push {lr} │ │ │ │ @@ -94714,15 +94713,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 265dfc │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6ab8bc │ │ │ │ + b.w 6ab8dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94731,22 +94730,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6ab8bc │ │ │ │ + b.w 6ab8dc │ │ │ │ nop │ │ │ │ │ │ │ │ 00265e28 : │ │ │ │ cbz r0, 265e32 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6ab8bc │ │ │ │ + b.w 6ab8dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265e3c : │ │ │ │ cbz r0, 265e88 │ │ │ │ @@ -94766,15 +94765,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 265e74 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6ab8bc │ │ │ │ + b.w 6ab8dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -94783,40 +94782,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 6ab8bc │ │ │ │ + b.w 6ab8dc │ │ │ │ nop │ │ │ │ │ │ │ │ 00265ea0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 6ab960 │ │ │ │ + bl 6ab980 │ │ │ │ cbnz r0, 265ec8 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6ab758 │ │ │ │ - bl 6aab00 │ │ │ │ + b.w 6ab778 │ │ │ │ + bl 6aab20 │ │ │ │ ldr r3, [pc, #12] @ (265edc ) │ │ │ │ ldr r1, [pc, #16] @ (265ee0 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6aa094 │ │ │ │ + bl 6aa0b4 │ │ │ │ b.n 265eb8 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00265ee4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -94862,31 +94861,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 265f1a │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldr r3, [pc, #36] @ (265fb0 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (265fb4 ) │ │ │ │ ldr r0, [pc, #40] @ (265fb8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -94897,25 +94896,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (265fc0 ) │ │ │ │ ldr r0, [pc, #32] @ (265fc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #25] │ │ │ │ + ldrb r6, [r2, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, ip │ │ │ │ + cmp ip, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r4, #25] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r1, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00265fc8 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265fcc : │ │ │ │ @@ -94980,17 +94979,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - add lr, sp │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add ip, sl │ │ │ │ + add ip, lr │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00266060 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 266098 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95039,19 +95038,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2660ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, r6 │ │ │ │ + add r4, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r3, #21] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002660f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -95116,15 +95115,15 @@ │ │ │ │ bpl.n 26611e │ │ │ │ ldr r0, [pc, #64] @ (2661d0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26611e │ │ │ │ ldr r3, [pc, #48] @ (2661d4 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2661d8 ) │ │ │ │ ldr r0, [pc, #48] @ (2661dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -95133,27 +95132,27 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ ldr r1, [pc, #992] @ (26659c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (2663c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #20] │ │ │ │ + ldrb r2, [r2, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - muls r6, r3 │ │ │ │ + muls r6, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r3, #17] │ │ │ │ + ldrb r4, [r7, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r7, #19] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002661e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95191,26 +95190,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 266200 │ │ │ │ ldr r0, [pc, #28] @ (266260 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 266200 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #88] @ (2662ac ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266264 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95245,25 +95244,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 266288 │ │ │ │ ldr r0, [pc, #24] @ (2662d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 266288 │ │ │ │ ldr r0, [pc, #568] @ (266504 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002662dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -95356,17 +95355,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ (26643c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - rors r2, r6 │ │ │ │ + tst r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [pc, #816] @ (266718 ) │ │ │ │ + ldr r1, [pc, #944] @ (266798 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ bx fp │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002663ec : │ │ │ │ cbz r0, 2663f2 │ │ │ │ b.w 26588c │ │ │ │ @@ -95490,29 +95489,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (266550 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + ands r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266554 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95524,34 +95523,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2665a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r3, [pc, #28] @ (2665a4 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2665a8 ) │ │ │ │ ldr r0, [pc, #28] @ (2665ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #7] │ │ │ │ + ldrb r6, [r4, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #120 @ 0x78 │ │ │ │ + subs r7, #152 @ 0x98 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r2, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r4, #6] │ │ │ │ + ldrb r4, [r0, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002665b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95638,28 +95637,28 @@ │ │ │ │ beq.w 26684e │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2667b8 │ │ │ │ ldr r6, [pc, #580] @ (2668cc ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26674e │ │ │ │ ldr r5, [pc, #564] @ (2668d0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2668d4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2666d4 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2666c4 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2666c4 │ │ │ │ @@ -95696,15 +95695,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2668e0 ) │ │ │ │ ldr r2, [pc, #476] @ (2668e4 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r6, [pc, #460] @ (2668e8 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26685e │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 266744 │ │ │ │ @@ -95724,27 +95723,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 265838 │ │ │ │ b.n 266686 │ │ │ │ ldr r6, [pc, #420] @ (2668f4 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2666d4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2668f8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2668fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 26fff0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 26ff8c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -95762,15 +95761,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (266908 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 266718 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 266686 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -95805,15 +95804,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (266914 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 266718 │ │ │ │ ldr r3, [pc, #248] @ (266918 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2665da │ │ │ │ ldr r3, [pc, #240] @ (26691c ) │ │ │ │ @@ -95822,15 +95821,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2665da │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (266920 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2665da │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 266656 │ │ │ │ b.n 266794 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -95879,67 +95878,67 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r0, r9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2, {r2, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r1, #29] │ │ │ │ + strb r6, [r5, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #102 @ 0x66 │ │ │ │ + subs r6, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r1, #28] │ │ │ │ + strb r2, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r3, #2] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r1, {r1, r2, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r1, {r1, r2, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r1, #25] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, #1] │ │ │ │ + ldrb r6, [r5, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #28] │ │ │ │ + strb r4, [r3, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #86 @ 0x56 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r2, #27] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266938 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 266950 │ │ │ │ @@ -95961,15 +95960,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ nop │ │ │ │ │ │ │ │ 00266984 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96013,26 +96012,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2669a6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (266a08 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2669a6 │ │ │ │ adcs r2, r6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266a0c : │ │ │ │ cbz r0, 266a18 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -96061,19 +96060,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266a5c ) │ │ │ │ ldr r0, [pc, #20] @ (266a60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r2, #222 @ 0xde │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r3, #15] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266a64 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 266af8 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -96105,25 +96104,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -96229,23 +96228,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (266c0c ) │ │ │ │ ldr r0, [pc, #28] @ (266c10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r1, #78 @ 0x4e │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266c14 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96426,15 +96425,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (266e08 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 266de8 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -96462,19 +96461,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - adds r7, #106 @ 0x6a │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266e0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -96486,15 +96485,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 268534 │ │ │ │ mov r0, r6 │ │ │ │ bl 268528 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -96524,19 +96523,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - adds r6, #228 @ 0xe4 │ │ │ │ + adds r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266e98 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266ea2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -96550,19 +96549,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266ecc ) │ │ │ │ ldr r0, [pc, #20] @ (266ed0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r6, #78 @ 0x4e │ │ │ │ + adds r6, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r7, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266ed4 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266ede │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -96576,19 +96575,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266f08 ) │ │ │ │ ldr r0, [pc, #20] @ (266f0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r6, #18 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r0, #7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266f10 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 266f1a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -96602,19 +96601,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (266f44 ) │ │ │ │ ldr r0, [pc, #20] @ (266f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #108] @ 0x6c │ │ │ │ + ldr r4, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00266f4c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -96910,19 +96909,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2671e4 ) │ │ │ │ ldr r0, [pc, #20] @ (2671e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r0, #108] @ 0x6c │ │ │ │ + ldr r6, [r4, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002671ec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96935,18 +96934,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 223268 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 554a14 │ │ │ │ + bl 554a44 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26720a │ │ │ │ ldr r3, [pc, #28] @ (267250 ) │ │ │ │ add r3, pc │ │ │ │ @@ -96955,17 +96954,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r4, #104] @ 0x68 │ │ │ │ + ldr r2, [r0, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bkpt 0x002e │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00267254 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -96985,15 +96984,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2672b4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 267282 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 26729a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26727c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -97004,15 +97003,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldrh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r4, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002672bc : │ │ │ │ ldr r3, [pc, #28] @ (2672dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -97057,27 +97056,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 267322 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 267362 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 554df4 │ │ │ │ + bl 554e24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 26731c │ │ │ │ ldr r1, [pc, #80] @ (267390 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 553d6c │ │ │ │ + bl 553d9c │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 26731c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97095,36 +97094,36 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (267584 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #252 @ 0xfc │ │ │ │ + adds r2, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - muls r2, r4 │ │ │ │ + bics r2, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 267408 │ │ │ │ + blt.n 267448 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r1, #13 │ │ │ │ + lsls r6, r5, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00267394 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2c921c │ │ │ │ mov r1, r4 │ │ │ │ - bl 54def4 │ │ │ │ + bl 54df24 │ │ │ │ cbz r0, 2673d6 │ │ │ │ mov r1, r5 │ │ │ │ bl 2672e0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2673fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -97144,79 +97143,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d43c │ │ │ │ b.n 2673c2 │ │ │ │ ldr r3, [pc, #44] @ (26742c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (267430 ) │ │ │ │ ldr r1, [pc, #48] @ (267434 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2673c2 │ │ │ │ nop │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #10 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #4 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #72] @ 0x48 │ │ │ │ + ldr r6, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267438 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (267488 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 267474 │ │ │ │ ldr.w ip, [pc, #52] @ 26748c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (267490 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #24] │ │ │ │ + ldr r4, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267494 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -97227,67 +97226,67 @@ │ │ │ │ cbz r0, 2674cc │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2674d8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002674dc : │ │ │ │ cbz r0, 267508 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (267530 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 267512 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (267534 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267538 : │ │ │ │ cbz r0, 26754e │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -97306,56 +97305,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (267578 ) │ │ │ │ ldr r0, [pc, #20] @ (26757c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cmp r7, #162 @ 0xa2 │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #8] │ │ │ │ + ldr r0, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r5, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267580 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2676cc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267640 │ │ │ │ ldr r4, [pc, #300] @ (2676d0 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2676d4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267698 │ │ │ │ ldr r2, [pc, #276] @ (2676d8 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2676dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #264] @ (2676e0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 267676 │ │ │ │ ldr r7, [pc, #256] @ (2676e4 ) │ │ │ │ @@ -97363,25 +97362,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2675f2 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 267676 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r2, [pc, #236] @ (2676e8 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2675ea │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2675ea │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -97394,36 +97393,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223264 │ │ │ │ ldr r4, [pc, #172] @ (2676f0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 267688 │ │ │ │ ldr r0, [pc, #164] @ (2676f4 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2676f8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 26fd64 │ │ │ │ cbz r0, 267688 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2256b4 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26766c │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ b.n 26766c │ │ │ │ ldr r0, [pc, #112] @ (2676fc ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223264 │ │ │ │ @@ -97439,45 +97438,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 267632 │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #94 @ 0x5e │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2675e8 │ │ │ │ + bhi.n 267628 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsrs r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #36 @ 0x24 │ │ │ │ + cmp r7, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r4, #28] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #178 @ 0xb2 │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r2, #116] @ 0x74 │ │ │ │ + str r4, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #36] @ 0x24 │ │ │ │ + ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf71a004a │ │ │ │ + @ instruction: 0xf73a004a │ │ │ │ │ │ │ │ 00267704 : │ │ │ │ cbz r0, 26770a │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ @@ -97489,45 +97488,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (267770 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 26774e │ │ │ │ ldr.w ip, [pc, #64] @ 267774 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (267778 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + cmp r5, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026777c : │ │ │ │ cbz r0, 26779a │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2677a6 │ │ │ │ @@ -97709,28 +97708,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 267932 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 267a02 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26792a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 26792a │ │ │ │ ldr r3, [pc, #292] @ (267a6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (267a70 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 554df4 │ │ │ │ + bl 554e24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26792a │ │ │ │ ldr r3, [pc, #280] @ (267a74 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267a1e │ │ │ │ @@ -97748,27 +97747,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (267a80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2679b0 │ │ │ │ ldr r3, [pc, #204] @ (267a6c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (267a84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5547a4 │ │ │ │ + bl 5547d4 │ │ │ │ ldr r2, [pc, #212] @ (267a88 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2662dc │ │ │ │ mov r1, r0 │ │ │ │ @@ -97781,15 +97780,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -97799,15 +97798,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 267a3e │ │ │ │ ldr r0, [pc, #132] @ (267a90 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ mov r4, r0 │ │ │ │ b.n 267978 │ │ │ │ ldr r3, [pc, #116] @ (267a94 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267964 │ │ │ │ @@ -97815,66 +97814,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 267964 │ │ │ │ ldr r0, [pc, #104] @ (267a9c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 267964 │ │ │ │ ldr r3, [pc, #96] @ (267aa0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 267a0a │ │ │ │ ldr r3, [pc, #76] @ (267a98 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267a0a │ │ │ │ ldr r0, [pc, #80] @ (267aa4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 267a0a │ │ │ │ ldrh r4, [r5, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r1, #252 @ 0xfc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r4, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (267c70 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #238 @ 0xee │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #82 @ 0x52 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - @ instruction: 0xffff63c4 │ │ │ │ + @ instruction: 0xffff63e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267aa8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -97896,15 +97895,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (267b4c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (267b50 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5547a4 │ │ │ │ + bl 5547d4 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (267b54 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -97931,33 +97930,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 267adc │ │ │ │ ldr r0, [pc, #40] @ (267b64 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 267adc │ │ │ │ adds r0, #58 @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (267d50 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r2, #22 │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #252 @ 0xfc │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #96] @ 0x60 │ │ │ │ + str r0, [r4, #96] @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267b68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97969,15 +97968,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 267b8c │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 267bb4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267b86 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 267b86 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -98000,15 +97999,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r2, #36] @ 0x24 │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267bdc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -98019,15 +98018,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 267c5a │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 267c2c │ │ │ │ cbz r7, 267c18 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -98063,21 +98062,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (267c80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r4, #28] │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r4, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267c84 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -98157,19 +98156,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cbz r2, 267d9a │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #210 @ 0xd2 │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r2, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267d54 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -98216,54 +98215,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (267e24 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (267e28 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 699848 │ │ │ │ + bl 699868 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 267dfa │ │ │ │ ldr r2, [pc, #64] @ (267e2c ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 267d98 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 267d9c │ │ │ │ b.n 267d8a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 267de8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #160 @ 0xa0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #146 @ 0x92 │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ uxtb r0, r2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #64] @ (267e68 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ sxtb r6, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00267e30 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98322,54 +98321,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (267f64 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (267f68 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 699848 │ │ │ │ + bl 699868 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 267f0e │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (267f6c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 267e6c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #124] @ (267f70 ) │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cbnz r0, 267f1a │ │ │ │ ldr r2, [pc, #120] @ (267f74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (267f78 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 267ed0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #88] @ (267f7c ) │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 267efa │ │ │ │ ldr r2, [pc, #80] @ (267f80 ) │ │ │ │ add r2, pc │ │ │ │ @@ -98393,33 +98392,33 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #152 @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #122 @ 0x7a │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #64] @ (267fa8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r4, 267f92 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - asrs r6, r7, #6 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r5, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r7, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00267f90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98459,25 +98458,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ sub sp, #216 @ 0xd8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r6, r0] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r4, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #28 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r0, #36] @ 0x24 │ │ │ │ + str r4, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268018 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -98517,23 +98516,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add sp, #200 @ 0xc8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r1, #32] │ │ │ │ + str r2, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #150 @ 0x96 │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, #20] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -98560,30 +98559,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2239e4 │ │ │ │ ldr r3, [pc, #140] @ (268168 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2680f2 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ adds r4, #1 │ │ │ │ blx 2239e4 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 26811e │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2680e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 699848 │ │ │ │ + bl 699868 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 268140 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2680e0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -98599,36 +98598,36 @@ │ │ │ │ bne.n 268148 │ │ │ │ ldr r0, [pc, #60] @ (268170 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2239e0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 268112 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #24] │ │ │ │ + str r2, [r1, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r7, sp, #640 @ 0x280 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r4, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #240 @ 0xf0 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r1, [pc, #64] @ (2681ac ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #234 @ 0xea │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r2, #20] │ │ │ │ + str r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (26839c ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -98847,41 +98846,41 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r1, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #20] │ │ │ │ - lsls r6, r0, #1 │ │ │ │ str r6, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r4, #24] │ │ │ │ + str r6, [r7, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + str r0, [r0, #28] │ │ │ │ + lsls r6, r0, #1 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r5, #20] │ │ │ │ + str r6, [r1, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2684f0 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r2, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r7, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #144 @ 0x90 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002683e0 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2684a4 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -98957,17 +98956,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2685dc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #0] │ │ │ │ + str r0, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r1, #0] │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002684b4 : │ │ │ │ ldr r0, [pc, #4] @ (2684bc ) │ │ │ │ add r0, pc │ │ │ │ b.n 268174 │ │ │ │ nop │ │ │ │ @@ -99334,19 +99333,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (26883c ) │ │ │ │ ldr r0, [pc, #20] @ (268840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r5, #28 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268844 : │ │ │ │ cbz r0, 26884a │ │ │ │ b.w 223518 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -99373,19 +99372,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268894 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268898 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99429,25 +99428,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (268920 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r3, r1] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r4, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268924 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -99479,19 +99478,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268984 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #250 @ 0xfa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, r7] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268988 : │ │ │ │ cbz r0, 268998 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99508,19 +99507,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2689c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #154 @ 0x9a │ │ │ │ + adds r3, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, r6] │ │ │ │ + ldrb r4, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002689c8 : │ │ │ │ cbz r0, 2689d8 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99537,19 +99536,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268a04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #90 @ 0x5a │ │ │ │ + adds r3, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r2, r5] │ │ │ │ + ldrb r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a08 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99568,19 +99567,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268a44 ) │ │ │ │ ldr r0, [pc, #20] @ (268a48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r1, r4] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a4c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99599,19 +99598,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (268a88 ) │ │ │ │ ldr r0, [pc, #20] @ (268a8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, r3] │ │ │ │ + ldrb r2, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268a90 : │ │ │ │ cbz r0, 268aa0 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99628,19 +99627,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268acc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #146 @ 0x92 │ │ │ │ + adds r2, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, r2] │ │ │ │ + ldrb r4, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ad0 : │ │ │ │ cbz r0, 268ae0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99657,19 +99656,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268b0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r2, r0] │ │ │ │ + ldrb r0, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, r1] │ │ │ │ + ldrb r4, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b10 : │ │ │ │ cbz r0, 268b20 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -99685,19 +99684,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268b4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #18 │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r7] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r1, r0] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b50 : │ │ │ │ cbz r0, 268b60 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99714,19 +99713,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (268b8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268b90 : │ │ │ │ cbz r0, 268ba0 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99742,19 +99741,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268bc8 ) │ │ │ │ ldr r0, [pc, #20] @ (268bcc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r1, #146 @ 0x92 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, r6] │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268bd0 : │ │ │ │ cbz r0, 268be0 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99770,19 +99769,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268c08 ) │ │ │ │ ldr r0, [pc, #20] @ (268c0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r1, #82 @ 0x52 │ │ │ │ + adds r1, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r4] │ │ │ │ + ldrh r0, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, r5] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c10 : │ │ │ │ cbz r0, 268c20 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99798,19 +99797,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268c48 ) │ │ │ │ ldr r0, [pc, #20] @ (268c4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, r4] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c50 : │ │ │ │ cbz r0, 268c60 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99826,19 +99825,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268c88 ) │ │ │ │ ldr r0, [pc, #20] @ (268c8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, r3] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268c90 : │ │ │ │ cbz r0, 268ca2 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99855,19 +99854,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, r1] │ │ │ │ + ldrh r6, [r5, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268cd4 : │ │ │ │ cbz r0, 268ce4 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99883,19 +99882,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268d0c ) │ │ │ │ ldr r0, [pc, #20] @ (268d10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, r1] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d14 : │ │ │ │ cbz r0, 268d24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99911,19 +99910,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (268d4c ) │ │ │ │ ldr r0, [pc, #20] @ (268d50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r1, r7] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d54 : │ │ │ │ cbz r0, 268d66 │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99940,19 +99939,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268d94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #236 @ 0xec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268d98 : │ │ │ │ cbz r0, 268daa │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -99969,19 +99968,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268dd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ddc : │ │ │ │ cbz r0, 268dee │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -99999,19 +99998,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268e1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #68 @ 0x44 │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e20 : │ │ │ │ cbz r0, 268e32 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100029,19 +100028,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268e60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r7, #0 │ │ │ │ + cmp r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, r3] │ │ │ │ + ldr r0, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268e64 : │ │ │ │ cbz r0, 268e76 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100059,19 +100058,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268ea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r7, r1] │ │ │ │ + ldr r2, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r6, r2] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ea8 : │ │ │ │ cbz r0, 268ebc │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -100089,19 +100088,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (268eec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r6, r0] │ │ │ │ + ldr r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r5, r1] │ │ │ │ + ldr r4, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268ef0 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 268f04 │ │ │ │ ldr r3, [pc, #20] @ (268f0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -100109,15 +100108,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f10 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100144,15 +100143,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 225c28 │ │ │ │ - adds r0, #116 @ 0x74 │ │ │ │ + adds r0, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f64 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 268f78 │ │ │ │ ldr r3, [pc, #20] @ (268f80 ) │ │ │ │ add r3, pc │ │ │ │ @@ -100160,15 +100159,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00268f84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100198,21 +100197,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (268fe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + adds r0, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r0, [r7, r6] │ │ │ │ + ldrsb r0, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00268fe8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -100271,15 +100270,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 225c28 │ │ │ │ nop │ │ │ │ - cmp r7, #180 @ 0xb4 │ │ │ │ + cmp r7, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 26912e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 269106 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -100395,17 +100394,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2690f6 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2690d6 │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r7, #17 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -100487,24 +100486,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 269280 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2692a4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2235c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26927a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26927a │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100712,15 +100711,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2694a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r2, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 269530 │ │ │ │ @@ -100786,124 +100785,124 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2695fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #148] @ (269600 ) │ │ │ │ ldr r3, [pc, #148] @ (269604 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (269608 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (26960c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #140] @ (269610 ) │ │ │ │ ldr r2, [pc, #140] @ (269614 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (269618 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #132] @ (26961c ) │ │ │ │ ldr r2, [pc, #136] @ (269620 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (269624 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #128] @ (269628 ) │ │ │ │ ldr r2, [pc, #128] @ (26962c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (269630 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #120] @ (269634 ) │ │ │ │ ldr r2, [pc, #124] @ (269638 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (26963c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #116] @ (269640 ) │ │ │ │ ldr r2, [pc, #116] @ (269644 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (269648 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #108] @ (26964c ) │ │ │ │ ldr r2, [pc, #112] @ (269650 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (269654 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5552a0 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + b.w 5552d0 │ │ │ │ + lsrs r0, r7, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sl, pc │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sl, sl │ │ │ │ + add sl, lr │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #800] @ 0x320 │ │ │ │ + str r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], {78} @ 0x4e │ │ │ │ + stc 0, cr0, [sl], #312 @ 0x138 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, r7] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r7] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #10] │ │ │ │ + strb r0, [r4, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (269740 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100913,61 +100912,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26970c │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (26974c ) │ │ │ │ ldr r6, [pc, #188] @ (269750 ) │ │ │ │ - bl 55e0d4 │ │ │ │ + bl 55e104 │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #168] @ (269754 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 55e294 │ │ │ │ + bl 55e2c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2696f6 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ - bl 562958 │ │ │ │ + bl 562988 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #112] @ (269758 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -100978,41 +100977,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (269760 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r0, #30 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, r5] │ │ │ │ + str r0, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, r6] │ │ │ │ + str r0, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2697a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101020,29 +101019,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2697ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2697b0 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223264 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r0, r1] │ │ │ │ + str r4, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #528 @ (adr r1, 2699c4 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 269a44 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2697f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101050,29 +101049,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2697fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269800 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223264 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #976] @ (269bcc ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, r0] │ │ │ │ + str r6, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #208 @ (adr r1, 2698d4 ) │ │ │ │ + add r1, pc, #336 @ (adr r1, 269954 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 269844 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101080,29 +101079,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (26984c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (269850 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223264 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r6, #23 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #656] @ (269adc ) │ │ │ │ + ldr r7, [pc, #784] @ (269b5c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #728] @ (269b28 ) │ │ │ │ + ldr r7, [pc, #856] @ (269ba8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #912 @ (adr r0, 269be4 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 269864 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 269894 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101110,29 +101109,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (26989c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2698a0 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223264 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #336] @ (2699ec ) │ │ │ │ + ldr r7, [pc, #464] @ (269a6c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #408] @ (269a38 ) │ │ │ │ + ldr r7, [pc, #536] @ (269ab8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #592 @ (adr r0, 269af4 ) │ │ │ │ + add r0, pc, #720 @ (adr r0, 269b74 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 269950 │ │ │ │ sub sp, #16 │ │ │ │ @@ -101149,22 +101148,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (26995c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269960 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692b74 │ │ │ │ + bl 692b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269902 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 269922 │ │ │ │ @@ -101175,15 +101174,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (26996c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #76] @ (269970 ) │ │ │ │ ldr r3, [pc, #48] @ (269958 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101195,29 +101194,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r3, #21 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r0, #9 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #8] @ (269968 ) │ │ │ │ + ldr r7, [pc, #136] @ (2699e8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #944] @ (269d14 ) │ │ │ │ + ldr r7, [pc, #48] @ (269994 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r4, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #176] @ (269a1c ) │ │ │ │ + ldr r7, [pc, #304] @ (269a9c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #704] @ (269c30 ) │ │ │ │ + ldr r6, [pc, #832] @ (269cb0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r4, #7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101236,22 +101235,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269a2c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269a30 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692b74 │ │ │ │ + bl 692b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2699d2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2699f2 │ │ │ │ @@ -101262,15 +101261,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269a3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #76] @ (269a40 ) │ │ │ │ ldr r3, [pc, #48] @ (269a28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101282,29 +101281,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r6, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #200] @ (269af8 ) │ │ │ │ + ldr r6, [pc, #328] @ (269b78 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #112] @ (269aa4 ) │ │ │ │ + ldr r6, [pc, #240] @ (269b24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r2, #16 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #560] @ (269c6c ) │ │ │ │ + ldr r6, [pc, #688] @ (269cec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #896] @ (269dc0 ) │ │ │ │ + ldr r6, [pc, #0] @ (269a40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r2, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101323,22 +101322,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269afc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269b00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692b74 │ │ │ │ + bl 692b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269aa2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 269ac2 │ │ │ │ @@ -101349,15 +101348,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269b0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #76] @ (269b10 ) │ │ │ │ ldr r3, [pc, #48] @ (269af8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101369,29 +101368,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r3, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r4, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #392] @ (269c88 ) │ │ │ │ + ldr r5, [pc, #520] @ (269d08 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #304] @ (269c34 ) │ │ │ │ + ldr r5, [pc, #432] @ (269cb4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #944] @ (269ebc ) │ │ │ │ + ldr r6, [pc, #48] @ (269b3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #64] @ (269b50 ) │ │ │ │ + ldr r5, [pc, #192] @ (269bd0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r6, r0, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -101410,22 +101409,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (269bcc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (269bd0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 692b74 │ │ │ │ + bl 692b94 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269b72 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 269b92 │ │ │ │ @@ -101436,15 +101435,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (269bdc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #76] @ (269be0 ) │ │ │ │ ldr r3, [pc, #48] @ (269bc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -101456,29 +101455,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r5, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r4, r2, #31 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #584] @ (269e18 ) │ │ │ │ + ldr r4, [pc, #712] @ (269e98 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #496] @ (269dc4 ) │ │ │ │ + ldr r4, [pc, #624] @ (269e44 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #288] @ (269cfc ) │ │ │ │ + ldr r5, [pc, #416] @ (269d7c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #256] @ (269ce0 ) │ │ │ │ + ldr r4, [pc, #384] @ (269d60 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r6, r6, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101488,24 +101487,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269c24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #784] @ (269f34 ) │ │ │ │ + ldr r3, [pc, #912] @ (269fb4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #856] @ (269f80 ) │ │ │ │ + ldr r3, [pc, #984] @ (26a000 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269c60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101513,24 +101512,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269c68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r2, #7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #512] @ (269e68 ) │ │ │ │ + ldr r3, [pc, #640] @ (269ee8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #584] @ (269eb4 ) │ │ │ │ + ldr r3, [pc, #712] @ (269f34 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 269ca4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101538,24 +101537,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (269cac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - lsls r6, r5, #5 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #240] @ (269d9c ) │ │ │ │ + ldr r3, [pc, #368] @ (269e1c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #312] @ (269de8 ) │ │ │ │ + ldr r3, [pc, #440] @ (269e68 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 269d00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -101564,34 +101563,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (269d08 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r5, #4 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #992] @ (26a0e8 ) │ │ │ │ + ldr r3, [pc, #96] @ (269d68 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r3, [pc, #40] @ (269d34 ) │ │ │ │ + ldr r3, [pc, #168] @ (269db4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 269d5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101600,34 +101599,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (269d64 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r6, r1, #3 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #624] @ (269fd4 ) │ │ │ │ + ldr r2, [pc, #752] @ (26a054 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #696] @ (26a020 ) │ │ │ │ + ldr r2, [pc, #824] @ (26a0a0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (269de4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -101635,58 +101634,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (269dec ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 269dd8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 269dc0 │ │ │ │ ldr.w ip, [pc, #84] @ 269df0 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (269df4 ) │ │ │ │ ldr r1, [pc, #84] @ (269df8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ - bl 562464 │ │ │ │ + bl 562494 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223518 │ │ │ │ blx 223838 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 269d94 │ │ │ │ nop │ │ │ │ - lsls r4, r6, #1 │ │ │ │ + lsls r4, r2, #2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #272] @ (269efc ) │ │ │ │ + ldr r2, [pc, #400] @ (269f7c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #336] @ (269f40 ) │ │ │ │ + ldr r2, [pc, #464] @ (269fc0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ + lsls r2, r6, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #384] @ (269f78 ) │ │ │ │ + ldr r2, [pc, #512] @ (269ff8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #472] @ (269fd4 ) │ │ │ │ + ldr r2, [pc, #600] @ (26a054 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (269e78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101697,15 +101696,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 269e4e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2256b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -101720,29 +101719,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (269e84 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r1, [pc, #720] @ (26a14c ) │ │ │ │ + ldr r1, [pc, #848] @ (26a1cc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vshr.u16 q8, q3, #2 │ │ │ │ - ldr r1, [pc, #744] @ (26a16c ) │ │ │ │ + vshr.u32 q8, q3, #2 │ │ │ │ + ldr r1, [pc, #872] @ (26a1ec ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #640] @ (26a108 ) │ │ │ │ + ldr r2, [pc, #768] @ (26a188 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (269f30 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -101752,15 +101751,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (269f3c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #140] @ (269f40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 269ec4 │ │ │ │ ldr r3, [pc, #132] @ (269f44 ) │ │ │ │ add r3, pc │ │ │ │ @@ -101808,28 +101807,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 26bc5c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 269ec4 │ │ │ │ nop │ │ │ │ - vqadd.u16 q8, q2, q3 │ │ │ │ - ldr r1, [pc, #120] @ (269fb0 ) │ │ │ │ + vqadd.u64 q8, q2, q3 │ │ │ │ + ldr r1, [pc, #248] @ (26a030 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #216] @ (26a014 ) │ │ │ │ + ldr r1, [pc, #344] @ (26a094 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r2, [pc, #264] @ (26a054 ) │ │ │ │ + ldr r2, [pc, #392] @ (26a0d4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #216] @ (26a028 ) │ │ │ │ + ldr r2, [pc, #344] @ (26a0a8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -101860,19 +101859,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5622c8 │ │ │ │ + bl 5622f8 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 269fd4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 26a004 │ │ │ │ @@ -101895,20 +101894,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5622c8 │ │ │ │ + bl 5622f8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 269fd4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 26a0f0 │ │ │ │ ldr.w r2, [pc, #1192] @ 26a4d4 │ │ │ │ movs r4, #0 │ │ │ │ @@ -102052,19 +102051,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (26a4e8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 562360 │ │ │ │ + bl 562390 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 269fd4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 269fda │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 269fd4 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -102364,39 +102363,39 @@ │ │ │ │ b.n 26a386 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #488] @ (26a6b0 ) │ │ │ │ + ldr r0, [pc, #616] @ (26a730 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mrc2 0, 2, r0, cr8, cr6, {2} │ │ │ │ - ldr r0, [pc, #488] @ (26a6b8 ) │ │ │ │ + mrc2 0, 3, r0, cr8, cr6, {2} │ │ │ │ + ldr r0, [pc, #616] @ (26a738 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r2, r5, #12 │ │ │ │ lsls r7, r4, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #200] @ (26a5a4 ) │ │ │ │ + ldr r0, [pc, #328] @ (26a624 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0x47fa │ │ │ │ + ldr r0, [pc, #104] @ (26a548 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r6], #-344 @ 0xfffffea8 │ │ │ │ - mov r8, r0 │ │ │ │ + ldc2 0, cr0, [r6], {86} @ 0x56 │ │ │ │ + mov r8, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bx r1 │ │ │ │ + bx r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov ip, ip │ │ │ │ + bxns r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb1e0056 │ │ │ │ - @ instruction: 0xfafa0056 │ │ │ │ - cmp ip, pc │ │ │ │ + @ instruction: 0xfb3e0056 │ │ │ │ + @ instruction: 0xfb1a0056 │ │ │ │ + mov r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #88] @ (26a55c ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 26a536 │ │ │ │ @@ -102464,15 +102463,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (26a5c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102504,15 +102503,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (26a614 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (26a618 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 69eee0 │ │ │ │ + b.w 69ef00 │ │ │ │ ldr r0, [pc, #24] @ (26a61c ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 26a5d8 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 26a5ee │ │ │ │ @@ -102538,15 +102537,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (26a658 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 69eee0 │ │ │ │ + b.w 69ef00 │ │ │ │ ldr r2, [pc, #16] @ (26a65c ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 26a62a │ │ │ │ nop │ │ │ │ ldrb r0, [r6, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ @@ -102568,15 +102567,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [pc, #20] @ (26a69c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 69eee0 │ │ │ │ + b.w 69ef00 │ │ │ │ ldr r1, [pc, #12] @ (26a6a0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 26a678 │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -102621,15 +102620,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 26a6e0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r2, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r5, #16 │ │ │ │ @@ -102658,15 +102657,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (26a94c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #488] @ (26a950 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26a91e │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -102701,15 +102700,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26a776 │ │ │ │ ldr r3, [pc, #404] @ (26a954 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #384] @ (26a950 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26a774 │ │ │ │ ldr r3, [pc, #384] @ (26a958 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102722,24 +102721,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 26a774 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (26a960 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a776 │ │ │ │ ldr r2, [pc, #356] @ (26a964 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #320] @ (26a950 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26a774 │ │ │ │ ldr r2, [pc, #332] @ (26a968 ) │ │ │ │ @@ -102753,24 +102752,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 26a774 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (26a96c ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a776 │ │ │ │ ldr r2, [pc, #264] @ (26a94c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #252] @ (26a950 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 26a774 │ │ │ │ ldr r2, [pc, #272] @ (26a970 ) │ │ │ │ @@ -102784,24 +102783,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 26a774 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (26a974 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a776 │ │ │ │ ldr r2, [pc, #200] @ (26a94c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #188] @ (26a950 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26a774 │ │ │ │ ldr r2, [pc, #212] @ (26a978 ) │ │ │ │ @@ -102815,25 +102814,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 26a774 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (26a97c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a776 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 268f64 │ │ │ │ ldr r3, [pc, #128] @ (26a954 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r2, [pc, #112] @ (26a950 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a774 │ │ │ │ ldr r3, [pc, #148] @ (26a980 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -102849,15 +102848,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (26a984 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 26a776 │ │ │ │ ldr r2, [pc, #104] @ (26a988 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 26a774 │ │ │ │ @@ -102867,52 +102866,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 26a774 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (26a98c ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26a774 │ │ │ │ nop │ │ │ │ lsls r4, r2, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r5] │ │ │ │ + ldrb r2, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r5] │ │ │ │ + ldrb r0, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, r0] │ │ │ │ + ldrb r4, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #256] @ (26aa8c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026a990 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -102949,18 +102948,18 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (26a9fc ) │ │ │ │ ldr r0, [pc, #16] @ (26aa00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf4e60056 │ │ │ │ - ldrb r0, [r6, r1] │ │ │ │ + add.w r0, r6, #14024704 @ 0xd60000 │ │ │ │ + ldrb r0, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -102993,30 +102992,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 26aa86 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 26aacc │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 26aa94 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 26a990 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 67d88c │ │ │ │ + bl 67d8b0 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 26aae8 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -103071,23 +103070,23 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf3dc0056 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + @ instruction: 0xf3fc0056 │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, r5] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ubfx r0, r4, #1, #23 │ │ │ │ - ldrh r6, [r1, r7] │ │ │ │ + @ instruction: 0xf3e40056 │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, r5] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ab40 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -103126,26 +103125,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (26abb4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ab5a │ │ │ │ ldr r0, [pc, #28] @ (26abb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26ab5a │ │ │ │ vmla.i q0, q5, d22[0] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026abbc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -103244,15 +103243,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc1dc │ │ │ │ cbz r0, 26acba │ │ │ │ bl 451ad4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 67d88c │ │ │ │ + b.w 67d8b0 │ │ │ │ nop │ │ │ │ ldrsb r4, [r1, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026acd0 : │ │ │ │ @@ -103307,25 +103306,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (26ae3c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (26ae40 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #228] @ (26ae44 ) │ │ │ │ ldr r1, [pc, #232] @ (26ae48 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #216] @ (26ae4c ) │ │ │ │ ldr r3, [pc, #188] @ (26ae34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -103349,26 +103348,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (26ae58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26ad72 │ │ │ │ bl 3fc374 │ │ │ │ cbnz r0, 26add0 │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc1dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 26ad72 │ │ │ │ bl 451ad4 │ │ │ │ b.n 26ad72 │ │ │ │ mov r0, r9 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 26ad72 │ │ │ │ movs r7, #1 │ │ │ │ b.n 26adf0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26a990 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -103403,24 +103402,24 @@ │ │ │ │ nop │ │ │ │ cdp2 0, 2, cr0, cr6, cr6, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 1, cr0, cr2, cr6, {3} │ │ │ │ ldr r7, [pc, #368] @ (26afb0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + ldr r6, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbcs.w r0, r2, #86 @ 0x56 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + @ instruction: 0xf1920056 │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2 0, cr0, [r6, #408] @ 0x198 │ │ │ │ - @ instruction: 0xf1240056 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + adc.w r0, r4, #86 @ 0x56 │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026ae5c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -103525,26 +103524,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 3fc1dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26aee2 │ │ │ │ b.n 26af3c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #48] @ (26afc0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -103553,15 +103552,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (26afc4 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 26aeec │ │ │ │ strh r0, [r5, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r6, [r3, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -103733,15 +103732,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -103840,15 +103839,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -103989,15 +103988,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -104038,21 +104037,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subw r0, sl, #2150 @ 0x866 │ │ │ │ │ │ │ │ 0026b4a0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (26b4ac ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69eea8 │ │ │ │ + b.w 69eec8 │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #15] │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026b4b0 : │ │ │ │ - b.w 69eec0 │ │ │ │ + b.w 69eee0 │ │ │ │ │ │ │ │ 0026b4b4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (26b530 ) │ │ │ │ @@ -104127,15 +104126,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 26b588 │ │ │ │ bl 26a5cc │ │ │ │ ldr r0, [pc, #96] @ (26b5cc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -104148,43 +104147,43 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (26b5d8 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 26b576 │ │ │ │ ldr r3, [pc, #48] @ (26b5dc ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (26b5e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (26b5e4 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26b5a6 │ │ │ │ ldr r6, [pc, #104] @ (26b634 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r6, [r3, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strd r0, r0, [r2, #-344] @ 0x158 │ │ │ │ - str r2, [r1, r3] │ │ │ │ + strd r0, r0, [r2, #-344]! @ 0x158 │ │ │ │ + str r2, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, r7] │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmdb r2!, {r1, r2, r4, r6} │ │ │ │ - str r0, [r5, r2] │ │ │ │ + strd r0, r0, [r2, #-344] @ 0x158 │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -104448,15 +104447,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (26b8c4 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 69de68 │ │ │ │ + b.w 69de88 │ │ │ │ movs r0, #12 │ │ │ │ blx 2231f4 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -104479,25 +104478,25 @@ │ │ │ │ bpl.n 26b856 │ │ │ │ ldr r0, [pc, #36] @ (26b8d4 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ @ instruction: 0xf2d40066 │ │ │ │ - ldr r7, [pc, #160] @ (26b968 ) │ │ │ │ + ldr r7, [pc, #288] @ (26b9e8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #56] @ (26b910 ) │ │ │ │ + ldr r7, [pc, #184] @ (26b990 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (26b978 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -104766,100 +104765,100 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (26bc38 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26bb42 │ │ │ │ ldr r3, [pc, #160] @ (26bc3c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26b9ec │ │ │ │ ldr r3, [pc, #152] @ (26bc40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26b9ec │ │ │ │ ldr r0, [pc, #144] @ (26bc44 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26b9ec │ │ │ │ ldr r2, [pc, #136] @ (26bc48 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (26bc4c ) │ │ │ │ ldr r1, [pc, #140] @ (26bc50 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 26bb48 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (26bc54 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (26bc58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69d5b4 │ │ │ │ + bl 69d5d4 │ │ │ │ b.n 26bbd4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbc.w r0, sl, #102 @ 0x66 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r6, #102 @ 0x66 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 26bccc │ │ │ │ + bls.n 26bd0c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [pc, #280] @ (26bd30 ) │ │ │ │ + ldr r6, [pc, #408] @ (26bdb0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #304] @ (26bd4c ) │ │ │ │ + ldr r6, [pc, #432] @ (26bdcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [pc, #808] @ (26bf4c ) │ │ │ │ + ldr r5, [pc, #936] @ (26bfcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r5, #11 │ │ │ │ + asrs r2, r1, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [pc, #632] @ (26bea4 ) │ │ │ │ + ldr r5, [pc, #760] @ (26bf24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ vext.8 q0, q5, q11, #0 │ │ │ │ - ldr r4, [pc, #864] @ (26bf94 ) │ │ │ │ + ldr r4, [pc, #992] @ (26c014 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26c384 │ │ │ │ + b.n 26c3c4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #408] @ (26bdd4 ) │ │ │ │ + ldr r4, [pc, #536] @ (26be54 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #512] @ (26be48 ) │ │ │ │ + ldr r4, [pc, #640] @ (26bec8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [pc, #256] @ (26bd4c ) │ │ │ │ + ldr r4, [pc, #384] @ (26bdcc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26c324 │ │ │ │ + b.n 26c364 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #160] @ (26bcf4 ) │ │ │ │ + ldr r4, [pc, #288] @ (26bd74 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 26c2dc │ │ │ │ + b.n 26c31c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r4, [pc, #8] @ (26bc64 ) │ │ │ │ + ldr r4, [pc, #136] @ (26bce4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bc5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -104974,15 +104973,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (26bdb4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 26bd8e │ │ │ │ ldr r0, [pc, #52] @ (26bdb8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ movs r0, #0 │ │ │ │ b.n 26bd08 │ │ │ │ ldr r3, [pc, #44] @ (26bdbc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26bd80 │ │ │ │ @@ -104990,27 +104989,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26bd80 │ │ │ │ ldr r0, [pc, #32] @ (26bdc4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26bd80 │ │ │ │ nop │ │ │ │ cdp 0, 3, cr0, cr10, cr6, {3} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #240] @ (26beac ) │ │ │ │ + ldr r3, [pc, #368] @ (26bf2c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #1016] @ (26c1c0 ) │ │ │ │ + ldr r3, [pc, #120] @ (26be40 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bdc8 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -105046,15 +105045,15 @@ │ │ │ │ blx 2230b0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6987d0 │ │ │ │ + b.w 6987f0 │ │ │ │ │ │ │ │ 0026be30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -105191,17 +105190,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (26bfcc ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #120] @ (26c048 ) │ │ │ │ + ldr r1, [pc, #248] @ (26c0c8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026bfd0 : │ │ │ │ cbz r1, 26bfe0 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 26bff8 │ │ │ │ @@ -105228,15 +105227,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 110 @ 0x6e │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0026c01c : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -105502,19 +105501,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (26c2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bgt.n 26c1f4 │ │ │ │ + bgt.n 26c234 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, sl │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, ip │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c2c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105718,15 +105717,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 69866c │ │ │ │ + bl 69868c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 26c546 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -105736,15 +105735,15 @@ │ │ │ │ cbz r0, 26c54a │ │ │ │ ldr r1, [pc, #156] @ (26c598 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22407c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #140] @ (26c59c ) │ │ │ │ ldr r3, [pc, #124] @ (26c58c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105773,19 +105772,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (26c5b0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6987d0 │ │ │ │ + bl 6987f0 │ │ │ │ b.n 26c546 │ │ │ │ ldr r1, [pc, #64] @ (26c5b4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (26c5b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -105800,27 +105799,27 @@ │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 26c250 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 26c198 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bge.n 26c5bc │ │ │ │ + bge.n 26c5fc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mvns r6, r0 │ │ │ │ + mvns r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 26c598 │ │ │ │ + bge.n 26c5d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bics r6, r7 │ │ │ │ + mvns r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r0, r1 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 26c55c │ │ │ │ + bls.n 26c59c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - muls r4, r7 │ │ │ │ + bics r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -105836,25 +105835,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (26c678 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #128] @ (26c67c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #120] @ (26c680 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 224da4 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -105888,33 +105887,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 26afc8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 26abbc │ │ │ │ nop │ │ │ │ - orrs r4, r7 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orrs r0, r7 │ │ │ │ + muls r0, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orrs r4, r6 │ │ │ │ + muls r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c684 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (26c6d4 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (26c6d8 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 26c6be │ │ │ │ ldr r1, [pc, #48] @ (26c6dc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -105930,15 +105929,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r7, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #196 @ 0xc4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 0026c6e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105954,15 +105953,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ mov r1, sp │ │ │ │ bl 26b534 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #56] @ (26c75c ) │ │ │ │ ldr r3, [pc, #44] @ (26c754 ) │ │ │ │ @@ -105983,15 +105982,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 26bf7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #60 @ 0x3c │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 26cf2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026c760 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -106024,35 +106023,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26c78e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d580 │ │ │ │ + b.w 67d5a4 │ │ │ │ ldr r1, [pc, #24] @ (26c7e8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 612ccc │ │ │ │ - ldr r1, [pc, #240] @ (26c8d0 ) │ │ │ │ + b.w 612cfc │ │ │ │ + ldr r1, [pc, #368] @ (26c950 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + rors r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rors r4, r6 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sbcs r4, r2 │ │ │ │ + sbcs r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026c7ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -106096,15 +106095,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 26c9c8 │ │ │ │ ldr r3, [pc, #480] @ (26ca50 ) │ │ │ │ ldr r1, [pc, #484] @ (26ca54 ) │ │ │ │ ldr.w r9, [pc, #484] @ 26ca58 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -106115,100 +106114,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (26ca60 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 26c8b0 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (26ca64 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (26ca68 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (26ca6c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 26c8fe │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (26ca70 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26c890 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #392] @ (26ca74 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ b.n 26c89a │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26c976 │ │ │ │ ldr.w r8, [pc, #364] @ 26ca78 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 26c934 │ │ │ │ ldr r1, [pc, #352] @ (26ca7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 26c96c │ │ │ │ ldr r1, [pc, #344] @ (26ca80 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 26c972 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (26ca84 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 26c918 │ │ │ │ ldr r2, [pc, #288] @ (26ca88 ) │ │ │ │ add r2, pc │ │ │ │ b.n 26c918 │ │ │ │ ldr r2, [pc, #284] @ (26ca8c ) │ │ │ │ @@ -106220,22 +106219,22 @@ │ │ │ │ cbz r3, 26c9ce │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 26c98c │ │ │ │ ldr r1, [pc, #268] @ (26ca90 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26c852 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 67d508 │ │ │ │ + bl 67d52c │ │ │ │ ldr r2, [pc, #244] @ (26ca94 ) │ │ │ │ ldr r3, [pc, #152] @ (26ca3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -106255,99 +106254,99 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 26c9fa │ │ │ │ ldr r3, [pc, #120] @ (26ca50 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (26ca98 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (26ca9c ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 26c97c │ │ │ │ ldr r3, [pc, #84] @ (26ca50 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #108] @ (26ca74 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ b.n 26c9e8 │ │ │ │ ldr r2, [pc, #52] @ (26ca54 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 26c908 │ │ │ │ ldr r1, [pc, #120] @ (26caa0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 26c99e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ b.n 26d048 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 26d034 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r6 │ │ │ │ + sbcs r6, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [pc, #496] @ (26cc3c ) │ │ │ │ + ldr r0, [pc, #624] @ (26ccbc ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adcs r2, r1 │ │ │ │ + adcs r2, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #544] @ (26cc78 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #304] @ (26cb8c ) │ │ │ │ + ldr r0, [pc, #432] @ (26cc0c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r2 │ │ │ │ + asrs r6, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r5 │ │ │ │ + adcs r6, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cdp 0, 2, cr0, cr12, cr15, {2} │ │ │ │ - subs r2, r2, #1 │ │ │ │ + cdp 0, 4, cr0, cr12, cr15, {2} │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r6 │ │ │ │ + adcs r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r6 │ │ │ │ + asrs r0, r2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ eors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3 │ │ │ │ + lsrs r4, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r3 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r3 │ │ │ │ + lsrs r6, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eors r6, r4 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldcl 0, cr0, [ip, #-316] @ 0xfffffec4 │ │ │ │ - ldcl 0, cr0, [r6, #-316] @ 0xfffffec4 │ │ │ │ - lsls r2, r3 │ │ │ │ + ldcl 0, cr0, [ip, #-316]! @ 0xfffffec4 │ │ │ │ + ldcl 0, cr0, [r6, #-316]! @ 0xfffffec4 │ │ │ │ + lsls r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ b.n 26cd6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldcl 0, cr0, [lr], {79} @ 0x4f │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + ldcl 0, cr0, [lr], #316 @ 0x13c │ │ │ │ + ands r2, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #128 @ 0x80 │ │ │ │ + subs r7, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026caa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -106360,51 +106359,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cc30 │ │ │ │ ldr r1, [pc, #380] @ (26cc4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26cbfc │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26cbde │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 26cbd8 │ │ │ │ ldr r2, [pc, #356] @ (26cc50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (26cc54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #348] @ (26cc58 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #340] @ (26cc5c ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [pc, #332] @ (26cc60 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #324] @ (26cc64 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26cc1a │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26cc1a │ │ │ │ ldr.w r9, [pc, #300] @ 26cc68 │ │ │ │ @@ -106413,47 +106412,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 26cb5a │ │ │ │ ldr r1, [pc, #296] @ (26cc74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 26cc24 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (26cc78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (26cc7c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (26cc80 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 26cc84 │ │ │ │ ldr r2, [pc, #212] @ (26cc88 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -106472,92 +106471,92 @@ │ │ │ │ b.n 26caee │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (26cc94 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26caea │ │ │ │ b.n 26cbd8 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (26cc98 ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26cae4 │ │ │ │ b.n 26cbde │ │ │ │ ldr r1, [pc, #128] @ (26cc9c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d2ec │ │ │ │ + b.w 67d310 │ │ │ │ ldr r1, [pc, #108] @ (26cca0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 67d2ec │ │ │ │ + b.w 67d310 │ │ │ │ nop │ │ │ │ b.n 26cce0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #174 @ 0xae │ │ │ │ + subs r7, #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #176 @ 0xb0 │ │ │ │ + subs r7, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r8, r0 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + ands r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #152 @ 0x98 │ │ │ │ + subs r7, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #560] @ (26ceb8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r0, #20] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #140 @ 0x8c │ │ │ │ + subs r6, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #86 @ 0x56 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #234 @ 0xea │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #12 │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026cca4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -106572,30 +106571,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (26cd98 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #192] @ (26cd9c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #184] @ (26cda0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ ldr r1, [pc, #176] @ (26cda4 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (26cda8 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -106603,15 +106602,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 26cd5a │ │ │ │ mov r0, r7 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #120] @ (26cdac ) │ │ │ │ ldr r3, [pc, #92] @ (26cd90 ) │ │ │ │ @@ -106633,15 +106632,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (26cdb0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26cd2a │ │ │ │ cbnz r0, 26cd7a │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -106651,23 +106650,23 @@ │ │ │ │ b.n 26cd2a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ udf #80 @ 0x50 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #228 @ 0xe4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ udf #66 @ 0x42 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r7, [sp, #456] @ 0x1c8 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 26ccac │ │ │ │ + beq.n 26ccec │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 26cd60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ ... │ │ │ │ @@ -106688,37 +106687,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (26ce78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #144] @ (26ce7c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #136] @ (26ce80 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (26ce84 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 26ce52 │ │ │ │ mov r0, r9 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #92] @ (26ce88 ) │ │ │ │ ldr r3, [pc, #68] @ (26ce70 ) │ │ │ │ @@ -106747,21 +106746,21 @@ │ │ │ │ b.n 26ce22 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 26cef0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ble.n 26cee0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 26ce4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026ce8c : │ │ │ │ @@ -106799,15 +106798,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 69d49c │ │ │ │ + b.w 69d4bc │ │ │ │ ldr r1, [pc, #56] @ (26cf2c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 435ffc │ │ │ │ @@ -106815,30 +106814,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (26cf34 ) │ │ │ │ ldr r1, [pc, #40] @ (26cf38 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 26cee2 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #38 @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #608] @ 0x260 │ │ │ │ + str r5, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #164 @ 0xa4 │ │ │ │ + subs r4, #196 @ 0xc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 26cf44 │ │ │ │ + bne.n 26cf84 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #140 @ 0x8c │ │ │ │ + subs r4, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ bl 12ef2e │ │ │ │ - subs r4, #168 @ 0xa8 │ │ │ │ + subs r4, #200 @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 26ceec │ │ │ │ + beq.n 26cf2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r4, #88 @ 0x58 │ │ │ │ + subs r4, #120 @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026cf3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -106855,38 +106854,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 26d0c4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 68d9d8 │ │ │ │ + bl 68d9f8 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 26cfe6 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 692b74 │ │ │ │ + bl 692b94 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 26d02e │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 26d09e │ │ │ │ bne.n 26d02e │ │ │ │ @@ -106916,15 +106915,15 @@ │ │ │ │ beq.n 26d026 │ │ │ │ movs r0, #16 │ │ │ │ blx 2231f4 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6929b0 │ │ │ │ + bl 6929d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26cfa0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26925c │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 26d02e │ │ │ │ @@ -106937,20 +106936,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 26cffc │ │ │ │ ldr r1, [pc, #156] @ (26d0cc ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d634 │ │ │ │ + bl 67d658 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d670 │ │ │ │ + bl 67d694 │ │ │ │ ldr r2, [pc, #132] @ (26d0d0 ) │ │ │ │ ldr r3, [pc, #104] @ (26d0b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -106989,31 +106988,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ blt.n 26d028 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #80 @ 0x50 │ │ │ │ + subs r4, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r7, #6 │ │ │ │ + asrs r6, r3, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #206 @ 0xce │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ bge.n 26d050 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r7!, {r2, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d0e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107030,37 +107029,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 2247b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b4e7c │ │ │ │ + bl 6b4e9c │ │ │ │ ldr r3, [pc, #76] @ (26d168 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 26d126 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 26d152 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2235c4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26d120 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b4db8 │ │ │ │ + bl 6b4dd8 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 26d126 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -107087,44 +107086,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (26d250 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #176] @ (26d254 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ ldr r1, [pc, #168] @ (26d258 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (26d25c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ ldr r3, [pc, #148] @ (26d260 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6871c0 │ │ │ │ + bl 6871e4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 26d216 │ │ │ │ mov r0, r6 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #116] @ (26d264 ) │ │ │ │ ldr r3, [pc, #88] @ (26d248 ) │ │ │ │ add r2, pc │ │ │ │ @@ -107161,22 +107160,22 @@ │ │ │ │ b.n 26d1e6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 26d158 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #296] @ 0x128 │ │ │ │ + ldrd r0, r0, [r4, #296]! @ 0x128 │ │ │ │ bls.n 26d348 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - b.n 26cbf4 │ │ │ │ + b.n 26cc34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #880 @ (adr r4, 26d5cc ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 26d64c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 26d2a0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026d268 : │ │ │ │ @@ -107196,48 +107195,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (26d360 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #196] @ (26d364 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (26d368 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68d9d8 │ │ │ │ + bl 68d9f8 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68d9d8 │ │ │ │ + bl 68d9f8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #128] @ (26d36c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dda0 │ │ │ │ + bl 68ddc0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -107274,23 +107273,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bhi.n 26d270 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #0 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r7 │ │ │ │ + adcs r4, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #104 @ 0x68 │ │ │ │ + subs r1, #136 @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #218 @ 0xda │ │ │ │ + adds r4, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ bvc.n 26d338 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0026d374 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -107326,15 +107325,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (26d484 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107363,15 +107362,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (26d498 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107382,55 +107381,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (26d4a4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d43c │ │ │ │ b.n 26d3a4 │ │ │ │ ldr r3, [pc, #68] @ (26d4a8 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (26d4ac ) │ │ │ │ ldr r0, [pc, #68] @ (26d4b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 26d380 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4!, {r2, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #214 @ 0xd6 │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #250 @ 0xfa │ │ │ │ + subs r1, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + subs r0, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r0, #52 @ 0x34 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #68 @ 0x44 │ │ │ │ + subs r0, #100 @ 0x64 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d4b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -107513,27 +107512,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (26d63c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26d52a │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 26d5b6 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 69301c │ │ │ │ + bl 69303c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26d5e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -107550,27 +107549,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (26d648 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d43c │ │ │ │ b.n 26d52a │ │ │ │ ldr r3, [pc, #104] @ (26d64c ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (26d650 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (26d654 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26d52a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (26d658 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (26d65c ) │ │ │ │ ldr r0, [pc, #88] @ (26d660 ) │ │ │ │ add r3, pc │ │ │ │ @@ -107578,49 +107577,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bvs.n 26d698 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvs.n 26d684 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 26d5f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #244 @ 0xf4 │ │ │ │ + subs r0, #20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #192 @ 0xc0 │ │ │ │ + adds r6, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #176 @ 0xb0 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #150 @ 0x96 │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d664 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -107645,29 +107644,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (26d6d0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ + adds r6, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + adds r6, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d6d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -107704,15 +107703,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (26d788 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d43c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107723,33 +107722,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (26d794 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26d742 │ │ │ │ bmi.n 26d7b4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #92 @ 0x5c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d798 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107792,15 +107791,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (26d838 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 69d41c │ │ │ │ + bl 69d43c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -107808,19 +107807,19 @@ │ │ │ │ nop │ │ │ │ bcc.n 26d890 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r3} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #202 @ 0xca │ │ │ │ + adds r5, #234 @ 0xea │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d83c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -107911,15 +107910,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d49c │ │ │ │ + b.w 69d4bc │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -107942,63 +107941,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d49c │ │ │ │ + b.w 69d4bc │ │ │ │ ldr r1, [pc, #88] @ (26d9d0 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (26d9d4 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (26d9d8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 69d41c │ │ │ │ - bcs.n 26d8f0 │ │ │ │ + b.w 69d43c │ │ │ │ + bcs.n 26d930 │ │ │ │ lsls r1, r1, #1 │ │ │ │ bcs.n 26da50 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r7, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r6!, {r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r5, #36 @ 0x24 │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #126 @ 0x7e │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #192 @ 0xc0 │ │ │ │ + adds r4, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #110 @ 0x6e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #62 @ 0x3e │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r2, r7} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #232 @ 0xe8 │ │ │ │ + adds r3, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026d9dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -108036,15 +108035,15 @@ │ │ │ │ beq.w 26dd2a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2248d0 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69243c │ │ │ │ + bl 69245c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 26dd64 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -108144,15 +108143,15 @@ │ │ │ │ b.w 26c35c │ │ │ │ blx 22391c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 225b0c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 55cc54 │ │ │ │ + bl 55cc84 │ │ │ │ ldr r3, [pc, #828] @ (26dec8 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 26dde0 │ │ │ │ ldr r0, [pc, #820] @ (26decc ) │ │ │ │ @@ -108172,23 +108171,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2247b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 563034 │ │ │ │ + bl 563064 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 26dcdc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c278 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -108208,40 +108207,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 26c2c8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 223320 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2230b0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 563034 │ │ │ │ + bl 563064 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 26dc02 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 26dc58 │ │ │ │ mov r0, fp │ │ │ │ bl 26c35c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26dc6a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 26dcee │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 26db52 │ │ │ │ ldr r2, [pc, #612] @ (26dedc ) │ │ │ │ ldr r3, [pc, #572] @ (26deb4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -108286,17 +108285,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 26dd20 │ │ │ │ mov r0, fp │ │ │ │ blx 22351c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 26dcee │ │ │ │ mov r0, r8 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69250c │ │ │ │ + bl 69252c │ │ │ │ b.n 26db4c │ │ │ │ ldr r2, [pc, #504] @ (26def0 ) │ │ │ │ ldr r3, [pc, #440] @ (26deb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -108311,15 +108310,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69d49c │ │ │ │ + b.w 69d4bc │ │ │ │ ldr r2, [pc, #468] @ (26df00 ) │ │ │ │ ldr r3, [pc, #388] @ (26deb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -108333,15 +108332,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69d49c │ │ │ │ + b.w 69d4bc │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 26dc4c │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223884 │ │ │ │ ldr r2, [pc, #416] @ (26df10 ) │ │ │ │ @@ -108352,15 +108351,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (26df18 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 26dc74 │ │ │ │ ldr r2, [pc, #388] @ (26df1c ) │ │ │ │ ldr r3, [pc, #284] @ (26deb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -108379,15 +108378,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (26df28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 26dcee │ │ │ │ mov r0, r9 │ │ │ │ bl 26c35c │ │ │ │ b.n 26dcee │ │ │ │ ldr r3, [pc, #328] @ (26df2c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -108399,24 +108398,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26db96 │ │ │ │ ldr r0, [pc, #312] @ (26df34 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26db96 │ │ │ │ cbz r0, 26de22 │ │ │ │ bl 26c35c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 26db4c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ b.n 26db4c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 26de1a │ │ │ │ b.n 26db4c │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ @@ -108429,29 +108428,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (26df40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26ddd8 │ │ │ │ b.n 26dcee │ │ │ │ ldr r3, [pc, #232] @ (26df44 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (26df48 ) │ │ │ │ ldr r1, [pc, #232] @ (26df4c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, fp │ │ │ │ blx 223424 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26ddd8 │ │ │ │ b.n 26dcee │ │ │ │ ldr r3, [pc, #204] @ (26df50 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -108459,108 +108458,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (26df58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, fp │ │ │ │ blx 223424 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 223044 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 26ddd8 │ │ │ │ b.n 26dcee │ │ │ │ bne.n 26dee8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26deb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r7, pc, #920 @ (adr r7, 26e258 ) │ │ │ │ + add r0, sp, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #26 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r3, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r6!, {r2, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r6, {r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + adds r1, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r6!, {r1, r4} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #136 @ 0x88 │ │ │ │ + cmp r7, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r1, #116 @ 0x74 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #84 @ 0x54 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r3, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #24 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldmia r5, {r2, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #226 @ 0xe2 │ │ │ │ + cmp r7, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r2, [pc, #848] @ (26e280 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r7} │ │ │ │ + stmia r1!, {r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #188 @ 0xbc │ │ │ │ + adds r0, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #18 │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -108572,23 +108571,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #120] @ (26e008 ) │ │ │ │ ldr r1, [pc, #120] @ (26e00c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 26dfae │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 26df5c │ │ │ │ mov r0, r6 │ │ │ │ blx 2247b8 │ │ │ │ @@ -108617,25 +108616,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [r3, #108] @ 0x6c │ │ │ │ + ldr r2, [r7, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 26dff4 │ │ │ │ + bvc.n 26e034 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cpsie ai │ │ │ │ + @ instruction: 0xb686 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026e014 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -108648,26 +108647,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 554df4 │ │ │ │ + bl 554e24 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (26e0d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (26e0dc ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #140] @ (26e0e0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 26e088 │ │ │ │ ldr r1, [pc, #132] @ (26e0e4 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 223ffc │ │ │ │ @@ -108687,15 +108686,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (26e0ec ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -108704,52 +108703,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (26e0f4 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 26e09e │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (26e2d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 26e15c │ │ │ │ + bvs.n 26e19c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #228 @ 0xe4 │ │ │ │ + adds r0, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (26e108 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ adds r6, #114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (26e118 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ nop │ │ │ │ adds r6, #102 @ 0x66 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -108853,29 +108852,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - itee ge │ │ │ │ - lslge r6, r2, #1 │ │ │ │ - ldrlt r7, [pc, #16] @ (26e250 ) │ │ │ │ - lsllt r4, r6, #1 │ │ │ │ + itee gt │ │ │ │ + lslgt r6, r2, #1 │ │ │ │ + ldrle r7, [pc, #16] @ (26e250 ) │ │ │ │ + lslle r4, r6, #1 │ │ │ │ ldmia r1!, {r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - itt mi │ │ │ │ - lslmi r6, r2, #1 │ │ │ │ - stmiami r0!, {r1, r2, r6} │ │ │ │ + itt vs │ │ │ │ + lslvs r6, r2, #1 │ │ │ │ + stmiavs r0!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - itt eq │ │ │ │ - lsleq r6, r2, #1 │ │ │ │ - cmpeq r6, #126 @ 0x7e │ │ │ │ + itt cs │ │ │ │ + lslcs r6, r2, #1 │ │ │ │ + cmpcs r6, #158 @ 0x9e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #140 @ 0x8c │ │ │ │ + cmp r6, #172 @ 0xac │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (26e310 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -108883,39 +108882,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 60ef28 │ │ │ │ + bl 60ef58 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 69cfa0 │ │ │ │ + bl 69cfc0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 26e2e2 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 69ce44 │ │ │ │ + bl 69ce64 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60ef78 │ │ │ │ + bl 60efa8 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 60ef28 │ │ │ │ + bl 60ef58 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -108958,74 +108957,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2231f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 60f8a8 │ │ │ │ + bl 60f8d8 │ │ │ │ ldr r1, [pc, #124] @ (26e3c4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ cbz r0, 26e35e │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (26e3c8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ cbz r0, 26e378 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (26e3cc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ cbz r0, 26e394 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (26e3d0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ cbz r0, 26e3b0 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r5, #18 │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r5, #34 @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r1, #28 │ │ │ │ + lsrs r0, r5, #28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #48 @ (adr r0, 26e404 ) │ │ │ │ + add r0, pc, #176 @ (adr r0, 26e484 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 26e434 │ │ │ │ sub sp, #12 │ │ │ │ @@ -109033,15 +109032,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (26e43c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [pc, #60] @ 26e440 │ │ │ │ ldr r3, [pc, #60] @ (26e444 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (26e448 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (26e44c ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -109055,19 +109054,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r3, r4, r5, pc} │ │ │ │ + pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r4, #200 @ 0xc8 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ lsls r5, r1, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -109098,15 +109097,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -109132,31 +109131,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (26e520 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r4, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 26e55c │ │ │ │ sub sp, #12 │ │ │ │ @@ -109164,24 +109163,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (26e564 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 26e258 │ │ │ │ - cbnz r0, 26e5da │ │ │ │ + pop {r3} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r3, #94 @ 0x5e │ │ │ │ + cmp r3, #126 @ 0x7e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #144 @ 0x90 │ │ │ │ + cmp r3, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (26e5c8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -109195,24 +109194,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldr r3, [pc, #144] @ (26e65c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (26e648 ) │ │ │ │ @@ -109222,54 +109221,54 @@ │ │ │ │ ldr r1, [pc, #108] @ (26e650 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 69cbec │ │ │ │ + bl 69cc0c │ │ │ │ ldr r1, [pc, #80] @ (26e654 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #56] @ (26e658 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf7cc0045 │ │ │ │ - cbnz r2, 26e6a0 │ │ │ │ + @ instruction: 0xf7ec0045 │ │ │ │ + cbnz r2, 26e6a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfa3c0045 │ │ │ │ - @ instruction: 0xf7c20045 │ │ │ │ + @ instruction: 0xfa5c0045 │ │ │ │ + @ instruction: 0xf7e20045 │ │ │ │ adds r1, #82 @ 0x52 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 26e6e0 │ │ │ │ @@ -109281,15 +109280,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (26e6e8 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 267494 │ │ │ │ cbz r0, 26e6ca │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -109313,18 +109312,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - hlt 0x0032 │ │ │ │ + revsh r2, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf74a0045 │ │ │ │ - @ instruction: 0xf72e0045 │ │ │ │ + @ instruction: 0xf76a0045 │ │ │ │ + @ instruction: 0xf74e0045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (26e85c ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #348] @ (26e860 ) │ │ │ │ @@ -109332,15 +109331,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (26e864 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 26e848 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 22391c │ │ │ │ @@ -109450,21 +109449,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (26e868 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (26e86c ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - rev r2, r4 │ │ │ │ + rev16 r2, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subw r0, r4, #2117 @ 0x845 │ │ │ │ - @ instruction: 0xf6b80045 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + movt r0, #18501 @ 0x4845 │ │ │ │ + @ instruction: 0xf6d80045 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #142 @ 0x8e │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -109485,15 +109484,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 26e92a │ │ │ │ @@ -109514,15 +109513,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -109537,31 +109536,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xf4ce0045 │ │ │ │ - @ instruction: 0xb832 │ │ │ │ + @ instruction: 0xf4ee0045 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf4cc0045 │ │ │ │ + @ instruction: 0xf4ec0045 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -109595,15 +109594,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (26eb6c ) │ │ │ │ ldr r7, [pc, #404] @ (26eb70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26eb00 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -109622,37 +109621,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26eb1c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 26ead6 │ │ │ │ ldr r0, [pc, #348] @ (26eb78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r3, [pc, #344] @ (26eb7c ) │ │ │ │ ldr r2, [pc, #344] @ (26eb80 ) │ │ │ │ ldr r1, [pc, #348] @ (26eb84 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (26eb88 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (26eb8c ) │ │ │ │ ldr r1, [pc, #332] @ (26eb90 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2661e0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -109674,15 +109673,15 @@ │ │ │ │ blx 223268 │ │ │ │ mov r4, r0 │ │ │ │ blx 2247b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60ee20 │ │ │ │ + bl 60ee50 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -109697,24 +109696,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 26eb42 │ │ │ │ ldr r4, [pc, #192] @ (26eb98 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r3, [pc, #176] @ (26eb9c ) │ │ │ │ ldr r2, [pc, #180] @ (26eba0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ b.n 26ea3a │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 26e9f2 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -109734,64 +109733,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 26ea16 │ │ │ │ ldr r0, [pc, #116] @ (26ebac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26ea16 │ │ │ │ ldr r3, [pc, #96] @ (26eba4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26ead6 │ │ │ │ ldr r3, [pc, #88] @ (26eba8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 26ead6 │ │ │ │ ldr r0, [pc, #88] @ (26ebb0 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26ead6 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb760 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #212 @ 0xd4 │ │ │ │ + movs r6, #244 @ 0xf4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #252 @ 0xfc │ │ │ │ + movs r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmia r1!, {r3, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #51269 @ 0xc845 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xf6ec0045 │ │ │ │ + @ instruction: 0xb720 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - usat r0, #5, r4, lsl #1 │ │ │ │ - @ instruction: 0xf5f80045 │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + usat r0, #5, r4, asr #1 │ │ │ │ + @ instruction: 0xf6180045 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bfi r0, ip, #1, #5 │ │ │ │ - usat r0, #5, r0, lsl #1 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + usat r0, #5, ip, lsl #1 │ │ │ │ + usat r0, #5, r0, asr #1 │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adc.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xb63a │ │ │ │ + sbc.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xb65a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf2be0045 │ │ │ │ + @ instruction: 0xf2de0045 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r5, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (26ece4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -109800,15 +109799,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (26ecec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 26ec8e │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 26ec4e │ │ │ │ @@ -109852,15 +109851,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (26ecf8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 266ccc │ │ │ │ @@ -109885,40 +109884,40 @@ │ │ │ │ ldr r1, [pc, #84] @ (26ed04 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 266c7c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - push {r2, r3, r4, r6, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf1e20045 │ │ │ │ - orrs.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + addw r0, r2, #69 @ 0x45 │ │ │ │ + orns r0, r2, #12910592 @ 0xc50000 │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adcs.w r0, r8, #69 @ 0x45 │ │ │ │ - sbc.w r0, ip, #69 @ 0x45 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + sbcs.w r0, r8, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf18c0045 │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf0fe0045 │ │ │ │ - adds.w r0, r2, #69 @ 0x45 │ │ │ │ + adds.w r0, lr, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf1320045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (26ee40 ) │ │ │ │ ldr r2, [pc, #292] @ (26ee44 ) │ │ │ │ @@ -109938,15 +109937,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -109969,15 +109968,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (26ee54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 26e11c │ │ │ │ ldr r2, [pc, #152] @ (26ee58 ) │ │ │ │ @@ -110020,15 +110019,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 26e11c │ │ │ │ b.n 26edbc │ │ │ │ @@ -110036,26 +110035,26 @@ │ │ │ │ nop │ │ │ │ pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cbz r6, 26eeb2 │ │ │ │ + cbz r6, 26eeba │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ands.w r0, r2, #69 @ 0x45 │ │ │ │ - bic.w r0, r8, #69 @ 0x45 │ │ │ │ + bics.w r0, r2, #69 @ 0x45 │ │ │ │ + orr.w r0, r8, #69 @ 0x45 │ │ │ │ pop {r2, r3, r6, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ pop {r1, r3, r5, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbz r4, 26eea8 │ │ │ │ + cbz r4, 26eeb0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vmla.i16 d0, d8, d5[0] │ │ │ │ - vmla.i32 d0, d12, d5[0] │ │ │ │ + vext.8 q0, q4, , #0 │ │ │ │ + vmla.i d16, d12, d1[1] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (26f040 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r3, [pc, #448] @ (26f044 ) │ │ │ │ @@ -110072,15 +110071,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 267c84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 26f02e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -110093,15 +110092,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 22391c │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225b0c │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -110147,15 +110146,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 26e11c │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -110181,15 +110180,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (26f068 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 22391c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 225b0c │ │ │ │ movs r2, #0 │ │ │ │ @@ -110224,31 +110223,31 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ pop {r3, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q1, │ │ │ │ - vhadd.s q0, q3, │ │ │ │ - uxth r4, r2 │ │ │ │ + vhadd.s8 q8, q1, │ │ │ │ + vhadd.s16 q8, q3, │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r6, 26f08e │ │ │ │ + cbz r6, 26f096 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 5, cr0, cr12, cr5, {2} │ │ │ │ - cdp 0, 5, cr0, cr6, cr5, {2} │ │ │ │ - cbz r2, 26f07a │ │ │ │ + cdp 0, 7, cr0, cr12, cr5, {2} │ │ │ │ + cdp 0, 7, cr0, cr6, cr5, {2} │ │ │ │ + cbz r2, 26f082 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stcl 0, cr0, [r0, #276]! @ 0x114 │ │ │ │ - ldcl 0, cr0, [r4, #276]! @ 0x114 │ │ │ │ + cdp 0, 0, cr0, cr0, cr5, {2} │ │ │ │ + cdp 0, 1, cr0, cr4, cr5, {2} │ │ │ │ cbnz r4, 26f0b2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r0, #108 @ 0x6c │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #122 @ 0x7a │ │ │ │ + movs r0, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (26f0d4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -110258,40 +110257,40 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #60] @ (26f0e0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 26f0ba │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 26ee6c │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 26e6ec │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 26ee6c │ │ │ │ - vmla.i16 d0, d8, d5[0] │ │ │ │ - sub sp, #88 @ 0x58 │ │ │ │ + vext.8 q0, q4, , #0 │ │ │ │ + sub sp, #216 @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldc 0, cr0, [sl, #-276] @ 0xfffffeec │ │ │ │ - orr.w r0, r2, #69 @ 0x45 │ │ │ │ + ldc 0, cr0, [sl, #-276]! @ 0xfffffeec │ │ │ │ + orn r0, r2, #69 @ 0x45 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (26f2d4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [pc, #476] @ (26f2d8 ) │ │ │ │ @@ -110325,15 +110324,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 26f194 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -110392,15 +110391,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 267c84 │ │ │ │ @@ -110422,15 +110421,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 224120 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -110472,21 +110471,21 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ rev r0, r2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 26f2fa │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs.w r0, sl, r5, lsl #1 │ │ │ │ - rsbs r0, r0, r5, lsl #1 │ │ │ │ - adds r0, r3, #7 │ │ │ │ + rsbs r0, sl, r5, lsl #1 │ │ │ │ + @ instruction: 0xebf00045 │ │ │ │ + adds r0, r7, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r4, #7 │ │ │ │ + subs r6, r0, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 26fd28 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -110500,15 +110499,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 26fd34 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -110725,15 +110724,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 26f682 │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -110817,15 +110816,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 26fd44 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2677ec │ │ │ │ mov r0, r9 │ │ │ │ @@ -110857,15 +110856,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 26f382 │ │ │ │ ldr.w r0, [pc, #1676] @ 26fd50 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26f382 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -110999,15 +110998,15 @@ │ │ │ │ blx 223268 │ │ │ │ mov r6, r0 │ │ │ │ blx 2247b8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 60ef78 │ │ │ │ + bl 60efa8 │ │ │ │ b.n 26f384 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -111270,22 +111269,22 @@ │ │ │ │ bpl.w 26f4b8 │ │ │ │ ldr r0, [pc, #536] @ (26fd5c ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 26f4b8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (26fd60 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60ef78 │ │ │ │ + bl 60efa8 │ │ │ │ b.n 26f382 │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 26f382 │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -111341,15 +111340,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -111382,15 +111381,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -111448,43 +111447,43 @@ │ │ │ │ bgt.w 26f382 │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 26fd04 │ │ │ │ b.w 26f382 │ │ │ │ - add r6, sp, #104 @ 0x68 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb7e4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 26fc0c │ │ │ │ + b.n 26fc4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 26fc38 │ │ │ │ + b.n 26fc78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r6, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r1, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0026fd64 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 26fd6c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -111530,22 +111529,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 26ff40 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69cf94 │ │ │ │ + bl 69cfb4 │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69cc8c │ │ │ │ + bl 69ccac │ │ │ │ mov r0, r4 │ │ │ │ bl 26e258 │ │ │ │ b.n 26fe26 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 26fe20 │ │ │ │ @@ -111664,40 +111663,40 @@ │ │ │ │ beq.n 26ff56 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 60ee20 │ │ │ │ + bl 60ee50 │ │ │ │ b.n 26fdde │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 26fdde │ │ │ │ ldr r1, [pc, #48] @ (26ff88 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 60ee20 │ │ │ │ + bl 60ee50 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 26fdd8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #904 @ 0x388 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 0026ff8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -111713,24 +111712,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ adds r1, #0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 0026fff0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -111742,47 +111741,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (270034 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 266d30 │ │ │ │ nop │ │ │ │ - add r1, pc, #128 @ (adr r1, 2700b0 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 270130 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ble.n 26ff6c │ │ │ │ + ble.n 26ffac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 26ff9c │ │ │ │ + ble.n 26ffdc │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00270038 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (27006c ) │ │ │ │ add r0, pc │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ cbz r0, 27005e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (270070 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5518cc │ │ │ │ - asrs r0, r2, #2 │ │ │ │ + b.w 5518fc │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r2, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111792,29 +111791,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2700b8 ) │ │ │ │ ldr r1, [pc, #44] @ (2700bc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r4, r0, #5 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2700ea │ │ │ │ + cbz r6, 2700f2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r0, r5, #4 │ │ │ │ + asrs r0, r1, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -111828,18 +111827,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (270100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00270104 : │ │ │ │ ldr r3, [pc, #48] @ (270138 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 27010e │ │ │ │ @@ -111859,15 +111858,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsls r2, r3, #10 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (270144 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ asrs r6, r5, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2701b4 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2701a6 │ │ │ │ @@ -111955,15 +111954,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 26b134 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 27018a │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #328 @ 0x148 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -111972,41 +111971,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 60f8a8 │ │ │ │ + bl 60f8d8 │ │ │ │ ldr r1, [pc, #52] @ (270294 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ ldr r1, [pc, #40] @ (270298 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r7, #9 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r3, #13 │ │ │ │ + asrs r2, r7, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2702fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -112014,15 +112013,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (270304 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [pc, #60] @ 270308 │ │ │ │ ldr r3, [pc, #60] @ (27030c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (270310 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (270314 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -112037,19 +112036,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, sp, #744 @ 0x2e8 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r0, #24 │ │ │ │ + lsrs r0, r4, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r7, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -112107,26 +112106,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2703c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270338 │ │ │ │ ldr r0, [pc, #24] @ (2703c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 270338 │ │ │ │ nop │ │ │ │ add r7, pc, #880 @ (adr r7, 27072c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #25 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27045c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -112144,33 +112143,33 @@ │ │ │ │ b.n 270424 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 60ef78 │ │ │ │ + bl 60efa8 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 224618 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 270446 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ - bl 60ef28 │ │ │ │ + bl 551d3c │ │ │ │ + bl 60ef58 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2703fa │ │ │ │ @@ -112185,19 +112184,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - add r6, sp, #512 @ 0x200 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r1, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -112293,19 +112292,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2705a8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2704cc │ │ │ │ ldr r0, [pc, #64] @ (2705ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2704cc │ │ │ │ ldr r0, [pc, #56] @ (2705b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 27051e │ │ │ │ ldr r1, [pc, #52] @ (2705b4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2704c2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #464 @ (adr r6, 27075c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -112315,25 +112314,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #936 @ (adr r5, 270948 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r3, #19 │ │ │ │ + lsrs r0, r7, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [pc, #80] @ (2705f8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + lsrs r4, r3, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r0, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -112661,15 +112660,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 270870 │ │ │ │ ldr r0, [pc, #804] @ (270c30 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 270870 │ │ │ │ ldr r3, [pc, #792] @ (270c34 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -112678,15 +112677,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2707da │ │ │ │ ldr r0, [pc, #772] @ (270c38 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2707da │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 270aaa │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -112865,15 +112864,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 270a40 │ │ │ │ ldr r1, [pc, #316] @ (270c60 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (270c64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 270a60 │ │ │ │ ldr r2, [pc, #296] @ (270c5c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 270a60 │ │ │ │ @@ -112891,15 +112890,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (270c2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2709da │ │ │ │ ldr r0, [pc, #264] @ (270c6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2709da │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2654c8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -112926,15 +112925,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 270af8 │ │ │ │ ldr r0, [pc, #192] @ (270c74 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 270af8 │ │ │ │ bl 265298 │ │ │ │ b.n 270af8 │ │ │ │ ldr.w sl, [pc, #180] @ 270c78 │ │ │ │ add sl, pc │ │ │ │ b.n 270b96 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -112952,79 +112951,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (270c2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270b7e │ │ │ │ ldr r0, [pc, #132] @ (270c80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 270b7e │ │ │ │ nop │ │ │ │ add r3, pc, #488 @ (adr r3, 270df0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r5, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsrs r6, r3, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r5, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r2, #7 │ │ │ │ + lsrs r4, r6, #7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - lsrs r6, r7, #4 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #5 │ │ │ │ + lsrs r0, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r2, [pc, #272] @ (270d48 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #4 │ │ │ │ + lsrs r4, r1, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r0, r7, #2 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r6, r7, #15 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r2, r7, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r5, #31 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #752 @ (adr r7, 270f40 ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 270fc0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r0, r5, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsls r0, r4, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r0, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r4, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ blx r1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #28 │ │ │ │ + lsls r4, r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r3, #25 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r1, #29 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -113046,22 +113045,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (270e00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 270ca2 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 60edc4 │ │ │ │ + b.w 60edf4 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -113169,19 +113168,19 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 270d3e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 270dc2 │ │ │ │ b.n 270d6e │ │ │ │ - add r5, pc, #712 @ (adr r5, 2710c4 ) │ │ │ │ + add r5, pc, #840 @ (adr r5, 271144 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r7, #15 │ │ │ │ + lsls r0, r3, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r3, #2 │ │ │ │ + asrs r2, r7, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (270fbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -113193,15 +113192,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 270fc8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 270eb2 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -113316,86 +113315,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (270fd0 ) │ │ │ │ ldr r0, [pc, #132] @ (270fd4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 270f22 │ │ │ │ b.n 270f26 │ │ │ │ ldr r1, [pc, #112] @ (270fd8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (270fdc ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 270f2c │ │ │ │ ldr r3, [pc, #100] @ (270fe0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 270ed4 │ │ │ │ ldr r3, [pc, #92] @ (270fe4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 270ed4 │ │ │ │ ldr r0, [pc, #84] @ (270fe8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 270ed4 │ │ │ │ mov r0, r5 │ │ │ │ bl 270778 │ │ │ │ b.n 270f2c │ │ │ │ ldr r3, [pc, #68] @ (270fec ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (270ff0 ) │ │ │ │ ldr r0, [pc, #68] @ (270ff4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r4, pc, #328 @ (adr r4, 271108 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 271188 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r5, #20 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [sp, #880] @ 0x370 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #128 @ (adr r3, 271054 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 2710d4 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r1, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r3, pc, #16 @ (adr r3, 270fec ) │ │ │ │ + add r3, pc, #144 @ (adr r3, 27106c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r2, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #768 @ (adr r2, 2712f0 ) │ │ │ │ + add r2, pc, #896 @ (adr r2, 271370 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r2, #14 │ │ │ │ + lsls r6, r6, #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r7, #14 │ │ │ │ + lsls r2, r3, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 271030 │ │ │ │ sub sp, #12 │ │ │ │ @@ -113403,24 +113402,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (271038 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2703cc │ │ │ │ nop │ │ │ │ - add r2, pc, #376 @ (adr r2, 2711ac ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 27122c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r6, #12 │ │ │ │ + lsls r0, r2, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2710a0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -113428,15 +113427,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2710a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 224f84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2710ac ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -113450,19 +113449,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #104 @ (adr r2, 27110c ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 27118c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r2, r6, #30 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -113472,15 +113471,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (271118 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ bl 27031c │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2710ea │ │ │ │ bl 26a660 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -113493,19 +113492,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, pc, #664 @ (adr r1, 2713ac ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 27142c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r0, r7, #9 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r4, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2711c8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113515,15 +113514,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2711cc ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2711d0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 271196 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -113565,19 +113564,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r1, pc, #240 @ (adr r1, 2712bc ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 27133c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r6, r2, #8 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r6, r7, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -113587,15 +113586,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (271274 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 271212 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 271238 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -113628,24 +113627,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 26512c │ │ │ │ b.n 271224 │ │ │ │ nop │ │ │ │ - add r0, pc, #504 @ (adr r0, 271468 ) │ │ │ │ + add r0, pc, #632 @ (adr r0, 2714e8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r7, #5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 631282 │ │ │ │ + bl 631282 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 271358 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (27135c ) │ │ │ │ @@ -113655,15 +113654,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (271364 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #176] @ (271368 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 271308 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -113680,15 +113679,15 @@ │ │ │ │ cbnz r2, 271334 │ │ │ │ mov r0, r3 │ │ │ │ bl 27031c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 60edc4 │ │ │ │ + b.w 60edf4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -113705,15 +113704,15 @@ │ │ │ │ bpl.n 2712c0 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (271374 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2712c0 │ │ │ │ ldr r2, [pc, #64] @ (271378 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2712e0 │ │ │ │ @@ -113721,37 +113720,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2712e0 │ │ │ │ ldr r0, [pc, #48] @ (27137c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2712e0 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r4, r4, #2 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r6, #2 │ │ │ │ + lsls r2, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #2 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 271468 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ @@ -113772,15 +113771,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 224f6c │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 271410 │ │ │ │ @@ -113801,15 +113800,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (271484 ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 559e74 │ │ │ │ + bl 559ea4 │ │ │ │ ldr r2, [pc, #116] @ (271488 ) │ │ │ │ ldr r3, [pc, #96] @ (271474 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -113834,24 +113833,24 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2713f2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #856] @ 0x358 │ │ │ │ + ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r7, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i16 q0, q2, d5[0] │ │ │ │ - vmla.i16 q0, q7, d5[0] │ │ │ │ + vrev64.16 q0, │ │ │ │ + vmla.i q0, q7, d5[0] │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -113873,15 +113872,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (2715a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 224f6c │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -113914,15 +113913,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 558b20 │ │ │ │ + bl 558b50 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 27158c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2714e6 │ │ │ │ @@ -113954,37 +113953,37 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (2715bc ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 26512c │ │ │ │ b.n 271516 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 2714e8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - ldr r5, [sp, #816] @ 0x330 │ │ │ │ + ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cdp2 0, 9, cr0, cr0, cr5, {2} │ │ │ │ - cdp2 0, 9, cr0, cr14, cr5, {2} │ │ │ │ + cdp2 0, 11, cr0, cr0, cr5, {2} │ │ │ │ + cdp2 0, 11, cr0, cr14, cr5, {2} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r6, r1, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stc2 0, cr0, [sl, #-276]! @ 0xfffffeec │ │ │ │ + stc2l 0, cr0, [sl, #-276] @ 0xfffffeec │ │ │ │ bl 17b5ba │ │ │ │ bl 30f5be │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2715cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsls r2, r5, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -113993,44 +113992,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (271674 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #128] @ (271678 ) │ │ │ │ ldr r3, [pc, #128] @ (27167c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (271680 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (271684 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (271688 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r3, [pc, #120] @ (27168c ) │ │ │ │ ldr r2, [pc, #124] @ (271690 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (271694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r3, [pc, #112] @ (271698 ) │ │ │ │ ldr r2, [pc, #116] @ (27169c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2716a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #108] @ (2716a4 ) │ │ │ │ ldr r3, [pc, #108] @ (2716a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2716ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -114038,60 +114037,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2716b0 ) │ │ │ │ ldr r2, [pc, #104] @ (2716b4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 555470 │ │ │ │ + bl 5554a0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r1, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #40 @ 0x28 │ │ │ │ + movs r2, #72 @ 0x48 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #2 │ │ │ │ + lsls r4, r2, #3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -114156,15 +114155,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -114183,15 +114182,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 225a3c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 2718d0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6965a4 │ │ │ │ + bl 6965c4 │ │ │ │ cbnz r0, 2717ec │ │ │ │ ldr r2, [pc, #744] @ (271aac ) │ │ │ │ ldr r3, [pc, #728] @ (271a9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -114292,15 +114291,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5b4 │ │ │ │ + bl 69d5d4 │ │ │ │ b.n 2717c0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 224440 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -114313,33 +114312,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (271ab8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 223f00 │ │ │ │ b.n 2717c0 │ │ │ │ ldr r4, [pc, #392] @ (271abc ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2717c0 │ │ │ │ ldr r1, [pc, #372] @ (271ac0 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2719de │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (271ac4 ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -114358,15 +114357,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (271ac8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 271928 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -114421,75 +114420,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (271ad4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 271928 │ │ │ │ ldr r2, [pc, #132] @ (271ad8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (271adc ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (271ae0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 271928 │ │ │ │ ldr r2, [pc, #112] @ (271ae4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (271ae8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (271aec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 271928 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q8, q7, d1[1] │ │ │ │ - ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ + vmla.i32 q8, q7, d5[0] │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vmla.i16 q8, q6, d5[0] │ │ │ │ + vrev64. q8, │ │ │ │ str r3, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cdp2 0, 13, cr0, cr10, cr5, {2} │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + cdp2 0, 15, cr0, cr10, cr5, {2} │ │ │ │ + ldr r2, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #276]! @ 0x114 │ │ │ │ - cdp2 0, 0, cr0, cr4, cr5, {2} │ │ │ │ + cdp2 0, 1, cr0, cr14, cr5, {2} │ │ │ │ + cdp2 0, 2, cr0, cr4, cr5, {2} │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r2, r6, asr #1 │ │ │ │ - stc2l 0, cr0, [ip, #276] @ 0x114 │ │ │ │ - stc2 0, cr0, [lr, #276] @ 0x114 │ │ │ │ + stc2l 0, cr0, [ip, #276]! @ 0x114 │ │ │ │ + stc2 0, cr0, [lr, #276]! @ 0x114 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ + lsls r6, r2, #1 │ │ │ │ + ldc2l 0, cr0, [r6], #276 @ 0x114 │ │ │ │ + ldc2 0, cr0, [lr, #-276]! @ 0xfffffeec │ │ │ │ ldr r0, [sp, #808] @ 0x328 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldc2l 0, cr0, [r6], {69} @ 0x45 │ │ │ │ - ldc2 0, cr0, [lr, #-276] @ 0xfffffeec │ │ │ │ + stc2l 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldc2 0, cr0, [r6], #276 @ 0x114 │ │ │ │ - stc2 0, cr0, [r6, #-276]! @ 0xfffffeec │ │ │ │ - ldr r0, [sp, #552] @ 0x228 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ - ldc2 0, cr0, [r6], {69} @ 0x45 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (271e5c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114677,15 +114676,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223efc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 271b96 │ │ │ │ b.n 271ccc │ │ │ │ @@ -114805,17 +114804,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 26afc8 │ │ │ │ b.n 271b10 │ │ │ │ str r0, [sp, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (271f94 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xfb0e0045 │ │ │ │ + @ instruction: 0xfb2e0045 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 271eb4 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114823,57 +114822,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (271ebc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #552] @ 0x228 │ │ │ │ + str r4, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb.w r0, [r4, #69] @ 0x45 │ │ │ │ - strh.w r0, [r6, #69] @ 0x45 │ │ │ │ + ldrh.w r0, [r4, #69] @ 0x45 │ │ │ │ + str.w r0, [r6, #69] @ 0x45 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271f04 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (271f08 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (271f0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #216] @ 0xd8 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str.w r0, [r0, r5] │ │ │ │ - ldr.w r0, [r2, r5] │ │ │ │ + str??.w r0, [r0, r5] │ │ │ │ + ldr??.w r0, [r2, r5] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271f54 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114881,55 +114880,55 @@ │ │ │ │ ldr r1, [pc, #48] @ (271f5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #24] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7f00045 │ │ │ │ - strb.w r0, [r2, r5] │ │ │ │ + ldrb.w r0, [r0, r5] │ │ │ │ + strh.w r0, [r2, r5] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 271fa0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (271fa4 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (271fa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r3, [sp, #600] @ 0x258 │ │ │ │ + str r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7a00045 │ │ │ │ - @ instruction: 0xf7b20045 │ │ │ │ + @ instruction: 0xf7c00045 │ │ │ │ + @ instruction: 0xf7d20045 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 271ff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -114937,121 +114936,121 @@ │ │ │ │ ldr r1, [pc, #48] @ (271ff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7540045 │ │ │ │ - @ instruction: 0xf7660045 │ │ │ │ + @ instruction: 0xf7740045 │ │ │ │ + @ instruction: 0xf7860045 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 27203c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (272040 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (272044 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf7040045 │ │ │ │ - @ instruction: 0xf7160045 │ │ │ │ + @ instruction: 0xf7240045 │ │ │ │ + @ instruction: 0xf7360045 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 272080 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (272084 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (272088 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r2, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6b80045 │ │ │ │ - movt r0, #43077 @ 0xa845 │ │ │ │ + @ instruction: 0xf6d80045 │ │ │ │ + @ instruction: 0xf6ea0045 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2720f4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (2720f8 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2720fc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2720e0 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2720ec │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 223f00 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr r1, [pc, #16] @ (272100 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2720c8 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf6780045 │ │ │ │ - @ instruction: 0xf6880045 │ │ │ │ + @ instruction: 0xf6980045 │ │ │ │ + subw r0, r8, #2117 @ 0x845 │ │ │ │ b.n 2726a8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (272180 ) │ │ │ │ @@ -115063,15 +115062,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 272156 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 2256b8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -115086,28 +115085,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (27218c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addw r0, r4, #2117 @ 0x845 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + @ instruction: 0xf6240045 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - addw r0, sl, #2117 @ 0x845 │ │ │ │ - @ instruction: 0xf6bc0045 │ │ │ │ + @ instruction: 0xf62a0045 │ │ │ │ + @ instruction: 0xf6dc0045 │ │ │ │ │ │ │ │ 00272190 : │ │ │ │ ldr r3, [pc, #124] @ (272210 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2721aa │ │ │ │ ldr r3, [pc, #120] @ (272214 ) │ │ │ │ @@ -115144,32 +115143,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (272220 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ b.n 272680 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r2, r2, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf6780045 │ │ │ │ + @ instruction: 0xf6980045 │ │ │ │ asrs r0, r4, #11 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf6540045 │ │ │ │ + @ instruction: 0xf6740045 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2722a6 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -115349,40 +115348,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (272408 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - asrs r4, r2, #26 │ │ │ │ + asrs r4, r6, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf5840045 │ │ │ │ - sbcs.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ - sbcs.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ - sbcs.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ - udf #88 @ 0x58 │ │ │ │ + sub.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf59e0045 │ │ │ │ + @ instruction: 0xf59c0045 │ │ │ │ + @ instruction: 0xf59a0045 │ │ │ │ + udf #120 @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #816] @ 0x330 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r3, [sp, #504] @ 0x1f8 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf52c0045 │ │ │ │ - @ instruction: 0xf5320045 │ │ │ │ - @ instruction: 0xf58c0045 │ │ │ │ - @ instruction: 0xf5960045 │ │ │ │ - sbc.w r0, r4, #12910592 @ 0xc50000 │ │ │ │ - adc.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ - @ instruction: 0xf5280045 │ │ │ │ - add.w r0, sl, #12910592 @ 0xc50000 │ │ │ │ - sbcs.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf5260045 │ │ │ │ + adc.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + adcs.w r0, r2, #12910592 @ 0xc50000 │ │ │ │ + sub.w r0, ip, #12910592 @ 0xc50000 │ │ │ │ + subs.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf5840045 │ │ │ │ + sbc.w r0, r6, #12910592 @ 0xc50000 │ │ │ │ + adc.w r0, r8, #12910592 @ 0xc50000 │ │ │ │ + @ instruction: 0xf52a0045 │ │ │ │ + @ instruction: 0xf5980045 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 27242a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ lsrs r5, r4, #8 │ │ │ │ @@ -115574,26 +115573,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 272656 │ │ │ │ ldr r2, [pc, #152] @ (272660 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #144] @ (272664 ) │ │ │ │ ldr r3, [pc, #144] @ (272668 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (27266c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -115636,18 +115635,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ strh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - bfi r0, ip, #1, #5 │ │ │ │ - ldrh r2, [r3, #44] @ 0x2c │ │ │ │ + usat r0, #5, ip, lsl #1 │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf3540045 │ │ │ │ + @ instruction: 0xf3740045 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (272720 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -115658,32 +115657,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 55e0b4 │ │ │ │ + bl 55e0e4 │ │ │ │ cbz r0, 2726ce │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2231f4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27259c │ │ │ │ mov r0, r4 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2726f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d454 │ │ │ │ + bl 67d478 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (272728 ) │ │ │ │ ldr r3, [pc, #80] @ (272724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -115779,25 +115778,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (272804 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 272794 │ │ │ │ strh r6, [r0, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, ip, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf19c0045 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (2728cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #180] @ (2728d0 ) │ │ │ │ @@ -115808,35 +115807,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2728aa │ │ │ │ - bl 5645ec │ │ │ │ + bl 56461c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2728aa │ │ │ │ movs r0, #20 │ │ │ │ blx 2231f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5645f0 │ │ │ │ + bl 564620 │ │ │ │ cbz r0, 2728ae │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 55e0b4 │ │ │ │ + bl 55e0e4 │ │ │ │ cbz r0, 27286a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 27259c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ mov r0, r5 │ │ │ │ bl 2722b4 │ │ │ │ blx 2256b8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 27289e │ │ │ │ ldr r2, [pc, #88] @ (2728d4 ) │ │ │ │ @@ -115852,111 +115851,111 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d364 │ │ │ │ + bl 67d388 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ movs r4, #0 │ │ │ │ b.n 27287a │ │ │ │ ldr r3, [pc, #40] @ (2728d8 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2728dc ) │ │ │ │ ldr r1, [pc, #40] @ (2728e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27286a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r5, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r0, #22] │ │ │ │ + ldrh r2, [r4, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf13c0045 │ │ │ │ - orns r0, sl, #69 @ 0x45 │ │ │ │ + adcs.w r0, ip, #69 @ 0x45 │ │ │ │ + eors.w r0, sl, #69 @ 0x45 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 27292e │ │ │ │ mov r4, r1 │ │ │ │ - bl 564138 │ │ │ │ + bl 564168 │ │ │ │ ldr r1, [pc, #128] @ (272984 ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 564194 │ │ │ │ + bl 5641c4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 564270 │ │ │ │ + bl 5642a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272970 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 27290a │ │ │ │ ldr r1, [pc, #100] @ (272988 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5643a0 │ │ │ │ + bl 5643d0 │ │ │ │ cbz r5, 272962 │ │ │ │ - bl 564138 │ │ │ │ + bl 564168 │ │ │ │ ldr r1, [pc, #84] @ (27298c ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 564194 │ │ │ │ + bl 5641c4 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 564270 │ │ │ │ + bl 5642a0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 272970 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 27293e │ │ │ │ ldr r1, [pc, #56] @ (272990 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5643a0 │ │ │ │ + bl 5643d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - adds.w r0, r0, #69 @ 0x45 │ │ │ │ + @ instruction: 0xf1300045 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0e80045 │ │ │ │ + add.w r0, r8, #69 @ 0x45 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -116040,15 +116039,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 693888 │ │ │ │ + bl 6938a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 272bde │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -116115,18 +116114,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (272c20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ b.n 272a04 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 272ba6 │ │ │ │ ldr r0, [pc, #220] @ (272c24 ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -116149,103 +116148,103 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (272c30 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 272b34 │ │ │ │ ldr r3, [pc, #168] @ (272c34 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (272c38 ) │ │ │ │ ldr r1, [pc, #168] @ (272c3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 272b34 │ │ │ │ ldr r3, [pc, #152] @ (272c40 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (272c44 ) │ │ │ │ ldr r1, [pc, #152] @ (272c48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 272b34 │ │ │ │ ldr r3, [pc, #136] @ (272c4c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (272c50 ) │ │ │ │ ldr r1, [pc, #136] @ (272c54 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 272b34 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (272c58 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (272c5c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (272c60 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 272b34 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - orr.w r0, ip, #69 @ 0x45 │ │ │ │ + orn r0, ip, #69 @ 0x45 │ │ │ │ strh r4, [r0, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r0, r0, #26 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, #2] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s16 q0, q2, │ │ │ │ - cdp 0, 0, cr0, cr14, cr5, {2} │ │ │ │ - lsrs r6, r1, #23 │ │ │ │ + vhadd.s q0, q2, │ │ │ │ + cdp 0, 2, cr0, cr14, cr5, {2} │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vhadd.s16 q8, q7, │ │ │ │ - ldc 0, cr0, [sl, #276]! @ 0x114 │ │ │ │ - strh r6, [r4, #62] @ 0x3e │ │ │ │ + vhadd.s q8, q7, │ │ │ │ + ldcl 0, cr0, [sl, #276] @ 0x114 │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr4, cr5, {2} │ │ │ │ - ldc 0, cr0, [lr, #276] @ 0x114 │ │ │ │ - strh r2, [r1, #62] @ 0x3e │ │ │ │ + vhadd.s8 q0, q2, │ │ │ │ + ldc 0, cr0, [lr, #276]! @ 0x114 │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr4, cr5, {2} │ │ │ │ - stc 0, cr0, [r2, #276] @ 0x114 │ │ │ │ - strh r6, [r5, #60] @ 0x3c │ │ │ │ + vhadd.s8 q0, q2, │ │ │ │ + stc 0, cr0, [r2, #276]! @ 0x114 │ │ │ │ + strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 9, cr0, cr4, cr5, {2} │ │ │ │ - stcl 0, cr0, [r6, #-276]! @ 0xfffffeec │ │ │ │ - strh r0, [r2, #60] @ 0x3c │ │ │ │ + cdp 0, 11, cr0, cr4, cr5, {2} │ │ │ │ + stc 0, cr0, [r6, #276] @ 0x114 │ │ │ │ + strh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cdp 0, 12, cr0, cr10, cr5, {2} │ │ │ │ - stcl 0, cr0, [r6, #-276] @ 0xfffffeec │ │ │ │ + cdp 0, 14, cr0, cr10, cr5, {2} │ │ │ │ + stcl 0, cr0, [r6, #-276]! @ 0xfffffeec │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r4, [sp, #40] @ 0x28 │ │ │ │ @@ -116275,20 +116274,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (272d4c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r1, [pc, #136] @ (272d50 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 272d22 │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 272cec │ │ │ │ cbz r5, 272cf8 │ │ │ │ @@ -116310,78 +116309,78 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 272c96 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 272c96 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r3, [pc, #40] @ (272d54 ) │ │ │ │ ldr r2, [pc, #44] @ (272d58 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (272d5c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 272c98 │ │ │ │ - cdp 0, 3, cr0, cr6, cr5, {2} │ │ │ │ - cdp 0, 3, cr0, cr4, cr5, {2} │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + cdp 0, 5, cr0, cr6, cr5, {2} │ │ │ │ + cdp 0, 5, cr0, cr4, cr5, {2} │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip, #276] @ 0x114 │ │ │ │ - stc 0, cr0, [r2], {69} @ 0x45 │ │ │ │ + ldcl 0, cr0, [ip, #276]! @ 0x114 │ │ │ │ + stc 0, cr0, [r2], #-276 @ 0xfffffeec │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 272d7e │ │ │ │ - bl 5645d0 │ │ │ │ + bl 564600 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 272d90 │ │ │ │ - bl 5645d0 │ │ │ │ + bl 564600 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 272db4 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 272dc4 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 272e06 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 272de6 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -116395,15 +116394,15 @@ │ │ │ │ bl 26942c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 272dd6 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (272e1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69eaa8 │ │ │ │ + b.w 69eac8 │ │ │ │ bpl.n 272ddc │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 272e30 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116434,18 +116433,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (272e88 ) │ │ │ │ ldr r0, [pc, #20] @ (272e8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xeabe0045 │ │ │ │ - ldc 0, cr0, [r2], #276 @ 0x114 │ │ │ │ + @ instruction: 0xeade0045 │ │ │ │ + ldcl 0, cr0, [r2], {69} @ 0x45 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (272f74 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (272f78 ) │ │ │ │ @@ -116461,15 +116460,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 272ef4 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 272ed4 │ │ │ │ - bl 56dba0 │ │ │ │ + bl 56dbd0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 272ee6 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 272ee6 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -116483,30 +116482,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 2231f4 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 55e0c4 │ │ │ │ + bl 55e0f4 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 272f24 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 27259c │ │ │ │ mov r0, r7 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 272ebe │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 67d3a0 │ │ │ │ + bl 67d3c4 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 272ef4 │ │ │ │ ldr r2, [pc, #52] @ (272f7c ) │ │ │ │ ldr r3, [pc, #44] @ (272f78 ) │ │ │ │ add r2, pc │ │ │ │ @@ -116595,15 +116594,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 69c078 │ │ │ │ + bl 69c098 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 27302a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -116722,15 +116721,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2731ca │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 562464 │ │ │ │ + bl 562494 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -116764,26 +116763,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 27316e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (273214 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27316e │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [lr, #-276] @ 0x114 │ │ │ │ + strd r0, r0, [lr, #-276]! @ 0x114 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2732cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -116794,26 +116793,26 @@ │ │ │ │ beq.n 27325a │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2732a0 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2732d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2732a6 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 27325a │ │ │ │ mov r0, r5 │ │ │ │ bl 273150 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -116833,15 +116832,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 273250 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2732dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 273250 │ │ │ │ ldr r0, [pc, #60] @ (2732e0 ) │ │ │ │ add r0, pc │ │ │ │ b.n 273248 │ │ │ │ ldr r3, [pc, #60] @ (2732e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -116853,30 +116852,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 273250 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2732e8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 273250 │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r4, {r0, r2, r6} │ │ │ │ - ldrd r0, r0, [r2], #276 @ 0x114 │ │ │ │ + stmdb r4!, {r0, r2, r6} │ │ │ │ + ldmdb r2, {r0, r2, r6} │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb sl, {r0, r2, r6} │ │ │ │ + stmdb sl!, {r0, r2, r6} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (273460 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #352] @ (273464 ) │ │ │ │ @@ -116897,15 +116896,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2733be │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 562360 │ │ │ │ + bl 562390 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2733e4 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 273354 │ │ │ │ @@ -116914,15 +116913,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 6b0958 │ │ │ │ + bl 6b0978 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 27337a │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2733f0 │ │ │ │ cbnz r3, 273396 │ │ │ │ @@ -116932,15 +116931,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (27346c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (273470 ) │ │ │ │ ldr r3, [pc, #204] @ (273468 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -116957,15 +116956,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 27332c │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 562360 │ │ │ │ + bl 562390 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2733e4 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 273342 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -116988,15 +116987,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 27337a │ │ │ │ ldr r0, [pc, #112] @ (273480 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 273396 │ │ │ │ b.n 27337c │ │ │ │ blx 223838 │ │ │ │ b.n 273382 │ │ │ │ ldr r2, [pc, #72] @ (273474 ) │ │ │ │ @@ -117015,15 +117014,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 273352 │ │ │ │ ldr r0, [pc, #60] @ (273488 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 273352 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r1, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ @@ -117036,18 +117035,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8500045 │ │ │ │ + ldrd r0, r0, [r0], #-276 @ 0x114 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 273410 │ │ │ │ + b.n 273450 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2739f4 │ │ │ │ @@ -117073,28 +117072,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 26b650 │ │ │ │ ldr.w r7, [pc, #1308] @ 2739f8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2736ac │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2739fc │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 273a00 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 26b620 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -117540,15 +117539,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2737a8 │ │ │ │ ldr r0, [pc, #188] @ (273a10 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2737a8 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 26b620 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 273744 │ │ │ │ @@ -117566,70 +117565,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 27380e │ │ │ │ ldr r0, [pc, #128] @ (273a18 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27380e │ │ │ │ ldr r3, [pc, #100] @ (273a08 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2737a8 │ │ │ │ ldr r3, [pc, #88] @ (273a0c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2737a8 │ │ │ │ ldr r0, [pc, #92] @ (273a1c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2737a8 │ │ │ │ ldr r3, [pc, #72] @ (273a14 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27380e │ │ │ │ ldr r3, [pc, #48] @ (273a0c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 27380e │ │ │ │ ldr r0, [pc, #56] @ (273a20 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27380e │ │ │ │ nop │ │ │ │ strb r4, [r4, #25] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #408 @ 0x198 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #712 @ 0x2c8 │ │ │ │ + add r0, sp, #840 @ 0x348 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r6, #25] │ │ │ │ + ldrb r4, [r2, #26] │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #704] @ (273ccc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 27412c │ │ │ │ + b.n 27416c │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 274070 │ │ │ │ + b.n 2740b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 27405c │ │ │ │ + b.n 27409c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 273fd8 │ │ │ │ + b.n 274018 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (273ad0 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -117654,15 +117653,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 268f64 │ │ │ │ ldr r2, [pc, #100] @ (273ad4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r2, [pc, #92] @ (273ad8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 273aaa │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -117689,27 +117688,27 @@ │ │ │ │ bpl.n 273a82 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (273ae4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 273a82 │ │ │ │ strb r6, [r1, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 273f50 │ │ │ │ + b.n 273f90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273ae8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -117724,21 +117723,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 273b1e │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 273b1e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5645ec │ │ │ │ + bl 56461c │ │ │ │ cbnz r0, 273b3e │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117749,46 +117748,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 272e90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 564608 │ │ │ │ + bl 564638 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 273b94 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 273bce │ │ │ │ bls.n 273ba4 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 273bea │ │ │ │ ldr r3, [pc, #136] @ (273bf8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #128] @ (273bfc ) │ │ │ │ ldr r2, [pc, #132] @ (273c00 ) │ │ │ │ ldr r1, [pc, #132] @ (273c04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ mov r0, r4 │ │ │ │ - bl 67d418 │ │ │ │ + bl 67d43c │ │ │ │ movs r4, #0 │ │ │ │ b.n 273b2a │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -117820,19 +117819,19 @@ │ │ │ │ nop │ │ │ │ strb r6, [r1, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ble.n 273b8c │ │ │ │ + ble.n 273bcc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 273b64 │ │ │ │ + ble.n 273ba4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273c08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -117868,58 +117867,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 27240c │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 273c9e │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 554df4 │ │ │ │ + bl 554e24 │ │ │ │ cbz r0, 273c9e │ │ │ │ ldr r2, [pc, #184] @ (273d40 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 273cd2 │ │ │ │ - bl 5645ec │ │ │ │ + bl 56461c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 273cd2 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5645f0 │ │ │ │ + bl 564620 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 272670 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 273cae │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 273d06 │ │ │ │ - bl 5645ec │ │ │ │ + bl 56461c │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 273d06 │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5645f0 │ │ │ │ + bl 564620 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 272670 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -117941,19 +117940,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r3, r4, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r0, #29] │ │ │ │ + strb r4, [r4, #29] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrb r6, [r7, #8] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r0, #7 │ │ │ │ + asrs r4, r4, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273d44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -117975,15 +117974,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 273d66 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 273d9e │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 56ae50 │ │ │ │ + b.w 56ae80 │ │ │ │ cbz r4, 273dcc │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 273d84 │ │ │ │ ldr r3, [pc, #76] @ (273dec ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -117991,15 +117990,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (273df4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -118010,29 +118009,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (273e00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 273db8 │ │ │ │ stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r2, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 273d0c │ │ │ │ + blt.n 273d4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r0, #23] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 130 @ 0x82 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - blt.n 273ebc │ │ │ │ + blt.n 273efc │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00273e04 : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 2230ac │ │ │ │ │ │ │ │ @@ -118197,24 +118196,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 273fe6 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 272808 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 273fe6 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 683484 │ │ │ │ + bl 6834a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67d364 │ │ │ │ + bl 67d388 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 67d3a0 │ │ │ │ + bl 67d3c4 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27a274 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 27dd28 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 282f18 │ │ │ │ mov r0, r4 │ │ │ │ @@ -118245,32 +118244,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2740d4 │ │ │ │ ldr r1, [pc, #156] @ (274110 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 27408e │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 265434 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 697710 │ │ │ │ + bl 697730 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2740a0 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 223518 │ │ │ │ @@ -118289,31 +118288,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 273fa6 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (27411c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 273fa6 │ │ │ │ ldr r2, [r6, #52] @ 0x34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 274104 │ │ │ │ + udf #26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 274190 │ │ │ │ + ble.n 2741d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 274208 │ │ │ │ + bgt.n 274048 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 274b78 │ │ │ │ @@ -118448,15 +118447,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 69c89c │ │ │ │ + bl 69c8bc │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2744b0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -118634,25 +118633,25 @@ │ │ │ │ b.n 274254 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 69c89c │ │ │ │ + bl 69c8bc │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 27434a │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 26c35c │ │ │ │ ldr.w r1, [pc, #1756] @ 274b90 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2747b4 │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -118804,35 +118803,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 69c89c │ │ │ │ + bl 69c8bc │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 274722 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 69c954 │ │ │ │ + bl 69c974 │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 69c214 │ │ │ │ + bl 69c234 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 274700 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -118840,15 +118839,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2746f6 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 69c214 │ │ │ │ + bl 69c234 │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 274700 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2746e4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -118915,15 +118914,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 27451e │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (274ba4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27451e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -119049,21 +119048,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 6c4728 │ │ │ │ + bl 6c4748 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 6c4728 │ │ │ │ + bl 6c4748 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -119166,15 +119165,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 69c078 │ │ │ │ + bl 69c098 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 274a9e │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 274a6e │ │ │ │ @@ -119226,15 +119225,15 @@ │ │ │ │ bpl.w 27451e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (274bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27451e │ │ │ │ ldr r3, [pc, #92] @ (274bb4 ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (274bb8 ) │ │ │ │ ldr r0, [pc, #92] @ (274bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -119251,41 +119250,41 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r1, #28] │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 274c04 │ │ │ │ + bgt.n 274c44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 274b94 │ │ │ │ + bls.n 274bd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 274c00 │ │ │ │ + bvs.n 274c40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 274ba4 │ │ │ │ + bcc.n 274be4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r7, #0] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r5!, {r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcs.n 274c88 │ │ │ │ + bcs.n 274ac8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00274bc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -119347,24 +119346,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274cfa │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6b0878 │ │ │ │ + bl 6b0898 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5622c8 │ │ │ │ + bl 5622f8 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 274da0 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -119387,15 +119386,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274daa │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 274cb6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0958 │ │ │ │ + bl 6b0978 │ │ │ │ b.n 274cba │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 274c2e │ │ │ │ mov r0, r4 │ │ │ │ bl 273150 │ │ │ │ b.n 274c2e │ │ │ │ @@ -119434,22 +119433,22 @@ │ │ │ │ cbnz r3, 274db2 │ │ │ │ ldr r2, [pc, #180] @ (274e04 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (274e08 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ b.n 274c1e │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 274d8a │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 274d8a │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 274d8a │ │ │ │ @@ -119500,30 +119499,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r3, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldrsh r2, [r3, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 274f00 │ │ │ │ + beq.n 274d40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - beq.n 274eac │ │ │ │ + beq.n 274eec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r1, #92] @ 0x5c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5!, {r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r3, #88] @ 0x58 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00274e24 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 274e36 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -119558,15 +119557,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 562360 │ │ │ │ + bl 562390 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 274eac │ │ │ │ ldr r2, [pc, #64] @ (274ec8 ) │ │ │ │ ldr r3, [pc, #56] @ (274ec4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119618,15 +119617,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5622c8 │ │ │ │ + bl 5622f8 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 274f38 │ │ │ │ ldr r2, [pc, #64] @ (274f54 ) │ │ │ │ ldr r3, [pc, #56] @ (274f50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -119688,53 +119687,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 27502c │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 274fe8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b086c │ │ │ │ + bl 6b088c │ │ │ │ cbz r0, 274fe8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 275042 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (275064 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6b091c │ │ │ │ + b.w 6b093c │ │ │ │ ldr r2, [pc, #108] @ (275068 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 275036 │ │ │ │ ldr r2, [pc, #104] @ (27506c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 275036 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (275070 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 275036 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -119763,23 +119762,23 @@ │ │ │ │ ldrh r2, [r1, r6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r3, [pc, #80] @ (2750bc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (275104 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -120220,15 +120219,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (275638 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ ldr r3, [pc, #228] @ (27562c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 27563c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -120310,21 +120309,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r0, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r5, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r2, [r6, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r2, r4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -120539,15 +120538,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2758ac ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 275888 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 275888 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 275896 │ │ │ │ mov r0, r4 │ │ │ │ @@ -120559,17 +120558,17 @@ │ │ │ │ bl 285778 │ │ │ │ b.n 275856 │ │ │ │ nop │ │ │ │ strh r0, [r3, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r3, r6} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (275b64 ) │ │ │ │ @@ -120709,15 +120708,15 @@ │ │ │ │ bl 274f58 │ │ │ │ mov r0, r5 │ │ │ │ bl 275820 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 275aa0 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 275ad8 │ │ │ │ - bl 56dba0 │ │ │ │ + bl 56dbd0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 275a84 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 275a84 │ │ │ │ blx 2256b8 │ │ │ │ @@ -120725,17 +120724,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 275aa0 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 272808 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 275aa0 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 68330c │ │ │ │ + bl 683330 │ │ │ │ mov r0, r5 │ │ │ │ - bl 67d364 │ │ │ │ + bl 67d388 │ │ │ │ ldr r3, [pc, #216] @ (275b7c ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 275922 │ │ │ │ mov r0, r5 │ │ │ │ bl 273150 │ │ │ │ @@ -120814,31 +120813,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r6, [r4, r7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r7, r0] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x001a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - pop {r1, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0002 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r2} │ │ │ │ + stmia r4!, {r2, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (275cbc ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -120929,30 +120928,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 27528c │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r7 │ │ │ │ bl 275820 │ │ │ │ b.n 275be8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [pc, #344] @ (275e18 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #296] @ (275df0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r7, [pc, #112] @ (275d3c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (275da8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -121007,15 +121006,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 274f58 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #52] @ (275dbc ) │ │ │ │ ldr r3, [pc, #36] @ (275dac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121030,15 +121029,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #112] @ (275e24 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r5, [pc, #528] @ (275fd0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -121083,25 +121082,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 275dde │ │ │ │ ldr r0, [pc, #36] @ (275e50 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 275dde │ │ │ │ ldr r5, [pc, #216] @ (275f1c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (275f0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -121147,15 +121146,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 274f58 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #56] @ (275f20 ) │ │ │ │ ldr r3, [pc, #36] @ (275f10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121171,18 +121170,18 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #616] @ (276180 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - itet cs │ │ │ │ - lslcs r5, r0, #1 │ │ │ │ - ldrcc r4, [pc, #136] @ (275fac ) │ │ │ │ - lslcs r6, r4, #1 │ │ │ │ + itet mi │ │ │ │ + lslmi r5, r0, #1 │ │ │ │ + ldrpl r4, [pc, #136] @ (275fac ) │ │ │ │ + lslmi r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #344] @ 276090 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #344] @ (276094 ) │ │ │ │ @@ -121253,15 +121252,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 274f58 │ │ │ │ ldr r1, [pc, #180] @ (2760a8 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #168] @ (2760ac ) │ │ │ │ ldr r3, [pc, #144] @ (276094 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121284,15 +121283,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 275ff0 │ │ │ │ ldr r0, [pc, #120] @ (2760b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 275ff0 │ │ │ │ ldr r3, [pc, #112] @ (2760bc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 275f7e │ │ │ │ ldr r3, [pc, #92] @ (2760b4 ) │ │ │ │ @@ -121302,15 +121301,15 @@ │ │ │ │ bpl.n 275f7e │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2760c0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 275f7e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2760c4 ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2760c8 ) │ │ │ │ ldr r0, [pc, #76] @ (2760cc ) │ │ │ │ add r3, pc │ │ │ │ @@ -121325,35 +121324,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #696] @ (276354 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x004a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #32] @ (2760d0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r0, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3} │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - itee ls │ │ │ │ - lslls r5, r0, #1 │ │ │ │ - strhhi r0, [r7, r3] │ │ │ │ - lslhi r6, r2, #1 │ │ │ │ - @ instruction: 0xb8b6 │ │ │ │ + itee lt │ │ │ │ + lsllt r5, r0, #1 │ │ │ │ + strhge r0, [r3, r4] │ │ │ │ + lslge r6, r2, #1 │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - hlt 0x0028 │ │ │ │ + revsh r0, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2762b0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -121413,15 +121412,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 274f58 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #316] @ (2762c8 ) │ │ │ │ ldr r3, [pc, #296] @ (2762b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121481,15 +121480,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 274f58 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #164] @ (2762d4 ) │ │ │ │ ldr r3, [pc, #128] @ (2762b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121507,15 +121506,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2761d6 │ │ │ │ ldr r0, [pc, #132] @ (2762e0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2761d6 │ │ │ │ ldr r2, [pc, #116] @ (2762e4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 276132 │ │ │ │ @@ -121525,15 +121524,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 276132 │ │ │ │ ldr r0, [pc, #96] @ (2762e8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 276132 │ │ │ │ ldr r3, [pc, #84] @ (2762ec ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2762f0 ) │ │ │ │ ldr r0, [pc, #84] @ (2762f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -121548,39 +121547,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #24] @ (2762d4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2764cc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r1, [pc, #384] @ (276450 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r0, 276348 │ │ │ │ + cbnz r0, 276350 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #872] @ (276640 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x00a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strb r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0016 │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xb696 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2764a4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -121695,15 +121694,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 274f58 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #112] @ (2764bc ) │ │ │ │ ldr r3, [pc, #88] @ (2764a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121728,36 +121727,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2764c8 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 276332 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ blxns pc │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47f6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r6 │ │ │ │ + hlt 0x0012 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov lr, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [pc, #544] @ (2766e4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2766c0 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -121841,15 +121840,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 27528c │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [pc, #248] @ (2766d8 ) │ │ │ │ ldr r3, [pc, #228] @ (2766c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -121894,15 +121893,15 @@ │ │ │ │ bpl.n 27656a │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2766e8 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27656a │ │ │ │ ldr r2, [pc, #136] @ (2766ec ) │ │ │ │ ldr r3, [pc, #92] @ (2766c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -121942,39 +121941,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb85e │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ sbcs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 276746 │ │ │ │ + cbnz r6, 27674e │ │ │ │ lsls r5, r0, #1 │ │ │ │ add lr, r4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #888] @ (276a6c ) │ │ │ │ + ldr r4, [pc, #1016] @ (276aec ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb8be │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #792] @ (276a18 ) │ │ │ │ + ldr r4, [pc, #920] @ (276a98 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - uxth r4, r0 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - revsh r6, r2 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 277320 │ │ │ │ @@ -122032,15 +122031,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 277912 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27762e │ │ │ │ ldr.w r0, [pc, #2940] @ 277330 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b9a │ │ │ │ b.n 276da0 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2774a8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -122071,15 +122070,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 27781c │ │ │ │ ldr.w r0, [pc, #2828] @ 277334 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 276b9a │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27720e │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -122155,15 +122154,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 6c4a90 │ │ │ │ + bl 6c4ab0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -122171,18 +122170,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6c4a90 │ │ │ │ + bl 6c4ab0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6c4a90 │ │ │ │ + bl 6c4ab0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 276956 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -122555,15 +122554,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 27528c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r5 │ │ │ │ bl 275820 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 276a98 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 276d76 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -122783,15 +122782,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (277358 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -122950,15 +122949,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2769d0 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (277370 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 2769d0 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 276d5e │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -122968,15 +122967,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 276d5e │ │ │ │ movs r0, #8 │ │ │ │ b.n 276bae │ │ │ │ ldr r0, [pc, #352] @ (277374 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b9a │ │ │ │ b.n 276da0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2774ae │ │ │ │ ldr r3, [pc, #256] @ (27732c ) │ │ │ │ @@ -122992,15 +122991,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 276d76 │ │ │ │ ldr r0, [pc, #284] @ (277378 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b9a │ │ │ │ b.n 276da0 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -123072,49 +123071,49 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mvns r6, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ b.n 277046 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vcvt.u32.f32 , q3, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + cbz r2, 27734c │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r6, lr} │ │ │ │ + push {r2, r3, r5, r6, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, sp, #352 @ 0x160 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #20 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r2 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27737a │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -123189,45 +123188,45 @@ │ │ │ │ bl 274f58 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2773dc │ │ │ │ ldr.w r1, [pc, #1560] @ 277a78 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ b.w 2769da │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2762f8 │ │ │ │ b.w 276b9a │ │ │ │ movs r0, #4 │ │ │ │ b.w 276bae │ │ │ │ ldr.w r0, [pc, #1528] @ 277a7c │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b9a │ │ │ │ b.n 276da0 │ │ │ │ ldr.w r0, [pc, #1512] @ 277a80 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b9a │ │ │ │ b.n 276da0 │ │ │ │ movs r0, #2 │ │ │ │ b.w 276bae │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 276bae │ │ │ │ ldr.w r0, [pc, #1484] @ 277a84 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 276b9a │ │ │ │ b.n 276da0 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 276964 │ │ │ │ @@ -123243,15 +123242,15 @@ │ │ │ │ bpl.w 276c48 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 277a90 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -123293,15 +123292,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -123325,28 +123324,28 @@ │ │ │ │ bpl.w 276b8e │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 277aa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 276b8e │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 268f64 │ │ │ │ ldr.w r3, [pc, #1188] @ 277aa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2779d4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -123422,15 +123421,15 @@ │ │ │ │ bpl.w 276b9a │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (277ab8 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 276b9a │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2776b0 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2776b0 │ │ │ │ @@ -123469,15 +123468,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (277ac0 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 276e34 │ │ │ │ ldr r2, [pc, #812] @ (277ac4 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 276f1a │ │ │ │ ldr r2, [pc, #740] @ (277a8c ) │ │ │ │ @@ -123486,15 +123485,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 276f1a │ │ │ │ ldr r0, [pc, #788] @ (277ac8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 276f1a │ │ │ │ ldr r3, [pc, #768] @ (277acc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -123506,15 +123505,15 @@ │ │ │ │ bpl.w 27729a │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (277ad0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -123544,15 +123543,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 3c996c │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 276b9a │ │ │ │ ldr r0, [pc, #652] @ (277ae0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.w 276b9a │ │ │ │ ldr r2, [pc, #592] @ (277ab0 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 277666 │ │ │ │ @@ -123587,34 +123586,34 @@ │ │ │ │ bpl.w 276876 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (277ae8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 276876 │ │ │ │ ldr r0, [pc, #516] @ (277aec ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 277666 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (277af0 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2768a2 │ │ │ │ ldr r3, [pc, #480] @ (277af4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -123627,22 +123626,22 @@ │ │ │ │ bpl.w 2767aa │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (277af8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 2767aa │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (277afc ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -123650,15 +123649,15 @@ │ │ │ │ bne.w 27718e │ │ │ │ b.w 2769d0 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (277b00 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -123668,15 +123667,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (277b04 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -123697,15 +123696,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (277b0c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27761e │ │ │ │ ldr r3, [pc, #264] @ (277b10 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 276810 │ │ │ │ ldr r3, [pc, #116] @ (277a8c ) │ │ │ │ @@ -123713,15 +123712,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 276810 │ │ │ │ ldr r0, [pc, #240] @ (277b14 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 276810 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (277b18 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27774a │ │ │ │ @@ -123730,106 +123729,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 27774a │ │ │ │ ldr r0, [pc, #200] @ (277b1c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27774a │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2776b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 273150 │ │ │ │ b.n 2776b0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxtb r4, r5 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 277a96 │ │ │ │ + cbz r6, 277a9e │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #384] @ (277c1c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #896] @ (277e30 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 277b00 │ │ │ │ + cbz r4, 277b08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r4, r6 │ │ │ │ + cbz r4, 277b08 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add sp, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r3, [pc, #656] @ (277d60 ) │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #96 @ 0x60 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffffb162 │ │ │ │ + vaddw.u , , d2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #72 @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #880 @ 0x370 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #288 @ 0x120 │ │ │ │ + add r2, sp, #416 @ 0x1a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ mov r8, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #160 @ 0xa0 │ │ │ │ + add r7, sp, #288 @ 0x120 │ │ │ │ lsls r5, r0, #1 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 277bdc │ │ │ │ @@ -123903,15 +123902,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #154 @ 0x9a │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #114 @ 0x72 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #174 @ 0xae │ │ │ │ + adds r7, #206 @ 0xce │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (277fc4 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -123951,15 +123950,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 277c4a │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 277ce2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -123987,15 +123986,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 277c9e │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 26c35c │ │ │ │ @@ -124071,15 +124070,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 27528c │ │ │ │ mov r0, r4 │ │ │ │ bl 275114 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r4 │ │ │ │ bl 275820 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 277df4 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 277df4 │ │ │ │ @@ -124222,15 +124221,15 @@ │ │ │ │ bpl.w 277d3c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (277ff8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 277d3c │ │ │ │ ldr r3, [pc, #100] @ (277ffc ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 277ebe │ │ │ │ ldr r3, [pc, #80] @ (277ff4 ) │ │ │ │ @@ -124240,47 +124239,47 @@ │ │ │ │ bpl.n 277ebe │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (278000 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 277ebe │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #248 @ 0xf8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #472 @ (adr r1, 2781b0 ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 278230 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 27804c ) │ │ │ │ + add r1, pc, #240 @ (adr r1, 2780cc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #248 @ (adr r0, 2780dc ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 27815c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bne.n 277fce │ │ │ │ vdup.8 d18, d22[7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bne.n 277fe6 │ │ │ │ vmla.i , , d12[0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (278304 ) │ │ │ │ @@ -124352,23 +124351,23 @@ │ │ │ │ bne.n 2780b6 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 56846c │ │ │ │ + bl 56849c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2781a2 │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5686f0 │ │ │ │ + bl 568720 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2781fe │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 224ecc │ │ │ │ @@ -124387,15 +124386,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 275820 │ │ │ │ ldr r3, [pc, #460] @ (278314 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 56872c │ │ │ │ + bl 56875c │ │ │ │ ldr r2, [pc, #448] @ (278318 ) │ │ │ │ ldr r3, [pc, #432] @ (278308 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -124410,33 +124409,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 278272 │ │ │ │ mov r0, r7 │ │ │ │ bl 277b20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 56872c │ │ │ │ + bl 56875c │ │ │ │ b.n 278154 │ │ │ │ ldr r3, [pc, #380] @ (278310 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 278240 │ │ │ │ movs r6, #0 │ │ │ │ b.n 278184 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #352] @ (278310 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2782a4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ b.n 27819e │ │ │ │ ldr r3, [pc, #332] @ (278310 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27819e │ │ │ │ ldr r3, [pc, #332] @ (27831c ) │ │ │ │ @@ -124454,25 +124453,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (278328 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (27832c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27819e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #264] @ (278310 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2782d2 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ b.n 278184 │ │ │ │ ldr r3, [pc, #276] @ (278330 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278130 │ │ │ │ ldr r3, [pc, #248] @ (278320 ) │ │ │ │ @@ -124480,15 +124479,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 278130 │ │ │ │ ldr r0, [pc, #256] @ (278334 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278130 │ │ │ │ ldr r3, [pc, #216] @ (27831c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 27819e │ │ │ │ ldr r3, [pc, #208] @ (278320 ) │ │ │ │ @@ -124501,15 +124500,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (27833c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (278340 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27819e │ │ │ │ ldr r3, [pc, #168] @ (27831c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278184 │ │ │ │ ldr r3, [pc, #160] @ (278320 ) │ │ │ │ @@ -124522,15 +124521,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (278348 ) │ │ │ │ ldr r0, [pc, #184] @ (27834c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278184 │ │ │ │ ldr r3, [pc, #116] @ (27831c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2781b8 │ │ │ │ ldr r3, [pc, #108] @ (278320 ) │ │ │ │ @@ -124541,15 +124540,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (278350 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (278354 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2781b8 │ │ │ │ ldr r3, [pc, #72] @ (27831c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278210 │ │ │ │ ldr r3, [pc, #64] @ (278320 ) │ │ │ │ @@ -124560,15 +124559,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (278358 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (27835c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278210 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -124579,43 +124578,43 @@ │ │ │ │ bvc.n 2783de │ │ │ │ @ instruction: 0xffff29b4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #560 @ 0x230 │ │ │ │ + add r1, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #1000 @ 0x3e8 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #936 @ 0x3a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -124643,94 +124642,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 278752 │ │ │ │ add r3, pc, #968 @ (adr r3, 278780 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5523b0 │ │ │ │ + bl 5523e0 │ │ │ │ ldr r3, [pc, #976] @ (278798 ) │ │ │ │ ldr r2, [pc, #976] @ (27879c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2787a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5523b0 │ │ │ │ + bl 5523e0 │ │ │ │ ldr r1, [pc, #952] @ (2787a4 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #928] @ (2787a8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #920] @ (2787ac ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #908] @ (2787b0 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #900] @ (2787b4 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #888] @ (2787b8 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #876] @ (2787bc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #864] @ (2787c0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #856] @ (2787c4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #844] @ (2787c8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #836] @ (2787cc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r1, [pc, #824] @ (2787d0 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 278642 │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -124738,15 +124737,15 @@ │ │ │ │ bl 266938 │ │ │ │ ldr r3, [pc, #784] @ (2787d4 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5623f8 │ │ │ │ + bl 562428 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 278714 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2786ba │ │ │ │ @@ -124760,75 +124759,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 2231f4 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 55e0c4 │ │ │ │ + bl 55e0f4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 27853a │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 27259c │ │ │ │ mov r0, r6 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 27855c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 67d3a0 │ │ │ │ + bl 67d3c4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 27857c │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 272808 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 27857c │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 683194 │ │ │ │ + bl 6831b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 67d364 │ │ │ │ + bl 67d388 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 272228 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ ldr r2, [pc, #556] @ (2787dc ) │ │ │ │ ldr r0, [pc, #556] @ (2787e0 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -124886,15 +124885,15 @@ │ │ │ │ bl 266938 │ │ │ │ ldr r3, [pc, #368] @ (2787d4 ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5623f8 │ │ │ │ + bl 562428 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2784e6 │ │ │ │ blx 223838 │ │ │ │ b.n 2784e6 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -124907,34 +124906,34 @@ │ │ │ │ bl 266938 │ │ │ │ ldr r3, [pc, #304] @ (2787d4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5623f8 │ │ │ │ + bl 562428 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 278744 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2787e8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ b.n 27850e │ │ │ │ ldr r2, [pc, #284] @ (2787ec ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ b.n 27850e │ │ │ │ ldr r1, [pc, #268] @ (2787f0 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 274f58 │ │ │ │ mov r0, r4 │ │ │ │ @@ -124983,82 +124982,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2783b4 │ │ │ │ ldr r0, [pc, #152] @ (278808 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2783b4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2787fa │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #202 @ 0xca │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r0, [r7, #64] @ 0x40 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #856 @ 0x358 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #816 @ 0x330 │ │ │ │ + add r0, sp, #944 @ 0x3b0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #848 @ 0x350 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #856 @ 0x358 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #880 @ 0x370 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + add r1, sp, #56 @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #48 @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #40 @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2789d8 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #928 @ (adr r7, 278b80 ) │ │ │ │ + add r0, sp, #32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ vsri.64 q9, q9, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ vmls.i q9, , d8[0] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #768 @ (adr r6, 278af4 ) │ │ │ │ + add r6, pc, #896 @ (adr r6, 278b74 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 27871e │ │ │ │ @ instruction: 0xffff23e2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #784] @ (278b14 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #112 @ (adr r5, 27887c ) │ │ │ │ + add r5, pc, #240 @ (adr r5, 2788fc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (278888 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -125071,60 +125070,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 278882 │ │ │ │ ldr r1, [pc, #76] @ (278894 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ ldr r1, [pc, #72] @ (278898 ) │ │ │ │ ldr r2, [pc, #76] @ (27889c ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2788a0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ - bl 562958 │ │ │ │ + bl 562988 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 278360 │ │ │ │ ldr r1, [pc, #32] @ (2788a4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 278848 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r2, r7] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 278aa0 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 278b20 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh r2, [r5, r6] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r0, [r0, r7] │ │ │ │ + ldrsh r0, [r4, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 278978 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 2789f8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002788a8 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -125172,15 +125171,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6b9aa4 │ │ │ │ + bl 6b9ac4 │ │ │ │ cbnz r0, 278968 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 274f58 │ │ │ │ mov r0, r4 │ │ │ │ bl 275820 │ │ │ │ @@ -125203,21 +125202,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #84] @ (2789c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 278988 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov r0, r4 │ │ │ │ bl 277b20 │ │ │ │ b.n 278940 │ │ │ │ ldr r3, [pc, #64] @ (2789cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125230,15 +125229,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2789d4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2789d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27897a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r2, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #2 │ │ │ │ @@ -125248,17 +125247,17 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #184 @ (adr r4, 278a90 ) │ │ │ │ + add r4, pc, #312 @ (adr r4, 278b10 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #944 @ (adr r1, 278d8c ) │ │ │ │ + add r2, pc, #48 @ (adr r2, 278a0c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (278bbc ) │ │ │ │ @@ -125328,15 +125327,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (278bdc ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (278be0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 274f58 │ │ │ │ mov r0, r5 │ │ │ │ @@ -125426,15 +125425,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 278a62 │ │ │ │ ldr r0, [pc, #112] @ (278bf4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 278a62 │ │ │ │ ldr r3, [pc, #96] @ (278bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125444,49 +125443,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 278b5c │ │ │ │ ldr r0, [pc, #80] @ (278bfc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278b5c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r1, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r3, pc, #808 @ (adr r3, 278ef4 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 278f74 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, pc, #688 @ (adr r3, 278e90 ) │ │ │ │ + add r3, pc, #816 @ (adr r3, 278f10 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 278bfc ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 278c7c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, #92 @ 0x5c │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vrsra.u64 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #472 @ (adr r2, 278dd0 ) │ │ │ │ + add r2, pc, #600 @ (adr r2, 278e50 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #656 @ (adr r0, 278e90 ) │ │ │ │ + add r0, pc, #784 @ (adr r0, 278f10 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (278e7c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -125590,15 +125589,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 278c40 │ │ │ │ ldr r0, [pc, #388] @ (278e9c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278c40 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 274f58 │ │ │ │ @@ -125675,15 +125674,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (278eac ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (278eb0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278c40 │ │ │ │ ldr r3, [pc, #208] @ (278eb4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 278cf6 │ │ │ │ ldr r3, [pc, #168] @ (278e98 ) │ │ │ │ @@ -125691,20 +125690,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 278cf6 │ │ │ │ ldr r0, [pc, #188] @ (278eb8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 278cf6 │ │ │ │ ldr r0, [pc, #176] @ (278ebc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 278dac │ │ │ │ add r1, pc, #8 @ (adr r1, 278e28 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -125742,31 +125741,31 @@ │ │ │ │ subs r2, r0, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vrshr.u32 d21, d4, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #264 @ (adr r1, 278fa8 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 279028 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ bics r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + strh r2, [r2, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, pc, #848 @ (adr r0, 279200 ) │ │ │ │ + add r0, pc, #976 @ (adr r0, 279280 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #64 @ (adr r0, 278f00 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00278ec0 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -125899,15 +125898,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26b4a0 │ │ │ │ - ldr r5, [sp, #624] @ 0x270 │ │ │ │ + ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x27904a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0027904c : │ │ │ │ @@ -125983,15 +125982,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27908a │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ bl 284290 │ │ │ │ ldr r2, [pc, #132] @ (2791ac ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2665b0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -126026,15 +126025,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2791c0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 279102 │ │ │ │ ldr r0, [pc, #60] @ (2791c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 279102 │ │ │ │ nop │ │ │ │ strb r2, [r2, #14] │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r6, r4, r2 │ │ │ │ @@ -126046,23 +126045,23 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r2, sp, #656 @ 0x290 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vcvt.u16.f16 , q11, #1 │ │ │ │ + @ instruction: 0xffff9d96 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r0, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002791c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -126098,24 +126097,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 27923c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 279200 │ │ │ │ ldr r0, [pc, #24] @ (279250 ) │ │ │ │ add r0, pc │ │ │ │ - bl 612f24 │ │ │ │ + bl 612f54 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strb r2, [r3, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279254 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -126178,17 +126177,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 279320 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 27930e │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5645d0 │ │ │ │ + bl 564600 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -126208,25 +126207,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (279360 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ b.n 279320 │ │ │ │ nop │ │ │ │ strb r4, [r1, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - movs r0, #60 @ 0x3c │ │ │ │ + movs r0, #92 @ 0x5c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279364 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -126258,94 +126257,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2793aa │ │ │ │ ldr.w r0, [pc, #2368] @ 279d08 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a0370 │ │ │ │ + bl 6a0390 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 272d60 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2795c6 │ │ │ │ ldr.w r1, [pc, #2344] @ 279d0c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 279d10 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 279d14 │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ ldr.w r1, [pc, #2332] @ 279d18 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ ldr.w r1, [pc, #2256] @ 279d1c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279a3c │ │ │ │ ldr.w r1, [pc, #2236] @ 279d20 │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2795f6 │ │ │ │ ldr.w r1, [pc, #2224] @ 279d24 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ cbz r0, 27948a │ │ │ │ movs r0, #1 │ │ │ │ - bl 56e5f4 │ │ │ │ + bl 56e624 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279abc │ │ │ │ ldr.w r2, [pc, #2204] @ 279d28 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 69fd28 │ │ │ │ + bl 69fd48 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2794f0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -126365,15 +126364,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69fd3c │ │ │ │ + bl 69fd5c │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2794b8 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 27950e │ │ │ │ @@ -126383,15 +126382,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 279d2c │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 69fd28 │ │ │ │ + bl 69fd48 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 279582 │ │ │ │ @@ -126423,37 +126422,37 @@ │ │ │ │ bne.w 279b34 │ │ │ │ movs r0, #8 │ │ │ │ blx 2231f4 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69fd3c │ │ │ │ + bl 69fd5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279536 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2795fa │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0370 │ │ │ │ + bl 6a0390 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2793d4 │ │ │ │ ldr.w r3, [pc, #1928] @ 279d30 │ │ │ │ ldr.w r2, [pc, #1928] @ 279d34 │ │ │ │ ldr.w r1, [pc, #1928] @ 279d38 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr.w r2, [pc, #1908] @ 279d3c │ │ │ │ ldr.w r3, [pc, #1848] @ 279d04 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126468,39 +126467,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 279d40 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2799f8 │ │ │ │ ldr.w r1, [pc, #1844] @ 279d44 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ cbz r0, 279678 │ │ │ │ ldr.w r3, [pc, #1832] @ 279d48 │ │ │ │ ldr.w r2, [pc, #1832] @ 279d4c │ │ │ │ ldr.w r1, [pc, #1832] @ 279d50 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ bl 272d60 │ │ │ │ cbz r7, 27964c │ │ │ │ mov r0, r7 │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2795c6 │ │ │ │ ldr.w r2, [pc, #1792] @ 279d54 │ │ │ │ ldr.w r3, [pc, #1708] @ 279d04 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -126508,98 +126507,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 279a6c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 66aba8 │ │ │ │ + b.w 66abcc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 56a24c │ │ │ │ + bl 56a27c │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27963e │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 56843c │ │ │ │ + bl 56846c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b16 │ │ │ │ ldr.w r1, [pc, #1720] @ 279d58 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 279d5c │ │ │ │ add r1, pc │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ ldr.w r1, [pc, #1712] @ 279d60 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ ldr.w r1, [pc, #1696] @ 279d64 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279718 │ │ │ │ - bl 554bfc │ │ │ │ + bl 554c2c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5549cc │ │ │ │ + bl 5549fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b4c │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279b6c │ │ │ │ - bl 5523b0 │ │ │ │ + bl 5523e0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 56ad64 │ │ │ │ + bl 56ad94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 27963e │ │ │ │ ldr.w r1, [pc, #1612] @ 279d68 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279736 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 279b8c │ │ │ │ ldr.w r1, [pc, #1588] @ 279d6c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 279af8 │ │ │ │ ldr.w r1, [pc, #1560] @ 279d70 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279a86 │ │ │ │ ldr.w r1, [pc, #1544] @ 279d74 │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -126619,37 +126618,37 @@ │ │ │ │ bne.w 279c6e │ │ │ │ ldr.w r1, [pc, #1500] @ 279d80 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ ldr.w r1, [pc, #1488] @ 279d84 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ ldr.w r1, [pc, #1472] @ 279d88 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 279d8c │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 279804 │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -126699,35 +126698,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 279bb8 │ │ │ │ ldr.w r1, [pc, #1284] @ 279d94 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279bc6 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 3ca454 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 27963e │ │ │ │ ldr.w r1, [pc, #1252] @ 279d98 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279bd0 │ │ │ │ ldr.w r1, [pc, #1236] @ 279d9c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 267394 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -126757,100 +126756,100 @@ │ │ │ │ beq.w 279bd8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 279ca0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 279cd8 │ │ │ │ - bl 55e0d4 │ │ │ │ + bl 55e104 │ │ │ │ ldr.w r3, [pc, #1120] @ 279da0 │ │ │ │ ldr.w r2, [pc, #1120] @ 279da4 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 279da8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #1100] @ 279dac │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 55e294 │ │ │ │ + bl 55e2c4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 279cca │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 278360 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr.w r1, [pc, #1056] @ 279db0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ cbz r0, 2799d4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2799d4 │ │ │ │ - bl 5645ec │ │ │ │ + bl 56461c │ │ │ │ cbz r0, 2799d4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 564608 │ │ │ │ + bl 564638 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 279bf4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2799c8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (279db4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 612f24 │ │ │ │ + bl 612f54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ cbz r7, 2799d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ ldr r2, [pc, #992] @ (279db8 ) │ │ │ │ ldr r3, [pc, #812] @ (279d04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 27966c │ │ │ │ b.n 279a6c │ │ │ │ ldr r0, [pc, #972] @ (279dbc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a0370 │ │ │ │ + bl 6a0390 │ │ │ │ b.n 2795a4 │ │ │ │ ldr r1, [pc, #964] @ (279dc0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fe6c │ │ │ │ + bl 69fe8c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 27968c │ │ │ │ b.n 27969c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 279a70 │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ ldr r2, [pc, #932] @ (279dc4 ) │ │ │ │ ldr r3, [pc, #740] @ (279d04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126862,20 +126861,20 @@ │ │ │ │ b.w 272d60 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2795fa │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279a14 │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 279a1c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ ldr r2, [pc, #876] @ (279dc8 ) │ │ │ │ ldr r3, [pc, #680] @ (279d04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -126908,64 +126907,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (279dd8 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27987a │ │ │ │ ldr r3, [pc, #796] @ (279ddc ) │ │ │ │ ldr r2, [pc, #800] @ (279de0 ) │ │ │ │ ldr r1, [pc, #800] @ (279de4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #780] @ (279de8 ) │ │ │ │ ldr r3, [pc, #552] @ (279d04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 279a30 │ │ │ │ b.n 279a6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0370 │ │ │ │ + bl 6a0390 │ │ │ │ b.n 2795a4 │ │ │ │ ldr r3, [pc, #752] @ (279dec ) │ │ │ │ ldr r2, [pc, #756] @ (279df0 ) │ │ │ │ ldr r1, [pc, #756] @ (279df4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27963e │ │ │ │ ldr r3, [pc, #736] @ (279df8 ) │ │ │ │ ldr r2, [pc, #736] @ (279dfc ) │ │ │ │ ldr r1, [pc, #740] @ (279e00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27963e │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 279576 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -126980,40 +126979,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (279e0c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27963e │ │ │ │ ldr r3, [pc, #672] @ (279e10 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (279e14 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (279e18 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27963e │ │ │ │ ldr r3, [pc, #652] @ (279e1c ) │ │ │ │ ldr r2, [pc, #656] @ (279e20 ) │ │ │ │ ldr r1, [pc, #656] @ (279e24 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27963e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2856ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 279882 │ │ │ │ b.n 27963e │ │ │ │ ldr r0, [pc, #620] @ (279e28 ) │ │ │ │ @@ -127034,30 +127033,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2728e4 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 279c8c │ │ │ │ ldr r1, [pc, #576] @ (279e2c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ cbnz r0, 279bfc │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2799ce │ │ │ │ b.n 2799d4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 279bf4 │ │ │ │ - bl 5645ec │ │ │ │ + bl 56461c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2799a4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2799ce │ │ │ │ b.n 2799d4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 27963e │ │ │ │ ldr r3, [pc, #432] @ (279dd0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 27984c │ │ │ │ ldr r3, [pc, #424] @ (279dd4 ) │ │ │ │ @@ -127068,15 +127067,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (279e30 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 27984c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2795c6 │ │ │ │ ldr r2, [pc, #480] @ (279e34 ) │ │ │ │ ldr r3, [pc, #172] @ (279d04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -127094,231 +127093,231 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 27963e │ │ │ │ mov r0, r4 │ │ │ │ bl 272d60 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 279652 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ b.n 279652 │ │ │ │ ldr r3, [pc, #416] @ (279e44 ) │ │ │ │ ldr r2, [pc, #420] @ (279e48 ) │ │ │ │ ldr r1, [pc, #420] @ (279e4c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ bl 272d60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66aba8 │ │ │ │ + bl 66abcc │ │ │ │ b.n 279652 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ mov r0, r4 │ │ │ │ bl 272d60 │ │ │ │ b.n 279652 │ │ │ │ ldr r3, [pc, #372] @ (279e50 ) │ │ │ │ ldr r2, [pc, #376] @ (279e54 ) │ │ │ │ ldr r1, [pc, #376] @ (279e58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 279cd0 │ │ │ │ nop │ │ │ │ asrs r4, r1, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r0, [r6, #1] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r7, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vst1.8 {d0[2]}, [r8]! │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + vld1.8 {d0[2]}, [r8]! │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r2, #68 @ 0x44 │ │ │ │ + movs r2, #100 @ 0x64 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, r1, #7 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r6, r7, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [sp, #640] @ 0x280 │ │ │ │ + ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r2, #5 │ │ │ │ + adds r0, r6, #5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #536] @ 0x218 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r4, [r0, #24] │ │ │ │ + strh r4, [r4, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r2, r6, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r0, #62 @ 0x3e │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r1, [sp, #88] @ 0x58 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r1, [sp, #512] @ 0x200 │ │ │ │ + ldr r1, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #72] @ 0x48 │ │ │ │ + ldr r1, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r5, #10] │ │ │ │ + strb r4, [r1, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ble.n 279d20 │ │ │ │ + ble.n 279d60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r1, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [pc, #744] @ (27a090 ) │ │ │ │ + ldr r6, [pc, #872] @ (27a110 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #816] @ (27a0dc ) │ │ │ │ + ldr r6, [pc, #944] @ (27a15c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf3fa004d │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ands.w r0, sl, #13434880 @ 0xcd0000 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r4, r6, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ asrs r4, r5, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r6, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r3, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r2, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r6, r2 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r5, #25] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ asrs r0, r6, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r2, r7, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #784] @ 0x310 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, #24] │ │ │ │ + ldrb r6, [r1, #25] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r3, r1 │ │ │ │ + adds r4, r7, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #792] @ 0x318 │ │ │ │ + str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r2, r3, r0 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #944] @ 0x3b0 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #22] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r3, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vaddw.u , , d16 │ │ │ │ + @ instruction: 0xfffff1c0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r6, r6, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r4, #28 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r3, #19] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r2, #27 │ │ │ │ + asrs r2, r6, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r5, [sp, #16] │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r3, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + str r5, [sp, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279e5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -127338,78 +127337,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 279e82 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 55e210 │ │ │ │ + bl 55e240 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 279ee2 │ │ │ │ ldr r3, [pc, #80] @ (279ef8 ) │ │ │ │ ldr r2, [pc, #80] @ (279efc ) │ │ │ │ ldr r1, [pc, #84] @ (279f00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #68] @ (279f04 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 278360 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5524d0 │ │ │ │ + b.w 552500 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 279e9a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [pc, #360] @ (27a068 ) │ │ │ │ + ldr r1, [pc, #488] @ (27a0e8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [pc, #432] @ (27a0b4 ) │ │ │ │ + ldr r1, [pc, #560] @ (27a134 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279f08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (279f68 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 69e8cc │ │ │ │ + bl 69e8ec │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 279f4c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 279f4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a0934 │ │ │ │ + bl 6a0954 │ │ │ │ cbz r0, 279f62 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -127423,17 +127422,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 279f2e │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r6, #238 @ 0xee │ │ │ │ + adds r7, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00279f70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -127446,15 +127445,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (27a04c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6a069c │ │ │ │ + bl 6a06bc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 279fe8 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 27904c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -127481,15 +127480,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (27a054 ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (27a058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e8cc │ │ │ │ + bl 69e8ec │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 2258d0 │ │ │ │ ldr r3, [pc, #92] @ (27a05c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -127503,38 +127502,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 223268 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a0370 │ │ │ │ + bl 6a0390 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27a00e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a06a0 │ │ │ │ + bl 6a06c0 │ │ │ │ b.n 279fa4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 279fc0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r7, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - asrs r6, r5, #27 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a060 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 2231f0 │ │ │ │ @@ -127573,15 +127572,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2756a8 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -127637,15 +127636,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -127711,21 +127710,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 27a22a │ │ │ │ nop │ │ │ │ lsrs r2, r6, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - str r0, [sp, #952] @ 0x3b8 │ │ │ │ + str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (27a3a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027a274 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 27a2a6 │ │ │ │ push {lr} │ │ │ │ @@ -127736,17 +127735,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 225454 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6b088c │ │ │ │ + b.w 6b08ac │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 6b088c │ │ │ │ + b.w 6b08ac │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -128308,19 +128307,19 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r4, r4, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r4, r5, #19 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r4, #16] │ │ │ │ + ldrh r6, [r0, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -128849,19 +128848,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r6, #29 │ │ │ │ + lsls r4, r2, #30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r6, [r5, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 0027ae04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -128978,15 +128977,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 604f3a │ │ │ │ + bl 604f3a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -129117,28 +129116,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129462,15 +129461,15 @@ │ │ │ │ bl 27b27c │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 225aac │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c278 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 223320 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129490,15 +129489,15 @@ │ │ │ │ blx 224d34 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 225aac │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 26c278 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 223320 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -129552,15 +129551,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 27b140 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 274f58 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (27b5dc ) │ │ │ │ ldr r3, [pc, #108] @ (27b5bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -129599,17 +129598,17 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 27b54a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf7e20065 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r7] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -129621,15 +129620,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 2232bc │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 223fb0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -129674,15 +129673,15 @@ │ │ │ │ blx 22362c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 27b78a │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -129710,15 +129709,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 27b140 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 274f58 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129780,21 +129779,21 @@ │ │ │ │ b.n 27b78a │ │ │ │ nop │ │ │ │ @ instruction: 0xf4c00065 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #11] │ │ │ │ + ldrb r6, [r1, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (27b8ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r6, #10] │ │ │ │ + ldrb r4, [r2, #11] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (27b9c0 ) │ │ │ │ @@ -129928,15 +129927,15 @@ │ │ │ │ bgt.n 27b856 │ │ │ │ cbz r5, 27b990 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 27b990 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129953,15 +129952,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27b974 │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ b.n 27b992 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27b9c8 ) │ │ │ │ ldr r3, [pc, #44] @ (27b9c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130115,15 +130114,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 27bb98 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 27bb98 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -130140,15 +130139,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27bb7c │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ b.n 27bb9a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27bbd0 ) │ │ │ │ ldr r3, [pc, #44] @ (27bbcc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130267,15 +130266,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 27bc4e │ │ │ │ cbz r6, 27bd3c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 27bd3c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -130293,15 +130292,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 27bd1c │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ b.n 27bd3e │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (27bd74 ) │ │ │ │ ldr r3, [pc, #44] @ (27bd70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130327,15 +130326,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -130473,19 +130472,19 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 27bdf6 │ │ │ │ - @ instruction: 0xf7000055 │ │ │ │ - @ instruction: 0xf6e60055 │ │ │ │ - movt r0, #10325 @ 0x2855 │ │ │ │ + @ instruction: 0xf7200055 │ │ │ │ + @ instruction: 0xf7060055 │ │ │ │ + @ instruction: 0xf6e20055 │ │ │ │ + movt r0, #43093 @ 0xa855 │ │ │ │ subw r0, sl, #2133 @ 0x855 │ │ │ │ - @ instruction: 0xf68a0055 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (27c028 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -130569,15 +130568,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27af40 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 27bf80 │ │ │ │ nop │ │ │ │ - movw r0, #43093 @ 0xa855 │ │ │ │ + @ instruction: 0xf66a0055 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #424] @ (27c1ec ) │ │ │ │ @@ -130623,15 +130622,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 27c1d2 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 224e44 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 224e08 │ │ │ │ @@ -130704,15 +130703,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 27b140 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 274f58 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (27c200 ) │ │ │ │ ldr r3, [pc, #68] @ (27c1f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -130938,15 +130937,15 @@ │ │ │ │ str.w r3, [r7, #560] @ 0x230 │ │ │ │ b.n 27c304 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r0], #404 @ 0x194 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3560055 │ │ │ │ + @ instruction: 0xf3760055 │ │ │ │ ldrd r0, r0, [r4], #-404 @ 0x194 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 27c354 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131479,15 +131478,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 27c978 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ b.n 27c640 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r8, #85 @ 0x55 │ │ │ │ + @ instruction: 0xf0a80055 │ │ │ │ b.n 27d214 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -131520,15 +131519,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 27528c │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -131580,15 +131579,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (27ccdc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 27ccb4 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -131737,16 +131736,16 @@ │ │ │ │ b.n 27ccf8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27ce80 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r8, r5, lsr #1 │ │ │ │ - stmdb sl, {r0, r2, r4, r6} │ │ │ │ + eor.w r0, r8, r5, lsr #1 │ │ │ │ + stmdb sl!, {r0, r2, r4, r6} │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 27cfe4 │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 27ccf0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -131899,15 +131898,15 @@ │ │ │ │ bl 2757ec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 27d330 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -132007,15 +132006,15 @@ │ │ │ │ blx 2258d0 │ │ │ │ ldr r3, [pc, #456] @ (27d190 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (27d1ac ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 698130 │ │ │ │ + bl 698150 │ │ │ │ b.n 27ca62 │ │ │ │ mov r3, r4 │ │ │ │ b.n 27cc12 │ │ │ │ mov r2, r4 │ │ │ │ b.n 27cb88 │ │ │ │ mov r2, r4 │ │ │ │ b.n 27cd02 │ │ │ │ @@ -132181,28 +132180,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 27d0d4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 27d120 │ │ │ │ + b.n 27d160 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ble.n 27d1e4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 27d068 │ │ │ │ + b.n 27d0a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 27cff0 │ │ │ │ + b.n 27d030 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 27d41a │ │ │ │ vtbl.8 d29, {d15-d17}, d12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 27ca50 │ │ │ │ + b.n 27ca90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 27c9fc │ │ │ │ + b.n 27ca3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ blx 224f6c │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -132288,15 +132287,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 27cf28 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -132484,15 +132483,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 27d562 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -132551,15 +132550,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - b.n 27d740 │ │ │ │ + b.n 27d780 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -132611,15 +132610,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132934,15 +132933,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 27528c │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -133295,17 +133294,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 273e04 │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 27dce4 │ │ │ │ b.n 27d738 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - svc 106 @ 0x6a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0027dd0c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 27d58c │ │ │ │ nop │ │ │ │ @@ -133329,24 +133328,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 27dd4a │ │ │ │ blx 225454 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 27dd40 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6b088c │ │ │ │ + b.w 6b08ac │ │ │ │ │ │ │ │ 0027dd7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -133620,23 +133619,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -133746,15 +133745,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 27e106 │ │ │ │ - bvc.n 27e0d0 │ │ │ │ + bvc.n 27e110 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -134059,23 +134058,23 @@ │ │ │ │ nop │ │ │ │ ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bpl.n 27e51c │ │ │ │ + bpl.n 27e55c │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 27e570 │ │ │ │ + bmi.n 27e5b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r6, [pc, #384] @ (27e658 ) │ │ │ │ + ldr r6, [pc, #512] @ (27e6d8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #464] @ (27e6ac ) │ │ │ │ + ldr r6, [pc, #592] @ (27e72c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -134293,23 +134292,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 27e84c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 27e7f8 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -134353,15 +134352,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 27e848 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 27e76a │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 27e7ce │ │ │ │ @@ -135142,25 +135141,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bkpt 0x004a │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ pop {r2, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cbnz r4, 27f0ba │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmn r6, r5 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - orrs r2, r0 │ │ │ │ + orrs r2, r4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135493,23 +135492,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ hlt 0x001c │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + stmia r7!, {r1, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xb8ac │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r7, #76 @ 0x4c │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #128 @ 0x80 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -135842,23 +135841,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb6fc │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r1, r2, r3, lr} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #230 @ 0xe6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -136580,25 +136579,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add r7, sp, #328 @ 0x148 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 27ffa0 │ │ │ │ + cbnz r0, 27ffa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r4, sp, #976 @ 0x3d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbnz r4, 27ff74 │ │ │ │ + rev r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r4, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #42 @ 0x2a │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -136931,23 +136930,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #656 @ 0x290 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb83a │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r1, sp, #720 @ 0x2d0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + cpsie i │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r0, #104 @ 0x68 │ │ │ │ + adds r0, #136 @ 0x88 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -137280,23 +137279,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, pc, #88 @ (adr r6, 2806c8 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - uxth r0, r5 │ │ │ │ + uxtb r0, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #218 @ 0xda │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r4, #206 @ 0xce │ │ │ │ + cmp r4, #238 @ 0xee │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138013,25 +138012,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #376 @ (adr r4, 280fe4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #528 @ 0x210 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r5, [sp, #920] @ 0x398 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r2, sp, #776 @ 0x308 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #232 @ 0xe8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -138748,25 +138747,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #480 @ (adr r4, 281860 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 2818e0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r5, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2818e4 ) │ │ │ │ + add r2, pc, #728 @ (adr r2, 281964 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r5, #2 │ │ │ │ + adds r0, r1, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r3, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -139485,25 +139484,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -140222,25 +140221,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #328] @ 0x148 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [sp, #448] @ 0x1c0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r0, #18 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r4, r2, #18 │ │ │ │ + lsrs r4, r6, #18 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -140261,15 +140260,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 282a24 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -140350,15 +140349,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 282854 │ │ │ │ ldr.w r3, [pc, #1660] @ 282e90 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -140380,15 +140379,15 @@ │ │ │ │ blx 224848 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 282e76 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -141005,21 +141004,21 @@ │ │ │ │ b.n 282e70 │ │ │ │ strh r6, [r4, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (282fd0 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 00282ea8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141069,20 +141068,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 282f36 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 225454 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6b088c │ │ │ │ + b.w 6b08ac │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (283050 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -141150,15 +141149,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (283064 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 283018 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 282fc0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141179,35 +141178,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (283070 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (283074 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 282f80 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 283178 │ │ │ │ + b.n 2831b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r3, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb4c0044 │ │ │ │ + @ instruction: 0xfb6c0044 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (28328c ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (283290 ) │ │ │ │ @@ -141269,55 +141268,55 @@ │ │ │ │ bne.n 283194 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 55f8c4 │ │ │ │ + bl 55f8f4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2831f0 │ │ │ │ ldr r2, [pc, #356] @ (2832a0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2832a4 ) │ │ │ │ ldr r7, [pc, #360] @ (2832a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #344] @ (2832ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28323a │ │ │ │ mov r0, sl │ │ │ │ - bl 55fc24 │ │ │ │ + bl 55fc54 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2832b0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 55fafc │ │ │ │ + bl 55fb2c │ │ │ │ b.n 2830d6 │ │ │ │ blx 223838 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 28311a │ │ │ │ ldr r3, [pc, #276] @ (2832b4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -141348,33 +141347,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2832c4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2832c8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2830c2 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 283260 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov r0, r4 │ │ │ │ bl 274e3c │ │ │ │ b.n 2830d6 │ │ │ │ ldr r0, [pc, #184] @ (2832cc ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 283102 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141392,15 +141391,15 @@ │ │ │ │ bpl.n 283176 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2832d4 ) │ │ │ │ ldr r0, [pc, #132] @ (2832d8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 283176 │ │ │ │ ldr r3, [pc, #88] @ (2832bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 283202 │ │ │ │ ldr r3, [pc, #76] @ (2832b8 ) │ │ │ │ @@ -141411,59 +141410,59 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2832dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2832e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 283202 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r7, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb6c8 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6de │ │ │ │ + @ instruction: 0xb6fe │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r6, r0, #12 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + svc 4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vld1.8 {d0[2]}, [ip], r4 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + vst1.8 {d16[2]}, [ip], r4 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r4} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r2, #8 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r6, r0, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb.w r0, [r4, r4] │ │ │ │ + ldrsh.w r0, [r4, r4] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (283454 ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -141474,28 +141473,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (28345c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 564b98 │ │ │ │ + bl 564bc8 │ │ │ │ cbnz r0, 283354 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 28334e │ │ │ │ ldr r2, [pc, #324] @ (283460 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2833c0 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -141504,24 +141503,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 223838 │ │ │ │ b.n 28331a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #256] @ (283464 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2833f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 274e3c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ ldr r2, [pc, #236] @ (283468 ) │ │ │ │ ldr r3, [pc, #224] @ (28345c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141583,15 +141582,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (283478 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (28347c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 28336c │ │ │ │ ldr r3, [pc, #76] @ (283470 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2833c8 │ │ │ │ ldr r3, [pc, #72] @ (283474 ) │ │ │ │ @@ -141604,15 +141603,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (283488 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2833c8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrb r0, [r1, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -141620,28 +141619,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #30] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r2, #18] │ │ │ │ + ldrh r2, [r6, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #2 │ │ │ │ + lsls r2, r6, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf77c0044 │ │ │ │ - bgt.n 283398 │ │ │ │ + @ instruction: 0xf79c0044 │ │ │ │ + bgt.n 2833d8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf7500044 │ │ │ │ + @ instruction: 0xf7700044 │ │ │ │ │ │ │ │ 0028348c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -141670,26 +141669,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 564b98 │ │ │ │ + bl 564bc8 │ │ │ │ cbnz r0, 283538 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 283532 │ │ │ │ ldr r2, [pc, #92] @ (283554 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (283558 ) │ │ │ │ ldr r3, [pc, #64] @ (283550 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -141705,15 +141704,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223838 │ │ │ │ b.n 2834f6 │ │ │ │ mov r0, r4 │ │ │ │ bl 274e3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ b.n 28350a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r6, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141735,20 +141734,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2835f8 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 564b98 │ │ │ │ + bl 564bc8 │ │ │ │ cbz r0, 2835c2 │ │ │ │ mov r0, r4 │ │ │ │ bl 274e3c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ ldr r2, [pc, #96] @ (2835fc ) │ │ │ │ ldr r3, [pc, #88] @ (2835f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141770,15 +141769,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 28359a │ │ │ │ blx 223838 │ │ │ │ b.n 2835cc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r3, #22] │ │ │ │ @@ -141804,49 +141803,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2836b0 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 283694 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 561c8c │ │ │ │ + bl 561cbc │ │ │ │ ldr r6, [pc, #176] @ (2836e4 ) │ │ │ │ ldr r2, [pc, #180] @ (2836e8 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2836ec ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #164] @ (2836f0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #140] @ (2836f4 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2836ba │ │ │ │ ldr r1, [pc, #132] @ (2836f8 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 561d64 │ │ │ │ + bl 561d94 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -141877,35 +141876,35 @@ │ │ │ │ bpl.n 283670 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (283704 ) │ │ │ │ ldr r0, [pc, #52] @ (283708 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 283670 │ │ │ │ strb r6, [r5, #19] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r2, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbz r6, 28371e │ │ │ │ + cbz r6, 283726 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbz r2, 283728 │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 9, cr0, cr0, cr4, {2} │ │ │ │ + cdp2 0, 11, cr0, cr0, cr4, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #158 @ 0x9e │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [r0, #272] @ 0x110 │ │ │ │ + ldc2 0, cr0, [r0, #272]! @ 0x110 │ │ │ │ │ │ │ │ 0028370c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -141930,58 +141929,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 55f8c4 │ │ │ │ + bl 55f8f4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2837f0 │ │ │ │ ldr r2, [pc, #208] @ (28383c ) │ │ │ │ ldr r1, [pc, #212] @ (283840 ) │ │ │ │ ldr r3, [pc, #212] @ (283844 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #196] @ (283848 ) │ │ │ │ add r1, pc │ │ │ │ - bl 561fe4 │ │ │ │ + bl 562014 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #168] @ (28384c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 283806 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55fc24 │ │ │ │ + bl 55fc54 │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (283850 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 55fafc │ │ │ │ + bl 55fb2c │ │ │ │ ldr r2, [pc, #140] @ (283854 ) │ │ │ │ ldr r3, [pc, #104] @ (283834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -141992,15 +141991,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov r0, r4 │ │ │ │ bl 274e3c │ │ │ │ b.n 2837c6 │ │ │ │ blx 223838 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 283740 │ │ │ │ ldr r3, [pc, #80] @ (283858 ) │ │ │ │ @@ -142015,42 +142014,42 @@ │ │ │ │ bpl.n 2837aa │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (283860 ) │ │ │ │ ldr r0, [pc, #68] @ (283864 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2837aa │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, #15] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sub sp, #192 @ 0xc0 │ │ │ │ + sub sp, #320 @ 0x140 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r7, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc2l 0, cr0, [r0, #-272]! @ 0xfffffef0 │ │ │ │ + ldc2 0, cr0, [r0, #272] @ 0x110 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r0, #13] │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - mcrr2 0, 4, r0, r4, cr4 │ │ │ │ + stc2l 0, cr0, [r4], #-272 @ 0xfffffef0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -142109,15 +142108,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2838f4 │ │ │ │ ldr.w r4, [pc, #1120] @ 283d7c │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 283e72 │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -142143,15 +142142,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 283a02 │ │ │ │ ldr.w r1, [pc, #1032] @ 283d84 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (283d88 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -142163,17 +142162,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (283d8c ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r5 │ │ │ │ - bl 697bd8 │ │ │ │ + bl 697bf8 │ │ │ │ mov r0, r7 │ │ │ │ blx 22351c │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (283d90 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (283d64 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -142190,36 +142189,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 6b086c │ │ │ │ + bl 6b088c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 283de4 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (283d94 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (283d98 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 6b06d8 │ │ │ │ + bl 6b06f8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 283d58 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -142339,15 +142338,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (283da8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 283b2e │ │ │ │ mov r7, r3 │ │ │ │ b.n 283918 │ │ │ │ ldr.w lr, [pc, #480] @ 283dac │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -142360,15 +142359,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (283db0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -142405,21 +142404,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 28398c │ │ │ │ mov r5, sl │ │ │ │ @@ -142435,15 +142434,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 283db8 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -142463,98 +142462,98 @@ │ │ │ │ beq.n 283dc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6b0a50 │ │ │ │ + bl 6b0a70 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 6aa0d4 │ │ │ │ + bl 6aa0f4 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (283dbc ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ b.n 28398c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 283dd2 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ strb r6, [r5, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #9] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4], #-272 @ 0xfffffef0 │ │ │ │ - ldc2 0, cr0, [r8], {68} @ 0x44 │ │ │ │ + mcrr2 0, 4, r0, r4, cr4 │ │ │ │ + ldc2 0, cr0, [r8], #-272 @ 0xfffffef0 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe80044 │ │ │ │ - b.n 28362c │ │ │ │ + stc2 0, cr0, [r8], {68} @ 0x44 │ │ │ │ + b.n 28366c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 2835ec │ │ │ │ + b.n 28362c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfb720044 │ │ │ │ - @ instruction: 0xfb560044 │ │ │ │ + @ instruction: 0xfb920044 │ │ │ │ + @ instruction: 0xfb760044 │ │ │ │ strb r4, [r6, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 2844c0 │ │ │ │ + b.n 284500 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfaf80044 │ │ │ │ + @ instruction: 0xfb180044 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa320044 │ │ │ │ + @ instruction: 0xfa520044 │ │ │ │ adds r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r4, r4] │ │ │ │ - b.n 284058 │ │ │ │ + b.n 284098 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 283fa0 │ │ │ │ + b.n 283fe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 283e9c │ │ │ │ + b.n 283edc │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b0884 │ │ │ │ + bl 6b08a4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 6b088c │ │ │ │ + bl 6b08ac │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 283d3e │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 6b0988 │ │ │ │ + bl 6b09a8 │ │ │ │ b.n 283a16 │ │ │ │ ldr.w ip, [pc, #140] @ 283e8c │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 283b16 │ │ │ │ ldr.w ip, [pc, #124] @ 283e90 │ │ │ │ @@ -142565,15 +142564,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (283e94 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 283b16 │ │ │ │ ldr r3, [pc, #84] @ (283e98 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 283cb0 │ │ │ │ @@ -142588,15 +142587,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 283cba │ │ │ │ ldr r0, [pc, #60] @ (283ea0 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 283cba │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2839cc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (283ea4 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (283ea8 ) │ │ │ │ @@ -142604,41 +142603,41 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf76c0044 │ │ │ │ + @ instruction: 0xf78c0044 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7d60044 │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + @ instruction: 0xf7f60044 │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf6920044 │ │ │ │ + @ instruction: 0xf6b20044 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 69841c │ │ │ │ + bl 69843c │ │ │ │ mov r0, r4 │ │ │ │ bl 283868 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 283ec2 │ │ │ │ ldr r5, [pc, #36] @ (283ef4 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 697b50 │ │ │ │ + bl 697b70 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 697710 │ │ │ │ + bl 697730 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142680,15 +142679,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -142702,19 +142701,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ sbcs.w r0, ip, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r4, #12845056 @ 0xc40000 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + @ instruction: 0xf5e40044 │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf5920044 │ │ │ │ - blt.n 283f08 │ │ │ │ + subs.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ + blt.n 283f48 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00283f9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -142757,15 +142756,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (284070 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -142784,32 +142783,32 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (28407c ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 283fca │ │ │ │ nop │ │ │ │ ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4e20072 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5200044 │ │ │ │ + adc.w r0, r0, #12845056 @ 0xc40000 │ │ │ │ @ instruction: 0xf4b00072 │ │ │ │ - add.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ + @ instruction: 0xf5220044 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6260044 │ │ │ │ + movw r0, #26692 @ 0x6844 │ │ │ │ │ │ │ │ 00284080 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (2840e8 ) │ │ │ │ @@ -142833,36 +142832,36 @@ │ │ │ │ cbz r2, 2840ca │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 697bd8 │ │ │ │ + bl 697bf8 │ │ │ │ b.n 2840d0 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [pc, #36] @ (2840f8 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2840fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ nop │ │ │ │ ldr r6, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ands.w r0, r8, #15859712 @ 0xf20000 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r2, #12845056 @ 0xc40000 │ │ │ │ + eor.w r0, r2, #12845056 @ 0xc40000 │ │ │ │ @ instruction: 0xf3da0072 │ │ │ │ - bics.w r0, r0, #12845056 @ 0xc40000 │ │ │ │ + orrs.w r0, r0, #12845056 @ 0xc40000 │ │ │ │ │ │ │ │ 00284100 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #180] @ (2841c8 ) │ │ │ │ @@ -142882,19 +142881,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 28416c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 28414c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 6b086c │ │ │ │ + bl 6b088c │ │ │ │ cbnz r0, 2841a0 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b0a50 │ │ │ │ + bl 6b0a70 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -142902,53 +142901,53 @@ │ │ │ │ cbz r3, 28418e │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 28418e │ │ │ │ ldr r1, [pc, #92] @ (2841d4 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 275820 │ │ │ │ ldr r1, [pc, #72] @ (2841d8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2841c0 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28414c │ │ │ │ ldr r2, [pc, #48] @ (2841dc ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 28414c │ │ │ │ blx 223838 │ │ │ │ b.n 2841a4 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2840ec │ │ │ │ + bgt.n 28412c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 284250 │ │ │ │ + bgt.n 284290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 284224 │ │ │ │ + bgt.n 284264 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ ... │ │ │ │ │ │ │ │ 002841e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -142999,30 +142998,30 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 28422a │ │ │ │ ldr r1, [pc, #48] @ (28428c ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 284100 │ │ │ │ nop │ │ │ │ ldr r4, [r2, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xf2b60072 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2fc0044 │ │ │ │ + @ instruction: 0xf31c0044 │ │ │ │ @ instruction: 0xf2960072 │ │ │ │ - @ instruction: 0xf2ec0044 │ │ │ │ + ssat r0, #5, ip, lsl #1 │ │ │ │ adds r0, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, sl, #68 @ 0x44 │ │ │ │ + movt r0, #41028 @ 0xa044 │ │ │ │ │ │ │ │ 00284290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (284308 ) │ │ │ │ @@ -143037,44 +143036,44 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 2231f4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 697aa0 │ │ │ │ + bl 697ac0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (28430c ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (284310 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 698148 │ │ │ │ + bl 698168 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ addw r0, lr, #114 @ 0x72 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - @ instruction: 0xf3d20044 │ │ │ │ + @ instruction: 0xf3f20044 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (2844a8 ) │ │ │ │ @@ -143170,15 +143169,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 274f58 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r5 │ │ │ │ bl 275820 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #128] @ (2844c0 ) │ │ │ │ ldr r3, [pc, #108] @ (2844ac ) │ │ │ │ add r2, pc │ │ │ │ @@ -143223,18 +143222,18 @@ │ │ │ │ b.n 2843a8 │ │ │ │ str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cdp 0, 12, cr0, cr4, cr4, {2} │ │ │ │ + cdp 0, 14, cr0, cr4, cr4, {2} │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 28447c │ │ │ │ + bls.n 2844bc │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -143276,25 +143275,25 @@ │ │ │ │ bl 275714 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 284520 │ │ │ │ ldr r1, [pc, #32] @ (284550 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 275820 │ │ │ │ str r6, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2844dc │ │ │ │ + bhi.n 28451c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 28445c │ │ │ │ + bhi.n 28449c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2845b8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -143641,15 +143640,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xeaee0044 │ │ │ │ + add.w r0, lr, r4, lsl #1 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ @@ -143754,15 +143753,15 @@ │ │ │ │ str r0, [r4, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - ldr r6, [r0, #84] @ 0x54 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ str r2, [r5, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -143831,15 +143830,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 284a64 │ │ │ │ ldr r0, [pc, #48] @ (284abc ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 284a64 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r1, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r6, [r7, #12] │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -143849,15 +143848,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [sl], #-272 @ 0xfffffef0 │ │ │ │ + mrrc 0, 4, r0, sl, cr4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (284bbc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -143931,15 +143930,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 284af0 │ │ │ │ ldr r0, [pc, #76] @ (284bd0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284af0 │ │ │ │ ldr r3, [pc, #64] @ (284bd4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284b5c │ │ │ │ ldr r3, [pc, #48] @ (284bcc ) │ │ │ │ @@ -143950,32 +143949,32 @@ │ │ │ │ ldr r3, [pc, #48] @ (284bd8 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (284bdc ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284b5c │ │ │ │ nop │ │ │ │ str r2, [r5, #0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb800044 │ │ │ │ + sub.w r0, r0, r4, lsl #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb9e0044 │ │ │ │ - svc 228 @ 0xe4 │ │ │ │ + subs.w r0, lr, r4, lsl #1 │ │ │ │ + b.n 284be8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (284ca8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144030,15 +144029,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (284cc4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284c2e │ │ │ │ ldr r3, [pc, #60] @ (284cb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284c2e │ │ │ │ ldr r3, [pc, #52] @ (284cb8 ) │ │ │ │ @@ -144052,34 +144051,34 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (284cd0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284c2e │ │ │ │ ldrsh r6, [r2, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xeafc0044 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + adds.w r0, ip, r4, lsl #1 │ │ │ │ + svc 70 @ 0x46 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r4!, {r4, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xeae20044 │ │ │ │ - udf #244 @ 0xf4 │ │ │ │ + add.w r0, r2, r4, lsl #1 │ │ │ │ + svc 20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -144113,15 +144112,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 284d84 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 284d58 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 56edf8 │ │ │ │ + bl 56ee28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 284e0c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284dea │ │ │ │ @@ -144152,15 +144151,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 284db8 │ │ │ │ ldr r0, [pc, #344] @ (284ef0 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 284e68 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 284d42 │ │ │ │ @@ -144179,15 +144178,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 284d58 │ │ │ │ ldr r0, [pc, #280] @ (284ef8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284d58 │ │ │ │ ldr r3, [pc, #264] @ (284ef4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284d56 │ │ │ │ ldr r3, [pc, #244] @ (284eec ) │ │ │ │ @@ -144195,24 +144194,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 284d56 │ │ │ │ ldr r0, [pc, #252] @ (284efc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284d56 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284ea8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 284d58 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 224264 │ │ │ │ ldr r3, [pc, #168] @ (284ee0 ) │ │ │ │ @@ -144234,15 +144233,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (284f04 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (284f08 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284e22 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 284dc8 │ │ │ │ b.n 284d58 │ │ │ │ ldr r3, [pc, #108] @ (284ee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -144264,15 +144263,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (284f10 ) │ │ │ │ ldr r0, [pc, #124] @ (284f14 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284e22 │ │ │ │ ldr r3, [pc, #84] @ (284f00 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284e1c │ │ │ │ ldr r3, [pc, #56] @ (284eec ) │ │ │ │ @@ -144283,15 +144282,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (284f18 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (284f1c ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284e1c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r3, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r1, r0] │ │ │ │ @@ -144300,31 +144299,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, r6] │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, ip, r4, lsl #1 │ │ │ │ + orr.w r0, ip, r4, lsl #1 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, sl, r4, lsl #1 │ │ │ │ - and.w r0, r8, r4, lsl #1 │ │ │ │ + orr.w r0, sl, r4, lsl #1 │ │ │ │ + bic.w r0, r8, r4, lsl #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb r8!, {r2, r6} │ │ │ │ - ble.n 284f74 │ │ │ │ + ldrd r0, r0, [r8, #-272] @ 0x110 │ │ │ │ + ble.n 284fb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmdb r4, {r2, r6} │ │ │ │ - bgt.n 284f04 │ │ │ │ + ldmdb r4!, {r2, r6} │ │ │ │ + ble.n 284f44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xe9880044 │ │ │ │ - bgt.n 284eb8 │ │ │ │ + @ instruction: 0xe9a80044 │ │ │ │ + bgt.n 284ef8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144447,15 +144446,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2851d8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284f88 │ │ │ │ ldr r3, [pc, #368] @ (2851dc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 284fe4 │ │ │ │ ldr r3, [pc, #352] @ (2851d4 ) │ │ │ │ @@ -144463,15 +144462,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 284fe4 │ │ │ │ ldr r0, [pc, #352] @ (2851e0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 284fe4 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2850bc │ │ │ │ ldr r3, [pc, #336] @ (2851e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2850bc │ │ │ │ @@ -144485,15 +144484,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2851ec ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2851f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 275714 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 275714 │ │ │ │ ldr r1, [pc, #292] @ (2851f4 ) │ │ │ │ @@ -144538,15 +144537,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (285200 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2850fe │ │ │ │ ldr r3, [pc, #120] @ (2851c4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 285184 │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2850fe │ │ │ │ @@ -144563,15 +144562,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (285204 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (285208 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2850fe │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2851e4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285152 │ │ │ │ @@ -144586,15 +144585,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (285210 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (285214 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2850fe │ │ │ │ nop │ │ │ │ ldrh r4, [r1, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r0, [r1, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -144605,43 +144604,41 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #336] @ (285324 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r0, #272] @ 0x110 │ │ │ │ + strd r0, r0, [r0], #-272 @ 0x110 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 285184 │ │ │ │ + blt.n 2851c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia.w lr, {r2, r6} │ │ │ │ - bge.n 2851b0 │ │ │ │ + stmia.w lr!, {r2, r6} │ │ │ │ + bge.n 2851f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia.w r2, {r2, r6} │ │ │ │ - itee hi │ │ │ │ - lslhi r3, r1, #1 │ │ │ │ - bls.n 2851e0 @ unpredictable branch in IT block │ │ │ │ - │ │ │ │ - lslls r4, r0, #1 │ │ │ │ - bge.n 2852ac │ │ │ │ + stmia.w r2!, {r2, r6} │ │ │ │ + itee ge │ │ │ │ + lslge r3, r1, #1 │ │ │ │ + @ instruction: 0xe8100044 │ │ │ │ + bge.n 2852ec @ unpredictable │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285144 │ │ │ │ + b.n 285184 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 285244 │ │ │ │ + bge.n 285284 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284fc4 │ │ │ │ + b.n 285004 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284f84 │ │ │ │ + b.n 284fc4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 2851ec │ │ │ │ + bge.n 28522c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2852b4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -144697,30 +144694,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2852d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285276 │ │ │ │ ldr r6, [r3, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0024 │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 28505c │ │ │ │ + b.n 28509c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bhi.n 2852a4 │ │ │ │ + bls.n 2852e4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -144845,15 +144842,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2855b0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285338 │ │ │ │ ldr r3, [pc, #388] @ (2855b4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285394 │ │ │ │ ldr r3, [pc, #368] @ (2855ac ) │ │ │ │ @@ -144861,15 +144858,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 285394 │ │ │ │ ldr r0, [pc, #368] @ (2855b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285394 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 285488 │ │ │ │ ldr r3, [pc, #352] @ (2855bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285488 │ │ │ │ @@ -144883,15 +144880,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2855c4 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2855c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 275714 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 275714 │ │ │ │ ldr r1, [pc, #304] @ (2855cc ) │ │ │ │ @@ -144936,15 +144933,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2855d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2854ca │ │ │ │ ldr r3, [pc, #128] @ (28559c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 28555a │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2854ca │ │ │ │ @@ -144961,15 +144958,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2855dc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2855e0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2854ca │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2855bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285524 │ │ │ │ @@ -144984,15 +144981,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2855e8 ) │ │ │ │ ldr r0, [pc, #108] @ (2855ec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2854ca │ │ │ │ ldr r6, [r2, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r2, [r2, r0] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -145002,45 +144999,45 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #480] @ (28578c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 285084 │ │ │ │ + b.n 2850c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2855cc │ │ │ │ + bhi.n 28560c │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284f4c │ │ │ │ + b.n 284f8c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvc.n 2855f0 │ │ │ │ + bvc.n 285630 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284f3c │ │ │ │ + b.n 284f7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cbnz r6, 285642 │ │ │ │ + cbnz r6, 28564a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 284e18 │ │ │ │ + b.n 284e58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 2854e4 │ │ │ │ + bvs.n 285524 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 284f48 │ │ │ │ + b.n 284f88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 285670 │ │ │ │ + bvs.n 2856b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285be4 │ │ │ │ + b.n 285c24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 285ba8 │ │ │ │ + b.n 285be8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 285608 │ │ │ │ + bvs.n 285648 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (28568c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145096,30 +145093,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2856a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 28564e │ │ │ │ strb r6, [r0, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r1 │ │ │ │ + rev16 r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285ddc │ │ │ │ + b.n 285e1c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 2856cc │ │ │ │ + bpl.n 28570c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002856ac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145147,31 +145144,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (285720 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285dcc │ │ │ │ + b.n 285e0c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r5, #120] @ 0x78 │ │ │ │ + str r2, [r1, #124] @ 0x7c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 285d94 │ │ │ │ + b.n 285dd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00285724 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -145234,15 +145231,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5625bc │ │ │ │ + bl 5625ec │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -145259,15 +145256,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2858c4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 6b0958 │ │ │ │ + bl 6b0978 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 285840 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 28588e │ │ │ │ movs r2, #0 │ │ │ │ @@ -145309,15 +145306,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 285840 │ │ │ │ ldr r0, [pc, #92] @ (285910 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 285840 │ │ │ │ ldr r3, [pc, #60] @ (285904 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 285820 │ │ │ │ @@ -145331,33 +145328,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 285820 │ │ │ │ ldr r0, [pc, #44] @ (285918 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 285820 │ │ │ │ nop │ │ │ │ strh r2, [r7, r5] │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r5} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028591c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -145412,19 +145409,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 224968 │ │ │ │ cbnz r0, 2859d2 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 6b0850 │ │ │ │ + bl 6b0870 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 6b091c │ │ │ │ + bl 6b093c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 28596c │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 274e24 │ │ │ │ b.n 28596c │ │ │ │ @@ -145458,43 +145455,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 285ed0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 55e0b4 │ │ │ │ + bl 55e0e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 285bc2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 285a58 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 285ed4 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 55e0c4 │ │ │ │ + bl 55e0f4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 285c56 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285bb8 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 285ed8 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 285edc │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -145519,30 +145516,30 @@ │ │ │ │ bne.n 285ade │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 285cd4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 55e0b4 │ │ │ │ + bl 55e0e4 │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 285af2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 55e0b4 │ │ │ │ + bl 55e0e4 │ │ │ │ cbz r0, 285b16 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 285c8a │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 285c7a │ │ │ │ @@ -145599,29 +145596,29 @@ │ │ │ │ bl 275820 │ │ │ │ ldr r1, [pc, #832] @ (285eec ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 274ecc │ │ │ │ b.n 285bea │ │ │ │ - bl 66ab6c │ │ │ │ + bl 66ab90 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 285a8a │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #788] @ (285ee8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285d42 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ mov r0, r6 │ │ │ │ bl 274e3c │ │ │ │ ldr r2, [pc, #772] @ (285ef0 ) │ │ │ │ ldr r3, [pc, #732] @ (285ecc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -145659,15 +145656,15 @@ │ │ │ │ bne.w 285dc8 │ │ │ │ mov r0, fp │ │ │ │ blx 225578 │ │ │ │ b.n 285c2c │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #640] @ (285ee8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285e40 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ @@ -145701,20 +145698,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (285efc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (285f00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c4e │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 56db40 │ │ │ │ + bl 56db70 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 285df8 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -145743,15 +145740,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (285f04 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (285f08 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c4e │ │ │ │ ldr r3, [pc, #432] @ (285ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285bde │ │ │ │ ldr r3, [pc, #420] @ (285ef8 ) │ │ │ │ @@ -145762,15 +145759,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (285f0c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (285f10 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285bde │ │ │ │ ldr r3, [pc, #416] @ (285f14 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 285d8a │ │ │ │ ldr r3, [pc, #376] @ (285ef8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145795,15 +145792,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (285f1c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (285f20 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c4e │ │ │ │ ldr r3, [pc, #296] @ (285ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c4e │ │ │ │ ldr r3, [pc, #288] @ (285ef8 ) │ │ │ │ @@ -145814,19 +145811,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (285f24 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (285f28 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c4e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 69d2bc │ │ │ │ + bl 69d2dc │ │ │ │ ldr r3, [pc, #228] @ (285ee8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c4e │ │ │ │ ldr r3, [pc, #224] @ (285ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -145841,15 +145838,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (285f2c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (285f30 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c4e │ │ │ │ ldr r3, [pc, #176] @ (285ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c72 │ │ │ │ ldr r3, [pc, #168] @ (285ef8 ) │ │ │ │ @@ -145860,15 +145857,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (285f34 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (285f38 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c72 │ │ │ │ ldr r3, [pc, #128] @ (285ef4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 285c2c │ │ │ │ ldr r3, [pc, #120] @ (285ef8 ) │ │ │ │ @@ -145879,21 +145876,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (285f3c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (285f40 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 285c2c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (285f44 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 285b80 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -145902,70 +145899,70 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 285f0c │ │ │ │ + b.n 285f4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - svc 236 @ 0xec │ │ │ │ + b.n 285ef4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r6, r0] │ │ │ │ + ldrb r2, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r4, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 285e04 │ │ │ │ + b.n 285e44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bl 2b3eee │ │ │ │ ldr r7, [pc, #120] @ (285f6c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ strh r0, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 285e48 │ │ │ │ + ble.n 285e88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 285f20 │ │ │ │ + ble.n 285f60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 285f5e │ │ │ │ + cbz r4, 285f66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 285e94 │ │ │ │ + ble.n 285ed4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ble.n 285f3c │ │ │ │ + ble.n 285f7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r2, r5, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 285e3c │ │ │ │ + bgt.n 285e7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 285f7c │ │ │ │ + bgt.n 285fbc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 285f54 │ │ │ │ + bgt.n 285f94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 285e64 │ │ │ │ + bgt.n 285ea4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -146024,15 +146021,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 286032 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 692e68 │ │ │ │ + bl 692e88 │ │ │ │ cbnz r0, 286046 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 286056 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -146059,15 +146056,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 692e68 │ │ │ │ + bl 692e88 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 28604a │ │ │ │ movs r0, #3 │ │ │ │ b.n 28600c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -146149,15 +146146,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [pc, #544] @ (286328 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #288] @ (286230 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r0, [r2, r7] │ │ │ │ + ldrb r0, [r6, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28612a │ │ │ │ @@ -146539,15 +146536,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 286520 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2864da │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 69301c │ │ │ │ + bl 69303c │ │ │ │ cbz r0, 28651a │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 225174 │ │ │ │ b.n 28649c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -146565,15 +146562,15 @@ │ │ │ │ b.n 286462 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 286462 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692e68 │ │ │ │ + bl 692e88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2864da │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 286462 │ │ │ │ bl 28606c │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -146607,25 +146604,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2865ec │ │ │ │ lsls r2, r6, #1 │ │ │ │ beq.n 2865dc │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov r4, sp │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 286668 │ │ │ │ + bvs.n 2864a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 28663c │ │ │ │ + bvs.n 28667c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bvs.n 286670 │ │ │ │ + bvs.n 2864b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bvs.n 28660c │ │ │ │ + bvs.n 28664c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028658c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -146675,19 +146672,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ ldmia r7!, {r1, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [r6, r2] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 2865cc │ │ │ │ + bpl.n 28660c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 286540 │ │ │ │ + bpl.n 286580 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00286624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -147038,15 +147035,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 286984 │ │ │ │ ldr r0, [pc, #100] @ (286a0c ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 286984 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -147068,23 +147065,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmn r6, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r3, #6 │ │ │ │ + movs r3, #38 @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ tst r4, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 286a9c │ │ │ │ + bcs.n 286adc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00286a10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -147111,50 +147108,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 286a2c │ │ │ │ ldr r0, [pc, #24] @ (286a70 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 286a2c │ │ │ │ lsrs r0, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #16] @ (286a7c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2869f4 │ │ │ │ + bne.n 286a34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (286aa4 ) │ │ │ │ add r0, pc │ │ │ │ bl 286a10 │ │ │ │ ldr r0, [pc, #28] @ (286aa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #0 │ │ │ │ bl 28a0d8 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 28a1cc │ │ │ │ nop │ │ │ │ - subs r0, r0, #2 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2869fc │ │ │ │ + bne.n 286a3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (286ab4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ - bne.n 286a04 │ │ │ │ + bne.n 286a44 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 28a2c0 │ │ │ │ @@ -147183,19 +147180,19 @@ │ │ │ │ bl 4530b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 286ae6 │ │ │ │ ldr r0, [pc, #16] @ (286b20 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ - add r5, pc, #832 @ (adr r5, 286e5c ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 286edc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 286bf0 │ │ │ │ + bne.n 286a30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 286bd0 │ │ │ │ + bne.n 286c10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147249,19 +147246,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (286bc0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 286a10 │ │ │ │ ldmia r1, {r1, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + adds r0, r3, #6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 286b54 │ │ │ │ + beq.n 286b94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 286b44 │ │ │ │ + beq.n 286b84 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -147312,17 +147309,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 286a10 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 286cb0 │ │ │ │ + beq.n 286cf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - beq.n 286ca0 │ │ │ │ + beq.n 286ce0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (286cf8 ) │ │ │ │ ldr r1, [pc, #132] @ (286cfc ) │ │ │ │ @@ -147373,23 +147370,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2249ec │ │ │ │ b.n 286cc2 │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7, {r4, r5, r6, r7} │ │ │ │ + beq.n 286d20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + beq.n 286d08 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r7!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (286f80 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -147622,53 +147619,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2249ec │ │ │ │ b.n 286dfa │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r7!, {r1, r2, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r6!, {r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r6!, {r2, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r6!, {r3, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r2, r5, r6} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r5!, {r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5, {r1, r3, r4, r5} │ │ │ │ + ldmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (28700c ) │ │ │ │ add r4, pc │ │ │ │ @@ -147684,17 +147681,17 @@ │ │ │ │ blx 224070 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 286a10 │ │ │ │ stmia r4!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + ldmia r5, {r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (287048 ) │ │ │ │ ldr r1, [pc, #32] @ (28704c ) │ │ │ │ @@ -147707,15 +147704,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 286a10 │ │ │ │ nop │ │ │ │ stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ble.n 287098 │ │ │ │ + ble.n 2870d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2870b8 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -147752,23 +147749,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 223c48 │ │ │ │ b.n 28707c │ │ │ │ stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r4!, {r3, r4} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2870e2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147826,15 +147823,15 @@ │ │ │ │ b.w 286a10 │ │ │ │ ite mi │ │ │ │ lslmi r4, r3, #1 │ │ │ │ ldmiapl r3, {r2, r3} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 28717e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -147894,15 +147891,15 @@ │ │ │ │ nop │ │ │ │ bkpt 0x00b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r2!, {r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmia r3!, {} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147930,19 +147927,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (28726c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ nop │ │ │ │ stmia r2!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r2, r5} │ │ │ │ + ldmia r2, {r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r7, #26 │ │ │ │ + asrs r0, r3, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r6, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -147970,19 +147967,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2872d0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ nop │ │ │ │ stmia r2!, {r3, r4, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r6, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2872fe │ │ │ │ ldr r3, [pc, #48] @ (28730c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -148001,17 +147998,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ stmia r1!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r6, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r1!, {r2, r3, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 287338 │ │ │ │ @@ -148032,15 +148029,15 @@ │ │ │ │ bne.n 28732a │ │ │ │ ldr r0, [pc, #12] @ (28735c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ pop {r1, r2, pc} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287360 : │ │ │ │ ldr r3, [pc, #12] @ (287370 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -148375,23 +148372,23 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ itte eq │ │ │ │ lsleq r2, r6, #1 │ │ │ │ bkpt 0x00de │ │ │ │ lslne r2, r6, #1 │ │ │ │ bkpt 0x00b6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0084 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bkpt 0x006a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2878b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -148590,38 +148587,38 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 286a10 │ │ │ │ nop │ │ │ │ adds r4, #66 @ 0x42 │ │ │ │ lsls r5, r4, #1 │ │ │ │ pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r1, #25 │ │ │ │ lsls r3, r1, #1 │ │ │ │ pop {r5, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #16] │ │ │ │ + ldr r1, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 4, cr0, cr8, cr6, {2} │ │ │ │ + cdp2 0, 6, cr0, cr8, cr6, {2} │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ + stmia r5!, {r2, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2879c8 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -148756,27 +148753,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (287a68 ) │ │ │ │ ldr r0, [pc, #36] @ (287a6c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 286a10 │ │ │ │ - stmia r2!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ hlt 0x000c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r6, r1, #27 │ │ │ │ + lsrs r6, r5, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ rev16 r2, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r7, #26 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 287aa0 │ │ │ │ @@ -148791,17 +148788,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ ldr r0, [pc, #12] @ (287ab0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ - lsrs r2, r5, #25 │ │ │ │ + lsrs r2, r1, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (287bc8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -148827,19 +148824,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 287b60 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 287b60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fa0 │ │ │ │ + bl 551fb0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 287ba2 │ │ │ │ ldr r1, [pc, #172] @ (287bd0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -148904,42 +148901,42 @@ │ │ │ │ ldr r3, [pc, #68] @ (287bf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 287b82 │ │ │ │ ldr r0, [pc, #60] @ (287bfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 287b82 │ │ │ │ adds r0, #66 @ 0x42 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cbnz r6, 287c02 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldc2l 0, cr0, [ip, #272]! @ 0x110 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + cdp2 0, 1, cr0, cr12, cr4, {2} │ │ │ │ + stmia r2!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldc2 0, cr0, [r4, #272]! @ 0x110 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + ldc2l 0, cr0, [r4, #272] @ 0x110 │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 287bfa │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (287e80 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -149086,15 +149083,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 692e68 │ │ │ │ + bl 692e88 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 287e56 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 28a61c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -149204,21 +149201,21 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb796 │ │ │ │ lsls r2, r6, #1 │ │ │ │ @ instruction: 0xb718 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r5, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bkpt 0x004e │ │ │ │ + bkpt 0x006e │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb69c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #212 @ 0xd4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00287eb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -149275,16 +149272,16 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - it cs │ │ │ │ - lslcs r4, r0, #1 │ │ │ │ + it mi │ │ │ │ + lslmi r4, r0, #1 │ │ │ │ │ │ │ │ 00287f54 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -149382,17 +149379,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 287f54 │ │ │ │ nop │ │ │ │ - bkpt 0x008a │ │ │ │ + bkpt 0x00aa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bkpt 0x0090 │ │ │ │ + bkpt 0x00b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288058 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -149438,15 +149435,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bkpt 0x0094 │ │ │ │ + bkpt 0x00b4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002880d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -149481,17 +149478,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 22320c │ │ │ │ cmp r2, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #144 @ 0x90 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rev16 r0, r6 │ │ │ │ + hlt 0x0010 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00288140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -149664,19 +149661,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 22320c │ │ │ │ sxtb r6, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ sxth r0, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r3, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r5} │ │ │ │ + pop {r2, r3, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -149708,15 +149705,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 286a10 │ │ │ │ nop │ │ │ │ cbz r4, 288390 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbnz r2, 288370 │ │ │ │ + cbnz r2, 288378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028836c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -149812,15 +149809,15 @@ │ │ │ │ bne.n 28842a │ │ │ │ ldr r0, [pc, #12] @ (288464 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ sub sp, #304 @ 0x130 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 288476 │ │ │ │ ldr r0, [pc, #84] @ (2884c4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ @@ -149850,19 +149847,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 28836c │ │ │ │ ldr r0, [pc, #20] @ (2884cc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 286a10 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb814 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add sp, #216 @ 0xd8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r5, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002884d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -149950,17 +149947,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #172 @ 0xac │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r1, #32 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002885c0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -150037,25 +150034,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2886a0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 69ddfc │ │ │ │ + b.w 69de1c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r5, #54 @ 0x36 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xb8b0 │ │ │ │ + @ instruction: 0xb8d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002886a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -150112,17 +150109,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223c44 │ │ │ │ nop │ │ │ │ add r5, sp, #848 @ 0x350 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb850 │ │ │ │ + @ instruction: 0xb870 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2887dc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -150174,15 +150171,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2887b0 │ │ │ │ nop │ │ │ │ add r5, sp, #376 @ 0x178 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, sp, #320 @ 0x140 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb7f8 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, sp, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -150276,19 +150273,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 224fb0 │ │ │ │ b.n 2888a8 │ │ │ │ nop │ │ │ │ add r4, sp, #768 @ 0x300 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb720 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r4, sp, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150320,16 +150317,16 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (288954 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ add r3, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf4a8004a │ │ │ │ - ldcl 0, cr0, [lr], {70} @ 0x46 │ │ │ │ + @ instruction: 0xf4c8004a │ │ │ │ + ldcl 0, cr0, [lr], #280 @ 0x118 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (28899c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #52] @ (2889a0 ) │ │ │ │ @@ -150380,15 +150377,15 @@ │ │ │ │ bl 2886d8 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 286a10 │ │ │ │ add r3, sp, #32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - push {r1, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002889f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -150635,15 +150632,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 288bd2 │ │ │ │ ldr.w r0, [pc, #1468] @ 289230 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288bd2 │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 223470 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -150762,15 +150759,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 288b8e │ │ │ │ ldr.w r0, [pc, #1156] @ 289250 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288b8e │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 288eb8 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 289130 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 288d0c │ │ │ │ @@ -150827,15 +150824,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 288b8a │ │ │ │ ldr r0, [pc, #1016] @ (289264 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 288b8a │ │ │ │ ldr r3, [pc, #1004] @ (289268 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288be2 │ │ │ │ @@ -150843,15 +150840,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 288be2 │ │ │ │ ldr r0, [pc, #984] @ (28926c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 288be2 │ │ │ │ ldr r3, [pc, #888] @ (28921c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -150924,15 +150921,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 288cfc │ │ │ │ ldr r0, [pc, #812] @ (289280 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288cfc │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 288cfc │ │ │ │ b.n 288f3a │ │ │ │ ldr r3, [pc, #792] @ (289284 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -150943,15 +150940,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 288c46 │ │ │ │ ldr r0, [pc, #772] @ (289288 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 288c46 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -151058,15 +151055,15 @@ │ │ │ │ b.n 289024 │ │ │ │ ldr r4, [pc, #556] @ (2892b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 289024 │ │ │ │ ldr r0, [pc, #548] @ (2892b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #0 │ │ │ │ bl 28a0d8 │ │ │ │ movs r0, #0 │ │ │ │ bl 28a1cc │ │ │ │ b.n 288eae │ │ │ │ ldr r4, [pc, #532] @ (2892b8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -151150,74 +151147,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (28922c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 288cfc │ │ │ │ ldr r0, [pc, #400] @ (2892fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288cfc │ │ │ │ ldr r2, [pc, #396] @ (289300 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 288cfc │ │ │ │ ldr r2, [pc, #172] @ (28922c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 288cfc │ │ │ │ ldr r0, [pc, #376] @ (289304 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288cfc │ │ │ │ ldr r3, [pc, #368] @ (289308 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288d7a │ │ │ │ ldr r3, [pc, #136] @ (28922c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 288d7a │ │ │ │ ldr r0, [pc, #348] @ (28930c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288d7a │ │ │ │ ldr r3, [pc, #340] @ (289310 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288eae │ │ │ │ ldr r3, [pc, #100] @ (28922c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 288eae │ │ │ │ ldr r0, [pc, #320] @ (289314 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288eae │ │ │ │ ldr r3, [pc, #312] @ (289318 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 288faa │ │ │ │ ldr r3, [pc, #64] @ (28922c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 288faa │ │ │ │ ldr r0, [pc, #292] @ (28931c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 288faa │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ subs r6, r0, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r1, sp, #472 @ 0x1d8 │ │ │ │ @@ -151232,15 +151229,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ add r0, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 28929c │ │ │ │ + cbz r4, 2892a4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #928 @ (adr r7, 2895dc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #760 @ (adr r7, 289538 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -151248,65 +151245,65 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #408 @ (adr r7, 2893e0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r7, pc, #192 @ (adr r7, 28930c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #832 @ (adr r6, 289598 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #680 @ (adr r6, 289504 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #504 @ (adr r6, 289458 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 289282 │ │ │ │ + cbz r4, 28928a │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #896] @ (2895ec ) │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 28927a │ │ │ │ + cbz r2, 289282 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r6, pc, #56 @ (adr r6, 2892ac ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #16 @ (adr r6, 289288 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r5, pc, #864 @ (adr r5, 2895dc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r0 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r5, pc, #80 @ (adr r5, 2892e0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r1, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r0, pc, #144 @ (adr r0, 289328 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r4, pc, #608 @ (adr r4, 2894fc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r6, #2] │ │ │ │ + strh r0, [r2, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r7, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r3, sp, #664 @ 0x298 │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -151324,40 +151321,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r7, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf7ec0045 │ │ │ │ + strb.w r0, [ip, r5] │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r3, pc, #560 @ (adr r3, 289528 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #760 @ 0x2f8 │ │ │ │ + add r7, sp, #888 @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #376 @ 0x178 │ │ │ │ + add r7, sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add sp, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #864 @ 0x360 │ │ │ │ + add r6, sp, #992 @ 0x3e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r0, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289320 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -151406,19 +151403,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #560 @ (adr r1, 2895d4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #66 @ 0x42 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #784 @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002893b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -151572,15 +151569,15 @@ │ │ │ │ beq.n 289554 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (289620 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2894f2 │ │ │ │ ldr r0, [pc, #260] @ (289624 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -151681,30 +151678,30 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #344 @ (adr r0, 289778 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, pc, #24 @ (adr r0, 289640 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r6, r3, #23 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf3be0048 │ │ │ │ + @ instruction: 0xf3de0048 │ │ │ │ ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r5, sp, #736 @ 0x2e0 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289644 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -151809,15 +151806,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r6, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r6, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r4, sp, #704 @ 0x2c0 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -151865,15 +151862,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2897c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r2, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -151881,15 +151878,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (28981c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (289820 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #48] @ (289824 ) │ │ │ │ ldr r3, [pc, #52] @ (289828 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -151899,19 +151896,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r7, #106 @ 0x6a │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r6, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 28983e │ │ │ │ movs r0, #0 │ │ │ │ @@ -151972,28 +151969,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (289970 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 289948 │ │ │ │ ldr r3, [pc, #136] @ (289974 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (289978 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 223258 │ │ │ │ @@ -152021,33 +152018,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (28997c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 552254 │ │ │ │ + b.w 552284 │ │ │ │ ldr r1, [pc, #36] @ (289980 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (289984 ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, sp, #640 @ 0x280 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2899d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -152068,15 +152065,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x005c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (289cd0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -152280,85 +152277,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289aba │ │ │ │ ldr r0, [pc, #300] @ (289cf8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289aba │ │ │ │ ldr r3, [pc, #292] @ (289cfc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289afc │ │ │ │ ldr r3, [pc, #276] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 289afc │ │ │ │ ldr r0, [pc, #276] @ (289d00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289afc │ │ │ │ ldr r3, [pc, #272] @ (289d04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289b0a │ │ │ │ ldr r3, [pc, #244] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 289b0a │ │ │ │ ldr r0, [pc, #256] @ (289d08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289b0a │ │ │ │ ldr r3, [pc, #248] @ (289d0c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 289b28 │ │ │ │ ldr r3, [pc, #216] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 289b28 │ │ │ │ ldr r0, [pc, #232] @ (289d10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289b28 │ │ │ │ ldr r3, [pc, #228] @ (289d14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289b1a │ │ │ │ ldr r3, [pc, #184] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 289b1a │ │ │ │ ldr r0, [pc, #208] @ (289d18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289b1a │ │ │ │ ldr r3, [pc, #200] @ (289d1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289b38 │ │ │ │ ldr r3, [pc, #148] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 289b38 │ │ │ │ ldr r0, [pc, #180] @ (289d20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289b38 │ │ │ │ ldr r3, [pc, #176] @ (289d24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 289b64 │ │ │ │ ldr r3, [pc, #116] @ (289cf4 ) │ │ │ │ @@ -152371,15 +152368,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 289b64 │ │ │ │ ldr r3, [pc, #124] @ (289d2c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -152388,65 +152385,65 @@ │ │ │ │ ldr r3, [pc, #56] @ (289cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289ba0 │ │ │ │ ldr r0, [pc, #104] @ (289d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 289ba0 │ │ │ │ nop │ │ │ │ asrs r0, r4, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #1000 @ 0x3e8 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r5, #21] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #136 @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf7a6004d │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + @ instruction: 0xf7c6004d │ │ │ │ + ldrh r4, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #816 @ 0x330 │ │ │ │ + add r1, sp, #944 @ 0x3b0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #296 @ 0x128 │ │ │ │ + add r1, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #848 @ 0x350 │ │ │ │ + add r0, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #232 @ 0xe8 │ │ │ │ + add r1, sp, #360 @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #432 @ 0x1b0 │ │ │ │ + add r0, sp, #560 @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #760 @ 0x2f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #608 @ (adr r7, 289f8c ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 28a00c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #808 @ (adr r7, 28a05c ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 28a0dc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00289d34 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -152455,15 +152452,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00289d40 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (289d4c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 607760 │ │ │ │ + b.w 607790 │ │ │ │ ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ │ │ │ │ 00289d50 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -152547,24 +152544,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (28a060 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 60fb88 │ │ │ │ + bl 60fbb8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 436560 │ │ │ │ - bl 554074 │ │ │ │ + bl 5540a4 │ │ │ │ ldr r1, [pc, #556] @ (28a064 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 289e54 │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (28a068 ) │ │ │ │ add r3, pc │ │ │ │ @@ -152577,29 +152574,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (28a06c ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 607c90 │ │ │ │ + bl 607cc0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (28a070 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (28a074 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (28a078 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr r3, [pc, #484] @ (28a07c ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 289444 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -152611,15 +152608,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (28a088 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 289f76 │ │ │ │ ldr r2, [pc, #444] @ (28a08c ) │ │ │ │ ldr r3, [pc, #364] @ (28a040 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -152642,15 +152639,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (28a098 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 289ec8 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 28a028 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 2247b8 │ │ │ │ @@ -152669,49 +152666,49 @@ │ │ │ │ beq.n 289fe6 │ │ │ │ ldr r0, [pc, #348] @ (28a0a0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 60ff90 │ │ │ │ + bl 60ffc0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 289df6 │ │ │ │ ldr r3, [pc, #324] @ (28a0a4 ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (28a0a8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (28a0ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r6, #0 │ │ │ │ b.n 289ea4 │ │ │ │ ldr r3, [pc, #308] @ (28a0b0 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (28a0b4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (28a0b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 289ea4 │ │ │ │ ldr r0, [pc, #288] @ (28a0bc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 60802c │ │ │ │ + bl 60805c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -152755,15 +152752,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 289de4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (28a0d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 289de4 │ │ │ │ ldr r1, [pc, #168] @ (28a0d4 ) │ │ │ │ add r1, pc │ │ │ │ blx 224a04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 289f32 │ │ │ │ @@ -152775,74 +152772,74 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #21 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r3 │ │ │ │ + adds r6, r7, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ ldr r1, [pc, #512] @ (28a260 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #888 @ 0x378 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #368 @ (adr r7, 28a1f8 ) │ │ │ │ + add r7, pc, #496 @ (adr r7, 28a278 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 28a15c ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 28a1dc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r2, r7, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r0, #70 @ 0x46 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #816 @ (adr r6, 28a3c8 ) │ │ │ │ + add r6, pc, #944 @ (adr r6, 28a448 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #928 @ (adr r4, 28a43c ) │ │ │ │ + add r5, pc, #32 @ (adr r5, 28a0bc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28a4a4 │ │ │ │ + b.n 28a4e4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #744 @ (adr r7, 28a38c ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 28a40c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, r4, #7 │ │ │ │ + movs r0, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #440 @ (adr r7, 28a264 ) │ │ │ │ + add r7, pc, #568 @ (adr r7, 28a2e4 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #536 @ (adr r4, 28a2c8 ) │ │ │ │ + add r4, pc, #664 @ (adr r4, 28a348 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r0, #7 │ │ │ │ + subs r6, r4, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #832 @ (adr r6, 28a3f8 ) │ │ │ │ + add r6, pc, #960 @ (adr r6, 28a478 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r4, pc, #416 @ (adr r4, 28a25c ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 28a2dc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r6, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r6, pc, #872 @ (adr r6, 28a42c ) │ │ │ │ + add r6, pc, #1000 @ (adr r6, 28a4ac ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #376 @ (adr r6, 28a24c ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 28a2cc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #536 @ (adr r6, 28a2f0 ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 28a370 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a0d8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -152886,15 +152883,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 28a152 │ │ │ │ ldr r0, [pc, #112] @ (28a1b8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 60802c │ │ │ │ + bl 60805c │ │ │ │ b.n 28a10c │ │ │ │ ldr r1, [pc, #104] @ (28a1bc ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -152917,15 +152914,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 28a13a │ │ │ │ ldr r0, [pc, #56] @ (28a1c8 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 28a13a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r3, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r6, r2, #8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -152935,21 +152932,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #920] @ 0x398 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r5, pc, #904 @ (adr r5, 28a548 ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 28a1c8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #472 @ (adr r5, 28a3a4 ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 28a424 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a1cc : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 3fcdc0 │ │ │ │ │ │ │ │ @@ -153014,39 +153011,39 @@ │ │ │ │ │ │ │ │ 0028a26c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr.w ip, [pc, #48] @ 28a2b4 │ │ │ │ ldr r2, [pc, #48] @ (28a2b8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (28a2bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #592 @ 0x250 │ │ │ │ + add r3, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r2, 28a2ca │ │ │ │ + cbz r2, 28a2d2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028a2c0 : │ │ │ │ ldr r3, [pc, #24] @ (28a2dc ) │ │ │ │ ldr r2, [pc, #28] @ (28a2e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -153085,15 +153082,15 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r2, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r6, [sp, #112] @ 0x70 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 0028a328 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 28a344 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (28a34c ) │ │ │ │ @@ -153107,17 +153104,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 286a10 │ │ │ │ ldr r0, [pc, #12] @ (28a354 ) │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ str r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 289ef0 │ │ │ │ + b.n 289f30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -153159,15 +153156,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 2241b4 │ │ │ │ ldr r3, [pc, #128] @ (28a444 ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 60ef78 │ │ │ │ + bl 60efa8 │ │ │ │ ldr r0, [pc, #116] @ (28a448 ) │ │ │ │ add r0, pc │ │ │ │ bl 286a10 │ │ │ │ ldr r2, [pc, #112] @ (28a44c ) │ │ │ │ ldr r3, [pc, #96] @ (28a43c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -153211,34 +153208,34 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - b.n 289eb0 │ │ │ │ + b.n 289ef0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r0, r6, #28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r3, pc, #224 @ (adr r3, 28a538 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 28a5b8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, r5, r4 │ │ │ │ + subs r0, r1, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #136 @ (adr r3, 28a4e8 ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 28a568 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #808] @ 0x328 │ │ │ │ + ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a464 : │ │ │ │ ldr r0, [pc, #4] @ (28a46c ) │ │ │ │ add r0, pc │ │ │ │ b.w 286a10 │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r3, r7} │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a470 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -153267,25 +153264,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (28a4d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 28a4a2 │ │ │ │ ldr r0, [pc, #24] @ (28a4d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 28a4a2 │ │ │ │ lsls r4, r1, #26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #688 @ (adr r2, 28a78c ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 28a80c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a4dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -153356,15 +153353,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28a548 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28a4fa │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ad2a4 │ │ │ │ + bl 6ad2c4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a4fa │ │ │ │ ldr r2, [pc, #96] @ (28a600 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 28a5d4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -153382,15 +153379,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 28a566 │ │ │ │ ldr r0, [pc, #72] @ (28a610 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a566 │ │ │ │ ldr r2, [pc, #60] @ (28a614 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28a5a4 │ │ │ │ @@ -153398,15 +153395,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 28a5a4 │ │ │ │ ldr r0, [pc, #44] @ (28a618 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 28a5a4 │ │ │ │ nop │ │ │ │ lsls r4, r3, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -153414,19 +153411,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #824 @ (adr r1, 28a94c ) │ │ │ │ + add r1, pc, #952 @ (adr r1, 28a9cc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #848 @ (adr r1, 28a96c ) │ │ │ │ + add r1, pc, #976 @ (adr r1, 28a9ec ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028a61c : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 28a628 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -153704,21 +153701,21 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r4, #12 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #11 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #616] @ 0x268 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -153813,25 +153810,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ ldr r1, [pc, #604] @ (28ac5c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ ldr r1, [pc, #596] @ (28ac60 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 28abd4 │ │ │ │ ldr r1, [pc, #580] @ (28ac64 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ @@ -153901,30 +153898,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 28ab3c │ │ │ │ ldr r1, [pc, #428] @ (28ac80 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ ldr r1, [pc, #416] @ (28ac84 ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 69fe7c │ │ │ │ + bl 69fe9c │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #372] @ (28ac88 ) │ │ │ │ ldr r3, [pc, #308] @ (28ac4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -153937,32 +153934,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (28ac8c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc74 │ │ │ │ + bl 69fc94 │ │ │ │ cbnz r0, 28aba0 │ │ │ │ ldr r1, [pc, #324] @ (28ac90 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 69fc74 │ │ │ │ + bl 69fc94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28ab02 │ │ │ │ ldr r2, [pc, #316] @ (28ac94 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (28ac98 ) │ │ │ │ ldr r1, [pc, #316] @ (28ac9c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 28ab0a │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 28aaae │ │ │ │ ldr r1, [pc, #288] @ (28aca0 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -153972,166 +153969,166 @@ │ │ │ │ bne.n 28ac22 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 28aa2e │ │ │ │ ldr r1, [pc, #268] @ (28aca4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d12c │ │ │ │ + bl 69d14c │ │ │ │ b.n 28ab6e │ │ │ │ ldr r2, [pc, #260] @ (28aca8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (28acac ) │ │ │ │ ldr r1, [pc, #264] @ (28acb0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 28ab6e │ │ │ │ ldr r4, [pc, #248] @ (28acb4 ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (28acb8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (28acbc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 28ab6e │ │ │ │ ldr r2, [pc, #232] @ (28acc0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (28acc4 ) │ │ │ │ ldr r1, [pc, #236] @ (28acc8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [pc, #220] @ (28accc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ b.n 28ab6e │ │ │ │ ldr r2, [pc, #212] @ (28acd0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (28acd4 ) │ │ │ │ ldr r1, [pc, #216] @ (28acd8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [pc, #200] @ (28acdc ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ b.n 28ab6e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (28ace0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (28ace4 ) │ │ │ │ ldr r1, [pc, #188] @ (28ace8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [pc, #172] @ (28acec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ b.n 28ab6e │ │ │ │ lsls r0, r0, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r5, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #216] @ 0xd8 │ │ │ │ + ldr r6, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #880] @ 0x370 │ │ │ │ + ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r6, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [sp, #864] @ 0x360 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #808] @ 0x328 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ vmla.i q8, q3, d20[0] │ │ │ │ - ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r6, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r1, #17 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r6, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [sp, #112] @ 0x70 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r4, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + asrs r6, r1, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r0, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r6, r1, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #592] @ 0x250 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #288] @ 0x120 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (28adec ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -154234,21 +154231,21 @@ │ │ │ │ b.n 28ad32 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp2 0, 0, cr0, cr6, cr4, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r6, #400] @ 0x190 │ │ │ │ - ldr r2, [sp, #536] @ 0x218 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r2, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (28af64 ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -154357,15 +154354,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (28af8c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 28aea0 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -154378,15 +154375,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (28af98 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 223f00 │ │ │ │ b.n 28af22 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [ip], #400 @ 0x190 │ │ │ │ tst r4, r5 │ │ │ │ @@ -154397,25 +154394,25 @@ │ │ │ │ stc2l 0, cr0, [r8], #-400 @ 0xfffffe70 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #216] @ 0xd8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #232] @ 0xe8 │ │ │ │ + ldr r1, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [sp, #88] @ 0x58 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -154545,37 +154542,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (28b104 ) │ │ │ │ ldr r0, [pc, #56] @ (28b108 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #592] @ 0x250 │ │ │ │ + str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #912] @ 0x390 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28b118 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 2257d8 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -154617,29 +154614,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 225788 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 28b198 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 28b194 │ │ │ │ - b.w 6926f0 │ │ │ │ + b.w 692710 │ │ │ │ b.w 225478 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 225180 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 28b1be │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6926f0 │ │ │ │ + b.w 692710 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 225478 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154681,17 +154678,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -154769,17 +154766,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 28b270 │ │ │ │ b.n 28b2d0 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (28b42c ) │ │ │ │ @@ -154862,28 +154859,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 28a748 │ │ │ │ b.n 28b378 │ │ │ │ ldr r1, [pc, #44] @ (28b438 ) │ │ │ │ ldr r0, [pc, #44] @ (28b43c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ mov r0, r5 │ │ │ │ blx 223f00 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28b378 │ │ │ │ bl 225c84 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7c20064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf78e0064 │ │ │ │ - str r6, [sp, #712] @ 0x2c8 │ │ │ │ + str r6, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r0, [r1, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155178,60 +155175,60 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r6, #2148 @ 0x864 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #544] @ 0x220 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #456] @ 0x1c8 │ │ │ │ + str r6, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [sp, #408] @ 0x198 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r0, pc, #240 @ (adr r0, 28b84c ) │ │ │ │ + add r0, pc, #368 @ (adr r0, 28b8cc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r5, [sp, #136] @ 0x88 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #680] @ 0x2a8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #672] @ 0x2a0 │ │ │ │ + str r5, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #656] @ 0x290 │ │ │ │ + str r5, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r5, [sp, #640] @ 0x280 │ │ │ │ + str r5, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xf4ec0064 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bgt.n 28b708 │ │ │ │ + bgt.n 28b748 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r7, [sp, #96] @ 0x60 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [sp, #904] @ 0x388 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r6, r2, #2 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #288] @ 0x120 │ │ │ │ + str r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (28b894 ) │ │ │ │ @@ -155323,15 +155320,15 @@ │ │ │ │ b.n 28b804 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf3560064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3000064 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028b8a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -155411,15 +155408,15 @@ │ │ │ │ beq.n 28b9c4 │ │ │ │ mov r5, r9 │ │ │ │ b.n 28b8fa │ │ │ │ ldr r1, [pc, #220] @ (28ba54 ) │ │ │ │ ldr r0, [pc, #224] @ (28ba58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ mov r0, r4 │ │ │ │ blx 223f00 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -155497,30 +155494,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 225c84 │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #57444 @ 0xe064 │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r6, [r3, #19] │ │ │ │ lsls r4, r6, #1 │ │ │ │ sbc.w r0, sl, #100 @ 0x64 │ │ │ │ - lsls r6, r0, #22 │ │ │ │ + lsls r6, r4, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #48] @ 0x30 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #752] @ 0x2f0 │ │ │ │ + str r1, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r2, #22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -155703,17 +155700,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -155869,21 +155866,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 223f00 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28bcbc │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (28bee8 ) │ │ │ │ @@ -156076,17 +156073,17 @@ │ │ │ │ b.n 28bf98 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 28bfd6 │ │ │ │ nop │ │ │ │ - ldrh r0, [r4, #26] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r4, #26] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (28c2dc ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -156306,15 +156303,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 28c1a4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (28c2f0 ) │ │ │ │ ldr r0, [pc, #88] @ (28c2f4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ mov r0, r5 │ │ │ │ blx 223f00 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -156332,24 +156329,24 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 28c29e │ │ │ │ bl 225c84 │ │ │ │ @ instruction: 0xeaac0064 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ lsls r4, r0, #1 │ │ │ │ orn r0, lr, r4, asr #1 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r4, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r7, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r4, [r0, #14] │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -156541,21 +156538,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 223f00 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 28c39c │ │ │ │ nop │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r7, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r4, [r1, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (28c754 ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -156742,15 +156739,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 28c6ec │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (28c768 ) │ │ │ │ ldr r0, [pc, #80] @ (28c76c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ mov r0, r4 │ │ │ │ blx 223f00 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -156764,21 +156761,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 28c5e2 │ │ │ │ bl 225c84 │ │ │ │ b.n 28c308 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 28c2a0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r4, #28] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -157033,17 +157030,17 @@ │ │ │ │ b.n 28c974 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 28c9b8 │ │ │ │ ... │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -157523,63 +157520,63 @@ │ │ │ │ ... │ │ │ │ udf #100 @ 0x64 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 28cef4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r6, [r3, #10] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r2, #10] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r7, #9] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r4, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r4, #20] │ │ │ │ + ldrb r4, [r0, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r5, #20] │ │ │ │ + ldrb r4, [r1, #21] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r6, [r3, #20] │ │ │ │ + ldrb r6, [r7, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0028cf3c : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 28b8a4 │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (28cf50 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e7a8 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28cf5c ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e7a8 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28cf68 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e724 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #4] @ (28cf74 ) │ │ │ │ add r2, pc │ │ │ │ b.w 28e724 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (28cfbc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157600,15 +157597,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r2, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 28d016 │ │ │ │ mov lr, r3 │ │ │ │ @@ -157642,15 +157639,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28d008 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (28d07c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -157671,15 +157668,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 28d0ce │ │ │ │ mov lr, r3 │ │ │ │ @@ -157711,15 +157708,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28d0c0 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 28d140 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -157799,17 +157796,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (28d1d8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ nop │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (28d1f0 ) │ │ │ │ ldr r2, [pc, #20] @ (28d1f4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (28d1f8 ) │ │ │ │ @@ -157817,15 +157814,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bls.n 28d24c │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -157890,15 +157887,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28d2d6 │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -158344,15 +158341,15 @@ │ │ │ │ beq.n 28d81e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 28d87e │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 28d838 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28d7d2 │ │ │ │ ldr r3, [pc, #224] @ (28d8a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158366,15 +158363,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 28d7ee │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28d7da │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28d898 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 28d810 │ │ │ │ dmb ish │ │ │ │ @@ -158435,15 +158432,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 28d7b6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (28d8b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ b.n 28d810 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bl 225cb4 │ │ │ │ bcc.n 28d7ac │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -158590,15 +158587,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 28db4c │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 28da66 │ │ │ │ ldr r3, [pc, #244] @ (28db50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -158612,15 +158609,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 28da7e │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 28da6e │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 28db48 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 28daf2 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -158666,15 +158663,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 28da8e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (28db54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 28da92 │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -158696,19 +158693,19 @@ │ │ │ │ bl 225cb4 │ │ │ │ beq.n 28dadc │ │ │ │ lsls r4, r4, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28d560 │ │ │ │ + b.n 28d5a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r2, #5] │ │ │ │ + strb r0, [r6, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r0, [r7, #4] │ │ │ │ + strb r0, [r3, #5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028db64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158804,21 +158801,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r2, [r0, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r2, [r3, #3] │ │ │ │ + strb r2, [r7, #3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r6, [r7, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r2, #162 @ 0xa2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 0028dc74 : │ │ │ │ @@ -158900,15 +158897,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 28dd60 │ │ │ │ adds r4, #4 │ │ │ │ @@ -158927,15 +158924,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r6, [r6, #30] │ │ │ │ + strb r6, [r2, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [r7, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r1, #118 @ 0x76 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @@ -158957,15 +158954,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (28dfa4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -159144,71 +159141,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #34 @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r4, [r3, r2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r5!, {r1, r2, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r6, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r2, r7, #13 │ │ │ │ + lsls r2, r3, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #104] @ 0x68 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bl 5e3fba │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + bl 5e3fba │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - ldr r2, [r4, #100] @ 0x64 │ │ │ │ + ldr r2, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldmia r4!, {r1, r3, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 28e224 │ │ │ │ + b.n 28e264 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r4, #84] @ 0x54 │ │ │ │ + ldr r0, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r3, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e204 │ │ │ │ + b.n 28e244 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e1e4 │ │ │ │ + b.n 28e224 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r6, #80] @ 0x50 │ │ │ │ + ldr r4, [r2, #84] @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r6, #44] @ 0x2c │ │ │ │ + ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e1c4 │ │ │ │ + b.n 28e204 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r3, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e1a4 │ │ │ │ + b.n 28e1e4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.n 28e184 │ │ │ │ + b.n 28e1c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r6, #76] @ 0x4c │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028e01c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -159391,83 +159388,83 @@ │ │ │ │ bne.n 28e0e2 │ │ │ │ ldr r0, [pc, #144] @ (28e264 ) │ │ │ │ add r0, pc │ │ │ │ b.n 28e0e6 │ │ │ │ ldr.w lr, [pc, #140] @ 28e268 │ │ │ │ add lr, pc │ │ │ │ b.n 28e042 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r3, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r3, #76] @ 0x4c │ │ │ │ + ldr r2, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r3, #76] @ 0x4c │ │ │ │ + ldr r0, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r3, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, #76] @ 0x4c │ │ │ │ + ldr r6, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #252 @ 0xfc │ │ │ │ + adds r0, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r2, #76] @ 0x4c │ │ │ │ + ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #120 @ 0x78 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #142 @ 0x8e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #90 @ 0x5a │ │ │ │ + cmp r7, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #72 @ 0x48 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #56 @ 0x38 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #48 @ 0x30 │ │ │ │ + cmp r7, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #24 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r7, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r7, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -159507,17 +159504,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 28e2be │ │ │ │ nop │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ + ldr r6, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159545,15 +159542,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -159581,15 +159578,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (28e3ec ) │ │ │ │ @@ -159611,15 +159608,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r5, #32] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028e3f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160223,15 +160220,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r3, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 28e9a8 │ │ │ │ + bvs.n 28e9e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r1!, {r4, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -160497,19 +160494,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28ec94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 28ec64 │ │ │ │ + bmi.n 28eca4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, #20] │ │ │ │ + str r4, [r3, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r0, [r1, #24] │ │ │ │ + str r0, [r5, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (28ed40 ) │ │ │ │ @@ -160538,23 +160535,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 6b3c30 │ │ │ │ + bl 6b3c50 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3db4 │ │ │ │ + bl 6b3dd4 │ │ │ │ ldr r2, [pc, #56] @ (28ed48 ) │ │ │ │ ldr r3, [pc, #48] @ (28ed44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -160706,19 +160703,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28eea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 28ee54 │ │ │ │ + bne.n 28ee94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -161008,21 +161005,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (28f1d4 ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3cf108 │ │ │ │ b.n 28f136 │ │ │ │ nop │ │ │ │ - bmi.n 28f100 │ │ │ │ + bmi.n 28f140 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r1, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r7, r1] │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r1, r2] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -161133,21 +161130,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 224fbc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28f392 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 28f3a2 │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161161,35 +161158,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (28f3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 6ab96c │ │ │ │ + bl 6ab98c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 28f358 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 6ab96c │ │ │ │ + bl 6ab98c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (28f44c ) │ │ │ │ @@ -161213,15 +161210,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 28f420 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 28f420 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (28f454 ) │ │ │ │ ldr r2, [pc, #44] @ (28f450 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -161276,15 +161273,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 28f8d6 │ │ │ │ ldr.w r0, [pc, #1116] @ 28f908 │ │ │ │ ldr.w r1, [pc, #1116] @ 28f90c │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -161326,15 +161323,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 6a45e4 │ │ │ │ + bl 6a4604 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 28f798 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -161399,15 +161396,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 6a45e4 │ │ │ │ + bl 6a4604 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 28f66e │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -161448,23 +161445,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 28f1d8 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 6a45ec │ │ │ │ + bl 6a460c │ │ │ │ b.n 28f640 │ │ │ │ ldr r3, [pc, #576] @ (28f914 ) │ │ │ │ ldr r1, [pc, #580] @ (28f918 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -161506,15 +161503,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 6a45e4 │ │ │ │ + bl 6a4604 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 28f7ec │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 28f4ca │ │ │ │ movs r0, #16 │ │ │ │ blx 2231f4 │ │ │ │ @@ -161532,15 +161529,15 @@ │ │ │ │ bl 28f1d8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a45ec │ │ │ │ + bl 6a460c │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -161615,51 +161612,51 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 6a45ec │ │ │ │ + bl 6a460c │ │ │ │ b.n 28f78e │ │ │ │ ldr r0, [pc, #68] @ (28f91c ) │ │ │ │ ldr r1, [pc, #68] @ (28f920 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 28f500 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (28f924 ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 28f500 │ │ │ │ @ instruction: 0xb698 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xb606 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r0, [r7, r5] │ │ │ │ + ldrsb r0, [r3, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r5, #166 @ 0xa6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r2, r6] │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028f928 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161960,17 +161957,17 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add sp, #400 @ 0x190 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bne.n 28fccc │ │ │ │ + bne.n 28fd0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0028fc54 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162096,30 +162093,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 28fe30 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 28fe4e │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 28fd62 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #244] @ (28fe9c ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (28fea0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 28fe7e │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -162136,15 +162133,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 28fdda │ │ │ │ mov r5, r1 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r2, [pc, #156] @ (28fea4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -162182,36 +162179,36 @@ │ │ │ │ b.n 28fd9a │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 28fdf2 │ │ │ │ ldr r0, [pc, #48] @ (28fea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 28fdf4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ b.n 28fe26 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r1, #46 @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [pc, #656] @ (290130 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r0, #120 @ 0x78 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r6, [r0, r0] │ │ │ │ + strh r6, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0028feac : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 28fee4 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -162281,19 +162278,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ blx 22320c │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, r5] │ │ │ │ + str r4, [r2, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [pc, #712] @ (290228 ) │ │ │ │ + ldr r6, [pc, #840] @ (2902a8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2900fc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -162379,15 +162376,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 6ab878 │ │ │ │ + bl 6ab898 │ │ │ │ cbz r0, 29006c │ │ │ │ ldr r2, [pc, #216] @ (290118 ) │ │ │ │ ldr r3, [pc, #192] @ (290100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -162440,15 +162437,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29000a │ │ │ │ ldr r0, [pc, #104] @ (290128 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 29000a │ │ │ │ ldr r3, [pc, #92] @ (29012c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2900a0 │ │ │ │ @@ -162457,46 +162454,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2900a0 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (290130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2900a0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #592 @ 0x250 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #560 @ 0x230 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adcs r6, r4 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r2, sp, #816 @ 0x330 │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r2, sp, #624 @ 0x270 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r7, [pc, #928] @ (2904c4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, r0] │ │ │ │ + str r0, [r0, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #880] @ (2904a4 ) │ │ │ │ + ldr r7, [pc, #1008] @ (290524 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 28ff60 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 28ff60 │ │ │ │ nop │ │ │ │ @@ -162778,15 +162775,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2901c8 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 29045c │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29034c │ │ │ │ @@ -162814,39 +162811,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2904b2 │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 290264 │ │ │ │ b.n 290284 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 290484 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 29049e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #704 @ 0x2c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #520 @ 0x208 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [pc, #456] @ (29069c ) │ │ │ │ + ldr r7, [pc, #584] @ (29071c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #304 @ 0x130 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #832] @ (290828 ) │ │ │ │ + ldr r4, [pc, #960] @ (2908a8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -162987,15 +162984,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29054e │ │ │ │ ldr r0, [pc, #108] @ (2906b8 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 29054e │ │ │ │ ldr r3, [pc, #92] @ (2906bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29060c │ │ │ │ @@ -163009,40 +163006,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2906c0 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 29060c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #24 @ (adr r6, 2906b0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #984 @ (adr r5, 290a78 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r4, #24 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #392 @ (adr r5, 290834 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r3, [pc, #512] @ (2908b0 ) │ │ │ │ + ldr r3, [pc, #640] @ (290930 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #8] @ (2906c4 ) │ │ │ │ + ldr r3, [pc, #136] @ (290744 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #968] @ (290a8c ) │ │ │ │ + ldr r3, [pc, #72] @ (29070c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2907d4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -163144,35 +163141,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 29070e │ │ │ │ ldr r0, [pc, #48] @ (2907f4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 29070e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #192 @ (adr r4, 290898 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #136 @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r4, pc, #128 @ (adr r4, 290864 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #528 @ (adr r3, 2909fc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ add ip, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #1016] @ (290bf0 ) │ │ │ │ + ldr r2, [pc, #120] @ (290870 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2908d0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -163250,35 +163247,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 290842 │ │ │ │ ldr r0, [pc, #48] @ (2908f0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 290842 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #1008 @ (adr r2, 290cc4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #52 @ 0x34 │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, pc, #944 @ (adr r2, 290c90 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #544 @ (adr r2, 290b08 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ mov r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #152] @ (29098c ) │ │ │ │ + ldr r1, [pc, #280] @ (290a0c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 290b98 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -163339,15 +163336,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 290a96 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ed4c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 28ff60 │ │ │ │ ldr r2, [pc, #500] @ (290bac ) │ │ │ │ ldr r3, [pc, #480] @ (290b9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -163366,50 +163363,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 29099c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ b.n 290a10 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 290a50 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3db4 │ │ │ │ + bl 6b3dd4 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2960a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2909f6 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 290a48 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290a26 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 2909a0 │ │ │ │ ldr r2, [pc, #348] @ (290bb0 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 28ea7c │ │ │ │ @@ -163431,15 +163428,15 @@ │ │ │ │ bpl.n 290a48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (290bbc ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 290a48 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -163522,47 +163519,47 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (290bc8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 290984 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2909a0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r1, pc, #1016 @ (adr r1, 290f94 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #808] @ (290ecc ) │ │ │ │ + ldr r0, [pc, #936] @ (290f4c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r1, pc, #784 @ (adr r1, 290eb8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #328 @ (adr r1, 290cf8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r7, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, #128 @ 0x80 │ │ │ │ + adds r6, #160 @ 0xa0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r2 │ │ │ │ + mov lr, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (290ed8 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -163679,15 +163676,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 3ce8ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 290c5c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -163779,15 +163776,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 29104e │ │ │ │ ldr r1, [pc, #260] @ (290f04 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -163830,15 +163827,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 290f16 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 291080 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 3cf0dc │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 3cf0dc │ │ │ │ @@ -163861,39 +163858,39 @@ │ │ │ │ ... │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp lr, pc │ │ │ │ + mov r6, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #146 @ 0x92 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp sl, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r6, #2] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6ab984 │ │ │ │ + bl 6ab9a4 │ │ │ │ b.n 290da8 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abc0c │ │ │ │ + bl 6abc2c │ │ │ │ b.n 290e90 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -163905,15 +163902,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 28ec98 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ b.n 290f72 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -163921,38 +163918,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 29105a │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3db4 │ │ │ │ + bl 6b3dd4 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 296140 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 290f56 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 290faa │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290f88 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 290c5c │ │ │ │ ldr r3, [pc, #336] @ (29110c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 290c36 │ │ │ │ ldr r3, [pc, #328] @ (291110 ) │ │ │ │ @@ -163965,24 +163962,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (291114 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 290c36 │ │ │ │ ldr r0, [pc, #288] @ (291118 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (29111c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ b.n 290c68 │ │ │ │ ldr r3, [pc, #276] @ (291120 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 290c66 │ │ │ │ ldr r3, [pc, #248] @ (291110 ) │ │ │ │ @@ -163993,26 +163990,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (291124 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 290c68 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 290cd0 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abc0c │ │ │ │ + bl 6abc2c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 290e0e │ │ │ │ ldr r2, [pc, #204] @ (291128 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -164049,15 +164046,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2910fc │ │ │ │ ldr r1, [pc, #108] @ (29112c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 295538 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 3cf0dc │ │ │ │ @@ -164069,35 +164066,35 @@ │ │ │ │ bl 3cf0dc │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 3cf0dc │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 22351c │ │ │ │ b.n 290e22 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 6abc0c │ │ │ │ + bl 6abc2c │ │ │ │ b.n 2910ca │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r6, #132 @ 0x84 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmn r6, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r0, r6 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r0, #234 @ 0xea │ │ │ │ + adds r1, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - negs r4, r1 │ │ │ │ + negs r4, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 291570 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -164324,15 +164321,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (291594 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2911d8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -164506,29 +164503,29 @@ │ │ │ │ ... │ │ │ │ ldr r1, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sbcs r2, r5 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - eors r0, r5 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #64 @ 0x40 │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2915b4 │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -164584,43 +164581,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 29130c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 29130c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 2912e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 291402 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 2913de │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 291346 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 2914c4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 2914a0 │ │ │ │ ldr r3, [pc, #76] @ (2916f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 291346 │ │ │ │ ldr r3, [pc, #68] @ (2916f4 ) │ │ │ │ @@ -164634,27 +164631,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2916f8 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 291346 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 291632 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r4, #234 @ 0xea │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 291f24 │ │ │ │ @@ -164836,30 +164833,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 2256ec │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr.w r2, [pc, #1592] @ 291f40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 291f44 │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 291a74 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -164976,15 +164973,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2918c6 │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 291840 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 28ed4c │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 22351c │ │ │ │ @@ -165030,24 +165027,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 291f54 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 291850 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 291a7c │ │ │ │ adds r5, #4 │ │ │ │ beq.w 291c72 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -165161,15 +165158,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 291b9c │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 291bf6 │ │ │ │ b.n 291b9c │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 291a78 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 28ed4c │ │ │ │ b.n 291a84 │ │ │ │ @@ -165306,15 +165303,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (291f68 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 291d5c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 28f2f8 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 291e14 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -165394,15 +165391,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2918c6 │ │ │ │ mov r5, r7 │ │ │ │ b.n 291d56 │ │ │ │ ldr r2, [pc, #180] @ (291f74 ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -165412,83 +165409,83 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (291f78 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2918c6 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 291cc8 │ │ │ │ b.n 291a7c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 291d0a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 291ce8 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 291b2c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r3, [sp, #880] @ 0x370 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #106 @ 0x6a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #552] @ 0x228 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2921d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #114 @ 0x72 │ │ │ │ + subs r1, #146 @ 0x92 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + subs r1, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r0, r2, #1 │ │ │ │ cmp r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #104 @ 0x68 │ │ │ │ + adds r6, #136 @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #142 @ 0x8e │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #114 @ 0x72 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - addw r0, r0, #74 @ 0x4a │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + @ instruction: 0xf220004a │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (29220c ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -165644,15 +165641,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (292234 ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1529 @ 0x5f9 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 412dd0 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -165688,15 +165685,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (292240 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 292010 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 225200 │ │ │ │ mov r6, r0 │ │ │ │ @@ -165726,50 +165723,50 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (29224c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 292090 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r7, #26] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, #142 @ 0x8e │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r5, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r4, [r1, r6] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r3, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r3, #142 @ 0x8e │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r0!, {r1, r7} │ │ │ │ + stmia r0!, {r1, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #20 │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2923d0 ) │ │ │ │ @@ -165863,22 +165860,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2922d8 │ │ │ │ ldr r0, [pc, #172] @ (2923f4 ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 292300 │ │ │ │ ldr r0, [pc, #164] @ (2923f8 ) │ │ │ │ ldr r1, [pc, #164] @ (2923fc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2922e4 │ │ │ │ ldr r1, [pc, #152] @ (292400 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3cf108 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -165896,15 +165893,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (29240c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2922aa │ │ │ │ ldr r3, [pc, #112] @ (292410 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292300 │ │ │ │ ldr r3, [pc, #92] @ (292408 ) │ │ │ │ @@ -165915,53 +165912,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (292414 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 292300 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldrh r0, [r2, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #14 │ │ │ │ + lsrs r6, r7, #14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #200 @ 0xc8 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r2, #198 @ 0xc6 │ │ │ │ + adds r2, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r4, #13 │ │ │ │ lsls r5, r0, #1 │ │ │ │ strh r2, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, #74 @ 0x4a │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r2, r5, #12 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r2, #170 @ 0xaa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r1, #24 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ adds r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #186 @ 0xba │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 29255c │ │ │ │ @@ -166084,15 +166081,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 292474 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166282,15 +166279,15 @@ │ │ │ │ bl 28ed4c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2926e2 │ │ │ │ b.n 2926d6 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 292672 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 28ed4c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -166298,15 +166295,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2925d0 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2926ea │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -166402,30 +166399,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 28ed4c │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2925cc │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 2925cc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2925cc │ │ │ │ b.n 29288c │ │ │ │ strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #28 │ │ │ │ + adds r1, #60 @ 0x3c │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, pc, #736 @ (adr r4, 292b9c ) │ │ │ │ + add r4, pc, #864 @ (adr r4, 292c1c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166564,15 +166561,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (292aa4 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed4c │ │ │ │ b.n 292944 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2929a2 │ │ │ │ @@ -166596,42 +166593,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (292aac ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 29293c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r6, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r5, #222 @ 0xde │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r6, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #254 @ 0xfe │ │ │ │ + cmp r5, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 292bec │ │ │ │ @@ -166751,36 +166748,36 @@ │ │ │ │ bpl.n 292b0c │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (292c0c ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 292b0c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r0, #2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strh r2, [r2, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ lsls r4, r4, #1 │ │ │ │ add r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #180 @ 0xb4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (292d94 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -166901,15 +166898,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (292db8 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 292c86 │ │ │ │ ldr r3, [pc, #100] @ (292dbc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292cd8 │ │ │ │ @@ -166925,41 +166922,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (292dc0 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 292cd8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #27] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #27] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r2, [r3, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #352] @ (292f14 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #110 @ 0x6e │ │ │ │ + cmp r2, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (292f28 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -167081,15 +167078,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 292e3e │ │ │ │ ldr r3, [pc, #76] @ (292f50 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292ebc │ │ │ │ ldr r3, [pc, #60] @ (292f48 ) │ │ │ │ @@ -167098,40 +167095,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292ebc │ │ │ │ ldr r0, [pc, #60] @ (292f54 ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 292ebc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r6, #20] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #20] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0x47ba │ │ │ │ + @ instruction: 0x47da │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #130 @ 0x82 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 293038 │ │ │ │ @@ -167210,36 +167207,36 @@ │ │ │ │ bpl.n 292fae │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (293058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 292fae │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r2!, {r3, r5, r6} │ │ │ │ + stmia r2!, {r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #13] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #144 @ 0x90 │ │ │ │ + cmp r0, #176 @ 0xb0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (293340 ) │ │ │ │ @@ -167382,15 +167379,15 @@ │ │ │ │ b.n 293176 │ │ │ │ ldr r0, [pc, #376] @ (29335c ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (293360 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed4c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 28ff60 │ │ │ │ ldr r2, [pc, #348] @ (293364 ) │ │ │ │ @@ -167413,23 +167410,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (293368 ) │ │ │ │ ldr r1, [pc, #308] @ (29336c ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ b.n 2930d4 │ │ │ │ ldr r0, [pc, #296] @ (293370 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (293374 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 69e118 │ │ │ │ + bl 69e138 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed4c │ │ │ │ b.n 2931fc │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -167475,15 +167472,15 @@ │ │ │ │ bpl.n 2931f4 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (293384 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2931f4 │ │ │ │ ldr r3, [pc, #168] @ (293388 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2930ca │ │ │ │ ldr r3, [pc, #148] @ (293380 ) │ │ │ │ @@ -167495,15 +167492,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (29338c ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2930ca │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 29326e │ │ │ │ @@ -167519,49 +167516,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 293294 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrb r4, [r2, #10] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #128 @ 0x80 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r6, [r6, #9] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r4, [sp, #688] @ 0x2b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r2, #18 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #104 @ 0x68 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ lsls r0, r1, #17 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r7, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r6, #16 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r6, #26 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #220 @ 0xdc │ │ │ │ + movs r5, #252 @ 0xfc │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2934f0 │ │ │ │ @@ -167685,36 +167682,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (293510 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2933f8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ strb r4, [r4, #29] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #62 @ 0x3e │ │ │ │ + movs r6, #94 @ 0x5e │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r6, [r5, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, #27] │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #74 @ 0x4a │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2937cc ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -167931,15 +167928,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2937f4 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 293576 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 225200 │ │ │ │ @@ -167971,46 +167968,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2937fc ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ed4c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29363e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r4, #23] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r7, #22] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r2, #18 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r6, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #24 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r3, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -168217,15 +168214,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (293a70 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 29385c │ │ │ │ ldr r3, [pc, #76] @ (293a74 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293936 │ │ │ │ @@ -168234,39 +168231,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 293936 │ │ │ │ ldr r0, [pc, #56] @ (293a78 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 293936 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r6, #11] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #11] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r2, #140 @ 0x8c │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #180 @ 0xb4 │ │ │ │ + movs r0, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #592] @ (293cc8 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r1, #26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -168349,15 +168346,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 293b74 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -168457,15 +168454,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (293d04 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 293af8 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 293be8 │ │ │ │ ldr r2, [pc, #120] @ (293d08 ) │ │ │ │ @@ -168485,15 +168482,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (293d0c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 293c04 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -168502,31 +168499,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r0, #136 @ 0x88 │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r4, #1 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, #3 │ │ │ │ + subs r6, r7, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 293e34 │ │ │ │ @@ -168618,15 +168615,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 293d62 │ │ │ │ ldr r0, [pc, #92] @ (293e58 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 293d62 │ │ │ │ ldr r3, [pc, #80] @ (293e5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293da4 │ │ │ │ @@ -168636,41 +168633,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 293da4 │ │ │ │ ldr r0, [pc, #64] @ (293e60 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 293da4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r2, r3, #16 │ │ │ │ + lsls r2, r7, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp │ │ │ │ + add r8, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r6, [r1, #84] @ 0x54 │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #7 │ │ │ │ + subs r4, r1, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r5, [pc, #96] @ (293ec0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #7 │ │ │ │ + subs r4, r1, #0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 293fac │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -168785,29 +168782,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 293f40 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 293f40 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 293f78 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 293f60 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -168966,15 +168963,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2941dc ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed4c │ │ │ │ b.n 294050 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2940ae │ │ │ │ @@ -168999,41 +168996,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2941e4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 294046 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r4 │ │ │ │ + subs r6, r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, r2 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -169173,15 +169170,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2943d8 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 28ed4c │ │ │ │ b.n 294278 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2942dc │ │ │ │ @@ -169205,41 +169202,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2943e0 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 294270 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r0, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, r1, r2 │ │ │ │ + subs r0, r5, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r0, #220 @ 0xdc │ │ │ │ + subs r0, #252 @ 0xfc │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r2, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r4 │ │ │ │ + adds r0, r1, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -169366,15 +169363,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (29460c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 29445e │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 28e968 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -169442,41 +169439,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (294618 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2944de │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r4, r4, r4 │ │ │ │ + adds r4, r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + adds r4, r3, r1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #23 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #30 │ │ │ │ + asrs r0, r3, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2948ac ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -169641,15 +169638,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2948d0 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2946c0 │ │ │ │ ldr r2, [pc, #228] @ (2948d4 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -169687,15 +169684,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2948dc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2946aa │ │ │ │ mov r0, r4 │ │ │ │ bl 28e968 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 294748 │ │ │ │ @@ -169725,35 +169722,35 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r7, #15 │ │ │ │ + lsrs r2, r3, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r1, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, sp, #968 @ 0x3c8 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r5, #22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r1, #12 │ │ │ │ + lsrs r0, r5, #12 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169791,15 +169788,15 @@ │ │ │ │ bl 2962e4 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2949c8 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 294a06 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -169808,25 +169805,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (294a20 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -169867,16 +169864,16 @@ │ │ │ │ b.n 294960 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r1, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh.w r0, [r0, r8] │ │ │ │ - asrs r4, r4, #18 │ │ │ │ + ldr.w r0, [r0, r8] │ │ │ │ + asrs r4, r0, #19 │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [r5, #16] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169921,17 +169918,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ab758 │ │ │ │ + bl 6ab778 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ab878 │ │ │ │ + bl 6ab898 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 294ae6 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 28ff60 │ │ │ │ ldr r2, [pc, #160] @ (294b60 ) │ │ │ │ ldr r3, [pc, #140] @ (294b50 ) │ │ │ │ @@ -169967,15 +169964,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 294ab8 │ │ │ │ ldr r0, [pc, #80] @ (294b64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ movs r1, #7 │ │ │ │ b.n 294ab8 │ │ │ │ ldr r3, [pc, #72] @ (294b68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294a84 │ │ │ │ @@ -169984,39 +169981,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 294a84 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (294b70 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 294a84 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, #12] │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #13 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r0, r2, #1 │ │ │ │ str r6, [r6, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r1, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r3, #14 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r2, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00294b74 : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -170060,20 +170057,20 @@ │ │ │ │ bmi.n 294bda │ │ │ │ ldr r5, [pc, #108] @ (294c40 ) │ │ │ │ add r5, pc │ │ │ │ b.n 294bda │ │ │ │ ldr r5, [pc, #108] @ (294c44 ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 6ab74c │ │ │ │ + bl 6ab76c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ab204 │ │ │ │ + bl 6ab224 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6ab5a8 │ │ │ │ + b.w 6ab5c8 │ │ │ │ ldr r5, [pc, #84] @ (294c48 ) │ │ │ │ add r5, pc │ │ │ │ b.n 294bda │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -170144,38 +170141,38 @@ │ │ │ │ cbz r3, 294cba │ │ │ │ ldr r1, [pc, #96] @ (294d04 ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6a4948 │ │ │ │ + bl 6a4968 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a4378 │ │ │ │ + bl 6a4398 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 294cd6 │ │ │ │ ldr r1, [pc, #68] @ (294d08 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 6a4948 │ │ │ │ + bl 6a4968 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6a4378 │ │ │ │ + bl 6a4398 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 294cf6 │ │ │ │ ldr r1, [pc, #44] @ (294d0c ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6a4948 │ │ │ │ + bl 6a4968 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 6a4378 │ │ │ │ + bl 6a4398 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223518 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -170279,15 +170276,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 2249a4 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe3c │ │ │ │ + bl 6abe5c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -170321,29 +170318,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (295044 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 6a42b8 │ │ │ │ + bl 6a42d8 │ │ │ │ ldr r1, [pc, #452] @ (295048 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 6a42b8 │ │ │ │ + bl 6a42d8 │ │ │ │ ldr r1, [pc, #432] @ (29504c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 6a42b8 │ │ │ │ + bl 6a42d8 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 295020 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 295028 │ │ │ │ @@ -170354,15 +170351,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #356] @ (295050 ) │ │ │ │ ldr r3, [pc, #328] @ (295034 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -170383,15 +170380,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4356 @ 0x1104 │ │ │ │ ldr r1, [pc, #304] @ (29505c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 294c60 │ │ │ │ b.n 294ed2 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 223884 │ │ │ │ @@ -170402,15 +170399,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4348 @ 0x10fc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 294f34 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 295000 │ │ │ │ ldr r3, [pc, #252] @ (29506c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -170418,62 +170415,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (295074 ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4302 @ 0x10ce │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 294f34 │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (295078 ) │ │ │ │ ldr r3, [pc, #232] @ (29507c ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (295080 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #4320 @ 0x10e0 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 294f34 │ │ │ │ ldr r2, [pc, #208] @ (295084 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (295088 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4353 @ 0x1101 │ │ │ │ ldr r1, [pc, #196] @ (29508c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 294f34 │ │ │ │ ldr r1, [pc, #188] @ (295090 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 69d12c │ │ │ │ + bl 69d14c │ │ │ │ b.n 294f34 │ │ │ │ ldr r2, [pc, #176] @ (295094 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (295098 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4310 @ 0x10d6 │ │ │ │ ldr r1, [pc, #168] @ (29509c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 294f34 │ │ │ │ ldr r1, [pc, #156] @ (2950a0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 294f6e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2950a4 ) │ │ │ │ movw r2, #4284 @ 0x10bc │ │ │ │ @@ -170493,59 +170490,59 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, r7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vdup.8 d21, d16[7] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r6, r6, #2 │ │ │ │ + asrs r6, r2, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 12, cr0, cr14, cr3, {2} │ │ │ │ - strb r0, [r3, #4] │ │ │ │ + cdp2 0, 14, cr0, cr14, cr3, {2} │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 10, cr0, cr0, cr3, {2} │ │ │ │ - strb r2, [r6, #3] │ │ │ │ + cdp2 0, 12, cr0, cr0, cr3, {2} │ │ │ │ + strb r2, [r2, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr3, {2} │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + cdp2 0, 9, cr0, cr12, cr3, {2} │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r1, #3] │ │ │ │ + strb r4, [r5, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 5, cr0, cr8, cr3, {2} │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + cdp2 0, 7, cr0, cr8, cr3, {2} │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 3, cr0, cr2, cr3, {2} │ │ │ │ - lsrs r0, r3, #30 │ │ │ │ + cdp2 0, 5, cr0, cr2, cr3, {2} │ │ │ │ + lsrs r0, r7, #30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r0, #29 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 0, cr0, cr4, cr3, {2} │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + cdp2 0, 2, cr0, cr4, cr3, {2} │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r2, #1] │ │ │ │ + strb r4, [r6, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc2l 0, cr0, [r6, #268]! @ 0x10c │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + cdp2 0, 0, cr0, cr6, cr3, {2} │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002950b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170561,30 +170558,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224f6c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2950f6 │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r1, #1 │ │ │ │ - bl 69491c │ │ │ │ + bl 69493c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2950e6 │ │ │ │ ldr r0, [pc, #88] @ (295150 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 6ab204 │ │ │ │ - bl 6ab5a8 │ │ │ │ + bl 6ab224 │ │ │ │ + bl 6ab5c8 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 29511c │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r1, #1 │ │ │ │ - bl 69491c │ │ │ │ + bl 69493c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29510a │ │ │ │ ldr r2, [pc, #52] @ (295154 ) │ │ │ │ ldr r3, [pc, #44] @ (29514c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -170620,42 +170617,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2951ec ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2951e4 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #112] @ (2951f0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2951f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2951d6 │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -170669,15 +170666,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2951c4 │ │ │ │ nop │ │ │ │ ldr r6, [r3, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295484 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr3, {2} │ │ │ │ + vhadd.u8 q0, q2, │ │ │ │ │ │ │ │ 002951f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -170695,29 +170692,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 295472 │ │ │ │ mov r9, r0 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #588] @ (29548c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (295490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -170867,23 +170864,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 29544e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2954a0 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 697908 │ │ │ │ + bl 697928 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28f9dc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r2, [pc, #156] @ (2954a4 ) │ │ │ │ ldr r3, [pc, #116] @ (295480 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -170908,19 +170905,19 @@ │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 295344 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6abc0c │ │ │ │ + bl 6abc2c │ │ │ │ b.n 2953f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 6ab984 │ │ │ │ + bl 6ab9a4 │ │ │ │ b.n 2952ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2953ca │ │ │ │ movs r4, #0 │ │ │ │ b.n 2953ca │ │ │ │ @@ -170933,22 +170930,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295720 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 2, cr0, cr4, cr3, {2} │ │ │ │ + cdp2 0, 4, cr0, cr4, cr3, {2} │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + lsls r2, r1, #2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vhadd.u32 q0, q3, │ │ │ │ + vhadd.u8 q8, q3, │ │ │ │ ldrsb r2, [r0, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002954a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170957,42 +170954,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (29552c ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 295520 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #100] @ (295530 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (295534 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 29550c │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -171000,15 +170997,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 295510 │ │ │ │ nop │ │ │ │ ldrsb r0, [r2, r1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2957c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb900043 │ │ │ │ + @ instruction: 0xfbb00043 │ │ │ │ │ │ │ │ 00295538 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r3 │ │ │ │ @@ -171025,44 +171022,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #68] @ (2955bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2955c0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 6ab600 │ │ │ │ + b.w 6ab620 │ │ │ │ nop │ │ │ │ strb r4, [r7, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295850 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae60043 │ │ │ │ + @ instruction: 0xfb060043 │ │ │ │ │ │ │ │ 002955c4 : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (295634 ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2955da │ │ │ │ movs r0, #0 │ │ │ │ @@ -171075,43 +171072,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (295638 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (29563c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ab600 │ │ │ │ + b.w 6ab620 │ │ │ │ strb r4, [r0, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2958cc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa620043 │ │ │ │ + @ instruction: 0xfa820043 │ │ │ │ │ │ │ │ 00295640 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -171146,42 +171143,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295762 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #232] @ (295790 ) │ │ │ │ ldr r2, [pc, #232] @ (295794 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 29571c │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295756 │ │ │ │ ldr r2, [pc, #160] @ (295798 ) │ │ │ │ ldr r3, [pc, #140] @ (295788 ) │ │ │ │ add r2, pc │ │ │ │ @@ -171213,25 +171210,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 29576e │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28f9dc │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2956f6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 2956f6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 2956a2 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 295746 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2956f6 │ │ │ │ @@ -171241,15 +171238,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r2] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295a24 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [ip, #67] @ 0x43 │ │ │ │ + ldr??.w r0, [ip, #67] @ 0x43 │ │ │ │ strb r2, [r2, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029579c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -171262,38 +171259,38 @@ │ │ │ │ bne.n 295882 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 295856 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #196] @ (29588c ) │ │ │ │ ldr r2, [pc, #196] @ (295890 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29582e │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295862 │ │ │ │ ldr r3, [pc, #136] @ (295894 ) │ │ │ │ ldr r2, [pc, #136] @ (295898 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171308,15 +171305,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29586e │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 29580a │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -171324,34 +171321,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 2957c2 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 29580a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 29583e │ │ │ │ mov r0, r6 │ │ │ │ bl 28fcd4 │ │ │ │ b.n 29581e │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 295820 │ │ │ │ strh r4, [r3, r5] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295b20 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [ip, #67] @ 0x43 │ │ │ │ + ldrh.w r0, [ip, #67] @ 0x43 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 0029589c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -171362,40 +171359,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (295934 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29592e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #120] @ (295938 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (29593c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2958fa │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ cbnz r4, 29591a │ │ │ │ ldr r3, [pc, #60] @ (295940 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -171407,26 +171404,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 295900 │ │ │ │ ldr r0, [pc, #28] @ (295944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 29590a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29590a │ │ │ │ strh r4, [r3, r1] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295bcc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf79c0043 │ │ │ │ + @ instruction: 0xf7bc0043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #27 │ │ │ │ + lsls r6, r2, #28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00295948 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -171442,51 +171439,51 @@ │ │ │ │ beq.n 2959e4 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2959f8 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #176] @ (295a30 ) │ │ │ │ ldr r2, [pc, #180] @ (295a34 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2959d0 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 295a04 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2959be │ │ │ │ b.n 295a04 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171494,19 +171491,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 295978 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171514,15 +171511,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2959be │ │ │ │ nop │ │ │ │ str r6, [r5, r6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295cc4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6e60043 │ │ │ │ + @ instruction: 0xf7060043 │ │ │ │ │ │ │ │ 00295a38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171533,58 +171530,58 @@ │ │ │ │ bne.n 295ae4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295aba │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #140] @ (295af0 ) │ │ │ │ ldr r2, [pc, #140] @ (295af4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295aa0 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295ac6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 295a5e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -171592,15 +171589,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295aaa │ │ │ │ nop │ │ │ │ str r0, [r0, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295d84 ) │ │ │ │ movs r0, r0 │ │ │ │ - addw r0, r0, #2115 @ 0x843 │ │ │ │ + @ instruction: 0xf6200043 │ │ │ │ │ │ │ │ 00295af8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171610,48 +171607,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 295b98 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #128] @ (295ba4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (295ba8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 295b70 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 295b5e │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -171664,15 +171661,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 295b5e │ │ │ │ nop │ │ │ │ ldr r7, [pc, #1016] @ (295f9c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295e38 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf53a0043 │ │ │ │ + adcs.w r0, sl, #12779520 @ 0xc30000 │ │ │ │ │ │ │ │ 00295bac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -171684,41 +171681,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 295c80 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #208] @ (295cac ) │ │ │ │ ldr r2, [pc, #208] @ (295cb0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 295c56 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 295c4a │ │ │ │ ldr r3, [pc, #140] @ (295cb4 ) │ │ │ │ ldr r2, [pc, #144] @ (295cb8 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -171733,19 +171730,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 295c24 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295c8c │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 295c24 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -171753,31 +171750,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 295bd6 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 295c66 │ │ │ │ mov r0, r6 │ │ │ │ bl 28fcd4 │ │ │ │ b.n 295c38 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 295c3a │ │ │ │ nop │ │ │ │ ldr r7, [pc, #296] @ (295dd4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (295f40 ) │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, r8, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf4a80043 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ ... │ │ │ │ │ │ │ │ 00295cbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -171820,29 +171817,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 295e30 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #336] @ (295e88 ) │ │ │ │ ldr r2, [pc, #340] @ (295e8c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov fp, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, fp │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -171853,15 +171850,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 295de8 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 295dd6 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 295db0 │ │ │ │ ldr r3, [pc, #240] @ (295e90 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -171887,15 +171884,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 295d9c │ │ │ │ b.n 295db0 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28f9d0 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -171922,29 +171919,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28f9dc │ │ │ │ b.n 295d8c │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6ac014 │ │ │ │ + bl 6ac034 │ │ │ │ b.n 295d30 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 28f9dc │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 295db0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 295db0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 28fcd4 │ │ │ │ b.n 295db0 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 28fc54 │ │ │ │ @@ -171956,15 +171953,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #136] @ (295f10 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29611c ) │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #4, lr, asr #1 │ │ │ │ + sbfx r0, lr, #1, #4 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #352] @ (295ffc ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ @@ -171977,40 +171974,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (295f34 ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 295f2e │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #120] @ (295f38 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (295f3c ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295efa │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ cbnz r4, 295f1a │ │ │ │ ldr r3, [pc, #60] @ (295f40 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -172022,26 +172019,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 295f00 │ │ │ │ ldr r0, [pc, #28] @ (295f44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 295f0a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295f0a │ │ │ │ ldr r4, [pc, #368] @ (2960a8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2961cc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf19c0043 │ │ │ │ + subs.w r0, ip, #67 @ 0x43 │ │ │ │ subs r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #4 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00295f48 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -172050,56 +172047,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (295fc8 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 295fc0 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #92] @ (295fcc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (295fd0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 295fac │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 295fb0 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #704] @ (29628c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296260 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f00043 │ │ │ │ + adds.w r0, r0, #67 @ 0x43 │ │ │ │ │ │ │ │ 00295fd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -172111,74 +172108,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296062 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #148] @ (296098 ) │ │ │ │ ldr r2, [pc, #148] @ (29609c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296046 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29606e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 295ffe │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296050 │ │ │ │ ldr r3, [pc, #136] @ (296120 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29632c ) │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r0, #67 @ 0x43 │ │ │ │ + eor.w r0, r0, #67 @ 0x43 │ │ │ │ │ │ │ │ 002960a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -172190,57 +172187,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 3ce750 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #100] @ (296138 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (29613c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296118 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29611c │ │ │ │ ldr r2, [pc, #344] @ (296290 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2963cc ) │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i d0, d12, d3[0] │ │ │ │ + vmla.i32 d0, d12, d3[0] │ │ │ │ │ │ │ │ 00296140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -172252,57 +172249,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 3ce750 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #100] @ (2961d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2961dc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2961b8 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2961bc │ │ │ │ ldr r1, [pc, #728] @ (2964b0 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (29646c ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 14, cr0, cr12, cr3, {2} │ │ │ │ + vhadd.s8 q0, q6, │ │ │ │ │ │ │ │ 002961e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172313,30 +172310,30 @@ │ │ │ │ bne.n 2962d2 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2962b6 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #204] @ (2962dc ) │ │ │ │ ldr r2, [pc, #208] @ (2962e0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 2258d0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -172347,15 +172344,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 29627a │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2962c2 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296296 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172364,47 +172361,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296268 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 296208 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 22351c │ │ │ │ mov r0, r7 │ │ │ │ blx 2258d0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 29623e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296268 │ │ │ │ ldr r1, [pc, #88] @ (296334 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296570 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 5, cr0, cr2, cr3, {2} │ │ │ │ + cdp 0, 7, cr0, cr2, cr3, {2} │ │ │ │ │ │ │ │ 002962e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172415,58 +172412,58 @@ │ │ │ │ bne.n 296390 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296366 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #140] @ (29639c ) │ │ │ │ ldr r2, [pc, #140] @ (2963a0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29634c │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296372 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 29630a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172474,15 +172471,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296356 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #80] @ (2963ec ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296630 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r4, #-268] @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [r4, #-268]! @ 0xfffffef4 │ │ │ │ │ │ │ │ 002963a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -172508,41 +172505,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 28f9b0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296462 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #152] @ (296490 ) │ │ │ │ ldr r2, [pc, #152] @ (296494 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296434 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29646e │ │ │ │ ldr r2, [pc, #88] @ (296498 ) │ │ │ │ ldr r3, [pc, #72] @ (29648c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172556,32 +172553,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 2963f2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 29643e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29643e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bxns r9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ bx r8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #656] @ (296724 ) │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [ip], #-268 @ 0xfffffef4 │ │ │ │ + stc 0, cr0, [ip], {67} @ 0x43 │ │ │ │ mov sl, r9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029649c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172594,58 +172591,58 @@ │ │ │ │ bne.n 296548 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 29651e │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #140] @ (296554 ) │ │ │ │ ldr r2, [pc, #140] @ (296558 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296504 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29652a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 2964c2 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172653,15 +172650,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29650e │ │ │ │ nop │ │ │ │ mov r4, fp │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2967e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb9c0043 │ │ │ │ + subs.w r0, ip, r3, lsl #1 │ │ │ │ │ │ │ │ 0029655c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -172669,56 +172666,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2965dc ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2965d4 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #92] @ (2965e0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2965e4 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2965c0 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2965c4 │ │ │ │ nop │ │ │ │ cmp ip, r3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296874 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeadc0043 │ │ │ │ + @ instruction: 0xeafc0043 │ │ │ │ │ │ │ │ 002965e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #216] @ (2966d0 ) │ │ │ │ @@ -172746,41 +172743,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2966ac │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #152] @ (2966dc ) │ │ │ │ ldr r2, [pc, #156] @ (2966e0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 29667e │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2966b8 │ │ │ │ ldr r2, [pc, #88] @ (2966e4 ) │ │ │ │ ldr r3, [pc, #72] @ (2966d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -172794,33 +172791,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 29663c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 296688 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296688 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r6, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296970 ) │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r2, r3, lsl #1 │ │ │ │ + orr.w r0, r2, r3, lsl #1 │ │ │ │ add r8, r0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002966e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172835,59 +172832,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296774 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #144] @ (2967ac ) │ │ │ │ ldr r2, [pc, #148] @ (2967b0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296758 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296780 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 296714 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -172895,15 +172892,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296762 │ │ │ │ nop │ │ │ │ add r4, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296a40 ) │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [sl, #-268] @ 0x10c │ │ │ │ + strd r0, r0, [sl, #-268]! @ 0x10c │ │ │ │ │ │ │ │ 002967b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -172911,57 +172908,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (296840 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 296838 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #100] @ (296844 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (296848 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296822 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296826 │ │ │ │ nop │ │ │ │ muls r2, r0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296ad8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr], #-268 @ 0x10c │ │ │ │ + ldmia.w lr, {r0, r1, r6} │ │ │ │ │ │ │ │ 0029684c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -172997,42 +172994,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296976 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #232] @ (2969a4 ) │ │ │ │ ldr r2, [pc, #232] @ (2969a8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 296930 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 29696a │ │ │ │ ldr r2, [pc, #160] @ (2969ac ) │ │ │ │ ldr r3, [pc, #140] @ (29699c ) │ │ │ │ add r2, pc │ │ │ │ @@ -173064,25 +173061,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 296982 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 28f9dc │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 29690a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 29690a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 2968b6 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 29695a │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 29690a │ │ │ │ @@ -173092,15 +173089,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296c38 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2968fc │ │ │ │ + b.n 29693c │ │ │ │ lsls r3, r0, #1 │ │ │ │ rors r6, r7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002969b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173113,57 +173110,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296a58 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296a2e │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #136] @ (296a64 ) │ │ │ │ ldr r2, [pc, #140] @ (296a68 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296a14 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296a3a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 2969d4 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173171,15 +173168,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296a1e │ │ │ │ nop │ │ │ │ adcs r0, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296cf8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 296780 │ │ │ │ + b.n 2967c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173192,59 +173189,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296af8 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #148] @ (296b30 ) │ │ │ │ ldr r2, [pc, #148] @ (296b34 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296adc │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296b04 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 296a96 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173252,15 +173249,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296ae6 │ │ │ │ nop │ │ │ │ lsls r2, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296dc4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2966c8 │ │ │ │ + b.n 296708 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296b38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173269,55 +173266,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (296bb4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 296bae │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #88] @ (296bb8 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (296bbc ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296b9a │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296b9e │ │ │ │ subs r7, #192 @ 0xc0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296e4c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2965bc │ │ │ │ + b.n 2965fc │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296bc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -173327,29 +173324,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 296c46 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #100] @ (296c50 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (296c54 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -173357,29 +173354,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296c30 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296c34 │ │ │ │ subs r7, #54 @ 0x36 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (296ee4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29653c │ │ │ │ + b.n 29657c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296c58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -173416,43 +173413,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296d84 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #232] @ (296db0 ) │ │ │ │ ldr r2, [pc, #232] @ (296db4 ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r9, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 296d3e │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296d78 │ │ │ │ ldr r2, [pc, #156] @ (296db8 ) │ │ │ │ ldr r3, [pc, #140] @ (296da8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -173484,25 +173481,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 296d90 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 28f9dc │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 296d18 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ b.n 296d18 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 296cc2 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 296d68 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296d18 │ │ │ │ @@ -173511,15 +173508,15 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #144 @ 0x90 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297044 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2974ec │ │ │ │ + b.n 29752c │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #240 @ 0xf0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00296dbc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -173548,42 +173545,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 296e88 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r2, [pc, #132] @ (296e94 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (296e98 ) │ │ │ │ add r2, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296e50 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173602,36 +173599,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296dea │ │ │ │ nop │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297128 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297334 │ │ │ │ + b.n 297374 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.w 6ab5a8 │ │ │ │ + b.w 6ab5c8 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 6ab5a8 │ │ │ │ + bl 6ab5c8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00296ec0 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (296ed0 ) │ │ │ │ ldr r0, [pc, #12] @ (296ed4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 6aca84 │ │ │ │ + b.w 6acaa4 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 00296ed8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -173645,59 +173642,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 296f64 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #148] @ (296f9c ) │ │ │ │ ldr r2, [pc, #148] @ (296fa0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 296f48 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 296f70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 296f02 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173705,15 +173702,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 296f52 │ │ │ │ nop │ │ │ │ subs r4, #30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297230 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29725c │ │ │ │ + b.n 29729c │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00296fa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173726,61 +173723,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 297034 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #152] @ (29706c ) │ │ │ │ ldr r2, [pc, #152] @ (297070 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 297018 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 297040 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 296fce │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173788,15 +173785,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 297022 │ │ │ │ nop │ │ │ │ subs r3, #82 @ 0x52 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297300 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 297194 │ │ │ │ + b.n 2971d4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -173809,29 +173806,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 297108 │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #156] @ (297140 ) │ │ │ │ ldr r2, [pc, #156] @ (297144 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -173840,32 +173837,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2970ec │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 297114 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 29709e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -173873,15 +173870,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2970f6 │ │ │ │ nop │ │ │ │ subs r2, #130 @ 0x82 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (2973d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 192 @ 0xc0 │ │ │ │ + svc 224 @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297148 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -173893,73 +173890,73 @@ │ │ │ │ bne.n 2971f6 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2971cc │ │ │ │ - bl 6ac5a0 │ │ │ │ + bl 6ac5c0 │ │ │ │ ldr r3, [pc, #140] @ (297200 ) │ │ │ │ ldr r2, [pc, #140] @ (297204 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aa0d4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6aa0f4 │ │ │ │ + bl 6ab620 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2971b2 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 6ab600 │ │ │ │ + bl 6ab620 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2971d8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abe60 │ │ │ │ + bl 6abe80 │ │ │ │ b.n 29716e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 6abf3c │ │ │ │ + bl 6abf5c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2971bc │ │ │ │ subs r1, #176 @ 0xb0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (297494 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #240 @ 0xf0 │ │ │ │ + svc 16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00297208 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -173983,15 +173980,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 6, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 8, cr0, cr6, cr3, {2} │ │ │ │ │ │ │ │ 00297254 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -174014,15 +174011,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cdp 0, 1, cr0, cr6, cr3, {2} │ │ │ │ + cdp 0, 3, cr0, cr6, cr3, {2} │ │ │ │ │ │ │ │ 002972a0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -174041,15 +174038,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - stcl 0, cr0, [lr, #268] @ 0x10c │ │ │ │ + stcl 0, cr0, [lr, #268]! @ 0x10c │ │ │ │ │ │ │ │ 002972e4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -174074,85 +174071,85 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stc 0, cr0, [r6, #268] @ 0x10c │ │ │ │ + stc 0, cr0, [r6, #268]! @ 0x10c │ │ │ │ │ │ │ │ 00297334 : │ │ │ │ b.w 224c5c │ │ │ │ │ │ │ │ 00297338 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (297360 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ stmia r1!, {r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00297364 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2973cc ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #80] @ (2973d0 ) │ │ │ │ ldr r2, [pc, #80] @ (2973d4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2973b6 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2973d8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #760] @ (2976c8 ) │ │ │ │ + ldr r5, [pc, #888] @ (297748 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldc 0, cr0, [ip, #-268]! @ 0xfffffef4 │ │ │ │ - ldc 0, cr0, [r0, #-268] @ 0xfffffef4 │ │ │ │ - ldc 0, cr0, [r6, #-268]! @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [ip, #-268] @ 0xfffffef4 │ │ │ │ + ldc 0, cr0, [r0, #-268]! @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [r6, #-268] @ 0xfffffef4 │ │ │ │ │ │ │ │ 002973dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -174169,59 +174166,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (297484 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 297460 │ │ │ │ ldr r6, [pc, #92] @ (297488 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 297460 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 297406 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r5, [pc, #280] @ (297594 ) │ │ │ │ + ldr r5, [pc, #408] @ (297614 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 297528 │ │ │ │ + bge.n 297568 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - negs r4, r4 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stcl 0, cr0, [r2], #268 @ 0x10c │ │ │ │ - ldcl 0, cr0, [r6], {67} @ 0x43 │ │ │ │ + stc 0, cr0, [r2, #-268] @ 0xfffffef4 │ │ │ │ + ldcl 0, cr0, [r6], #268 @ 0x10c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ @@ -174397,22 +174394,22 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (297670 ) │ │ │ │ ldr r0, [pc, #28] @ (297674 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r3, [pc, #408] @ (2977fc ) │ │ │ │ + ldr r3, [pc, #536] @ (29787c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeaf00043 │ │ │ │ - add.w r0, r2, r3, lsl #1 │ │ │ │ - ldr r3, [pc, #328] @ (2977b8 ) │ │ │ │ + adds.w r0, r0, r3, lsl #1 │ │ │ │ + @ instruction: 0xeb220043 │ │ │ │ + ldr r3, [pc, #456] @ (297838 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xeadc0043 │ │ │ │ - @ instruction: 0xeafa0043 │ │ │ │ + @ instruction: 0xeafc0043 │ │ │ │ + adds.w r0, sl, r3, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -174438,19 +174435,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2976d4 ) │ │ │ │ ldr r0, [pc, #24] @ (2976d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - pkhbt r0, ip, r3, lsl #1 │ │ │ │ - ldr r2, [pc, #928] @ (297a74 ) │ │ │ │ + @ instruction: 0xeaec0043 │ │ │ │ + ldr r3, [pc, #32] @ (2976f4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orns r0, r2, r3, lsl #1 │ │ │ │ - eors.w r0, sl, r3, lsl #1 │ │ │ │ + eors.w r0, r2, r3, lsl #1 │ │ │ │ + @ instruction: 0xeaba0043 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -174569,22 +174566,22 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ adds r4, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #36] @ 0x24 │ │ │ │ + ldr r6, [r0, #40] @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r3, #66 @ 0x42 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r1, [pc, #608] @ (297a90 ) │ │ │ │ + ldr r1, [pc, #736] @ (297b10 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmdb r2!, {r0, r1, r6} │ │ │ │ - strd r0, r0, [sl, #-268]! @ 0x10c │ │ │ │ + strd r0, r0, [r2, #-268] @ 0x10c │ │ │ │ + @ instruction: 0xe98a0043 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 297898 │ │ │ │ sub sp, #8 │ │ │ │ @@ -174618,15 +174615,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r2, #186 @ 0xba │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #512] @ (297aa4 ) │ │ │ │ + ldr r5, [pc, #640] @ (297b24 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #158 @ 0x9e │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -174692,19 +174689,18 @@ │ │ │ │ nop │ │ │ │ adds r2, #74 @ 0x4a │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #10 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [pc, #480] @ (297b34 ) │ │ │ │ + ldr r0, [pc, #608] @ (297bb4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrd r0, r0, [r2], #-268 @ 0x10c │ │ │ │ - b.n 297958 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ + ldmia.w r2, {r0, r1, r6} │ │ │ │ + @ instruction: 0xe81e0043 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (297a58 ) │ │ │ │ add r0, pc │ │ │ │ @@ -175450,19 +175446,19 @@ │ │ │ │ nop │ │ │ │ cmp r2, #130 @ 0x82 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + lsls r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 29815c │ │ │ │ + b.n 29819c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 298258 │ │ │ │ + b.n 298298 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175499,19 +175495,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ands r0, r0 │ │ │ │ + ands r0, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 298208 │ │ │ │ + b.n 298248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002981c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -175532,15 +175528,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r6, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bl 58c206 │ │ │ │ + bl 58c206 │ │ │ │ │ │ │ │ 00298208 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (29836c ) │ │ │ │ @@ -175673,17 +175669,17 @@ │ │ │ │ blx 22320c │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #98 @ 0x62 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r6, #72 @ 0x48 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 298320 │ │ │ │ + ble.n 298360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -176554,15 +176550,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r2, sp, #408 @ 0x198 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r1, #138 @ 0x8a │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298c7c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -176601,19 +176597,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 298da8 │ │ │ │ + bmi.n 298de8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 298cf4 │ │ │ │ + bpl.n 298d34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00298cf4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177430,15 +177426,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r2, pc, #304 @ (adr r2, 2995b4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r1, #114 @ 0x72 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299488 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -177470,15 +177466,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, pc, #968 @ (adr r1, 2998ac ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r1, #24 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002994e8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177515,15 +177511,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #584 @ (adr r1, 299798 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, #182 @ 0xb6 │ │ │ │ + adds r0, #214 @ 0xd6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299554 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177565,15 +177561,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, pc, #128 @ (adr r1, 299648 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, #70 @ 0x46 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002995cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177618,15 +177614,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, pc, #672 @ (adr r0, 2998e8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029964c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177674,15 +177670,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, pc, #160 @ (adr r0, 299770 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002996d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -177733,15 +177729,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r6, #198 @ 0xc6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299764 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -178030,23 +178026,23 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ asrs r0, r1, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r7, #68 @ 0x44 │ │ │ │ + movs r7, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299a90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -178292,19 +178288,19 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r3, #24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r4, #134 @ 0x86 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r4!, {r4} │ │ │ │ + stmia r4!, {r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299d4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -178484,19 +178480,19 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r6, r4, #16 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00299f40 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -178870,27 +178866,27 @@ │ │ │ │ nop │ │ │ │ lsrs r6, r5, #3 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #146 @ 0x92 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r2, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x0080 │ │ │ │ + bkpt 0x00a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - itt vs │ │ │ │ - lslvs r3, r0, #1 │ │ │ │ + itt hi │ │ │ │ + lslhi r3, r0, #1 │ │ │ │ │ │ │ │ 0029a2e0 : │ │ │ │ - pushvs {r0, r1, r2, r3} │ │ │ │ + pushhi {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #124] @ (29a370 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #124] @ (29a374 ) │ │ │ │ @@ -179219,15 +179215,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r6, #22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - movs r0, #34 @ 0x22 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r2, r5, #20 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179423,15 +179419,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r2, #14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r0, r4, #0 │ │ │ │ + subs r0, r0, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r2, r6, #12 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a818 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179509,15 +179505,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r3, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r4, r3, #9 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 0029a8ec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -179560,15 +179556,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, r3, #2 │ │ │ │ + adds r0, r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029a960 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -179609,15 +179605,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldrh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r4, r4, #0 │ │ │ │ + adds r4, r0, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029a9d4 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -179730,19 +179726,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #30] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - asrs r2, r1, #27 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb654 │ │ │ │ + cpsid a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029aafc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179995,19 +179991,19 @@ │ │ │ │ nop │ │ │ │ cdp2 0, 10, cr0, cr12, cr3, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2l 0, cr0, [sl, #396] @ 0x18c │ │ │ │ - asrs r0, r1, #17 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbz r4, 29ae06 │ │ │ │ + cbz r4, 29ae0e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ad94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180224,19 +180220,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfbf80063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfb800063 │ │ │ │ - asrs r0, r5, #7 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r2, 29b000 │ │ │ │ + cbz r2, 29b008 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - uxth r6, r0 │ │ │ │ + uxth r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029afe8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180574,43 +180570,43 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfa360063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldrb.w r0, [ip, r3, lsl #2] │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r4, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #456 @ 0x1c8 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r5, #25 │ │ │ │ + lsrs r6, r1, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #96 @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #896 @ 0x380 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #136 @ 0x88 │ │ │ │ + add r7, sp, #264 @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r7, #24 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r0, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #832 @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b3dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180876,22 +180872,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ adcs.w r0, r0, #14876672 @ 0xe30000 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf4da0063 │ │ │ │ - lsrs r2, r0, #13 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #816 @ 0x330 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #376 @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b694 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181088,15 +181084,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #25] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029b8a4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -181249,22 +181245,22 @@ │ │ │ │ movw r2, #1716 @ 0x6b4 │ │ │ │ blx 22320c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf1ec0063 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf12c0063 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #720 @ 0x2d0 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #112 @ (adr r7, 29bab4 ) │ │ │ │ + add r7, pc, #240 @ (adr r7, 29bb34 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ba44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181284,15 +181280,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r0, sp, #488 @ 0x1e8 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ba8c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181331,19 +181327,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (29bb04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r7, #26 │ │ │ │ + lsls r4, r3, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #280 @ (adr r6, 29bc1c ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 29bc9c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #16 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029bb08 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181641,46 +181637,46 @@ │ │ │ │ movw r2, #1810 @ 0x712 │ │ │ │ blx 22320c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 13, cr0, cr0, cr3, {3} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #936 @ (adr r6, 29c1d4 ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 29be54 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 29c1c8 ) │ │ │ │ + add r7, pc, #24 @ (adr r7, 29be48 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #456 @ (adr r6, 29bffc ) │ │ │ │ + add r6, pc, #584 @ (adr r6, 29c07c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #0 @ (adr r6, 29be38 ) │ │ │ │ + add r6, pc, #128 @ (adr r6, 29beb8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #376 @ (adr r6, 29bfb4 ) │ │ │ │ + add r6, pc, #504 @ (adr r6, 29c034 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #24 @ (adr r6, 29be58 ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 29bed8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 29c084 ) │ │ │ │ + add r5, pc, #704 @ (adr r5, 29c104 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #800 @ (adr r5, 29c168 ) │ │ │ │ + add r5, pc, #928 @ (adr r5, 29c1e8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stcl 0, cr0, [lr, #-396]! @ 0xfffffe74 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r6, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #296 @ (adr r5, 29bf7c ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 29bffc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #344 @ (adr r3, 29bfb0 ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 29c030 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r6, #14 │ │ │ │ + lsls r6, r2, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #248 @ (adr r3, 29bf58 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 29bfd8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 29bf38 ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 29bfb8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #144 @ (adr r3, 29befc ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 29bf7c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029be6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -181764,17 +181760,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [ip], #-396 @ 0xfffffe74 │ │ │ │ - add r4, pc, #832 @ (adr r4, 29c29c ) │ │ │ │ + add r4, pc, #960 @ (adr r4, 29c31c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #104 @ (adr r4, 29bfc8 ) │ │ │ │ + add r4, pc, #232 @ (adr r4, 29c048 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xebe80063 │ │ │ │ │ │ │ │ 0029bf64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181859,17 +181855,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb840063 │ │ │ │ - add r3, pc, #896 @ (adr r3, 29c3d4 ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 29c054 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #136 @ (adr r3, 29c0e0 ) │ │ │ │ + add r3, pc, #264 @ (adr r3, 29c160 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xeaf00063 │ │ │ │ │ │ │ │ 0029c05c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182277,18 +182273,18 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ b.n 29c3e4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29c1c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stc2l 0, cr0, [lr], {83} @ 0x53 │ │ │ │ - ldr r4, [sp, #352] @ 0x160 │ │ │ │ + stc2l 0, cr0, [lr], #332 @ 0x14c │ │ │ │ + ldr r4, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #648] @ 0x288 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029c500 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -182393,22 +182389,22 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ b.n 29c1f8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #272] @ 0x110 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29c090 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xfb9a0053 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + @ instruction: 0xfbba0053 │ │ │ │ + ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [sp, #552] @ 0x228 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029c638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182685,15 +182681,15 @@ │ │ │ │ b.n 29c86c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 29c2c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 29ce90 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029c968 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -182712,25 +182708,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #516] @ (29cbac ) │ │ │ │ ldr r2, [pc, #520] @ (29cbb0 ) │ │ │ │ ldr r1, [pc, #520] @ (29cbb4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (29cbb8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -182914,37 +182910,37 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29cea0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xf7fe0053 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + ldrb.w r0, [lr, r3, lsl #1] │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #24] │ │ │ │ + ldr r2, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ svc 220 @ 0xdc │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movw r0, #18515 @ 0x4853 │ │ │ │ - str r5, [sp, #824] @ 0x338 │ │ │ │ + @ instruction: 0xf6640053 │ │ │ │ + str r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #784] @ 0x310 │ │ │ │ + ldr r0, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf62c0053 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + movw r0, #51283 @ 0xc853 │ │ │ │ + str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf6140053 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + @ instruction: 0xf6340053 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029cbe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183545,30 +183541,30 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ svc 12 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #264] @ 0x108 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ bhi.n 29d264 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - mrc 0, 7, r0, cr14, cr3, {2} │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + vqadd.s16 q0, q7, │ │ │ │ + ldrh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #696] @ 0x2b8 │ │ │ │ + str r1, [sp, #824] @ 0x338 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029d2e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -183590,24 +183586,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 554c94 │ │ │ │ + bl 554cc4 │ │ │ │ ldr r3, [pc, #488] @ (29d514 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (29d518 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #472] @ (29d51c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -183641,15 +183637,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 224b2c │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 29d396 │ │ │ │ ldr r1, [pc, #368] @ (29d520 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29d4ba │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -183740,25 +183736,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (29d534 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29d3bc │ │ │ │ ldr r1, [pc, #104] @ (29d538 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29d3c4 │ │ │ │ ldr r3, [pc, #80] @ (29d53c ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (29d540 ) │ │ │ │ add r3, pc │ │ │ │ @@ -183768,39 +183764,39 @@ │ │ │ │ blx 22320c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bhi.n 29d528 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #180 @ 0xb4 │ │ │ │ + subs r5, #212 @ 0xd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - mrc 0, 3, r0, cr8, cr3, {2} │ │ │ │ - str r1, [sp, #248] @ 0xf8 │ │ │ │ + mrc 0, 4, r0, cr8, cr3, {2} │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #400] @ 0x190 │ │ │ │ + str r0, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [sp, #232] @ 0xe8 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bvs.n 29d624 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + ldrh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldc 0, cr0, [r8], #332 @ 0x14c │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldcl 0, cr0, [r8], {83} @ 0x53 │ │ │ │ + ldrh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029d544 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -184238,19 +184234,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ str r2, [r3, #16] │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vabdl.u q15, d31, d6 │ │ │ │ + vabdl.u q15, d31, d22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029da4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184525,24 +184521,24 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r0, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xe9820042 │ │ │ │ - ldrh r4, [r5, #4] │ │ │ │ + @ instruction: 0xe9a20042 │ │ │ │ + ldrh r4, [r1, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r5, {r3, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029dd74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -184716,25 +184712,25 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29d804 │ │ │ │ + b.n 29d844 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29d7ec │ │ │ │ + b.n 29d82c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #48] @ 0x30 │ │ │ │ + strh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029df50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -184871,43 +184867,43 @@ │ │ │ │ nop │ │ │ │ ldmia r3!, {r2, r5, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r2} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e71c │ │ │ │ + b.n 29e75c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #38] @ 0x26 │ │ │ │ + strh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e700 │ │ │ │ + b.n 29e740 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e6e4 │ │ │ │ + b.n 29e724 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #38] @ 0x26 │ │ │ │ + strh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e6c8 │ │ │ │ + b.n 29e708 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #40] @ 0x28 │ │ │ │ + strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e6ac │ │ │ │ + b.n 29e6ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + strh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmn r4, r6 │ │ │ │ + orrs r4, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029e0e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -185089,49 +185085,49 @@ │ │ │ │ nop │ │ │ │ ldmia r2!, {r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r3, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.n 29e55c │ │ │ │ + b.n 29e59c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #24] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r7, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e52c │ │ │ │ + b.n 29e56c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #22] │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e50c │ │ │ │ + b.n 29e54c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r7, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e4ec │ │ │ │ + b.n 29e52c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r5, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e4cc │ │ │ │ + b.n 29e50c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 29e4ac │ │ │ │ + b.n 29e4ec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + strh r0, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029e2f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -185251,46 +185247,46 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - svc 138 @ 0x8a │ │ │ │ + svc 170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r5, #22] │ │ │ │ + strh r4, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 116 @ 0x74 │ │ │ │ + svc 148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #8] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r6, #20] │ │ │ │ + strh r2, [r2, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 94 @ 0x5e │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r0, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29e474 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69eaa8 │ │ │ │ + b.w 69eac8 │ │ │ │ movs r4, #138 @ 0x8a │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185324,15 +185320,15 @@ │ │ │ │ beq.n 29e4e6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 669c28 │ │ │ │ + bl 669c4c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 3fcb08 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 3fc944 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -185366,29 +185362,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 29e5a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 29e5a8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -185423,22 +185419,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 686038 │ │ │ │ + bl 68605c │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6731c8 │ │ │ │ + bl 6731ec │ │ │ │ mov r0, r6 │ │ │ │ - bl 687740 │ │ │ │ + bl 687760 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29e8f0 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -185493,23 +185489,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, fp │ │ │ │ blx 223f00 │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ mov r0, r7 │ │ │ │ blx 225aa0 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 672f0c │ │ │ │ + bl 672f30 │ │ │ │ ldr r2, [pc, #780] @ (29e9e4 ) │ │ │ │ ldr r3, [pc, #756] @ (29e9d0 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185634,15 +185630,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 29e83e │ │ │ │ ldr r0, [pc, #452] @ (29e9f8 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 29e852 │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -185696,30 +185692,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (29ea04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 29e6c2 │ │ │ │ ldr r3, [pc, #272] @ (29ea08 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (29ea0c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (29ea10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 29e6c2 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 223884 │ │ │ │ ldr r3, [pc, #236] @ (29ea14 ) │ │ │ │ @@ -185729,28 +185725,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (29ea1c ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 29e6c2 │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29e89a │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 29e8aa │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 29e8b2 │ │ │ │ ldr r0, [pc, #196] @ (29ea20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 29e8b2 │ │ │ │ ldr r3, [pc, #188] @ (29ea24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 29e756 │ │ │ │ @@ -185763,15 +185759,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (29ea30 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 29e6c2 │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 2231f4 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 29e772 │ │ │ │ ldr r3, [pc, #140] @ (29ea34 ) │ │ │ │ @@ -185783,76 +185779,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (29ea3c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 29e6c2 │ │ │ │ mov r3, sl │ │ │ │ b.n 29e8d0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r1, r4, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 29ea7c │ │ │ │ + ble.n 29eabc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r7, [pc, #216] @ (29eac4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [pc, #152] @ (29ea88 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #808] @ (29ed1c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r6, [pc, #624] @ (29ec68 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 29ea2c │ │ │ │ + blt.n 29ea6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r7, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29e9f4 │ │ │ │ + blt.n 29ea34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r4, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29e994 │ │ │ │ + bge.n 29e9d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29e944 │ │ │ │ + bge.n 29e984 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r0, [r0, #23] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29eb10 │ │ │ │ + bge.n 29e950 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 29eab8 │ │ │ │ + bge.n 29eaf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0029ea40 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -185958,33 +185954,33 @@ │ │ │ │ 0029eb24 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 29eba0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 29eba0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -186095,15 +186091,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #440] @ (29ee68 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 0029ecb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186116,59 +186112,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 29ed10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 29ed10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 0029ed18 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 29ed80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 29ed80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -186240,15 +186236,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e6b34 │ │ │ │ vldr d7, [pc, #64] @ 29ee88 │ │ │ │ ldr r2, [pc, #72] @ (29ee94 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (29ee98 ) │ │ │ │ @@ -186278,23 +186274,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl eae92 │ │ │ │ mov ip, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029ee9c : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 29eeb0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 0029eeb8 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 29eee4 │ │ │ │ cbz r1, 29eed6 │ │ │ │ @@ -186414,19 +186410,19 @@ │ │ │ │ pop {r2} │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bl 64ffa │ │ │ │ cmp sl, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r5, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 29f0ec │ │ │ │ + bmi.n 29ef2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r2, 29f064 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 0029f010 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -186536,15 +186532,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f0fc │ │ │ │ ldr r0, [pc, #72] @ (29f170 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f0fc │ │ │ │ ldr r3, [pc, #60] @ (29f174 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f0cc │ │ │ │ @@ -186552,31 +186548,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f0cc │ │ │ │ ldr r0, [pc, #40] @ (29f178 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f0cc │ │ │ │ blx 225358 │ │ │ │ rev16 r2, r3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #0] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f17c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186624,15 +186620,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 29f1b0 │ │ │ │ ldr r0, [pc, #72] @ (29f240 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f1b0 │ │ │ │ ldr r3, [pc, #60] @ (29f244 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29f1b0 │ │ │ │ @@ -186640,32 +186636,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 29f1b0 │ │ │ │ ldr r0, [pc, #40] @ (29f248 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 29f1b0 │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ cbnz r6, 29f250 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #30] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #29] │ │ │ │ + strb r4, [r5, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f24c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -186682,15 +186678,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -186784,29 +186780,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (29f3a8 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - strb r4, [r2, #0] │ │ │ │ + strb r4, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r5, #27] │ │ │ │ + strb r0, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r4, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 29f348 │ │ │ │ + beq.n 29f388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r2, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 29f32c │ │ │ │ + beq.n 29f36c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r3, #25] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f3ac : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0029f3b0 : │ │ │ │ @@ -186872,17 +186868,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - beq.n 29f3c8 │ │ │ │ + beq.n 29f408 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0029f410 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -186907,15 +186903,15 @@ │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29f460 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ asrs r2, r3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #44] @ (29f4a0 ) │ │ │ │ @@ -186923,28 +186919,28 @@ │ │ │ │ ldr.w ip, [pc, #44] @ 29f4a4 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #40] @ (29f4a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 55370c │ │ │ │ + bl 55373c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @ instruction: 0xb690 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (29f6a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.w 2f3920 │ │ │ │ ldr.w r1, [r0, #1004] @ 0x3ec │ │ │ │ b.w 29f24c │ │ │ │ subw r0, r0, #1028 @ 0x404 │ │ │ │ b.w 29ebec │ │ │ │ push {r4, lr} │ │ │ │ @@ -186986,45 +186982,45 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #236] @ (29f620 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #220] @ (29f624 ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #216] @ (29f628 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #208] @ (29f62c ) │ │ │ │ ldr r1, [pc, #212] @ (29f630 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #192] @ (29f634 ) │ │ │ │ ldr r1, [pc, #196] @ (29f638 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #180] @ (29f63c ) │ │ │ │ ldr r1, [pc, #180] @ (29f640 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ (29f644 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -187034,27 +187030,27 @@ │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ movt r3, #28947 @ 0x7113 │ │ │ │ str r3, [r7, #108] @ 0x6c │ │ │ │ movs r3, #3 │ │ │ │ strb.w r3, [r7, #112] @ 0x70 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ strh.w r3, [r7, #114] @ 0x72 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #144] @ (29f648 ) │ │ │ │ ldr r2, [pc, #144] @ (29f64c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #144] @ (29f650 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ movs r2, #11 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #128] @ (29f654 ) │ │ │ │ ldr r3, [pc, #132] @ (29f658 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r6, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (29f65c ) │ │ │ │ @@ -187076,41 +187072,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r1, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r3, r2 │ │ │ │ + subs r6, r7, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r4, #48] @ 0x30 │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r0, #52] @ 0x34 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #182 @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r4, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0x4796 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187135,15 +187131,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (29f6e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #1936] @ 0x790 │ │ │ │ bl 3e6334 │ │ │ │ @@ -187157,19 +187153,19 @@ │ │ │ │ ldr.w r2, [r4, #1936] @ 0x790 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3ead34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e8e84 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r3, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 29f758 │ │ │ │ sub sp, #16 │ │ │ │ @@ -187178,15 +187174,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (29f760 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movw r2, #65472 @ 0xffc0 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr.w r3, [r3, #144] @ 0x90 │ │ │ │ ands r3, r2 │ │ │ │ str.w r3, [r4, #3112] @ 0xc28 │ │ │ │ bl 3e6334 │ │ │ │ @@ -187201,19 +187197,19 @@ │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ bl 3ead34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e8e84 │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, #12] │ │ │ │ + strb r4, [r2, #13] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r4, r3 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -187312,15 +187308,15 @@ │ │ │ │ ldr r1, [pc, #816] @ (29fba0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #800] @ (29fba4 ) │ │ │ │ add.w r1, r0, #2688 @ 0xa80 │ │ │ │ mov.w r3, #640 @ 0x280 │ │ │ │ add r2, pc │ │ │ │ strh r3, [r5, #6] │ │ │ │ @@ -187353,15 +187349,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ strb.w r3, [r5, #210] @ 0xd2 │ │ │ │ ldr r3, [pc, #720] @ (29fbb4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r4, #2872 @ 0xb38 │ │ │ │ bl 2f3978 │ │ │ │ ldrb.w r1, [r5, #210] @ 0xd2 │ │ │ │ add.w r5, r4, #2880 @ 0xb40 │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -187447,24 +187443,24 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #476] @ (29fbd8 ) │ │ │ │ ldr r1, [pc, #476] @ (29fbdc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r6, r4, #1944 @ 0x798 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #380] @ 29fb90 │ │ │ │ ldr r2, [pc, #456] @ (29fbe0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #456] @ (29fbe4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ @@ -187490,15 +187486,15 @@ │ │ │ │ strb.w r2, [r5, #2324] @ 0x914 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #400] @ (29fbec ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #400] @ (29fbf0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555308 │ │ │ │ + bl 555338 │ │ │ │ add.w r2, r4, #6400 @ 0x1900 │ │ │ │ mov.w r3, #44800 @ 0xaf00 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 29f3b0 │ │ │ │ ldrb.w r3, [r5, #2720] @ 0xaa0 │ │ │ │ @@ -187507,98 +187503,98 @@ │ │ │ │ ldr r5, [pc, #368] @ (29fbf4 ) │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #368] @ (29fbf8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ add.w r2, r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 5555a0 │ │ │ │ + bl 5555d0 │ │ │ │ ldr r1, [pc, #356] @ (29fbfc ) │ │ │ │ add.w r2, r5, #129 @ 0x81 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5555a0 │ │ │ │ + bl 5555d0 │ │ │ │ ldr r1, [pc, #344] @ (29fc00 ) │ │ │ │ add.w r2, r5, #132 @ 0x84 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555730 │ │ │ │ + bl 555760 │ │ │ │ ldr r1, [pc, #332] @ (29fc04 ) │ │ │ │ add.w r2, r5, #136 @ 0x88 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555730 │ │ │ │ + bl 555760 │ │ │ │ ldr r1, [pc, #320] @ (29fc08 ) │ │ │ │ add.w r2, r5, #140 @ 0x8c │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 555668 │ │ │ │ + bl 555698 │ │ │ │ ldr r1, [pc, #308] @ (29fc0c ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r2, r4, #1936 @ 0x790 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 555730 │ │ │ │ + b.w 555760 │ │ │ │ ldr r3, [pc, #292] @ (29fc10 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #288] @ (29fc14 ) │ │ │ │ ldr.w r9, [pc, #292] @ 29fc18 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r9, pc │ │ │ │ ldr r7, [pc, #284] @ (29fc1c ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 5547a4 │ │ │ │ + bl 5547d4 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #3152 @ 0xc50 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r3, #44544 @ 0xae00 │ │ │ │ bl 2a0520 │ │ │ │ ldr r2, [pc, #260] @ (29fc20 ) │ │ │ │ ldr r1, [pc, #264] @ (29fc24 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #248] @ (29fc28 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #228] @ (29fc2c ) │ │ │ │ ldr r1, [pc, #232] @ (29fc30 ) │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ - bl 54b388 │ │ │ │ + bl 54b3b8 │ │ │ │ b.n 29fa4e │ │ │ │ movs r1, #0 │ │ │ │ b.n 29f990 │ │ │ │ mov.w r6, #2560 @ 0xa00 │ │ │ │ movs r7, #0 │ │ │ │ add.w r2, r4, #6816 @ 0x1aa0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -187607,89 +187603,89 @@ │ │ │ │ bl 29f3cc │ │ │ │ b.n 29fa80 │ │ │ │ nop │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r7, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r2, #9] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r4, r4 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r5, r7, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r4, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfb77ffff │ │ │ │ @ instruction: 0xfb0bffff │ │ │ │ lsls r7, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6} │ │ │ │ + ldmia r2!, {r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r0, #1] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, #0] │ │ │ │ + strb r4, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r2, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (29fe14 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strb r4, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r1, #19 │ │ │ │ + asrs r4, r5, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 29fc7a │ │ │ │ + cbnz r6, 29fc82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r0, r0, #18 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ (29fcb8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -187700,15 +187696,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ sub.w r2, r4, #240 @ 0xf0 │ │ │ │ sub.w r1, r4, #241 @ 0xf1 │ │ │ │ clz r2, r2 │ │ │ │ clz r1, r1 │ │ │ │ mov r6, r0 │ │ │ │ lsrs r2, r2, #5 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ @@ -187722,29 +187718,29 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 29fca2 │ │ │ │ ldr.w r0, [r5, #3120] @ 0xc30 │ │ │ │ cbz r0, 29fca2 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r5, r7} │ │ │ │ + ldmia r0!, {r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r5, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 29fd58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187753,15 +187749,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (29fd60 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ subw r0, r0, #3128 @ 0xc38 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ bl 342358 │ │ │ │ mov.w r2, #888 @ 0x378 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ bl 3eb0a4 │ │ │ │ @@ -187790,19 +187786,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r4} │ │ │ │ + ldmia r0!, {r1, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r1, #12 │ │ │ │ + asrs r2, r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 29fdac │ │ │ │ sub sp, #12 │ │ │ │ @@ -187810,30 +187806,30 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (29fdb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r4, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29fdf8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187842,26 +187838,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (29fe00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #3152 @ 0xc50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2a0538 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r1, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29fe48 │ │ │ │ sub sp, #8 │ │ │ │ @@ -187870,27 +187866,27 @@ │ │ │ │ ldr r1, [pc, #48] @ (29fe50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r0, #2112 @ 0x840 │ │ │ │ ldr.w r1, [r3, #3116] @ 0xc2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 29f2a8 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 29fea4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187898,32 +187894,32 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #60] @ (29feac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r3, #2316] @ 0x90c │ │ │ │ cbz r0, 29fe92 │ │ │ │ ldrb.w r0, [r3, #2320] @ 0x910 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 29ff18 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187932,15 +187928,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (29ff20 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #6816 @ 0x1aa0 │ │ │ │ bl 29f3d0 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 29ff06 │ │ │ │ @@ -187954,19 +187950,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r4, #6624 @ 0x19e0 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 29f3b8 │ │ │ │ - stmia r6!, {r1, r2, r5} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (29ffb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -187975,15 +187971,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (29ffc0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cbnz r5, 29ffa2 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r4, #2324] @ 0x914 │ │ │ │ cbnz r2, 29ff74 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #2324] @ 0x914 │ │ │ │ add sp, #12 │ │ │ │ @@ -188014,23 +188010,23 @@ │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #28] @ (29ffc8 ) │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r5, r7} │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2a0040 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188043,51 +188039,51 @@ │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #92] @ (2a0050 ) │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r5, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ addw r1, r7, #3116 @ 0xc2c │ │ │ │ movs r2, #1 │ │ │ │ bl 2bafcc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #40] @ (2a0054 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r7, #3120 @ 0xc30 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2baed8 │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r5, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #384] @ (2a01d0 ) │ │ │ │ + ldr r6, [pc, #512] @ (2a0250 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb67a │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r0, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2a0114 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188095,24 +188091,24 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #172] @ (2a011c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #156] @ (2a0120 ) │ │ │ │ ldr r1, [pc, #160] @ (2a0124 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r5, #2112 @ 0x840 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ strb.w r1, [r2, #64] @ 0x40 │ │ │ │ strb.w r3, [r2, #128] @ 0x80 │ │ │ │ @@ -188145,23 +188141,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #32] │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r6, #24] │ │ │ │ + ldr r6, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ (2a01f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188172,94 +188168,94 @@ │ │ │ │ ldr r2, [pc, #180] @ (2a01fc ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #164] @ (2a0200 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a0176 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0528 │ │ │ │ ldr r1, [pc, #140] @ (2a0204 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a01c4 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a01a2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ ldr r4, [pc, #96] @ (2a0208 ) │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #96] @ (2a020c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a018c │ │ │ │ ldr r1, [pc, #72] @ (2a0210 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a018c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #60] @ (2a0214 ) │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #60] @ (2a0218 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #176 @ 0xb0 │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a018c │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r3, #20] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #28] │ │ │ │ + ldr r2, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ + ldr r4, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 2a01bc │ │ │ │ + bgt.n 2a01fc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2a02f8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -188270,63 +188266,63 @@ │ │ │ │ ldr r2, [pc, #196] @ (2a0300 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a0278 │ │ │ │ ldr r1, [pc, #168] @ (2a0304 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a0278 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r5, #6816 @ 0x1aa0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3d8 │ │ │ │ ldr r1, [pc, #140] @ (2a0308 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a0298 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a052c │ │ │ │ ldr r1, [pc, #112] @ (2a030c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a02aa │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 2a02e2 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #96] @ (2a0310 ) │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r3, [pc, #96] @ (2a0314 ) │ │ │ │ ldr r1, [pc, #96] @ (2a0318 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #400 @ 0x190 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188335,31 +188331,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3c4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r0, #4] │ │ │ │ + ldr r2, [r4, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r7, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bgt.n 2a0310 │ │ │ │ + bgt.n 2a0350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r2, #16] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #204] @ 2a03fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -188370,64 +188366,64 @@ │ │ │ │ ldr r2, [pc, #200] @ (2a0404 ) │ │ │ │ add.w r5, ip, #96 @ 0x60 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldrb.w r3, [r6, #2720] @ 0xaa0 │ │ │ │ cbz r3, 2a037a │ │ │ │ ldr r1, [pc, #172] @ (2a0408 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a037a │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #6816 @ 0x1aa0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3dc │ │ │ │ ldr r1, [pc, #144] @ (2a040c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a039a │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r5, #3152 @ 0xc50 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0530 │ │ │ │ ldr r1, [pc, #116] @ (2a0410 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a03ac │ │ │ │ ldrb.w r3, [r6, #2324] @ 0x914 │ │ │ │ cbz r3, 2a03e4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #100] @ (2a0414 ) │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r3, [pc, #96] @ (2a0418 ) │ │ │ │ ldr r1, [pc, #100] @ (2a041c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -188437,31 +188433,31 @@ │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3c8 │ │ │ │ nop │ │ │ │ - stmia r1!, {r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, #116] @ 0x74 │ │ │ │ + str r2, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #17 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 2a0410 │ │ │ │ + blt.n 2a0450 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #116] @ 0x74 │ │ │ │ + str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (2a0500 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -188472,25 +188468,25 @@ │ │ │ │ ldr r2, [pc, #200] @ (2a0508 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #184] @ (2a050c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a048c │ │ │ │ ldr r1, [pc, #176] @ (2a0510 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a0478 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3e0 │ │ │ │ mov r3, r8 │ │ │ │ @@ -188499,27 +188495,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 29f3d4 │ │ │ │ ldr r1, [pc, #132] @ (2a0514 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a04ac │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #3152 @ 0xc50 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a0524 │ │ │ │ ldr r1, [pc, #104] @ (2a0518 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2a04ee │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2324] @ 0x914 │ │ │ │ cbz r3, 2a04d8 │ │ │ │ add.w r1, r7, #6400 @ 0x1900 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ @@ -188538,29 +188534,29 @@ │ │ │ │ b.w 29f3bc │ │ │ │ ldr r1, [pc, #44] @ (2a051c ) │ │ │ │ add.w r3, r5, #260 @ 0x104 │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 22320c │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r4, #100] @ 0x64 │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r7, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 2a04f4 │ │ │ │ + bge.n 2a0534 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a0520 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002a0524 : │ │ │ │ @@ -188598,15 +188594,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2a0658 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2a065c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #244] @ (2a0660 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2a05aa │ │ │ │ @@ -188656,20 +188652,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0596 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2a0670 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2a0674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2a0648 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188680,33 +188676,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a05e2 │ │ │ │ b.n 2a0596 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r5, pc, #648 @ (adr r5, 2a08e8 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ + ldr r2, [r2, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, #4] │ │ │ │ + ldr r4, [r3, #8] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2a0774 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188784,34 +188780,34 @@ │ │ │ │ bpl.n 2a06a6 │ │ │ │ ldr r0, [pc, #48] @ (2a0784 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2a06a6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2a0700 │ │ │ │ nop │ │ │ │ add r4, pc, #488 @ (adr r4, 2a0960 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r3, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2a0790 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ cmp r7, #170 @ 0xaa │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188840,15 +188836,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #760] @ (2a0ae4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a0988 │ │ │ │ @@ -188861,20 +188857,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 4010e4 │ │ │ │ ldr r1, [pc, #720] @ (2a0ae8 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 553924 │ │ │ │ + bl 553954 │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2a0886 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #692] @ (2a0aec ) │ │ │ │ ldr r3, [pc, #664] @ (2a0ad4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188885,27 +188881,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ ldr r3, [pc, #644] @ (2a0af0 ) │ │ │ │ ldr r2, [pc, #648] @ (2a0af4 ) │ │ │ │ ldr r1, [pc, #648] @ (2a0af8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a082e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 3ea4a4 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188927,15 +188923,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2a0b04 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a082e │ │ │ │ vldr d7, [pc, #484] @ 2a0ac0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2a0b08 ) │ │ │ │ @@ -188986,41 +188982,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a082e │ │ │ │ ldr r0, [pc, #444] @ (2a0b1c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2a082e │ │ │ │ ldr r3, [pc, #432] @ (2a0b20 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2a0b24 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2a0b28 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a082e │ │ │ │ ldr r3, [pc, #416] @ (2a0b2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a07fa │ │ │ │ ldr r3, [pc, #384] @ (2a0b18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2a07fa │ │ │ │ ldr r0, [pc, #396] @ (2a0b30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2a07fa │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -189028,30 +189024,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2a0a82 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2a0a82 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2a0a82 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0a82 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -189063,15 +189059,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2a0b3c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a08d0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -189086,20 +189082,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2a08a8 │ │ │ │ ldr r3, [pc, #188] @ (2a0b40 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -189107,15 +189103,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2a0b48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a08d0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2a0b4c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2a0b50 ) │ │ │ │ ldr r1, [pc, #168] @ (2a0b54 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189134,77 +189130,77 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #328 @ (adr r3, 2a0c1c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #104] @ 0x68 │ │ │ │ + str r0, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, pc, #840 @ (adr r2, 2a0e38 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r6, #92] @ 0x5c │ │ │ │ + str r6, [r2, #96] @ 0x60 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r4, r7, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r5, #88] @ 0x58 │ │ │ │ + str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, #108] @ 0x6c │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r6, #78 @ 0x4e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [pc, #1008] @ (2a0f08 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + pop {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, #88] @ 0x58 │ │ │ │ + str r6, [r2, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (2a0b40 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r1, #68] @ 0x44 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 2a0bb4 │ │ │ │ + cbnz r2, 2a0bbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r7, #80] @ 0x50 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r0, 2a0bb8 │ │ │ │ + cbnz r0, 2a0bc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2a0c4c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189213,26 +189209,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2a0c54 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #212] @ (2a0c58 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2a0c5c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2a0c60 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #200] @ (2a0c64 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2a0c0c │ │ │ │ ldr r3, [pc, #192] @ (2a0c68 ) │ │ │ │ @@ -189244,26 +189240,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #160] @ (2a0c70 ) │ │ │ │ ldr r1, [pc, #164] @ (2a0c74 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2a0c78 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -189284,15 +189280,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2a0c80 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a0ba6 │ │ │ │ ldr r0, [pc, #96] @ (2a0c84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2a0ba6 │ │ │ │ ldr r3, [pc, #92] @ (2a0c88 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a0bf8 │ │ │ │ ldr r3, [pc, #72] @ (2a0c80 ) │ │ │ │ @@ -189300,46 +189296,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0bf8 │ │ │ │ ldr r0, [pc, #76] @ (2a0c8c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ - revsh r4, r3 │ │ │ │ + b.w 6a2fec │ │ │ │ + revsh r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r6, r3 │ │ │ │ + cmn r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #1008 @ 0x3f0 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + lsls r4, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2a0cc0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189350,19 +189346,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - cbnz r0, 2a0cec │ │ │ │ + cbnz r0, 2a0cf4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r3, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189514,27 +189510,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a0e40 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2a0e88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2a0e40 │ │ │ │ bl 2a0c90 │ │ │ │ nop │ │ │ │ ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2a1398 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189616,15 +189612,15 @@ │ │ │ │ bpl.n 2a0ebc │ │ │ │ ldr.w r0, [pc, #1072] @ 2a13a8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2a0ebc │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2a0f48 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2a0f48 │ │ │ │ @@ -189683,15 +189679,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2a13b4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #1 │ │ │ │ bl 3404a4 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2a0f48 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -190012,21 +190008,21 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #656] @ (2a1634 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #24] │ │ │ │ + str r6, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + @ instruction: 0xb63c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vmla.i q0, q5, d2[0] │ │ │ │ + vmla.i16 q8, q5, d2[0] │ │ │ │ │ │ │ │ 002a13b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r9, r2 │ │ │ │ @@ -190054,15 +190050,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2a1704 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ bl 3404a4 │ │ │ │ vldr d7, [pc, #724] @ 2a16e8 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2a1708 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -190324,15 +190320,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a14e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2a171c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2a14e8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2a1720 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2a1724 ) │ │ │ │ ldr r1, [pc, #80] @ (2a1728 ) │ │ │ │ add r3, pc │ │ │ │ @@ -190346,38 +190342,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r4, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfbf20042 │ │ │ │ + ldc2 0, cr0, [r2], {66} @ 0x42 │ │ │ │ str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrb r0, [r1, r5] │ │ │ │ + ldrb r0, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r2] │ │ │ │ + ldrh r2, [r2, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #472 @ 0x1d8 │ │ │ │ + add r7, sp, #600 @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a172c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002a1730 : │ │ │ │ @@ -190405,15 +190401,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2a2000 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5537a0 │ │ │ │ + bl 5537d0 │ │ │ │ cbnz r0, 2a17ae │ │ │ │ ldr.w r2, [pc, #2180] @ 2a2004 │ │ │ │ ldr.w r3, [pc, #2160] @ 2a1ff4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -191200,53 +191196,53 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2a2200 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r3] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r3, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r6, [r6, r1] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r0, r1] │ │ │ │ + ldrh r4, [r4, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r4, [r2, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r4, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r2, r7] │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r0, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r7, r4] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r6, r4] │ │ │ │ + ldr r2, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #736] @ (2a231c ) │ │ │ │ + ldr r2, [pc, #864] @ (2a239c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, r2] │ │ │ │ + ldr r0, [r6, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r3, #26] │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002a2054 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -191258,29 +191254,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2a2098 ) │ │ │ │ ldr r1, [pc, #44] @ (2a209c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #408 @ (adr r6, 2a2234 ) │ │ │ │ + add r6, pc, #536 @ (adr r6, 2a22b4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r4, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a20a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -191300,35 +191296,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 554c94 │ │ │ │ + bl 554cc4 │ │ │ │ cbz r0, 2a2140 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2a2170 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #132] @ (2a2174 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2a2178 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2a217c ) │ │ │ │ ldr r3, [pc, #72] @ (2a2164 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -191351,38 +191347,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2a2188 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a2118 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #18] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + ands r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vext.8 q8, q5, , #0 │ │ │ │ - add r6, pc, #16 @ (adr r6, 2a2184 ) │ │ │ │ + ands.w r0, sl, #73 @ 0x49 │ │ │ │ + add r6, pc, #144 @ (adr r6, 2a2204 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r7, #164 @ 0xa4 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrh r0, [r6, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r5, pc, #680 @ (adr r5, 2a242c ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 2a24ac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r2, r0] │ │ │ │ + strh r0, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r2, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a218c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -191410,19 +191406,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r0, #20 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r5, pc, #352 @ (adr r5, 2a2348 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 2a23c8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r6, r6] │ │ │ │ + str r6, [r2, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a21f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -191449,19 +191445,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ asrs r2, r4, #18 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r4, pc, #992 @ (adr r4, 2a2628 ) │ │ │ │ + add r5, pc, #96 @ (adr r5, 2a22a8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r0, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2250 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191493,19 +191489,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2a22b4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2239e0 │ │ │ │ asrs r4, r0, #17 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r4, [r5, r5] │ │ │ │ + str r4, [r1, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a22b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -191534,30 +191530,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2a2330 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ bl 2a2250 │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #24] @ (2a2334 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ asrs r4, r3, #15 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r6, r6, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r2, [r0, r6] │ │ │ │ + str r2, [r4, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r1, r5] │ │ │ │ + str r4, [r5, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 002a2338 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -191566,44 +191562,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (2a23c8 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2a23b4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2a23a6 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #100] @ (2a23cc ) │ │ │ │ ldr r2, [pc, #104] @ (2a23d0 ) │ │ │ │ ldr r1, [pc, #104] @ (2a23d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #92] @ (2a23d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 3f800c │ │ │ │ ldr r1, [pc, #84] @ (2a23dc ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 54c9e0 │ │ │ │ + bl 54ca10 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54ddb4 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -191612,23 +191608,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r3, #13 │ │ │ │ lsls r3, r6, #1 │ │ │ │ strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r3, pc, #776 @ (adr r3, 2a26d8 ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 2a2758 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #232 @ 0xe8 │ │ │ │ + cmp r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #16] │ │ │ │ + str r3, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #24 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -191638,15 +191634,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2424 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a250c │ │ │ │ cmp r3, #4 │ │ │ │ @@ -191919,31 +191915,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a2724 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #24] @ (2a2728 ) │ │ │ │ ldr r1, [pc, #24] @ (2a272c ) │ │ │ │ ldr r0, [pc, #28] @ (2a2730 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a21f0 │ │ │ │ nop │ │ │ │ asrs r0, r3, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #608] @ (2a298c ) │ │ │ │ + ldr r5, [pc, #736] @ (2a2a0c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #616] @ (2a2998 ) │ │ │ │ + ldr r5, [pc, #744] @ (2a2a18 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #720] @ (2a2a04 ) │ │ │ │ + ldr r5, [pc, #848] @ (2a2a84 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -192048,15 +192044,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2a27d4 │ │ │ │ b.n 2a281e │ │ │ │ strh r4, [r7, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #64 @ (adr r0, 2a2898 ) │ │ │ │ + add r0, pc, #192 @ (adr r0, 2a2918 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r4, #26] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r2, [r1, #24] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r2, [r5, #22] │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -192072,17 +192068,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 3c950c │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 3c9448 │ │ │ │ ldr r0, [pc, #8] @ (2a289c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 69ddfc │ │ │ │ + b.w 69de1c │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #272] @ (2a29b0 ) │ │ │ │ + ldr r4, [pc, #400] @ (2a2a30 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -192218,25 +192214,25 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r7, #14] │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #800] @ (2a2d44 ) │ │ │ │ + ldr r3, [pc, #928] @ (2a2dc4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r6, [r4, #12] │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #320] @ (2a2b70 ) │ │ │ │ + ldr r3, [pc, #448] @ (2a2bf0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #224] @ (2a2b18 ) │ │ │ │ + ldr r3, [pc, #352] @ (2a2b98 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -192281,27 +192277,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2a2b3c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2a2b40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2a2b44 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #92] @ (2a2b48 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2a2b4c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -192317,38 +192313,38 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #52] @ (2a2b5c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + b.w 54e1ac │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r7, #106 @ 0x6a │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a257c │ │ │ │ + b.n 2a25bc │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #656] @ (2a2de8 ) │ │ │ │ + ldr r1, [pc, #784] @ (2a2e68 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, r5, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -192356,15 +192352,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2b98 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2a2bc6 │ │ │ │ @@ -192540,15 +192536,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a2daa │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2a2dbc │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2a2df8 │ │ │ │ @@ -193121,15 +193117,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2a3414 │ │ │ │ ldr r0, [pc, #100] @ (2a3428 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 69ddfc │ │ │ │ + b.w 69de1c │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2a342c ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -193156,15 +193152,15 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r2, #1] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r3, #29] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adcs r6, r3 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strb r0, [r4, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2a31e4 │ │ │ │ nop │ │ │ │ @@ -193358,33 +193354,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2a36b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 3c8bb8 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 3c7b7c │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c8bb8 │ │ │ │ nop │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, #50 @ 0x32 │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2a37a8 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -193477,34 +193473,34 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2a380c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2a28a0 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a28a0 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2a28a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2a36bc │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #138 @ 0x8a │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #218 @ 0xda │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2a38f8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -193513,15 +193509,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2a3900 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 3c98f8 │ │ │ │ cbnz r0, 2a385e │ │ │ │ add sp, #20 │ │ │ │ @@ -193575,40 +193571,40 @@ │ │ │ │ ldr r2, [pc, #64] @ (2a3910 ) │ │ │ │ ldr r1, [pc, #64] @ (2a3914 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2a37b4 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ + subs r5, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #156 @ 0x9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ vqadd.u32 q8, q0, q5 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r4, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r0, #22 │ │ │ │ + asrs r0, r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r7, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2a3c4c ) │ │ │ │ @@ -193622,15 +193618,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2a3968 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2a399a │ │ │ │ cmp r4, #4 │ │ │ │ @@ -193923,21 +193919,21 @@ │ │ │ │ strb r4, [r7, #2] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r6, #0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r4, [r2, #0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ str.w pc, [pc, #4095] @ 2a4c6f │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #194 @ 0xc2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - subs r1, #96 @ 0x60 │ │ │ │ + subs r1, #128 @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - subs r1, #60 @ 0x3c │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r3, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -194455,29 +194451,29 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 2a3d74 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r6, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r1, #6] │ │ │ │ + ldrh r0, [r5, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r0, [r8, r2, lsl #3] │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf7d20072 │ │ │ │ - strh r4, [r7, #62] @ 0x3e │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf6e00072 │ │ │ │ @ instruction: 0xf6d60072 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xf6620072 │ │ │ │ @ instruction: 0xf6160072 │ │ │ │ rsb r0, r8, #15859712 @ 0xf20000 │ │ │ │ lsls r3, r2, #8 │ │ │ │ uxtb r1, r4 │ │ │ │ and.w r3, r3, #7936 @ 0x1f00 │ │ │ │ @@ -196324,27 +196320,27 @@ │ │ │ │ b.n 2a5780 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a5850 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #20] @ (2a5854 ) │ │ │ │ ldr r1, [pc, #20] @ (2a5858 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21f0 │ │ │ │ b.n 2a59dc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, #6 │ │ │ │ + adds r2, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 2a5880 │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196366,15 +196362,15 @@ │ │ │ │ add.w r3, r1, #18 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 6c4bb8 │ │ │ │ + bl 6c4bd8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #176 @ 0xb0 │ │ │ │ ldr.w r0, [r2, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -196483,15 +196479,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 3c9014 │ │ │ │ cbz r0, 2a5a12 │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #172] @ 0xac │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a59e8 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -196529,15 +196525,15 @@ │ │ │ │ b.n 2a5a9a │ │ │ │ ldrd r2, r7, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cbz r5, 2a5a9e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a59cc │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -196559,15 +196555,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a59cc │ │ │ │ cbz r0, 2a5aec │ │ │ │ ldrd r3, r1, [r4, #168] @ 0xa8 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2a5abc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196606,15 +196602,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r5, r5, [r6, #4] │ │ │ │ str r5, [r6, #12] │ │ │ │ @@ -196695,15 +196691,15 @@ │ │ │ │ add.w r3, sl, #8 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a5b5e │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ cbz r0, 2a5c44 │ │ │ │ bl 2a5674 │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx 22351c │ │ │ │ @@ -196715,41 +196711,41 @@ │ │ │ │ strd r2, r2, [r4, #124] @ 0x7c │ │ │ │ add r5, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a5b5e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #120] @ 0x78 │ │ │ │ + ldr r4, [r7, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [pc, #920] @ (2a6014 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r2, r6, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [pc, #680] @ (2a5f34 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ add r5, sp, #184 @ 0xb8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - subs r4, r1, r0 │ │ │ │ + subs r4, r5, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r5, r7 │ │ │ │ + subs r2, r1, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r7, r6 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a5d00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -196757,37 +196753,37 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a5d08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [pc, #52] @ 2a5d0c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 2a5d10 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (2a5d14 ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - ldr r6, [r6, #92] @ 0x5c │ │ │ │ + b.w 54ce3c │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf18c0041 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + sub.w r0, ip, #65 @ 0x41 │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr1, cr15, {7} @ │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r7, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cdp 0, 6, cr0, cr14, cr0, {3} │ │ │ │ str.w r1, [r0, #404] @ 0x194 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -196831,49 +196827,49 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a5db0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #20] @ (2a5db4 ) │ │ │ │ ldr r1, [pc, #20] @ (2a5db8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21f0 │ │ │ │ blt.n 2a5ce4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r6, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r7, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 2a5e24 │ │ │ │ ldr r2, [pc, #84] @ (2a5e28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2a5e2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #72] @ (2a5e30 ) │ │ │ │ ldr r1, [pc, #76] @ (2a5e34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (2a5e38 ) │ │ │ │ ldr.w ip, [pc, #64] @ 2a5e3c │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (2a5e40 ) │ │ │ │ add ip, pc │ │ │ │ @@ -196882,28 +196878,28 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orns r0, ip, #65 @ 0x41 │ │ │ │ - ldr r6, [r2, r2] │ │ │ │ + eors.w r0, ip, #65 @ 0x41 │ │ │ │ + ldr r6, [r6, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2a5ea0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r4, r2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stcl 0, cr0, [r2, #384]! @ 0x180 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2a5ea8 │ │ │ │ @@ -196913,15 +196909,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2a5eb0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #44] @ 2a5ea0 │ │ │ │ ldr r2, [pc, #60] @ (2a5eb4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -196937,19 +196933,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #72] @ 0x48 │ │ │ │ + ldr r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r0, r1 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bge.n 2a5e24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -196959,15 +196955,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (2a5f3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #284] @ 0x11c │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -196985,19 +196981,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r1, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #31 │ │ │ │ + asrs r0, r6, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -197020,27 +197016,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #232] @ (2a6088 ) │ │ │ │ ldr r2, [pc, #236] @ (2a608c ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (2a6090 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -197078,15 +197074,15 @@ │ │ │ │ bl 3c9014 │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 2a6034 │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a5fbe │ │ │ │ ldr r2, [pc, #92] @ (2a6094 ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (2a6084 ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -197114,19 +197110,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 2a6010 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #616] @ (2a62ec ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [pc, #824] @ (2a63d0 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -197173,15 +197169,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2a5f40 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr.w r3, [r4, #420] @ 0x1a4 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #404] @ 0x194 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -197206,15 +197202,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #408] @ 0x198 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #292] @ 0x124 │ │ │ │ strb.w r3, [r4, #372] @ 0x174 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2a60fa │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -197227,25 +197223,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #72] @ 2a620c │ │ │ │ ldr r2, [pc, #72] @ (2a6210 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (2a6214 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -197255,19 +197251,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r1, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r7, #19 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #440] @ (2a63e4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -197283,23 +197279,23 @@ │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #400] @ (2a63f0 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #400] @ (2a63f4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -197376,15 +197372,15 @@ │ │ │ │ bl 3c9448 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #400] @ 0x190 │ │ │ │ b.n 2a6308 │ │ │ │ ldr r0, [pc, #172] @ (2a6404 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr.w r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a6308 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr.w r3, [r9, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ @@ -197412,51 +197408,51 @@ │ │ │ │ b.n 2a62ce │ │ │ │ ldr r3, [pc, #84] @ (2a640c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ b.n 2a63a4 │ │ │ │ ldr r0, [pc, #76] @ (2a6410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2a635e │ │ │ │ ldr r0, [pc, #72] @ (2a6414 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2a635e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r3, r2, #2 │ │ │ │ movs r0, #0 │ │ │ │ negs r2, r3 │ │ │ │ adcs r2, r3 │ │ │ │ b.n 2a62ce │ │ │ │ ldr r0, [pc, #872] @ (2a6750 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r1, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xfa41ffff │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r7, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #0] @ (2a6404 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r7, #13 │ │ │ │ + asrs r6, r3, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2a6426 │ │ │ │ ldrb.w r2, [r0, #357] @ 0x165 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2a6434 │ │ │ │ movs r0, #0 │ │ │ │ @@ -197509,15 +197505,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #456] @ (2a667c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69de68 │ │ │ │ + b.w 69de88 │ │ │ │ ldrb.w ip, [r0, #360] @ 0x168 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r1, [r0, #284] @ 0x11c │ │ │ │ tst.w ip, #64 @ 0x40 │ │ │ │ ite eq │ │ │ │ andeq.w r2, r1, #15 │ │ │ │ andne.w r2, r1, #31 │ │ │ │ @@ -197553,26 +197549,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 2a648c │ │ │ │ add r2, r4 │ │ │ │ strb.w r3, [r2, #348] @ 0x15c │ │ │ │ b.n 2a64a0 │ │ │ │ ldr r0, [pc, #312] @ (2a6680 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69de68 │ │ │ │ + b.w 69de88 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 2a6662 │ │ │ │ strb.w r3, [r4, #364] @ 0x16c │ │ │ │ b.n 2a64a0 │ │ │ │ ldr r0, [pc, #288] @ (2a6684 ) │ │ │ │ movs r1, #11 │ │ │ │ add r0, pc │ │ │ │ @@ -197614,47 +197610,47 @@ │ │ │ │ ldrb.w r2, [r4, #372] @ 0x174 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bpl.w 2a649c │ │ │ │ ands.w r1, r3, #16 │ │ │ │ bne.w 2a649c │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r2, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ bic.w r2, r2, #1 │ │ │ │ str.w r2, [r4, #292] @ 0x124 │ │ │ │ b.n 2a649c │ │ │ │ ldr r0, [pc, #140] @ (2a6688 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb.w r3, [r4, #373] @ 0x175 │ │ │ │ b.n 2a64a0 │ │ │ │ ldr r0, [pc, #124] @ (2a668c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 69de68 │ │ │ │ + b.w 69de88 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a64a0 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #100] @ (2a6690 ) │ │ │ │ ldr r2, [pc, #104] @ (2a6694 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2a6698 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ mov r1, r5 │ │ │ │ @@ -197663,41 +197659,41 @@ │ │ │ │ b.n 2a64a0 │ │ │ │ ldr r0, [pc, #60] @ (2a669c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2a64b6 │ │ │ │ ldr r0, [pc, #60] @ (2a66a0 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a655c │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a6218 │ │ │ │ b.n 2a659a │ │ │ │ nop │ │ │ │ - asrs r4, r5, #15 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + asrs r2, r2, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r2, [r6, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r4, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r2, #6 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #7 │ │ │ │ + asrs r6, r0, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #268] @ (2a67c4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -197709,27 +197705,27 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #252] @ (2a67d0 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov sl, r0 │ │ │ │ bl 307b84 │ │ │ │ ldr r1, [pc, #244] @ (2a67d4 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 307870 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a6798 │ │ │ │ @@ -197742,21 +197738,21 @@ │ │ │ │ bhi.n 2a6766 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ bl 307688 │ │ │ │ str.w r0, [r4, #280] @ 0x118 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ adds r5, #24 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #164] @ (2a67d8 ) │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #152] @ (2a67dc ) │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ blx r5 │ │ │ │ @@ -197771,15 +197767,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (2a67e0 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -197787,39 +197783,39 @@ │ │ │ │ ldr r2, [pc, #72] @ (2a67e4 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - lsrs r6, r7, #31 │ │ │ │ + asrs r6, r3, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r4, #64] @ 0x40 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + lsrs r0, r0, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ + lsrs r2, r5, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf94bffff │ │ │ │ - asrs r0, r1, #6 │ │ │ │ + asrs r0, r5, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2016] @ 0x7e0 │ │ │ │ ldr r0, [pc, #36] @ (2a6818 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -197830,37 +197826,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, #116] @ 0x74 │ │ │ │ + str r4, [r2, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -197870,31 +197866,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2a68a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #24] @ (2a68a8 ) │ │ │ │ ldr r1, [pc, #24] @ (2a68ac ) │ │ │ │ ldr r0, [pc, #28] @ (2a68b0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a21f0 │ │ │ │ nop │ │ │ │ bne.n 2a6940 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r5, #2 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r5, #2 │ │ │ │ + asrs r6, r1, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r4, r0, #3 │ │ │ │ + asrs r4, r4, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -198097,15 +198093,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a69dc │ │ │ │ ldr r0, [pc, #132] @ (2a6b68 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2a69dc │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2a6986 │ │ │ │ ldr r2, [pc, #104] @ (2a6b6c ) │ │ │ │ @@ -198131,43 +198127,43 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2a6c04 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r1, #24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r6, #70 @ 0x46 │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r0, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r4, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r2, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r0, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r7, #25 │ │ │ │ + lsrs r2, r3, #26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r0, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -198304,15 +198300,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a6c5c │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2a6e18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2a6c5c │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2a6e0c ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -198379,15 +198375,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2a6e14 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2a6d16 │ │ │ │ ldr r0, [pc, #96] @ (2a6e20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2a6d18 │ │ │ │ ldr r1, [pc, #84] @ (2a6e24 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198401,36 +198397,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2a6e28 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2a6c5c │ │ │ │ nop │ │ │ │ subs r6, #246 @ 0xf6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #17 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #15 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2a6ed0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -198439,15 +198435,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2a6ed8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 3c98f8 │ │ │ │ cbnz r0, 2a6e7c │ │ │ │ add sp, #28 │ │ │ │ @@ -198487,23 +198483,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2a68b4 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldmia r3, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r6, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2a6f80 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -198512,26 +198508,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2a6f88 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #124] @ (2a6f8c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2a6f90 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (2a6f94 ) │ │ │ │ ldr r3, [pc, #108] @ (2a6f98 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -198549,37 +198545,37 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r1, [pc, #56] @ (2a6fa8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ - str r0, [r6, #4] │ │ │ │ + b.w 54ce3c │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 82 @ 0x52 │ │ │ │ + svc 114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xfb260042 │ │ │ │ - add r0, pc, #856 @ (adr r0, 2a72ec ) │ │ │ │ + @ instruction: 0xfb460042 │ │ │ │ + add r0, pc, #984 @ (adr r0, 2a736c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #7 │ │ │ │ + lsrs r2, r1, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ udf #192 @ 0xc0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -198806,15 +198802,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2a7116 │ │ │ │ ldr r0, [pc, #160] @ (2a72e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2a7148 │ │ │ │ ldr r1, [pc, #132] @ (2a72dc ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -198832,15 +198828,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a7232 │ │ │ │ ldr r0, [pc, #120] @ (2a72f0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2a7232 │ │ │ │ ldr r1, [pc, #104] @ (2a72f4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198859,15 +198855,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2a72f8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2a7158 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2a70f2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #66 @ 0x42 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -198875,25 +198871,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #50 @ 0x32 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #170 @ 0xaa │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #32 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #528] @ (2a7508 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #32 │ │ │ │ + lsrs r0, r5, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2a7410 │ │ │ │ sub sp, #24 │ │ │ │ @@ -199027,24 +199023,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2a7480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2a68b4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, r4] │ │ │ │ + ldrh r2, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2a74d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199052,33 +199048,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2a74e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 3c7b7c │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 3c7b7c │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c8bb8 │ │ │ │ nop │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r1, #23 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2a77d4 ) │ │ │ │ @@ -199213,15 +199209,15 @@ │ │ │ │ bpl.n 2a759a │ │ │ │ ldr r0, [pc, #436] @ (2a77e4 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -199359,71 +199355,71 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2a759a │ │ │ │ ldr r0, [pc, #56] @ (2a77f4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a7700 │ │ │ │ b.n 2a7772 │ │ │ │ nop │ │ │ │ adds r6, #12 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r7, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #18 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #14 │ │ │ │ + lsls r6, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2a7820 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #20] @ (2a7824 ) │ │ │ │ ldr r1, [pc, #20] @ (2a7828 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21f0 │ │ │ │ stmia r3!, {r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r7, #15 │ │ │ │ + lsls r4, r3, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2a7884 │ │ │ │ ldr r2, [pc, #68] @ (2a7888 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2a788c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #56] @ (2a7890 ) │ │ │ │ ldr r3, [pc, #60] @ (2a7894 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2a7898 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -199434,26 +199430,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + b.w 54ce3c │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 2a78a4 │ │ │ │ + bvs.n 2a78e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #38 @ 0x26 │ │ │ │ + subs r6, #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r1, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 2a78a0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2a7df4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -199481,15 +199477,15 @@ │ │ │ │ bl 3c9014 │ │ │ │ cbz r0, 2a7914 │ │ │ │ ldr.w r7, [r8, #152] @ 0x98 │ │ │ │ ldr.w r1, [r9, #196] @ 0xc4 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2a78dc │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -199536,15 +199532,15 @@ │ │ │ │ cbnz r6, 2a79b4 │ │ │ │ str.w r6, [r5, #148] @ 0x94 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a8a38 │ │ │ │ ldr.w r3, [r5, #160] @ 0xa0 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #136] @ 0x88 │ │ │ │ @@ -199583,27 +199579,27 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [pc, #452] @ (2a7bd8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ add.w fp, sp, #28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 307b84 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r2, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ mov.w sl, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ strd sl, sl, [fp, #4] │ │ │ │ str.w sl, [fp, #12] │ │ │ │ @@ -199678,21 +199674,21 @@ │ │ │ │ add.w r3, r9, #196 @ 0xc4 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ strd r4, r6, [sp] │ │ │ │ bl 307978 │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #160] @ (2a7be8 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #148] @ (2a7bec ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ blx r5 │ │ │ │ @@ -199714,48 +199710,48 @@ │ │ │ │ ldr r4, [pc, #96] @ (2a7bf0 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a7a60 │ │ │ │ ldr r4, [pc, #76] @ (2a7bf4 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2a7a60 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r1, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0], {66} @ 0x42 │ │ │ │ - strb r4, [r4, r6] │ │ │ │ + stc2l 0, cr0, [r0], #264 @ 0x108 │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrrc2 0, 4, r0, r0, cr2 @ │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + ldc2l 0, cr0, [r0], #-264 @ 0xfffffef8 │ │ │ │ + lsls r6, r4, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r1, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ stmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfb880042 │ │ │ │ + @ instruction: 0xfba80042 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r0, #-264] @ 0xfffffef8 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + stc2l 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ + lsls r4, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -199775,25 +199771,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #192] @ (2a7d08 ) │ │ │ │ ldr r2, [pc, #192] @ (2a7d0c ) │ │ │ │ ldr r1, [pc, #196] @ (2a7d10 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2a7cb6 │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -199851,18 +199847,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cmp r6, #242 @ 0xf2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfa6c0042 │ │ │ │ - @ instruction: 0xfa820042 │ │ │ │ + @ instruction: 0xfa8c0042 │ │ │ │ + @ instruction: 0xfaa20042 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002a7d18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -199870,15 +199866,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199895,15 +199891,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -199916,37 +199912,37 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #40] @ (2a7de8 ) │ │ │ │ ldr r2, [pc, #40] @ (2a7dec ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2a7df0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - str r4, [r4, r7] │ │ │ │ + strh r4, [r0, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr??.w r0, [r0, #66] @ 0x42 │ │ │ │ - vst4.16 {d0-d3}, [r6], r2 │ │ │ │ + ldrsb.w r0, [r0, r2] │ │ │ │ + vld4.16 {d0-d3}, [r6], r2 │ │ │ │ │ │ │ │ 002a7df4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -200784,35 +200780,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -201047,15 +201043,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2a8ba6 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -201083,15 +201079,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2a8b7e │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -201180,98 +201176,98 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2a8c20 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #20] @ (2a8c24 ) │ │ │ │ ldr r1, [pc, #24] @ (2a8c28 ) │ │ │ │ ldr r0, [pc, #24] @ (2a8c2c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a218c │ │ │ │ add sp, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, ip, #66 @ 0x42 │ │ │ │ - orrs.w r0, sl, #66 @ 0x42 │ │ │ │ + orn r0, ip, #66 @ 0x42 │ │ │ │ + orns r0, sl, #66 @ 0x42 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 68d748 │ │ │ │ + bl 68d768 │ │ │ │ ldr r2, [pc, #108] @ (2a8cb8 ) │ │ │ │ ldr r1, [pc, #112] @ (2a8cbc ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2a8cc0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 68d8e4 │ │ │ │ + bl 68d904 │ │ │ │ ldr r3, [pc, #104] @ (2a8cc4 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 3f811c │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2a8cc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #84] @ (2a8ccc ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e0 │ │ │ │ + bl 54ca10 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ cbz r5, 2a8ca0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 68e1e0 │ │ │ │ + b.w 68e200 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bic.w r0, sl, #66 @ 0x42 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + orr.w r0, sl, #66 @ 0x42 │ │ │ │ + lsrs r6, r6, #9 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, r6, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r4, #66 @ 0x42 │ │ │ │ - add r5, pc, #176 @ (adr r5, 2a8d80 ) │ │ │ │ + bics.w r0, r4, #66 @ 0x42 │ │ │ │ + add r5, pc, #304 @ (adr r5, 2a8e00 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2a8d50 ) │ │ │ │ @@ -201279,59 +201275,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2a8d58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #100] @ (2a8d5c ) │ │ │ │ ldr r1, [pc, #100] @ (2a8d60 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #84] @ (2a8d64 ) │ │ │ │ ldr r3, [pc, #88] @ (2a8d68 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2a8d6c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #60] @ (2a8d70 ) │ │ │ │ ldr r1, [pc, #60] @ (2a8d74 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - orrs r4, r0 │ │ │ │ + orrs r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #134 @ 0x86 │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2a8ddc │ │ │ │ + ble.n 2a8e1c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r1, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201476,53 +201472,53 @@ │ │ │ │ b.n 2a8e42 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2a8e2a │ │ │ │ adds r0, r0, #6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9008 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #138 @ 0x8a │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cdp 0, 7, cr0, cr4, cr2, {2} │ │ │ │ - sbcs r6, r6 │ │ │ │ + cdp 0, 9, cr0, cr4, cr2, {2} │ │ │ │ + rors r6, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 5, cr0, cr4, cr2, {2} │ │ │ │ - adcs r6, r7 │ │ │ │ + cdp 0, 7, cr0, cr4, cr2, {2} │ │ │ │ + sbcs r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 3, cr0, cr12, cr2, {2} │ │ │ │ - cdp 0, 1, cr0, cr8, cr2, {2} │ │ │ │ - cmp r1, #6 │ │ │ │ + cdp 0, 5, cr0, cr12, cr2, {2} │ │ │ │ + cdp 0, 3, cr0, cr8, cr2, {2} │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldcl 0, cr0, [r8, #264]! @ 0x108 │ │ │ │ - asrs r2, r6 │ │ │ │ + cdp 0, 1, cr0, cr8, cr2, {2} │ │ │ │ + adcs r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldcl 0, cr0, [r0, #264] @ 0x108 │ │ │ │ + ldcl 0, cr0, [r0, #264]! @ 0x108 │ │ │ │ b.n 2a8d78 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -201547,20 +201543,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2a9006 │ │ │ │ @@ -201582,15 +201578,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a90fa │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2a9002 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a912e │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2a9164 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -201641,22 +201637,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #208] @ (2a9180 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r2, [pc, #192] @ (2a9184 ) │ │ │ │ ldr r3, [pc, #196] @ (2a9188 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2a918c ) │ │ │ │ @@ -201678,18 +201674,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2a8ff4 │ │ │ │ ldr r1, [pc, #136] @ (2a9190 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2a90d0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2a9194 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -201705,42 +201701,42 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ subs r4, r2, r6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-264]! @ 0xfffffef8 │ │ │ │ - eors r6, r4 │ │ │ │ + stcl 0, cr0, [lr, #-264] @ 0xfffffef8 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stcl 0, cr0, [r0, #-264] @ 0xfffffef8 │ │ │ │ - stcl 0, cr0, [r0, #-264] @ 0xfffffef8 │ │ │ │ + stcl 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ + stcl 0, cr0, [r0, #-264]! @ 0xfffffef8 │ │ │ │ add r3, sp, #888 @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcrr 0, 4, r0, r2, cr2 │ │ │ │ - stc 0, cr0, [lr, #-264] @ 0xfffffef8 │ │ │ │ - subs r7, #82 @ 0x52 │ │ │ │ + stcl 0, cr0, [r2], #-264 @ 0xfffffef8 │ │ │ │ + stc 0, cr0, [lr, #-264]! @ 0xfffffef8 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r4, r5, r7, pc} │ │ │ │ + pop {r2, r4, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #242 @ 0xf2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldcl 0, cr0, [r0], {66} @ 0x42 │ │ │ │ + ldcl 0, cr0, [r0], #264 @ 0x108 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - @ instruction: 0xebec0042 │ │ │ │ - subs.w r0, r4, r2, lsl #1 │ │ │ │ - subs r6, #180 @ 0xb4 │ │ │ │ + stc 0, cr0, [ip], {66} @ 0x42 │ │ │ │ + rsbs r0, r4, r2, lsl #1 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r6, r2, lsl #1 │ │ │ │ - @ instruction: 0xebfe0042 │ │ │ │ + @ instruction: 0xeb960042 │ │ │ │ + ldc 0, cr0, [lr], {66} @ 0x42 │ │ │ │ b.n 2a8d78 │ │ │ │ nop │ │ │ │ b.n 2a8d78 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2a91c2 │ │ │ │ @@ -201760,23 +201756,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2a9200 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54dcb8 │ │ │ │ - subs r6, #16 │ │ │ │ + b.w 54dce8 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2a923c │ │ │ │ sub sp, #12 │ │ │ │ @@ -201784,23 +201780,23 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2a9244 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33c97c │ │ │ │ nop │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eor.w r0, ip, r2, lsl #1 │ │ │ │ - @ instruction: 0xeaa20042 │ │ │ │ + @ instruction: 0xeaac0042 │ │ │ │ + pkhbt r0, r2, r2, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r9, [pc, #528] @ 2a9470 │ │ │ │ @@ -201953,15 +201949,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9378 │ │ │ │ ldr r0, [pc, #160] @ (2a9498 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2a936e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -202002,31 +201998,31 @@ │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r3, sp, #304 @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (2a95b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #150 @ 0x96 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - orr.w r0, r2, r2, lsl #1 │ │ │ │ - movs r4, #16 │ │ │ │ + orn r0, r2, r2, lsl #1 │ │ │ │ + movs r4, #48 @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ands.w r0, r0, r2, lsl #1 │ │ │ │ - movs r3, #220 @ 0xdc │ │ │ │ + bics.w r0, r0, r2, lsl #1 │ │ │ │ + movs r3, #252 @ 0xfc │ │ │ │ lsls r3, r0, #1 │ │ │ │ - and.w r0, r6, r2, lsl #1 │ │ │ │ - @ instruction: 0xe9b00042 │ │ │ │ - movs r3, #122 @ 0x7a │ │ │ │ + bic.w r0, r6, r2, lsl #1 │ │ │ │ + ldrd r0, r0, [r0, #264] @ 0x108 │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xe9800042 │ │ │ │ - subs r3, #136 @ 0x88 │ │ │ │ + @ instruction: 0xe9a00042 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strex r0, r0, [sl, #264] @ 0x108 │ │ │ │ - @ instruction: 0xe99e0042 │ │ │ │ + strd r0, r0, [sl], #-264 @ 0x108 │ │ │ │ + @ instruction: 0xe9be0042 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2a96b0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202211,28 +202207,28 @@ │ │ │ │ b.n 2a9538 │ │ │ │ asrs r4, r0, #25 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r0, sp, #928 @ 0x3a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a97ec ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrd r0, r0, [r6], #-264 @ 0x108 │ │ │ │ - movs r1, #160 @ 0xa0 │ │ │ │ + ldmia.w r6, {r1, r6} │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a9610 │ │ │ │ + b.n 2a9650 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a954c │ │ │ │ + b.n 2a958c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a9534 │ │ │ │ + b.n 2a9574 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2a9778 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202240,15 +202236,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2a9780 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #124] @ (2a9784 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2a971c │ │ │ │ @@ -202256,15 +202252,15 @@ │ │ │ │ cbz r2, 2a971c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2a9710 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2a976a │ │ │ │ ldr r6, [pc, #80] @ (2a9788 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2a978c │ │ │ │ ldr r7, [pc, #80] @ (2a9790 ) │ │ │ │ @@ -202273,57 +202269,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2a9746 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2a8d78 │ │ │ │ nop │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a92ec │ │ │ │ + b.n 2a932c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9318 │ │ │ │ + b.n 2a9358 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, pc, #768 @ (adr r6, 2a9a88 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9578 │ │ │ │ + b.n 2a95b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a95a4 │ │ │ │ + b.n 2a95e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2a97e8 │ │ │ │ ldr r2, [pc, #64] @ (2a97ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2a97f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #52] @ (2a97f4 ) │ │ │ │ ldr r3, [pc, #56] @ (2a97f8 ) │ │ │ │ ldr r1, [pc, #56] @ (2a97fc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -202333,28 +202329,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + b.w 54ce3c │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, r7, #2 │ │ │ │ + subs r6, r3, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a935c │ │ │ │ + b.n 2a939c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a9870 ) │ │ │ │ @@ -202362,25 +202358,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a9878 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #80] @ (2a987c ) │ │ │ │ ldr r1, [pc, #80] @ (2a9880 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a9884 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202391,25 +202387,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r7, #208 @ 0xd0 │ │ │ │ + adds r7, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcs.n 2a9894 │ │ │ │ + bcs.n 2a98d4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r7, #30] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9498 │ │ │ │ + b.n 2a94d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2a98f4 ) │ │ │ │ @@ -202417,25 +202413,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2a98fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #80] @ (2a9900 ) │ │ │ │ ldr r1, [pc, #80] @ (2a9904 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2a9908 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -202446,25 +202442,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r7, #76 @ 0x4c │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r4, r5, r7, lr} │ │ │ │ + push {r1, r4, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r1, #7 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2a9810 │ │ │ │ + bne.n 2a9850 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, #28] │ │ │ │ + strb r0, [r3, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a945c │ │ │ │ + b.n 2a949c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -202618,17 +202614,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r6, r3, #7 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + subs r6, r2, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2a94f8 │ │ │ │ + b.n 2a9538 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9be0 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -202681,19 +202677,19 @@ │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9ace │ │ │ │ nop │ │ │ │ asrs r2, r0, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9c6c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #2 │ │ │ │ + adds r6, r6, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #200 @ 0xc8 │ │ │ │ + adds r4, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r0, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a9bce │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -202710,23 +202706,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2a9be4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2a9bb2 │ │ │ │ @@ -202744,19 +202740,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2aa174 │ │ │ │ + b.n 2aa1b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aa188 │ │ │ │ + b.n 2aa1c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2a9d1c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -202870,25 +202866,25 @@ │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2a9c76 │ │ │ │ nop │ │ │ │ lsrs r2, r1, #28 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2a9e54 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r5, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa130 │ │ │ │ + b.n 2aa170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa158 │ │ │ │ + b.n 2aa198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, r6, r2 │ │ │ │ + subs r6, r2, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa0b0 │ │ │ │ + b.n 2aa0f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2a9da0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -202897,22 +202893,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2a9d8a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -202920,19 +202916,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2a9f68 │ │ │ │ + b.n 2a9fa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2a9f90 │ │ │ │ + b.n 2a9fd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -202961,15 +202957,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2aa09c ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2a9e10 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -203208,33 +203204,33 @@ │ │ │ │ b.n 2a9fd0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - svc 176 @ 0xb0 │ │ │ │ + svc 208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aa130 │ │ │ │ + b.n 2aa170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r2, #20 │ │ │ │ lsls r3, r4, #1 │ │ │ │ lsrs r0, r4, #19 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r0, r0, r5 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 2aa1d4 │ │ │ │ + b.n 2aa214 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa1e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r5, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - svc 64 @ 0x40 │ │ │ │ + svc 96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2aa168 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -203246,33 +203242,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #136] @ (2aa174 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -203291,37 +203287,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2aa180 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #28 │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 2aa224 │ │ │ │ + ble.n 2aa264 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bgt.n 2aa0bc │ │ │ │ + bgt.n 2aa0fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ble.n 2aa22c │ │ │ │ + ble.n 2aa26c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 2aa168 │ │ │ │ + udf #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 2aa254 │ │ │ │ + blt.n 2aa094 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -203344,15 +203340,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2aa3b4 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2aa36c │ │ │ │ @@ -203631,59 +203627,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2a8d78 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + cmp r6, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 2aa4c4 │ │ │ │ + blt.n 2aa504 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r3, #5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bgt.n 2aa5f0 │ │ │ │ + bgt.n 2aa430 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa64c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #216 @ 0xd8 │ │ │ │ + cmp r4, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 2aa448 │ │ │ │ + bgt.n 2aa488 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r1, #31 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r0, r5, #16 │ │ │ │ + asrs r0, r1, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r7, #29 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - blt.n 2aa4e0 │ │ │ │ + blt.n 2aa520 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #15 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - blt.n 2aa5ec │ │ │ │ + blt.n 2aa62c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r1, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 2aa4b8 │ │ │ │ + blt.n 2aa4f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r5, #26 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r5, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 2aa598 │ │ │ │ + blt.n 2aa5d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r6, #24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203709,26 +203705,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2aa5e2 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2aa59e │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -203778,33 +203774,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2aa67c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2aa61a │ │ │ │ nop │ │ │ │ lsls r0, r3, #22 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa5a4 │ │ │ │ + bhi.n 2aa5e4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 2aa5cc │ │ │ │ + bhi.n 2aa60c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa798 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #6 │ │ │ │ + asrs r6, r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 2aa6c4 │ │ │ │ + bge.n 2aa704 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #5 │ │ │ │ + asrs r0, r1, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 2aa60c │ │ │ │ + bls.n 2aa64c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2aa8b0 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -204005,47 +204001,47 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - cmp r1, #32 │ │ │ │ + cmp r1, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #304] @ (2aa9f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bls.n 2aa960 │ │ │ │ + bls.n 2aa9a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r0, r5, #13 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #238 @ 0xee │ │ │ │ + cmp r0, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa9d0 │ │ │ │ + bhi.n 2aa810 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa9bc │ │ │ │ + bhi.n 2aa7fc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r3, #29 │ │ │ │ + lsrs r6, r7, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #140 @ 0x8c │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 2aa8f4 │ │ │ │ + bhi.n 2aa934 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 2aa8d4 │ │ │ │ + bhi.n 2aa914 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2aa912 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -204092,27 +204088,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2aa9a4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bmi.n 2aa9a8 │ │ │ │ + bmi.n 2aa9e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aa9a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -204131,15 +204127,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2aa9fe │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2aa9d2 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204149,19 +204145,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - movs r6, #36 @ 0x24 │ │ │ │ + movs r6, #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 2aaaec │ │ │ │ + bmi.n 2aa92c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 2aab18 │ │ │ │ + bmi.n 2aa958 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aaa1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -204175,29 +204171,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2aaa68 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 2aaa50 │ │ │ │ + bmi.n 2aaa90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2aaaec │ │ │ │ + bcc.n 2aab2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002aaa6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -204213,31 +204209,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 2aaa9c │ │ │ │ + bcc.n 2aaadc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2aaa04 │ │ │ │ + bcc.n 2aaa44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2aaad4 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -204246,22 +204242,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2aab0c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldmia r6, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2aabac │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -204388,21 +204384,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr.w ip, [pc, #96] @ 2aacd4 │ │ │ │ add ip, pc │ │ │ │ b.n 2aac34 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr.w ip, [pc, #80] @ 2aacd8 │ │ │ │ add ip, pc │ │ │ │ b.n 2aac00 │ │ │ │ ldr r2, [pc, #76] @ (2aacdc ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -204419,15 +204415,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2aace8 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2aabf2 │ │ │ │ nop │ │ │ │ vhadd.u q0, q5, q9 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204438,15 +204434,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bge.n 2aad70 │ │ │ │ + bge.n 2aadb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -204587,15 +204583,15 @@ │ │ │ │ b.n 2aae3a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2aaf18 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -204612,15 +204608,15 @@ │ │ │ │ bpl.n 2aae5a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2aaf24 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [pc, #72] @ (2aaf28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2aae44 │ │ │ │ ldr r3, [pc, #52] @ (2aaf20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -204628,33 +204624,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2aae44 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2aaf2c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2aae44 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2aae3a │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [ip, #-392]! @ 0xfffffe78 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2aafd4 │ │ │ │ + bhi.n 2ab014 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2aafc0 │ │ │ │ + bhi.n 2ab000 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2aafac ) │ │ │ │ @@ -204662,61 +204658,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2aafb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #96] @ (2aafb8 ) │ │ │ │ ldr r1, [pc, #96] @ (2aafbc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #80] @ (2aafc0 ) │ │ │ │ ldr r2, [pc, #84] @ (2aafc4 ) │ │ │ │ ldr r3, [pc, #84] @ (2aafc8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2aafcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #60] @ (2aafd0 ) │ │ │ │ ldr r1, [pc, #64] @ (2aafd4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #40] @ 0x28 │ │ │ │ + ldr r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -204847,27 +204843,27 @@ │ │ │ │ bne.n 2ab1a6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2ab162 │ │ │ │ cbz r3, 2ab18e │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2ab1d0 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 6ad6d4 │ │ │ │ + bl 6ad6f4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2ab174 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3c9448 │ │ │ │ @@ -204879,15 +204875,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ab174 │ │ │ │ b.n 2ab16a │ │ │ │ ldr r1, [pc, #56] @ (2ab1e0 ) │ │ │ │ @@ -204901,27 +204897,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ab120 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2ab1e8 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ab120 │ │ │ │ nop │ │ │ │ ... │ │ │ │ @ instruction: 0xfa0a0062 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ab130 │ │ │ │ + bpl.n 2ab170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -205139,19 +205135,19 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ab37c │ │ │ │ nop │ │ │ │ @ instruction: 0xf79a0062 │ │ │ │ ldr r0, [pc, #304] @ (2ab55c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #14 │ │ │ │ + lsls r0, r0, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r2, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adcs.w r0, r4, r5, lsl #1 │ │ │ │ + sbcs.w r0, r4, r5, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2ab934 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -205161,15 +205157,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2ab93c │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2ab940 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -205630,79 +205626,79 @@ │ │ │ │ ldr r1, [pc, #124] @ (2ab9a4 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ab8d4 │ │ │ │ ldr r2, [pc, #120] @ (2ab9a8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ab8cc │ │ │ │ nop │ │ │ │ - adds r2, r6, #2 │ │ │ │ + adds r2, r2, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 2ab9b0 │ │ │ │ + bcc.n 2ab9f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2ab9dc │ │ │ │ + bcc.n 2aba1c │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf6840062 │ │ │ │ ldr r0, [pc, #304] @ (2aba78 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsls r6, r7, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 2ab8e0 │ │ │ │ + bcs.n 2ab920 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r5, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 2ab8d0 │ │ │ │ + bne.n 2ab910 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, r3, r6 │ │ │ │ + adds r2, r7, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 2ab91c │ │ │ │ + beq.n 2ab95c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, r1 │ │ │ │ + movs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, pc, #648 @ (adr r3, 2abbfc ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 2abc7c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vhadd.u q8, q1, q1 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ + vmla.i16 q0, q1, d2[0] │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cdp2 0, 15, cr0, cr2, cr2, {2} │ │ │ │ - ldr r7, [pc, #1016] @ (2abd7c ) │ │ │ │ + vhadd.u16 q0, q1, q1 │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ittt mi │ │ │ │ - lslmi r1, r1, #1 │ │ │ │ - popmi {r2, r3, r6, pc} │ │ │ │ - lslmi r4, r0, #1 │ │ │ │ - bge.n 2aba68 │ │ │ │ + ittt vs │ │ │ │ + lslvs r1, r1, #1 │ │ │ │ + popvs {r2, r3, r5, r6, pc} │ │ │ │ + lslvs r4, r0, #1 │ │ │ │ + bge.n 2ab8a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r2, [r5, r6] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r2, r5, r6} │ │ │ │ + ldmia r6!, {r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205723,22 +205719,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2abaf8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2abaf8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2ababc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -205797,27 +205793,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad6d4 │ │ │ │ + b.w 6ad6f4 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -205837,22 +205833,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2abc40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2abc40 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2abbfe │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -205909,15 +205905,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad6d4 │ │ │ │ + b.w 6ad6f4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -205930,51 +205926,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abcac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (2abcb0 ) │ │ │ │ ldr r1, [pc, #64] @ (2abcb4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #48] @ (2abcb8 ) │ │ │ │ ldr r3, [pc, #52] @ (2abcbc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r1, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa0e0048 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xfa2e0048 │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2abd1c ) │ │ │ │ @@ -205982,51 +205978,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abd24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (2abd28 ) │ │ │ │ ldr r1, [pc, #64] @ (2abd2c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #48] @ (2abd30 ) │ │ │ │ ldr r3, [pc, #52] @ (2abd34 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb.w r0, [r6, #72] @ 0x48 │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + ldrsh.w r0, [r6, #72] @ 0x48 │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2abd94 ) │ │ │ │ @@ -206034,51 +206030,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2abd9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (2abda0 ) │ │ │ │ ldr r1, [pc, #64] @ (2abda4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #48] @ (2abda8 ) │ │ │ │ ldr r3, [pc, #52] @ (2abdac ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #8] │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb.w r0, [lr, r8] │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + ldrsh.w r0, [lr, r8] │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -206179,29 +206175,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2abeaa │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2abf1c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2abeaa │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2abea0 │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r6, #-392]! @ 0xfffffe78 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2abfa4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -206213,15 +206209,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -206247,19 +206243,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r6, r1, #7 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r4, r5, r6} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2ac040 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -206267,15 +206263,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2ac048 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2ac04c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2ac01a │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -206310,25 +206306,25 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2abfe8 │ │ │ │ nop │ │ │ │ - asrs r0, r0, #5 │ │ │ │ + asrs r0, r4, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xeb280062 │ │ │ │ ldr r0, [pc, #304] @ (2ac184 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7820042 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + @ instruction: 0xf7a20042 │ │ │ │ + svc 88 @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2ac118 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206336,15 +206332,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2ac120 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2ac124 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2ac0f4 │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -206353,15 +206349,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2ac0ce │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2ac0bc │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2ac0ee │ │ │ │ bl 3c7b7c │ │ │ │ @@ -206390,25 +206386,25 @@ │ │ │ │ ldr r2, [pc, #40] @ (2ac130 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2ac096 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r4, r5} │ │ │ │ + stmia r7!, {r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ orns r0, sl, r2, asr #1 │ │ │ │ ldr r0, [pc, #304] @ (2ac25c ) │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, r8, #2114 @ 0x842 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + movt r0, #34882 @ 0x8842 │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2ac2cc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -206420,15 +206416,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2ac2d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 3c98f8 │ │ │ │ cbnz r0, 2ac188 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -206436,15 +206432,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ac28e │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -206498,15 +206494,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -206534,15 +206530,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ b.n 2ac232 │ │ │ │ ldr r2, [pc, #84] @ (2ac2e4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2ac2e8 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -206562,33 +206558,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2ac2f4 ) │ │ │ │ ldr r0, [pc, #56] @ (2ac2f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - lsrs r2, r7, #30 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r6} │ │ │ │ + stmia r6!, {r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xe9ac0062 │ │ │ │ bl 2342de │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr r0, [pc, #304] @ (2ac418 ) │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xf52e0042 │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2ac360 │ │ │ │ sub sp, #12 │ │ │ │ @@ -206598,15 +206594,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac34a │ │ │ │ ldr r1, [pc, #52] @ (2ac36c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206619,19 +206615,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac134 │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r2, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb614 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb600 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206645,15 +206641,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac3c2 │ │ │ │ ldr r1, [pc, #52] @ (2ac3e4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206666,19 +206662,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac134 │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #21 │ │ │ │ + lsrs r2, r3, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1} │ │ │ │ + stmia r4!, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r3, r4} │ │ │ │ + stmia r4!, {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r3, r4, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -206692,15 +206688,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2ac43a │ │ │ │ ldr r1, [pc, #52] @ (2ac45c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -206713,32 +206709,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2ac134 │ │ │ │ nop │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r4, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r5, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #2094] @ 0x82e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ac478 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ revsh r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -206746,47 +206742,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2ac4e8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2ac4ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #72] @ (2ac4f0 ) │ │ │ │ ldr r1, [pc, #76] @ (2ac4f4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2ac4f8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r7, #12] │ │ │ │ + ldrh r4, [r3, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rsbs r0, r6, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf1f60048 │ │ │ │ hlt 0x0036 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r3, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -206838,27 +206834,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac520 │ │ │ │ ldrh.w r1, [r0, #272] @ 0x110 │ │ │ │ uxtb r2, r3 │ │ │ │ ldr r0, [pc, #28] @ (2ac5a0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ac520 │ │ │ │ nop │ │ │ │ b.n 2ac188 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w ip, [pc, #168] @ 2ac660 │ │ │ │ @@ -206921,15 +206917,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ac60c │ │ │ │ ldr r0, [pc, #48] @ (2ac67c ) │ │ │ │ mov r2, r3 │ │ │ │ ldrh.w r1, [r4, #272] @ 0x110 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ac60c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ b.n 2ac104 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206939,15 +206935,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ac06c │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r4, r5} │ │ │ │ + stmia r4!, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -206983,15 +206979,15 @@ │ │ │ │ bgt.n 2ac6f8 │ │ │ │ b.n 2ac714 │ │ │ │ ldr.w r0, [r4, #2088] @ 0x828 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2084] @ 0x824 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2088] @ 0x828 │ │ │ │ ble.n 2ac714 │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2072] @ 0x818 │ │ │ │ @@ -207025,30 +207021,30 @@ │ │ │ │ str.w r3, [r4, #2080] @ 0x820 │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2088] @ 0x828 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2084] @ 0x824 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2ac6ce │ │ │ │ add r1, pc, #76 @ (adr r1, 2ac7d0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -207097,25 +207093,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #232] @ (2ac900 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #220] @ (2ac904 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #2076] @ 0x81c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ac8d0 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r2, [r0, #272] @ 0x110 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ @@ -207160,49 +207156,49 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 3c7c1c │ │ │ │ str.w r0, [r4, #2072] @ 0x818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ac866 │ │ │ │ ldr r0, [pc, #76] @ (2ac914 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2ac866 │ │ │ │ ldr r4, [pc, #68] @ (2ac918 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ movs r2, #193 @ 0xc1 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ac866 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ b.n 2acefc │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r6, sp, #704 @ 0x2c0 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #336 @ 0x150 │ │ │ │ + add r6, sp, #464 @ 0x1d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ace50 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r5} │ │ │ │ + stmia r2!, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ac988 │ │ │ │ sub sp, #20 │ │ │ │ @@ -207210,15 +207206,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (2ac990 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #52] @ 2ac980 │ │ │ │ ldr r2, [pc, #68] @ (2ac994 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2ac998 ) │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -207237,23 +207233,23 @@ │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #17 │ │ │ │ + lsrs r6, r5, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb60e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r2, r5, r6} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str.w r2, [r0, #580] @ 0x244 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -207271,42 +207267,42 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2ac9f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ ldr r2, [pc, #20] @ (2ac9f4 ) │ │ │ │ ldr r1, [pc, #20] @ (2ac9f8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2a21f0 │ │ │ │ @ instruction: 0xb62c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r6} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2aca54 │ │ │ │ ldr r2, [pc, #68] @ (2aca58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2aca5c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #56] @ (2aca60 ) │ │ │ │ ldr r3, [pc, #60] @ (2aca64 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2aca68 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -207317,33 +207313,33 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - lsrs r6, r6, #14 │ │ │ │ + b.w 54ce3c │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mrrc 0, 4, r0, r6, cr8 │ │ │ │ + ldcl 0, cr0, [r6], #-288 @ 0xfffffee0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r4, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ str.w r1, [r3, #204] @ 0xcc │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -207356,15 +207352,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ lsls r5, r0, #20 │ │ │ │ lsls r5, r0, #21 │ │ │ │ str r2, [r2, r4] │ │ │ │ subs r0, #32 │ │ │ │ ldr r0, [pc, #196] @ (2acb70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -207390,25 +207386,25 @@ │ │ │ │ lsls r0, r1, #31 │ │ │ │ bpl.n 2acab4 │ │ │ │ bic.w ip, r1, #1 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w ip, [r2, #714] @ 0x2ca │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2acab4 │ │ │ │ ldrb.w r3, [r2, #714] @ 0x2ca │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 2acab2 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #714] @ 0x2ca │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2acab2 │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ cbz r3, 2acb54 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #144] @ 0x90 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #494] @ 0x1ee │ │ │ │ @@ -207426,23 +207422,23 @@ │ │ │ │ adds r3, r1, #1 │ │ │ │ bne.n 2acb62 │ │ │ │ ldrb.w r3, [r2, #545] @ 0x221 │ │ │ │ b.n 2acab4 │ │ │ │ ldr r0, [pc, #16] @ (2acb74 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2acb5c │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - itet al │ │ │ │ - lslal r2, r0, #1 │ │ │ │ - push {r4, lr} │ │ │ │ - moval.w ip, #4096 @ 0x1000 │ │ │ │ + stmia r0!, {r1, r3} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + push {r4, lr} │ │ │ │ + mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r0, #584 @ 0x248 │ │ │ │ blx 224f6c │ │ │ │ @@ -207542,30 +207538,30 @@ │ │ │ │ beq.n 2acc5c │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2acd0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2acc5c │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2acc90 │ │ │ │ b.n 2acc5c │ │ │ │ ldr r3, [pc, #68] @ (2acd08 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2acc5c │ │ │ │ ldr r0, [pc, #64] @ (2acd10 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2acc5c │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #584] @ 0x248 │ │ │ │ b.n 2acc62 │ │ │ │ @@ -207576,24 +207572,24 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2accde │ │ │ │ ldr r0, [pc, #28] @ (2acd14 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ udf #250 @ 0xfa │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - nop │ │ │ │ + wfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00c8 │ │ │ │ + bkpt 0x00e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00f0 │ │ │ │ + yield │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2acd60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -207601,30 +207597,30 @@ │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #52] @ (2acd68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + lsrs r2, r7, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x00e8 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + it eq │ │ │ │ + lsleq r2, r0, #1 │ │ │ │ + bkpt 0x0012 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #132] @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ @@ -207635,25 +207631,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #72] @ (2acde8 ) │ │ │ │ ldr r2, [pc, #76] @ (2acdec ) │ │ │ │ ldr r1, [pc, #76] @ (2acdf0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ str.w r7, [r4, #556] @ 0x22c │ │ │ │ cbz r7, 2acdd0 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ @@ -207666,19 +207662,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3c9448 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ + add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2aceac ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207749,15 +207745,15 @@ │ │ │ │ ble.n 2aceb4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2ace48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ - pop {r1, r2, r3, r4, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2acf50 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -207811,15 +207807,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2acfc0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfac1ffff │ │ │ │ - pop {r3, r4} │ │ │ │ + pop {r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ blt.n 2acf20 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207843,15 +207839,15 @@ │ │ │ │ beq.n 2ad05a │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2ad068 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -207899,15 +207895,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2acfd4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2ad0a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2acfd4 │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2acfc4 │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -207919,32 +207915,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2acfd4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2ad0a8 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2acfd4 │ │ │ │ ldr r0, [pc, #24] @ (2ad0ac ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ad018 │ │ │ │ blt.n 2ad190 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4} │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 2ad118 │ │ │ │ + cbnz r0, 2ad120 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 2ad12e │ │ │ │ + pop {r2, r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #224] @ (2ad1a0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -207953,15 +207949,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ad180 │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ @@ -208014,31 +208010,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2ad0e2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2ad230 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pld [r5, #4095] @ 0xfff │ │ │ │ - cbnz r0, 2ad1ea │ │ │ │ + rev r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bls.n 2ad11c │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -208065,25 +208061,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #132] @ 0x84 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #164] @ (2ad2b4 ) │ │ │ │ ldr r2, [pc, #168] @ (2ad2b8 ) │ │ │ │ ldr r1, [pc, #168] @ (2ad2bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2ad274 │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -208099,15 +208095,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #572] @ 0x23c │ │ │ │ bl 3c9014 │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2ad226 │ │ │ │ @@ -208132,19 +208128,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bls.n 2ad310 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #14 │ │ │ │ + lsls r2, r3, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 2ad554 ) │ │ │ │ + add r4, pc, #792 @ (adr r4, 2ad5d4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #744 @ (adr r4, 2ad5a8 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 2ad628 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bhi.n 2ad1e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -208184,15 +208180,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2ad1b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr.w r0, [r4, #552] @ 0x228 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #552] @ 0x228 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2ad35a │ │ │ │ @@ -208208,15 +208204,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r6, [r4, #164] @ 0xa4 │ │ │ │ cbz r6, 2ad3cc │ │ │ │ ldr.w r3, [r4, #552] @ 0x228 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2ad34a │ │ │ │ ldr.w r2, [r4, #168] @ 0xa8 │ │ │ │ add r3, r2 │ │ │ │ @@ -208237,15 +208233,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2ad34a │ │ │ │ ldr r0, [pc, #48] @ (2ad3e4 ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ad34a │ │ │ │ ldr.w r2, [r4, #552] @ 0x228 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2ad31e │ │ │ │ b.n 2ad314 │ │ │ │ mov r1, r6 │ │ │ │ @@ -208254,15 +208250,15 @@ │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ b.n 2ad37c │ │ │ │ nop │ │ │ │ bhi.n 2ad434 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2ad3ea │ │ │ │ + cbnz r4, 2ad3f2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #508] @ (2ad5f8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -208276,26 +208272,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ bl 307b84 │ │ │ │ ldr r2, [pc, #480] @ (2ad608 ) │ │ │ │ ldr r1, [pc, #484] @ (2ad60c ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 3c98f8 │ │ │ │ cbnz r0, 2ad45a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -208353,15 +208349,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ad5d0 │ │ │ │ ldr r3, [pc, #284] @ (2ad614 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #284] @ (2ad618 ) │ │ │ │ @@ -208370,42 +208366,42 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #840 @ 0x348 │ │ │ │ bl 307978 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #256] @ (2ad61c ) │ │ │ │ ldr r2, [pc, #260] @ (2ad620 ) │ │ │ │ ldr r1, [pc, #260] @ (2ad624 ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #260] @ (2ad628 ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -208436,15 +208432,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2ad638 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1411 @ 0x583 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208455,59 +208451,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2ad644 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1427 @ 0x593 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ad4f4 │ │ │ │ ldr r0, [pc, #88] @ (2ad648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ad598 │ │ │ │ nop │ │ │ │ - lsls r4, r1, #7 │ │ │ │ + lsls r4, r5, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 2ad8c0 ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 2ad940 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #344 @ (adr r2, 2ad75c ) │ │ │ │ + add r2, pc, #472 @ (adr r2, 2ad7dc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ bvs.n 2ad5fc │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xb7f0 │ │ │ │ + @ instruction: 0xb810 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb6fe │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 41612 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb62a │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 2ad87c ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 2ad8fc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #688 @ (adr r1, 2ad8d8 ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 2ad958 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r4 │ │ │ │ + lsls r4, r0, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #184 @ (adr r3, 2ad6f0 ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 2ad770 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cpsid │ │ │ │ + @ instruction: 0xb690 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vshr.u32 q8, q1, #12 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + movs r4, r2 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + @ instruction: 0xb74e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + cpsie │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb72e │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2728] @ 2ae108 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -208671,15 +208668,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2ad7f2 │ │ │ │ ldr.w r0, [pc, #2356] @ 2ae11c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #188] @ 0xbc │ │ │ │ str.w r7, [r4, #192] @ 0xc0 │ │ │ │ b.n 2ad68e │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2ad814 │ │ │ │ @@ -208968,15 +208965,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ad7f8 │ │ │ │ ldr.w r0, [pc, #1732] @ 2ae124 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ad7f8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #192] @ 0xc0 │ │ │ │ b.n 2ad68e │ │ │ │ ldr.w r2, [pc, #1700] @ 2ae128 │ │ │ │ @@ -208988,24 +208985,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2ae426 │ │ │ │ ldr.w r0, [pc, #1680] @ 2ae12c │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69de68 │ │ │ │ + b.w 69de88 │ │ │ │ ldr.w r2, [pc, #1644] @ 2ae118 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2ada76 │ │ │ │ ldr.w r0, [pc, #1656] @ 2ae130 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2ada76 │ │ │ │ ldr.w r2, [pc, #1604] @ 2ae118 │ │ │ │ @@ -209022,15 +209019,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2ae426 │ │ │ │ ldr.w r0, [pc, #1596] @ 2ae138 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2adb1e │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ movs r1, #0 │ │ │ │ @@ -209099,15 +209096,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ @@ -209149,15 +209146,15 @@ │ │ │ │ beq.n 2adc8a │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ str.w r1, [r4, #180] @ 0xb4 │ │ │ │ adds r1, r6, r5 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -209199,15 +209196,15 @@ │ │ │ │ strb.w r7, [r4, #214] @ 0xd6 │ │ │ │ strd r3, r3, [r4, #476] @ 0x1dc │ │ │ │ b.n 2ada76 │ │ │ │ ldr.w r0, [pc, #1068] @ 2ae13c │ │ │ │ mov r1, r7 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 2ada76 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2ae3a2 │ │ │ │ subs r3, r6, #1 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r4 │ │ │ │ @@ -209276,15 +209273,15 @@ │ │ │ │ ldr r2, [pc, #808] @ (2ae118 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ada76 │ │ │ │ ldr r0, [pc, #836] @ (2ae140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ ldr r2, [pc, #820] @ (2ae144 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -209306,15 +209303,15 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2ad7f8 │ │ │ │ ldr r0, [pc, #764] @ (2ae148 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2adb1e │ │ │ │ @@ -209348,15 +209345,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (2ae118 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2ada76 │ │ │ │ ldr r0, [pc, #644] @ (2ae14c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2adb1e │ │ │ │ @@ -209399,49 +209396,49 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2ad7f8 │ │ │ │ ldr r0, [pc, #504] @ (2ae150 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ ldr r2, [pc, #428] @ (2ae118 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2ad7f8 │ │ │ │ ldr r0, [pc, #472] @ (2ae154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ ldr r2, [pc, #392] @ (2ae118 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2ada76 │ │ │ │ ldr r0, [pc, #444] @ (2ae158 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2adac2 │ │ │ │ ldr r0, [pc, #428] @ (2ae15c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.n 2ad7f8 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2ada76 │ │ │ │ @@ -209478,36 +209475,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2ada76 │ │ │ │ ldr r0, [pc, #300] @ (2ae160 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2adac2 │ │ │ │ ldr r0, [pc, #284] @ (2ae164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.w 2ad7f8 │ │ │ │ ldr r2, [pc, #184] @ (2ae118 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2ad7f8 │ │ │ │ ldr r0, [pc, #248] @ (2ae168 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ b.w 2ad7f8 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ @@ -209547,66 +209544,66 @@ │ │ │ │ ands.w r0, r1, #8 │ │ │ │ mov r8, r0 │ │ │ │ beq.w 2adbfa │ │ │ │ ldr r0, [pc, #112] @ (2ae16c ) │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 2ada76 │ │ │ │ bmi.n 2ae054 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2ae040 │ │ │ │ lsls r2, r4, #1 │ │ │ │ bmi.n 2ae204 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r6, lr} │ │ │ │ + push {r3, r5, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ bcs.n 2ae0dc │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 2ae034 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r5, r7} │ │ │ │ + push {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r4, r5} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ beq.n 2ae184 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r3, r6, r7} │ │ │ │ + push {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxth r6, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sub sp, #320 @ 0x140 │ │ │ │ + sub sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf7bc0052 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + @ instruction: 0xf7dc0052 │ │ │ │ + add r7, sp, #352 @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #600 @ 0x258 │ │ │ │ + add r6, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #352 @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r4, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #592 @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #249 @ 0xf9 │ │ │ │ bgt.w 2adad0 │ │ │ │ cmp r1, #223 @ 0xdf │ │ │ │ ble.n 2ae272 │ │ │ │ sub.w r2, r1, #224 @ 0xe0 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -209667,28 +209664,28 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.n 2ada76 │ │ │ │ ldr r0, [pc, #576] @ (2ae484 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ b.n 2adce6 │ │ │ │ ldr r0, [pc, #568] @ (2ae488 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2ae0da │ │ │ │ ldr r0, [pc, #552] @ (2ae48c ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2ae0ec │ │ │ │ cmp r1, #119 @ 0x77 │ │ │ │ ble.w 2adacc │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.w 2adad0 │ │ │ │ ldr.w r2, [r4, #176] @ 0xb0 │ │ │ │ @@ -209721,38 +209718,38 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ umull r6, r3, r3, r2 │ │ │ │ umlal r3, r1, r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, r9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r7 │ │ │ │ bge.n 2ae402 │ │ │ │ ldr.w r5, [r4, #576] @ 0x240 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2ada76 │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ b.w 2ada76 │ │ │ │ ldr r3, [pc, #356] @ (2ae490 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -209791,53 +209788,53 @@ │ │ │ │ adds r3, #1 │ │ │ │ ldrb.w r2, [r2, #215] @ 0xd7 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r2, [r1, #494] @ 0x1ee │ │ │ │ b.w 2ada76 │ │ │ │ ldr r0, [pc, #244] @ (2ae498 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ strb.w r7, [r5, #215] @ 0xd7 │ │ │ │ b.w 2ada76 │ │ │ │ ldr r0, [pc, #232] @ (2ae49c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2ae2a4 │ │ │ │ ldr r0, [pc, #224] @ (2ae4a0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #212] @ (2ae4a4 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 2ae46c │ │ │ │ movw r1, #5000 @ 0x1388 │ │ │ │ b.w 2adb8a │ │ │ │ ldr r0, [pc, #200] @ (2ae4a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2addc2 │ │ │ │ ldr r0, [pc, #192] @ (2ae4ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2add7a │ │ │ │ ldr r0, [pc, #184] @ (2ae4b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2adda0 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.w 2ada76 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2ada76 │ │ │ │ adds r2, r4, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ @@ -209866,46 +209863,46 @@ │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.w 2ada76 │ │ │ │ ldr r0, [pc, #68] @ (2ae4b4 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ae3d6 │ │ │ │ ldr r0, [pc, #60] @ (2ae4b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ae434 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #40 @ 0x28 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 2ae19a │ │ │ │ - vqshl.u64 q13, q7, #63 @ 0x3f │ │ │ │ + vqshl.u64 q13, q15, #63 @ 0x3f │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #736 @ 0x2e0 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #496 @ 0x1f0 │ │ │ │ + add r3, sp, #624 @ 0x270 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #448 @ 0x1c0 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #760 @ (adr r7, 2ae7b0 ) │ │ │ │ + add r7, pc, #888 @ (adr r7, 2ae830 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 2ae84c ) │ │ │ │ + add r0, sp, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2ae51e │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2ae4de │ │ │ │ @@ -209963,49 +209960,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2ae56c ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #176 @ 0xb0 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #48 @ 0x30 │ │ │ │ + add r5, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #816 @ 0x330 │ │ │ │ + add r4, sp, #944 @ 0x3b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #896 @ 0x380 │ │ │ │ + add r5, sp, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r4, sp, #768 @ 0x300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #320 @ 0x140 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #184 @ 0xb8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #88 @ 0x58 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2ae57c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2ae58c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #108] @ 0x6c │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2ae5a4 ) │ │ │ │ ldr r2, [pc, #20] @ (2ae5a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2ae5ac ) │ │ │ │ @@ -210013,15 +210010,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r6, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -210033,15 +210030,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2ae63c ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #92] @ (2ae640 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -210064,31 +210061,31 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2ae5f4 │ │ │ │ ldr r0, [pc, #44] @ (2ae64c ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2ae5f4 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #704 @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - orns r0, r6, #82 @ 0x52 │ │ │ │ - add r4, sp, #648 @ 0x288 │ │ │ │ + eors.w r0, r6, #82 @ 0x52 │ │ │ │ + add r4, sp, #776 @ 0x308 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r5!, {r1, r4, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #400 @ 0x190 │ │ │ │ + add r4, sp, #528 @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2ae6c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210108,15 +210105,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2ae6cc ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [pc, #52] @ (2ae6c8 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ae676 │ │ │ │ ldr r1, [pc, #44] @ (2ae6d0 ) │ │ │ │ @@ -210127,27 +210124,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ae676 │ │ │ │ ldr r0, [pc, #32] @ (2ae6d4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #336 @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #232 @ 0xe8 │ │ │ │ + add r4, sp, #360 @ 0x168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2ae730 ) │ │ │ │ ldr r3, [pc, #88] @ (2ae734 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2ae6f4 │ │ │ │ @@ -210168,41 +210165,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ae73c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ae6e6 │ │ │ │ ldr r0, [pc, #48] @ (2ae740 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [pc, #44] @ (2ae744 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ae6e6 │ │ │ │ ldr r3, [pc, #28] @ (2ae73c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ae6e6 │ │ │ │ ldr r0, [pc, #28] @ (2ae748 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ stmia r4!, {r4, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #280 @ 0x118 │ │ │ │ + add r4, sp, #408 @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #1000 @ 0x3e8 │ │ │ │ + add r4, sp, #104 @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2ae7e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -210213,15 +210210,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2ae7ec ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #112] @ (2ae7f0 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ae7b4 │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -210252,31 +210249,31 @@ │ │ │ │ bpl.n 2ae788 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2ae7fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ae788 │ │ │ │ nop │ │ │ │ - mrc 0, 6, r0, cr14, cr2, {2} │ │ │ │ - add r2, sp, #944 @ 0x3b0 │ │ │ │ + mrc 0, 7, r0, cr14, cr2, {2} │ │ │ │ + add r3, sp, #48 @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #0 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bx r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + add r3, sp, #824 @ 0x338 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2ae8a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -210285,34 +210282,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2ae8ac ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #132] @ (2ae8b0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2ae8b4 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2ae8b8 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #100] @ (2ae8bc ) │ │ │ │ ldr r2, [pc, #100] @ (2ae8c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2ae8c4 ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -210338,22 +210335,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mcr 0, 1, r0, cr12, cr2, {2} │ │ │ │ - str r6, [r6, #96] @ 0x60 │ │ │ │ + mcr 0, 2, r0, cr12, cr2, {2} │ │ │ │ + str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -210527,15 +210524,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -210567,28 +210564,28 @@ │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldc 0, cr0, [r6], #328 @ 0x148 │ │ │ │ + ldcl 0, cr0, [r6], {82} @ 0x52 │ │ │ │ lsls r1, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #936 @ 0x3a8 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs.w r0, ip, r2, lsr #1 │ │ │ │ - add r7, pc, #576 @ (adr r7, 2aed60 ) │ │ │ │ + @ instruction: 0xeb9c0052 │ │ │ │ + add r7, pc, #704 @ (adr r7, 2aede0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adcs.w r0, sl, r2, lsr #1 │ │ │ │ - add r7, pc, #440 @ (adr r7, 2aece0 ) │ │ │ │ + sbcs.w r0, sl, r2, lsr #1 │ │ │ │ + add r7, pc, #568 @ (adr r7, 2aed60 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2aec54 │ │ │ │ sub sp, #28 │ │ │ │ @@ -210608,15 +210605,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2aec3c │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2aeb9e │ │ │ │ @@ -210637,19 +210634,19 @@ │ │ │ │ cbz r1, 2aebb6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aebe4 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2aeb8a │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -210658,15 +210655,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2aebc2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ ldr r2, [pc, #108] @ (2aec68 ) │ │ │ │ ldr r3, [pc, #96] @ (2aec5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -210696,31 +210693,31 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - add.w r0, r0, r2, lsr #1 │ │ │ │ + @ instruction: 0xeb200052 │ │ │ │ itte gt │ │ │ │ lslgt r2, r4, #1 │ │ │ │ tstgt r4, r5 │ │ │ │ movle r0, r0 │ │ │ │ - add r6, pc, #1008 @ (adr r6, 2af054 ) │ │ │ │ + add r7, pc, #112 @ (adr r7, 2aecd4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 2aec88 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 2aed08 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ yield │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ands.w r0, sl, r2, lsr #1 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + bics.w r0, sl, r2, lsr #1 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #168 @ (adr r6, 2aed20 ) │ │ │ │ + add r6, pc, #296 @ (adr r6, 2aeda0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #872 @ (adr r7, 2aefe4 ) │ │ │ │ + add r7, pc, #1000 @ (adr r7, 2af064 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2aed64 ) │ │ │ │ @@ -210743,31 +210740,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aed3a │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ ldr r0, [pc, #156] @ (2aed6c ) │ │ │ │ ldr r2, [pc, #156] @ (2aed70 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2aed74 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2aed4c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2aecf4 │ │ │ │ @@ -210813,18 +210810,18 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2aed02 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x0078 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r0, #-328]! @ 0x148 │ │ │ │ - add r6, pc, #960 @ (adr r6, 2af134 ) │ │ │ │ + @ instruction: 0xe9900052 │ │ │ │ + add r7, pc, #64 @ (adr r7, 2aedb4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #56 @ (adr r7, 2aedb0 ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 2aee30 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -210874,15 +210871,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2aee70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210892,46 +210889,46 @@ │ │ │ │ ldr r2, [pc, #76] @ (2aee78 ) │ │ │ │ ldr r1, [pc, #80] @ (2aee7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #64] @ (2aee80 ) │ │ │ │ add r1, pc │ │ │ │ - bl 53e5e8 │ │ │ │ + bl 53e618 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2aee84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2aee0c │ │ │ │ ldr r0, [pc, #32] @ (2aee88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2aee0c │ │ │ │ - add r6, pc, #616 @ (adr r6, 2af0dc ) │ │ │ │ + add r6, pc, #744 @ (adr r6, 2af15c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xe8180052 │ │ │ │ - add r5, pc, #616 @ (adr r5, 2af0e4 ) │ │ │ │ + @ instruction: 0xe8380052 │ │ │ │ + add r5, pc, #744 @ (adr r5, 2af164 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #720 @ (adr r5, 2af150 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 2af1d0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #80 @ (adr r6, 2aeed4 ) │ │ │ │ + add r6, pc, #208 @ (adr r6, 2aef54 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #392 @ (adr r6, 2af010 ) │ │ │ │ + add r6, pc, #520 @ (adr r6, 2af090 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #64 @ (adr r6, 2aeecc ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 2aef4c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -210949,47 +210946,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2aeee2 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2aeee2 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2aef7e │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ ldr r0, [pc, #164] @ (2aefa0 ) │ │ │ │ ldr r2, [pc, #168] @ (2aefa4 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2aefa8 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2aef6a │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2aef1e │ │ │ │ @@ -211036,19 +211033,19 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2aeeec │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2aee30 │ │ │ │ + b.n 2aee70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #792 @ (adr r4, 2af2c0 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 2af340 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #912 @ (adr r4, 2af33c ) │ │ │ │ + add r5, pc, #16 @ (adr r5, 2aefbc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r4, 2af022 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211059,15 +211056,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2af05c ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2af060 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2af040 │ │ │ │ ldr r3, [pc, #120] @ (2af064 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -211104,27 +211101,27 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov.w r2, #1352 @ 0x548 │ │ │ │ mov r1, r7 │ │ │ │ add r5, pc │ │ │ │ movs r0, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ - add r2, pc, #576 @ (adr r2, 2af298 ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 2af318 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2aed48 │ │ │ │ + b.n 2aed88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #640 @ (adr r2, 2af2e0 ) │ │ │ │ + add r2, pc, #768 @ (adr r2, 2af360 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r0, 2af0ae │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #600 @ (adr r4, 2af2c8 ) │ │ │ │ + add r4, pc, #728 @ (adr r4, 2af348 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (2af124 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -211145,24 +211142,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2aee8c │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2af118 │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 53bac0 │ │ │ │ + bl 53baf0 │ │ │ │ cbz r0, 2af118 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af0a4 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2af106 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -211189,15 +211186,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2ae580 │ │ │ │ hlt 0x0004 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -211229,15 +211226,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #516] @ 2af398 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 53bac0 │ │ │ │ + bl 53baf0 │ │ │ │ cbz r0, 2af1f6 │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af21e │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -211296,28 +211293,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2af340 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ ldr r2, [pc, #372] @ (2af3c4 ) │ │ │ │ ldr r1, [pc, #376] @ (2af3c8 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2af32c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2af26e │ │ │ │ @@ -211343,27 +211340,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2af360 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ ldr r1, [pc, #264] @ (2af3cc ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2af352 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2af2e2 │ │ │ │ @@ -211384,15 +211381,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2af1b4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211444,35 +211441,35 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2af3da │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #48] @ 0x30 │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2aed38 │ │ │ │ + b.n 2aed78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2aed38 │ │ │ │ + b.n 2aed78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #240 @ (adr r2, 2af4b0 ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 2af530 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r2, 2af3c8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r1, pc, #480 @ (adr r1, 2af5a8 ) │ │ │ │ + add r1, pc, #608 @ (adr r1, 2af628 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #600 @ (adr r1, 2af624 ) │ │ │ │ + add r1, pc, #728 @ (adr r1, 2af6a4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #144 @ (adr r1, 2af460 ) │ │ │ │ + add r1, pc, #272 @ (adr r1, 2af4e0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2af948 │ │ │ │ + b.n 2af988 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #448 @ (adr r1, 2af59c ) │ │ │ │ + add r1, pc, #576 @ (adr r1, 2af61c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -211497,15 +211494,15 @@ │ │ │ │ cbz r1, 2af41c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2af464 │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2af46c │ │ │ │ ldr r3, [pc, #248] @ (2af528 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -211572,72 +211569,72 @@ │ │ │ │ b.n 2af43c │ │ │ │ ldr r1, [pc, #116] @ (2af540 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2af47a │ │ │ │ ldr r0, [pc, #112] @ (2af544 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2af436 │ │ │ │ bl 3c9448 │ │ │ │ b.n 2af4c4 │ │ │ │ ldr r1, [pc, #100] @ (2af548 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2af54c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2af436 │ │ │ │ ldr r3, [pc, #88] @ (2af550 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af484 │ │ │ │ ldr r3, [pc, #36] @ (2af528 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2af484 │ │ │ │ ldr r0, [pc, #72] @ (2af554 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2af484 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb70c │ │ │ │ lsls r2, r4, #1 │ │ │ │ @ instruction: 0xb70a │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6cc │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #784] @ 0x310 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r7] │ │ │ │ + ldrsh r4, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #848 @ (adr r0, 2af898 ) │ │ │ │ + add r0, pc, #976 @ (adr r0, 2af918 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2af804 │ │ │ │ + b.n 2af844 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #248 @ (adr r0, 2af648 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 2af6c8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #376 @ (adr r0, 2af6d0 ) │ │ │ │ + add r0, pc, #504 @ (adr r0, 2af750 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2af708 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -211656,20 +211653,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 53bac0 │ │ │ │ + bl 53baf0 │ │ │ │ cbnz r0, 2af5d8 │ │ │ │ ldr r2, [pc, #368] @ (2af720 ) │ │ │ │ ldr r3, [pc, #356] @ (2af714 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -211698,29 +211695,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af6ba │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2af61e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2af6ca │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2af5ea │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2af5ea │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -211742,15 +211739,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 2231f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -211765,15 +211762,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2ae580 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af612 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2af5ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -211791,45 +211788,45 @@ │ │ │ │ ldr r3, [pc, #84] @ (2af734 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2af5e4 │ │ │ │ ldr r0, [pc, #72] @ (2af738 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2af5e4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 2af8b4 │ │ │ │ + b.n 2af8f4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r7, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r2, r3, r4, r6, lr} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r6, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #992] @ (2afb14 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 2afe18 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -211900,15 +211897,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2af83a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2afa00 │ │ │ │ ldr.w r3, [pc, #1568] @ 2afe40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2afa84 │ │ │ │ @@ -211952,28 +211949,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2afa7a │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ b.n 2af82a │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -212055,15 +212052,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2afb08 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2afb2e │ │ │ │ ldr.w r3, [pc, #1168] @ 2afe40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2afbce │ │ │ │ @@ -212111,15 +212108,15 @@ │ │ │ │ bpl.w 2af850 │ │ │ │ mov r0, r1 │ │ │ │ bl 2ae4c0 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 2afe54 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2af858 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2afaae │ │ │ │ ldr r3, [pc, #1004] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212133,27 +212130,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2afaa4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2afaa4 │ │ │ │ ldr r0, [pc, #1000] @ (2afe5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2afaa4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2af89e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (2afe60 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2af82a │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2afaae │ │ │ │ ldr r3, [pc, #932] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -212161,41 +212158,41 @@ │ │ │ │ bmi.n 2afb82 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2af87e │ │ │ │ ldr r0, [pc, #948] @ (2afe64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2af9bc │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2afb70 │ │ │ │ ldr r3, [pc, #880] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2af9bc │ │ │ │ ldr r1, [pc, #908] @ (2afe68 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (2afe6c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2af9bc │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2af970 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af96a │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -212217,41 +212214,41 @@ │ │ │ │ bl 2aed7c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2af87e │ │ │ │ ldr r7, [pc, #808] @ (2afe70 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [pc, #804] @ (2afe74 ) │ │ │ │ ldr r2, [pc, #804] @ (2afe78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (2afe7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 53e5e8 │ │ │ │ + bl 53e618 │ │ │ │ b.n 2af9bc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af8e4 │ │ │ │ ldr r0, [pc, #776] @ (2afe80 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 2afa5e │ │ │ │ ldr r0, [pc, #768] @ (2afe84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2afaa4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afc30 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2afc2a │ │ │ │ @@ -212280,45 +212277,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (2afe90 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (2afe94 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2af9bc │ │ │ │ ldr r3, [pc, #688] @ (2afe98 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2afb36 │ │ │ │ ldr r3, [pc, #592] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2afb36 │ │ │ │ ldr r0, [pc, #672] @ (2afe9c ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 2afb36 │ │ │ │ ldr r3, [pc, #664] @ (2afea0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2af8ec │ │ │ │ ldr r3, [pc, #556] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2af8ec │ │ │ │ ldr r0, [pc, #644] @ (2afea4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2af8ec │ │ │ │ ldr r7, [pc, #636] @ (2afea8 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2afb9e │ │ │ │ ldr r3, [pc, #632] @ (2afeac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -212329,15 +212326,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2afb92 │ │ │ │ ldr r0, [pc, #616] @ (2afeb0 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2afb92 │ │ │ │ ldr r2, [pc, #608] @ (2afeb4 ) │ │ │ │ ldr r3, [pc, #456] @ (2afe1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -212365,45 +212362,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2afcd0 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2afcde │ │ │ │ ldr r3, [pc, #396] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2afdd4 │ │ │ │ ldr r1, [pc, #504] @ (2afeb8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (2afebc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2afdd4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 2afdbc │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 2233c4 │ │ │ │ @@ -212462,28 +212459,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ b.n 2af87e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (2afec4 ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 22351c │ │ │ │ b.n 2af87e │ │ │ │ @@ -212495,112 +212492,112 @@ │ │ │ │ ldr r3, [pc, #76] @ (2afe40 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2afd32 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2afd32 │ │ │ │ ldr r0, [pc, #196] @ (2afecc ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2afdd6 │ │ │ │ nop │ │ │ │ cbz r6, 2afe88 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 2afe90 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ - ldrb r0, [r4, r3] │ │ │ │ + ldrb r0, [r0, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #146 @ 0x92 │ │ │ │ + udf #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #176] @ 0xb0 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cbz r2, 2afe5a │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r5, [pc, #176] @ (2aff04 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #560] @ 0x230 │ │ │ │ + ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 2aff34 │ │ │ │ + blt.n 2afd74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 2afe54 │ │ │ │ + blt.n 2afe94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r2, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bl 38de8a │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r5, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2aff70 │ │ │ │ + bge.n 2afdb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #304] @ 0x130 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #64] @ 0x40 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 50deaa │ │ │ │ + bl 50deaa │ │ │ │ subs r0, r2, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #320] @ 0x140 │ │ │ │ + ldr r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bls.n 2afdc0 │ │ │ │ + bls.n 2afe00 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2b006c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -212609,25 +212606,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2b0074 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #376] @ (2b0078 ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #376] @ (2b007c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r9, [pc, #360] @ 2b0080 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 3fc5bc │ │ │ │ ldr r3, [pc, #348] @ (2b0084 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212680,15 +212677,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2ae580 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2b001e │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2b0030 │ │ │ │ mov r0, r8 │ │ │ │ - bl 697710 │ │ │ │ + bl 697730 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -212699,27 +212696,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 697710 │ │ │ │ + bl 697730 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 53d190 │ │ │ │ + bl 53d1c0 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 53d190 │ │ │ │ + bl 53d1c0 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 53d190 │ │ │ │ + bl 53d1c0 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 53d190 │ │ │ │ + bl 53d1c0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 53db98 │ │ │ │ + b.w 53dbc8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 3c7b7c │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2affb0 │ │ │ │ @@ -212740,41 +212737,41 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2aff34 │ │ │ │ ldr r0, [pc, #60] @ (2b00a0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2aff34 │ │ │ │ - bvc.n 2b0124 │ │ │ │ + bvc.n 2b0164 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #880] @ 0x370 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #1000] @ 0x3e8 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #344] @ 0x158 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, sp, #920 @ 0x398 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f16 , , │ │ │ │ ldc 15, cr15, [pc, #-1020] @ 2afc94 │ │ │ │ - strb r6, [r2, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #32] @ (2b00bc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -212802,25 +212799,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #652] @ (2b0390 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2b0394 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2b0398 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -212861,51 +212858,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 2233c4 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 53dbf0 │ │ │ │ + bl 53dc20 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2b03a0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 53d118 │ │ │ │ + bl 53d148 │ │ │ │ ldr r2, [pc, #456] @ (2b03a4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d118 │ │ │ │ + bl 53d148 │ │ │ │ ldr r2, [pc, #444] @ (2b03a8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d118 │ │ │ │ + bl 53d148 │ │ │ │ ldr r2, [pc, #432] @ (2b03ac ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d118 │ │ │ │ + bl 53d148 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -212934,33 +212931,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r8 │ │ │ │ bl 2afed0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2b02ba │ │ │ │ ldr r3, [pc, #292] @ (2b03bc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2b03c0 ) │ │ │ │ ldr r1, [pc, #296] @ (2b03c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #268] @ (2b03c8 ) │ │ │ │ ldr r3, [pc, #192] @ (2b0380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -212980,124 +212977,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2b03d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b02b2 │ │ │ │ ldr r3, [pc, #208] @ (2b03d8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2b03dc ) │ │ │ │ ldr r1, [pc, #212] @ (2b03e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b02b2 │ │ │ │ ldr r3, [pc, #188] @ (2b03e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b0134 │ │ │ │ ldr r3, [pc, #180] @ (2b03e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b0134 │ │ │ │ ldr r0, [pc, #168] @ (2b03ec ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b0134 │ │ │ │ ldr r1, [pc, #160] @ (2b03f0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2b03f4 ) │ │ │ │ ldr r3, [pc, #164] @ (2b03f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2b03fc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0284 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #280 @ 0x118 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #256 @ 0x100 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2b0470 │ │ │ │ + bpl.n 2b02b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #888] @ 0x378 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2afe72 │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2afc7e │ │ │ │ @ instruction: 0xfffff363 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2b0364 │ │ │ │ + bcc.n 2b03a4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2b0310 │ │ │ │ + bcc.n 2b0350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #312] @ 0x138 │ │ │ │ + str r6, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r6, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r0, sp, #312 @ 0x138 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - bcc.n 2b0480 │ │ │ │ + bcc.n 2b04c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #776] @ 0x308 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r4, #58] @ 0x3a │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 2b044c │ │ │ │ + bcc.n 2b048c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #760] @ 0x2f8 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #480] @ (2b05c8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #288] @ 0x120 │ │ │ │ + str r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, #54] @ 0x36 │ │ │ │ + ldrh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 2b03c8 │ │ │ │ + bcc.n 2b0408 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2b04cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -213108,35 +213105,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2b04d8 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #168] @ (2b04dc ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b04aa │ │ │ │ mov r0, r5 │ │ │ │ - bl 53bac0 │ │ │ │ + bl 53baf0 │ │ │ │ cbnz r0, 2b045c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2b049e │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2231f4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -213146,15 +213143,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b046e │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2af73c │ │ │ │ @@ -213168,31 +213165,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b043e │ │ │ │ ldr r0, [pc, #40] @ (2b04e8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b043e │ │ │ │ - bcs.n 2b0524 │ │ │ │ + bcs.n 2b0564 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, pc, #864 @ (adr r6, 2b083c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #384] @ (2b0680 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213211,20 +213208,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 53bac0 │ │ │ │ + bl 53baf0 │ │ │ │ cbnz r0, 2b056c │ │ │ │ ldr r2, [pc, #340] @ (2b0698 ) │ │ │ │ ldr r3, [pc, #328] @ (2b068c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -213253,29 +213250,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b063c │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2b05b2 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2b0634 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2b057e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2b057e │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -213296,15 +213293,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ adds r0, #24 │ │ │ │ blx 2231f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #100] @ 2b0678 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -213335,45 +213332,45 @@ │ │ │ │ ldr r3, [pc, #80] @ (2b06ac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0578 │ │ │ │ ldr r0, [pc, #72] @ (2b06b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b0578 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bne.n 2b0704 │ │ │ │ + bne.n 2b0744 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r5, pc, #1008 @ (adr r5, 2b0a78 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrh r0, [r0, #42] @ 0x2a │ │ │ │ + ldrh r0, [r4, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #928 @ (adr r5, 2b0a38 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r5, pc, #800 @ (adr r5, 2b09bc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #488] @ (2b0890 ) │ │ │ │ + ldr r6, [pc, #616] @ (2b0910 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #360] @ 0x168 │ │ │ │ + str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2b06e0 ) │ │ │ │ add r0, pc │ │ │ │ @@ -213385,19 +213382,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2a21f0 │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #296] @ 0x128 │ │ │ │ + str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #464] @ (2b08c0 ) │ │ │ │ + ldr r5, [pc, #592] @ (2b0940 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ @@ -213406,58 +213403,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2b0770 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b0774 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #92] @ (2b0778 ) │ │ │ │ ldr r1, [pc, #96] @ (2b077c ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2b0780 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dcc4 │ │ │ │ + b.w 54dcf4 │ │ │ │ nop │ │ │ │ - bne.n 2b0810 │ │ │ │ + bne.n 2b0850 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #136] @ 0x88 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bxns r6 │ │ │ │ + bxns sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0x4796 │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2b081c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213466,41 +213463,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2b0824 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2b0828 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2b082c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #100] @ (2b0830 ) │ │ │ │ ldr r1, [pc, #104] @ (2b0834 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #88] @ (2b0838 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #80] @ (2b083c ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2b0840 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -213512,31 +213509,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - beq.n 2b07a0 │ │ │ │ + beq.n 2b07e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov sl, r6 │ │ │ │ + mov sl, sl │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #824 @ 0x338 │ │ │ │ + add r6, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [sp, #704] @ 0x2c0 │ │ │ │ + str r2, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #32 │ │ │ │ + lsrs r2, r7, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r2, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #200] @ 0xc8 │ │ │ │ + str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -213545,31 +213542,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2b0890 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #36] @ (2b0894 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 53dba0 │ │ │ │ - ldmia r7, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + b.w 53dbd0 │ │ │ │ + beq.n 2b08c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r1, [sp, #664] @ 0x298 │ │ │ │ + str r1, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r3, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0898 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -213609,15 +213606,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 605a68 │ │ │ │ + bl 605a98 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2b0a5a │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2b0a14 │ │ │ │ @@ -213627,15 +213624,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2b0a8a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2b08d0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -213665,69 +213662,69 @@ │ │ │ │ beq.n 2b08d0 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 60303c │ │ │ │ + bl 60306c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b09d2 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2b0968 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 605bdc │ │ │ │ + bl 605c0c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2b0968 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 54e778 │ │ │ │ + bl 54e7a8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r3, [pc, #184] @ (2b0aac ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2b0ab0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2b0ab4 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 2b08d6 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 54e778 │ │ │ │ + bl 54e7a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #132] @ (2b0ab8 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2b0abc ) │ │ │ │ ldr r3, [pc, #128] @ (2b0ac0 ) │ │ │ │ @@ -213737,34 +213734,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b08d6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2b0ac4 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2b0ac8 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2b0acc ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 2b08d6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2b0ad0 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2b0ad4 ) │ │ │ │ ldr r0, [pc, #68] @ (2b0ad8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -213775,37 +213772,37 @@ │ │ │ │ nop │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #352 @ (adr r2, 2b0c08 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r2, pc, #176 @ (adr r2, 2b0b5c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #552] @ 0x228 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #688] @ 0x2b0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #192] @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r4, r5} │ │ │ │ + ldmia r6, {r1, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0adc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -213835,29 +213832,29 @@ │ │ │ │ cbnz r5, 2b0b24 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2b0bac │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b0be4 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2b0c68 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b0c88 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2b0b5c │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b0ca2 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2b0ce0 ) │ │ │ │ ldr r3, [pc, #376] @ (2b0cdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -213873,15 +213870,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2b0cd2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a3074 │ │ │ │ + bl 5a30a4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0c58 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0b24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0b1e │ │ │ │ @@ -213895,46 +213892,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2b0cec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 2b0b5e │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0b24 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b0b34 │ │ │ │ ldr r3, [pc, #264] @ (2b0cf0 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2b0cf4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2b0cf8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0bc4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a3074 │ │ │ │ + bl 5a30a4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2b0c4a │ │ │ │ cbnz r5, 2b0c1e │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2b0cc6 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -213977,39 +213974,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b0d04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0bc4 │ │ │ │ ldr r3, [pc, #124] @ (2b0d08 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2b0d0c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2b0d10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0bc4 │ │ │ │ ldr r3, [pc, #112] @ (2b0d14 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2b0d18 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2b0d1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0bc4 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b0c1e │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -214019,43 +214016,43 @@ │ │ │ │ nop │ │ │ │ add r0, pc, #104 @ (adr r0, 2b0d44 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r1, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r1, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r1, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r4!, {r2} │ │ │ │ + ldmia r4!, {r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0d20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -214078,49 +214075,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a0690 │ │ │ │ + bl 5a06c0 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2b0dcc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2b0d84 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2b0d84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0e00 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1bd4 │ │ │ │ + bl 5a1c04 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2b0df0 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2b0de0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a1bdc │ │ │ │ + bl 5a1c0c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a1994 │ │ │ │ + bl 5a19c4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 59adf0 │ │ │ │ + bl 59ae20 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -214131,22 +214128,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5a19f0 │ │ │ │ + bl 5a1a20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2b0d90 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5a19f0 │ │ │ │ + bl 5a1a20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2b0d8a │ │ │ │ blx 225358 │ │ │ │ │ │ │ │ 002b0e04 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -214199,27 +214196,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0e9e │ │ │ │ ldr r3, [pc, #148] @ (2b0f18 ) │ │ │ │ ldr r2, [pc, #148] @ (2b0f1c ) │ │ │ │ ldr r1, [pc, #152] @ (2b0f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -214254,34 +214251,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b0e9e │ │ │ │ nop │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r3, #32] │ │ │ │ + ldrh r0, [r7, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r3, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r5, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r4, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r1, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b0f30 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2b1012 │ │ │ │ @@ -214458,25 +214455,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224f6c │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 605bdc │ │ │ │ + bl 605c0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b11c0 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2b11c0 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -214491,15 +214488,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2b11ba │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2b11ee │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2b1190 │ │ │ │ @@ -214542,15 +214539,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b120a │ │ │ │ ldr r0, [pc, #44] @ (2b1254 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b120a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #888] @ 0x378 │ │ │ │ @@ -214559,15 +214556,15 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #20] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b1258 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -214588,15 +214585,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 5a30e8 │ │ │ │ + bl 5a3118 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b1320 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -214646,15 +214643,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2b14b4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b12be │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2b1108 │ │ │ │ adds r0, #1 │ │ │ │ @@ -214669,15 +214666,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2b12ae │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214725,15 +214722,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2b12b0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -214793,15 +214790,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #14] │ │ │ │ + ldrh r4, [r1, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b14b8 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -215056,25 +215053,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2b1750 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b1704 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 6ad844 │ │ │ │ + b.w 6ad864 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2b18dc ) │ │ │ │ @@ -215089,23 +215086,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2b18d0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b18d0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2b18d0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr r2, [pc, #308] @ (2b18e4 ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -215223,39 +215220,39 @@ │ │ │ │ b.n 2b185a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r2, #36] @ 0x24 │ │ │ │ + strh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b196c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cbnz r0, 2b1942 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -215296,18 +215293,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b19b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r0, [r1, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b1a20 │ │ │ │ @@ -215316,53 +215313,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2b1a28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [pc, #72] @ 2b1a2c │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 2b1a30 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2b1a34 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2b1a38 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - ittt mi │ │ │ │ - lslmi r2, r2, #1 │ │ │ │ - addmi r4, #128 @ 0x80 │ │ │ │ - lslmi r1, r0, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + ittt vs │ │ │ │ + lslvs r2, r2, #1 │ │ │ │ + addvs r4, #160 @ 0xa0 │ │ │ │ + lslvs r1, r0, #1 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #28] │ │ │ │ + strh r4, [r0, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r6, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2b1ab8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -215374,26 +215371,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5a0690 │ │ │ │ + bl 5a06c0 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2b18fc │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a1ad4 │ │ │ │ + bl 5a1b04 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2b0d20 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -215462,21 +215459,21 @@ │ │ │ │ bne.n 2b1b0e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215765,15 +215762,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2b1e6e │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -215812,22 +215809,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2b21e4 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2b21e8 ) │ │ │ │ @@ -215838,23 +215835,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2b21f0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2b205e │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2b2092 │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -215864,19 +215861,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2b1fb6 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2b1fea │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b200c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5a1ad4 │ │ │ │ + bl 5a1b04 │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2b200e │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -215889,33 +215886,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2b21fc ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 5a0750 │ │ │ │ + bl 5a0780 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b21cc │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0adc │ │ │ │ @@ -215932,15 +215929,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2b2208 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215976,15 +215973,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2b2214 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215996,25 +215993,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b0d20 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b2048 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5a19f0 │ │ │ │ + bl 5a1a20 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2b20f8 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5a19f0 │ │ │ │ + bl 5a1a20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b21a4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5a19f0 │ │ │ │ + bl 5a1a20 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2b2156 │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2b2218 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -216024,15 +216021,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 5a08f8 │ │ │ │ + bl 5a0928 │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2b2174 │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -216046,15 +216043,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2b2224 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b2048 │ │ │ │ mov r0, r8 │ │ │ │ bl 2b175c │ │ │ │ cbnz r0, 2b21c2 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -216076,79 +216073,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b223c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b2048 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b2180 │ │ │ │ ldr r3, [pc, #112] @ (2b2240 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2b2244 ) │ │ │ │ ldr r0, [pc, #112] @ (2b2248 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cbnz r6, 2b221e │ │ │ │ + cbnz r6, 2b2226 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 2b220a │ │ │ │ + cbnz r6, 2b2212 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r6, #24] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb8dc │ │ │ │ + @ instruction: 0xb8fc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r3, #20] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r3, #20] │ │ │ │ + ldrb r4, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r1, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7b2 │ │ │ │ + @ instruction: 0xb7d2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r2, #20] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb77c │ │ │ │ + @ instruction: 0xb79c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r4, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r7, #14] │ │ │ │ + ldrb r4, [r3, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb784 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r4, #14] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb73a │ │ │ │ + @ instruction: 0xb75a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #150 @ 0x96 │ │ │ │ + cmp r1, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -216206,52 +216203,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b2304 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2b2348 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #40] @ (2b234c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2b2350 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2b22d0 │ │ │ │ nop │ │ │ │ - push {r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb608 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r2, r6] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -216297,15 +216294,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2b1af8 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2b23f6 │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -216338,22 +216335,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2b224c │ │ │ │ ldr r0, [pc, #16] @ (2b2460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b243e │ │ │ │ nop │ │ │ │ strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r2, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #9] │ │ │ │ + ldrb r2, [r2, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -216384,23 +216381,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2b250c │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2b2510 │ │ │ │ cbz r0, 2b24ee │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2b2514 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2b24f2 │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cbz r0, 2b24f2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -216457,15 +216454,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2b2584 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216508,15 +216505,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b260e │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216561,15 +216558,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b269c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216605,15 +216602,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2b2714 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216696,19 +216693,19 @@ │ │ │ │ cbz r3, 2b2844 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cbnz r0, 2b282a │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -216786,21 +216783,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b288c │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2b288c │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -216860,21 +216857,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b2932 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2b2932 │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2b29f4 │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -216972,15 +216969,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b2a66 │ │ │ │ ldr r0, [pc, #376] @ (2b2c10 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b2a66 │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2b2a5e │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -217038,15 +217035,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605bdc │ │ │ │ + bl 605c0c │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b2bb8 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -217073,15 +217070,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2b2b56 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2b2b56 │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -217122,27 +217119,27 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #264 @ 0x108 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r1, #6] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #296 @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r7, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b2c2c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217151,15 +217148,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2b2c52 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -217171,15 +217168,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2b2464 │ │ │ │ @@ -217216,15 +217213,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2b2cec │ │ │ │ │ │ │ │ @@ -217403,15 +217400,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b2d44 │ │ │ │ ldr r0, [pc, #540] @ (2b30f0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2b2d44 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2b2c2c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -217465,15 +217462,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6060d0 │ │ │ │ + bl 606100 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b2d90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b272c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b2d90 │ │ │ │ @@ -217530,15 +217527,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6060d0 │ │ │ │ + bl 606100 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b303e │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2b306a │ │ │ │ @@ -217615,33 +217612,33 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r2, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #1] │ │ │ │ + strb r4, [r3, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #680 @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #72] @ 0x48 │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3118 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217657,25 +217654,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2b335e │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #648] @ (2b33e0 ) │ │ │ │ ldr r2, [pc, #648] @ (2b33e4 ) │ │ │ │ ldr r1, [pc, #652] @ (2b33e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b1af8 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -217723,15 +217720,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 6060d0 │ │ │ │ + bl 606100 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2b33bc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -217766,15 +217763,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 605bdc │ │ │ │ + bl 605c0c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b333c │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2b320a │ │ │ │ bhi.n 2b32f6 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217917,19 +217914,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #720 @ (adr r7, 2b36b4 ) │ │ │ │ + add r7, pc, #848 @ (adr r7, 2b3734 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, fp │ │ │ │ + cmp r6, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r0, [r5, #30] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218007,15 +218004,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b34d4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -218052,25 +218049,25 @@ │ │ │ │ b.n 2b34a2 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2b34f4 │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2b34ba │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #96] @ (2b35a0 ) │ │ │ │ ldr r2, [pc, #100] @ (2b35a4 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2b35a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2b3578 │ │ │ │ @@ -218093,25 +218090,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (2b35b0 ) │ │ │ │ ldr r0, [pc, #32] @ (2b35b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r3, pc, #824 @ (adr r3, 2b38dc ) │ │ │ │ + add r3, pc, #952 @ (adr r3, 2b395c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r0, r6 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs r6, r0 │ │ │ │ + sbcs r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #504 @ (adr r3, 2b37a8 ) │ │ │ │ + add r3, pc, #632 @ (adr r3, 2b3828 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #32] │ │ │ │ + ldr r6, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b35b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218124,39 +218121,39 @@ │ │ │ │ cbz r3, 2b362a │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2b3650 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #104] @ (2b3654 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #96] @ (2b3658 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54ca00 │ │ │ │ + bl 54ca30 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5a0478 │ │ │ │ + bl 5a04a8 │ │ │ │ ldr r3, [pc, #84] @ (2b365c ) │ │ │ │ ldr r1, [pc, #84] @ (2b3660 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2c7ec0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2b363a │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -218167,23 +218164,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ strb r0, [r7, #20] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [r3, #4] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r1, #28] │ │ │ │ + ldr r6, [r5, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b3664 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -218218,15 +218215,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2b36a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6a7e30 │ │ │ │ + bl 6a7e50 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 224f6c │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -218235,29 +218232,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2b37ac ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -218279,15 +218276,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2b37b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -218295,25 +218292,25 @@ │ │ │ │ lsls r6, r2, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r3, [pc, #312] @ (2b38dc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r4, r7, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #608 @ (adr r1, 2b3a14 ) │ │ │ │ + add r1, pc, #736 @ (adr r1, 2b3a94 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r3, #4] │ │ │ │ + ldr r2, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b37c4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r7, [pc, #312] @ (2b3900 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -218322,77 +218319,77 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2b3860 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2b3864 ) │ │ │ │ ldr r1, [pc, #116] @ (2b3868 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #100] @ (2b386c ) │ │ │ │ ldr r2, [pc, #104] @ (2b3870 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2b3874 ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2b3878 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #88] @ (2b387c ) │ │ │ │ ldr r0, [pc, #88] @ (2b3880 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2b3884 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #704 @ (adr r3, 2b3b1c ) │ │ │ │ + add r3, pc, #832 @ (adr r3, 2b3b9c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #22 │ │ │ │ + cmp r1, #54 @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r1, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #904] @ (2b3c08 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -218408,26 +218405,26 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2b38cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2b2c2c │ │ │ │ nop │ │ │ │ - add r2, pc, #952 @ (adr r2, 2b3c80 ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 2b3900 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2b3964 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -218441,36 +218438,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #96] @ (2b3978 ) │ │ │ │ ldr r2, [pc, #96] @ (2b397c ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 3dcff0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #68] @ (2b3980 ) │ │ │ │ ldr r2, [pc, #72] @ (2b3984 ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -218480,31 +218477,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #664 @ (adr r2, 2b3c00 ) │ │ │ │ + add r2, pc, #792 @ (adr r2, 2b3c80 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #21 │ │ │ │ + asrs r6, r7, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #40] @ 0x28 │ │ │ │ + ldr r0, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #40] @ 0x28 │ │ │ │ + ldr r6, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r5, #40] @ 0x28 │ │ │ │ + ldr r0, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2b3ce8 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -218527,15 +218524,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -218609,23 +218606,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2b3d14 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #620] @ (2b3d18 ) │ │ │ │ ldr r1, [pc, #624] @ (2b3d1c ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2b3b30 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -218830,61 +218827,61 @@ │ │ │ │ ldr r1, [pc, #100] @ (2b3d40 ) │ │ │ │ ldr r0, [pc, #104] @ (2b3d44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r1, pc, #960 @ (adr r1, 2b40ac ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 2b3d2c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r0, [r4, #5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r4, [r7, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r2, [r3, #5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #28] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #24] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #188 @ 0xbc │ │ │ │ + cmp r2, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #48 @ 0x30 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r7, #12] │ │ │ │ + ldr r4, [r3, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r1, #16] │ │ │ │ + ldr r4, [r5, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r4, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strb r4, [r0, #0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r1, #8] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, #112] @ 0x70 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2b3e88 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -218902,28 +218899,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ bl 307b84 │ │ │ │ ldr r2, [pc, #264] @ (2b3e9c ) │ │ │ │ ldr r1, [pc, #268] @ (2b3ea0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #248] @ (2b3ea4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2b3ea8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -218946,43 +218943,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2b3e26 │ │ │ │ mov r0, r8 │ │ │ │ bl 307870 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b3e6e │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #172] @ (2b3eb0 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #160] @ (2b3eb4 ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dc74 │ │ │ │ + bl 54dca4 │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b3664 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2b3e44 │ │ │ │ mov r0, fp │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #112] @ (2b3eb8 ) │ │ │ │ ldr r3, [pc, #68] @ (2b3e8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -218999,44 +218996,44 @@ │ │ │ │ ldr r4, [pc, #76] @ (2b3ebc ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b3e44 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #80 @ 0x50 │ │ │ │ + subs r1, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + subs r1, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #96] @ 0x60 │ │ │ │ + str r6, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r4, #96] @ 0x60 │ │ │ │ + str r4, [r0, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r2, #96 @ 0x60 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3ec0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219047,25 +219044,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b3f04 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b35b8 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r1, #76] @ 0x4c │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3f08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219076,31 +219073,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2b3f5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r0, #72] @ 0x48 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #72] @ 0x48 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3f60 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -219112,29 +219109,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e2084 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b3fb4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219145,53 +219142,53 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b3ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e203c │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b4000 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2b4012 │ │ │ │ ldr r3, [pc, #16] @ (2b4018 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2b4038 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ bx fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -219211,15 +219208,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6060d0 │ │ │ │ + bl 606100 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b40a0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -219228,17 +219225,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 223884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2b40b8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 69ddfc │ │ │ │ + b.w 69de1c │ │ │ │ nop │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2b411c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -219266,53 +219263,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b40e6 │ │ │ │ ldr r0, [pc, #28] @ (2b412c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b40e6 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2b4194 ) │ │ │ │ ldr r2, [pc, #84] @ (2b4198 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2b419c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #72] @ (2b41a0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #68] @ (2b41a4 ) │ │ │ │ ldr r1, [pc, #68] @ (2b41a8 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #56] @ (2b41ac ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -219320,19 +219317,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1, #20 │ │ │ │ + lsrs r2, r5, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -219502,15 +219499,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2b43b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b42ae │ │ │ │ ldr r0, [pc, #92] @ (2b43b4 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b426c │ │ │ │ ldr r0, [pc, #72] @ (2b43ac ) │ │ │ │ @@ -219523,38 +219520,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2b43b8 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b426c │ │ │ │ ldr r6, [r6, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [r6, #36] @ 0x24 │ │ │ │ + str r0, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [sp, #40] @ 0x28 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #736] @ (2b468c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #28] │ │ │ │ + str r0, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #560] @ (2b45e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #20] │ │ │ │ + str r0, [r7, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -219583,15 +219580,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2b4496 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4676 │ │ │ │ @@ -219611,15 +219608,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2b471c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 3ebd54 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2b44b0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #692] @ (2b4720 ) │ │ │ │ ldr r3, [pc, #668] @ (2b470c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -219637,46 +219634,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2b4728 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b4462 │ │ │ │ mov r0, r9 │ │ │ │ bl 3ea4a4 │ │ │ │ ldr r2, [pc, #628] @ (2b472c ) │ │ │ │ ldr r1, [pc, #628] @ (2b4730 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r9 │ │ │ │ bl 2c8e34 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b46aa │ │ │ │ - bl 5a1ad4 │ │ │ │ + bl 5a1b04 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b46ca │ │ │ │ vldr d7, [pc, #508] @ 2b46f8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5a0690 │ │ │ │ + bl 5a06c0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2b4462 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2b452a │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -219692,29 +219689,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2b46c4 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2b46b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -219774,43 +219771,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 2258d0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2b446a │ │ │ │ ldr r2, [pc, #188] @ (2b4734 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2b4738 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b4462 │ │ │ │ ldr r2, [pc, #168] @ (2b473c ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2b4740 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b4462 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2b452a │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2b4584 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2b4564 │ │ │ │ @@ -219823,15 +219820,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2b474c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 429e08 │ │ │ │ b.n 2b4462 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -219842,45 +219839,45 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ orrs r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r6, [r3, #104] @ 0x68 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r7, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #24] │ │ │ │ + str r6, [r6, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, #24] │ │ │ │ + str r4, [r1, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r3, r6] │ │ │ │ + ldrsh r6, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r6, [r3, r4] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #296] @ 0x128 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r2, #120] @ 0x78 │ │ │ │ + ldr r4, [r6, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2b4840 │ │ │ │ @@ -219938,15 +219935,15 @@ │ │ │ │ bpl.n 2b47ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2b4850 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b47ac │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2b47a0 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -219980,23 +219977,23 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r2] │ │ │ │ + ldrsh r0, [r6, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2b48f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -220006,15 +220003,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2b48fc ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #112] @ (2b4900 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b48ce │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -220043,31 +220040,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b4898 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2b490c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b4898 │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + str r3, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r4, [r1, r4] │ │ │ │ + ldrb r4, [r5, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, r4] │ │ │ │ + ldrb r6, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r7] │ │ │ │ + ldrb r0, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -220126,15 +220123,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2b4b28 │ │ │ │ ldr.w r0, [pc, #1656] @ 2b504c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4b1c │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2b4ada │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4e28 │ │ │ │ @@ -220250,15 +220247,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2b5054 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b4ac4 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2b4ec4 │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -220423,15 +220420,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b4cfa │ │ │ │ ldr r0, [pc, #764] @ (2b505c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2b4cfa │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2b4b6a │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2b4b6a │ │ │ │ @@ -220490,15 +220487,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2b4b28 │ │ │ │ ldr r0, [pc, #592] @ (2b5064 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4b1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -220576,15 +220573,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2b4b28 │ │ │ │ ldr r0, [pc, #356] @ (2b5068 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4b1c │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2b5040 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -220599,15 +220596,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b4bf4 │ │ │ │ ldr r0, [pc, #308] @ (2b5070 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b4bf4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2b4aac │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2b4b6a │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -220626,15 +220623,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2b4b28 │ │ │ │ ldr r0, [pc, #236] @ (2b5078 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2b4b1c │ │ │ │ ldr r3, [pc, #216] @ (2b5074 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -220643,15 +220640,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b4cfa │ │ │ │ ldr r0, [pc, #200] @ (2b507c ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2b4cfa │ │ │ │ ldr r0, [pc, #152] @ (2b5060 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -220661,15 +220658,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b4c42 │ │ │ │ ldr r0, [pc, #156] @ (2b5080 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b4c42 │ │ │ │ ldr r2, [pc, #80] @ (2b5040 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2b4b1c │ │ │ │ @@ -220683,15 +220680,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2b4af6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2b5088 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2b4af6 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2b4b64 │ │ │ │ mov r6, r7 │ │ │ │ @@ -220701,45 +220698,45 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #448] @ (2b5208 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, r4] │ │ │ │ + ldrb r4, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldr r0, [r2, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r5, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r2, [r0, r6] │ │ │ │ + ldrsb r2, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r7, r2] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -220880,15 +220877,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2b5980 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b50ea │ │ │ │ b.n 2b50f8 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2b53d8 │ │ │ │ @@ -220965,15 +220962,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b528a │ │ │ │ ldr.w r2, [pc, #1592] @ 2b5988 │ │ │ │ ldr.w r0, [pc, #1592] @ 2b598c │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b528a │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2b5544 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -221001,15 +220998,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b5168 │ │ │ │ ldr.w r2, [pc, #1480] @ 2b5990 │ │ │ │ ldr.w r0, [pc, #1480] @ 2b5994 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b5168 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b57b6 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -221034,15 +221031,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2b5978 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5154 │ │ │ │ ldr.w r0, [pc, #1388] @ 2b59a0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b5154 │ │ │ │ ldr.w r2, [pc, #1336] @ 2b5978 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -221068,15 +221065,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b5414 │ │ │ │ ldr.w r2, [pc, #1296] @ 2b59a4 │ │ │ │ ldr.w r0, [pc, #1296] @ 2b59a8 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b514e │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2b5530 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2b5530 │ │ │ │ @@ -221096,15 +221093,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2b5414 │ │ │ │ ldr.w r2, [pc, #1220] @ 2b59ac │ │ │ │ ldr.w r0, [pc, #1220] @ 2b59b0 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b514e │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2b5138 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221161,15 +221158,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2b59b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b5146 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b528a │ │ │ │ ldr r3, [pc, #948] @ (2b5984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -221181,15 +221178,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b528a │ │ │ │ ldr r2, [pc, #980] @ (2b59bc ) │ │ │ │ ldr r0, [pc, #984] @ (2b59c0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b528a │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b57e4 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -221232,15 +221229,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2b5414 │ │ │ │ ldr r2, [pc, #832] @ (2b59c4 ) │ │ │ │ ldr r0, [pc, #836] @ (2b59c8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2b514e │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -221280,15 +221277,15 @@ │ │ │ │ beq.w 2b5450 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b5450 │ │ │ │ ldr r0, [pc, #712] @ (2b59cc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b5450 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 224f6c │ │ │ │ @@ -221307,15 +221304,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2b52e2 │ │ │ │ ldr r0, [pc, #644] @ (2b59d4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b52e2 │ │ │ │ ldr r2, [pc, #548] @ (2b5984 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b550e │ │ │ │ @@ -221326,15 +221323,15 @@ │ │ │ │ bpl.w 2b550e │ │ │ │ ldr r2, [pc, #608] @ (2b59d8 ) │ │ │ │ ldr r0, [pc, #608] @ (2b59dc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b550e │ │ │ │ ldr r3, [pc, #500] @ (2b5984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5388 │ │ │ │ @@ -221344,15 +221341,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b5388 │ │ │ │ ldr r2, [pc, #568] @ (2b59e0 ) │ │ │ │ ldr r0, [pc, #572] @ (2b59e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b5388 │ │ │ │ ldr r3, [pc, #460] @ (2b5984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b53e2 │ │ │ │ ldr r3, [pc, #436] @ (2b5978 ) │ │ │ │ @@ -221361,15 +221358,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b53e2 │ │ │ │ ldr r2, [pc, #536] @ (2b59e8 ) │ │ │ │ ldr r0, [pc, #536] @ (2b59ec ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b53e2 │ │ │ │ ldr r3, [pc, #412] @ (2b5984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5604 │ │ │ │ @@ -221379,15 +221376,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2b5604 │ │ │ │ ldr r2, [pc, #496] @ (2b59f0 ) │ │ │ │ ldr r0, [pc, #500] @ (2b59f4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b5604 │ │ │ │ ldr r3, [pc, #372] @ (2b5984 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b5826 │ │ │ │ ldr r3, [pc, #348] @ (2b5978 ) │ │ │ │ @@ -221408,15 +221405,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2b56c6 │ │ │ │ ldr r2, [pc, #432] @ (2b59f8 ) │ │ │ │ ldr r0, [pc, #436] @ (2b59fc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b56c6 │ │ │ │ ldr r2, [pc, #424] @ (2b5a00 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b562c │ │ │ │ ldr r2, [pc, #276] @ (2b5978 ) │ │ │ │ @@ -221425,15 +221422,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2b562c │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2b5a04 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b562c │ │ │ │ ldr r3, [pc, #256] @ (2b5984 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b528a │ │ │ │ ldr r3, [pc, #232] @ (2b5978 ) │ │ │ │ @@ -221442,20 +221439,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b528a │ │ │ │ ldr r2, [pc, #364] @ (2b5a08 ) │ │ │ │ ldr r0, [pc, #364] @ (2b5a0c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2b528a │ │ │ │ ldr r0, [pc, #348] @ (2b5a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2b514e │ │ │ │ ldr r1, [pc, #328] @ (2b5a14 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -221468,23 +221465,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2b5554 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2b5a18 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2b5554 │ │ │ │ ldr r2, [pc, #288] @ (2b5a1c ) │ │ │ │ ldr r0, [pc, #288] @ (2b5a20 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2b514e │ │ │ │ ldr r3, [pc, #268] @ (2b5a24 ) │ │ │ │ ldr r2, [pc, #268] @ (2b5a28 ) │ │ │ │ @@ -221511,117 +221508,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b5414 │ │ │ │ ldr r2, [pc, #212] @ (2b5a30 ) │ │ │ │ ldr r0, [pc, #216] @ (2b5a34 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2b514e │ │ │ │ ldrh r4, [r4, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r1] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r4, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r0] │ │ │ │ + ldrsb r6, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r1, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsb r6, [r3, r1] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r6, r4] │ │ │ │ + strb r4, [r2, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r5] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r1, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r6, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r0, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r0, r4] │ │ │ │ + strh r0, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, r5] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r7, r1] │ │ │ │ + strh r6, [r3, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r5, [pc, #928] @ (2b5d74 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, r1] │ │ │ │ + strh r2, [r3, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r1, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r1, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r2, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r3, [pc, #448] @ (2b5bc4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, r4] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, r1] │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r5, r0] │ │ │ │ + strh r2, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r2, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r0, r2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r0, r0] │ │ │ │ + str r4, [r4, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r1, #24] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r2, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #608] @ (2b5c90 ) │ │ │ │ + ldr r4, [pc, #736] @ (2b5d10 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #664] @ (2b5cd0 ) │ │ │ │ + ldr r7, [pc, #792] @ (2b5d50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b5a38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -221642,164 +221639,164 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2b5a96 │ │ │ │ ldr r1, [pc, #264] @ (2b5b98 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f28 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2b5b7a │ │ │ │ ldr r1, [pc, #244] @ (2b5b9c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #236] @ (2b5ba0 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9a4 │ │ │ │ + bl 54c9d4 │ │ │ │ ldr r1, [pc, #224] @ (2b5ba4 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2b5ba8 ) │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2b5bac ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2b5bb0 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr r1, [pc, #208] @ (2b5bb4 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 54c8e4 │ │ │ │ + bl 54c914 │ │ │ │ ldr r1, [pc, #196] @ (2b5bb8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54c8e4 │ │ │ │ + bl 54c914 │ │ │ │ ldr r1, [pc, #188] @ (2b5bbc ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 54c8e4 │ │ │ │ + bl 54c914 │ │ │ │ ldr r1, [pc, #176] @ (2b5bc0 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 54c8e4 │ │ │ │ + bl 54c914 │ │ │ │ ldr r1, [pc, #164] @ (2b5bc4 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e0 │ │ │ │ + bl 54ca10 │ │ │ │ ldr r2, [pc, #156] @ (2b5bc8 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #140] @ (2b5bcc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9180 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2c8b80 │ │ │ │ ldr r2, [pc, #108] @ (2b5bd0 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2b5bd4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 551d0c │ │ │ │ + b.w 551d3c │ │ │ │ ldr r3, [pc, #92] @ (2b5bd8 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2b5bdc ) │ │ │ │ ldr r0, [pc, #92] @ (2b5be0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ str r0, [r0, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r3, [pc, #256] @ (2b5c98 ) │ │ │ │ + ldr r3, [pc, #384] @ (2b5d18 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ldr r4, [r0, #68] @ 0x44 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r3, r4] │ │ │ │ + str r4, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #600 @ 0x258 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #536] @ (2b5dc4 ) │ │ │ │ + ldr r3, [pc, #664] @ (2b5e44 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r4, r5, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + strh r4, [r1, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb4c0043 │ │ │ │ - @ instruction: 0xfb460043 │ │ │ │ - str r0, [r4, r3] │ │ │ │ + @ instruction: 0xfb6c0043 │ │ │ │ + @ instruction: 0xfb660043 │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r2, r3] │ │ │ │ + str r4, [r6, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #168] @ (2b5c74 ) │ │ │ │ + ldr r3, [pc, #296] @ (2b5cf4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #152] @ (2b5c6c ) │ │ │ │ + ldr r2, [pc, #280] @ (2b5cec ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r2, [pc, #248] @ (2b5cd0 ) │ │ │ │ + ldr r2, [pc, #376] @ (2b5d50 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r0, [r4, #4] │ │ │ │ + strh r0, [r0, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #216] @ (2b5cb8 ) │ │ │ │ + ldr r2, [pc, #344] @ (2b5d38 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r3, r0] │ │ │ │ + str r2, [r7, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b5be4 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -221826,44 +221823,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2b5c74 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69dc58 │ │ │ │ + bl 69dc78 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 6a0694 │ │ │ │ + bl 6a06b4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2b5c9c │ │ │ │ ldr r3, [pc, #120] @ (2b5cb8 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2b5cbc ) │ │ │ │ ldr r2, [pc, #124] @ (2b5cc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5a0478 │ │ │ │ + bl 5a04a8 │ │ │ │ ldr r3, [pc, #100] @ (2b5cc4 ) │ │ │ │ ldr r1, [pc, #104] @ (2b5cc8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c7ec0 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69dc70 │ │ │ │ + bl 69dc90 │ │ │ │ ldr r2, [pc, #84] @ (2b5ccc ) │ │ │ │ ldr r3, [pc, #60] @ (2b5cb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -221875,36 +221872,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2b5cd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ nop │ │ │ │ ldr r6, [pc, #1008] @ (2b60a0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r6, [pc, #984] @ (2b608c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - addw r0, sl, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf22a0040 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #36] @ 0x24 │ │ │ │ + ldr r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #592] @ (2b5f20 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2b5e0c ) │ │ │ │ + ldr r7, [pc, #440] @ (2b5e8c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2b5ce8 │ │ │ │ ldr r2, [pc, #24] @ (2b5cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -221914,15 +221911,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r0, [r4, #2] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -221935,15 +221932,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2b5d28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ cmp r3, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2b5d94 │ │ │ │ @@ -221954,15 +221951,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -221972,21 +221969,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2b5d88 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #31] │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #224] @ (2b5e7c ) │ │ │ │ + ldr r7, [pc, #352] @ (2b5efc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2b5ed8 ) │ │ │ │ + ldr r7, [pc, #440] @ (2b5f58 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2b5fb0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -221996,15 +221993,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -222054,15 +222051,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 607b00 │ │ │ │ + bl 607b30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2b5eac │ │ │ │ @@ -222142,30 +222139,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 607b00 │ │ │ │ + bl 607b30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2b5eac │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2b5e98 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r4, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #968] @ (2b6380 ) │ │ │ │ + ldr r7, [pc, #72] @ (2b6000 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [pc, #16] @ (2b5fcc ) │ │ │ │ + ldr r7, [pc, #144] @ (2b604c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -222239,19 +222236,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2b60a8 ) │ │ │ │ ldr r0, [pc, #20] @ (2b60ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #88] @ (2b6104 ) │ │ │ │ + ldr r4, [pc, #216] @ (2b6184 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [pc, #216] @ (2b6188 ) │ │ │ │ + ldr r4, [pc, #344] @ (2b6208 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2b616c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -222260,25 +222257,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2b6174 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #156] @ (2b6178 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2b617c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #140] @ (2b6180 ) │ │ │ │ ldr r1, [pc, #144] @ (2b6184 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2b6188 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2b618c ) │ │ │ │ @@ -222310,36 +222307,36 @@ │ │ │ │ ldr r0, [pc, #116] @ (2b61b0 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #100] @ (2b61b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #17] │ │ │ │ + ldrb r4, [r2, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r6, #256] @ 0x100 │ │ │ │ - strb r2, [r4, r6] │ │ │ │ + stc 0, cr0, [r6, #256]! @ 0x100 │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [pc, #648] @ (2b6404 ) │ │ │ │ + ldr r3, [pc, #776] @ (2b6484 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r3, [pc, #744] @ (2b6468 ) │ │ │ │ + ldr r3, [pc, #872] @ (2b64e8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -222351,15 +222348,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #736] @ (2b6494 ) │ │ │ │ + ldr r3, [pc, #864] @ (2b6514 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r7, #48 @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222449,32 +222446,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b62e0 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2b62e4 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #72] @ (2b632c ) │ │ │ │ + ldr r2, [pc, #200] @ (2b63ac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #992] @ (2b66c8 ) │ │ │ │ + ldr r2, [pc, #96] @ (2b6348 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2b6334 │ │ │ │ sub sp, #12 │ │ │ │ @@ -222484,32 +222481,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b6338 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2b633c ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #8] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #744] @ (2b6624 ) │ │ │ │ + ldr r1, [pc, #872] @ (2b66a4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #640] @ (2b65c0 ) │ │ │ │ + ldr r1, [pc, #768] @ (2b6640 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2b63ac │ │ │ │ sub sp, #16 │ │ │ │ @@ -222518,15 +222515,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2b63b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2b638a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -222543,19 +222540,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #320] @ (2b64f4 ) │ │ │ │ + ldr r1, [pc, #448] @ (2b6574 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r1, [pc, #408] @ (2b6550 ) │ │ │ │ + ldr r1, [pc, #536] @ (2b65d0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2b644c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -222567,57 +222564,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2b645c │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2b6460 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2b6402 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2b6434 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 607c74 │ │ │ │ + bl 607ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b63fc │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b6402 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [pc, #840] @ (2b679c ) │ │ │ │ + ldr r0, [pc, #968] @ (2b681c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #920] @ (2b67f0 ) │ │ │ │ + ldr r1, [pc, #24] @ (2b6470 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b6858 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -222638,15 +222635,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2b66e0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2b66e4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -222694,15 +222691,15 @@ │ │ │ │ bpl.n 2b6602 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 607760 │ │ │ │ + bl 607790 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2b64f0 │ │ │ │ b.n 2b64ea │ │ │ │ @@ -222832,23 +222829,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2b663a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2b653c │ │ │ │ - ldrb r6, [r7, #2] │ │ │ │ + ldrb r6, [r3, #3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mov r6, pc │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [pc, #168] @ (2b678c ) │ │ │ │ + ldr r0, [pc, #296] @ (2b680c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ (2b6728 ) │ │ │ │ + ldr r0, [pc, #192] @ (2b67a8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r0, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ │ │ │ │ 002b66f0 : │ │ │ │ @@ -222882,20 +222879,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b67b8 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #108] @ (2b67bc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #100] @ (2b67c0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f94 │ │ │ │ ldr r3, [pc, #92] @ (2b67c4 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -222923,33 +222920,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r4, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r8, pc │ │ │ │ + bx r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 2b65dc │ │ │ │ + b.n 2b661c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #192] @ (2b687c ) │ │ │ │ + ldr r7, [pc, #320] @ (2b68fc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + @ instruction: 0xb620 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #23] │ │ │ │ + strb r4, [r3, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r4, sp │ │ │ │ + mov ip, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b67d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -222961,29 +222958,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3e2084 │ │ │ │ nop │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, r9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r2, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b6828 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -222994,26 +222991,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b6870 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3e203c │ │ │ │ nop │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r8, sp │ │ │ │ + mov r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp lr, sl │ │ │ │ + cmp lr, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -223024,15 +223021,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2b68a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ movs r0, #210 @ 0xd2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2b6a34 │ │ │ │ @@ -223049,31 +223046,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #348] @ (2b6a48 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2b6a4c ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 607c74 │ │ │ │ + bl 607ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b69ee │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b6926 │ │ │ │ ldr r3, [pc, #304] @ (2b6a50 ) │ │ │ │ add r3, pc │ │ │ │ @@ -223104,19 +223101,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2b69c6 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b6a2c │ │ │ │ ldr r3, [pc, #212] @ (2b6a60 ) │ │ │ │ @@ -223164,73 +223161,73 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2b6a78 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b699c │ │ │ │ ldr r3, [pc, #112] @ (2b6a7c ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2b6a80 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2b6a84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2b699c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2b6a88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2b698e │ │ │ │ negs r4, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r2, [r7, #19] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #23 │ │ │ │ + lsrs r2, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r1, #22 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp r6, sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldmia r7, {r1, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ vminnm.f16 , , │ │ │ │ subs r2, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r8, r2 │ │ │ │ + add r8, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adcs r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r0, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, lr │ │ │ │ + add r8, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, fp │ │ │ │ + add r0, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r2, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add ip, r0 │ │ │ │ + add ip, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, r7 │ │ │ │ + add r0, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223241,59 +223238,59 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b6b10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (2b6b14 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b6b18 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b6b1c ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #80] @ (2b6b20 ) │ │ │ │ ldr r2, [pc, #80] @ (2b6b24 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b6b28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r4, #12] │ │ │ │ + strb r0, [r0, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2b7264 │ │ │ │ + b.n 2b72a4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #792] @ (2b6e2c ) │ │ │ │ + ldr r3, [pc, #920] @ (2b6eac ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movw r0, #59457 @ 0xe841 │ │ │ │ - @ instruction: 0xf6320041 │ │ │ │ + @ instruction: 0xf66e0041 │ │ │ │ + @ instruction: 0xf6520041 │ │ │ │ lsls r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2b6f24 │ │ │ │ subs r6, r3, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -223358,27 +223355,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b6b90 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b6b90 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2b6b90 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2b6b90 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -223389,23 +223386,23 @@ │ │ │ │ beq.n 2b6c3a │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2b6b90 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -223424,15 +223421,15 @@ │ │ │ │ bpl.n 2b6b78 │ │ │ │ ldr r1, [pc, #52] @ (2b6cac ) │ │ │ │ ldr r0, [pc, #56] @ (2b6cb0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b6b78 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #202 @ 0xca │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -223443,17 +223440,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #120 @ 0x78 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b6e78 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - negs r0, r2 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - negs r0, r2 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2b6e00 ) │ │ │ │ @@ -223500,15 +223497,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr r2, [pc, #204] @ (2b6e0c ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b6d08 │ │ │ │ @@ -223523,21 +223520,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b6d08 │ │ │ │ ldr r1, [pc, #184] @ (2b6e1c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2b6e20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2b6d08 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2b6d9c │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -223555,24 +223552,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2b6cfe │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ cbz r0, 2b6dda │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2b6d00 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2b6d00 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2b6dc0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ @@ -223586,17 +223583,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r4 │ │ │ │ + sbcs r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sbcs r6, r3 │ │ │ │ + sbcs r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b6efc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -223605,15 +223602,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b6f04 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ bl 29a380 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -223673,29 +223670,29 @@ │ │ │ │ bl 298208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 298208 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #120] @ 0x78 │ │ │ │ + ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #242 @ 0xf2 │ │ │ │ + ands r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #222 @ 0xde │ │ │ │ + subs r7, #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7 │ │ │ │ + lsrs r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf68a0041 │ │ │ │ - @ instruction: 0xf6760041 │ │ │ │ - lsls r4, r0 │ │ │ │ + subw r0, sl, #2113 @ 0x841 │ │ │ │ + @ instruction: 0xf6960041 │ │ │ │ + lsls r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #42 @ 0x2a │ │ │ │ + adds r5, #74 @ 0x4a │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2b6f70 │ │ │ │ ldr r0, [pc, #76] @ (2b6f74 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -223720,26 +223717,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2b6f80 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2b6f84 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ subs r3, #230 @ 0xe6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #464] @ (2b714c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #244 @ 0xf4 │ │ │ │ + ands r4, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #98 @ 0x62 │ │ │ │ + subs r7, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2b6fd8 ) │ │ │ │ ldr r3, [pc, #64] @ (2b6fdc ) │ │ │ │ @@ -223765,27 +223762,27 @@ │ │ │ │ bpl.n 2b6fa2 │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2b6fe8 ) │ │ │ │ ldr r1, [pc, #32] @ (2b6fec ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b6fa2 │ │ │ │ subs r3, #114 @ 0x72 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #136 @ 0x88 │ │ │ │ + subs r7, #168 @ 0xa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2b70a8 ) │ │ │ │ @@ -223825,15 +223822,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b703a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b703a │ │ │ │ ldr r3, [pc, #68] @ (2b70bc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223848,15 +223845,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2b70c4 ) │ │ │ │ ldr r1, [pc, #48] @ (2b70c8 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b702e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r3, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #252 @ 0xfc │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ @@ -223865,17 +223862,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #206 @ 0xce │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b7290 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #52 @ 0x34 │ │ │ │ + subs r6, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2b7188 ) │ │ │ │ @@ -223916,15 +223913,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b711a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b711a │ │ │ │ ldr r3, [pc, #68] @ (2b719c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -223939,15 +223936,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2b71a4 ) │ │ │ │ ldr r1, [pc, #48] @ (2b71a8 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b710e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r2, #38 @ 0x26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r2, #26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ @@ -223956,17 +223953,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #238 @ 0xee │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r3, [pc, #464] @ (2b7370 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #84 @ 0x54 │ │ │ │ + subs r5, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #224 @ 0xe0 │ │ │ │ + subs r6, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2b726c ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -224011,15 +224008,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b71e8 │ │ │ │ ldr r1, [pc, #96] @ (2b727c ) │ │ │ │ ldr r0, [pc, #96] @ (2b7280 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b71e8 │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -224031,29 +224028,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b71e0 │ │ │ │ nop │ │ │ │ subs r1, #72 @ 0x48 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -224111,15 +224108,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2b7374 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2b73aa │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -224129,35 +224126,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2b736a │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2b739e │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2b73de │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2b739e │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 607760 │ │ │ │ + bl 607790 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b733c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2b7340 │ │ │ │ ldr r3, [pc, #68] @ (2b73f8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b7312 │ │ │ │ ldr r3, [pc, #60] @ (2b73fc ) │ │ │ │ @@ -224167,15 +224164,15 @@ │ │ │ │ bpl.n 2b7312 │ │ │ │ ldr r1, [pc, #52] @ (2b7400 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2b7404 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b7312 │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2b739e │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -224185,17 +224182,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #464] @ (2b75cc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #248 @ 0xf8 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -224260,15 +224257,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2b74e4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2b7528 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -224286,15 +224283,15 @@ │ │ │ │ bpl.n 2b74a8 │ │ │ │ ldr r1, [pc, #48] @ (2b7534 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b7538 ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b74a8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r6, #148 @ 0x94 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ @@ -224303,17 +224300,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #82 @ 0x52 │ │ │ │ + subs r2, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -224354,15 +224351,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2b75c8 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2b760c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -224381,15 +224378,15 @@ │ │ │ │ bpl.n 2b7588 │ │ │ │ ldr r1, [pc, #48] @ (2b7618 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2b761c ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b7588 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r5, #174 @ 0xae │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #148 @ 0x94 │ │ │ │ @@ -224398,17 +224395,17 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r1, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r1, #24 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b7620 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -224425,15 +224422,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2b76b4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 607c90 │ │ │ │ + bl 607cc0 │ │ │ │ ldr r0, [pc, #92] @ (2b76b8 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2c8284 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -224468,15 +224465,15 @@ │ │ │ │ adds r4, #198 @ 0xc6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2b78b8 ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4c56ba │ │ │ │ asrs r6, r7, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2b76ea │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2b76e4 │ │ │ │ @@ -224523,34 +224520,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 6ad844 │ │ │ │ + b.w 6ad864 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 69cf78 │ │ │ │ + bl 69cf98 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 69cf78 │ │ │ │ + bl 69cf98 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -224563,15 +224560,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2b77c8 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2b77dc │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2b7816 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2b7816 │ │ │ │ @@ -224580,15 +224577,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2b77f4 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2b77ce │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2b7810 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -224603,15 +224600,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2b77e6 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2b78c8 ) │ │ │ │ @@ -224623,15 +224620,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2b78cc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -224640,15 +224637,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr r2, [pc, #52] @ (2b78d0 ) │ │ │ │ ldr r3, [pc, #44] @ (2b78cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -224714,31 +224711,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 6c4b78 │ │ │ │ + bl 6c4b98 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 6c4b78 │ │ │ │ + bl 6c4b98 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldr r3, [pc, #128] @ (2b7a24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b79e2 │ │ │ │ ldr r2, [pc, #124] @ (2b7a28 ) │ │ │ │ ldr r3, [pc, #108] @ (2b7a1c ) │ │ │ │ add r2, pc │ │ │ │ @@ -224773,15 +224770,15 @@ │ │ │ │ bpl.n 2b79aa │ │ │ │ ldr r0, [pc, #60] @ (2b7a34 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b79aa │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2b7bcc ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2b7c44 ) │ │ │ │ adds r2, #32 │ │ │ │ @@ -224794,15 +224791,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #94 @ 0x5e │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r2, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #212 @ 0xd4 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2b7b34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -224812,19 +224809,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2b7ad8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -224879,30 +224876,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2b7ac8 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ b.n 2b7ad8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r0, #190 @ 0xbe │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b7b48 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsrs r2, r5, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224923,31 +224920,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 69cbe0 │ │ │ │ + bl 69cc00 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cbe0 │ │ │ │ + bl 69cc00 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7a38 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224976,21 +224973,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2b7ccc ) │ │ │ │ ldr r2, [pc, #152] @ (2b7cd0 ) │ │ │ │ ldr r1, [pc, #152] @ (2b7cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b78d4 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2b7a38 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -225010,15 +225007,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223838 │ │ │ │ ldr r2, [pc, #60] @ (2b7cd8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6080e8 │ │ │ │ + bl 608118 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225044,34 +225041,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2b7d2c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2b7d30 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #44] @ (2b7d34 ) │ │ │ │ ldr r3, [pc, #48] @ (2b7d38 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2b7d3c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - str r6, [r6, #16] │ │ │ │ + b.w 54ce3c │ │ │ │ + str r6, [r2, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 2b7de8 │ │ │ │ + bne.n 2b7e28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #118 @ 0x76 │ │ │ │ + subs r1, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ @@ -225119,29 +225116,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 69cf84 │ │ │ │ + bl 69cfa4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2b7de2 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2b779c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 69cc2c │ │ │ │ + bl 69cc4c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2b7dd0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225151,40 +225148,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2b7eb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #140] @ (2b7eb4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #112] @ (2b7eb8 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r0, [pc, #96] @ (2b7ebc ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2c8284 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2b7ec0 ) │ │ │ │ @@ -225194,30 +225191,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2b7ec8 ) │ │ │ │ ldr r1, [pc, #84] @ (2b7ecc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 69cbec │ │ │ │ + bl 69cc0c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 69cbec │ │ │ │ + bl 69cc0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2b7b4c │ │ │ │ - str r0, [r4, #0] │ │ │ │ + str r0, [r0, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -225233,46 +225230,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2b7f4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 60802c │ │ │ │ + bl 60805c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2b7f12 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2b7f24 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 69cc24 │ │ │ │ + bl 69cc44 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cc24 │ │ │ │ + bl 69cc44 │ │ │ │ ldr r0, [pc, #24] @ (2b7f50 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c83b0 │ │ │ │ - ldrsh r4, [r0, r5] │ │ │ │ + ldrsh r4, [r4, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -225292,42 +225289,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2b7fdc │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2b779c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2b7f8e │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 69cf84 │ │ │ │ + bl 69cfa4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b7fcc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cc2c │ │ │ │ + bl 69cc4c │ │ │ │ b.n 2b7fd8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -225376,15 +225373,15 @@ │ │ │ │ beq.n 2b8120 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b804e │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 607748 │ │ │ │ + bl 607778 │ │ │ │ cbz r0, 2b80ac │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2b8054 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2b8054 │ │ │ │ @@ -225395,33 +225392,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b8168 │ │ │ │ ldr r2, [pc, #232] @ (2b81a8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 6080e8 │ │ │ │ + bl 608118 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b8054 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cf78 │ │ │ │ + bl 69cf98 │ │ │ │ cbnz r0, 2b8154 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd38 │ │ │ │ + bl 69cd58 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2b8116 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2b807c │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -225431,15 +225428,15 @@ │ │ │ │ bne.n 2b8086 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2b779c │ │ │ │ b.n 2b8086 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225482,37 +225479,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, r3] │ │ │ │ + ldrb r0, [r6, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #42 @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #82 @ 0x52 │ │ │ │ + cmp r7, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, r2] │ │ │ │ + ldrb r2, [r3, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #92 @ 0x5c │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, r2] │ │ │ │ + ldrb r6, [r0, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r7, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #220 @ 0xdc │ │ │ │ + cmp r6, #252 @ 0xfc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -225557,15 +225554,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b8308 │ │ │ │ ldr r2, [pc, #188] @ (2b8320 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 6080e8 │ │ │ │ + bl 608118 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -225594,52 +225591,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2b8276 │ │ │ │ ldr r0, [pc, #76] @ (2b8324 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2b8302 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b82b6 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b82b6 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2b82b6 │ │ │ │ ldr r0, [pc, #44] @ (2b8328 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b82be │ │ │ │ ldr r3, [pc, #32] @ (2b832c ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2b8330 ) │ │ │ │ ldr r0, [pc, #32] @ (2b8334 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - cmp r6, #82 @ 0x52 │ │ │ │ + cmp r6, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #236 @ 0xec │ │ │ │ + cmp r6, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r3, r4] │ │ │ │ + ldrh r2, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #84 @ 0x54 │ │ │ │ + cmp r5, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r5, #188 @ 0xbc │ │ │ │ + cmp r5, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225789,15 +225786,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2b83b8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 6078dc │ │ │ │ + bl 60790c │ │ │ │ b.n 2b83b8 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2b83b8 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -225808,15 +225805,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b83b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b7834 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r2, [pc, #520] @ (2b8738 ) │ │ │ │ ldr r3, [pc, #492] @ (2b8720 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -225825,25 +225822,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 69cbe0 │ │ │ │ + bl 69cc00 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b8462 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2b8660 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -225882,15 +225879,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2b8392 │ │ │ │ ldr r0, [pc, #332] @ (2b8748 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2b8392 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2b8422 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2b83b8 │ │ │ │ @@ -225913,15 +225910,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 69cbe0 │ │ │ │ + bl 69cc00 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2b8468 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2b874c ) │ │ │ │ @@ -225950,36 +225947,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2b8686 │ │ │ │ b.n 2b8440 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cf84 │ │ │ │ + bl 69cfa4 │ │ │ │ cbnz r0, 2b86fa │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cc2c │ │ │ │ + bl 69cc4c │ │ │ │ b.n 2b859c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2b842c │ │ │ │ b.n 2b841e │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b84a4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2b84a4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 69cd38 │ │ │ │ + bl 69cd58 │ │ │ │ b.n 2b86c4 │ │ │ │ ldr r3, [pc, #76] @ (2b8754 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2b8758 ) │ │ │ │ ldr r0, [pc, #76] @ (2b875c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -226005,25 +226002,25 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r5, #76 @ 0x4c │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #130 @ 0x82 │ │ │ │ + cmp r3, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r4, #152 @ 0x98 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #88 @ 0x58 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r2, #116 @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -226069,15 +226066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b8802 │ │ │ │ ldr r0, [pc, #416] @ (2b8978 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b8802 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -226146,15 +226143,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2b779c │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2b87f8 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 607b00 │ │ │ │ + bl 607b30 │ │ │ │ b.n 2b87f8 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2b88e0 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2b87ba │ │ │ │ @@ -226164,46 +226161,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2b779c │ │ │ │ b.n 2b87f8 │ │ │ │ bl 2b7a38 │ │ │ │ b.n 2b88c4 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cf78 │ │ │ │ + bl 69cf98 │ │ │ │ cbz r0, 2b8912 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2b891e │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2b88a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69cd38 │ │ │ │ + bl 69cd58 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2b88f8 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ b.n 2b890a │ │ │ │ ldr r3, [pc, #40] @ (2b897c ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2b8980 ) │ │ │ │ ldr r0, [pc, #40] @ (2b8984 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -226215,25 +226212,25 @@ │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #208 @ 0xd0 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #12 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #8 │ │ │ │ + cmp r0, #40 @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b8990 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsls r6, r4, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -226243,26 +226240,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2b8ac8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #268] @ (2b8acc ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2b8ad0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2b8ad4 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2b89e8 │ │ │ │ ldr r3, [pc, #244] @ (2b8ad8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -226301,22 +226298,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 54dc74 │ │ │ │ + bl 54dca4 │ │ │ │ ldr r2, [pc, #160] @ (2b8af4 ) │ │ │ │ vldr d7, [pc, #96] @ 2b8ab8 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2b8af8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -226338,60 +226335,60 @@ │ │ │ │ ldr r1, [pc, #116] @ (2b8b04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r2, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ - ldc 0, cr0, [r0], #260 @ 0x104 │ │ │ │ - cmp r1, #76 @ 0x4c │ │ │ │ + stc 0, cr0, [ip, #-260]! @ 0xfffffefc │ │ │ │ + ldcl 0, cr0, [r0], {65} @ 0x41 │ │ │ │ + cmp r1, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r6, sp, #1016 @ 0x3f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r5, r2] │ │ │ │ + strb r4, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r3, r2] │ │ │ │ + strb r2, [r7, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r6, sp, #800 @ 0x320 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r5} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #62 @ 0x3e │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #130 @ 0x82 │ │ │ │ + cmp r0, #162 @ 0xa2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2b8b84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -226400,60 +226397,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2b8b8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (2b8b90 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2b8b94 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2b8b98 ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #80] @ (2b8b9c ) │ │ │ │ ldr r2, [pc, #80] @ (2b8ba0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2b8ba4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2b8b38 │ │ │ │ + bpl.n 2b8b78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 2b8b04 │ │ │ │ + bpl.n 2b8b44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ lsls r2, r3, #13 │ │ │ │ @@ -226469,47 +226466,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b8c10 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #64] @ (2b8c14 ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ ldr r2, [pc, #44] @ (2b8c18 ) │ │ │ │ ldr r1, [pc, #44] @ (2b8c1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cf80 │ │ │ │ - strh r4, [r4, r3] │ │ │ │ + b.w 54cfb0 │ │ │ │ + strh r4, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r5, r6} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2b8cf8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -226518,15 +226515,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2b8d00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ bl 29a380 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -226586,31 +226583,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 298208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 298208 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r7, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 2b8c28 │ │ │ │ + bhi.n 2b8c68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 2b8e04 │ │ │ │ + bhi.n 2b8c44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #134 @ 0x86 │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r5, #28 │ │ │ │ + asrs r4, r1, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8d1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -226641,20 +226638,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2b8dec ) │ │ │ │ ldr r1, [pc, #136] @ (2b8df0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #124] @ (2b8df4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #116] @ (2b8df8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f94 │ │ │ │ ldr r3, [pc, #108] @ (2b8dfc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -226690,39 +226687,39 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r3, #7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r4, [r3, r5] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r4, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r0, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #188 @ 0xbc │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r6, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8e18 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -226734,29 +226731,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3ead34 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r2, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #248 @ 0xf8 │ │ │ │ + movs r5, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #222 @ 0xde │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b8e6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226767,31 +226764,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2b8eb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3eac48 │ │ │ │ nop │ │ │ │ - str r6, [r3, r0] │ │ │ │ + str r6, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #140 @ 0x8c │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #162 @ 0xa2 │ │ │ │ + movs r4, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2b8ec4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ mrc2 0, 7, r0, cr0, cr9, {2} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226799,20 +226796,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2b8f24 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2b8f28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #56] @ (2b8f2c ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2b8f30 ) │ │ │ │ ldr r2, [pc, #48] @ (2b8f34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -226821,19 +226818,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r2, r1] │ │ │ │ + str r6, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - nop {7} │ │ │ │ + nop {9} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r7, #138 @ 0x8a │ │ │ │ + movs r7, #170 @ 0xaa │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r7, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mcr2 0, 5, r0, cr10, cr9, {2} │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -226849,15 +226846,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2b8fa8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2b8fac ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #72] @ (2b8fb0 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -226871,19 +226868,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #936] @ (2b934c ) │ │ │ │ + str r2, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r4, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r4, r6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226899,15 +226896,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2b9034 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #84] @ (2b9038 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -226924,19 +226921,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #424] @ (2b91d4 ) │ │ │ │ + ldr r7, [pc, #552] @ (2b9254 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #246 @ 0xf6 │ │ │ │ + movs r4, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #210 @ 0xd2 │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r0, r5, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226949,47 +226946,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2b90a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #64] @ (2b90a8 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ ldr r2, [pc, #44] @ (2b90ac ) │ │ │ │ ldr r1, [pc, #44] @ (2b90b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cf80 │ │ │ │ - ldr r6, [pc, #912] @ (2b9430 ) │ │ │ │ + b.w 54cfb0 │ │ │ │ + ldr r7, [pc, #16] @ (2b90b0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #78 @ 0x4e │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #196 @ 0xc4 │ │ │ │ + movs r2, #228 @ 0xe4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #236 @ 0xec │ │ │ │ + movs r6, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2b9188 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -226999,28 +226996,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #176] @ (2b9194 ) │ │ │ │ ldr r1, [pc, #180] @ (2b9198 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cbnz r0, 2b9118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227052,44 +227049,44 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r7 │ │ │ │ bl 2c8e34 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c8d84 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #432] @ (2b933c ) │ │ │ │ + ldr r6, [pc, #560] @ (2b93bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #218 @ 0xda │ │ │ │ + movs r2, #250 @ 0xfa │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r3, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldc2l 0, cr0, [lr], #-356 @ 0xfffffe9c │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #20 │ │ │ │ + asrs r4, r4, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r7, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002b91ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -227097,110 +227094,110 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2b92f4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2b92f8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2b92fc ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2b9300 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #256] @ (2b9304 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2b9308 │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #232] @ (2b930c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #208] @ (2b9310 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2c7f94 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 54dc74 │ │ │ │ + bl 54dca4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r7, [pc, #160] @ (2b9314 ) │ │ │ │ ldr r1, [pc, #164] @ (2b9318 ) │ │ │ │ ldr r6, [pc, #164] @ (2b931c ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #140] @ (2b9320 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2c9180 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8ad8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2c8e94 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -227210,45 +227207,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r2, #4 │ │ │ │ + movs r2, #36 @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r7} │ │ │ │ + pop {r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #368] @ (2b946c ) │ │ │ │ + ldr r5, [pc, #496] @ (2b94ec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #144 @ 0x90 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r6, r4, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r0, r6, #6 │ │ │ │ + subs r0, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #15 │ │ │ │ + asrs r2, r0, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b9330 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ @ instruction: 0xfb860059 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -227259,19 +227256,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2b93e0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2b93e4 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cbnz r0, 2b9382 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227305,25 +227302,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 341178 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #112] @ (2b944c ) │ │ │ │ + ldr r4, [pc, #240] @ (2b94cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r2, 2b9420 │ │ │ │ + cbnz r2, 2b9428 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r6, r4, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + subs r6, r4, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2b9478 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227332,26 +227329,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2b9480 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (2b9484 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2b9488 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #88] @ (2b948c ) │ │ │ │ ldr r3, [pc, #88] @ (2b9490 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -227370,23 +227367,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #400] @ (2b960c ) │ │ │ │ + ldr r3, [pc, #528] @ (2b968c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bvs.n 2b94bc │ │ │ │ + bvs.n 2b94fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r5, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa580059 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227399,25 +227396,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2b94d8 ) │ │ │ │ ldr r0, [pc, #40] @ (2b94dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54ddb4 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54dde4 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f63c │ │ │ │ - cbnz r2, 2b9500 │ │ │ │ + b.w 54f66c │ │ │ │ + cbnz r2, 2b9508 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [pc, #728] @ (2b97b8 ) │ │ │ │ + ldr r2, [pc, #856] @ (2b9838 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2b953c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227426,60 +227423,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (2b9544 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #60] @ (2b9548 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ ldr r2, [pc, #44] @ (2b954c ) │ │ │ │ ldr r1, [pc, #44] @ (2b9550 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54cf80 │ │ │ │ - ldr r2, [pc, #464] @ (2b9710 ) │ │ │ │ + b.w 54cfb0 │ │ │ │ + ldr r2, [pc, #592] @ (2b9790 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r4, #3 │ │ │ │ + subs r4, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r7, #3 │ │ │ │ + subs r0, r3, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r0, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r0, 2b955c │ │ │ │ + cbnz r0, 2b9564 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #76 @ 0x4c │ │ │ │ + movs r1, #108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b957c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ vst1.8 @ instruction: 0xf9c40059 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2b95aa │ │ │ │ addw r3, r0, #3620 @ 0xe24 │ │ │ │ @@ -227503,17 +227500,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #888] @ (2b9950 ) │ │ │ │ + ldr r1, [pc, #1016] @ (2b99d0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r7, #0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9664 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227532,16 +227529,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54ddb4 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54dde4 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 3eaaac │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 22351c │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -227558,40 +227555,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #640] @ (2b98f8 ) │ │ │ │ + ldr r1, [pc, #768] @ (2b9978 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #94 @ 0x5e │ │ │ │ + movs r0, #126 @ 0x7e │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2b97e0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #324] @ (2b97e4 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2b97e8 ) │ │ │ │ ldr r1, [pc, #324] @ (2b97ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2b97ba │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -227633,18 +227630,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b97c4 │ │ │ │ ldr r0, [pc, #184] @ (2b9800 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -227699,29 +227696,29 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #17 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [pc, #1016] @ (2b9be0 ) │ │ │ │ + ldr r1, [pc, #120] @ (2b9860 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcc.n 2b9710 │ │ │ │ + bcc.n 2b9750 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #792] @ (2b9b0c ) │ │ │ │ + ldr r0, [pc, #920] @ (2b9b8c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb736 │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r2, #5 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227732,27 +227729,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2b98a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2b98a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2b98ac ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #92] @ (2b98b0 ) │ │ │ │ ldr r2, [pc, #96] @ (2b98b4 ) │ │ │ │ ldr r3, [pc, #96] @ (2b98b8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -227763,35 +227760,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - blxns r0 │ │ │ │ + blxns r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb62e │ │ │ │ + @ instruction: 0xb64e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcs.n 2b98b0 │ │ │ │ + bcs.n 2b98f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #30] │ │ │ │ + strb r2, [r2, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ movt r0, #26713 @ 0x6859 │ │ │ │ ldrh.w r0, [ip, #95] @ 0x5f │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227804,25 +227801,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2b9960 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (2b9964 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2b9968 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (2b996c ) │ │ │ │ ldr r3, [pc, #108] @ (2b9970 ) │ │ │ │ ldr r1, [pc, #108] @ (2b9974 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2b9978 ) │ │ │ │ @@ -227837,36 +227834,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - mov ip, r9 │ │ │ │ + mov ip, sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r2, #6 │ │ │ │ + adds r2, r6, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bne.n 2b99fc │ │ │ │ + bne.n 2b9a3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #27] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ @ instruction: 0xf6220059 │ │ │ │ ldrb.w r0, [lr, pc, lsl #1] │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227882,22 +227879,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r9, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2b9a32 │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2b9a38 │ │ │ │ ldr.w fp, [pc, #116] @ 2b9a48 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -227911,23 +227908,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 54f444 │ │ │ │ + bl 54f474 │ │ │ │ ldr r2, [pc, #84] @ (2b9a54 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2b99ec │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227935,38 +227932,38 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2b99d0 │ │ │ │ bl 2b95b0 │ │ │ │ - beq.n 2b998c │ │ │ │ + beq.n 2b99cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #25] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mov r0, r1 │ │ │ │ + mov r0, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - subs r4, r2, r1 │ │ │ │ + subs r4, r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, r3, r1 │ │ │ │ + subs r0, r7, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r1, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2b9a7c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ sbcs.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (2b9af8 ) │ │ │ │ @@ -227974,25 +227971,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2b9b00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (2b9b04 ) │ │ │ │ ldr r1, [pc, #92] @ (2b9b08 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2b9b0c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2b9b10 ) │ │ │ │ ldr r1, [pc, #76] @ (2b9b14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -228009,25 +228006,25 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ - cmp r0, pc │ │ │ │ + b.w 54ce3c │ │ │ │ + cmp r8, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 2b9b6e │ │ │ │ + cbz r2, 2b9b76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r2, r7 │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r2, r7 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ adds r2, r6, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + subs r2, r2, r0 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #29 │ │ │ │ @@ -228047,31 +228044,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2b9b78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add lr, r9 │ │ │ │ + add lr, sp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r7, r4 │ │ │ │ + adds r0, r3, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, r5 │ │ │ │ + adds r2, r7, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b9bb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228079,24 +228076,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2b9bbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 607b00 │ │ │ │ - add r2, pc │ │ │ │ + b.w 607b30 │ │ │ │ + add sl, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r7, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r6, r4 │ │ │ │ + adds r6, r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2b9bf8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228104,24 +228101,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2b9c00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 52153c │ │ │ │ + b.w 52156c │ │ │ │ nop │ │ │ │ - add r6, r6 │ │ │ │ + add r6, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r4, r2 │ │ │ │ + adds r0, r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b9c54 │ │ │ │ sub sp, #8 │ │ │ │ @@ -228132,31 +228129,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ - bl 521618 │ │ │ │ + bl 521648 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2b9cb0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228164,33 +228161,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2b9cb8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b9ca6 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 223834 │ │ │ │ - bics r6, r2 │ │ │ │ + bics r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r0, r7, r0 │ │ │ │ + adds r0, r3, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r2, r1 │ │ │ │ + adds r2, r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2b9d30 │ │ │ │ sub sp, #16 │ │ │ │ @@ -228201,27 +228198,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2b9d38 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2b9d3c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #80] @ (2b9d40 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b9d08 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 52146c │ │ │ │ + b.w 52149c │ │ │ │ ldr r2, [pc, #56] @ (2b9d44 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b9cf8 │ │ │ │ ldr r2, [pc, #52] @ (2b9d48 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -228229,33 +228226,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b9cf8 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2b9d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b9cf8 │ │ │ │ nop │ │ │ │ - orrs r2, r7 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r7, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r3, #24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2b9e00 │ │ │ │ sub sp, #12 │ │ │ │ @@ -228266,15 +228263,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2b9e0c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #140] @ (2b9e10 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b9ddc │ │ │ │ cmp r5, #1 │ │ │ │ @@ -228282,66 +228279,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2b9da6 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2b9dc6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5213ec │ │ │ │ + b.w 52141c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5213b8 │ │ │ │ + b.w 5213e8 │ │ │ │ blx 223838 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5213ec │ │ │ │ + b.w 52141c │ │ │ │ ldr r3, [pc, #52] @ (2b9e14 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9d8c │ │ │ │ ldr r3, [pc, #48] @ (2b9e18 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9d8c │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2b9e1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b9d8c │ │ │ │ nop │ │ │ │ - cmp r6, r4 │ │ │ │ + cmn r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r1, #28 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ asrs r4, r5, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + asrs r4, r1, #29 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsrs r2, r1, #22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #96] @ (2b9e78 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2b9f04 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -228353,69 +228350,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2b9f10 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 607c74 │ │ │ │ + bl 607ca4 │ │ │ │ cbnz r0, 2b9e72 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 607748 │ │ │ │ + bl 607778 │ │ │ │ ldr r3, [pc, #148] @ (2b9f14 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b9ede │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2b9e5c │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #124] @ (2b9f18 ) │ │ │ │ ldr r2, [pc, #124] @ (2b9f1c ) │ │ │ │ ldr r1, [pc, #128] @ (2b9f20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b9e5c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 521618 │ │ │ │ + bl 521648 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b9e5c │ │ │ │ ldr r2, [pc, #88] @ (2b9f24 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 6080e8 │ │ │ │ + bl 608118 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2b9e5c │ │ │ │ ldr r3, [pc, #72] @ (2b9f28 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9e88 │ │ │ │ @@ -228425,38 +228422,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b9e88 │ │ │ │ ldr r0, [pc, #60] @ (2b9f30 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2b9e88 │ │ │ │ - rors r6, r2 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r6, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r0, r7, #18 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r6 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r3, #23 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + asrs r4, r3, #24 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2b9b2c │ │ │ │ subs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #25 │ │ │ │ + asrs r0, r4, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2b9fd4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -228466,74 +228463,74 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #124] @ (2b9fe0 ) │ │ │ │ ldr r1, [pc, #124] @ (2b9fe4 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #96] @ (2b9fe8 ) │ │ │ │ ldr r1, [pc, #100] @ (2b9fec ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2b9fc4 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2b9fae │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 63b5f0 │ │ │ │ + b.w 63b614 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 607e9c │ │ │ │ + bl 607ecc │ │ │ │ b.n 2b9f9a │ │ │ │ - lsrs r2, r0 │ │ │ │ + lsrs r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r4, #21 │ │ │ │ + asrs r4, r0, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r7, #21 │ │ │ │ + asrs r6, r3, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #19 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ asrs r6, r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + asrs r6, r6, #20 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2ba0c8 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #200] @ (2ba0cc ) │ │ │ │ @@ -228543,36 +228540,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ - bl 551f70 │ │ │ │ + bl 551d3c │ │ │ │ + bl 551fa0 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2ba074 │ │ │ │ ldr r2, [pc, #152] @ (2ba0d4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2ba0d8 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2ba0dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2ba09e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -228587,39 +228584,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (2ba0e4 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2ba0e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2ba0ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ba060 │ │ │ │ blx 223838 │ │ │ │ ldr r2, [pc, #76] @ (2ba0f0 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6080e8 │ │ │ │ + bl 608118 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ands r0, r1 │ │ │ │ + ands r0, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -228640,42 +228637,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #240] @ (2ba21c ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2ba16a │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ba1e0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 607c74 │ │ │ │ + bl 607ca4 │ │ │ │ cbz r0, 2ba1ca │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2ba1a8 │ │ │ │ ldr r1, [pc, #164] @ (2ba220 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -228684,32 +228681,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2ba228 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5213b8 │ │ │ │ + b.w 5213e8 │ │ │ │ ldr r5, [pc, #128] @ (2ba22c ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2ba230 ) │ │ │ │ ldr r1, [pc, #128] @ (2ba234 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2ba238 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -228717,42 +228714,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (2ba23c ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r2, r6, #13 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r4, #14 │ │ │ │ + asrs r2, r0, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2ba300 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -228762,89 +228759,89 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 607c74 │ │ │ │ + bl 607ca4 │ │ │ │ cbz r0, 2ba2ba │ │ │ │ cbz r4, 2ba2d0 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #136] @ (2ba30c ) │ │ │ │ ldr r1, [pc, #136] @ (2ba310 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2ba2fc │ │ │ │ ldr r3, [pc, #120] @ (2ba314 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2ba318 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2ba31c ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2ba320 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2ba29c │ │ │ │ - subs r5, #182 @ 0xb6 │ │ │ │ + subs r5, #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - asrs r0, r6, #9 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r3, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2ba330 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ stc 0, cr0, [r2, #-356]! @ 0xfffffe9c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2ba340 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c83b0 │ │ │ │ nop │ │ │ │ lsls r5, r6, #14 │ │ │ │ @@ -228870,15 +228867,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2ba604 ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2ba5e8 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -228967,15 +228964,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2ba61c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2ba42a │ │ │ │ ldr r3, [pc, #388] @ (2ba620 ) │ │ │ │ @@ -228984,15 +228981,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2ba628 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ ldr r3, [pc, #376] @ (2ba62c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -229008,15 +229005,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2ba638 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -229042,21 +229039,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2ba644 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ ldr r1, [pc, #260] @ (2ba648 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 69d12c │ │ │ │ + bl 69d14c │ │ │ │ b.n 2ba42a │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ba462 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ba5ca │ │ │ │ @@ -229067,28 +229064,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2ba650 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ ldr r3, [pc, #212] @ (2ba654 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2ba658 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2ba65c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -229107,78 +229104,78 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2ba664 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ba42a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r6, r5, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r6, r4, #30 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #84 @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #9 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r2, #10 │ │ │ │ + asrs r2, r6, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #27 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r4, #34 @ 0x22 │ │ │ │ + subs r4, #66 @ 0x42 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r6, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r4, r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #250 @ 0xfa │ │ │ │ + subs r4, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r3, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r3, #7 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r6, #4 │ │ │ │ + asrs r6, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r1, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r3, #3 │ │ │ │ + asrs r6, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r4, #2 │ │ │ │ + asrs r0, r0, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r6, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #2 │ │ │ │ + asrs r0, r4, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r6, #5 │ │ │ │ + asrs r0, r2, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #32 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ba6d4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -229186,25 +229183,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ba6dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [pc, #72] @ 2ba6e0 │ │ │ │ ldr r3, [pc, #72] @ (2ba6e4 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2ba6e8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2ba6ec ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -229213,39 +229210,39 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #816 @ (adr r7, 2baa0c ) │ │ │ │ + add r7, pc, #944 @ (adr r7, 2baa8c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r4, #31 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ ldc 0, cr0, [r6], #380 @ 0x17c │ │ │ │ - asrs r4, r7, #3 │ │ │ │ + asrs r4, r3, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2ba7b4 │ │ │ │ ldr r2, [pc, #176] @ (2ba7b8 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2ba7bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2ba786 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2ba776 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2ba79e │ │ │ │ @@ -229296,25 +229293,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2ba7c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r1, #146 @ 0x92 │ │ │ │ + subs r1, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r3, #27 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r5, #25 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r2, #32 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -229421,29 +229418,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2ba8ec ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2ba8f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #29 │ │ │ │ + lsrs r4, r7, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r7, #28 │ │ │ │ + lsrs r4, r3, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002ba8f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -229566,19 +229563,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2baa40 ) │ │ │ │ ldr r0, [pc, #20] @ (2baa44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + lsrs r2, r0, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002baa48 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2baa54 │ │ │ │ @@ -229667,24 +229664,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2bab30 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2bab34 ) │ │ │ │ ldr r1, [pc, #32] @ (2bab38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r1, [pc, #24] @ (2bab3c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - lsrs r6, r3, #21 │ │ │ │ + lsrs r6, r7, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xe982005f │ │ │ │ │ │ │ │ 002bab40 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2bab56 │ │ │ │ @@ -229705,31 +229702,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2bab88 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 22320c │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r2, #18 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bab8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 3f263c │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5523b0 │ │ │ │ + b.w 5523e0 │ │ │ │ │ │ │ │ 002babac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2bac30 │ │ │ │ @@ -229739,16 +229736,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2bac38 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54d814 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54d844 │ │ │ │ cbz r0, 2bac14 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2bac00 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -229770,19 +229767,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2bac3c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 425f50 │ │ │ │ b.n 2babde │ │ │ │ - adds r5, #38 @ 0x26 │ │ │ │ + adds r5, #70 @ 0x46 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #544 @ (adr r2, 2bae58 ) │ │ │ │ + add r2, pc, #672 @ (adr r2, 2baed8 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2ba4f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bac40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229803,16 +229800,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2bacb0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54d814 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54d844 │ │ │ │ cbz r0, 2bac96 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229821,85 +229818,85 @@ │ │ │ │ ldr r1, [pc, #28] @ (2bacb4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 426164 │ │ │ │ nop │ │ │ │ - adds r4, #128 @ 0x80 │ │ │ │ + adds r4, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, pc, #912 @ (adr r1, 2bb040 ) │ │ │ │ + add r2, pc, #16 @ (adr r2, 2bacc0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r0, #8 │ │ │ │ + lsrs r2, r4, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2bb484 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bacc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ b.n 2ba5e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bacc4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #36] @ (2bad04 ) │ │ │ │ ldr r2, [pc, #36] @ (2bad08 ) │ │ │ │ ldr r1, [pc, #40] @ (2bad0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - adds r4, #92 @ 0x5c │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r2, #17 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bad10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2bad6c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2bad5a │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #56] @ (2bad70 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2bad74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -229907,19 +229904,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r2, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #4 │ │ │ │ + adds r4, #36 @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #15 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -229981,15 +229978,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2bae7e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 54f4ec │ │ │ │ + bl 54f51c │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2bae78 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2bae60 │ │ │ │ ldr.w r9, [pc, #96] @ 2bae94 │ │ │ │ @@ -230000,15 +229997,15 @@ │ │ │ │ blx 223268 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ mov r0, sl │ │ │ │ blx 22351c │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2bae36 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -230029,23 +230026,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2baea4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r4, r3, #14 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r4, #12 │ │ │ │ + lsrs r2, r0, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #214 @ 0xd6 │ │ │ │ + adds r2, #246 @ 0xf6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r0, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r4, #12 │ │ │ │ + lsrs r0, r0, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002baea8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230114,15 +230111,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ mov r0, r7 │ │ │ │ blx 22351c │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2baf38 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -230147,29 +230144,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r0], {97} @ 0x61 │ │ │ │ - lsrs r6, r1, #11 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2bb164 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #10 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r1, #9 │ │ │ │ + lsrs r2, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #226 @ 0xe2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bafcc : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2baed8 │ │ │ │ │ │ │ │ @@ -230241,40 +230238,40 @@ │ │ │ │ cbz r3, 2bb098 │ │ │ │ ldr r1, [pc, #60] @ (2bb0b4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5547a4 │ │ │ │ + bl 5547d4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr r1, [pc, #36] @ (2bb0b8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb066 │ │ │ │ ldr r0, [pc, #32] @ (2bb0bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 54e254 │ │ │ │ + bl 54e284 │ │ │ │ ldr r1, [pc, #28] @ (2bb0c0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ b.n 2bb076 │ │ │ │ @ instruction: 0xfaaa0061 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2bb2b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #5 │ │ │ │ + lsrs r4, r4, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #5 │ │ │ │ + lsrs r2, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r7, #5 │ │ │ │ + lsrs r4, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb0c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -230284,31 +230281,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2bb10c ) │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 554df4 │ │ │ │ + bl 554e24 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22351c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2bb110 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb0d8 │ │ │ │ - lsrs r2, r6, #4 │ │ │ │ + lsrs r2, r2, #5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r2, #3 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb114 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -230322,22 +230319,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 554df4 │ │ │ │ + bl 554e24 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2bb156 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5547a4 │ │ │ │ + bl 5547d4 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2bb04c │ │ │ │ @@ -230348,17 +230345,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2bb188 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2bb130 │ │ │ │ nop │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bb18c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2bb04c │ │ │ │ @@ -230391,15 +230388,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 223268 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 555914 │ │ │ │ + bl 555944 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2bb1c8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -230418,15 +230415,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 223268 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 555914 │ │ │ │ + bl 555944 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2bb208 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2bb23e │ │ │ │ @@ -230448,47 +230445,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r3, #31 │ │ │ │ + lsls r0, r7, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r4, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r2, #31 │ │ │ │ + lsls r4, r6, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r0, #32 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2bb288 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ udf #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002bb28c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #56] @ (2bb2e0 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb2e4 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb2e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2bb2cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230497,40 +230494,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb7ae │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb7e2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb2ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #56] @ (2bb340 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb344 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2bb32c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230539,40 +230536,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r6, #168 @ 0xa8 │ │ │ │ + cmp r6, #200 @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb74e │ │ │ │ + @ instruction: 0xb76e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb34c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #56] @ (2bb3a0 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb3a4 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb3a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2bb38c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230581,40 +230578,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r6, #72 @ 0x48 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb70e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb702 │ │ │ │ + @ instruction: 0xb722 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bb3ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #56] @ (2bb400 ) │ │ │ │ ldr r2, [pc, #56] @ (2bb404 ) │ │ │ │ ldr r1, [pc, #60] @ (2bb408 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2bb3ec │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -230623,19 +230620,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r5, #232 @ 0xe8 │ │ │ │ + cmp r6, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6a2 │ │ │ │ + @ instruction: 0xb6c2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2bb472 │ │ │ │ @@ -230677,17 +230674,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, r1] │ │ │ │ + ldrb r0, [r0, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r2, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2bb4a2 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -230743,17 +230740,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2bb530 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2bb500 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r1, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r3, r6] │ │ │ │ + ldrh r4, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -231000,15 +230997,15 @@ │ │ │ │ and.w r0, ip, #14745600 @ 0xe10000 │ │ │ │ strh r6, [r7, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r6, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r1, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -231186,15 +231183,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2bba4c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2bb8e8 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -231267,28 +231264,28 @@ │ │ │ │ @ instruction: 0xf2300061 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #3 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bba50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6923c4 │ │ │ │ + bl 6923e4 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2bbac0 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231315,22 +231312,23 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2bbad4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bba8e │ │ │ │ nop │ │ │ │ - vmla.i q8, q5, d1[0] │ │ │ │ - vmla.i16 q8, q7, d1[0] │ │ │ │ - movs r7, #24 │ │ │ │ + movs r2, r3 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + vmla.i q8, q7, d1[0] │ │ │ │ + movs r7, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 002bbad8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231395,21 +231393,23 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2bbb90 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - vhadd.u q8, q3, │ │ │ │ - vhadd.u q8, q5, │ │ │ │ - vmla.i q0, q3, d1[0] │ │ │ │ - vmla.i32 q8, q3, d1[0] │ │ │ │ - vmla.i q0, q5, d1[0] │ │ │ │ - vmla.i q0, q3, d1[0] │ │ │ │ - vmla.i q8, q3, d1[0] │ │ │ │ + vmla.i16 q0, q3, d1[0] │ │ │ │ + vmla.i16 q0, q5, d1[0] │ │ │ │ + vmla.i32 q0, q3, d1[0] │ │ │ │ + movs r6, r0 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + vmla.i16 q8, q5, d1[0] │ │ │ │ + vmla.i32 q0, q3, d1[0] │ │ │ │ + movs r6, r2 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002bbb94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -231453,15 +231453,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2bbd38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r7 │ │ │ │ blx 223f00 │ │ │ │ ldr r2, [pc, #296] @ (2bbd3c ) │ │ │ │ ldr r3, [pc, #276] @ (2bbd2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -231488,15 +231488,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2bbd48 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 2bbc0c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2bbbf2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2bbbf2 │ │ │ │ @@ -231536,28 +231536,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2bbd54 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 2bbc12 │ │ │ │ ldr r3, [pc, #124] @ (2bbd58 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2bbd5c ) │ │ │ │ ldr r1, [pc, #128] @ (2bbd60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2bbc0c │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2bbd64 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -231566,42 +231566,42 @@ │ │ │ │ ldr r1, [pc, #92] @ (2bbd6c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 2bbc0c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s32 q8, q0, │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #214 @ 0xd6 │ │ │ │ + movs r5, #246 @ 0xf6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i32 q0, q6, d1[0] │ │ │ │ - cdp2 0, 8, cr0, cr14, cr1, {2} │ │ │ │ + vmla.i q8, q6, d1[0] │ │ │ │ + cdp2 0, 10, cr0, cr14, cr1, {2} │ │ │ │ cdp 0, 15, cr0, cr6, cr1, {3} │ │ │ │ - vhadd.u8 q8, q4, │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + vhadd.u32 q8, q4, │ │ │ │ + movs r5, #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 3, cr0, cr6, cr1, {2} │ │ │ │ - cdp2 0, 11, cr0, cr10, cr1, {2} │ │ │ │ - stc2l 0, cr0, [sl, #260] @ 0x104 │ │ │ │ - movs r5, #4 │ │ │ │ + cdp2 0, 5, cr0, cr6, cr1, {2} │ │ │ │ + cdp2 0, 13, cr0, cr10, cr1, {2} │ │ │ │ + stc2l 0, cr0, [sl, #260]! @ 0x104 │ │ │ │ + movs r5, #36 @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 13, cr0, cr6, cr1, {2} │ │ │ │ - stc2 0, cr0, [r8, #260]! @ 0x104 │ │ │ │ - cdp2 0, 8, cr0, cr12, cr1, {2} │ │ │ │ - movs r4, #192 @ 0xc0 │ │ │ │ + cdp2 0, 15, cr0, cr6, cr1, {2} │ │ │ │ + stc2l 0, cr0, [r8, #260] @ 0x104 │ │ │ │ + cdp2 0, 10, cr0, cr12, cr1, {2} │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [sl, #260] @ 0x104 │ │ │ │ │ │ │ │ 002bbd70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -231739,22 +231739,22 @@ │ │ │ │ b.n 2bbe84 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r4, #388] @ 0x184 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bl 25fec6 │ │ │ │ - strb r0, [r0, #17] │ │ │ │ + strb r0, [r4, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ stcl 0, cr0, [ip], {97} @ 0x61 │ │ │ │ - stc2 0, cr0, [lr, #260]! @ 0x104 │ │ │ │ - stc2l 0, cr0, [r0, #-260] @ 0xfffffefc │ │ │ │ - ldc2l 0, cr0, [r2, #-260]! @ 0xfffffefc │ │ │ │ - ldc2 0, cr0, [sl, #-260]! @ 0xfffffefc │ │ │ │ + stc2l 0, cr0, [lr, #260] @ 0x104 │ │ │ │ + stc2l 0, cr0, [r0, #-260]! @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [r2, #260] @ 0x104 │ │ │ │ + ldc2l 0, cr0, [sl, #-260] @ 0xfffffefc │ │ │ │ │ │ │ │ 002bbee4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -231853,15 +231853,15 @@ │ │ │ │ ldc 0, cr0, [r0], {97} @ 0x61 │ │ │ │ stc 0, cr0, [r8], {97} @ 0x61 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb8a0061 │ │ │ │ ldr r0, [pc, #304] @ (2bc11c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r2], #260 @ 0x104 │ │ │ │ │ │ │ │ 002bbff0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #316] @ (2bc140 ) │ │ │ │ @@ -231987,20 +231987,20 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2252b0 <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2bc106 │ │ │ │ nop │ │ │ │ add.w r0, r6, r1, asr #1 │ │ │ │ - ldc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ ldr r0, [pc, #304] @ (2bc27c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe00041 │ │ │ │ - @ instruction: 0xfbf40041 │ │ │ │ - @ instruction: 0xfb740041 │ │ │ │ + stc2 0, cr0, [r0], {65} @ 0x41 │ │ │ │ + ldc2 0, cr0, [r4], {65} @ 0x41 │ │ │ │ + @ instruction: 0xfb940041 │ │ │ │ │ │ │ │ 002bc158 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -232017,26 +232017,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2bc384 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 54e200 │ │ │ │ - bl 551f70 │ │ │ │ + bl 54e230 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #492] @ (2bc388 ) │ │ │ │ ldr r2, [pc, #492] @ (2bc38c ) │ │ │ │ ldr r1, [pc, #496] @ (2bc390 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 224f6c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -232222,36 +232222,36 @@ │ │ │ │ b.n 2bc34e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xe9980061 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [lr, #-388]! @ 0x184 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + movs r0, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [sp, #88] @ 0x58 │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r6, #26] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfb2a0041 │ │ │ │ + @ instruction: 0xfb4a0041 │ │ │ │ strb r4, [r1, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfaee0041 │ │ │ │ + @ instruction: 0xfb0e0041 │ │ │ │ @ instruction: 0xe8380061 │ │ │ │ strb r2, [r3, #23] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfa7a0041 │ │ │ │ + @ instruction: 0xfa9a0041 │ │ │ │ ldr r0, [pc, #304] @ (2bc4e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 {d16[2]}, [sl], r1 │ │ │ │ - @ instruction: 0xfa200041 │ │ │ │ + @ instruction: 0xfa0a0041 │ │ │ │ + @ instruction: 0xfa400041 │ │ │ │ │ │ │ │ 002bc3c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -232287,41 +232287,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693b04 │ │ │ │ + bl 693b24 │ │ │ │ ldr r3, [pc, #96] @ (2bc494 ) │ │ │ │ ldr r4, [pc, #100] @ (2bc498 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2bc49c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2bc412 │ │ │ │ ldr r3, [pc, #76] @ (2bc4a0 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2bc4a4 ) │ │ │ │ ldr r1, [pc, #76] @ (2bc4a8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2bc44c │ │ │ │ ldr r3, [pc, #60] @ (2bc4ac ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2bc4b0 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -232329,29 +232329,29 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2bc44c │ │ │ │ nop │ │ │ │ - adds r0, r3, #6 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vst1.8 {d0[2]}, [sl], r1 │ │ │ │ - @ instruction: 0xf6500041 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + vld1.8 {d0[2]}, [sl], r1 │ │ │ │ + @ instruction: 0xf6700041 │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr??.w r0, [r8, r1] │ │ │ │ - @ instruction: 0xf6300041 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + @ instruction: 0xf6500041 │ │ │ │ + adds r6, r6, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl], r1 │ │ │ │ - addw r0, ip, #2113 @ 0x841 │ │ │ │ + vst1.8 {d0[2]}, [sl], r1 │ │ │ │ + @ instruction: 0xf62c0041 │ │ │ │ │ │ │ │ 002bc4b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -232458,24 +232458,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 54e200 │ │ │ │ - bl 551f70 │ │ │ │ + bl 54e230 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #288] @ (2bc6fc ) │ │ │ │ ldr r1, [pc, #288] @ (2bc700 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 2256b8 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -232576,30 +232576,30 @@ │ │ │ │ b.n 2bc668 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2bc1bc │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r2, #0 │ │ │ │ + adds r6, r6, #0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r6, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf7d80041 │ │ │ │ + @ instruction: 0xf7f80041 │ │ │ │ strb r6, [r4, #9] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2bc018 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xf7420041 │ │ │ │ - ubfx r0, sl, #1, #2 │ │ │ │ - movt r0, #43073 @ 0xa841 │ │ │ │ + @ instruction: 0xf7620041 │ │ │ │ + @ instruction: 0xf3ea0041 │ │ │ │ + @ instruction: 0xf6ea0041 │ │ │ │ strb r0, [r1, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002bc724 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -232636,15 +232636,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r5, #8 │ │ │ │ + movs r5, #40 @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002bc790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -233125,19 +233125,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcecc │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2bce3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #304] @ (2bcd7c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3940041 │ │ │ │ - @ instruction: 0xf3780041 │ │ │ │ - @ instruction: 0xf33a0041 │ │ │ │ - @ instruction: 0xf2e00041 │ │ │ │ - @ instruction: 0xf22a0041 │ │ │ │ + @ instruction: 0xf3b40041 │ │ │ │ + @ instruction: 0xf3980041 │ │ │ │ + @ instruction: 0xf35a0041 │ │ │ │ + ssat r0, #2, r0, lsl #1 │ │ │ │ + movw r0, #41025 @ 0xa041 │ │ │ │ │ │ │ │ 002bcc60 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -234090,20 +234090,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2bd4c8 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2bd622 │ │ │ │ b.n 2bd4d2 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -234243,20 +234243,20 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ b.n 2bdf22 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vmlal.u q10, d15, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r4, #-260]! @ 0xfffffefc │ │ │ │ - ldcl 0, cr0, [sl], {65} @ 0x41 │ │ │ │ - lsrs r6, r7, #18 │ │ │ │ + stcl 0, cr0, [r4, #-260] @ 0xfffffefc │ │ │ │ + ldcl 0, cr0, [sl], #260 @ 0x104 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ands.w r0, ip, r1, lsl #1 │ │ │ │ - orrs.w r0, r8, r1, lsl #1 │ │ │ │ + bics.w r0, ip, r1, lsl #1 │ │ │ │ + orns r0, r8, r1, lsl #1 │ │ │ │ ldr r0, [pc, #304] @ (2bd918 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2be12c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ @@ -235026,23 +235026,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2bdd7c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -235351,31 +235351,31 @@ │ │ │ │ b.w 2bcea6 │ │ │ │ bgt.n 2be416 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vmlal.u q10, d15, d8[0] │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #15 │ │ │ │ + lsls r2, r0, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 2be664 │ │ │ │ + b.n 2be6a4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2be6e0 │ │ │ │ + b.n 2be720 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #304] @ (2be51c ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 236 @ 0xec │ │ │ │ + b.n 2be408 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 150 @ 0x96 │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mcr2 0, 3, r0, cr0, cr1, {2} │ │ │ │ - blt.n 2be374 │ │ │ │ + mcr2 0, 4, r0, cr0, cr1, {2} │ │ │ │ + blt.n 2be3b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - mrc2 0, 0, r0, cr14, cr1, {2} │ │ │ │ - blt.n 2be4f8 │ │ │ │ + mrc2 0, 1, r0, cr14, cr1, {2} │ │ │ │ + blt.n 2be338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be404 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -235467,15 +235467,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bge.n 2be474 │ │ │ │ + bge.n 2be4b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be4f8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235495,15 +235495,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bge.n 2be43c │ │ │ │ + bge.n 2be47c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be53c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -235604,49 +235604,49 @@ │ │ │ │ beq.n 2be690 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2be696 │ │ │ │ ldr r0, [pc, #140] @ (2be6c0 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da34 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2be6c4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da34 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da34 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2be584 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2be600 │ │ │ │ ldr r0, [pc, #76] @ (2be6c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r0, [pc, #72] @ (2be6cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 69da14 │ │ │ │ + bl 69da34 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2be62a │ │ │ │ ldr r1, [pc, #60] @ (2be6d0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2be630 │ │ │ │ ldr r1, [pc, #60] @ (2be6d4 ) │ │ │ │ @@ -235663,25 +235663,25 @@ │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2be6b6 │ │ │ │ vrsra.u32 d21, d6, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r5!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bge.n 2be654 │ │ │ │ + bge.n 2be694 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 2be6a8 │ │ │ │ + blt.n 2be6e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be724 │ │ │ │ + bls.n 2be764 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be760 │ │ │ │ + bls.n 2be7a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be6e8 │ │ │ │ + bls.n 2be728 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 2be6e0 │ │ │ │ + bls.n 2be720 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002be6d8 : │ │ │ │ ldr r3, [pc, #8] @ (2be6e4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -236531,18 +236531,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bef40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subw r0, r6, #81 @ 0x51 │ │ │ │ - bcs.n 2befb0 │ │ │ │ + movt r0, #24657 @ 0x6051 │ │ │ │ + bcs.n 2beff0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bcs.n 2befdc │ │ │ │ + bcs.n 2bf01c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bef44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -236587,15 +236587,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf054 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -236621,15 +236621,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 3e5a00 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2bf068 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2bef9a │ │ │ │ @@ -236642,15 +236642,15 @@ │ │ │ │ beq.n 2bef9a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2bf09c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2bef9a │ │ │ │ ldr r3, [pc, #72] @ (2bf0a0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -236676,18 +236676,18 @@ │ │ │ │ cbnz r6, 2bf0f2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, r0, #81 @ 0x51 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + @ instruction: 0xf1800051 │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf0b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -236727,15 +236727,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 223c48 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf0f8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68c31c │ │ │ │ + bl 68c33c │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2bf130 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 223078 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -236756,27 +236756,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2bf184 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 2bf0f4 │ │ │ │ nop │ │ │ │ - movs r0, #0 │ │ │ │ + movs r0, #32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r6, r0, r3 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - beq.n 2bf15c │ │ │ │ + bne.n 2bf19c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2bf0cc │ │ │ │ + beq.n 2bf10c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #704] @ 0x2c0 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - beq.n 2bf204 │ │ │ │ + beq.n 2bf244 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf188 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236852,46 +236852,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 22af00 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 54a388 │ │ │ │ + bl 54a3b8 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf23e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 646740 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + b.w 646764 │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r2, r6, r7} │ │ │ │ + ldmia r7, {r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf2a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -236929,15 +236929,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2bf48c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2bf472 │ │ │ │ ldr.w r8, [pc, #368] @ 2bf490 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2bf494 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2bf498 │ │ │ │ add r8, pc │ │ │ │ @@ -236971,145 +236971,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2bf472 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2bf39e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2bf49c ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf330 │ │ │ │ ldr r1, [pc, #236] @ (2bf4a0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf336 │ │ │ │ ldr r1, [pc, #220] @ (2bf4a4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf33e │ │ │ │ ldr r1, [pc, #204] @ (2bf4a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf346 │ │ │ │ ldr r1, [pc, #184] @ (2bf4ac ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf34e │ │ │ │ ldr r1, [pc, #168] @ (2bf4b0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf356 │ │ │ │ ldr r1, [pc, #148] @ (2bf4b4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf35e │ │ │ │ ldr r1, [pc, #132] @ (2bf4b8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf366 │ │ │ │ ldr r1, [pc, #112] @ (2bf4bc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf36e │ │ │ │ ldr r1, [pc, #96] @ (2bf4c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bf374 │ │ │ │ mov r0, sl │ │ │ │ - bl 646d1c │ │ │ │ + bl 646d40 │ │ │ │ b.n 2bf2de │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb850 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb82a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r3} │ │ │ │ + ldmia r7!, {r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf4c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -237145,99 +237145,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2bf5c6 │ │ │ │ ldr r2, [pc, #348] @ (2bf680 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2bf684 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf604 │ │ │ │ ldr r2, [pc, #332] @ (2bf688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2bf68c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf610 │ │ │ │ ldr r2, [pc, #320] @ (2bf690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2bf694 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf60a │ │ │ │ ldr r2, [pc, #304] @ (2bf698 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2bf69c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2bf58e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf616 │ │ │ │ ldr r2, [pc, #288] @ (2bf6a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2bf6a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r1, [pc, #272] @ (2bf6a8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687684 │ │ │ │ + bl 6876a4 │ │ │ │ ldr r1, [pc, #256] @ (2bf6ac ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ mov r0, r6 │ │ │ │ - bl 687740 │ │ │ │ + bl 687760 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2bf61c │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 68c244 │ │ │ │ + bl 68c264 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 61760c │ │ │ │ + bl 61763c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2bf522 │ │ │ │ ldr r2, [pc, #176] @ (2bf6b0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf526 │ │ │ │ @@ -237253,17 +237253,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2bf6c0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf582 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2bf6c4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 646c68 │ │ │ │ + bl 646c8c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #144] @ (2bf6c8 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf668 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237285,55 +237285,55 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb624 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2bf874 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r3, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r2, #16] │ │ │ │ + str r0, [r6, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6, {r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r4, r5} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r5, #16 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r4, #16 │ │ │ │ + asrs r4, r0, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r3, #16 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #16 │ │ │ │ + asrs r0, r7, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #776] @ (2bf9d0 ) │ │ │ │ + ldr r5, [pc, #904] @ (2bfa50 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r1, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf6cc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237342,47 +237342,47 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2c0ad4 │ │ │ │ ldr r1, [pc, #68] @ (2bf728 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2bf714 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2bf70e │ │ │ │ ldr r2, [pc, #52] @ (2bf72c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2bf730 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 672418 │ │ │ │ + b.w 67243c │ │ │ │ ldr r2, [pc, #36] @ (2bf734 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bf6fa │ │ │ │ ldr r1, [pc, #32] @ (2bf738 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 672418 │ │ │ │ - ldmia r5!, {r3} │ │ │ │ + b.w 67243c │ │ │ │ + ldmia r5, {r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #116 @ 0x74 │ │ │ │ + movs r0, #148 @ 0x94 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #440 @ 0x1b8 │ │ │ │ + add r0, sp, #568 @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r4, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf73c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -237397,52 +237397,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2bf7c4 ) │ │ │ │ ldr.w r8, [pc, #100] @ 2bf7c8 │ │ │ │ ldr.w r9, [pc, #100] @ 2bf7cc │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2bf784 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2bf7b4 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2bf770 │ │ │ │ mov r1, r2 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bf784 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 672490 │ │ │ │ + b.w 6724b4 │ │ │ │ nop │ │ │ │ cbz r2, 2bf830 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r4, r5, r7} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf7d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -237450,20 +237450,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2c0b20 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2bf800 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6468e4 │ │ │ │ + b.w 646908 │ │ │ │ nop │ │ │ │ - add r7, pc, #504 @ (adr r7, 2bf9fc ) │ │ │ │ + add r7, pc, #632 @ (adr r7, 2bfa7c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002bf804 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -237488,17 +237488,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2bf88c ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 646d58 │ │ │ │ + bl 646d7c │ │ │ │ ldr r2, [pc, #52] @ (2bf890 ) │ │ │ │ ldr r3, [pc, #44] @ (2bf888 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237513,15 +237513,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ uxtb r2, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ uxth r0, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bf894 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2c0b64 │ │ │ │ @@ -237546,31 +237546,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ ldr r1, [pc, #152] @ (2bf970 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #144] @ (2bf974 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 54a388 │ │ │ │ + bl 54a3b8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2bf952 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -237601,31 +237601,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2bf97c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2bf928 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxtb r0, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r6, [r4, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r0, 2bf9b4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bf980 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -237638,26 +237638,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ ldr r1, [pc, #104] @ (2bfa18 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #96] @ (2bfa1c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3de788 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -237682,19 +237682,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r6, 2bfa2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r1, #32] │ │ │ │ + ldrh r4, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r2, 2bfa2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bfa24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237800,15 +237800,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2bfb70 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dac8 │ │ │ │ + bl 68dae8 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3dc7d4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 4335f0 │ │ │ │ @@ -237831,15 +237831,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #1000 @ 0x3e8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2bfc5c │ │ │ │ + beq.n 2bfa9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r7, sp, #824 @ 0x338 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bfb78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -237882,71 +237882,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2bfeac ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe6e │ │ │ │ ldr r1, [pc, #692] @ (2bfeb0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #688] @ (2bfeb4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #676] @ (2bfeb8 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #668] @ (2bfebc ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #656] @ (2bfec0 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #648] @ (2bfec4 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe4c │ │ │ │ ldr r2, [pc, #628] @ (2bfec8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2bfecc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe46 │ │ │ │ ldr r2, [pc, #612] @ (2bfed0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2bfed4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2bfbbe │ │ │ │ mov r0, r7 │ │ │ │ - bl 647154 │ │ │ │ + bl 647178 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #584] @ (2bfed8 ) │ │ │ │ ldr r3, [pc, #528] @ (2bfea0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -237965,166 +237965,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2bfeac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe62 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2bfe52 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2bfc78 │ │ │ │ ldr r1, [pc, #476] @ (2bfedc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2bfc78 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2bfeac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bfe68 │ │ │ │ ldr r1, [pc, #440] @ (2bfee0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #432] @ (2bfee4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #424] @ (2bfee8 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #412] @ (2bfeec ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #404] @ (2bfef0 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #392] @ (2bfef4 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #384] @ (2bfef8 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #372] @ (2bfefc ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2bfc78 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2bfeac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfe74 │ │ │ │ ldr r1, [pc, #332] @ (2bff00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #328] @ (2bff04 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #316] @ (2bff08 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #308] @ (2bff0c ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2bfc78 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2bfeac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfe7a │ │ │ │ ldr r1, [pc, #268] @ (2bff10 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #260] @ (2bff14 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #252] @ (2bff18 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #240] @ (2bff1c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #232] @ (2bff20 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2bfc78 │ │ │ │ ldr r2, [pc, #220] @ (2bff24 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bfc6e │ │ │ │ ldr r2, [pc, #216] @ (2bff28 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2bfc56 │ │ │ │ ldr r1, [pc, #216] @ (2bff2c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2bfce8 │ │ │ │ ldr r3, [pc, #204] @ (2bff30 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bfcd6 │ │ │ │ ldr r3, [pc, #200] @ (2bff34 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2bfd26 │ │ │ │ @@ -238148,97 +238148,97 @@ │ │ │ │ blx 22320c │ │ │ │ add r7, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r7, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r4, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r1!, {r4, r6} │ │ │ │ + ldmia r1!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r4, r6} │ │ │ │ + ldmia r0!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r2, r5, r6} │ │ │ │ + ldmia r0!, {r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r6, r7] │ │ │ │ + ldrh r4, [r2, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r7!, {r3, r5, r7} │ │ │ │ + stmia r7!, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r6} │ │ │ │ + stmia r7!, {r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r3, r4, r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r5, r7} │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6} │ │ │ │ + stmia r6!, {r1, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r4, #15 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + stmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #9 │ │ │ │ + asrs r0, r0, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r2, #9 │ │ │ │ + asrs r4, r6, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r1, #9 │ │ │ │ + asrs r6, r5, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #9 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c0724 │ │ │ │ + b.n 2bf764 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r1, r5, r7} │ │ │ │ + stmia r6!, {r1, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002bff4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -238257,20 +238257,20 @@ │ │ │ │ bl 2c0d48 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2bff88 │ │ │ │ ldr r1, [pc, #76] @ (2bffcc ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 4335f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 646920 │ │ │ │ + bl 646944 │ │ │ │ ldr r2, [pc, #56] @ (2bffd0 ) │ │ │ │ ldr r3, [pc, #44] @ (2bffc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238286,15 +238286,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #40 @ (adr r0, 2bfff8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002bffd4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238315,19 +238315,19 @@ │ │ │ │ bl 2c0bd8 │ │ │ │ cbz r0, 2c001c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2c0068 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2c004c │ │ │ │ mov r0, r4 │ │ │ │ - bl 646dd0 │ │ │ │ + bl 646df4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #68] @ (2c006c ) │ │ │ │ ldr r3, [pc, #60] @ (2c0064 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238344,26 +238344,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2c0070 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 2c0016 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r2, sp, #912 @ 0x390 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r5!, {r4} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2c01e0 ) │ │ │ │ @@ -238377,91 +238377,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2c01ec ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c0192 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ blx 2256b8 │ │ │ │ ldr r3, [pc, #300] @ (2c01f0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2c01f4 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 553d6c │ │ │ │ + bl 553d9c │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2c01f8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5537a0 │ │ │ │ + bl 5537d0 │ │ │ │ ldr r1, [pc, #280] @ (2c01fc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5537a0 │ │ │ │ + bl 5537d0 │ │ │ │ ldr r1, [pc, #268] @ (2c0200 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5537a0 │ │ │ │ + bl 5537d0 │ │ │ │ ldr r1, [pc, #260] @ (2c0204 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5537a0 │ │ │ │ + bl 5537d0 │ │ │ │ ldr r1, [pc, #248] @ (2c0208 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5537a0 │ │ │ │ + bl 5537d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c01bc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 69d850 │ │ │ │ + bl 69d870 │ │ │ │ ldr r2, [pc, #224] @ (2c020c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2c0210 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 553e70 │ │ │ │ + bl 553ea0 │ │ │ │ ldr r1, [pc, #216] @ (2c0214 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5566c0 │ │ │ │ + bl 5566f0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 68a2b4 │ │ │ │ + bl 68a2d4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 61760c │ │ │ │ + bl 61763c │ │ │ │ mov r0, r8 │ │ │ │ - bl 687740 │ │ │ │ + bl 687760 │ │ │ │ cbz r5, 2c0184 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c01ce │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -238492,60 +238492,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2c012a │ │ │ │ mov r0, r5 │ │ │ │ - bl 68efcc │ │ │ │ + bl 68efec │ │ │ │ b.n 2c0184 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2c021c ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2c0220 ) │ │ │ │ ldr r0, [pc, #76] @ (2c0224 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add r2, sp, #512 @ 0x200 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r6, [r5, #4] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c03f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #296] @ 0x128 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, #80] @ 0x50 │ │ │ │ + ldr r6, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r3, #28 │ │ │ │ + asrs r2, r7, #28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r1, r3, r6} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r6, r7} │ │ │ │ + stmia r2!, {r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r2, r3, r6} │ │ │ │ + stmia r4!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r1, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 2c039c │ │ │ │ + b.n 2c03dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2c01dc │ │ │ │ + bvc.n 2c021c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 2c0214 │ │ │ │ + bhi.n 2c0254 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2c0334 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -238556,36 +238556,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c02a6 │ │ │ │ ldr r6, [pc, #228] @ (2c0340 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2c0344 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #200] @ (2c0348 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2c02d0 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -238607,23 +238607,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #120] @ (2c0350 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 2c02a6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #104] @ (2c0354 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -238651,125 +238651,125 @@ │ │ │ │ b.n 2c0304 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #816 @ 0x330 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 2c03a8 │ │ │ │ + b.n 2c03e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, sp, #392 @ 0x188 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r3!, {r5} │ │ │ │ + stmia r3!, {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2c03e8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c03bc │ │ │ │ ldr r5, [pc, #108] @ (2c03ec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2c03f0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #80] @ (2c03f4 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2c03d2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #28] @ (2c03f8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 2c03bc │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - svc 14 │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r4} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c03fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 2231f4 │ │ │ │ mov r6, r0 │ │ │ │ bl 481a50 │ │ │ │ ldr r5, [pc, #100] @ (2c0480 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #96] @ (2c0484 ) │ │ │ │ ldr r2, [pc, #100] @ (2c0488 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2c048c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #84] @ (2c0490 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ bl 263664 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2c0464 │ │ │ │ blx 2258d0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -238786,19 +238786,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ add r6, pc, #912 @ (adr r6, 2c0814 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #142 @ 0x8e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r4, r5, r6} │ │ │ │ + stmia r1!, {r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldcl 0, cr0, [r4, #280] @ 0x118 │ │ │ │ + ldcl 0, cr0, [r4, #280]! @ 0x118 │ │ │ │ asrs r4, r6, #28 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c0494 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -238814,30 +238814,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2c05d4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 22c964 │ │ │ │ ldr r3, [pc, #220] @ (2c05d8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -238849,22 +238849,22 @@ │ │ │ │ blx 2231f4 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2c056a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 2231f4 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -238912,19 +238912,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #392 @ (adr r6, 2c074c ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #456] @ (2c0794 ) │ │ │ │ + ldr r1, [pc, #584] @ (2c0814 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #24] @ (2c05e8 ) │ │ │ │ + ldr r7, [pc, #152] @ (2c0668 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 2c058c │ │ │ │ + ble.n 2c05cc │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r6, pc, #144 @ (adr r6, 2c0668 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r4, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #480 @ (adr r5, 2c07c0 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -238934,15 +238934,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 22c9ec │ │ │ │ movs r1, #0 │ │ │ │ - bl 552264 │ │ │ │ + bl 552294 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c071c │ │ │ │ ldr r3, [pc, #308] @ (2c073c ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -238988,15 +238988,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 552c00 │ │ │ │ + bl 552c30 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2c06a4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ @@ -239054,15 +239054,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #776] @ (2c0a48 ) │ │ │ │ + ldr r3, [pc, #904] @ (2c0ac8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 002c0740 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239099,88 +239099,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2c081c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r2, [pc, #108] @ (2c0820 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2c0824 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2c07f2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c3160 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2c0828 ) │ │ │ │ ldr r4, [pc, #48] @ (2c082c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bge.n 2c07e4 │ │ │ │ + blt.n 2c0824 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mov r4, sp │ │ │ │ + mov ip, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #1016] @ (2c0c20 ) │ │ │ │ + ldr r4, [pc, #120] @ (2c08a0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r2, r5, r7, pc} │ │ │ │ + pop {r2, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x005c │ │ │ │ + bkpt 0x007c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0830 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 54e7c4 │ │ │ │ + bl 54e7f4 │ │ │ │ cbnz r0, 2c0874 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r1, [pc, #80] @ (2c08a4 ) │ │ │ │ ldr r2, [pc, #84] @ (2c08a8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2c08ac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c52bc │ │ │ │ ldr r3, [pc, #56] @ (2c08b0 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -239188,34 +239188,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2c08b8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bge.n 2c0924 │ │ │ │ + bge.n 2c0964 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp lr, r8 │ │ │ │ + cmp lr, ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [pc, #368] @ (2c0a20 ) │ │ │ │ + ldr r3, [pc, #496] @ (2c0aa0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 2c08dc │ │ │ │ + bge.n 2c091c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bkpt 0x0006 │ │ │ │ + bkpt 0x0026 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r3, r4, pc} │ │ │ │ + pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c08bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239223,21 +239223,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2c0920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 554bfc │ │ │ │ + bl 554c2c │ │ │ │ ldr r1, [pc, #64] @ (2c0924 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ ldr r2, [pc, #56] @ (2c0928 ) │ │ │ │ ldr r3, [pc, #44] @ (2c0920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239268,26 +239268,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2c0aa0 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2c0aa4 ) │ │ │ │ add r0, pc │ │ │ │ blx 223974 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r1, [pc, #344] @ (2c0aa8 ) │ │ │ │ ldr r2, [pc, #344] @ (2c0aac ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2c0ab0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c0a94 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2c0ab4 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -239376,19 +239376,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2c09cc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 646740 │ │ │ │ + bl 646764 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ mov r0, r7 │ │ │ │ - bl 68c31c │ │ │ │ + bl 68c33c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2c0a70 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 223078 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -239404,39 +239404,39 @@ │ │ │ │ blx 223c48 │ │ │ │ b.n 2c09f4 │ │ │ │ ldr r1, [pc, #56] @ (2c0ad0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 2c0a5e │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ add r1, pc, #728 @ (adr r1, 2c0d80 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bls.n 2c0b2c │ │ │ │ + bls.n 2c0b6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, ip │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r2, [pc, #368] @ (2c0c24 ) │ │ │ │ + ldr r2, [pc, #496] @ (2c0ca4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r4, r6, pc} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c0cbc ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, #28 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0ad4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239461,15 +239461,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r0, pc, #128 @ (adr r0, 2c0b98 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r0, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ │ │ │ │ 002c0b20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -239479,15 +239479,15 @@ │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #36] @ (2c0b60 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 6a1c98 │ │ │ │ + bl 6a1cb8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -239525,53 +239525,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2c0bd0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvs.n 2c0bac │ │ │ │ + bvc.n 2c0bec │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r6, 2c0c2e │ │ │ │ + cbnz r6, 2c0c36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c0c10 │ │ │ │ + rev r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0bd4 : │ │ │ │ b.w 30959c │ │ │ │ │ │ │ │ 002c0bd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr.w ip, [pc, #80] @ 2c0c48 │ │ │ │ ldr r2, [pc, #80] @ (2c0c4c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2c0c50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3095a0 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -239587,30 +239587,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvs.n 2c0b78 │ │ │ │ + bvs.n 2c0bb8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - tst r0, r4 │ │ │ │ + negs r0, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c0c54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 3f1008 │ │ │ │ mov r4, r0 │ │ │ │ - bl 68c31c │ │ │ │ + bl 68c33c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0c7e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223078 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239628,21 +239628,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2c0ce4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 223974 │ │ │ │ mov r4, r0 │ │ │ │ - bl 554074 │ │ │ │ + bl 5540a4 │ │ │ │ ldr r1, [pc, #56] @ (2c0ce8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55225c │ │ │ │ + bl 55228c │ │ │ │ mov r0, r4 │ │ │ │ - bl 68c31c │ │ │ │ + bl 68c33c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0cce │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223078 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239651,35 +239651,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r4, #16 │ │ │ │ + lsls r2, r0, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 34cea │ │ │ │ │ │ │ │ 002c0cec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2c0d40 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 223974 │ │ │ │ mov r4, r0 │ │ │ │ - bl 554074 │ │ │ │ + bl 5540a4 │ │ │ │ ldr r1, [pc, #56] @ (2c0d44 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 55225c │ │ │ │ + bl 55228c │ │ │ │ mov r0, r4 │ │ │ │ - bl 68c31c │ │ │ │ + bl 68c33c │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2c0d2a │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 223078 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -239688,15 +239688,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r0, #15 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bl 10cd46 │ │ │ │ │ │ │ │ 002c0d48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -239705,31 +239705,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2c0dcc ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 554c94 │ │ │ │ + bl 554cc4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c0daa │ │ │ │ ldr r4, [pc, #96] @ (2c0dd0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2c0dd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 6a1c98 │ │ │ │ + bl 6a1cb8 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -239742,55 +239742,55 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c0de0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c0d96 │ │ │ │ - cbnz r2, 2c0e0a │ │ │ │ + rev r2, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r0, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bpl.n 2c0e14 │ │ │ │ + bpl.n 2c0e54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - rev r6, r1 │ │ │ │ + rev r6, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2c0d9c │ │ │ │ + bpl.n 2c0ddc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r2, 2c0e0a │ │ │ │ + cbnz r2, 2c0e12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb804 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c0de4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54e200 │ │ │ │ - bl 551f70 │ │ │ │ + bl 54e230 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #96] @ (2c0e64 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c0e32 │ │ │ │ ldr r3, [pc, #88] @ (2c0e68 ) │ │ │ │ ldr r2, [pc, #88] @ (2c0e6c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -239800,43 +239800,43 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c0e78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2c0e8e │ │ │ │ + cbnz r6, 2c0e96 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2c0d70 │ │ │ │ + bmi.n 2c0db0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r0, 2c0ea8 │ │ │ │ + rev r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2c0f28 │ │ │ │ + bmi.n 2c0f68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2c0e96 │ │ │ │ + cbnz r4, 2c0e9e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb75c │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c0e8c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strh r6, [r5, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -239845,15 +239845,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2c11c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2c11cc ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2c11b8 │ │ │ │ add r3, pc │ │ │ │ @@ -239866,587 +239866,587 @@ │ │ │ │ ldr r3, [pc, #764] @ (2c11d8 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #744] @ (2c11dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2c11e0 ) │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #740] @ (2c11e4 ) │ │ │ │ ldr r2, [pc, #740] @ (2c11e8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #728] @ (2c11ec ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2c11f0 ) │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #724] @ (2c11f4 ) │ │ │ │ ldr r2, [pc, #724] @ (2c11f8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #712] @ (2c11fc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2c1200 ) │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #708] @ (2c1204 ) │ │ │ │ ldr r2, [pc, #708] @ (2c1208 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #696] @ (2c120c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2c1210 ) │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #692] @ (2c1214 ) │ │ │ │ ldr r2, [pc, #692] @ (2c1218 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #680] @ (2c121c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2c1220 ) │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #676] @ (2c1224 ) │ │ │ │ ldr r2, [pc, #676] @ (2c1228 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #664] @ (2c122c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #656] @ (2c1230 ) │ │ │ │ ldr r1, [pc, #656] @ (2c1234 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2c1238 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2c123c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ ldr r2, [pc, #640] @ (2c1240 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2c1244 ) │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #636] @ (2c1248 ) │ │ │ │ ldr r1, [pc, #636] @ (2c124c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2c1250 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2c1254 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ ldr r2, [pc, #620] @ (2c1258 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #612] @ (2c125c ) │ │ │ │ ldr r1, [pc, #612] @ (2c1260 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2c1264 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2c1268 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ ldr r2, [pc, #596] @ (2c126c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r3, [pc, #588] @ (2c1270 ) │ │ │ │ ldr r1, [pc, #592] @ (2c1274 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2c1278 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2c127c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ ldr r2, [pc, #576] @ (2c1280 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #568] @ (2c1284 ) │ │ │ │ ldr r3, [pc, #568] @ (2c1288 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2c128c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #560] @ (2c1290 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #552] @ (2c1294 ) │ │ │ │ ldr r3, [pc, #552] @ (2c1298 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2c129c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #544] @ (2c12a0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #536] @ (2c12a4 ) │ │ │ │ ldr r3, [pc, #536] @ (2c12a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2c12ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #528] @ (2c12b0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #520] @ (2c12b4 ) │ │ │ │ ldr r3, [pc, #520] @ (2c12b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2c12bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #512] @ (2c12c0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #504] @ (2c12c4 ) │ │ │ │ ldr r3, [pc, #504] @ (2c12c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2c12cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #496] @ (2c12d0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #488] @ (2c12d4 ) │ │ │ │ ldr r3, [pc, #488] @ (2c12d8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2c12dc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #480] @ (2c12e0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #472] @ (2c12e4 ) │ │ │ │ ldr r3, [pc, #472] @ (2c12e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2c12ec ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #464] @ (2c12f0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #456] @ (2c12f4 ) │ │ │ │ ldr r3, [pc, #456] @ (2c12f8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2c12fc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555388 │ │ │ │ + bl 5553b8 │ │ │ │ ldr r2, [pc, #448] @ (2c1300 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #440] @ (2c1304 ) │ │ │ │ ldr r3, [pc, #440] @ (2c1308 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 554554 │ │ │ │ + bl 554584 │ │ │ │ ldr r2, [pc, #424] @ (2c130c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r1, [pc, #416] @ (2c1310 ) │ │ │ │ ldr r3, [pc, #416] @ (2c1314 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2c1318 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #408] @ (2c131c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r2, [pc, #400] @ (2c1320 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2c1324 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 554554 │ │ │ │ + bl 554584 │ │ │ │ ldr r2, [pc, #384] @ (2c1328 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 555a10 │ │ │ │ + bl 555a40 │ │ │ │ ldr r2, [pc, #376] @ (2c132c ) │ │ │ │ b.n 2c1330 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2c1204 │ │ │ │ + bpl.n 2c1244 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r7, #122 @ 0x7a │ │ │ │ + subs r7, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c11e8 │ │ │ │ + cbnz r6, 2c11f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c11f0 │ │ │ │ + cbnz r2, 2c11f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c11f8 │ │ │ │ + cbnz r6, 2c1200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c11fe │ │ │ │ + cbnz r2, 2c1206 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1206 │ │ │ │ + cbnz r6, 2c120e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - tst r6, r5 │ │ │ │ + negs r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c1216 │ │ │ │ + cbnz r2, 2c121e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c1226 │ │ │ │ + cbnz r6, 2c122e │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1224 │ │ │ │ + cbnz r6, 2c122c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c122e │ │ │ │ + cbnz r2, 2c1236 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1236 │ │ │ │ + cbnz r6, 2c123e │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c1248 │ │ │ │ + cbnz r2, 2c1250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c1246 │ │ │ │ + cbnz r2, 2c124e │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c1250 │ │ │ │ + cbnz r2, 2c1258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c1260 │ │ │ │ + cbnz r6, 2c1268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c125e │ │ │ │ + cbnz r6, 2c1266 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsrs r0, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2c1272 │ │ │ │ + cbnz r2, 2c127a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c126e │ │ │ │ + cbnz r2, 2c1276 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2c127a │ │ │ │ + cbnz r6, 2c1282 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c1288 │ │ │ │ + cbnz r4, 2c1290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, r3] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c1292 │ │ │ │ + cbnz r4, 2c129a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c12a0 │ │ │ │ + cbnz r2, 2c12a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c12ac │ │ │ │ + cbnz r0, 2c12b4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c12ba │ │ │ │ + cbnz r2, 2c12c2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c12c6 │ │ │ │ + cbnz r0, 2c12ce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c12ce │ │ │ │ + cbnz r6, 2c12d6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c12da │ │ │ │ + cbnz r0, 2c12e2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c12e2 │ │ │ │ + cbnz r6, 2c12ea │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c12ee │ │ │ │ + cbnz r4, 2c12f6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r3 │ │ │ │ + asrs r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c1304 │ │ │ │ + cbnz r4, 2c130c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c130e │ │ │ │ + cbnz r2, 2c1316 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2c1318 │ │ │ │ + cbnz r4, 2c1320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 2c1324 │ │ │ │ + rev r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c1330 │ │ │ │ + rev r0, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r2, 2c1334 │ │ │ │ + rev r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2c1340 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ rev r0, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ + rev r0, r6 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - rev r4, r2 │ │ │ │ + rev r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r2, r6 │ │ │ │ + rev16 r2, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #432] @ (2c14d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2c1360 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2c1364 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2c1368 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ ldr r2, [pc, #28] @ (2c136c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 555a10 │ │ │ │ + b.w 555a40 │ │ │ │ nop │ │ │ │ - b.n 2c1720 │ │ │ │ + b.n 2c1760 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d6 │ │ │ │ + @ instruction: 0xb8f6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8e2 │ │ │ │ + cbnz r2, 2c1370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 554bfc │ │ │ │ + bl 554c2c │ │ │ │ mov r1, r4 │ │ │ │ - bl 5549cc │ │ │ │ + bl 5549fc │ │ │ │ cbz r0, 2c13a6 │ │ │ │ ldr r1, [pc, #68] @ (2c13d8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5547a4 │ │ │ │ + b.w 5547d4 │ │ │ │ ldr r3, [pc, #52] @ (2c13dc ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2c13e0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2c13e4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - beq.n 2c1408 │ │ │ │ + beq.n 2c1448 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb8ae │ │ │ │ + @ instruction: 0xb8ce │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb896 │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2c14c4 ) │ │ │ │ @@ -240454,15 +240454,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2c14cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -240471,26 +240471,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 551f74 │ │ │ │ + bl 551fa4 │ │ │ │ cbz r0, 2c144a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fb0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c1498 │ │ │ │ blx 2247b8 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2c14ae │ │ │ │ ldr r1, [pc, #112] @ (2c14d0 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -240528,48 +240528,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (2c14dc ) │ │ │ │ ldr r0, [pc, #40] @ (2c14e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7, {r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r7, #182 @ 0xb6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {r4} │ │ │ │ + ldmia r7!, {r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #124] @ (2c157c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2c1580 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2c1584 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 22351c │ │ │ │ @@ -240599,19 +240599,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #26 │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #176 @ 0xb0 │ │ │ │ + subs r6, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c15d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240620,30 +240620,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c15d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r1, r2, r5} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #124 @ 0x7c │ │ │ │ + subs r0, #156 @ 0x9c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #18 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1624 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240652,30 +240652,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c162c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, #40 @ 0x28 │ │ │ │ + subs r0, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #222 @ 0xde │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1674 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240683,29 +240683,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c167c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + adds r7, #244 @ 0xf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #106 @ 0x6a │ │ │ │ + subs r5, #138 @ 0x8a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c16c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240714,30 +240714,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c16d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r2, r3, r5} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #26 │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1718 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240745,29 +240745,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1720 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1768 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240775,29 +240775,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1770 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #224 @ 0xe0 │ │ │ │ + adds r7, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c17bc │ │ │ │ sub sp, #8 │ │ │ │ @@ -240806,30 +240806,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c17c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4, {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #144 @ 0x90 │ │ │ │ + adds r6, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c180c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240837,29 +240837,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1814 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #210 @ 0xd2 │ │ │ │ + subs r3, #242 @ 0xf2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c185c │ │ │ │ sub sp, #12 │ │ │ │ @@ -240867,29 +240867,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1864 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #236 @ 0xec │ │ │ │ + adds r6, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c18b0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240898,30 +240898,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c18b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r3, #50 @ 0x32 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1900 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240929,29 +240929,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1908 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r5, #72 @ 0x48 │ │ │ │ + adds r5, #104 @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r2, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1954 │ │ │ │ sub sp, #8 │ │ │ │ @@ -240960,30 +240960,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c195c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r5, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #142 @ 0x8e │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c19a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -240991,29 +240991,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c19ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #164 @ 0xa4 │ │ │ │ + adds r4, #196 @ 0xc4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #58 @ 0x3a │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c19f8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241022,30 +241022,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1a00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #84 @ 0x54 │ │ │ │ + adds r4, #116 @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1a48 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241053,29 +241053,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1a50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r1, {r1, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r4, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2c1a9c │ │ │ │ sub sp, #8 │ │ │ │ @@ -241084,30 +241084,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c1aa4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r1, {r1, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #176 @ 0xb0 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2c1aec │ │ │ │ sub sp, #12 │ │ │ │ @@ -241115,29 +241115,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2c1af4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #92 @ 0x5c │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #242 @ 0xf2 │ │ │ │ + subs r1, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c1b48 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241146,148 +241146,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c1b50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #12 │ │ │ │ + adds r3, #44 @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #196] @ (2c1c38 ) │ │ │ │ ldr r2, [pc, #200] @ (2c1c3c ) │ │ │ │ ldr r1, [pc, #200] @ (2c1c40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c1c2c │ │ │ │ ldr r0, [pc, #180] @ (2c1c44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r1, [pc, #176] @ (2c1c48 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5535b0 │ │ │ │ + bl 5535e0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c1bba │ │ │ │ ldr r1, [pc, #164] @ (2c1c4c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 55388c │ │ │ │ + bl 5538bc │ │ │ │ cbnz r0, 2c1bd6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 554bfc │ │ │ │ + bl 554c2c │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r1, [pc, #104] @ (2c1c50 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 55370c │ │ │ │ + bl 55373c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1bb8 │ │ │ │ ldr r1, [pc, #92] @ (2c1c54 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2c1c58 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2c1c5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ - bl 555b10 │ │ │ │ + bl 555b40 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c1bba │ │ │ │ ldr r1, [pc, #64] @ (2c1c60 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5547a4 │ │ │ │ + bl 5547d4 │ │ │ │ b.n 2c1bb8 │ │ │ │ ldr r0, [pc, #52] @ (2c1c64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c1ba6 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #62 @ 0x3e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 2c1c52 │ │ │ │ + cbz r6, 2c1c5a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 2c1c58 │ │ │ │ + cbz r6, 2c1c60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, #29] │ │ │ │ + strb r6, [r0, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cbz r6, 2c1c54 │ │ │ │ + cbz r6, 2c1c5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r3, r6, r7} │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add sp, #288 @ 0x120 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x004a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r4, r6] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - sub sp, #184 @ 0xb8 │ │ │ │ + sub sp, #312 @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2c1cf0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -241305,25 +241305,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2c1d04 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #84] @ (2c1d08 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64b900 │ │ │ │ + bl 64b924 │ │ │ │ ldr r2, [pc, #64] @ (2c1d0c ) │ │ │ │ ldr r3, [pc, #44] @ (2c1cf8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241333,23 +241333,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - stmia r7!, {r1, r2, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #134 @ 0x86 │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c1f0c ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -241373,25 +241373,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 687fd4 │ │ │ │ + bl 687ff4 │ │ │ │ ldr r2, [pc, #60] @ (2c1db0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c1da4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241402,23 +241402,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #122 @ 0x7a │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r0, #250 @ 0xfa │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241438,23 +241438,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #68] @ 2c1e48 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 687fd4 │ │ │ │ + bl 687ff4 │ │ │ │ cbz r0, 2c1e1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2c1e64 ) │ │ │ │ ldr r3, [pc, #56] @ (2c1e58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241469,23 +241469,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -241505,30 +241505,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 646560 │ │ │ │ + bl 646584 │ │ │ │ cbz r0, 2c1ed6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 22b96c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6461f4 │ │ │ │ + bl 646218 │ │ │ │ ldr r2, [pc, #60] @ (2c1f14 ) │ │ │ │ ldr r3, [pc, #44] @ (2c1f08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241539,23 +241539,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #34 @ 0x22 │ │ │ │ + adds r5, #66 @ 0x42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241565,24 +241565,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1f58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - stmia r4!, {r1, r2, r4, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #236 @ 0xec │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c1f94 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241590,24 +241590,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1f9c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #168 @ 0xa8 │ │ │ │ + cmp r6, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c1fd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241615,24 +241615,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c1fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - stmia r4!, {r1, r2, r3} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #250 @ 0xfa │ │ │ │ + adds r4, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c201c │ │ │ │ sub sp, #12 │ │ │ │ @@ -241640,24 +241640,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c2024 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #32 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c2060 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241665,24 +241665,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2c2068 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ - stmia r3!, {r1, r2, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #220 @ 0xdc │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #114 @ 0x72 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c20a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241690,25 +241690,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c20b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #152 @ 0x98 │ │ │ │ + cmp r5, #184 @ 0xb8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c20f0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241716,25 +241716,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c20f8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #80 @ 0x50 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2138 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241742,25 +241742,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2140 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #8 │ │ │ │ + cmp r5, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #158 @ 0x9e │ │ │ │ + adds r2, #190 @ 0xbe │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c2180 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241768,25 +241768,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2c2188 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #86 @ 0x56 │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c21cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -241794,26 +241794,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2c21d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r2!, {r1, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r4, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #14 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2c227c │ │ │ │ sub sp, #20 │ │ │ │ @@ -241831,28 +241831,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64bb94 │ │ │ │ + bl 64bbb8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2c2264 │ │ │ │ cbz r1, 2c2240 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6471cc │ │ │ │ + bl 6471f0 │ │ │ │ ldr r2, [pc, #76] @ (2c2290 ) │ │ │ │ ldr r3, [pc, #64] @ (2c2284 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241867,26 +241867,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 22b2c4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2240 │ │ │ │ - bl 6471cc │ │ │ │ + bl 6471f0 │ │ │ │ b.n 2c2240 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - stmia r1!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r6, [r1, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r1, #208 @ 0xd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r4, #52 @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r0, [r1, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -241906,15 +241906,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2c2378 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -241941,15 +241941,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2c237c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64bd8c │ │ │ │ + bl 64bdb0 │ │ │ │ ldr r2, [pc, #68] @ (2c2380 ) │ │ │ │ ldr r3, [pc, #44] @ (2c236c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -241960,23 +241960,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r3, r4} │ │ │ │ + stmia r1!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #244 @ 0xf4 │ │ │ │ + adds r1, #20 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldrh r6, [r4, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c2580 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -242002,15 +242002,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 2258d0 │ │ │ │ @@ -242026,17 +242026,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2c23d2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 646560 │ │ │ │ + bl 646584 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6461f4 │ │ │ │ + bl 646218 │ │ │ │ ldr r2, [pc, #64] @ (2c2450 ) │ │ │ │ ldr r3, [pc, #52] @ (2c2448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242047,23 +242047,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - stmia r0!, {r2, r3, r5} │ │ │ │ + stmia r0!, {r2, r3, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242073,33 +242073,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2c24ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2c2492 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - itte pl │ │ │ │ - lslpl r1, r2, #1 │ │ │ │ - cmppl r1, #176 @ 0xb0 │ │ │ │ - lslmi r0, r0, #1 │ │ │ │ - cmp r7, #70 @ 0x46 │ │ │ │ + itte vc │ │ │ │ + lslvc r1, r2, #1 │ │ │ │ + cmpvc r1, #208 @ 0xd0 │ │ │ │ + lslvs r0, r0, #1 │ │ │ │ + cmp r7, #102 @ 0x66 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c2500 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242108,34 +242108,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c2508 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x00fe │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - cmp r1, #84 @ 0x54 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ - cmp r6, #234 @ 0xea │ │ │ │ + ittt ne │ │ │ │ + lslne r1, r2, #1 │ │ │ │ + cmpne r1, #116 @ 0x74 │ │ │ │ + lslne r0, r0, #1 │ │ │ │ + cmp r7, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c255c │ │ │ │ sub sp, #12 │ │ │ │ @@ -242144,34 +242144,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c2564 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x00a2 │ │ │ │ + bkpt 0x00c2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c25b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242180,34 +242180,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c25c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bkpt 0x0046 │ │ │ │ + bkpt 0x0066 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #82 @ 0x52 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c2614 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242216,34 +242216,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c261c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #214 @ 0xd6 │ │ │ │ + cmp r5, #246 @ 0xf6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c2674 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242252,34 +242252,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c267c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + cmp r0, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #122 @ 0x7a │ │ │ │ + cmp r5, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c26d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242288,34 +242288,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c26dc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #132 @ 0x84 │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c2734 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242324,34 +242324,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c273c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #186 @ 0xba │ │ │ │ + cmp r4, #218 @ 0xda │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2c2794 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242360,34 +242360,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2c279c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r6, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2c27fc │ │ │ │ sub sp, #8 │ │ │ │ @@ -242397,15 +242397,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2c2800 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2c2804 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ca454 │ │ │ │ cbz r0, 2c27e8 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 22351c │ │ │ │ @@ -242416,19 +242416,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - pop {r4} │ │ │ │ + pop {r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #248 @ 0xf8 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #92 @ 0x5c │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2c2894 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -242436,15 +242436,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2c289c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 22351c │ │ │ │ @@ -242468,19 +242468,19 @@ │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223518 │ │ │ │ - cbnz r0, 2c2902 │ │ │ │ + cbnz r0, 2c290a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2c2948 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -242490,15 +242490,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2c2950 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #132] @ (2c2954 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cbz r0, 2c2916 │ │ │ │ ldr r1, [pc, #124] @ (2c2958 ) │ │ │ │ @@ -242528,36 +242528,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2c2960 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - cbnz r0, 2c2990 │ │ │ │ + cbnz r0, 2c2998 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r3, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r3, r6, r7, lr} │ │ │ │ + push {r1, r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #904 @ (adr r4, 2c2ce4 ) │ │ │ │ + add r5, pc, #8 @ (adr r5, 2c2964 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #976 @ (adr r3, 2c2d30 ) │ │ │ │ + add r4, pc, #80 @ (adr r4, 2c29b0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r3, pc, #152 @ (adr r3, 2c29fc ) │ │ │ │ + add r3, pc, #280 @ (adr r3, 2c2a7c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2c2a4c │ │ │ │ @@ -242587,35 +242587,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 64b900 │ │ │ │ + bl 64b924 │ │ │ │ cbz r0, 2c2a16 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2c29f8 │ │ │ │ mov r1, r4 │ │ │ │ bl 3dc9d0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2c29f6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 647190 │ │ │ │ + bl 6471b4 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2c2a1e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2c2a0a │ │ │ │ mov r1, r4 │ │ │ │ bl 3dc9d0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -242623,15 +242623,15 @@ │ │ │ │ bne.n 2c29e6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2c14e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 223ecc │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #72] @ (2c2a68 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2a50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -242651,19 +242651,19 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #12] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - rev r6, r2 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #4 │ │ │ │ + cmp r2, #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r2, [r5, #6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -242683,15 +242683,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2c2bc4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -242756,15 +242756,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2c2bc8 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 64bb94 │ │ │ │ + bl 64bbb8 │ │ │ │ ldr r2, [pc, #64] @ (2c2bcc ) │ │ │ │ ldr r3, [pc, #44] @ (2c2bb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -242774,23 +242774,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - cbnz r2, 2c2bc4 │ │ │ │ + cbnz r2, 2c2bcc │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r2, [r7, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r1, #60 @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #162 @ 0xa2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r4, [r1, #2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c2dcc ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #30] │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -242814,24 +242814,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 2258d0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -242853,36 +242853,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2c2d8c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 555308 │ │ │ │ + bl 555338 │ │ │ │ ldr r2, [pc, #276] @ (2c2d90 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5558c0 │ │ │ │ + bl 5558f0 │ │ │ │ ldr r1, [pc, #268] @ (2c2d94 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2c2d98 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2c2d9c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 555308 │ │ │ │ + bl 555338 │ │ │ │ ldr r2, [pc, #252] @ (2c2da0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5558c0 │ │ │ │ + bl 5558f0 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -242927,71 +242927,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2c2db0 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 555308 │ │ │ │ + bl 555338 │ │ │ │ ldr r2, [pc, #116] @ (2c2db4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2c2db8 ) │ │ │ │ - bl 5558c0 │ │ │ │ + bl 5558f0 │ │ │ │ ldr r3, [pc, #108] @ (2c2dbc ) │ │ │ │ ldr r2, [pc, #112] @ (2c2dc0 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 555220 │ │ │ │ + bl 555250 │ │ │ │ ldr r2, [pc, #100] @ (2c2dc4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5558c0 │ │ │ │ + bl 5558f0 │ │ │ │ b.n 2c2c4e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r4, #28] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + movs r7, #238 @ 0xee │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r2, #48 @ 0x30 │ │ │ │ + movs r2, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #400 @ (adr r1, 2c2f18 ) │ │ │ │ + add r1, pc, #528 @ (adr r1, 2c2f98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - add r1, pc, #336 @ (adr r1, 2c2ee4 ) │ │ │ │ + add r1, pc, #464 @ (adr r1, 2c2f64 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #592 @ (adr r1, 2c2fe8 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 2c3068 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - add r1, pc, #536 @ (adr r1, 2c2fbc ) │ │ │ │ + add r1, pc, #664 @ (adr r1, 2c303c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r0, [r2, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r7, #20 │ │ │ │ + subs r7, #52 @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2c29b8 │ │ │ │ - add r0, pc, #32 @ (adr r0, 2c2dd8 ) │ │ │ │ + add r0, pc, #160 @ (adr r0, 2c2e58 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #192 @ (adr r0, 2c2e7c ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 2c2efc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl ffef6dc2 <__bss_end__@@Base+0xff4fe246> │ │ │ │ - add r0, pc, #192 @ (adr r0, 2c2e88 ) │ │ │ │ + add r0, pc, #320 @ (adr r0, 2c2f08 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2c2ff0 ) │ │ │ │ @@ -243025,30 +243025,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 64bd8c │ │ │ │ + bl 64bdb0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c2ee4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c2f16 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -243094,19 +243094,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 647208 │ │ │ │ + bl 64722c │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #296] @ (2c3018 ) │ │ │ │ ldr r3, [pc, #260] @ (2c2ff4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -243145,15 +243145,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2c3024 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2ee0 │ │ │ │ vldr d7, [pc, #128] @ 2c2fe8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2c3028 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2c302c ) │ │ │ │ @@ -243162,15 +243162,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2ee0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2c3034 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2c3038 ) │ │ │ │ @@ -243179,15 +243179,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2c303c ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2ee0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2c3040 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2c3044 ) │ │ │ │ @@ -243196,15 +243196,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2c3048 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2c2ee0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -243212,51 +243212,51 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #20] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r6, r7, lr} │ │ │ │ + push {r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r0, #16 │ │ │ │ + movs r0, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #824] @ 0x338 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r4, [r3, #16] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #280 @ (adr r0, 2c313c ) │ │ │ │ + add r0, pc, #408 @ (adr r0, 2c31bc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r4, r6} │ │ │ │ + push {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #848] @ 0x350 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r5} │ │ │ │ + push {r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #528] @ 0x210 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r0, 2c30ca │ │ │ │ + push {r3, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c304c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -243285,25 +243285,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2c30fc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c30ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f64 │ │ │ │ - bl 551f88 │ │ │ │ + bl 551f94 │ │ │ │ + bl 551fb8 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2c30ec │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243318,31 +243318,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r6, [r1, #23] │ │ │ │ + strb r6, [r5, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3100 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2c314e │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243367,24 +243367,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2c3248 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #208] @ (2c324c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2c3250 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243410,15 +243410,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 2256ec │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2c31f8 │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 2258d0 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -243442,41 +243442,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - sxtb r4, r1 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r2, r4, #2 │ │ │ │ + adds r2, r0, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c3254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2c3634 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #964] @ (2c3638 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2c363c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c35be │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -243653,15 +243653,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2c3648 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243672,27 +243672,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2c3654 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c3470 │ │ │ │ ldr r3, [pc, #392] @ (2c3658 ) │ │ │ │ ldr r2, [pc, #392] @ (2c365c ) │ │ │ │ ldr r1, [pc, #396] @ (2c3660 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243703,15 +243703,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2c366c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243722,15 +243722,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243741,15 +243741,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243760,15 +243760,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -243777,120 +243777,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2c3698 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c3470 │ │ │ │ ldr r3, [pc, #192] @ (2c369c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2c36a0 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2c36a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c3470 │ │ │ │ ldr r3, [pc, #172] @ (2c36a8 ) │ │ │ │ ldr r2, [pc, #172] @ (2c36ac ) │ │ │ │ ldr r1, [pc, #176] @ (2c36b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c3470 │ │ │ │ ldr r1, [pc, #148] @ (2c36b4 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2c36b8 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r4, 2c364c │ │ │ │ + cbz r4, 2c3654 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r5, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r1, #60 @ 0x3c │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #240 @ 0xf0 │ │ │ │ + add r7, sp, #368 @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #760] @ 0x2f8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #168 @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #240] @ 0xf0 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #976 @ 0x3d0 │ │ │ │ + add r7, sp, #80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #112] @ 0x70 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #592 @ 0x250 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #400 @ 0x190 │ │ │ │ + add r6, sp, #528 @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #208 @ 0xd0 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #912] @ 0x390 │ │ │ │ + ldr r3, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #728] @ 0x2d8 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #16 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #808] @ 0x328 │ │ │ │ + ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #400] @ 0x190 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #280] @ 0x118 │ │ │ │ + str r6, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c36bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -243899,27 +243899,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2c36f8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2c36fc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #28] @ (2c3700 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 555a10 │ │ │ │ + b.w 555a40 │ │ │ │ nop │ │ │ │ - @ instruction: 0xfad40040 │ │ │ │ + @ instruction: 0xfaf40040 │ │ │ │ bl 38b6fa │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - ldr r2, [sp, #216] @ 0xd8 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3704 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -243963,22 +243963,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2c377c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c3780 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2c378a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2c3794 │ │ │ │ @@ -243994,25 +243994,25 @@ │ │ │ │ 002c379c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #80] @ 2c3804 │ │ │ │ ldr r2, [pc, #80] @ (2c3808 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2c380c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2c37de │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -244026,19 +244026,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2c37ec │ │ │ │ nop │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r7, r7 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 002c3810 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -244063,23 +244063,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r2, [pc, #2132] @ 2c40bc │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2c40c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 44f8ac │ │ │ │ ldr.w r3, [pc, #2108] @ 2c40c4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2c389e │ │ │ │ @@ -244092,15 +244092,15 @@ │ │ │ │ beq.w 2c3a54 │ │ │ │ ldr.w r3, [pc, #2080] @ 2c40c8 │ │ │ │ ldr.w r1, [pc, #2080] @ 2c40cc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 553d6c │ │ │ │ + bl 553d9c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2c3ad4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2c38dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2c5680 │ │ │ │ @@ -244111,29 +244111,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3a9c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3990 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r3, [pc, #2012] @ 2c40d0 │ │ │ │ ldr.w r2, [pc, #2012] @ 2c40d4 │ │ │ │ ldr.w r1, [pc, #2012] @ 2c40d8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 551f88 │ │ │ │ + bl 551fb8 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c3d98 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c4080 │ │ │ │ @@ -244141,15 +244141,15 @@ │ │ │ │ cbz r6, 2c3940 │ │ │ │ b.n 2c4094 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c3f12 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3936 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c3f12 │ │ │ │ ldr.w r5, [pc, #1924] @ 2c40dc │ │ │ │ @@ -244158,74 +244158,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2c40e4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c406c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2c3990 │ │ │ │ ldr.w r0, [pc, #1892] @ 2c40e8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2c39e6 │ │ │ │ ldr.w r0, [pc, #1876] @ 2c40ec │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2c40f0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2c40f4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2c40f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #1856] @ 2c40fc │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2c4100 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 551920 │ │ │ │ + bl 551950 │ │ │ │ ldr.w r1, [pc, #1840] @ 2c4104 │ │ │ │ ldr.w r0, [pc, #1840] @ 2c4108 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 551920 │ │ │ │ + bl 551950 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r1, [pc, #1820] @ 2c410c │ │ │ │ ldr.w r2, [pc, #1820] @ 2c4110 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2c4114 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ bl 263720 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 54e7dc │ │ │ │ + bl 54e80c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr.w r2, [pc, #1776] @ 2c4118 │ │ │ │ ldr.w r3, [pc, #1668] @ 2c40b0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -244244,17 +244244,17 @@ │ │ │ │ beq.w 2c38c4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c38c4 │ │ │ │ bl 2c4948 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c38c4 │ │ │ │ - bl 554bfc │ │ │ │ + bl 554c2c │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 552d44 │ │ │ │ + bl 552d74 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c3faa │ │ │ │ ldr.w r3, [pc, #1688] @ 2c411c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -244274,45 +244274,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2c4124 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2c3a24 │ │ │ │ ldr.w r3, [pc, #1616] @ 2c4128 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2c412c │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2c4130 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c3aca │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2c4134 │ │ │ │ blx 223974 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r2, [pc, #1580] @ 2c4138 │ │ │ │ ldr.w r1, [pc, #1580] @ 2c413c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244468,25 +244468,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 223078 │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c38dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r3, [pc, #1144] @ 2c4164 │ │ │ │ ldr.w r2, [pc, #1144] @ 2c4168 │ │ │ │ ldr.w r1, [pc, #1144] @ 2c416c │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2c4160 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -244552,33 +244552,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2c3e7c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3dae │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 2240bc │ │ │ │ b.n 2c3956 │ │ │ │ ldr r1, [pc, #920] @ (2c4170 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 2c3bf6 │ │ │ │ ldr r0, [pc, #912] @ (2c4174 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r0, [pc, #904] @ (2c4178 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 2c3cd0 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2c3cba │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -244595,15 +244595,15 @@ │ │ │ │ beq.n 2c3e18 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2c3e10 │ │ │ │ ldr r0, [pc, #840] @ (2c417c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r1, [pc, #828] @ (2c4180 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 223c48 │ │ │ │ b.n 2c3c7c │ │ │ │ @@ -244636,19 +244636,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [pc, #760] @ (2c41a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2c3f02 │ │ │ │ ldr r7, [pc, #748] @ (2c41a4 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2c41a8 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2c41ac │ │ │ │ @@ -244666,15 +244666,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2c3ecc │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -244692,23 +244692,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c3fda │ │ │ │ ldr r1, [pc, #628] @ (2c41bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c3f98 │ │ │ │ ldr.w r9, [pc, #616] @ 2c41c0 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2c41c4 ) │ │ │ │ ldr.w sl, [pc, #616] @ 2c41c8 │ │ │ │ @@ -244722,26 +244722,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c3f68 │ │ │ │ ldr r1, [pc, #560] @ (2c41cc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ mov r0, fp │ │ │ │ blx 22351c │ │ │ │ b.n 2c3aca │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2c41d0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -244749,29 +244749,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2c41d8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [pc, #528] @ (2c41dc ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ b.n 2c3aca │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 22af00 │ │ │ │ ldr r1, [pc, #508] @ (2c41e0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ b.n 2c3fa2 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -244792,23 +244792,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2c3d82 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2c41e8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r1, [pc, #400] @ (2c41ec ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2c41f0 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -244839,197 +244839,197 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r2, [r2, #11] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #512 @ 0x200 │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r6, #22 │ │ │ │ + asrs r2, r2, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, r0, r5 │ │ │ │ + subs r6, r4, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #512] @ (2c42cc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #936 @ 0x3a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #400 @ 0x190 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r6, #19 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #184 @ (adr r5, 2c41a0 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 2c4220 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #144 @ 0x90 │ │ │ │ + add r2, sp, #272 @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + subs r2, r6, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r4, #8] │ │ │ │ + str r4, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #952 @ 0x3b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb802 │ │ │ │ + @ instruction: 0xb822 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r0, [r4, #3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ mcr2 0, 3, r0, cr2, cr0, {3} │ │ │ │ - str r6, [sp, #752] @ 0x2f0 │ │ │ │ + str r6, [sp, #880] @ 0x370 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #576] @ 0x240 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #904 @ 0x388 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #400] @ 0x190 │ │ │ │ + str r1, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #912 @ 0x390 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + adds r2, r0, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 2c41a0 │ │ │ │ + bmi.n 2c41e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #848 @ (adr r6, 2c44b8 ) │ │ │ │ + add r6, pc, #976 @ (adr r6, 2c4538 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r4, r5, #4 │ │ │ │ + asrs r4, r1, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #152] @ 0x98 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #0] │ │ │ │ + str r6, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #144] @ 0x90 │ │ │ │ + str r6, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r1, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r3, #22 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r7, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 2c4288 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 2c4308 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r1, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r7, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r3, #46] @ 0x2e │ │ │ │ + ldrh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 2c444c ) │ │ │ │ + add r4, pc, #792 @ (adr r4, 2c44cc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r4, #40] @ 0x28 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #432] @ 0x1b0 │ │ │ │ + str r6, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 2c4288 │ │ │ │ + bne.n 2c40c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r0, r1, #17 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #72 @ (adr r4, 2c421c ) │ │ │ │ + add r4, pc, #200 @ (adr r4, 2c429c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #160] @ 0xa0 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #528] @ 0x210 │ │ │ │ + str r4, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #328] @ 0x148 │ │ │ │ + str r5, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r4, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r6, #28] │ │ │ │ + ldrh r0, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c420c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2c424c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 69eea8 │ │ │ │ + bl 69eec8 │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e7c4 │ │ │ │ + bl 54e7f4 │ │ │ │ cbz r0, 2c423c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -245037,15 +245037,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movt r0, #51312 @ 0xc870 │ │ │ │ │ │ │ │ 002c4250 : │ │ │ │ - b.w 69eec0 │ │ │ │ + b.w 69eee0 │ │ │ │ │ │ │ │ 002c4254 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2c42f8 ) │ │ │ │ @@ -245069,22 +245069,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2c8284 │ │ │ │ ldr r4, [pc, #108] @ (2c4308 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 54e7dc │ │ │ │ + bl 54e80c │ │ │ │ add r4, pc │ │ │ │ - bl 54dddc │ │ │ │ + bl 54de0c │ │ │ │ bl 2c921c │ │ │ │ bl 2c84f4 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2c42ce │ │ │ │ ldr r3, [pc, #64] @ (2c4300 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -245119,61 +245119,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2c4380 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c435a │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #80] @ (2c4384 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2c4388 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2c437a │ │ │ │ ldr r1, [pc, #48] @ (2c438c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c4368 │ │ │ │ - add r7, sp, #728 @ 0x2d8 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r2, pc, #368 @ (adr r2, 2c44f8 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 2c4578 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2c4398 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r6, [pc, #344] @ (2c44f4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 002c439c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -245186,24 +245186,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2c4430 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 554074 │ │ │ │ + bl 5540a4 │ │ │ │ ldr r1, [pc, #104] @ (2c4434 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2c440a │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #84] @ (2c4438 ) │ │ │ │ ldr r3, [pc, #72] @ (2c4430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -245223,33 +245223,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2c4444 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c43e2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, pc, #504 @ (adr r1, 2c4638 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 2c46b8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c4450 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r5, [pc, #840] @ (2c479c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -245257,15 +245257,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2c44c0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2c44c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #72] @ (2c44c8 ) │ │ │ │ ldr r2, [pc, #76] @ (2c44cc ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2c44d0 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -245281,25 +245281,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - add r1, pc, #296 @ (adr r1, 2c45e8 ) │ │ │ │ + add r1, pc, #424 @ (adr r1, 2c4668 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + lsrs r4, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r4, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -245322,25 +245322,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2c4538 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #16] @ (2c453c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #880] @ 0x370 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -245354,24 +245354,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2c4824 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #688] @ (2c4828 ) │ │ │ │ ldr r2, [pc, #688] @ (2c482c ) │ │ │ │ ldr r1, [pc, #692] @ (2c4830 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c4662 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -245433,45 +245433,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4682 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c47b8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2c45c6 │ │ │ │ ldr r0, [pc, #488] @ (2c4840 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2c4682 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2c45a0 │ │ │ │ ldr r3, [pc, #472] @ (2c4844 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2c4848 ) │ │ │ │ ldr r1, [pc, #476] @ (2c484c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #460] @ (2c4850 ) │ │ │ │ ldr r3, [pc, #412] @ (2c4824 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245505,36 +245505,36 @@ │ │ │ │ bne.n 2c4782 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2c471e │ │ │ │ ldr r6, [pc, #380] @ (2c485c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 554c94 │ │ │ │ + bl 554cc4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c47d2 │ │ │ │ - bl 5523b0 │ │ │ │ + bl 5523e0 │ │ │ │ ldr r1, [pc, #364] @ (2c4860 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 553d6c │ │ │ │ + bl 553d9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2c4864 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2c4868 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2c486c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -245547,15 +245547,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2c4682 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2c4682 │ │ │ │ ldr r3, [pc, #292] @ (2c4870 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2c4874 ) │ │ │ │ ldr r1, [pc, #292] @ (2c4878 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -245573,15 +245573,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2c4884 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4682 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c4768 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245595,133 +245595,133 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c46d6 │ │ │ │ ldr r0, [pc, #220] @ (2c488c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 2c46d6 │ │ │ │ ldr r3, [pc, #212] @ (2c4890 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2c4894 ) │ │ │ │ ldr r1, [pc, #216] @ (2c4898 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4682 │ │ │ │ ldr r3, [pc, #200] @ (2c489c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2c48a0 ) │ │ │ │ ldr r1, [pc, #200] @ (2c48a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4682 │ │ │ │ ldr r3, [pc, #180] @ (2c48a8 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2c48ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2c48b0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [pc, #164] @ (2c48b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ b.n 2c4682 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #304 @ (adr r0, 2c495c ) │ │ │ │ + add r0, pc, #432 @ (adr r0, 2c49dc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r6, r4, #2 │ │ │ │ + lsrs r6, r0, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r3, #25 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #576] @ 0x240 │ │ │ │ + ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + ldr r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #288] @ 0x120 │ │ │ │ + ldr r3, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [r0, #72] @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movw r0, #8304 @ 0x2070 │ │ │ │ @ instruction: 0xf22c0070 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r3, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [pc, #112] @ (2c48d4 ) │ │ │ │ + ldr r4, [pc, #240] @ (2c4954 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ rsb r0, ip, #112 @ 0x70 │ │ │ │ - ldr r6, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #584] @ 0x248 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #824] @ 0x338 │ │ │ │ + ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #336] @ 0x150 │ │ │ │ + ldr r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -245875,15 +245875,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2c4f08 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c4e08 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c4e4a │ │ │ │ @@ -245915,29 +245915,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2c4f14 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr.w r3, [pc, #1080] @ 2c4f18 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2c4f1c │ │ │ │ ldr.w r1, [pc, #1076] @ 2c4f20 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr.w r2, [pc, #1056] @ 2c4f24 │ │ │ │ ldr r3, [pc, #1012] @ (2c4efc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -245957,41 +245957,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2c4f30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r3, [pc, #996] @ (2c4f34 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2c4f38 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2c4f3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r3, [pc, #980] @ (2c4f40 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2c4f44 ) │ │ │ │ ldr r1, [pc, #984] @ (2c4f48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -246069,15 +246069,15 @@ │ │ │ │ bcs.n 2c4c04 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -246208,27 +246208,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2c4f54 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r3, [pc, #332] @ (2c4f58 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2c4f5c ) │ │ │ │ ldr r1, [pc, #336] @ (2c4f60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2c4c7a │ │ │ │ ldr r3, [pc, #308] @ (2c4f64 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -246236,27 +246236,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2c4f6c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r3, [pc, #292] @ (2c4f70 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2c4f74 ) │ │ │ │ ldr r1, [pc, #292] @ (2c4f78 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2c4f7c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2c4f80 ) │ │ │ │ @@ -246264,15 +246264,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2c4f84 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2c4f88 ) │ │ │ │ @@ -246286,15 +246286,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2c4f8c ) │ │ │ │ ldr r1, [pc, #224] @ (2c4f90 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2c4f94 ) │ │ │ │ @@ -246308,101 +246308,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2c4f98 ) │ │ │ │ ldr r1, [pc, #184] @ (2c4f9c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c4b02 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r2, #24] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r3, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #0] │ │ │ │ + ldr r3, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #368] @ 0x170 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #8] │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #928] @ 0x3a0 │ │ │ │ + str r7, [sp, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #880] @ 0x370 │ │ │ │ + ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [r0, #0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r2, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #24] │ │ │ │ + str r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #760] @ 0x2f8 │ │ │ │ + str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #568] @ 0x238 │ │ │ │ + str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #472] @ 0x1d8 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ + str r3, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #336] @ 0x150 │ │ │ │ + str r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #160] @ 0xa0 │ │ │ │ + str r7, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #856] @ 0x358 │ │ │ │ + str r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c4fa0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -246511,15 +246511,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2c5258 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246532,15 +246532,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246553,15 +246553,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246574,15 +246574,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -246599,15 +246599,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c50ee │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2c528c ) │ │ │ │ ldr r4, [pc, #176] @ (2c5290 ) │ │ │ │ ldr r1, [pc, #176] @ (2c5294 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -246617,27 +246617,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c50ee │ │ │ │ ldr r3, [pc, #144] @ (2c5298 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2c529c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2c52a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c50ee │ │ │ │ ldr r3, [pc, #124] @ (2c52a4 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2c52a8 ) │ │ │ │ ldr r0, [pc, #124] @ (2c52ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -246649,67 +246649,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c52b4 ) │ │ │ │ ldr r0, [pc, #116] @ (2c52b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #864] @ 0x360 │ │ │ │ + str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #408] @ 0x198 │ │ │ │ + str r6, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #512] @ 0x200 │ │ │ │ + str r4, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #440] @ 0x1b8 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #224] @ 0xe0 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #496] @ 0x1f0 │ │ │ │ + str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #32] │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #728] @ 0x2d8 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #976] @ 0x3d0 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #616] @ 0x268 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r1, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r6, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c52bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -246804,15 +246804,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2c54e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -246821,26 +246821,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2c54ec ) │ │ │ │ ldr r1, [pc, #260] @ (2c54f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ ldr r3, [pc, #244] @ (2c54f4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2c54f8 ) │ │ │ │ ldr r1, [pc, #244] @ (2c54fc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2c5458 │ │ │ │ ldr.w ip, [pc, #224] @ 2c5500 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2c5504 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -246849,26 +246849,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ ldr r3, [pc, #204] @ (2c5510 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2c5514 ) │ │ │ │ ldr r1, [pc, #208] @ (2c5518 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ ldr.w ip, [pc, #192] @ 2c551c │ │ │ │ add ip, pc │ │ │ │ b.n 2c5422 │ │ │ │ ldr r3, [pc, #188] @ (2c5520 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2c5524 ) │ │ │ │ @@ -246876,112 +246876,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ ldr r3, [pc, #172] @ (2c552c ) │ │ │ │ ldr r4, [pc, #172] @ (2c5530 ) │ │ │ │ ldr r1, [pc, #176] @ (2c5534 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ ldr r3, [pc, #152] @ (2c5538 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2c553c ) │ │ │ │ ldr r1, [pc, #152] @ (2c5540 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ ldr r3, [pc, #136] @ (2c5544 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2c5548 ) │ │ │ │ ldr r1, [pc, #140] @ (2c554c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c53d2 │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ - str r2, [sp, #32] │ │ │ │ + str r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r6, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #632] @ 0x278 │ │ │ │ + str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #912] @ 0x390 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #512] @ 0x200 │ │ │ │ + str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r0, #15] │ │ │ │ + ldrb r0, [r4, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #232] @ 0xe8 │ │ │ │ + str r6, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r1, #42] @ 0x2a │ │ │ │ + ldrh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #680] @ 0x2a8 │ │ │ │ + str r6, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r6, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #392] @ 0x188 │ │ │ │ + str r6, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #136] @ 0x88 │ │ │ │ + str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2c565c ) │ │ │ │ @@ -247001,35 +247001,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 686038 │ │ │ │ + bl 68605c │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 649838 │ │ │ │ + bl 64985c │ │ │ │ mov r0, r7 │ │ │ │ - bl 687740 │ │ │ │ + bl 687760 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5650 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2c55f2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c561a │ │ │ │ - bl 64695c │ │ │ │ + bl 646980 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5648 │ │ │ │ ldr r2, [pc, #164] @ (2c5670 ) │ │ │ │ ldr r3, [pc, #144] @ (2c5660 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -247047,20 +247047,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c55ba │ │ │ │ ldr r1, [pc, #120] @ (2c5674 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 69fcb0 │ │ │ │ + bl 69fcd0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 693818 │ │ │ │ + bl 693838 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c5628 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c55c0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -247076,38 +247076,38 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 2c5612 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c55ca │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, r6] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - mcr2 0, 2, r0, cr2, cr15, {1} │ │ │ │ - ldrb.w r0, [ip, #63] @ 0x3f │ │ │ │ + mcr2 0, 3, r0, cr2, cr15, {1} │ │ │ │ + ldrh.w r0, [ip, #63] @ 0x3f │ │ │ │ strb r6, [r7, r4] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r5, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5680 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247118,24 +247118,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2c59c0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #788] @ (2c59c4 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2c59c8 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2c59cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2c5700 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2c5904 │ │ │ │ @@ -247375,38 +247375,38 @@ │ │ │ │ ble.n 2c58de │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2c592c │ │ │ │ b.n 2c58de │ │ │ │ ldr r0, [pc, #160] @ (2c59e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #148] @ (2c59e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #140] @ (2c59e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #128] @ (2c59ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2c59f0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r3, [pc, #100] @ (2c59f4 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2c59f8 ) │ │ │ │ ldr r0, [pc, #100] @ (2c59fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -247425,73 +247425,73 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ strb r4, [r6, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r1] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r6, [r2, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xf76c003f │ │ │ │ - stc2 0, cr0, [r2, #-252] @ 0xffffff04 │ │ │ │ + @ instruction: 0xf78c003f │ │ │ │ + stc2 0, cr0, [r2, #-252]! @ 0xffffff04 │ │ │ │ ldr r1, [pc, #512] @ (2c5bd4 ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c5dbc │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2c5cec │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r2, [r5, r0] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #440] @ 0x1b8 │ │ │ │ + str r3, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #64] @ 0x40 │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #736] @ 0x2e0 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r0, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #192] @ 0xc0 │ │ │ │ + str r2, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r7, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r5, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #344] @ 0x158 │ │ │ │ + str r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5a0c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2c5a40 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2c5a44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69e8cc │ │ │ │ + bl 69e8ec │ │ │ │ ldr r3, [pc, #28] @ (2c5a48 ) │ │ │ │ ldr r1, [pc, #28] @ (2c5a4c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a0cf4 │ │ │ │ + b.w 6a0d14 │ │ │ │ str r6, [r5, r3] │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002c5a50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -247509,15 +247509,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2c5b0c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 553924 │ │ │ │ + bl 553954 │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2c5adc │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -247538,15 +247538,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2c5b18 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -247554,34 +247554,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5a96 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 55388c │ │ │ │ + bl 5538bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r4, [r4, r2] │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c5d0c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r6, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #24] │ │ │ │ + str r3, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5b1c : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c5c9c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -247631,15 +247631,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2c5b54 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 647154 │ │ │ │ + bl 647178 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -247727,17 +247727,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 22320c │ │ │ │ ... │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r0, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c5cd0 : │ │ │ │ ldr r3, [pc, #48] @ (2c5d04 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2c5d08 ) │ │ │ │ add r3, pc │ │ │ │ @@ -247947,78 +247947,78 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5e94 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #48] @ (2c5ef4 ) │ │ │ │ ldr r2, [pc, #48] @ (2c5ef8 ) │ │ │ │ ldr r1, [pc, #52] @ (2c5efc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5ea0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5e72 │ │ │ │ b.n 2c5ea0 │ │ │ │ nop │ │ │ │ - str r4, [r3, #116] @ 0x74 │ │ │ │ + str r4, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r0, #0] │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vshr.s8 d0, d31, #6 │ │ │ │ - ands.w r0, r6, #65 @ 0x41 │ │ │ │ + vshr.s32 d0, d31, #22 │ │ │ │ + bics.w r0, r6, #65 @ 0x41 │ │ │ │ │ │ │ │ 002c5f00 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #60] @ 2c5f54 │ │ │ │ ldr r2, [pc, #60] @ (2c5f58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c5f5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2c5f48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 551f64 │ │ │ │ - strh r0, [r5, #60] @ 0x3c │ │ │ │ + b.w 551f94 │ │ │ │ + strh r0, [r1, #62] @ 0x3e │ │ │ │ lsls r1, r2, #1 │ │ │ │ - vqadd.s32 d0, d14, d31 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + vqadd.s8 d16, d14, d31 │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c5f60 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2bad10 │ │ │ │ @@ -248078,38 +248078,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2c605c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c6048 │ │ │ │ ldr r2, [pc, #80] @ (2c6060 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2c6064 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2c6048 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -248117,54 +248117,54 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf3bc003f │ │ │ │ - mrc 0, 0, r0, cr0, cr15, {1} │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + @ instruction: 0xf3dc003f │ │ │ │ + mrc 0, 1, r0, cr0, cr15, {1} │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2c6150 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #204] @ (2c6154 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2c6158 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c612e │ │ │ │ cbz r6, 2c6104 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2c60d0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #168] @ (2c615c ) │ │ │ │ ldr r1, [pc, #168] @ (2c6160 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2c60ee │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2c60ee │ │ │ │ ldr r3, [pc, #144] @ (2c6164 ) │ │ │ │ @@ -248174,15 +248174,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2c616c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248190,73 +248190,73 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2c5fe8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c60ee │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2c6170 ) │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #92] @ (2c6174 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c60ec │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2c6178 ) │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #68] @ (2c617c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c60ec │ │ │ │ nop │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [r4, #252] @ 0xfc │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + stcl 0, cr0, [r4, #252]! @ 0xfc │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r4, #6 │ │ │ │ + lsrs r2, r0, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r0, #42] @ 0x2a │ │ │ │ + ldrh r6, [r4, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #40] @ 0x28 │ │ │ │ + ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + ldrh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #36] @ 0x24 │ │ │ │ + ldrh r4, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c6180 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c6068 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c61c2 │ │ │ │ @@ -248268,56 +248268,56 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2c6214 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c61ac │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2c6218 ) │ │ │ │ ldr r5, [pc, #68] @ (2c621c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c61ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0xf1f6003f │ │ │ │ - mcrr 0, 3, r0, sl, cr15 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + @ instruction: 0xf216003f │ │ │ │ + stcl 0, cr0, [sl], #-252 @ 0xffffff04 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002c6220 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 54e144 │ │ │ │ + bl 54e174 │ │ │ │ cbz r0, 2c624a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248355,26 +248355,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002c6298 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54ddb4 │ │ │ │ + b.w 54dde4 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 54cba4 │ │ │ │ + bl 54cbd4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c6336 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -248390,15 +248390,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2c6354 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248409,15 +248409,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2c6360 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -248427,25 +248427,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ ldrh r2, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r7, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r1, #34] @ 0x22 │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r5, #26] │ │ │ │ + ldrh r2, [r1, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2c6570 ) │ │ │ │ @@ -248466,28 +248466,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbnz r0, 2c63f8 │ │ │ │ ldr r2, [pc, #436] @ (2c6584 ) │ │ │ │ ldr r3, [pc, #420] @ (2c6574 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -248514,117 +248514,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c63cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c6454 │ │ │ │ - bl 5a2b2c │ │ │ │ + bl 5a2b5c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 584744 │ │ │ │ + bl 584774 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c63cc │ │ │ │ - bl 5859b8 │ │ │ │ + bl 5859e8 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2c6482 │ │ │ │ ldr r5, [pc, #328] @ (2c6588 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2c658c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c63cc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2c6478 │ │ │ │ - bl 5a00bc │ │ │ │ + bl 5a00ec │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2c648e │ │ │ │ mov r1, sl │ │ │ │ - bl 5a0750 │ │ │ │ + bl 5a0780 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6512 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 22351c │ │ │ │ b.n 2c63cc │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2c63cc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a0640 │ │ │ │ + bl 5a0670 │ │ │ │ b.n 2c63cc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 584744 │ │ │ │ + bl 584774 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2c64de │ │ │ │ - bl 5859b8 │ │ │ │ + bl 5859e8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2c6544 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5a0540 │ │ │ │ + bl 5a0570 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c64d6 │ │ │ │ cbz r6, 2c64e0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0750 │ │ │ │ + bl 5a0780 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2c6514 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a35a0 │ │ │ │ + bl 5a35d0 │ │ │ │ b.n 2c6470 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2c6590 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2c6594 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2c6598 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c64d6 │ │ │ │ b.n 2c6470 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a03ac │ │ │ │ + bl 5a03dc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2c6522 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2c654a │ │ │ │ ldr r3, [pc, #120] @ (2c659c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2c65a0 ) │ │ │ │ @@ -248632,68 +248632,68 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2c65a4 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c64d6 │ │ │ │ b.n 2c6470 │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ b.n 2c64a4 │ │ │ │ ldr r3, [pc, #92] @ (2c65a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2c65ac ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2c65b0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2c64d6 │ │ │ │ b.n 2c6470 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ blx r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r6, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r0, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xeaba003f │ │ │ │ + @ instruction: 0xeada003f │ │ │ │ bxns r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #18] │ │ │ │ + ldrh r0, [r4, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r4, #18] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r7, #10] │ │ │ │ + ldrh r6, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r2, #18] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r2, #10] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #20] │ │ │ │ + ldrh r6, [r2, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r5, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r0, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -248739,34 +248739,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c66a2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2c66a8 │ │ │ │ mov r0, r3 │ │ │ │ blx 2256b8 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #80] @ (2c66cc ) │ │ │ │ ldr r3, [pc, #72] @ (2c66c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248783,30 +248783,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2c66d0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2c6660 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6660 │ │ │ │ - bl 58493c │ │ │ │ + bl 58496c │ │ │ │ mov r3, r0 │ │ │ │ b.n 2c6660 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r8, fp │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add lr, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, sp, #128 @ 0x80 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2c675c ) │ │ │ │ @@ -248816,28 +248816,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c6752 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2c674c │ │ │ │ blx 2256b8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #60] @ (2c6764 ) │ │ │ │ ldr r3, [pc, #56] @ (2c6760 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248862,17 +248862,17 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r0, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r1, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #576 @ 0x240 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2c67ec ) │ │ │ │ @@ -248882,25 +248882,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2c67e2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 2256b8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #56] @ (2c67f4 ) │ │ │ │ ldr r3, [pc, #48] @ (2c67f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -248922,25 +248922,25 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bics r4, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ muls r6, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r1, sp, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 60802c │ │ │ │ + b.w 60805c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2c6940 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -248964,26 +248964,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbnz r0, 2c68ac │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #204] @ (2c6950 ) │ │ │ │ ldr r3, [pc, #188] @ (2c6944 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -249004,77 +249004,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2c62a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c687a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2c6916 │ │ │ │ - bl 60fae8 │ │ │ │ + bl 60fb18 │ │ │ │ cbz r0, 2c68ea │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 607c90 │ │ │ │ + bl 607cc0 │ │ │ │ cbz r0, 2c6920 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2c6882 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2c6954 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2c6958 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2c695c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c68da │ │ │ │ blx 22351c │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2c687a │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r1, [pc, #56] @ (2c6960 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69d12c │ │ │ │ + bl 69d14c │ │ │ │ b.n 2c68da │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r0, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r0, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r7, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -249086,23 +249086,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbz r0, 2c6a0e │ │ │ │ mov fp, r5 │ │ │ │ blx 223470 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -249125,15 +249125,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2c6a3c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 692da0 │ │ │ │ + bl 692dc0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6a56 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2c6a56 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -249161,15 +249161,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c69ea │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 54c788 │ │ │ │ + bl 54c7b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ b.n 2c6a0e │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2c6a3e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ @@ -249190,15 +249190,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -249221,15 +249221,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r2, [pc, #48] @ (2c6b20 ) │ │ │ │ ldr r3, [pc, #40] @ (2c6b18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -249243,15 +249243,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #44] @ 0x2c │ │ │ │ + strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ands r4, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -249273,27 +249273,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 224f6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbnz r0, 2c6bc6 │ │ │ │ ldr r2, [pc, #284] @ (2c6cb0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2c6cac ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -249361,15 +249361,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c788 │ │ │ │ + bl 54c7b8 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 22351c │ │ │ │ b.n 2c6b92 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -249392,28 +249392,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2c6cbc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c6c64 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r7, #198 @ 0xc6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #112 @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r7, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2c6d44 │ │ │ │ sub sp, #16 │ │ │ │ @@ -249423,23 +249423,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbz r0, 2c6d10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 3ca454 │ │ │ │ cbz r0, 2c6d10 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -249482,24 +249482,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 3ca580 │ │ │ │ blx 2256b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #48] @ (2c6dd4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c6dd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -249534,15 +249534,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [pc, #160] @ (2c6ea8 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -249568,15 +249568,15 @@ │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2c6e88 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r2, [pc, #80] @ (2c6eb0 ) │ │ │ │ ldr r3, [pc, #68] @ (2c6ea4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -249601,25 +249601,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r5, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + strh r2, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, #172 @ 0xac │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + strh r4, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2c6f88 │ │ │ │ sub sp, #24 │ │ │ │ @@ -249630,26 +249630,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 688b3c │ │ │ │ + bl 688b5c │ │ │ │ cbz r0, 2c6f18 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c6f40 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2c6f90 ) │ │ │ │ ldr r3, [pc, #112] @ (2c6f8c ) │ │ │ │ @@ -249664,60 +249664,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r3, [pc, #76] @ (2c6f94 ) │ │ │ │ ldr r2, [pc, #80] @ (2c6f98 ) │ │ │ │ ldr r1, [pc, #80] @ (2c6f9c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #64] @ (2c6fa0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c6f6a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2c6f16 │ │ │ │ ldr r2, [pc, #56] @ (2c6fa4 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2c6fa8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c6f18 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r4, #52 @ 0x34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #240 @ 0xf0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r2, [r2, #0] │ │ │ │ + ldrb r2, [r6, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2c6874 │ │ │ │ + b.n 2c68b4 │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r7, #10] │ │ │ │ + strh r6, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r6, #10] │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r1, #28] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2c7040 ) │ │ │ │ @@ -249727,23 +249727,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ vldr d7, [pc, #92] @ 2c7038 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 688710 │ │ │ │ + bl 688730 │ │ │ │ cbnz r0, 2c7018 │ │ │ │ ldr r2, [pc, #84] @ (2c7048 ) │ │ │ │ ldr r3, [pc, #80] @ (2c7044 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -249757,15 +249757,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b45f8 │ │ │ │ + bl 6b4618 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c6ff0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2c6ff0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -249789,26 +249789,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ vldr d7, [pc, #356] @ 2c71e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbnz r0, 2c70c8 │ │ │ │ ldr r2, [pc, #336] @ (2c71f0 ) │ │ │ │ ldr r3, [pc, #332] @ (2c71ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -249824,15 +249824,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 69301c │ │ │ │ + bl 69303c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c715a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2c7104 │ │ │ │ ldr r3, [pc, #272] @ (2c71f4 ) │ │ │ │ @@ -249841,23 +249841,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2c71fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ b.n 2c709c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 69301c │ │ │ │ + bl 69303c │ │ │ │ cbnz r0, 2c7178 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2c70e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -249890,46 +249890,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2c7214 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c70fc │ │ │ │ ldr r3, [pc, #156] @ (2c7218 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2c721c ) │ │ │ │ ldr r1, [pc, #160] @ (2c7220 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c70fc │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 692c70 │ │ │ │ + bl 692c90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c70fc │ │ │ │ ldr r3, [pc, #120] @ (2c7224 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2c7228 ) │ │ │ │ ldr r1, [pc, #124] @ (2c722c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c70fc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2c7230 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2c7234 ) │ │ │ │ ldr r0, [pc, #100] @ (2c7238 ) │ │ │ │ add r3, pc │ │ │ │ @@ -249941,49 +249941,49 @@ │ │ │ │ ... │ │ │ │ subs r2, #166 @ 0xa6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #108 @ 0x6c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r7, #8] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r5, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r1, #24] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #23] │ │ │ │ + strb r2, [r3, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r3, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r3, #23] │ │ │ │ + strb r4, [r7, #23] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r2, #31] │ │ │ │ + ldrb r2, [r6, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #22] │ │ │ │ + strb r4, [r1, #23] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #22] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r1, #31] │ │ │ │ + ldrb r0, [r5, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2c73c0 ) │ │ │ │ @@ -249996,24 +249996,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 687c30 │ │ │ │ + bl 687c50 │ │ │ │ cbz r0, 2c72c2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c735a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c72f8 │ │ │ │ @@ -250026,18 +250026,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 687d70 │ │ │ │ + bl 687d90 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #260] @ (2c73d4 ) │ │ │ │ ldr r3, [pc, #240] @ (2c73c4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -250055,15 +250055,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c72ba │ │ │ │ ldr r1, [pc, #204] @ (2c73d8 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -250098,15 +250098,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2c72ba │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68858c │ │ │ │ + bl 6885ac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c72ba │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -250122,57 +250122,57 @@ │ │ │ │ ldr r2, [pc, #96] @ (2c73ec ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c72ba │ │ │ │ ldr r5, [pc, #76] @ (2c73f0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c729e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 54c788 │ │ │ │ + bl 54c7b8 │ │ │ │ b.n 2c72ba │ │ │ │ ldr r5, [pc, #60] @ (2c73f4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c737c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r0, #182 @ 0xb6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #18] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + strh r0, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r6, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 2c7750 │ │ │ │ + b.n 2c7790 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2c7728 │ │ │ │ + b.n 2c7768 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2c7520 ) │ │ │ │ @@ -250183,23 +250183,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbnz r0, 2c7468 │ │ │ │ ldr r2, [pc, #232] @ (2c7528 ) │ │ │ │ ldr r3, [pc, #224] @ (2c7524 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -250228,15 +250228,15 @@ │ │ │ │ beq.n 2c749a │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c788 │ │ │ │ + bl 54c7b8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 22351c │ │ │ │ b.n 2c743e │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -250313,26 +250313,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 688b3c │ │ │ │ + bl 688b5c │ │ │ │ cbz r0, 2c758c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2c75d6 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -250393,15 +250393,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2c7686 │ │ │ │ @@ -250413,15 +250413,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 688b3c │ │ │ │ + bl 688b5c │ │ │ │ ldr r2, [pc, #76] @ (2c7694 ) │ │ │ │ ldr r3, [pc, #68] @ (2c7690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250467,26 +250467,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 688b3c │ │ │ │ + bl 688b5c │ │ │ │ cbz r0, 2c76fa │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2c774a │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -250551,15 +250551,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c7818 │ │ │ │ @@ -250584,15 +250584,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 688b3c │ │ │ │ + bl 688b5c │ │ │ │ ldr r2, [pc, #76] @ (2c7824 ) │ │ │ │ ldr r3, [pc, #72] @ (2c7820 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250639,34 +250639,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cbz r0, 2c7892 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2c78e4 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cbz r0, 2c78bc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6a1d10 │ │ │ │ + bl 6a1d30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c78c4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #84] @ (2c78e8 ) │ │ │ │ ldr r3, [pc, #72] @ (2c78e0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -250681,31 +250681,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 6a1b00 │ │ │ │ + bl 6a1b20 │ │ │ │ b.n 2c788c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 54c788 │ │ │ │ + bl 54c7b8 │ │ │ │ b.n 2c788c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, #200 @ 0xc8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #31 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r2, #118 @ 0x76 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -250717,29 +250717,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 224f6c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6a1bf8 │ │ │ │ + bl 6a1c18 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r2, [pc, #52] @ (2c7970 ) │ │ │ │ ldr r3, [pc, #44] @ (2c796c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -250759,26 +250759,26 @@ │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #206 @ 0xce │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #4] @ (2c797c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 553abc │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + b.w 553aec │ │ │ │ + asrs r2, r4, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 66f908 │ │ │ │ + bl 66f92c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250797,25 +250797,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6711d0 │ │ │ │ + bl 6711f4 │ │ │ │ cbz r0, 2c7a0a │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 66f908 │ │ │ │ + bl 66f92c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c7a3c ) │ │ │ │ ldr r3, [pc, #40] @ (2c7a38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250844,31 +250844,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6711d0 │ │ │ │ + b.w 6711f4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 66f944 │ │ │ │ + bl 66f968 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -250887,25 +250887,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 671260 │ │ │ │ + bl 671284 │ │ │ │ cbz r0, 2c7afa │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 66f944 │ │ │ │ + bl 66f968 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c7b2c ) │ │ │ │ ldr r3, [pc, #40] @ (2c7b28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -250934,27 +250934,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 671260 │ │ │ │ + b.w 671284 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2c7b8a │ │ │ │ ldr r0, [pc, #52] @ (2c7bb0 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -250972,17 +250972,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r0, #29] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2c7c24 │ │ │ │ sub sp, #16 │ │ │ │ @@ -250992,44 +250992,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2c7c0e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 579f50 │ │ │ │ + bl 579f80 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5a3b80 │ │ │ │ + b.w 5a3bb0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, #154 @ 0x9a │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcs.n 2c7d20 │ │ │ │ + bcs.n 2c7b60 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2c7d10 ) │ │ │ │ @@ -251040,15 +251040,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 224f6c │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -251085,15 +251085,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r2, [pc, #88] @ (2c7d28 ) │ │ │ │ ldr r3, [pc, #64] @ (2c7d14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -251117,29 +251117,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r6, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #44] @ 0x2c │ │ │ │ + ldr r6, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r0, #21] │ │ │ │ + strb r0, [r4, #21] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r3, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r6, #58 @ 0x3a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [r3, #36] @ 0x24 │ │ │ │ + ldr r0, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7d38 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -251188,15 +251188,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c7dfc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -251207,28 +251207,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2c7e08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c7dc4 │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #24] │ │ │ │ + ldr r2, [r1, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r7, #21] │ │ │ │ + strb r0, [r3, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r7, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r3, #2] │ │ │ │ + strb r0, [r7, #2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7e0c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -251270,15 +251270,15 @@ │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c7eb8 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5535b0 │ │ │ │ + bl 5535e0 │ │ │ │ ldr r2, [pc, #60] @ (2c7ebc ) │ │ │ │ ldr r3, [pc, #48] @ (2c7eb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -251295,15 +251295,15 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #226 @ 0xe2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r4, #214 @ 0xd6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c80bc ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #140 @ 0x8c │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c7ec0 : │ │ │ │ @@ -251314,43 +251314,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2c7ef6 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c7f08 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5535b0 │ │ │ │ + b.w 5535e0 │ │ │ │ ldr r2, [pc, #44] @ (2c7f24 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5535b0 │ │ │ │ + b.w 5535e0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7ee8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 58493c │ │ │ │ + bl 58496c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c7ee8 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c7f28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251358,46 +251358,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2c7f64 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2c7f6a │ │ │ │ ldr r3, [pc, #56] @ (2c7f8c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5535b0 │ │ │ │ + b.w 5535e0 │ │ │ │ ldr r2, [pc, #40] @ (2c7f90 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c7f52 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c7f52 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 58493c │ │ │ │ + bl 58496c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c7f52 │ │ │ │ nop │ │ │ │ cmp r3, #208 @ 0xd0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8190 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c7f94 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251408,15 +251408,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2c7fc8 │ │ │ │ ldr r3, [pc, #48] @ (2c7fe4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5535b0 │ │ │ │ + b.w 5535e0 │ │ │ │ ldr r2, [pc, #36] @ (2c7fe8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c7fb0 │ │ │ │ ldr r3, [pc, #32] @ (2c7fec ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2c7ff0 ) │ │ │ │ ldr r0, [pc, #32] @ (2c7ff4 ) │ │ │ │ @@ -251425,21 +251425,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c81e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #0] │ │ │ │ + str r1, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c7ff8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251450,24 +251450,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2c802c │ │ │ │ ldr r3, [pc, #28] @ (2c8034 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5535b0 │ │ │ │ + b.w 5535e0 │ │ │ │ ldr r2, [pc, #16] @ (2c8038 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2c8014 │ │ │ │ bl 225dcc │ │ │ │ cmp r3, #0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c8238 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002c803c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251486,15 +251486,15 @@ │ │ │ │ cbz r2, 2c80c6 │ │ │ │ ldr r3, [pc, #108] @ (2c80d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2c80d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5535b0 │ │ │ │ + bl 5535e0 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2c8094 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251504,48 +251504,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2c80dc ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 552d44 │ │ │ │ + bl 552d74 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c807c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225dcc │ │ │ │ nop │ │ │ │ - adds r2, r4, #0 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #174 @ 0xae │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #512] @ (2c82d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #12] │ │ │ │ + strb r0, [r6, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c80ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ asrs r6, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -251553,58 +251553,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c813c ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2c8140 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #40] @ (2c8144 ) │ │ │ │ ldr r3, [pc, #44] @ (2c8148 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5, {r2, r5, r6} │ │ │ │ + ldmia r5!, {r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2c81c0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr.w ip, [pc, #88] @ 2c81c4 │ │ │ │ ldr r2, [pc, #88] @ (2c81c8 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cbz r0, 2c818c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2c81a0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -251624,19 +251624,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r2, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, #112] @ 0x70 │ │ │ │ + str r4, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r5, #31] │ │ │ │ + ldrb r0, [r1, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251646,28 +251646,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2c8218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r2, [r4, #104] @ 0x68 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r6, #29] │ │ │ │ + strb r0, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2c8278 │ │ │ │ sub sp, #8 │ │ │ │ @@ -251676,15 +251676,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2c8280 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2c825a │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -251695,146 +251695,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #100] @ 0x64 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r4, #28] │ │ │ │ + strb r4, [r0, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #28] │ │ │ │ + strb r2, [r6, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8284 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c8300 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2c8304 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2c8308 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2c830c ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c82d4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e9cc │ │ │ │ + b.w 54e9fc │ │ │ │ ldr r1, [pc, #56] @ (2c8310 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r2, [pc, #48] @ (2c8314 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e9cc │ │ │ │ + b.w 54e9fc │ │ │ │ nop │ │ │ │ - strb r6, [r6, #26] │ │ │ │ + strb r6, [r2, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r4, #92] @ 0x5c │ │ │ │ + str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r1, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xb63e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r7, #26] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8318 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2c8398 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2c839c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2c83a0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2c83a4 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2c836e │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e9cc │ │ │ │ + b.w 54e9fc │ │ │ │ ldr r1, [pc, #56] @ (2c83a8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r2, [pc, #44] @ (2c83ac ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54e9cc │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + b.w 54e9fc │ │ │ │ + strb r2, [r0, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + str r4, [r5, #84] @ 0x54 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r7, #23] │ │ │ │ + strb r6, [r3, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r0, #24] │ │ │ │ + strb r6, [r4, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c83b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -251851,24 +251851,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c848e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2c84c4 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #224] @ (2c84c8 ) │ │ │ │ ldr r1, [pc, #224] @ (2c84cc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2c84d0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -251880,28 +251880,28 @@ │ │ │ │ cbz r4, 2c8446 │ │ │ │ ldr r3, [pc, #188] @ (2c84d4 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c846e │ │ │ │ mov r1, r4 │ │ │ │ - bl 54ea14 │ │ │ │ + bl 54ea44 │ │ │ │ ldr r2, [pc, #176] @ (2c84d8 ) │ │ │ │ ldr r3, [pc, #148] @ (2c84c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2c84b2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5524d0 │ │ │ │ + b.w 552500 │ │ │ │ ldr r2, [pc, #148] @ (2c84dc ) │ │ │ │ ldr r3, [pc, #116] @ (2c84c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251916,69 +251916,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2c84e0 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r2, [pc, #100] @ (2c84e4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2c8420 │ │ │ │ ldr r4, [pc, #88] @ (2c84e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r3, [pc, #80] @ (2c84ec ) │ │ │ │ ldr r2, [pc, #84] @ (2c84f0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2c83de │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r3, r4, r5, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r7, #66 @ 0x42 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r7} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2!, {r1, r3, r4, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ push {r3, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r6, #226 @ 0xe2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r6, #194 @ 0xc2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r6, [r7, #19] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #60] @ 0x3c │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r4, #19] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c84f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251987,41 +251987,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c851a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54e9cc │ │ │ │ + b.w 54e9fc │ │ │ │ ldr r1, [pc, #48] @ (2c854c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r3, [pc, #40] @ (2c8550 ) │ │ │ │ ldr r2, [pc, #40] @ (2c8554 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54e9cc │ │ │ │ + b.w 54e9fc │ │ │ │ cbz r0, 2c85ca │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r2, #17] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r3, #17] │ │ │ │ + strb r0, [r7, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8558 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252030,41 +252030,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c857e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54ea14 │ │ │ │ + b.w 54ea44 │ │ │ │ ldr r1, [pc, #48] @ (2c85b0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r3, [pc, #40] @ (2c85b4 ) │ │ │ │ ldr r2, [pc, #40] @ (2c85b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54ea14 │ │ │ │ + b.w 54ea44 │ │ │ │ cbz r4, 2c8614 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r6, #15] │ │ │ │ + strb r0, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r3, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r2, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c85bc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252073,41 +252073,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2c85e2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f0d0 │ │ │ │ + b.w 54f100 │ │ │ │ ldr r1, [pc, #48] @ (2c8614 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 552ad4 │ │ │ │ + bl 552b04 │ │ │ │ ldr r3, [pc, #40] @ (2c8618 ) │ │ │ │ ldr r2, [pc, #40] @ (2c861c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f0d0 │ │ │ │ + b.w 54f100 │ │ │ │ cbz r0, 2c8660 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r3, #40] @ 0x28 │ │ │ │ + str r2, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r2, #14] │ │ │ │ + strb r0, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252116,15 +252116,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2c8678 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2c867c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #48] @ (2c8680 ) │ │ │ │ ldr r3, [pc, #52] @ (2c8684 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -252134,22 +252134,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #46 @ 0x2e │ │ │ │ + adds r0, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - strb r4, [r2, #13] │ │ │ │ + strb r4, [r6, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2c86d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -252157,15 +252157,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2c86e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #44] @ (2c86e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c86e8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -252173,28 +252173,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [r7, #32] │ │ │ │ + str r4, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r3, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c86f8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ lsrs r0, r4, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252207,22 +252207,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2c874a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2c8764 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -252265,35 +252265,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2c87d8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 223264 │ │ │ │ - str r4, [r1, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r0, #5 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r2, #5 │ │ │ │ + subs r4, r6, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, #9] │ │ │ │ + strb r4, [r4, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2c8820 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c8810 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -252301,16 +252301,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2c8824 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 552254 │ │ │ │ - subs r0, r0, #2 │ │ │ │ + b.w 552284 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -252318,31 +252318,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c8870 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2c8874 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r3, #8] │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #42 @ 0x2a │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2c88fc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -252353,15 +252353,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c8904 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c88e6 │ │ │ │ ldr.w sl, [pc, #88] @ 2c8908 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2c890c │ │ │ │ mov r4, r0 │ │ │ │ @@ -252375,35 +252375,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2c88be │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r4, r7, #6 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r2, #7 │ │ │ │ + adds r2, r6, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #0] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r3, #4] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8910 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252415,29 +252415,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2c89b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54e254 │ │ │ │ + bl 54e284 │ │ │ │ ldr r1, [pc, #124] @ (2c89bc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c8990 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2c89c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54e254 │ │ │ │ + bl 54e284 │ │ │ │ ldr r1, [pc, #108] @ (2c89c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2c899e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2c89c8 ) │ │ │ │ ldr r3, [pc, #72] @ (2c89b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252454,34 +252454,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2c89cc ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ b.n 2c894e │ │ │ │ ldr r1, [pc, #48] @ (2c89d0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 552254 │ │ │ │ + bl 552284 │ │ │ │ b.n 2c8968 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r1, #232 @ 0xe8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, r6, #4 │ │ │ │ + adds r0, r2, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r6, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #160 @ 0xa0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002c89d4 : │ │ │ │ @@ -252496,32 +252496,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2c8a24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 552d44 │ │ │ │ + bl 552d74 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22351c │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r0, #1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8a28 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252532,36 +252532,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c8a80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #44] @ (2c8a84 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2bb0c4 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r7, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #36 @ 0x24 │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8a88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252572,61 +252572,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c8ad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #28] @ (2c8ad4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2bb0c4 │ │ │ │ nop │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrsh r6, [r3, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r2, #116] @ 0x74 │ │ │ │ + ldr r2, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8ad8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2c8b58 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #100] @ (2c8b5c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2c8b60 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #84] @ (2c8b64 ) │ │ │ │ ldr r1, [pc, #84] @ (2c8b68 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #68] @ (2c8b6c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2bb04c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2c8b40 │ │ │ │ @@ -252640,25 +252640,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r1, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r1, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8b70 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -252726,19 +252726,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8c1c ) │ │ │ │ ldr r0, [pc, #20] @ (2c8c20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8c24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -252869,19 +252869,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8d7c ) │ │ │ │ ldr r0, [pc, #20] @ (2c8d80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r6, r5] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r1, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8d84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252892,29 +252892,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (2c8dcc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #28] @ (2c8dd0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2baed8 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r4, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r4, r5, r7} │ │ │ │ + stmia r0!, {r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #206 @ 0xce │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r2, #68] @ 0x44 │ │ │ │ + ldr r4, [r6, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8dd4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252928,35 +252928,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #28] @ (2c8e30 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb198 │ │ │ │ - ldrh r2, [r6, r3] │ │ │ │ + ldrh r2, [r2, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r6, #60] @ 0x3c │ │ │ │ + ldr r4, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8e34 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -252982,19 +252982,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + ldrh r4, [r1, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r1, #60] @ 0x3c │ │ │ │ + ldr r6, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8e94 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2c8eaa │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -253012,19 +253012,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c8ed0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c8ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + ldrh r0, [r0, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8ed8 : │ │ │ │ cbz r2, 2c8f1c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253060,19 +253060,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c8f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r1, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [r4, #44] @ 0x2c │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c8f4c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -253090,43 +253090,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r2, [pc, #288] @ (2c90b0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2c90b4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2c90b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2c90bc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2c90c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c9060 │ │ │ │ ldr r3, [pc, #260] @ (2c90c4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2c9020 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -253189,15 +253189,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2c90d0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r3, [pc, #84] @ (2c90d4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2c8fbc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2c90d8 ) │ │ │ │ @@ -253207,45 +253207,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r6, r4, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r6, r5] │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r2, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #27 │ │ │ │ + asrs r4, r4, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r1, sp, #360 @ 0x168 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bkpt 0x00a8 │ │ │ │ + bkpt 0x00c8 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #198 @ 0xc6 │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r2, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, r1] │ │ │ │ + ldr r4, [r5, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c90e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253258,60 +253258,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c916c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c9170 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c912e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dcc4 │ │ │ │ + b.w 54dcf4 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2231f4 │ │ │ │ ldr r2, [pc, #60] @ (2c9174 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c9178 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r3, [pc, #48] @ (2c917c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dcc4 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + b.w 54dcf4 │ │ │ │ + ldr r4, [r0, r0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #108 @ 0x6c │ │ │ │ + movs r5, #140 @ 0x8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r6, r7, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r7, pc, #936 @ (adr r7, 2c951c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r4, #20] │ │ │ │ + ldr r4, [r0, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ldr r0, [r1, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c9180 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253326,60 +253326,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2c9208 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2c920c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2c91ca │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54ddb4 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2231f4 │ │ │ │ ldr r2, [pc, #60] @ (2c9210 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2c9214 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r3, [pc, #48] @ (2c9218 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + b.w 54ddb4 │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + pop {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #208 @ 0xd0 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, r4, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ add r7, pc, #312 @ (adr r7, 2c9348 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ + ldr r0, [r5, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c921c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253407,15 +253407,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2c9290 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r2, [pc, #44] @ (2c9294 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253425,17 +253425,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ add r6, pc, #848 @ (adr r6, 2c95d8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r2, r3, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r1, #116] @ 0x74 │ │ │ │ + str r4, [r5, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ ... │ │ │ │ │ │ │ │ 002c9298 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253473,20 +253473,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c9300 ) │ │ │ │ ldr r0, [pc, #20] @ (2c9304 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r7, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r2, #124] @ 0x7c │ │ │ │ - lsls r1, r0, #1 │ │ │ │ str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r0, #1 │ │ │ │ + ldr r6, [r2, #0] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002c9308 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov lr, r1 │ │ │ │ @@ -253535,15 +253535,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2c9390 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsls r2, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -253561,23 +253561,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2c9454 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2c9458 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #108] @ 2c9440 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 687fd4 │ │ │ │ + bl 687ff4 │ │ │ │ cbz r0, 2c93f6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2c9420 │ │ │ │ ldr r2, [pc, #100] @ (2c945c ) │ │ │ │ @@ -253602,33 +253602,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2c9460 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2c9464 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2c93f6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ asrs r2, r3, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r2, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r0, #116] @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2c94ec │ │ │ │ sub sp, #28 │ │ │ │ @@ -253637,15 +253637,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2c94f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #96] @ (2c94f8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2c94fc ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -253654,53 +253654,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (2c9500 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2c9504 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ ldr r1, [pc, #72] @ (2c9508 ) │ │ │ │ ldr r3, [pc, #76] @ (2c950c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2c9510 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 552c58 │ │ │ │ + bl 552c88 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbnz r4, 2c9526 │ │ │ │ + cbnz r4, 2c952e │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - bvs.n 2c95cc │ │ │ │ + bvs.n 2c940c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + str r0, [r1, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2c9564 │ │ │ │ @@ -253708,15 +253708,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2c956c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2c9570 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #52] @ (2c9574 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2c954e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -253725,19 +253725,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r1, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -253758,25 +253758,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 687fd4 │ │ │ │ + bl 687ff4 │ │ │ │ ldr r2, [pc, #60] @ (2c9614 ) │ │ │ │ ldr r3, [pc, #44] @ (2c9608 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253787,23 +253787,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r0, r1] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r6, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #88] @ 0x58 │ │ │ │ + str r2, [r6, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r6, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -253822,25 +253822,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 687fd4 │ │ │ │ + bl 687ff4 │ │ │ │ ldr r2, [pc, #60] @ (2c96b4 ) │ │ │ │ ldr r3, [pc, #44] @ (2c96a8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -253851,23 +253851,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r0, r7] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r2, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #76] @ 0x4c │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r2, r2, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -253886,23 +253886,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #68] @ 2c9748 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 687fd4 │ │ │ │ + bl 687ff4 │ │ │ │ cbz r0, 2c971c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2c9764 ) │ │ │ │ ldr r3, [pc, #56] @ (2c9758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253917,23 +253917,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r2, [r0, r4] │ │ │ │ + strh r2, [r4, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r6, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #68] @ 0x44 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r2, #68] @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r5, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c9768 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -253951,15 +253951,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002c9778 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c9784 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ mcr2 0, 1, r0, cr10, cr8, {2} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #88] @ 2c97f4 │ │ │ │ @@ -253967,15 +253967,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2c97fc ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2c97d6 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -253992,19 +253992,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2c9888 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -254013,39 +254013,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2c9890 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (2c9894 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2c9898 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #88] @ (2c989c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #80] @ (2c98a0 ) │ │ │ │ ldr r1, [pc, #84] @ (2c98a4 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #68] @ (2c98a8 ) │ │ │ │ ldr r2, [pc, #72] @ (2c98ac ) │ │ │ │ ldr r3, [pc, #72] @ (2c98b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -254055,23 +254055,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb636 │ │ │ │ + @ instruction: 0xb656 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r2, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r6, #-352] @ 0xfffffea0 │ │ │ │ lsls r4, r4, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -254088,31 +254088,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c98fc ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2c9900 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r5, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r6, #40] @ 0x28 │ │ │ │ + str r0, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -254120,93 +254120,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2c9950 ) │ │ │ │ ldr r1, [pc, #52] @ (2c9954 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2c9994 │ │ │ │ ldr r2, [pc, #40] @ (2c9998 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2c999c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c9a9c │ │ │ │ nop │ │ │ │ - str r6, [r0, r3] │ │ │ │ + str r6, [r4, r3] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r5, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2c99f0 │ │ │ │ ldr r2, [pc, #60] @ (2c99f4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2c99f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r3, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r4, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #28] │ │ │ │ + str r6, [r7, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -254251,15 +254251,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -254340,15 +254340,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -254900,19 +254900,19 @@ │ │ │ │ b.n 2c9d26 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2c9d8a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2c9d4e │ │ │ │ b.n 2c9ec2 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #192] @ (2ca2a4 ) │ │ │ │ + ldr r5, [pc, #320] @ (2ca324 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 002ca1e8 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2ca1f2 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -254955,15 +254955,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xf3e40058 │ │ │ │ │ │ │ │ 002ca25c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -254978,29 +254978,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2ca2a4 ) │ │ │ │ ldr r1, [pc, #44] @ (2ca2a8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #968] @ (2ca670 ) │ │ │ │ + ldr r2, [pc, #72] @ (2ca2f0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -263082,27 +263082,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2cf9b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cbz r6, 2cf9d6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + lsls r4, r3, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -263260,15 +263260,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cfb94 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -263277,25 +263277,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2cfc38 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #124] @ (2cfc3c ) │ │ │ │ ldr r1, [pc, #124] @ (2cfc40 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #108] @ (2cfc44 ) │ │ │ │ ldr r3, [pc, #112] @ (2cfc48 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -263313,42 +263313,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add.w r0, ip, #80 @ 0x50 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + @ instruction: 0xf12c0050 │ │ │ │ + strh r2, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ - hlt 0x003e │ │ │ │ + revsh r6, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r6, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r4, #16 │ │ │ │ + asrs r6, r0, #17 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - lsls r4, r3, #2 │ │ │ │ + lsls r4, r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #2 │ │ │ │ + lsls r6, r6, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -263461,15 +263461,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2cfc90 │ │ │ │ ldr r0, [pc, #764] @ (2d007c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2cfc90 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -263644,15 +263644,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2d0078 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2cfc80 │ │ │ │ ldr r0, [pc, #304] @ (2d0080 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2cfc80 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -263695,15 +263695,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2d0078 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2cfc80 │ │ │ │ ldr r0, [pc, #172] @ (2d0084 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2cfc80 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2cfffe │ │ │ │ bhi.n 2cff34 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2cfffe │ │ │ │ bhi.n 2d0064 │ │ │ │ @@ -263743,15 +263743,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2d0078 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2cfc80 │ │ │ │ ldr r0, [pc, #56] @ (2d0088 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2cfc80 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2cfc86 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -263762,18 +263762,18 @@ │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q0, q5, d0[0] │ │ │ │ - ldc2l 0, cr0, [lr, #-256] @ 0xffffff00 │ │ │ │ - ldc2l 0, cr0, [r4], #256 @ 0x100 │ │ │ │ - ldc2 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + vmla.i32 q0, q5, d0[0] │ │ │ │ + ldc2l 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ + ldc2 0, cr0, [r4, #-256] @ 0xffffff00 │ │ │ │ + ldc2 0, cr0, [lr], #256 @ 0x100 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2d021e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ moveq r5, #32 │ │ │ │ @@ -264229,34 +264229,34 @@ │ │ │ │ ldr r0, [pc, #44] @ (2d05a4 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d045a │ │ │ │ ldr r0, [pc, #44] @ (2d05b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2d045a │ │ │ │ ldr r0, [pc, #36] @ (2d05b4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2d044a │ │ │ │ nop │ │ │ │ add r7, pc, #104 @ (adr r7, 2d060c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7d40040 │ │ │ │ - @ instruction: 0xf7a40040 │ │ │ │ + @ instruction: 0xf7f40040 │ │ │ │ + @ instruction: 0xf7c40040 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ mov r3, r0 │ │ │ │ @@ -264375,24 +264375,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2d073c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2d06f8 │ │ │ │ ldr r0, [pc, #24] @ (2d0740 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2d06f8 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2d03e0 │ │ │ │ b.n 2d06fa │ │ │ │ add r4, pc, #592 @ (adr r4, 2d098c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf65c0040 │ │ │ │ + @ instruction: 0xf67c0040 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2d0790 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r3 │ │ │ │ @@ -264980,22 +264980,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (2d0de4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - svc 14 │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vext.8 q8, q2, q0, #0 │ │ │ │ - and.w r0, r8, #64 @ 0x40 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + ands.w r0, r4, #64 @ 0x40 │ │ │ │ + bic.w r0, r8, #64 @ 0x40 │ │ │ │ + svc 26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - vmla.i32 d16, d0, d0[0] │ │ │ │ - and.w r0, ip, #64 @ 0x40 │ │ │ │ + and.w r0, r0, #64 @ 0x40 │ │ │ │ + bic.w r0, ip, #64 @ 0x40 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -270952,15 +270952,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2d5024 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 2d4fce │ │ │ │ ldr r0, [pc, #96] @ (2d5028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -270972,15 +270972,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2d5024 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2d4fce │ │ │ │ ldr r0, [pc, #48] @ (2d502c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2d4fce │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -270990,17 +270990,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #160 @ 0xa0 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #976 @ 0x3d0 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (2d5140 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -295003,15 +295003,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 2e5ee0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2e53f0 │ │ │ │ ldr.w r0, [pc, #2412] @ 2e5ee4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e53f0 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2e5412 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 2e5ee8 │ │ │ │ @@ -295073,15 +295073,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 2e5912 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -295093,15 +295093,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 2e5ee0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2e53f0 │ │ │ │ ldr.w r0, [pc, #2152] @ 2e5ef4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e53f0 │ │ │ │ movs r3, #3 │ │ │ │ b.n 2e54f4 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 2e5892 │ │ │ │ ldr.w r3, [pc, #2132] @ 2e5ef8 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -295165,47 +295165,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e57e6 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -295264,15 +295264,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 2e5ee0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2e53f0 │ │ │ │ ldr.w r0, [pc, #1668] @ 2e5f0c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e53f0 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 2e5bec │ │ │ │ ldr.w r1, [pc, #1652] @ 2e5f10 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -295487,15 +295487,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (2e5f30 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 2e54de │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 2e5d80 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -295543,15 +295543,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (2e5ee0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 2e53f0 │ │ │ │ ldr r0, [pc, #836] @ (2e5f40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 2e53f0 │ │ │ │ ldr r0, [pc, #828] @ (2e5f44 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -295680,15 +295680,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 2e5a36 │ │ │ │ b.w 2e558c │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 2e57fa │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -295714,15 +295714,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 2e5812 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2677ec │ │ │ │ @@ -295791,33 +295791,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 2e6680 │ │ │ │ lsls r6, r5, #1 │ │ │ │ asrs r0, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r6, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ b.n 2e64f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ands r6, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e63b8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bpl.n 2e5e16 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vqmovn.s d21, q15 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, pc, #280 @ (adr r6, 2e6028 ) │ │ │ │ + add r6, pc, #408 @ (adr r6, 2e60a8 ) │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e5fe8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r5, #150 @ 0x96 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r2, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ @@ -295827,33 +295827,33 @@ │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [r0, r3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #840 @ (adr r2, 2e627c ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 2e62fc ) │ │ │ │ movs r7, r7 │ │ │ │ ble.n 2e5fe4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r2, #142 @ 0x8e │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r2, #118 @ 0x76 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r3, pc, #40 @ (adr r3, 2e5f6c ) │ │ │ │ + add r3, pc, #168 @ (adr r3, 2e5fec ) │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #70 @ 0x46 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r1, #150 @ 0x96 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r0, #48] @ 0x30 │ │ │ │ + ldrh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #552 @ (adr r0, 2e6180 ) │ │ │ │ + add r0, pc, #680 @ (adr r0, 2e6200 ) │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (2e6148 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -295924,15 +295924,15 @@ │ │ │ │ bpl.n 2e602c │ │ │ │ ldr r0, [pc, #324] @ (2e6154 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r1, [pc, #312] @ (2e6158 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -295983,15 +295983,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5f84 │ │ │ │ ldr r0, [pc, #180] @ (2e6160 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e5f84 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 2e6100 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -296040,21 +296040,21 @@ │ │ │ │ nop │ │ │ │ ldr r3, [pc, #632] @ (2e63c4 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #920] @ 0x398 │ │ │ │ movs r7, r7 │ │ │ │ cmp r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (2e62e0 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -296118,29 +296118,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e6186 │ │ │ │ ldr r0, [pc, #248] @ (2e62f0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e6186 │ │ │ │ ldr r2, [pc, #232] @ (2e62ec ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2e61d0 │ │ │ │ ldr r0, [pc, #228] @ (2e62f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e5f58 │ │ │ │ mov r2, r5 │ │ │ │ @@ -296237,17 +296237,17 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #384] @ 0x180 │ │ │ │ + ldr r3, [sp, #512] @ 0x200 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r6, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -296381,15 +296381,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2e6462 │ │ │ │ ldr r0, [pc, #180] @ (2e6538 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -296440,15 +296440,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #880] @ 0x370 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 2e6b24 │ │ │ │ @@ -296870,15 +296870,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2e6566 │ │ │ │ ldr r0, [pc, #520] @ (2e6b30 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -296986,15 +296986,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e658a │ │ │ │ ldr r0, [pc, #188] @ (2e6b40 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e658a │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 2e6772 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -297045,23 +297045,23 @@ │ │ │ │ b.n 2e6566 │ │ │ │ cmp lr, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + str r7, [sp, #616] @ 0x268 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [sp, #944] @ 0x3b0 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #192] @ (2e6bfc ) │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 2e6b5c │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -297310,27 +297310,27 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r2, #42 @ 0x2a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #720] @ 0x2d0 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #70 @ 0x46 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #56] @ 0x38 │ │ │ │ + str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #16] │ │ │ │ + str r4, [sp, #144] @ 0x90 │ │ │ │ movs r7, r7 │ │ │ │ b.n 2e7182 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -297348,26 +297348,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #340] @ (2e7004 ) │ │ │ │ ldr r1, [pc, #344] @ (2e7008 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -297410,15 +297410,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (2e7010 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2678f4 │ │ │ │ vldr d7, [pc, #152] @ 2e6ff0 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -297458,44 +297458,44 @@ │ │ │ │ ldr r4, [pc, #84] @ (2e7018 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfb88003e │ │ │ │ - add r1, pc, #224 @ (adr r1, 2e70ec ) │ │ │ │ + @ instruction: 0xfba8003e │ │ │ │ + add r1, pc, #352 @ (adr r1, 2e716c ) │ │ │ │ movs r6, r7 │ │ │ │ - svc 24 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ - bxns r6 │ │ │ │ + bxns sl │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #312] @ 0x138 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #808] @ 0x328 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 2e7048 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -297563,20 +297563,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2e70f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ cmp r6, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -297585,35 +297585,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e7194 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2e7198 ) │ │ │ │ ldr r1, [pc, #120] @ (2e719c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #100] @ (2e71a0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (2e71a4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (2e71a8 ) │ │ │ │ ldr r5, [pc, #76] @ (2e71ac ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -297630,43 +297630,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ble.n 2e7214 │ │ │ │ + ble.n 2e7254 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp r4, pc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb.w r0, [r2, lr, lsl #3] │ │ │ │ - ldr r6, [sp, #776] @ 0x308 │ │ │ │ + ldrsh.w r0, [r2, lr, lsl #3] │ │ │ │ + ldr r6, [sp, #904] @ 0x388 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s8 d16, d30, #8 │ │ │ │ - vshr.s32 d0, d30, #18 │ │ │ │ + vshr.s32 d16, d30, #24 │ │ │ │ + vshr.s8 d16, d30, #2 │ │ │ │ cmp r6, #34 @ 0x22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (2e71c4 ) │ │ │ │ ldr r2, [pc, #16] @ (2e71c8 ) │ │ │ │ ldr r1, [pc, #16] @ (2e71cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 555308 │ │ │ │ + b.w 555338 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e71e8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -297781,51 +297781,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2e7360 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #80] @ (2e7364 ) │ │ │ │ ldr r1, [pc, #80] @ (2e7368 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (2e736c ) │ │ │ │ ldr r3, [pc, #68] @ (2e7370 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (2e7374 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #44] @ (2e7378 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + b.w 54e1ac │ │ │ │ + ldrb r0, [r6, #9] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - blt.n 2e73fc │ │ │ │ + blt.n 2e743c │ │ │ │ movs r5, r7 │ │ │ │ - muls r2, r5 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf722003e │ │ │ │ - ldr r4, [sp, #840] @ 0x348 │ │ │ │ + @ instruction: 0xf742003e │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -297841,72 +297841,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2e7404 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #100] @ (2e7408 ) │ │ │ │ ldr r1, [pc, #100] @ (2e740c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #84] @ (2e7410 ) │ │ │ │ ldr r1, [pc, #88] @ (2e7414 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (2e7418 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (2e741c ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (2e7420 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (2e7424 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555388 │ │ │ │ + b.w 5553b8 │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bge.n 2e7380 │ │ │ │ + bge.n 2e73c0 │ │ │ │ movs r5, r7 │ │ │ │ - cmn r2, r3 │ │ │ │ + cmn r2, r7 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf692003e │ │ │ │ - ldr r4, [sp, #272] @ 0x110 │ │ │ │ + @ instruction: 0xf6b2003e │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (2e7480 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -297916,40 +297916,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #52] @ (2e748c ) │ │ │ │ ldr r1, [pc, #56] @ (2e7490 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf5f6003e │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + @ instruction: 0xf616003e │ │ │ │ + ldr r3, [sp, #792] @ 0x318 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r4, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (2e74ec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297957,41 +297957,41 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (2e74f4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #56] @ (2e74f8 ) │ │ │ │ ldr r1, [pc, #56] @ (2e74fc ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #2] │ │ │ │ + ldrb r0, [r1, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf58a003e │ │ │ │ - ldr r3, [sp, #224] @ 0xe0 │ │ │ │ + sub.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r3, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r5, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (2e754c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -297999,36 +297999,36 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (2e7554 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #44] @ (2e7558 ) │ │ │ │ ldr r1, [pc, #44] @ (2e755c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ed2b4 │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r3, #1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ - ldr r2, [sp, #816] @ 0x330 │ │ │ │ + @ instruction: 0xf53e003e │ │ │ │ + ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r5, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 2e7604 │ │ │ │ sub sp, #16 │ │ │ │ @@ -298036,15 +298036,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (2e760c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 267aa8 │ │ │ │ @@ -298079,19 +298079,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3eaaac │ │ │ │ nop │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r7, #31] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r7, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #48] @ 0x30 │ │ │ │ + ldrh r2, [r2, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002e7610 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -298199,19 +298199,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r4, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r0, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (2e7860 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298222,15 +298222,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 2e786c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 2ed42c │ │ │ │ cbnz r0, 2e77aa │ │ │ │ @@ -298248,15 +298248,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (2e7874 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2678f4 │ │ │ │ ldr r3, [pc, #164] @ (2e7878 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -298306,29 +298306,29 @@ │ │ │ │ b.w 341178 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #23] │ │ │ │ + strb r2, [r1, #24] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r6, #32] │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bvs.n 2e77ac │ │ │ │ + bvs.n 2e77ec │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #184 @ 0xb8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r5, #32] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (2e79b8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -298341,15 +298341,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (2e79c4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 2ed42c │ │ │ │ cbnz r0, 2e78da │ │ │ │ add sp, #28 │ │ │ │ @@ -298378,15 +298378,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (2e79c8 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (2e79cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2678f4 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -298439,29 +298439,29 @@ │ │ │ │ b.w 341178 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #18] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ adds r2, #98 @ 0x62 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bpl.n 2e7a60 │ │ │ │ + bpl.n 2e7aa0 │ │ │ │ movs r5, r7 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r5, #134 @ 0x86 │ │ │ │ lsls r5, r0, #1 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r0, #2420] @ 0x974 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cbz r3, 2e79e2 │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -298478,15 +298478,15 @@ │ │ │ │ str.w r3, [r0, #2488] @ 0x9b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e7a18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ movs r6, #230 @ 0xe6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -298495,25 +298495,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (2e7acc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #140] @ (2e7ad0 ) │ │ │ │ ldr r1, [pc, #140] @ (2e7ad4 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #124] @ (2e7ad8 ) │ │ │ │ movw r5, #1029 @ 0x405 │ │ │ │ ldr r2, [pc, #120] @ (2e7adc ) │ │ │ │ mov.w r0, #768 @ 0x300 │ │ │ │ movt r0, #5549 @ 0x15ad │ │ │ │ add r1, pc │ │ │ │ @@ -298524,49 +298524,49 @@ │ │ │ │ str.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1029 @ 0x405 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #84] @ (2e7ae4 ) │ │ │ │ ldr r1, [pc, #84] @ (2e7ae8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r7, #13] │ │ │ │ + strb r0, [r3, #14] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bmi.n 2e7b08 │ │ │ │ + bmi.n 2e7b48 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #58 @ 0x3a │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ lsls r5, r0, #1 │ │ │ │ - vshr.s32 d16, d30, #14 │ │ │ │ - str r5, [sp, #648] @ 0x288 │ │ │ │ + ands.w r0, r2, #62 @ 0x3e │ │ │ │ + str r5, [sp, #776] @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r2, #14] │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r4, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -298597,15 +298597,15 @@ │ │ │ │ ldr r1, [pc, #388] @ (2e7cb8 ) │ │ │ │ add.w r4, sl, #36 @ 0x24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add.w fp, r0, #77824 @ 0x13000 │ │ │ │ vldr d7, [pc, #336] @ 2e7ca0 │ │ │ │ add.w fp, fp, #184 @ 0xb8 │ │ │ │ ldr r7, [pc, #356] @ (2e7cbc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -298639,15 +298639,15 @@ │ │ │ │ add.w r3, sl, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add.w sl, r5, #65536 @ 0x10000 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3422ec │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 342358 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ @@ -298721,33 +298721,33 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #9] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r2, [r7, #6] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ movs r7, r7 │ │ │ │ movs r5, #152 @ 0x98 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r3, #6] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2e7c28 │ │ │ │ + bcs.n 2e7c68 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #200 @ 0xc8 │ │ │ │ + subs r2, #232 @ 0xe8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r5, [pc, #704] @ (2e7f9c ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -298757,15 +298757,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #96] @ (2e7d58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r0, #69120 @ 0x10e00 │ │ │ │ add.w r1, r0, #65536 @ 0x10000 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #52] @ 2e7d48 │ │ │ │ mov.w ip, #2 │ │ │ │ movt ip, #36864 @ 0x9000 │ │ │ │ strd r3, r3, [r2, #436] @ 0x1b4 │ │ │ │ @@ -298776,19 +298776,19 @@ │ │ │ │ str.w r3, [ip, #180] @ 0xb4 │ │ │ │ str.w r3, [r1, #4076] @ 0xfec │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ed29c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r2, #3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, r5] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w lr, [pc, #896] @ 2e80ec │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -298900,15 +298900,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e7da8 │ │ │ │ ldr r0, [pc, #664] @ (2e8110 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7da8 │ │ │ │ ldr.w r2, [r5, #176] @ 0xb0 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7e56 │ │ │ │ ldr.w r2, [r4, #2296] @ 0x8f8 │ │ │ │ mov r3, r2 │ │ │ │ @@ -298943,15 +298943,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.w 2e7da8 │ │ │ │ ldr r0, [pc, #560] @ (2e8118 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7da8 │ │ │ │ ldr.w r1, [r4, #2296] @ 0x8f8 │ │ │ │ add r0, sp, #20 │ │ │ │ bl 267c94 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -299023,15 +299023,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #360] @ (2e8124 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #2 │ │ │ │ bl 3404a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7eb4 │ │ │ │ ldr.w r2, [r4, #2484] @ 0x9b4 │ │ │ │ @@ -299043,15 +299043,15 @@ │ │ │ │ sub.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #320] @ (2e8130 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #1 │ │ │ │ bl 3404a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r3, r2 │ │ │ │ b.n 2e7eb4 │ │ │ │ ldr.w r2, [r4, #2272] @ 0x8e0 │ │ │ │ @@ -299097,29 +299097,29 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 2e7da8 │ │ │ │ ldr r0, [pc, #184] @ (2e8138 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e7da8 │ │ │ │ ldr r3, [pc, #128] @ (2e810c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #2048 @ 0x800 │ │ │ │ beq.n 2e8018 │ │ │ │ ldr r3, [pc, #164] @ (2e813c ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #164] @ (2e8140 ) │ │ │ │ add r3, pc │ │ │ │ add.w r1, r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ mov r2, r3 │ │ │ │ b.n 2e7eb4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2230b0 │ │ │ │ ldr.w r1, [r4, #2276] @ 0x8e4 │ │ │ │ @@ -299148,47 +299148,47 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #144 @ 0x90 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r3, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ subs r5, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r3, #46] @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - eor.w r0, r0, lr, rrx │ │ │ │ - str r0, [sp, #200] @ 0xc8 │ │ │ │ + @ instruction: 0xeaa0003e │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r0, #92] @ 0x5c │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - orr.w r0, lr, lr, rrx │ │ │ │ - str r0, [sp, #0] │ │ │ │ + orn r0, lr, lr, rrx │ │ │ │ + str r0, [sp, #128] @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #30] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r4, #30] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #692] @ (2e840c ) │ │ │ │ @@ -299262,15 +299262,15 @@ │ │ │ │ ldr r2, [pc, #556] @ (2e8424 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [pc, #556] @ (2e8428 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #516] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e83de │ │ │ │ movs r0, #0 │ │ │ │ @@ -299297,15 +299297,15 @@ │ │ │ │ bpl.n 2e8216 │ │ │ │ ldr r2, [pc, #488] @ (2e8430 ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #488] @ (2e8434 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #436] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e8216 │ │ │ │ ldr r2, [pc, #468] @ (2e8438 ) │ │ │ │ @@ -299319,15 +299319,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e8216 │ │ │ │ ldr r2, [pc, #452] @ (2e843c ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2e8440 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #392] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e8216 │ │ │ │ ldr r2, [pc, #420] @ (2e8438 ) │ │ │ │ @@ -299341,15 +299341,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e8216 │ │ │ │ ldr r2, [pc, #412] @ (2e8444 ) │ │ │ │ ldr r0, [pc, #416] @ (2e8448 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 22391c │ │ │ │ ldr r2, [pc, #336] @ (2e8410 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -299375,15 +299375,15 @@ │ │ │ │ ldr r0, [pc, #356] @ (2e8450 ) │ │ │ │ ldr r2, [pc, #356] @ (2e8454 ) │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ ldr r0, [pc, #352] @ (2e8458 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #268] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e8216 │ │ │ │ ldr r2, [pc, #288] @ (2e842c ) │ │ │ │ @@ -299400,15 +299400,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #312] @ (2e8460 ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #212] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8216 │ │ │ │ ldr r2, [pc, #228] @ (2e842c ) │ │ │ │ @@ -299424,15 +299424,15 @@ │ │ │ │ ldr r2, [pc, #260] @ (2e8464 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #260] @ (2e8468 ) │ │ │ │ movw r3, #1770 @ 0x6ea │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #156] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8216 │ │ │ │ ldr r2, [pc, #184] @ (2e8438 ) │ │ │ │ @@ -299447,15 +299447,15 @@ │ │ │ │ bpl.w 2e8216 │ │ │ │ ldr r2, [pc, #212] @ (2e846c ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #212] @ (2e8470 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #100] @ (2e8410 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8216 │ │ │ │ ldr r2, [pc, #128] @ (2e8438 ) │ │ │ │ @@ -299470,15 +299470,15 @@ │ │ │ │ bpl.w 2e8216 │ │ │ │ ldr r2, [pc, #164] @ (2e8474 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #164] @ (2e8478 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ ldr r2, [pc, #76] @ (2e842c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e8216 │ │ │ │ ldr r2, [pc, #44] @ (2e8418 ) │ │ │ │ @@ -299489,75 +299489,75 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e847c ) │ │ │ │ mov.w r3, #2368 @ 0x940 │ │ │ │ ldr r0, [pc, #128] @ (2e8480 ) │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8216 │ │ │ │ cmp r1, #178 @ 0xb2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + asrs r0, r1, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r1, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #30 │ │ │ │ + lsrs r0, r3, #31 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2e843c │ │ │ │ + bcc.n 2e847c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r7, #18] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 2e83d0 │ │ │ │ + bcs.n 2e8410 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r0, #29 │ │ │ │ + lsrs r6, r4, #29 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r6, #14] │ │ │ │ + strh r2, [r2, #16] │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r6, r6 │ │ │ │ + subs r2, r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r1, #10] │ │ │ │ + strh r6, [r5, #10] │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 2e83c8 │ │ │ │ + bne.n 2e8408 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ add.w ip, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -299667,15 +299667,15 @@ │ │ │ │ blx 22391c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 225b0c │ │ │ │ str.w r9, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2e84e8 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r3, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #20480 @ 0x5000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -300555,15 +300555,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e910e │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2e8484 │ │ │ │ ldr.w r3, [r4, #2508] @ 0x9cc │ │ │ │ b.n 2e8a2e │ │ │ │ subs.w r5, r5, ip │ │ │ │ - b.w 61c5f2 │ │ │ │ + b.w 61c618 │ │ │ │ cbz r7, 2e904c │ │ │ │ sub.w ip, r4, #12 │ │ │ │ add.w lr, ip, r7, lsl #2 │ │ │ │ ldr.w r3, [r9, #2504] @ 0x9c8 │ │ │ │ ldr.w r7, [r9, #2496] @ 0x9c0 │ │ │ │ adds r2, r3, #4 │ │ │ │ ldr.w r6, [r9, #2488] @ 0x9b8 │ │ │ │ @@ -300666,43 +300666,43 @@ │ │ │ │ ldr r3, [pc, #272] @ (2e9238 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e8fc0 │ │ │ │ ldr r0, [pc, #264] @ (2e923c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8fc0 │ │ │ │ ldr r3, [pc, #244] @ (2e9234 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8fe4 │ │ │ │ ldr r3, [pc, #236] @ (2e9238 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e8fe4 │ │ │ │ ldr r0, [pc, #232] @ (2e9240 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8fe4 │ │ │ │ ldr r3, [pc, #212] @ (2e9234 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8f9c │ │ │ │ ldr r3, [pc, #204] @ (2e9238 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e8f9c │ │ │ │ ldr r0, [pc, #204] @ (2e9244 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2e8f9c │ │ │ │ movs r2, #0 │ │ │ │ sub.w r3, r4, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ @@ -300746,51 +300746,51 @@ │ │ │ │ lsls r7, r3, #1 │ │ │ │ movs r5, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r0, [r1, #108] @ 0x6c │ │ │ │ + str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [r7, #104] @ 0x68 │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #28] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r4, [r0, #7] │ │ │ │ + ldrb r4, [r4, #7] │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e935c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, r3] │ │ │ │ + ldrb r0, [r7, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r2, #22] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, r7] │ │ │ │ + ldrh r2, [r4, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r5, #9] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, #17] │ │ │ │ + strb r4, [r1, #18] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [pc, #332] @ (2e93b4 ) │ │ │ │ @@ -300908,28 +300908,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e92e2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2e93c4 ) │ │ │ │ ldr.w r3, [r5, #2296] @ 0x8f8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r0, [r5, #2288] @ 0x8f0 │ │ │ │ ldr.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2e92e2 │ │ │ │ nop │ │ │ │ adds r2, r4, r2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #1004] @ (2e97c8 ) │ │ │ │ @@ -300985,15 +300985,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e93f6 │ │ │ │ ldr r0, [pc, #904] @ (2e97e0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #2276] @ 0x8e4 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.w 2e95e4 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e9522 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -301081,15 +301081,15 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #696] @ (2e97e8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2e9740 │ │ │ │ cmp r1, #32 │ │ │ │ bgt.n 2e951c │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2e951c │ │ │ │ cmp r1, #32 │ │ │ │ @@ -301279,15 +301279,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e9548 │ │ │ │ ldr r0, [pc, #164] @ (2e9800 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e9464 │ │ │ │ ldr r2, [pc, #152] @ (2e9804 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e950e │ │ │ │ @@ -301297,15 +301297,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e950e │ │ │ │ ldr r0, [pc, #128] @ (2e9808 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e9464 │ │ │ │ ldr.w r2, [r3, #2480] @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r2, [r3, #2488] @ 0x9b8 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 2ed2a8 │ │ │ │ @@ -301317,54 +301317,54 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e980c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e9810 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #212 @ 0xd4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e9682 │ │ │ │ asrs r0, r6, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r3, r6] │ │ │ │ + ldr r6, [r7, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #10] │ │ │ │ + strb r4, [r3, #11] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r3, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r6, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r2, [r1, r2] │ │ │ │ + ldrsb r2, [r5, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r5, #1] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r2, [r6, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r0, [r1, #1] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ movs r7, r7 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #124] @ 0x7c │ │ │ │ + strb r4, [r0, #0] │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #176] @ (2e98b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r7, #124] @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 2e984c │ │ │ │ cmp r1, #10 │ │ │ │ @@ -301433,15 +301433,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e98cc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsrs r2, r7, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (2e9b08 ) │ │ │ │ @@ -301665,25 +301665,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2e9bb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2e9bb8 ) │ │ │ │ ldr r1, [pc, #116] @ (2e9bbc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #100] @ (2e9bc0 ) │ │ │ │ ldr r2, [pc, #104] @ (2e9bc4 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (2e9bc8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -301698,39 +301698,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r6, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r6, 2e9bfa │ │ │ │ + cbz r6, 2e9c02 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r3, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r4, #18] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r2, #26 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -301745,46 +301745,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e9c3c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #60] @ (2e9c40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2e9c44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (2e9c48 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555308 │ │ │ │ + bl 555338 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r7, r2] │ │ │ │ + strh r2, [r3, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r7, #15] │ │ │ │ + strb r0, [r3, #16] │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #116] @ 0x74 │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 2e9c64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -301828,15 +301828,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (2e9f54 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -301871,15 +301871,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2678f4 │ │ │ │ ldr r3, [pc, #520] @ (2e9f68 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -301958,24 +301958,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (2e9f88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #328] @ (2e9f8c ) │ │ │ │ ldr r1, [pc, #332] @ (2e9f90 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33f9f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e9ed8 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -301989,15 +301989,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (2e9f94 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302005,15 +302005,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (2e9f98 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -302057,58 +302057,58 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r7] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r7, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r6, #24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ lsls r2, r0, #19 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r1, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cbz r2, 2e9f68 │ │ │ │ + cbz r2, 2e9f70 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r2, r5 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #56] @ 0x38 │ │ │ │ + ldr r2, [r7, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r4, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r7, #96] @ 0x60 │ │ │ │ + str r4, [r3, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r4, #52] @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r7, r1] │ │ │ │ + str r6, [r3, r2] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add sp, #160 @ 0xa0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, r0, r1 │ │ │ │ + adds r2, r4, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r0, #6] │ │ │ │ + strb r4, [r4, #6] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7b4003f │ │ │ │ - ldr r6, [r2, #36] @ 0x24 │ │ │ │ + @ instruction: 0xf7d4003f │ │ │ │ + ldr r6, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r5, #24] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2e9fec │ │ │ │ sub sp, #8 │ │ │ │ @@ -302117,30 +302117,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e9ff4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #936] @ (2ea398 ) │ │ │ │ + ldr r7, [pc, #40] @ (2ea018 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r0, [r3, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2ea03c │ │ │ │ sub sp, #12 │ │ │ │ @@ -302148,29 +302148,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (2ea044 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #600] @ (2ea298 ) │ │ │ │ + ldr r6, [pc, #728] @ (2ea318 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2ea084 │ │ │ │ sub sp, #12 │ │ │ │ @@ -302178,25 +302178,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (2ea08c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 267aa8 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #280] @ (2ea1a0 ) │ │ │ │ + ldr r6, [pc, #408] @ (2ea220 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r6, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r0, #254 @ 0xfe │ │ │ │ movs r7, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -302253,15 +302253,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 2ea1bc │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 2ea1e0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (2ea1f4 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (2ea1ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -302286,32 +302286,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 2ea1e0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ b.n 2ea16a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #56] @ (2ea22c ) │ │ │ │ + ldr r6, [pc, #184] @ (2ea2ac ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r2, r2, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -302473,15 +302473,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #288] @ (2ea4f4 ) │ │ │ │ + ldr r4, [pc, #416] @ (2ea574 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 2ea4d2 │ │ │ │ @@ -302563,15 +302563,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #168] @ (2ea5a0 ) │ │ │ │ + ldr r3, [pc, #296] @ (2ea620 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -302663,15 +302663,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #1000] @ (2eaa2c ) │ │ │ │ + ldr r2, [pc, #104] @ (2ea6ac ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -302762,15 +302762,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [pc, #712] @ (2eaa50 ) │ │ │ │ + ldr r0, [pc, #840] @ (2eaad0 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -303327,15 +303327,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2eadbc │ │ │ │ ldr r0, [pc, #224] @ (2eaed0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 2eadbc │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -303403,15 +303403,15 @@ │ │ │ │ stc2 0, cr0, [r4, #376]! @ 0x178 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002eaed4 : │ │ │ │ ldr r3, [pc, #152] @ (2eaf70 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -303444,15 +303444,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (2eaf84 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -303473,23 +303473,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 2eaf4e │ │ │ │ ldc2 0, cr0, [r2], #-376 @ 0xfffffe88 │ │ │ │ - ands r6, r6 │ │ │ │ + eors r6, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #336] @ (2eb0d0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r1] │ │ │ │ + ldrh r6, [r1, r2] │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eb09c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -303579,15 +303579,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 3eaaac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 2eafac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -303643,21 +303643,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (2eb13c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r4, r6] │ │ │ │ + ldr r2, [r0, r7] │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #6 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r4, [r2, r2] │ │ │ │ + ldr r4, [r6, r2] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -303670,22 +303670,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 2eb1ae │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -303851,15 +303851,15 @@ │ │ │ │ bls.n 2eb42e │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2eb438 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -304115,25 +304115,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2eb598 │ │ │ │ ldr r0, [pc, #28] @ (2eb69c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 2eb598 │ │ │ │ sub.w r0, r6, #14548992 @ 0xde0000 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r5] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ movs r7, r7 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2eb6d0 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -304348,15 +304348,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 2eba48 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -304534,32 +304534,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 2ebafa │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 2eb86c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 266ccc │ │ │ │ b.n 2eb86c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c43f4 │ │ │ │ + bl 6c4414 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 266c7c │ │ │ │ b.n 2eb9de │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 2eb936 │ │ │ │ @@ -304570,20 +304570,20 @@ │ │ │ │ beq.w 2eb980 │ │ │ │ b.n 2eb978 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ubfx r0, sl, #1, #31 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, r3] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + strh r0, [r2, r2] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xf29c005e │ │ │ │ - ldr r7, [pc, #792] @ (2ebebc ) │ │ │ │ + ldr r7, [pc, #920] @ (2ebf3c ) │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002ebba4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -304757,15 +304757,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ebbda │ │ │ │ ldr r0, [pc, #188] @ (2ebe50 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 2ebbda │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 2ebcc8 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -304813,23 +304813,23 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2eb450 │ │ │ │ nop │ │ │ │ vqadd.s8 q8, q7, q7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #152 @ 0x98 │ │ │ │ + adds r2, #184 @ 0xb8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r4, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #768] @ (2ec154 ) │ │ │ │ + ldr r4, [pc, #896] @ (2ec1d4 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (2ebf58 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -304973,19 +304973,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 267c84 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 267c84 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2ec020 │ │ │ │ @@ -305086,28 +305086,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ec05e │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 267c84 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -305175,28 +305175,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 2ec020 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 2ec020 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -306023,23 +306023,23 @@ │ │ │ │ b.n 2ec938 │ │ │ │ nop │ │ │ │ @ instruction: 0xeb94005e │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, ip, lr, lsr #1 │ │ │ │ @ instruction: 0xeae4005e │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r0, #254 @ 0xfe │ │ │ │ lsls r7, r1, #1 │ │ │ │ bge.n 2ecaec │ │ │ │ lsls r6, r2, #1 │ │ │ │ b.n 2ece44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ b.n 2ecd44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -306262,21 +306262,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2ece74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r1, #140 @ 0x8c │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #220 @ 0xdc │ │ │ │ + subs r4, #252 @ 0xfc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002ecdc0 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -306414,15 +306414,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r0, #4 │ │ │ │ + movs r0, #36 @ 0x24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2ecde0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306651,21 +306651,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #3 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r5, #1 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r5, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r4, r4, #4 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r7, r1, #1 │ │ │ │ b.w 2ecf78 │ │ │ │ │ │ │ │ 002ed244 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 2ed28c │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -306951,15 +306951,15 @@ │ │ │ │ bne.n 2ed63c │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ed688 │ │ │ │ mov r0, r9 │ │ │ │ bl 429dbc │ │ │ │ mov r0, r9 │ │ │ │ - bl 6ba41c │ │ │ │ + bl 6ba43c │ │ │ │ mov r0, r9 │ │ │ │ bl 3ea4a4 │ │ │ │ ldr r3, [pc, #272] @ (2ed6c8 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (2ed6cc ) │ │ │ │ @@ -307007,15 +307007,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 2ed52e │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2ed544 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2ed606 │ │ │ │ ldr r2, [pc, #152] @ (2ed6e0 ) │ │ │ │ ldr r3, [pc, #152] @ (2ed6e4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -307034,95 +307034,95 @@ │ │ │ │ ldr r1, [pc, #132] @ (2ed6f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2ed642 │ │ │ │ ldr r3, [pc, #112] @ (2ed6fc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (2ed700 ) │ │ │ │ ldr r1, [pc, #116] @ (2ed704 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r0 │ │ │ │ b.n 2ed5a2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 2ed630 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r7, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2ed610 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #36 @ 0x24 │ │ │ │ + adds r5, #68 @ 0x44 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ bvs.n 2ed6b6 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xffffcd2c │ │ │ │ lsls r6, r2, #1 │ │ │ │ asrs r4, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2ed6e4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bge.n 2ed6ca │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - @ instruction: 0xffff18b6 │ │ │ │ + @ instruction: 0xffff18d6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r4, #40 @ 0x28 │ │ │ │ + adds r4, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r7, r2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r6, [r7, #30] │ │ │ │ + strb r6, [r3, #31] │ │ │ │ movs r5, r7 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 252 @ 0xfc │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 002ed708 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r3, [pc, #128] @ (2ed7a8 ) │ │ │ │ ldr r2, [pc, #132] @ (2ed7ac ) │ │ │ │ ldr r1, [pc, #132] @ (2ed7b0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #116] @ (2ed7b4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 2ed794 │ │ │ │ ldr r3, [pc, #112] @ (2ed7b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (2ed7bc ) │ │ │ │ @@ -307155,27 +307155,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 2ed74c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #31 │ │ │ │ + adds r6, r3, r0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - strb r4, [r6, #27] │ │ │ │ + strb r4, [r2, #28] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ movs r5, r7 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r7, r6 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r3, #94 @ 0x5e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ ldmia r3!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002ed7c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -307279,23 +307279,23 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcc.n 2ed924 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - adds r2, #156 @ 0x9c │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ bcs.n 2ed85c │ │ │ │ lsls r6, r3, #1 │ │ │ │ bcs.n 2ed810 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ movs r7, r7 │ │ │ │ - b.w 6a1bcc │ │ │ │ + b.w 6a1bec │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (2ed984 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (2ed988 ) │ │ │ │ @@ -307536,19 +307536,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2edb48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - adds r0, #4 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002edb4c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307596,19 +307596,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ str r4, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r7, #122 @ 0x7a │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ - cmp r7, #174 @ 0xae │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 002edbd8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -307669,15 +307669,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (2edd18 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2edd0e │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (2edd1c ) │ │ │ │ @@ -307730,20 +307730,20 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 298208 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2edc8c │ │ │ │ - @ instruction: 0xfbfa003e │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + ldc2 0, cr0, [sl], {62} @ 0x3e │ │ │ │ + cmp r7, #26 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ movs r7, r7 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -307819,15 +307819,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 2edd7a │ │ │ │ b.n 2eddf2 │ │ │ │ ldr r0, [pc, #4] @ (2ede18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -307912,15 +307912,15 @@ │ │ │ │ bl 2ea20c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb560 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ee00a │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea20c │ │ │ │ @@ -307970,15 +307970,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 2edf54 │ │ │ │ ldr r0, [pc, #92] @ (2ee034 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 2edeb0 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 2edeb0 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -307990,26 +307990,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 2ea20c │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb560 │ │ │ │ b.n 2edf42 │ │ │ │ nop │ │ │ │ ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (2ee144 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -308176,35 +308176,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (2ee2c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #128] @ (2ee2c8 ) │ │ │ │ ldr r1, [pc, #128] @ (2ee2cc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #112] @ (2ee2d0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r1, [pc, #104] @ (2ee2d4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (2ee2d8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (2ee2dc ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -308225,42 +308225,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 2ee334 │ │ │ │ + bmi.n 2ee374 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r1, #0] │ │ │ │ movs r6, r7 │ │ │ │ - cmp r5, #158 @ 0x9e │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 2ee274 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #58 @ 0x3a │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (2ee2f0 ) │ │ │ │ ldr r1, [pc, #12] @ (2ee2f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5558c0 │ │ │ │ - cmp r0, #228 @ 0xe4 │ │ │ │ + b.w 5558f0 │ │ │ │ + cmp r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2ee340 │ │ │ │ sub sp, #8 │ │ │ │ @@ -308268,29 +308268,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (2ee348 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 267aa8 │ │ │ │ - lsrs r6, r1, #22 │ │ │ │ + lsrs r6, r5, #22 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r0, #228 @ 0xe4 │ │ │ │ + cmp r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #250 @ 0xfa │ │ │ │ + cmp r1, #26 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (2ee610 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -308300,15 +308300,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (2ee61c ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2ee3b6 │ │ │ │ @@ -308323,15 +308323,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ee5f2 │ │ │ │ ldr r0, [pc, #632] @ (2ee628 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -308377,15 +308377,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (2ee634 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2678f4 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -308405,63 +308405,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #448] @ (2ee64c ) │ │ │ │ add r1, pc │ │ │ │ bl 2f21e0 │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 2f3ee8 │ │ │ │ ldr r0, [pc, #428] @ (2ee650 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r2, [pc, #424] @ (2ee654 ) │ │ │ │ ldr r1, [pc, #424] @ (2ee658 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2f2260 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #388] @ (2ee65c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #364] @ (2ee660 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ vldr d7, [pc, #236] @ 2ee5f8 │ │ │ │ ldr r2, [pc, #340] @ (2ee664 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (2ee668 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -308502,43 +308502,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 2ee3ea │ │ │ │ ldr r0, [pc, #196] @ (2ee674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 2ee3ea │ │ │ │ ldr r3, [pc, #184] @ (2ee678 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (2ee67c ) │ │ │ │ ldr r1, [pc, #184] @ (2ee680 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -308549,69 +308549,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #20 │ │ │ │ + lsrs r2, r3, #21 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r0, #146 @ 0x92 │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ movs r7, r7 │ │ │ │ stmia r7!, {r1, r3, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #142 @ 0x8e │ │ │ │ + cmp r0, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #128 @ 0x80 │ │ │ │ + cmp r0, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r6, [r3, #32] │ │ │ │ + ldr r6, [r7, #32] │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 2ee6b0 │ │ │ │ + bcs.n 2ee6f0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - lsrs r0, r6, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r2, [r4, #28] │ │ │ │ + ldr r2, [r0, #32] │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 2ee644 │ │ │ │ + bcs.n 2ee684 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, #86 @ 0x56 │ │ │ │ + cmp r0, #118 @ 0x76 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r7, #27 │ │ │ │ + asrs r4, r3, #28 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r1, #28 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r4, #32] │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #512] @ (2ee864 ) │ │ │ │ movs r0, r0 │ │ │ │ it │ │ │ │ lsl r6, r2, #1 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + movs r7, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #8 │ │ │ │ + movs r7, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r7, #11 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #150 @ 0x96 │ │ │ │ + movs r6, #182 @ 0xb6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (2ee6f4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308619,19 +308619,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (2ee6fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -308645,34 +308645,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r4, r0, #8 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - movs r5, #94 @ 0x5e │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #114 @ 0x72 │ │ │ │ + movs r5, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -308794,15 +308794,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 2ef52c │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ee8ec │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 2ef396 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -309347,15 +309347,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 2ef528 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 2ee846 │ │ │ │ ldr.w r0, [pc, #1616] @ 2ef530 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ee846 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 2eee6c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -309865,25 +309865,25 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #224] @ (2ef608 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - subs r0, r4, #0 │ │ │ │ + subs r0, r0, #1 │ │ │ │ movs r7, r7 │ │ │ │ - ldc2 0, cr0, [r8], #-312 @ 0xfffffec8 │ │ │ │ - cbz r4, 2ef53e │ │ │ │ + mrrc2 0, 4, r0, r8, cr14 │ │ │ │ + cbz r4, 2ef546 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfb92004e │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + @ instruction: 0xfbb2004e │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -310750,15 +310750,15 @@ │ │ │ │ andeq.w r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f09d4 │ │ │ │ add.w r3, r5, #69632 @ 0x11000 │ │ │ │ lsls r1, r4, #6 │ │ │ │ str r3, [sp, #20] │ │ │ │ str.w r4, [r3, #408] @ 0x198 │ │ │ │ - b.w 61c5fc │ │ │ │ + b.w 61c622 │ │ │ │ and.w r6, r4, #262148 @ 0x40004 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ subs.w r6, r6, #262144 @ 0x40000 │ │ │ │ mov.w r1, #1 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ add.w r0, r0, #488 @ 0x1e8 │ │ │ │ @@ -311216,15 +311216,15 @@ │ │ │ │ bpl.w 2ef5e0 │ │ │ │ ldr.w r0, [pc, #1248] @ 2f0afc │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 2ef5e0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 2ef5a8 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -311252,15 +311252,15 @@ │ │ │ │ bl 2ebba4 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 2efbe6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 2f01b6 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -311554,15 +311554,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ef5a8 │ │ │ │ ldr r0, [pc, #164] @ (2f0b00 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 2ef5a8 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -311608,27 +311608,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #28 │ │ │ │ + lsls r2, r1, #29 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r2, #12 │ │ │ │ + lsls r6, r6, #12 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 2f06a8 │ │ │ │ + b.n 2f06e8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f0684 │ │ │ │ + b.n 2f06c4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #656] @ 0x290 │ │ │ │ + ldr r1, [sp, #784] @ 0x310 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f0b18 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -311701,15 +311701,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 2f0c1e │ │ │ │ ldr.w r0, [pc, #1364] @ 2f114c │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r3, [pc, #1344] @ 2f1148 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 2f0c5a │ │ │ │ ldr.w r0, [pc, #1336] @ 2f1150 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -311734,15 +311734,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 2f0c1e │ │ │ │ ldr.w r0, [pc, #1280] @ 2f1154 │ │ │ │ add r0, pc │ │ │ │ b.n 2f0bfc │ │ │ │ ldr.w r0, [pc, #1276] @ 2f1158 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2f0c14 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -311765,15 +311765,15 @@ │ │ │ │ bpl.n 2f0c1e │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 2f115c │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r3, [pc, #1156] @ 2f1148 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 2f0c14 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f0c9e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -312175,40 +312175,40 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 2f0e66 │ │ │ │ ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2f0c90 │ │ │ │ + b.n 2f0cd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ - movs r7, r7 │ │ │ │ - lsls r2, r7, #6 │ │ │ │ + lsls r6, r3, #8 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r3, #5 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ movs r7, r7 │ │ │ │ lsls r2, r7, #5 │ │ │ │ movs r7, r7 │ │ │ │ - mrc2 0, 4, r0, cr10, cr14, {1} │ │ │ │ - b.n 2f1234 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ + movs r7, r7 │ │ │ │ + mrc2 0, 5, r0, cr10, cr14, {1} │ │ │ │ + b.n 2f1274 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r4, [sp, #856] @ 0x358 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f116c : │ │ │ │ ldr r0, [pc, #4] @ (2f1174 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - vhadd.u16 q8, q3, q2 │ │ │ │ + vhadd.u q8, q3, q2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ rsb ip, r1, #32 │ │ │ │ lsrs r2, r1 │ │ │ │ lsl.w ip, r3, ip │ │ │ │ @@ -312325,15 +312325,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f12e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -312355,15 +312355,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 2f130a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 2f1340 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 6aa0d0 │ │ │ │ + bl 6aa0f0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -312427,25 +312427,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2f1410 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f13d4 │ │ │ │ ldr r0, [pc, #24] @ (2f1414 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f13d4 │ │ │ │ str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa54003e │ │ │ │ + @ instruction: 0xfa74003e │ │ │ │ ldr r1, [pc, #308] @ (2f1550 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -312542,34 +312542,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (2f1558 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (2f155c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r0, [pc, #36] @ (2f1560 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (2f1564 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 2252ac <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f1588 │ │ │ │ + bgt.n 2f15c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr??.w r0, [r4, lr, lsl #3] │ │ │ │ + ldrsb.w r0, [r4, #62] @ 0x3e │ │ │ │ ldr r0, [pc, #304] @ (2f1694 ) │ │ │ │ movs r0, r0 │ │ │ │ - vst1.8 @ instruction: 0xf988003e │ │ │ │ + vld1.8 @ instruction: 0xf9a8003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (2f169c ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #288] @ (2f16a0 ) │ │ │ │ @@ -312577,26 +312577,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (2f16a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #272] @ (2f16a8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (2f16ac ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (2f16b0 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -312670,43 +312670,43 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - blt.n 2f1624 │ │ │ │ + blt.n 2f1664 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r6, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ movs r6, r7 │ │ │ │ - vst4.8 {d16-d19}, [r4 :256], lr │ │ │ │ + vld4.8 {d16-d19}, [r4 :256], lr │ │ │ │ ldr??.w r0, [ip, lr, lsl #3] │ │ │ │ ldrh r6, [r0, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsh.w r0, [ip, lr, lsl #3] │ │ │ │ - vld4.8 {d0-d3}, [r2 :256], lr │ │ │ │ - vst4.8 {d0-d3}, [lr :256], lr │ │ │ │ + ldr??.w r0, [ip, lr, lsl #3] │ │ │ │ + vst4.8 {d16-d19}, [r2 :256], lr │ │ │ │ + vld4.8 {d0-d3}, [lr :256], lr │ │ │ │ ldrh r0, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str??.w r0, [lr, #62] @ 0x3e │ │ │ │ + vst4.8 {d0-d3}, [lr :256], lr │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - str.w r0, [lr, #62] @ 0x3e │ │ │ │ + str??.w r0, [lr, #62] @ 0x3e │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (2f1780 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -312715,42 +312715,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (2f1788 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #140] @ (2f178c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (2f1790 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #124] @ (2f1794 ) │ │ │ │ ldr r1, [pc, #128] @ (2f1798 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #116] @ (2f179c ) │ │ │ │ ldr r1, [pc, #116] @ (2f17a0 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #100] @ (2f17a4 ) │ │ │ │ ldr r3, [pc, #104] @ (2f17a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (2f17ac ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (2f17b0 ) │ │ │ │ @@ -312771,23 +312771,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 2f1834 │ │ │ │ + bge.n 2f1874 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r7, [sp, #632] @ 0x278 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ @@ -312845,21 +312845,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bls.n 2f1908 │ │ │ │ + bls.n 2f1748 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1970 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf734003e │ │ │ │ + @ instruction: 0xf754003e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2f18a8 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w ip, [pc, #80] @ 2f18ac │ │ │ │ @@ -312889,21 +312889,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bhi.n 2f187c │ │ │ │ + bls.n 2f18bc │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f19e4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6dc003e │ │ │ │ + @ instruction: 0xf6fc003e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (2f191c ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w ip, [pc, #80] @ 2f1920 │ │ │ │ @@ -312933,21 +312933,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bhi.n 2f1a08 │ │ │ │ + bhi.n 2f1848 │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1a58 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf668003e │ │ │ │ + @ instruction: 0xf688003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 2f19a0 │ │ │ │ and.w r3, r1, #7 │ │ │ │ ldr.w lr, [pc, #96] @ 2f19a4 │ │ │ │ @@ -312983,21 +312983,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bvc.n 2f199c │ │ │ │ + bhi.n 2f19dc │ │ │ │ lsls r6, r1, #1 │ │ │ │ str r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f1adc ) │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf5e8003e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1a04 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313005,64 +313005,64 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1a0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvc.n 2f1afc │ │ │ │ + bvc.n 2f193c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - @ instruction: 0xf52a003e │ │ │ │ + @ instruction: 0xf530003e │ │ │ │ + adc.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1a60 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2f1a64 ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (2f1a68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 2f1a56 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aab10 │ │ │ │ - bvc.n 2f1a98 │ │ │ │ + b.w 6aab30 │ │ │ │ + bvc.n 2f1ad8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf4b0003e │ │ │ │ - @ instruction: 0xf4ca003e │ │ │ │ + @ instruction: 0xf4d0003e │ │ │ │ + @ instruction: 0xf4ea003e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 2f1ac4 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -313072,33 +313072,33 @@ │ │ │ │ ldr r2, [pc, #64] @ (2f1acc ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bvs.n 2f1a44 │ │ │ │ + bvs.n 2f1a84 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - orns r0, r0, #12451840 @ 0xbe0000 │ │ │ │ - orr.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ + eors.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + orn r0, lr, #12451840 @ 0xbe0000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 2f1b1c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313106,29 +313106,29 @@ │ │ │ │ ldr r1, [pc, #56] @ (2f1b24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f12e4 │ │ │ │ - bvs.n 2f1bd4 │ │ │ │ + bvs.n 2f1c14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf3f0003e │ │ │ │ - and.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + ands.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + bic.w r0, sl, #12451840 @ 0xbe0000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1b78 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -313136,44 +313136,44 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1b80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f12e4 │ │ │ │ - bvs.n 2f1b80 │ │ │ │ + bvs.n 2f1bc0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf398003e │ │ │ │ - @ instruction: 0xf3b2003e │ │ │ │ + @ instruction: 0xf3b8003e │ │ │ │ + @ instruction: 0xf3d2003e │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2f1be8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #80] @ (2f1bec ) │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (2f1bf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 2f1be0 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -313185,18 +313185,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bpl.n 2f1b38 │ │ │ │ + bpl.n 2f1b78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf33c003e │ │ │ │ - @ instruction: 0xf352003e │ │ │ │ + @ instruction: 0xf35c003e │ │ │ │ + @ instruction: 0xf372003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #192] @ (2f1cc8 ) │ │ │ │ @@ -313207,15 +313207,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2f1c8c │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -313265,18 +313265,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bpl.n 2f1d34 │ │ │ │ + bpl.n 2f1d74 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf2e8003e │ │ │ │ - movt r0, #41022 @ 0xa03e │ │ │ │ + @ instruction: 0xf308003e │ │ │ │ + @ instruction: 0xf2ea003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #196] @ (2f1dac ) │ │ │ │ @@ -313287,15 +313287,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 2f1d70 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -313347,18 +313347,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bmi.n 2f1e58 │ │ │ │ + bmi.n 2f1e98 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - addw r0, r8, #62 @ 0x3e │ │ │ │ - @ instruction: 0xf1ea003e │ │ │ │ + @ instruction: 0xf228003e │ │ │ │ + addw r0, sl, #62 @ 0x3e │ │ │ │ │ │ │ │ 002f1db8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w sl, [pc, #408] @ 2f1f64 │ │ │ │ @@ -313378,186 +313378,186 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 2f1f70 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 2f1f74 │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r3, [pc, #376] @ (2f1f78 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 2f1f7c │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r3, [pc, #340] @ (2f1f80 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1f00 │ │ │ │ ldr r1, [pc, #324] @ (2f1f84 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #312] @ (2f1f88 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r3, [pc, #304] @ (2f1f8c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 307b80 │ │ │ │ mov r0, sl │ │ │ │ bl 307a74 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (2f1f90 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (2f1f94 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #232] @ (2f1f98 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 307b80 │ │ │ │ ldr r6, [pc, #212] @ (2f1f9c ) │ │ │ │ ldr r1, [pc, #216] @ (2f1fa0 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3077f0 │ │ │ │ ldr r1, [pc, #160] @ (2f1fa4 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #152] @ (2f1fa8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r3, [pc, #112] @ (2f1f8c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 307b80 │ │ │ │ mov r0, sl │ │ │ │ bl 307a74 │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f1ea0 │ │ │ │ - @ instruction: 0xf12a003e │ │ │ │ + adc.w r0, sl, #62 @ 0x3e │ │ │ │ ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf198003e │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + subs.w r0, r8, #62 @ 0x3e │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r0, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bcc.n 2f1ff4 │ │ │ │ + bcc.n 2f2034 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + ldrb r2, [r3, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adcs.w r0, lr, #62 @ 0x3e │ │ │ │ - adcs.w r0, r2, #62 @ 0x3e │ │ │ │ - adcs.w r0, r2, #62 @ 0x3e │ │ │ │ + sbcs.w r0, lr, #62 @ 0x3e │ │ │ │ + sbcs.w r0, r2, #62 @ 0x3e │ │ │ │ + sbcs.w r0, r2, #62 @ 0x3e │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f2003e │ │ │ │ - bcs.n 2f1eb8 │ │ │ │ + adds.w r0, r2, #62 @ 0x3e │ │ │ │ + bcs.n 2f1ef8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xf0f2003e │ │ │ │ - @ instruction: 0xf0e2003e │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + adds.w r0, r2, #62 @ 0x3e │ │ │ │ + add.w r0, r2, #62 @ 0x3e │ │ │ │ + ldr r6, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ - eors.w r0, r0, #62 @ 0x3e │ │ │ │ - eors.w r0, r0, #62 @ 0x3e │ │ │ │ + @ instruction: 0xf0b0003e │ │ │ │ + @ instruction: 0xf0b0003e │ │ │ │ │ │ │ │ 002f1fac : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -313565,27 +313565,27 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f1fec ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (2f1ff0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bics.w r0, r6, #62 @ 0x3e │ │ │ │ - bne.n 2f1fe8 │ │ │ │ + orrs.w r0, r6, #62 @ 0x3e │ │ │ │ + bcs.n 2f2028 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ands.w r0, r2, #62 @ 0x3e │ │ │ │ + bics.w r0, r2, #62 @ 0x3e │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 2f200e │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 2f2016 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -313611,24 +313611,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2f20a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #8 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #88] @ (2f20ac ) │ │ │ │ ldr r1, [pc, #92] @ (2f20b0 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 2f208a │ │ │ │ mov r4, r0 │ │ │ │ @@ -313647,34 +313647,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bne.n 2f1ffc │ │ │ │ + bne.n 2f203c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #22 │ │ │ │ + cmp r6, #54 @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - blt.n 2f2154 │ │ │ │ + blt.n 2f2194 │ │ │ │ movs r6, r7 │ │ │ │ - vshr.s8 d16, d30, #2 │ │ │ │ + vshr.s32 d16, d30, #18 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f20d8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2f2154 ) │ │ │ │ @@ -313684,62 +313684,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f215c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #88] @ (2f2160 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2f2164 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (2f2168 ) │ │ │ │ ldr r0, [pc, #72] @ (2f216c ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #52] @ (2f2170 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - beq.n 2f2140 │ │ │ │ + bne.n 2f2180 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #472] @ 0x1d8 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bge.n 2f2098 │ │ │ │ + bge.n 2f20d8 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 2f20c4 │ │ │ │ + bge.n 2f2104 │ │ │ │ movs r6, r7 │ │ │ │ str r7, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mrc 0, 7, r0, cr12, cr14, {1} │ │ │ │ + vqadd.s16 d0, d12, d30 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ cbnz r2, 2f2190 │ │ │ │ @@ -313786,24 +313786,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (2f2250 ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 54b554 │ │ │ │ + bl 54b584 │ │ │ │ ldr.w ip, [pc, #84] @ 2f2254 │ │ │ │ ldr r2, [pc, #84] @ (2f2258 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f225c ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -313818,18 +313818,18 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mrc 0, 1, r0, cr2, cr14, {1} │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + mrc 0, 2, r0, cr2, cr14, {1} │ │ │ │ + beq.n 2f225c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 2f2190 │ │ │ │ + bls.n 2f21d0 │ │ │ │ movs r6, r7 │ │ │ │ strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 002f2260 : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -313870,23 +313870,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f2328 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov fp, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -313908,19 +313908,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia r7!, {r2, r6} │ │ │ │ + ldmia r7!, {r2, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bls.n 2f232c │ │ │ │ + bls.n 2f236c │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 2f2344 │ │ │ │ + bls.n 2f2384 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f232c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313977,15 +313977,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2f23a4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002f23c8 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -314016,15 +314016,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 2f23fe │ │ │ │ │ │ │ │ 002f2420 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -314043,20 +314043,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (2f24f0 ) │ │ │ │ cbz r2, 2f247c │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2f24b0 │ │ │ │ movs r1, #3 │ │ │ │ @@ -314095,35 +314095,35 @@ │ │ │ │ bpl.n 2f2476 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (2f24fc ) │ │ │ │ ldr r0, [pc, #48] @ (2f2500 ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2f2476 │ │ │ │ strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 2f25ac │ │ │ │ + bvc.n 2f23ec │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f25d8 │ │ │ │ + bvc.n 2f2418 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #23] │ │ │ │ + strb r6, [r1, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adcs.w r0, ip, lr, rrx │ │ │ │ + sbcs.w r0, ip, lr, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 2f2608 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r0 │ │ │ │ @@ -314161,20 +314161,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f25da │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f25c2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (2f2620 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f2568 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -314190,15 +314190,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 2f2558 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (2f262c ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 2f2558 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -314223,30 +314223,30 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f2532 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2f25c4 │ │ │ │ nop │ │ │ │ strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r3, #128 @ 0x80 │ │ │ │ + subs r3, #160 @ 0xa0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add.w r0, lr, lr, rrx │ │ │ │ - ldmia r4!, {r1, r2, r5, r7} │ │ │ │ + @ instruction: 0xeb2e003e │ │ │ │ + ldmia r4!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 2f26d0 │ │ │ │ + bvs.n 2f2710 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 2f2700 │ │ │ │ + bvs.n 2f2540 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, sl, lr, rrx │ │ │ │ + eors.w r0, sl, lr, rrx │ │ │ │ │ │ │ │ 002f2630 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 2f2504 │ │ │ │ nop │ │ │ │ │ │ │ │ 002f2638 : │ │ │ │ @@ -314293,20 +314293,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2f26be │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (2f272c ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f267a │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -314335,63 +314335,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f2682 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (2f2738 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f2682 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f2794 │ │ │ │ + bpl.n 2f27d4 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f27c0 │ │ │ │ + bpl.n 2f2800 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r8, #-248] @ 0xf8 │ │ │ │ + ldrd r0, r0, [r8, #-248]! @ 0xf8 │ │ │ │ │ │ │ │ 002f273c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (2f27c8 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #108] @ (2f27cc ) │ │ │ │ ldr r2, [pc, #112] @ (2f27d0 ) │ │ │ │ ldr r1, [pc, #112] @ (2f27d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2f27c0 │ │ │ │ ldr r2, [pc, #96] @ (2f27d8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2f2798 │ │ │ │ mov r0, r5 │ │ │ │ @@ -314416,35 +314416,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f277e │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f27e4 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 2f277e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f2786 │ │ │ │ nop │ │ │ │ strh r0, [r7, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f2858 │ │ │ │ + bmi.n 2f2898 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 2f2884 │ │ │ │ + bmi.n 2f28c4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8ca003e │ │ │ │ + strd r0, r0, [sl], #248 @ 0xf8 │ │ │ │ │ │ │ │ 002f27e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (2f287c ) │ │ │ │ @@ -314461,25 +314461,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #92] @ (2f2880 ) │ │ │ │ ldr r2, [pc, #92] @ (2f2884 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (2f2888 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2808 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -314500,33 +314500,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f280a │ │ │ │ ldr r0, [pc, #44] @ (2f2898 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f280a │ │ │ │ nop │ │ │ │ strh r2, [r2, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r6, r7} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f2978 │ │ │ │ + bcc.n 2f27b8 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2f27a8 │ │ │ │ + bcc.n 2f27e8 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strex r0, r0, [r6, #248] @ 0xf8 │ │ │ │ + strd r0, r0, [r6], #-248 @ 0xf8 │ │ │ │ │ │ │ │ 002f289c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -314538,20 +314538,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 2f2940 │ │ │ │ ldr r7, [pc, #132] @ (2f2944 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (2f2948 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2f28f0 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -314579,49 +314579,49 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f28ec │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2f2954 ) │ │ │ │ ldr r0, [pc, #48] @ (2f2958 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 2f28ec │ │ │ │ nop │ │ │ │ strh r0, [r3, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r3, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f2910 │ │ │ │ + bcc.n 2f2950 │ │ │ │ movs r6, r7 │ │ │ │ - bcs.n 2f293c │ │ │ │ + bcc.n 2f297c │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #29 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2f2768 │ │ │ │ + b.n 2f27a8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f295c : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2f29c0 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 2f2972 │ │ │ │ ldr r1, [pc, #92] @ (2f29c4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 2f2980 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (2f29c8 ) │ │ │ │ @@ -314638,136 +314638,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2f29d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ nop │ │ │ │ strh r4, [r5, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f283c │ │ │ │ + b.n 2f287c │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f29d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #60] @ (2f2a28 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ ldr.w ip, [pc, #52] @ 2f2a2c │ │ │ │ ldr r2, [pc, #52] @ (2f2a30 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (2f2a34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #19] │ │ │ │ + ldrb r2, [r5, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f2974 │ │ │ │ + bne.n 2f29b4 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f29a4 │ │ │ │ + bne.n 2f29e4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f2a38 : │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54ddb4 │ │ │ │ │ │ │ │ 002f2a3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (2f2aa4 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #76] @ (2f2aa8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ ldr r1, [pc, #68] @ (2f2aac ) │ │ │ │ ldr r2, [pc, #68] @ (2f2ab0 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (2f2ab4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #56] @ (2f2ab8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r6, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f2b18 │ │ │ │ + bne.n 2f2b58 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f2b48 │ │ │ │ + bne.n 2f2b88 │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #512] @ (2f2cbc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2f2ac4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldrb r6, [r6, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -314775,15 +314775,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2f2b1c ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (2f2b20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #48] @ (2f2b24 ) │ │ │ │ ldr r2, [pc, #52] @ (2f2b28 ) │ │ │ │ ldr r3, [pc, #52] @ (2f2b2c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -314793,19 +314793,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - beq.n 2f2aa8 │ │ │ │ + beq.n 2f2ae8 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2f2ad0 │ │ │ │ + beq.n 2f2b10 │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -314825,32 +314825,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2f2b8a │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 2f2bb4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r2, [pc, #68] @ (2f2bd8 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f2bdc ) │ │ │ │ @@ -314866,25 +314866,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r2, [r0, #31] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 2f2754 │ │ │ │ + b.n 2f2794 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f278c │ │ │ │ + b.n 2f27cc │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #304] @ (2f2d0c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2714 │ │ │ │ + b.n 2f2754 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 2f2ca8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -314894,15 +314894,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (2f2cb4 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2f2c3a │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 2f2c74 │ │ │ │ @@ -314915,15 +314915,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r1, [pc, #116] @ (2f2cb8 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -314939,15 +314939,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f2cb8 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (2f2cc0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -314959,45 +314959,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f26c8 │ │ │ │ - movs r6, r7 │ │ │ │ b.n 2f2708 │ │ │ │ movs r6, r7 │ │ │ │ + b.n 2f2748 │ │ │ │ + movs r6, r7 │ │ │ │ ldrb r4, [r7, #27] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f2dec ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2740 │ │ │ │ + b.n 2f2780 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f2690 │ │ │ │ + b.n 2f26d0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f2d20 │ │ │ │ ldr r2, [pc, #68] @ (2f2d24 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (2f2d28 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 2f2d0a │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -315007,20 +315007,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f2570 │ │ │ │ - movs r6, r7 │ │ │ │ b.n 2f25b0 │ │ │ │ movs r6, r7 │ │ │ │ + b.n 2f25f0 │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 2f2ec0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #384] @ (2f2ec4 ) │ │ │ │ @@ -315030,29 +315030,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (2f2ecc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 2f2e12 │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f2e5a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f2dc6 │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r2, [pc, #336] @ (2f2ed0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (2f2ed4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -315094,15 +315094,15 @@ │ │ │ │ beq.n 2f2e54 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2f2e74 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f2e50 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r2, [pc, #220] @ (2f2ed0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (2f2ed8 ) │ │ │ │ @@ -315121,15 +315121,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2f2e88 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 2f2db2 │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r1, [pc, #152] @ (2f2ed0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (2f2edc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -315141,81 +315141,81 @@ │ │ │ │ bl 2f2cc4 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 2f2dc6 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 2f2dc6 │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r2, [pc, #104] @ (2f2ed0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (2f2ee0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2f2d8a │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ ldr r2, [pc, #84] @ (2f2ed0 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f2ee4 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 2f2d8a │ │ │ │ bl 2f2cc4 │ │ │ │ b.n 2f2db2 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #84] @ (2f2ee8 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (2f2eec ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2f2ef0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2db2 │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 2f2db2 │ │ │ │ nop │ │ │ │ - stmia r4!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f3640 │ │ │ │ - movs r6, r7 │ │ │ │ b.n 2f3680 │ │ │ │ movs r6, r7 │ │ │ │ + b.n 2f36c0 │ │ │ │ + movs r6, r7 │ │ │ │ ldrb r6, [r6, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (2f3004 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f2920 │ │ │ │ + b.n 2f2960 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f26e8 │ │ │ │ + b.n 2f2728 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f2754 │ │ │ │ + b.n 2f2794 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f358c │ │ │ │ + b.n 2f35cc │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2f3650 │ │ │ │ + b.n 2f3690 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - b.n 2f33c8 │ │ │ │ - movs r6, r7 │ │ │ │ b.n 2f3408 │ │ │ │ movs r6, r7 │ │ │ │ + b.n 2f3448 │ │ │ │ + movs r6, r7 │ │ │ │ │ │ │ │ 002f2ef4 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -315696,15 +315696,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f32bc │ │ │ │ ldr r0, [pc, #252] @ (2f34dc ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f32bc │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f30f4 │ │ │ │ @@ -315778,15 +315778,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - svc 6 │ │ │ │ + svc 38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (2f3794 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -315931,15 +315931,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2f3508 │ │ │ │ ldr r0, [pc, #300] @ (2f37a4 ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2f3508 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -316028,15 +316028,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2f36e0 │ │ │ │ + bgt.n 2f3720 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (2f390c ) │ │ │ │ @@ -316098,15 +316098,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f37ec │ │ │ │ ldr r0, [pc, #220] @ (2f391c ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f37ec │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f38e8 │ │ │ │ mov r4, r5 │ │ │ │ @@ -316175,49 +316175,49 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2f3920 │ │ │ │ + blt.n 2f3960 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f3920 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54e200 │ │ │ │ - bl 551f70 │ │ │ │ + bl 54e230 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f396c │ │ │ │ ldr r2, [pc, #48] @ (2f3970 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f3974 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r0, [r0, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 2f397a │ │ │ │ + cbnz r6, 2f3982 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r4, #19 │ │ │ │ + asrs r0, r0, #20 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002f3978 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316260,17 +316260,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - bls.n 2f3a7c │ │ │ │ + bls.n 2f3abc │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 2f394c │ │ │ │ + bls.n 2f398c │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316302,28 +316302,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f3a74 ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (2f3a78 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f3a26 │ │ │ │ nop │ │ │ │ strb r6, [r5, #3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - bls.n 2f3a58 │ │ │ │ + bge.n 2f3a98 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2f3ae0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -316354,31 +316354,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f3aa2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f3af0 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 2f3aa2 │ │ │ │ strb r0, [r7, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2f3a14 │ │ │ │ + bls.n 2f3a54 │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #8] @ (2f3b00 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ nop │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -316387,15 +316387,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f3b54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2f3b58 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #44] @ (2f3b5c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -316403,21 +316403,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb766 │ │ │ │ + @ instruction: 0xb786 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r2, #13 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r1, #13] │ │ │ │ + ldrb r6, [r5, #13] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 2f3c28 │ │ │ │ + bls.n 2f3a68 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (2f3bd8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316426,26 +316426,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (2f3be0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #88] @ (2f3be4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (2f3be8 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #72] @ (2f3bec ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2f21e0 │ │ │ │ ldr r1, [pc, #64] @ (2f3bf0 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -316457,25 +316457,25 @@ │ │ │ │ bl 2baea8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bafcc │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb72c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r6, #11 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bls.n 2f3c24 │ │ │ │ + bls.n 2f3c64 │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 2f3c50 │ │ │ │ + bls.n 2f3c90 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 2f3c58 │ │ │ │ + bvc.n 2f3c98 │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f3bf4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316709,15 +316709,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2f3d40 │ │ │ │ ldr r0, [pc, #116] @ (2f3e90 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 2f3d40 │ │ │ │ ldr r2, [pc, #100] @ (2f3e94 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -316728,15 +316728,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2f3d58 │ │ │ │ ldr r0, [pc, #84] @ (2f3e98 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 2f3d58 │ │ │ │ ldr r2, [pc, #68] @ (2f3e9c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -316746,36 +316746,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 2f3dc0 │ │ │ │ ldr r0, [pc, #52] @ (2f3ea0 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 2f3dc0 │ │ │ │ blx 225358 │ │ │ │ ldr r2, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f3e90 │ │ │ │ + bvc.n 2f3ed0 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f3e00 │ │ │ │ + bvs.n 2f3e40 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2f3f70 │ │ │ │ + bvs.n 2f3db0 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -316790,50 +316790,50 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ │ │ │ │ 002f3ee8 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (2f3f08 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ ldr r4, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e200 │ │ │ │ - bl 551f70 │ │ │ │ + bl 54e230 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #88] @ 2f3f80 │ │ │ │ ldr r2, [pc, #88] @ (2f3f84 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (2f3f88 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 2f3f60 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -316851,19 +316851,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r0, 2f3fe2 │ │ │ │ + cbz r0, 2f3fea │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r6, #27 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ movs r5, r7 │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r4, #18 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (2f400c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -316872,33 +316872,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f4014 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #96] @ (2f4018 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (2f401c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #80] @ (2f4020 ) │ │ │ │ ldr r1, [pc, #84] @ (2f4024 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #72] @ (2f4028 ) │ │ │ │ ldr r1, [pc, #72] @ (2f402c ) │ │ │ │ ldr r2, [pc, #76] @ (2f4030 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -316910,23 +316910,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r4, 2f4050 │ │ │ │ + cbz r4, 2f4058 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r5, #26 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bne.n 2f40b8 │ │ │ │ + bne.n 2f40f8 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f40f4 │ │ │ │ + bne.n 2f3f34 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ @@ -316946,15 +316946,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f40b0 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2f40b4 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 2f4098 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -316975,19 +316975,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sxtb r4, r3 │ │ │ │ + sxtb r4, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvs.n 2f4120 │ │ │ │ + bvs.n 2f4160 │ │ │ │ movs r6, r7 │ │ │ │ - bvs.n 2f40f0 │ │ │ │ + bvs.n 2f4130 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2f4110 │ │ │ │ sub sp, #12 │ │ │ │ @@ -316995,15 +316995,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (2f4118 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -317012,19 +317012,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbz r6, 2f4148 │ │ │ │ + cbz r6, 2f4150 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f4058 │ │ │ │ + bpl.n 2f4098 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f4088 │ │ │ │ + bpl.n 2f40c8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 2f4170 │ │ │ │ sub sp, #8 │ │ │ │ @@ -317032,15 +317032,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (2f4178 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 223fb0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -317048,19 +317048,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r2, 2f4190 │ │ │ │ + cbz r2, 2f4198 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bpl.n 2f41f0 │ │ │ │ + bpl.n 2f4230 │ │ │ │ movs r6, r7 │ │ │ │ - bpl.n 2f421c │ │ │ │ + bpl.n 2f425c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (2f421c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -317072,22 +317072,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 223fb0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -317104,31 +317104,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (2f4228 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - bmi.n 2f41e4 │ │ │ │ + bpl.n 2f4224 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 2f4228 │ │ │ │ + cbz r0, 2f4230 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f4208 │ │ │ │ + bpl.n 2f4248 │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 2f4178 │ │ │ │ + bmi.n 2f41b8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f422c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -317136,51 +317136,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (2f4294 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #68] @ (2f4298 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ ldr r3, [pc, #60] @ (2f429c ) │ │ │ │ ldr r2, [pc, #60] @ (2f42a0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (2f42a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54dd84 │ │ │ │ - bmi.n 2f432c │ │ │ │ + b.w 54ddb4 │ │ │ │ + bmi.n 2f436c │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r4, #68] @ 0x44 │ │ │ │ + str r2, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add sp, #272 @ 0x110 │ │ │ │ + add sp, #400 @ 0x190 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f42c0 │ │ │ │ + bmi.n 2f4300 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f42a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -317228,19 +317228,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f4330 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f43e8 │ │ │ │ + bcc.n 2f4428 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 2f426c │ │ │ │ + bcc.n 2f42ac │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f4334 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -317434,35 +317434,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (2f456c ) │ │ │ │ ldr r0, [pc, #52] @ (2f4570 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2f456c │ │ │ │ + bcc.n 2f45ac │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #592 @ 0x250 │ │ │ │ + add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f461c │ │ │ │ + bne.n 2f445c │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f44c0 │ │ │ │ + bne.n 2f4500 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f4600 │ │ │ │ + bne.n 2f4640 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f44d4 │ │ │ │ + bne.n 2f4514 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #560 @ 0x230 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bne.n 2f45e4 │ │ │ │ + bne.n 2f4624 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 2f44e0 │ │ │ │ + bne.n 2f4520 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -317512,26 +317512,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (2f4620 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f45c8 │ │ │ │ nop │ │ │ │ str r4, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f4684 │ │ │ │ + bne.n 2f46c4 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2f4684 │ │ │ │ mov r4, r1 │ │ │ │ @@ -317559,25 +317559,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4646 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (2f4694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f4646 │ │ │ │ str r0, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 2f4700 │ │ │ │ + bne.n 2f4740 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317611,15 +317611,15 @@ │ │ │ │ cbz r2, 2f46f8 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f4754 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr r3, [pc, #188] @ (2f47c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f479e │ │ │ │ ldr r3, [pc, #180] @ (2f47c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317627,15 +317627,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f479e │ │ │ │ ldr r0, [pc, #176] @ (2f47cc ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f47aa │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 2f47aa │ │ │ │ @@ -317648,19 +317648,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2f4754 │ │ │ │ ldr r0, [pc, #136] @ (2f47d4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr r3, [pc, #92] @ (2f47c0 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f46f8 │ │ │ │ ldr r3, [pc, #84] @ (2f47c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -317680,45 +317680,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f46f8 │ │ │ │ ldr r0, [pc, #72] @ (2f47dc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f46f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f477e │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f477e │ │ │ │ b.n 2f4738 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f477e │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #480] @ (2f49a8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f473c │ │ │ │ + beq.n 2f477c │ │ │ │ movs r6, r7 │ │ │ │ add ip, sp │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f475c │ │ │ │ + beq.n 2f479c │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #752] @ (2f4acc ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2f471c │ │ │ │ + beq.n 2f475c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -317771,19 +317771,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 223074 │ │ │ │ - beq.n 2f492c │ │ │ │ + beq.n 2f496c │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2f4934 │ │ │ │ + beq.n 2f4974 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 2f4948 │ │ │ │ + beq.n 2f4988 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 2f4a70 │ │ │ │ mov r4, r0 │ │ │ │ @@ -317914,15 +317914,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (2f4a94 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f493c │ │ │ │ ldr r3, [pc, #136] @ (2f4a98 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f48ea │ │ │ │ ldr r3, [pc, #116] @ (2f4a90 ) │ │ │ │ @@ -317931,15 +317931,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f48ea │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (2f4a9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2f48ea │ │ │ │ ldr r3, [pc, #96] @ (2f4aa0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f498e │ │ │ │ @@ -317951,44 +317951,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (2f4aa4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f498e │ │ │ │ nop │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #80] @ (2f4ae0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ add r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r4, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -318021,20 +318021,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (2f4b14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ str r0, [r4, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 2f4b98 │ │ │ │ @@ -318073,28 +318073,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (2f4bac ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f4b4a │ │ │ │ ldrsh r0, [r3, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r2, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6, {r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -318241,15 +318241,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4e0e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 2f4da8 │ │ │ │ - bl 5a11bc │ │ │ │ + bl 5a11ec │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 2f4dc0 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -318307,25 +318307,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f4d38 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (2f4e58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f4d38 │ │ │ │ ldrb r4, [r4, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (2f5034 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -318392,17 +318392,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (2f5038 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f5008 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 3e0f2c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -318416,24 +318416,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5a1a00 │ │ │ │ + bl 5a1a30 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f4fb4 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2f4fe0 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 5a1a68 │ │ │ │ + bl 5a1a98 │ │ │ │ b.n 2f4e8a │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -318477,27 +318477,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f4f34 │ │ │ │ ldr r0, [pc, #36] @ (2f5044 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2f4f34 │ │ │ │ nop │ │ │ │ ldrb r0, [r3, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (2f5114 ) │ │ │ │ @@ -318681,29 +318681,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 2f5182 │ │ │ │ ldr r0, [pc, #172] @ (2f5318 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (2f531c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2f527e │ │ │ │ ldr r2, [pc, #116] @ (2f5320 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f5158 │ │ │ │ ldr r2, [pc, #108] @ (2f5324 ) │ │ │ │ @@ -318716,15 +318716,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f5158 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (2f532c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5158 │ │ │ │ ldr r3, [pc, #64] @ (2f5320 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5182 │ │ │ │ ldr r3, [pc, #68] @ (2f5330 ) │ │ │ │ @@ -318737,34 +318737,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f5182 │ │ │ │ ldr r0, [pc, #48] @ (2f5334 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5182 │ │ │ │ nop │ │ │ │ ldr r4, [r2, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r7} │ │ │ │ + ldmia r0!, {r1, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (2f5684 ) │ │ │ │ @@ -318793,15 +318793,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #768] @ (2f569c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -318989,15 +318989,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f5460 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (2f56ac ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2f5464 │ │ │ │ ldr r3, [pc, #256] @ (2f56b0 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -319009,15 +319009,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 2f55ce │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2f53b8 │ │ │ │ b.n 2f55ee │ │ │ │ ldr r0, [pc, #228] @ (2f56b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2f53b8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -319049,15 +319049,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (2f56c0 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 2f5464 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5602 │ │ │ │ ldr r3, [pc, #120] @ (2f56c4 ) │ │ │ │ @@ -319072,58 +319072,58 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f5602 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (2f56c8 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5602 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (2f56cc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5602 │ │ │ │ nop │ │ │ │ ldrsb r4, [r7, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r6, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xfb88003e │ │ │ │ - @ instruction: 0xfae8003c │ │ │ │ - ldr r7, [sp, #856] @ 0x358 │ │ │ │ + @ instruction: 0xfba8003e │ │ │ │ + @ instruction: 0xfb08003c │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r1, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r2, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r4} │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -319166,15 +319166,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f571e │ │ │ │ ldr r0, [pc, #68] @ (2f578c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 2f571e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f571e │ │ │ │ ldr r3, [pc, #48] @ (2f5790 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -319184,29 +319184,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (2f5788 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2f571e │ │ │ │ ldr r0, [pc, #32] @ (2f5794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f571e │ │ │ │ strb r4, [r3, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ + stmia r5!, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -319364,15 +319364,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (2f5a48 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f58d2 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f4b18 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -319434,57 +319434,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2f58d2 │ │ │ │ ldr r1, [pc, #92] @ (2f5a7c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f5972 │ │ │ │ strh r0, [r2, r5] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r3} │ │ │ │ movs r6, r7 │ │ │ │ - str r3, [sp, #680] @ 0x2a8 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4} │ │ │ │ + stmia r7!, {r4, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r1, r4, r5} │ │ │ │ + stmia r4!, {r1, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2} │ │ │ │ + stmia r4!, {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + stmia r6!, {r2, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r6, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r3, r6, r7} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #432] @ 0x1b0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -319570,25 +319570,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f5b12 │ │ │ │ ldr r0, [pc, #32] @ (2f5b98 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5b12 │ │ │ │ str r0, [r2, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #29 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (2f5c60 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -319640,39 +319640,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2f5bb8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (2f5c70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5bb8 │ │ │ │ ldr r2, [pc, #52] @ (2f5c74 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (2f5c78 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #368] @ (2f5dd4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -319848,15 +319848,15 @@ │ │ │ │ bpl.n 2f5dd6 │ │ │ │ ldr.w r1, [pc, #1908] @ 2f65e0 │ │ │ │ ldr.w r0, [pc, #1908] @ 2f65e4 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5dd6 │ │ │ │ ldr.w r3, [pc, #1876] @ 2f65d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5d1a │ │ │ │ ldr.w r3, [pc, #1876] @ 2f65e8 │ │ │ │ @@ -319869,15 +319869,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2f5d1a │ │ │ │ ldr.w r0, [pc, #1848] @ 2f65ec │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5d1a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 2f4b18 │ │ │ │ ldr.w r3, [pc, #1800] @ 2f65d8 │ │ │ │ @@ -319898,15 +319898,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 2f65f4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5dd6 │ │ │ │ ldr.w r3, [pc, #1732] @ 2f65d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5d1a │ │ │ │ ldr.w r3, [pc, #1748] @ 2f65f8 │ │ │ │ @@ -319919,15 +319919,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2f5d1a │ │ │ │ ldr.w r0, [pc, #1720] @ 2f65fc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5d1a │ │ │ │ ldr.w r3, [pc, #1668] @ 2f65d8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f5d1a │ │ │ │ ldr.w r3, [pc, #1692] @ 2f6600 │ │ │ │ @@ -319940,15 +319940,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f5d1a │ │ │ │ ldr.w r0, [pc, #1664] @ 2f6604 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5d1a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f618c │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2f5dd6 │ │ │ │ @@ -319974,15 +319974,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2f5d1a │ │ │ │ ldr.w r0, [pc, #1568] @ 2f660c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5d1a │ │ │ │ ldr.w r3, [pc, #1556] @ 2f6610 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f615e │ │ │ │ @@ -320002,15 +320002,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f5dd6 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 2f6618 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5dd6 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 2f5e3e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -320070,15 +320070,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f5dd6 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f5dd6 │ │ │ │ ldr.w r2, [pc, #1264] @ 2f6624 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320282,15 +320282,15 @@ │ │ │ │ b.n 2f5dd6 │ │ │ │ ldr r0, [pc, #684] @ (2f6630 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f62b0 │ │ │ │ b.n 2f62c2 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -320301,15 +320301,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (2f6634 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f637a │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -320335,15 +320335,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (2f663c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f637a │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -320363,15 +320363,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f62f6 │ │ │ │ ldr r0, [pc, #480] @ (2f6644 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f62f6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f62f6 │ │ │ │ ldr r3, [pc, #456] @ (2f6648 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -320396,23 +320396,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2f6170 │ │ │ │ ldr r0, [pc, #400] @ (2f664c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 2f6170 │ │ │ │ ldr r0, [pc, #388] @ (2f6650 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -320497,100 +320497,100 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [pc, #248] @ (2f66d0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #840] @ 0x348 │ │ │ │ + str r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r2, r4} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - itt ge │ │ │ │ - movge r6, r7 │ │ │ │ - subge r5, #84 @ 0x54 │ │ │ │ + itt gt │ │ │ │ + movgt r6, r7 │ │ │ │ + subgt r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - itet hi │ │ │ │ - movhi r6, r7 │ │ │ │ - subls r0, r3, r7 │ │ │ │ - movhi r0, r0 │ │ │ │ - bkpt 0x00fe │ │ │ │ - movs r6, r7 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ - movs r0, r0 │ │ │ │ - itt cs │ │ │ │ - movcs r6, r7 │ │ │ │ - cmpcs r4, lr │ │ │ │ + itet ge │ │ │ │ + movge r6, r7 │ │ │ │ + sublt r0, r3, r7 │ │ │ │ + movge r0, r0 │ │ │ │ + ittt ne │ │ │ │ + movne r6, r7 │ │ │ │ + movne r0, #48 @ 0x30 │ │ │ │ + movne r0, r0 │ │ │ │ + itt mi │ │ │ │ + movmi r6, r7 │ │ │ │ + cmpmi r4, lr │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00bc │ │ │ │ + bkpt 0x00dc │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r6, r7 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ite cc │ │ │ │ - movcc r6, r7 │ │ │ │ - ldrcs r6, [pc, #640] @ (2f68bc ) │ │ │ │ + ite pl │ │ │ │ + movpl r6, r7 │ │ │ │ + ldrmi r6, [pc, #640] @ (2f68bc ) │ │ │ │ movs r0, r0 │ │ │ │ - ittt cc │ │ │ │ - movcc r6, r7 │ │ │ │ - addcc r0, r7, r6 │ │ │ │ - movcc r0, r0 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + ittt pl │ │ │ │ + movpl r6, r7 │ │ │ │ + addpl r0, r7, r6 │ │ │ │ + movpl r0, r0 │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r4 │ │ │ │ + cbnz r6, 2f6690 │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + pop {r2, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #944] @ (2f6a10 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (2f66c4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f62ec │ │ │ │ ldr r0, [pc, #80] @ (2f66c8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f62e2 │ │ │ │ ldr r0, [pc, #68] @ (2f66cc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f62cc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f6214 │ │ │ │ ldr r2, [pc, #48] @ (2f66d0 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -320598,29 +320598,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2f6214 │ │ │ │ ldr r0, [pc, #36] @ (2f66d4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 2f6214 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - cbnz r4, 2f6720 │ │ │ │ + cbnz r4, 2f6728 │ │ │ │ movs r6, r7 │ │ │ │ - revsh r0, r6 │ │ │ │ + cbnz r0, 2f6710 │ │ │ │ movs r6, r7 │ │ │ │ - hlt 0x0004 │ │ │ │ + hlt 0x0024 │ │ │ │ movs r6, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f6888 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -320758,39 +320758,39 @@ │ │ │ │ b.n 2f682e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f5c7c │ │ │ │ b.n 2f6814 │ │ │ │ ldr r0, [pc, #40] @ (2f68a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2f682e │ │ │ │ ldr r0, [pc, #36] @ (2f68a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 2f682e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - pop {r1, r2} │ │ │ │ + pop {r1, r2, r5} │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2f6912 │ │ │ │ + cbnz r4, 2f691a │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f5c7c │ │ │ │ nop │ │ │ │ @@ -320892,15 +320892,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f694e │ │ │ │ ldr r0, [pc, #492] @ (2f6bcc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f694e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2f69ac │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -320943,15 +320943,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f69c8 │ │ │ │ ldr r0, [pc, #388] @ (2f6bd8 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f69c8 │ │ │ │ b.n 2f694e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -321013,15 +321013,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6a60 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2f694c │ │ │ │ ldr r0, [pc, #192] @ (2f6be0 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -321034,26 +321034,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 2f6a28 │ │ │ │ ldr r0, [pc, #172] @ (2f6be4 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6aca │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2f69c8 │ │ │ │ ldr r0, [pc, #144] @ (2f6be8 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2f6a60 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 2f6a3c │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2f694c │ │ │ │ @@ -321069,15 +321069,15 @@ │ │ │ │ beq.w 2f6a28 │ │ │ │ ldr r0, [pc, #96] @ (2f6bf0 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 2f69ac │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 2f69b4 │ │ │ │ tst r2, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ @@ -321089,33 +321089,33 @@ │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #624] @ (2f6e3c ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r6} │ │ │ │ + pop {r1, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2f6c34 │ │ │ │ + cbnz r2, 2f6c3c │ │ │ │ movs r6, r7 │ │ │ │ - revsh r6, r6 │ │ │ │ + cbnz r6, 2f6c24 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - rev r4, r5 │ │ │ │ + rev16 r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r0, 2f6c1e │ │ │ │ + cbnz r0, 2f6c26 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f6c00 │ │ │ │ + cbnz r6, 2f6c08 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -321188,15 +321188,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f6c50 │ │ │ │ ldr r3, [pc, #44] @ (2f6cfc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (2f6d00 ) │ │ │ │ ldr r1, [pc, #44] @ (2f6d04 ) │ │ │ │ add r3, pc │ │ │ │ @@ -321210,21 +321210,21 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2f6d2c │ │ │ │ + cbnz r2, 2f6d34 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbnz r0, 2f6d2a │ │ │ │ + cbnz r0, 2f6d32 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -321295,17 +321295,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #108 @ 0x6c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r6, 2f6dd8 │ │ │ │ + cbnz r6, 2f6de0 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r4, 2f6dd6 │ │ │ │ + cbnz r4, 2f6dde │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f6dcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -321344,15 +321344,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 2f6e2a │ │ │ │ ldr r0, [pc, #152] @ (2f6edc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 54f584 │ │ │ │ + bl 54f5b4 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 2f6eba │ │ │ │ ldr.w r9, [pc, #140] @ 2f6ee0 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -321397,19 +321397,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bgt.n 2f6e22 │ │ │ │ @ instruction: 0xffff3b70 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb80e │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f6ef0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -321423,15 +321423,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 2fc2d0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 2fc2d0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 2f6f0a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 223518 │ │ │ │ nop │ │ │ │ @@ -321486,26 +321486,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f6f5e │ │ │ │ ldr r0, [pc, #28] @ (2f6fe4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f6f5e │ │ │ │ nop │ │ │ │ subs r3, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #832] @ (2f7320 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb72a │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 2f7498 │ │ │ │ mov r6, r3 │ │ │ │ @@ -321561,15 +321561,15 @@ │ │ │ │ bpl.n 2f7062 │ │ │ │ ldr.w r0, [pc, #1056] @ 2f74a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r2, [pc, #1040] @ 2f74a8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321588,15 +321588,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f7062 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 2f704a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -321684,15 +321684,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f701e │ │ │ │ ldr r0, [pc, #768] @ (2f74c4 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f701e │ │ │ │ mov r0, r8 │ │ │ │ bl 2f6f40 │ │ │ │ b.n 2f71a2 │ │ │ │ ldr r3, [pc, #744] @ (2f74c8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -321821,15 +321821,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [pc, #332] @ (2f74a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (2f74d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321840,22 +321840,22 @@ │ │ │ │ bpl.n 2f732e │ │ │ │ ldr r0, [pc, #360] @ (2f74d4 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f732e │ │ │ │ ldr r0, [pc, #344] @ (2f74d8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f705a │ │ │ │ ldr r3, [pc, #332] @ (2f74dc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f7062 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -321865,29 +321865,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (2f74e0 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f7062 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 2f72e0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 2f4d08 │ │ │ │ b.n 2f72e0 │ │ │ │ ldr r0, [pc, #276] @ (2f74e4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 2f7432 │ │ │ │ add r3, pc, #8 @ (adr r3, 2f73f0 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -321925,15 +321925,15 @@ │ │ │ │ bpl.n 2f7466 │ │ │ │ ldr r0, [pc, #148] @ (2f74ec ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f7062 │ │ │ │ ldr r3, [pc, #128] @ (2f74f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321944,63 +321944,63 @@ │ │ │ │ bpl.w 2f7062 │ │ │ │ ldr r0, [pc, #108] @ (2f74f4 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f70a4 │ │ │ │ subs r3, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #56 @ 0x38 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb75c │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #202 @ 0xca │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r7, [sp, #592] @ 0x250 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r4, r6, lr} │ │ │ │ + push {r4, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #464] @ (2f7694 ) │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r5, lr} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, r6, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r4, r5, r6} │ │ │ │ + push {r1, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #142 @ 0x8e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbz r0, 2f7530 │ │ │ │ + cbz r0, 2f7538 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f7542 │ │ │ │ + cbz r0, 2f754a │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -322055,15 +322055,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f7594 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ adds r6, #182 @ 0xb6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322074,27 +322074,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (2f76a8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #224] @ (2f76ac ) │ │ │ │ ldr r1, [pc, #228] @ (2f76b0 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2f6dcc │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -322155,27 +322155,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (2f76b8 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r7, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xb77a │ │ │ │ + @ instruction: 0xb79a │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb7b0 │ │ │ │ movs r6, r7 │ │ │ │ - bhi.n 2f75b8 │ │ │ │ + bhi.n 2f75f8 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r3 │ │ │ │ + lsls r6, r7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xb6c6 │ │ │ │ + @ instruction: 0xb6e6 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r0, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2f7750 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -322184,27 +322184,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2f7758 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (2f775c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2f7760 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (2f7764 ) │ │ │ │ ldr r0, [pc, #92] @ (2f7768 ) │ │ │ │ ldr r3, [pc, #96] @ (2f776c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -322215,34 +322215,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r4, [r7, #18] │ │ │ │ + ldrb r4, [r3, #19] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bvc.n 2f784c │ │ │ │ + bvc.n 2f768c │ │ │ │ movs r4, r7 │ │ │ │ - subs r7, #150 @ 0x96 │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xf34e003d │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + @ instruction: 0xf36e003d │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ adds r5, #38 @ 0x26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -322284,25 +322284,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (2f77fc ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (2f7800 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f6f40 │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r2, #15] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r3, r4, r6, lr} │ │ │ │ + push {r3, r4, r5, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r7, lr} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 2f7844 │ │ │ │ @@ -322310,27 +322310,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (2f784c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33c97c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f6ef0 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r2, #14] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r2, r4, lr} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (2f78c8 ) │ │ │ │ @@ -322338,63 +322338,63 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (2f78d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (2f78d4 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (2f78d8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 54f444 │ │ │ │ + bl 54f474 │ │ │ │ ldr r2, [pc, #68] @ (2f78dc ) │ │ │ │ ldr r1, [pc, #72] @ (2f78e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 2f6d48 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r0, [r5, #12] │ │ │ │ + ldrb r0, [r1, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r5, r6, r7} │ │ │ │ + push {r1, lr} │ │ │ │ movs r6, r7 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - bpl.n 2f7854 │ │ │ │ + bpl.n 2f7894 │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #214 @ 0xd6 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f78ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ adds r3, #218 @ 0xda │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -322402,33 +322402,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (2f7940 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (2f7944 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 2f7928 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3fc5bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r6, #11] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r3, r4, r5, r6} │ │ │ │ + push {r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f79cc │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -322476,15 +322476,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4} │ │ │ │ + push {r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322494,15 +322494,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f7a34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #44] @ (2f7a38 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7a3c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -322510,19 +322510,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #7] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bmi.n 2f7ae0 │ │ │ │ + bmi.n 2f7b20 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 2f7a00 │ │ │ │ + bpl.n 2f7a40 │ │ │ │ movs r6, r7 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 002f7a40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322532,29 +322532,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (2f7a84 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 2f7ad8 │ │ │ │ + cbz r4, 2f7ae0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7a88 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322565,56 +322565,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 2f7af2 │ │ │ │ ldr r0, [pc, #84] @ (2f7afc ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #76] @ (2f7b00 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5a0478 │ │ │ │ + bl 5a04a8 │ │ │ │ ldr r3, [pc, #64] @ (2f7b04 ) │ │ │ │ ldr r1, [pc, #64] @ (2f7b08 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2c7ec0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f7b0c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2f7aaa │ │ │ │ adds r0, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r4, 2f7b40 │ │ │ │ + cbz r4, 2f7b48 │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #178 @ 0xb2 │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #936] @ (2f7eb4 ) │ │ │ │ + ldr r4, [pc, #40] @ (2f7b34 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxtb r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7b10 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 2f7b40 │ │ │ │ @@ -322649,15 +322649,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2f7b70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ adds r1, #138 @ 0x8a │ │ │ │ lsls r6, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 2fe170 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -322669,25 +322669,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2f7be4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #68] @ (2f7be8 ) │ │ │ │ ldr r1, [pc, #68] @ (2f7bec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #52] @ (2f7bf0 ) │ │ │ │ ldr r2, [pc, #56] @ (2f7bf4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2f7bf8 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2f7bfc ) │ │ │ │ @@ -322695,29 +322695,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ - ldrb r0, [r4, #1] │ │ │ │ + b.w 54ce3c │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 2f7b60 │ │ │ │ + bcs.n 2f7ba0 │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #218 @ 0xda │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - sxth r2, r2 │ │ │ │ + sxth r2, r6 │ │ │ │ movs r6, r7 │ │ │ │ - sxth r4, r5 │ │ │ │ + sxtb r4, r1 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - ldr r2, [pc, #968] @ (2f7fc0 ) │ │ │ │ + ldr r3, [pc, #72] @ (2f7c40 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxth r6, r7 │ │ │ │ movs r6, r7 │ │ │ │ ldr r5, [pc, #128] @ (2f7c80 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -322841,22 +322841,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 6a9998 │ │ │ │ + bl 6a99b8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5a0f1c │ │ │ │ + b.w 5a0f4c │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -322870,15 +322870,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -322917,25 +322917,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f7e3c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 2f7e3c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6a7e94 │ │ │ │ + bl 6a7eb4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2f7e28 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 6b4194 │ │ │ │ + bl 6b41b4 │ │ │ │ b.n 2f7dda │ │ │ │ ldr r3, [pc, #36] @ (2f7e50 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (2f7e54 ) │ │ │ │ ldr r0, [pc, #36] @ (2f7e58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -322946,25 +322946,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2f7e60 ) │ │ │ │ ldr r0, [pc, #32] @ (2f7e64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r6, [r4, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #152 @ 0x98 │ │ │ │ + add sp, #280 @ 0x118 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r2, #23] │ │ │ │ + strb r4, [r6, #23] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #392 @ 0x188 │ │ │ │ movs r6, r7 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f7e68 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323012,15 +323012,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f7eae │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f7f2c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f7eae │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2f7e96 │ │ │ │ mov r2, lr │ │ │ │ b.n 2f7e9c │ │ │ │ @@ -323029,15 +323029,15 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #848 @ 0x350 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 2f7f76 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323048,15 +323048,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 5a1bdc │ │ │ │ + bl 5a1c0c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323089,15 +323089,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ ldr r1, [pc, #76] @ (2f8024 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4511b8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -323116,29 +323116,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2f7faa │ │ │ │ ldr r0, [pc, #32] @ (2f8030 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2f7faa │ │ │ │ nop │ │ │ │ cmp r3, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ cbz r1, 2f803c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 2f804a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -323152,22 +323152,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (2f807c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (2f8080 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ nop │ │ │ │ - add r7, sp, #64 @ 0x40 │ │ │ │ + add r7, sp, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -323248,17 +323248,17 @@ │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r0, [pc, #304] @ (2f8278 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8150 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -323352,15 +323352,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8180 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (2f8270 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f8180 │ │ │ │ nop │ │ │ │ cmp r1, #162 @ 0xa2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ @@ -323374,15 +323374,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ subs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #440 @ 0x1b8 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -323415,15 +323415,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2f8314 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -323459,19 +323459,19 @@ │ │ │ │ nop │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r3, #3] │ │ │ │ + strb r6, [r7, #3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #768 @ 0x300 │ │ │ │ + add r4, sp, #896 @ 0x380 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (2f8478 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -323481,15 +323481,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f8454 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 2f8394 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a11bc │ │ │ │ + bl 5a11ec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 2f83a8 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -323561,28 +323561,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f8380 │ │ │ │ ldr r0, [pc, #32] @ (2f848c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2f8380 │ │ │ │ nop │ │ │ │ movs r7, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + add r3, sp, #816 @ 0x330 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -323630,17 +323630,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2f862e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2f85f8 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 2f8606 │ │ │ │ @@ -323661,49 +323661,49 @@ │ │ │ │ beq.n 2f8540 │ │ │ │ vldr d7, [pc, #260] @ 2f8668 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 2f8636 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 2f8636 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (2f8678 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1254 │ │ │ │ + bl 5a1284 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (2f867c ) │ │ │ │ ldr r3, [pc, #156] @ (2f8674 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -323713,17 +323713,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f85d4 │ │ │ │ ldr r2, [pc, #108] @ (2f8680 ) │ │ │ │ @@ -323737,17 +323737,17 @@ │ │ │ │ bne.n 2f8660 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 451170 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 2f8526 │ │ │ │ b.n 2f8604 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 2f8606 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -323779,41 +323779,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5a0ef8 │ │ │ │ + bl 5a0f28 │ │ │ │ ldr r0, [pc, #100] @ (2f8718 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 5a2d6c │ │ │ │ + bl 5a2d9c │ │ │ │ ldr r3, [pc, #88] @ (2f871c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (2f8720 ) │ │ │ │ ldr r1, [pc, #92] @ (2f8724 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #72] @ (2f8728 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (2f872c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 2f84e4 │ │ │ │ @@ -323823,21 +323823,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r6, #110 @ 0x6e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r1, sp, #304 @ 0x130 │ │ │ │ + add r1, sp, #432 @ 0x1b0 │ │ │ │ movs r6, r7 │ │ │ │ bl 13672e │ │ │ │ │ │ │ │ 002f8730 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (2f876c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -323868,15 +323868,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -323890,15 +323890,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -323916,15 +323916,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ │ │ │ │ 002f8814 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -324014,15 +324014,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f884e │ │ │ │ ldr r0, [pc, #60] @ (2f8938 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2f884e │ │ │ │ blx 225358 │ │ │ │ movs r2, #216 @ 0xd8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @@ -324031,20 +324031,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 68692e │ │ │ │ + bl 68692e │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #256 @ (adr r7, 2f8a3c ) │ │ │ │ + add r7, pc, #384 @ (adr r7, 2f8abc ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f893c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -324130,35 +324130,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f896c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (2f8a48 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f896c │ │ │ │ movs r1, #182 @ 0xb6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 578a3e │ │ │ │ + bl 578a3e │ │ │ │ add r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #480 @ (adr r6, 2f8c2c ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 2f8cac ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (2f8ae8 ) │ │ │ │ @@ -324171,15 +324171,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -324200,15 +324200,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2f8aa8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ movs r0, #170 @ 0xaa │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -324308,15 +324308,15 @@ │ │ │ │ bpl.n 2f8b24 │ │ │ │ ldr r0, [pc, #96] @ (2f8c38 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2f8b24 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -324344,15 +324344,15 @@ │ │ │ │ bl 3b8c2a │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #32 @ (adr r5, 2f8c5c ) │ │ │ │ + add r5, pc, #160 @ (adr r5, 2f8cdc ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f8c3c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -324416,15 +324416,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (2f8de4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2f8c94 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f8d60 │ │ │ │ cbz r3, 2f8cfe │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -324495,15 +324495,15 @@ │ │ │ │ cbz r3, 2f8dac │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 2f8db0 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2f8c8c │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2f8da4 │ │ │ │ mov r3, r1 │ │ │ │ b.n 2f8db0 │ │ │ │ @@ -324513,15 +324513,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, pc, #360 @ (adr r4, 2f8f50 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 2f8fd0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -324602,15 +324602,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324653,15 +324653,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f8f40 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -324824,15 +324824,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f925c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 2f91f8 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -324846,35 +324846,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #240] @ (2f929c ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ ldr r2, [pc, #212] @ (2f92a0 ) │ │ │ │ ldr r3, [pc, #192] @ (2f9290 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -324904,31 +324904,31 @@ │ │ │ │ cbz r3, 2f9220 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f9250 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [pc, #116] @ (2f92a8 ) │ │ │ │ ldr r3, [pc, #92] @ (2f9290 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f9288 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 59b060 │ │ │ │ + b.w 59b090 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2f9228 │ │ │ │ ldr r3, [pc, #76] @ (2f92ac ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f9138 │ │ │ │ ldr r3, [pc, #68] @ (2f92b0 ) │ │ │ │ @@ -324937,15 +324937,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2f9138 │ │ │ │ ldr r0, [pc, #56] @ (2f92b4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2f9138 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ subs r0, r2, r0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r0 │ │ │ │ @@ -324959,15 +324959,15 @@ │ │ │ │ bl 252a6 │ │ │ │ adds r0, r3, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r7, [sp, #112] @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002f92b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -325100,15 +325100,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 61f43a │ │ │ │ + bl 61f43a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -325184,24 +325184,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 56154e │ │ │ │ + bl 56154e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2f956a │ │ │ │ @@ -325417,15 +325417,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 2f963c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325656,15 +325656,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 223fb0 │ │ │ │ b.n 2f9904 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2f9956 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -325747,15 +325747,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 5a1bd4 │ │ │ │ + bl 5a1c04 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -326005,15 +326005,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2f9de0 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -326388,15 +326388,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 2f9fe8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 2f9fe8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2fa1f8 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 2fa0fc │ │ │ │ @@ -326436,18 +326436,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 2fa38e │ │ │ │ b.n 2fa082 │ │ │ │ b.n 2fa26a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vmlal.u , d31, d4[0] │ │ │ │ + vmlal.u , d31, d20[0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2f9ed2 │ │ │ │ - vsubl.u , d15, d2 │ │ │ │ + vsubl.u , d15, d18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2f9c26 │ │ │ │ Address 0x2fa3ba is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fa3bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -326480,22 +326480,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -326617,15 +326617,15 @@ │ │ │ │ blx 2231f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5a2b20 │ │ │ │ + bl 5a2b50 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (2fa618 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -326639,15 +326639,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 2fa5e2 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -326660,15 +326660,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5a0f3c │ │ │ │ + b.w 5a0f6c │ │ │ │ nop │ │ │ │ bhi.n 2fa63a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -326707,15 +326707,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2fa7d4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 2fa736 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -326730,23 +326730,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (2fa810 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -326786,28 +326786,28 @@ │ │ │ │ cbz r3, 2fa75e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2fa7c8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [pc, #172] @ (2fa81c ) │ │ │ │ ldr r3, [pc, #144] @ (2fa804 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fa7fc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 59b060 │ │ │ │ + b.w 59b090 │ │ │ │ ldr r3, [pc, #144] @ (2fa820 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -326825,15 +326825,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 2fa7fc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2fa766 │ │ │ │ ldr r2, [pc, #80] @ (2fa828 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fa682 │ │ │ │ ldr r2, [pc, #72] @ (2fa82c ) │ │ │ │ @@ -326842,15 +326842,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2fa682 │ │ │ │ ldr r0, [pc, #64] @ (2fa830 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fa682 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r3, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #19 │ │ │ │ @@ -326867,15 +326867,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vrsra.u32 q8, q6, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [pc, #720] @ (2faafc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r2, #14] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 2fa84c │ │ │ │ @@ -327055,15 +327055,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2faa46 │ │ │ │ ldr r3, [pc, #132] @ (2faab4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2faa78 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 5a1768 │ │ │ │ + bl 5a1798 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 2faa96 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -327080,30 +327080,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2faa10 │ │ │ │ ldr r0, [pc, #84] @ (2faac0 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 2faa10 │ │ │ │ ldr r3, [pc, #72] @ (2faac4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2faa34 │ │ │ │ ldr r3, [pc, #56] @ (2faabc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2faa34 │ │ │ │ ldr r0, [pc, #56] @ (2faac8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2faa34 │ │ │ │ ldr r3, [pc, #52] @ (2faacc ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (2faad0 ) │ │ │ │ ldr r0, [pc, #52] @ (2faad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -327115,25 +327115,25 @@ │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #32] @ (2faadc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #58] @ 0x3a │ │ │ │ + strh r6, [r0, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #60] @ 0x3c │ │ │ │ + strh r2, [r7, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #480] @ (2facb0 ) │ │ │ │ + ldr r1, [pc, #608] @ (2fad30 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r5, #28] │ │ │ │ + strh r2, [r1, #30] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r0, #62] @ 0x3e │ │ │ │ + strh r0, [r4, #62] @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (2fab24 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -327219,15 +327219,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 2fabbc │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2fabbc │ │ │ │ blt.n 2fabda │ │ │ │ Address 0x2fac06 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fac08 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -327345,15 +327345,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ bge.n 2fadba │ │ │ │ Address 0x2fad4e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002fad50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -327362,25 +327362,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5a1a00 │ │ │ │ + bl 5a1a30 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2fada6 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 2fadd0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a1a68 │ │ │ │ + bl 5a1a98 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327399,17 +327399,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (2fae4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 2fae30 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 2fae38 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -327428,45 +327428,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2fad80 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2fad80 │ │ │ │ mov r0, r5 │ │ │ │ bl 2facc8 │ │ │ │ b.n 2fad80 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fd9e0 │ │ │ │ b.n 2fad80 │ │ │ │ nop │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, lr │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ bls.n 2faeb2 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 2faeba │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 2fae80 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 2fae96 │ │ │ │ @@ -327480,15 +327480,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fad50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fae6e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -327518,26 +327518,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #40] @ (2faf64 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a129c │ │ │ │ + bl 5a12cc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -327662,29 +327662,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1bdc │ │ │ │ + bl 5a1c0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 2fb012 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 2fafe8 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 2fb012 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5a1bdc │ │ │ │ + bl 5a1c0c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 2faed8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -327763,17 +327763,17 @@ │ │ │ │ cbz r1, 2fb1b2 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fad50 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2fb23e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -327811,15 +327811,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 2fb23e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -327839,21 +327839,21 @@ │ │ │ │ beq.n 2fb210 │ │ │ │ blx r3 │ │ │ │ b.n 2fb210 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -327991,15 +327991,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 2fb5d6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 2fb570 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -328102,38 +328102,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fb648 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2facc8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ b.n 2fb4d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2facc8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [pc, #300] @ (2fb6ac ) │ │ │ │ ldr r3, [pc, #252] @ (2fb680 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2fb648 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 59b060 │ │ │ │ + b.w 59b090 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 2fb4d0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2fb3a6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (2fb6b0 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -328166,15 +328166,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (2fb6c0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 2fb41c │ │ │ │ ldr r2, [pc, #144] @ (2fb6b4 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fb41c │ │ │ │ @@ -328210,46 +328210,46 @@ │ │ │ │ str.w r0, [sl, sp, lsl #1] │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str.w r0, [r4, sp, lsl #1] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf72e005d │ │ │ │ - ands r6, r2 │ │ │ │ + ands r6, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 2fb692 │ │ │ │ vqshlu.s32 , q9, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xf630005d │ │ │ │ stc2 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ rsb r0, r8, #14483456 @ 0xdd0000 │ │ │ │ @ instruction: 0xf58a005d │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #19] │ │ │ │ + ldrb r2, [r0, #20] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r5, #194 @ 0xc2 │ │ │ │ + subs r5, #226 @ 0xe2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r6, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ - subs r5, #170 @ 0xaa │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + strb r4, [r7, #31] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r6, [r7, #16] │ │ │ │ + ldrb r6, [r3, #17] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -328259,17 +328259,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 2fb70e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 2fad50 │ │ │ │ cbnz r0, 2fb766 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 2f905c │ │ │ │ @@ -328298,15 +328298,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 002fb78c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328362,22 +328362,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #100] @ (2fb8b4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb78c │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -328446,15 +328446,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (2fb9f4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 2fb97c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -328519,19 +328519,19 @@ │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ blx 225358 │ │ │ │ @ instruction: 0xf1e6005d │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #54 @ 0x36 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r1, #18] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r0, #5] │ │ │ │ + ldrb r2, [r4, #5] │ │ │ │ movs r6, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -328598,22 +328598,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #100] @ (2fbb58 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2fb78c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328747,30 +328747,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 2fbbc8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr r1, [pc, #92] @ (2fbcd0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2fbb96 │ │ │ │ ldr r1, [pc, #84] @ (2fbcd4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 2fbb96 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2fbcd8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2fbb96 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 2fbbfa │ │ │ │ ldr r3, [pc, #56] @ (2fbcdc ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (2fbce0 ) │ │ │ │ @@ -328787,21 +328787,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vaddw.u , , d28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r4, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #27] │ │ │ │ + strb r4, [r4, #27] │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #110 @ 0x6e │ │ │ │ + adds r7, #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r0, #7] │ │ │ │ movs r6, r7 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbce8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328850,15 +328850,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2fbb60 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -328923,28 +328923,28 @@ │ │ │ │ ldr r0, [pc, #44] @ (2fbea4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fbd24 │ │ │ │ nop │ │ │ │ mcr 0, 0, r0, cr12, cr13, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r3, #21] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbea8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328954,15 +328954,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 2fbed8 │ │ │ │ ldr r2, [pc, #124] @ (2fbf44 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fbf1a │ │ │ │ - bl 5a11bc │ │ │ │ + bl 5a11ec │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 2f8360 │ │ │ │ @@ -328991,27 +328991,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2fbf4c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fbecc │ │ │ │ ldr r0, [pc, #32] @ (2fbf50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 2fbecc │ │ │ │ nop │ │ │ │ mcrr 0, 5, r0, ip, cr13 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #19] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fbf54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -329030,15 +329030,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -329055,47 +329055,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 2fc0a4 │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fc108 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fc12a │ │ │ │ ldr r1, [pc, #344] @ (2fc154 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 5a08f8 │ │ │ │ + bl 5a0928 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fc0ba │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 2fc074 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 2fc09c │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f8360 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a0bf4 │ │ │ │ + bl 5a0c24 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (2fc158 ) │ │ │ │ ldr r3, [pc, #252] @ (2fc150 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -329120,22 +329120,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc034 │ │ │ │ - bl 6926dc │ │ │ │ + bl 6926fc │ │ │ │ mov r2, r0 │ │ │ │ b.n 2fc034 │ │ │ │ ldr r1, [pc, #184] @ (2fc160 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 5a08f8 │ │ │ │ + bl 5a0928 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fc014 │ │ │ │ ldr r3, [pc, #168] @ (2fc164 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -329168,55 +329168,55 @@ │ │ │ │ ldr r1, [pc, #104] @ (2fc178 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2fc04e │ │ │ │ ldr r3, [pc, #80] @ (2fc17c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (2fc180 ) │ │ │ │ ldr r1, [pc, #80] @ (2fc184 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2fc124 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ sub.w r0, r2, sp, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r6, #-340]! @ 0xfffffeac │ │ │ │ @ instruction: 0xeaba005d │ │ │ │ - strb r6, [r2, #16] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ movs r6, r7 │ │ │ │ stc 0, cr0, [r0], {85} @ 0x55 │ │ │ │ - strb r0, [r5, #14] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r5, #14] │ │ │ │ + strb r4, [r1, #15] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r4, #14] │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #8 │ │ │ │ + adds r3, #40 @ 0x28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r2, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #230 @ 0xe6 │ │ │ │ + adds r3, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r4, [r7, #12] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fc188 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 2fc1c6 │ │ │ │ @@ -329270,37 +329270,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 6a7e30 │ │ │ │ + bl 6a7e50 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 224f6c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 5a2b20 │ │ │ │ + bl 5a2b50 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 224f6c │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #84] @ (2fc2a8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 2f8360 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -329331,51 +329331,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ │ │ │ │ 002fc2d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 2fc2f4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 6a7e94 │ │ │ │ + bl 6a7eb4 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6a7e94 │ │ │ │ + b.w 6a7eb4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002fc30c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 2fc334 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 57a23c │ │ │ │ + bl 57a26c │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 2fc322 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -329525,17 +329525,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 2fc2b0 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 2fc558 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fac50 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -329568,17 +329568,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 2fc450 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ b.n 2fc4f6 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 2fc340 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -329595,28 +329595,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fc460 │ │ │ │ ldr r0, [pc, #40] @ (2fc5c4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fc460 │ │ │ │ b.n 2fc41c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - adds r1, #24 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r2, #7] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -329661,15 +329661,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 605770 │ │ │ │ + bl 6057a0 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -329744,26 +329744,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fc704 │ │ │ │ ldr r0, [pc, #32] @ (2fc774 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fc704 │ │ │ │ b.n 2fbf94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329826,15 +329826,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc2b0 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fc80a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6058ec │ │ │ │ + bl 60591c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 2fc80a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -329843,15 +329843,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 2fc824 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fc83e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -329885,45 +329885,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 2fc970 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2fcbb2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fcaf2 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 2fca96 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 2fca4e │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2fc6dc │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 2fc340 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330008,21 +330008,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 605bdc │ │ │ │ + bl 605c0c │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 2fc944 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 2fc934 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 2fc938 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -330031,15 +330031,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 605bdc │ │ │ │ + bl 605c0c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2fca7a │ │ │ │ b.n 2fc950 │ │ │ │ ldr r3, [pc, #568] @ (2fccfc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330051,30 +330051,30 @@ │ │ │ │ bpl.w 2fc8d2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (2fcd04 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fc8d2 │ │ │ │ ldr r3, [pc, #532] @ (2fcd08 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fc912 │ │ │ │ ldr r3, [pc, #508] @ (2fcd00 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2fc912 │ │ │ │ ldr r0, [pc, #508] @ (2fcd0c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fc912 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2fcc68 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -330100,15 +330100,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2fca48 │ │ │ │ ldr r0, [pc, #416] @ (2fcd14 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 2fca48 │ │ │ │ ldr r3, [pc, #400] @ (2fcd18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fca08 │ │ │ │ @@ -330117,15 +330117,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fca08 │ │ │ │ ldr r0, [pc, #376] @ (2fcd1c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 2fca08 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 2fcc54 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -330140,21 +330140,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fcc94 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (2fcd20 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -330174,17 +330174,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 2fc938 │ │ │ │ ldr r3, [pc, #184] @ (2fcd24 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330194,29 +330194,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fcb22 │ │ │ │ ldr r0, [pc, #160] @ (2fcd28 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fcb22 │ │ │ │ ldr r3, [pc, #148] @ (2fcd2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcbf0 │ │ │ │ ldr r3, [pc, #92] @ (2fcd00 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fcbf0 │ │ │ │ ldr r0, [pc, #128] @ (2fcd30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fcbf0 │ │ │ │ ldr r3, [pc, #124] @ (2fcd34 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (2fcd38 ) │ │ │ │ ldr r0, [pc, #124] @ (2fcd3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -330243,49 +330243,49 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #76] @ 0x4c │ │ │ │ + ldr r2, [r1, #80] @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r6, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #108 @ 0x6c │ │ │ │ + cmp r1, #140 @ 0x8c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r6, #64] @ 0x40 │ │ │ │ + ldr r6, [r2, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #86 @ 0x56 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r2, #64] @ 0x40 │ │ │ │ + ldr r4, [r6, #64] @ 0x40 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 2fce98 │ │ │ │ mov r6, r3 │ │ │ │ @@ -330315,21 +330315,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #216] @ (2fcea0 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -330382,15 +330382,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (2fceb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (2fceb4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fcdde │ │ │ │ b.n 2fcd7c │ │ │ │ ldr r3, [pc, #72] @ (2fceb8 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (2fcebc ) │ │ │ │ @@ -330414,31 +330414,31 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bl eeea2 │ │ │ │ cmp r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r5, r7} │ │ │ │ + stmia r0!, {r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, sp, #536 @ 0x218 │ │ │ │ + add r0, sp, #664 @ 0x298 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r7, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #182 @ 0xb6 │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r6, #36] @ 0x24 │ │ │ │ + ldr r4, [r2, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r3, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #160 @ 0xa0 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r7, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330588,36 +330588,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 2fd0cc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #40] @ (2fd0e0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fb78c │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc894 │ │ │ │ - bl 5ff0e2 │ │ │ │ + bl 5ff0e2 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -330880,15 +330880,15 @@ │ │ │ │ b.n 2fd3aa │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 2fc6dc │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2fd40a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 2fd416 │ │ │ │ mov r1, r5 │ │ │ │ @@ -331227,19 +331227,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 2fd5e0 │ │ │ │ - ldr r5, [pc, #136] @ (2fd818 ) │ │ │ │ + ldr r5, [pc, #264] @ (2fd898 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r2, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -331274,17 +331274,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd882 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2fd84c │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 2fd874 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331292,17 +331292,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2fc894 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -331324,26 +331324,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd80a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (2fd8bc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd80a │ │ │ │ bcc.n 2fd8d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #20] │ │ │ │ + str r2, [r7, #20] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -331361,21 +331361,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 2fd936 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #40] @ (2fd94c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -331410,21 +331410,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 2fd9c6 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #40] @ (2fd9dc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -331485,26 +331485,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fda02 │ │ │ │ ldr r0, [pc, #32] @ (2fda7c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2fda02 │ │ │ │ bne.n 2fdac0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, r4] │ │ │ │ + ldrb r2, [r3, r5] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fda80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -331548,15 +331548,15 @@ │ │ │ │ bne.n 2fdad0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 2fdad0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdad0 │ │ │ │ ldr r2, [pc, #356] @ (2fdc70 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 2fdb26 │ │ │ │ @@ -331584,15 +331584,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2fc2b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdae2 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fdae2 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -331636,27 +331636,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fdaac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6b2cc4 │ │ │ │ + bl 6b2ce4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 2fdc40 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 223078 │ │ │ │ b.n 2fdaac │ │ │ │ ldr r0, [pc, #132] @ (2fdc80 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fdbca │ │ │ │ b.n 2fdaac │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -331673,15 +331673,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fdb3e │ │ │ │ ldr r0, [pc, #80] @ (2fdc88 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fdb3e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fdbee │ │ │ │ ldr r3, [pc, #44] @ (2fdc78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -331689,15 +331689,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fdbee │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (2fdc8c ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2fdbee │ │ │ │ beq.n 2fdd50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2fdc5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -331705,21 +331705,21 @@ │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r0] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ + ldrsh r0, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fdc90 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -331737,20 +331737,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (2fdce8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ b.n 2fe2a4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -331762,22 +331762,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2fdd7a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 2fddb2 │ │ │ │ @@ -331789,15 +331789,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (2fde30 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331833,15 +331833,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -331853,56 +331853,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fde48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2fdd66 │ │ │ │ ldr r3, [pc, #72] @ (2fde4c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (2fde50 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (2fde54 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 2fdd66 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r2, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r1, r3] │ │ │ │ + str r6, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r7, r2 │ │ │ │ + adds r6, r3, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r1, r4] │ │ │ │ + ldrb r2, [r5, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r1, r2 │ │ │ │ + adds r2, r5, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r0, r3] │ │ │ │ + ldrb r0, [r4, r3] │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (2fdeb0 ) │ │ │ │ @@ -331914,37 +331914,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (2fdebc ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552f94 │ │ │ │ + bl 552fc4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55388c │ │ │ │ + bl 5538bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (2fdf24 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331953,25 +331953,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (2fdf2c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #68] @ (2fdf30 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (2fdf34 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #52] @ (2fdf38 ) │ │ │ │ ldr r2, [pc, #56] @ (2fdf3c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (2fdf40 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2fdf44 ) │ │ │ │ @@ -331979,30 +331979,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ - asrs r0, r4, #30 │ │ │ │ + b.w 54ce3c │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r6, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 2fde54 │ │ │ │ + bvc.n 2fde94 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [pc, #808] @ (2fe25c ) │ │ │ │ + ldr r6, [pc, #936] @ (2fe2dc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #904] @ (2fe2c0 ) │ │ │ │ + ldr r7, [pc, #8] @ (2fdf40 ) │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2fde94 │ │ │ │ + b.n 2fded4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r2, [r5, r0] │ │ │ │ + ldrb r2, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ strb.w r0, [r8, fp, lsl #1] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -332013,28 +332013,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (2fdf94 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68858c │ │ │ │ + b.w 6885ac │ │ │ │ nop │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #440] @ (2fe14c ) │ │ │ │ + ldr r6, [pc, #568] @ (2fe1cc ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #320] @ (2fe0d8 ) │ │ │ │ + ldr r6, [pc, #448] @ (2fe158 ) │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2fdff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -332042,15 +332042,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2fdff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #52] @ (2fdffc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (2fe000 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 2fe004 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -332058,24 +332058,24 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - asrs r6, r0, #27 │ │ │ │ + b.w 54ce3c │ │ │ │ + asrs r6, r4, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r3, #104] @ 0x68 │ │ │ │ + ldr r4, [r7, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 2fdf68 │ │ │ │ + bvs.n 2fdfa8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf752005b │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r5, [pc, #792] @ (2fe320 ) │ │ │ │ + ldr r5, [pc, #920] @ (2fe3a0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (2fe070 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332084,57 +332084,57 @@ │ │ │ │ ldr r1, [pc, #88] @ (2fe078 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #72] @ (2fe07c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (2fe080 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (2fe084 ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #60] @ (2fe088 ) │ │ │ │ ldr r1, [pc, #60] @ (2fe08c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (2fe090 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ - asrs r0, r3, #25 │ │ │ │ + b.w 54ce3c │ │ │ │ + asrs r0, r7, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r5, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 2fe110 │ │ │ │ + bvs.n 2fe150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r5, [pc, #520] @ (2fe288 ) │ │ │ │ + ldr r5, [pc, #648] @ (2fe308 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #616] @ (2fe2ec ) │ │ │ │ + ldr r5, [pc, #744] @ (2fe36c ) │ │ │ │ movs r6, r7 │ │ │ │ - b.n 2fdd54 │ │ │ │ + b.n 2fdd94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ movt r0, #26715 @ 0x685b │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 2fe150 │ │ │ │ @@ -332151,23 +332151,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 68858c │ │ │ │ + bl 6885ac │ │ │ │ cbnz r0, 2fe116 │ │ │ │ ldr r2, [pc, #112] @ (2fe164 ) │ │ │ │ ldr r3, [pc, #96] @ (2fe158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -332183,15 +332183,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 3dcb9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2fe12a │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 2fe0f2 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 2fe122 │ │ │ │ cbz r3, 2fe144 │ │ │ │ @@ -332202,29 +332202,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2fe122 │ │ │ │ ldr r2, [pc, #36] @ (2fe16c ) │ │ │ │ add r2, pc │ │ │ │ b.n 2fe13a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r1, #23 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r2, {r1, r2, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #80] @ (2fe1b0 ) │ │ │ │ + ldr r5, [pc, #208] @ (2fe230 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #968] @ (2fe52c ) │ │ │ │ + ldr r5, [pc, #72] @ (2fe1ac ) │ │ │ │ movs r6, r7 │ │ │ │ ldmia r2, {r1, r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, r0] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, r0] │ │ │ │ + ldrh r2, [r0, r1] │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fe170 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332293,33 +332293,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (2fe360 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 5a0750 │ │ │ │ + bl 5a0780 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fe196 │ │ │ │ ldr r3, [pc, #252] @ (2fe364 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (2fe368 ) │ │ │ │ ldr r0, [pc, #252] @ (2fe36c ) │ │ │ │ add r3, pc │ │ │ │ @@ -332368,15 +332368,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (2fe380 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332387,15 +332387,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (2fe38c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -332410,45 +332410,45 @@ │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 2fe2a6 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 2fe29e │ │ │ │ - asrs r6, r2, #17 │ │ │ │ + asrs r6, r6, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r5, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r1, r2] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r4, r2] │ │ │ │ + ldr r0, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r0, [r2, r7] │ │ │ │ + ldrsb r0, [r6, r7] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r2, [r4, r6] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ movs r6, r7 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 2fe170 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2fe170 │ │ │ │ @@ -332573,26 +332573,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2fe49a │ │ │ │ ldr r0, [pc, #32] @ (2fe4f8 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 2fe49a │ │ │ │ stmia r6!, {r2, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r3, r4] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 2fe568 │ │ │ │ sub sp, #8 │ │ │ │ @@ -332627,26 +332627,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fe530 │ │ │ │ ldr r0, [pc, #28] @ (2fe578 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fe530 │ │ │ │ stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r7, r2] │ │ │ │ + ldrsb r6, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (2fe5e4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -332682,30 +332682,30 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2fe59a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (2fe5f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fe59a │ │ │ │ stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #656] @ (2fe880 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #4] @ (2fe600 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ bge.n 2fe698 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -332781,17 +332781,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2fe6f2 │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 2fe710 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -332857,43 +332857,43 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (2fe800 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #52] @ (2fe804 ) │ │ │ │ ldr r1, [pc, #52] @ (2fe808 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #40] @ (2fe80c ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2baed8 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r3, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r0, r3] │ │ │ │ + strb r6, [r4, r3] │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [r0, #104] @ 0x68 │ │ │ │ + str r0, [r4, #104] @ 0x68 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r4, [r7, r2] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ movs r6, r7 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -332947,15 +332947,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (2fea20 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (2fea24 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (2fea28 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -332964,15 +332964,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 3e0e74 │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -333081,23 +333081,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r6, #25 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r7, #72 @ 0x48 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r0, #88] @ 0x58 │ │ │ │ + str r6, [r4, #88] @ 0x58 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r1, r5, r7} │ │ │ │ + ldmia r5!, {r1, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -333127,15 +333127,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (2fec78 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -333303,19 +333303,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #17 │ │ │ │ + lsrs r2, r3, #18 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r7, #30] │ │ │ │ + ldrb r0, [r3, #31] │ │ │ │ movs r5, r7 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ itee ne │ │ │ │ lslne r5, r3, #1 │ │ │ │ pusheq {r4, lr} │ │ │ │ moveq.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -333359,15 +333359,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 2fecbc │ │ │ │ bl 225e28 │ │ │ │ - lsrs r0, r7, #7 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002fed14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -333378,15 +333378,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (2feee8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (2feeec ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 2fedde │ │ │ │ @@ -333521,33 +333521,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 342358 │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 3e1f28 │ │ │ │ b.n 2fedf0 │ │ │ │ - lsrs r4, r0, #7 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #182 @ 0xb6 │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ movs r5, r7 │ │ │ │ pop {r2, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #544] @ (2ff118 ) │ │ │ │ + ldr r5, [pc, #672] @ (2ff198 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #304] @ (2ff030 ) │ │ │ │ + ldr r5, [pc, #432] @ (2ff0b0 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #136] @ (2fef8c ) │ │ │ │ + ldr r5, [pc, #264] @ (2ff00c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #960] @ (2ff2c8 ) │ │ │ │ + ldr r5, [pc, #64] @ (2fef48 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002fef08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -333627,28 +333627,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 2fef30 │ │ │ │ ldr r0, [pc, #36] @ (2ff008 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2fef30 │ │ │ │ bl 225e28 │ │ │ │ nop │ │ │ │ cbnz r2, 2ff076 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #808] @ (2ff334 ) │ │ │ │ + ldr r4, [pc, #936] @ (2ff3b4 ) │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ff00c : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -333687,15 +333687,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -333727,23 +333727,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r4, #26 │ │ │ │ + lsls r4, r0, #27 │ │ │ │ lsls r6, r1, #1 │ │ │ │ hlt 0x0030 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #160] @ (2ff190 ) │ │ │ │ + ldr r4, [pc, #288] @ (2ff210 ) │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #216] @ (2ff1d0 ) │ │ │ │ + ldr r4, [pc, #344] @ (2ff250 ) │ │ │ │ movs r6, r7 │ │ │ │ rev16 r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ff0fc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -333762,15 +333762,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (2ff158 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 54f5b4 │ │ │ │ + bl 54f5e4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -333786,18 +333786,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2ff184 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ beq.n 2ff0d0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -333811,15 +333811,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #432] @ (2ff360 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #428] @ (2ff364 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r9, #100] @ 0x64 │ │ │ │ add.w fp, r0, #6656 @ 0x1a00 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w fp, fp, #24 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, #9] │ │ │ │ mov r1, r0 │ │ │ │ @@ -333892,15 +333892,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #240] @ (2ff380 ) │ │ │ │ ldr r1, [pc, #244] @ (2ff384 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ bl 2f7a40 │ │ │ │ @@ -333936,29 +333936,29 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r6, #8 │ │ │ │ b.n 2ff206 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r8, #40 @ 0x28 │ │ │ │ negs r4, r2 │ │ │ │ ldr r2, [pc, #108] @ (2ff388 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldr r1, [pc, #104] @ (2ff38c ) │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333966,41 +333966,41 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #872] @ (2ff6c8 ) │ │ │ │ + ldr r2, [pc, #1000] @ (2ff748 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #944] @ (2ff714 ) │ │ │ │ + ldr r3, [pc, #48] @ (2ff394 ) │ │ │ │ movs r6, r7 │ │ │ │ cbnz r4, 2ff374 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #888] @ (2ff6e4 ) │ │ │ │ + ldr r3, [pc, #1016] @ (2ff764 ) │ │ │ │ movs r6, r7 │ │ │ │ beq.n 2ff3cc │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #824] @ (2ff6b0 ) │ │ │ │ + ldr r3, [pc, #952] @ (2ff730 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #736] @ (2ff65c ) │ │ │ │ + ldr r2, [pc, #864] @ (2ff6dc ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r0, r7] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [pc, #832] @ (2ff6cc ) │ │ │ │ + ldr r2, [pc, #960] @ (2ff74c ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [pc, #720] @ (2ff660 ) │ │ │ │ + ldr r2, [pc, #848] @ (2ff6e0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #120] @ 2ff41c │ │ │ │ @@ -334045,27 +334045,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ff3cc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (2ff42c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2ff3cc │ │ │ │ nop │ │ │ │ @ instruction: 0xb768 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #1008] @ (2ff820 ) │ │ │ │ + ldr r2, [pc, #112] @ (2ff4a0 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 2ff4d4 │ │ │ │ @@ -334110,15 +334110,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2ff46e │ │ │ │ ldr r0, [pc, #48] @ (2ff4e4 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 2ff46e │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 2ff48c │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -334129,15 +334129,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #536] @ (2ff700 ) │ │ │ │ + ldr r1, [pc, #664] @ (2ff780 ) │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2ff580 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -334146,32 +334146,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ff588 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (2ff58c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ff590 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2ff594 ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #108] @ (2ff598 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #96] @ (2ff59c ) │ │ │ │ ldr r2, [pc, #100] @ (2ff5a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2ff5a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334191,23 +334191,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, r5] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r0, #21] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r1, r3 │ │ │ │ + subs r6, r5, r3 │ │ │ │ movs r5, r7 │ │ │ │ push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334225,32 +334225,32 @@ │ │ │ │ ldr r1, [pc, #136] @ (2ff648 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (2ff64c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2ff650 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #108] @ (2ff654 ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #108] @ (2ff658 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #96] @ (2ff65c ) │ │ │ │ ldr r2, [pc, #100] @ (2ff660 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (2ff664 ) │ │ │ │ add r3, pc │ │ │ │ @@ -334270,23 +334270,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r5, r0 │ │ │ │ movs r5, r7 │ │ │ │ push {r1, r3, r4, lr} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -334302,15 +334302,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (2ff6cc ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (2ff6d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3eaaac │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -334323,19 +334323,19 @@ │ │ │ │ bl 3eaaac │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3eaaac │ │ │ │ nop │ │ │ │ - lsls r4, r0, #3 │ │ │ │ + lsls r4, r4, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ - mov r2, r3 │ │ │ │ + mov r2, r7 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (2ff740 ) │ │ │ │ @@ -334343,23 +334343,23 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #92] @ (2ff748 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #80] @ (2ff74c ) │ │ │ │ ldr r1, [pc, #80] @ (2ff750 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 2fbea8 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 2fbea8 │ │ │ │ mov.w r2, #41943040 @ 0x2800000 │ │ │ │ @@ -334371,23 +334371,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + lsls r0, r7, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp sl, r3 │ │ │ │ + cmp sl, r7 │ │ │ │ movs r6, r7 │ │ │ │ - cmp lr, r5 │ │ │ │ + cmp lr, r9 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r5, r3 │ │ │ │ + adds r4, r1, r4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 002ff754 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -334437,15 +334437,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cbz r0, 2ff844 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, r5 │ │ │ │ + add r6, r9 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ @@ -334657,20 +334657,20 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (2ffa18 ) │ │ │ │ ldr r0, [pc, #24] @ (2ffa1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cdp2 0, 9, cr0, cr2, cr13, {2} │ │ │ │ - ldc2l 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ - stc2 0, cr0, [lr, #308]! @ 0x134 │ │ │ │ - add r4, pc │ │ │ │ + cdp2 0, 11, cr0, cr2, cr13, {2} │ │ │ │ + cdp2 0, 1, cr0, cr10, cr13, {2} │ │ │ │ + stc2l 0, cr0, [lr, #308] @ 0x134 │ │ │ │ + add ip, r3 │ │ │ │ movs r6, r7 │ │ │ │ - add sl, r1 │ │ │ │ + add sl, r5 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -334742,15 +334742,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (2ffb00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ffa98 │ │ │ │ ldr r0, [pc, #40] @ (2ffb04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 2ffa98 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ sub sp, #312 @ 0x138 │ │ │ │ lsls r5, r3, #1 │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -334759,15 +334759,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r1 │ │ │ │ + mvns r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 002ffb08 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 2ffb16 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -334784,55 +334784,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 2ffb5e │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 2ffb4e │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 2ffb90 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad5b4 │ │ │ │ + b.w 6ad5d4 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #28] @ (2ffbb4 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 2ffb80 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -335216,15 +335216,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ffed0 │ │ │ │ ldr r0, [pc, #200] @ (30007c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 2ffed0 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 300002 │ │ │ │ @@ -335283,27 +335283,27 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 2fff22 │ │ │ │ nop │ │ │ │ add r4, sp, #464 @ 0x1d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str.w r0, [r8, #77] @ 0x4d │ │ │ │ + str??.w r0, [r8, #77] @ 0x4d │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #16 │ │ │ │ + subs r7, #48 @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf762004d │ │ │ │ - subs r6, #48 @ 0x30 │ │ │ │ + @ instruction: 0xf782004d │ │ │ │ + subs r6, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0030008c : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 30009e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335358,15 +335358,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 300142 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335390,15 +335390,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 26a660 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 300196 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -335542,32 +335542,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (300310 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ stmia r0!, {r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 300354 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 6ad844 │ │ │ │ + bl 6ad864 │ │ │ │ cbz r0, 300342 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -335598,19 +335598,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (300434 ) │ │ │ │ @@ -335618,35 +335618,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (30043c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (300440 ) │ │ │ │ ldr r1, [pc, #104] @ (300444 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #88] @ (300448 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #80] @ (30044c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #72] @ (300450 ) │ │ │ │ ldr r1, [pc, #76] @ (300454 ) │ │ │ │ ldr r2, [pc, #76] @ (300458 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -335660,22 +335660,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adc.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ - ldr r2, [pc, #552] @ (300664 ) │ │ │ │ + sbc.w r0, r4, #13434880 @ 0xcd0000 │ │ │ │ + ldr r2, [pc, #680] @ (3006e4 ) │ │ │ │ movs r4, r7 │ │ │ │ - uxth r6, r4 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r5, r4] │ │ │ │ + ldrb r4, [r1, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r2, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ movs r5, r7 │ │ │ │ b.n 2ffdcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ itee ls │ │ │ │ lslls r5, r2, #1 │ │ │ │ @@ -335759,48 +335759,48 @@ │ │ │ │ ldr r2, [pc, #88] @ (300574 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (300578 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #76] @ (30057c ) │ │ │ │ ldr r1, [pc, #80] @ (300580 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #68] @ (300584 ) │ │ │ │ ldr r1, [pc, #72] @ (300588 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf3ec004d │ │ │ │ - ldr r1, [pc, #200] @ (300640 ) │ │ │ │ + and.w r0, ip, #13434880 @ 0xcd0000 │ │ │ │ + ldr r1, [pc, #328] @ (3006c0 ) │ │ │ │ movs r4, r7 │ │ │ │ - cbz r6, 30058e │ │ │ │ + cbz r6, 300596 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x005a │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -335832,15 +335832,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 3005dc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad844 │ │ │ │ + bl 6ad864 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 3005ee │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 3005fe │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -335878,15 +335878,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (300680 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 300666 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335894,18 +335894,18 @@ │ │ │ │ b.n 3005b4 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3005b4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2d6004d │ │ │ │ - subs r1, #176 @ 0xb0 │ │ │ │ + @ instruction: 0xf2f6004d │ │ │ │ + subs r1, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #150 @ 0x96 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3006e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -335914,15 +335914,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (3006e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 3006ce │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -335930,18 +335930,18 @@ │ │ │ │ b.n 3005b4 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3005b4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf26e004d │ │ │ │ - subs r1, #72 @ 0x48 │ │ │ │ + @ instruction: 0xf28e004d │ │ │ │ + subs r1, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #92] @ (30074c ) │ │ │ │ ldr r3, [pc, #96] @ (300750 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -335966,15 +335966,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (30075c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -335984,15 +335984,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #206 @ 0xce │ │ │ │ + subs r0, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (3007c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336000,41 +336000,41 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (3007d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 300360 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 3007b4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf194004d │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs.w r0, r4, #77 @ 0x4d │ │ │ │ + subs r0, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 30082c │ │ │ │ sub sp, #8 │ │ │ │ @@ -336043,33 +336043,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (300834 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 30081c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3005b4 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3005b4 │ │ │ │ - adds.w r0, lr, #77 @ 0x4d │ │ │ │ - bmi.n 3008a4 │ │ │ │ + @ instruction: 0xf13e004d │ │ │ │ + bmi.n 3008e4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 300890 │ │ │ │ sub sp, #8 │ │ │ │ @@ -336078,33 +336078,33 @@ │ │ │ │ ldr r2, [pc, #68] @ (300898 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 300880 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3005b4 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3005b4 │ │ │ │ - @ instruction: 0xf0ba004d │ │ │ │ - bcc.n 300840 │ │ │ │ + @ instruction: 0xf0da004d │ │ │ │ + bcc.n 300880 │ │ │ │ movs r5, r7 │ │ │ │ - adds r7, #122 @ 0x7a │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (300904 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336112,42 +336112,42 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (30090c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 300360 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 3008ee │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r8, #77 @ 0x4d │ │ │ │ - adds r7, #30 │ │ │ │ + orns r0, r8, #77 @ 0x4d │ │ │ │ + adds r7, #62 @ 0x3e │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 3009fc │ │ │ │ + bcc.n 30083c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -336177,33 +336177,33 @@ │ │ │ │ bl 300360 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 3009d0 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 300984 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ ldr r0, [pc, #168] @ (300a30 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (300a34 ) │ │ │ │ ldr r1, [pc, #172] @ (300a38 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 302dcc │ │ │ │ ldr r3, [pc, #136] @ (300a2c ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336216,15 +336216,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (300a40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300938 │ │ │ │ ldr r0, [pc, #124] @ (300a44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 300938 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3009f6 │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 30092c │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -336246,44 +336246,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (300a50 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 302dcc │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 30092e │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 300484 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 30092e │ │ │ │ add r1, pc, #920 @ (adr r1, 300dc4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i d0, d0, d1[3] │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + vmla.i32 d0, d0, d13[0] │ │ │ │ + adds r6, #174 @ 0xae │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ cmp r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #126 @ 0x7e │ │ │ │ + adds r6, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ - vhadd.s8 q0, q7, │ │ │ │ - adds r6, #28 │ │ │ │ + vhadd.s32 q0, q7, │ │ │ │ + adds r6, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #52 @ 0x34 │ │ │ │ + adds r6, #84 @ 0x54 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336322,26 +336322,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 300a86 │ │ │ │ ldr r0, [pc, #28] @ (300adc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 300a86 │ │ │ │ add r0, pc, #616 @ (adr r0, 300d38 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #58 @ 0x3a │ │ │ │ + adds r5, #90 @ 0x5a │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 300c24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336351,15 +336351,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov sl, r0 │ │ │ │ bl 29a380 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -336455,32 +336455,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 298208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 298208 │ │ │ │ - cdp 0, 1, cr0, cr0, cr13, {2} │ │ │ │ - adds r4, #210 @ 0xd2 │ │ │ │ + cdp 0, 3, cr0, cr0, cr13, {2} │ │ │ │ + adds r4, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 300c88 │ │ │ │ + bne.n 300cc8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r6, r7] │ │ │ │ + ldrh r2, [r2, r0] │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #984 @ (adr r3, 301010 ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 300c90 ) │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #252 @ 0xfc │ │ │ │ + adds r5, #28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, #244 @ 0xf4 │ │ │ │ + adds r5, #20 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #160 @ 0xa0 │ │ │ │ + adds r4, #192 @ 0xc0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 300c66 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -336531,69 +336531,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (300d98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #188] @ (300d9c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (300da0 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (300da4 ) │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ ldr r6, [pc, #164] @ (300da8 ) │ │ │ │ ldr r3, [pc, #168] @ (300dac ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (300db0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2bafcc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #108] @ (300db4 ) │ │ │ │ ldr r1, [pc, #108] @ (300db8 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2bade8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #84] @ (300dbc ) │ │ │ │ ldr r1, [pc, #84] @ (300dc0 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2bade8 │ │ │ │ @@ -336602,35 +336602,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - mcrr 0, 4, r0, r2, cr13 │ │ │ │ - adds r3, #4 │ │ │ │ + stcl 0, cr0, [r2], #-308 @ 0xfffffecc │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ - adcs r0, r2 │ │ │ │ + adcs r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #118 @ 0x76 │ │ │ │ + adds r3, #150 @ 0x96 │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - adds r3, #72 @ 0x48 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (300f00 ) │ │ │ │ @@ -336641,15 +336641,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (300f0c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #284] @ (300f10 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -336675,66 +336675,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (300f24 ) │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ ldr r2, [pc, #208] @ (300f28 ) │ │ │ │ ldr r1, [pc, #212] @ (300f2c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #176] @ (300f30 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2baed8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2bafcc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #124] @ (300f34 ) │ │ │ │ ldr r1, [pc, #124] @ (300f38 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2bade8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #100] @ (300f3c ) │ │ │ │ ldr r1, [pc, #100] @ (300f40 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2bade8 │ │ │ │ @@ -336743,43 +336743,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb2e004d │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + adc.w r0, lr, sp, lsl #1 │ │ │ │ + adds r2, #16 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r3, r6} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ - ands r4, r4 │ │ │ │ + eors r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #64 @ 0x40 │ │ │ │ + adds r2, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #48 @ 0x30 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #112 @ 0x70 │ │ │ │ + add r0, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #36 @ 0x24 │ │ │ │ + adds r2, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #228 @ 0xe4 │ │ │ │ + adds r2, #4 │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336792,15 +336792,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (30107c ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (301080 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #268] @ (301084 ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (301088 ) │ │ │ │ add.w r2, r2, #328 @ 0x148 │ │ │ │ @@ -336816,24 +336816,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 3e63a0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2c8e34 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c90e4 │ │ │ │ cbnz r0, 300ff4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336842,30 +336842,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2c90e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 300fde │ │ │ │ ldr r7, [pc, #120] @ (30108c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (301090 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #104] @ (301094 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2bafd4 │ │ │ │ mov r1, fp │ │ │ │ @@ -336873,48 +336873,48 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2bb18c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #68] @ (301098 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2bafd4 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2bb18c │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9b0004d │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + ldrd r0, r0, [r0, #308] @ 0x134 │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #824] @ 0x338 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #162 @ 0xa2 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #8] │ │ │ │ movs r5, r7 │ │ │ │ push {r2, r3, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #60 @ 0x3c │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #352 @ (adr r6, 3011f4 ) │ │ │ │ + add r6, pc, #480 @ (adr r6, 301274 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #94 @ 0x5e │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (301284 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -336924,25 +336924,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #452] @ (301290 ) │ │ │ │ ldr r1, [pc, #452] @ (301294 ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 301242 │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 301210 │ │ │ │ @@ -336970,15 +336970,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r8 │ │ │ │ bl 2c90e4 │ │ │ │ cbnz r0, 301166 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336992,15 +336992,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #296] @ (3012a8 ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2bafd4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -337009,25 +337009,25 @@ │ │ │ │ bl 2bb18c │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r8 │ │ │ │ bl 2c90e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 301150 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #232] @ (3012ac ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2bafd4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -337048,27 +337048,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 301150 │ │ │ │ ldr r2, [pc, #160] @ (3012b4 ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (3012b8 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -337078,60 +337078,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (3012c0 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (3012c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 69de68 │ │ │ │ + b.w 69de88 │ │ │ │ nop │ │ │ │ - @ instruction: 0xe856004d │ │ │ │ - str r4, [r0, #96] @ 0x60 │ │ │ │ + ldrd r0, r0, [r6], #-308 @ 0x134 │ │ │ │ + str r4, [r4, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #176] @ 0xb0 │ │ │ │ + str r5, [sp, #304] @ 0x130 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #248] @ 0xf8 │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ - add r5, pc, #8 @ (adr r5, 3012b0 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 301330 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #28 │ │ │ │ + cmp r7, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #14 │ │ │ │ movs r6, r7 │ │ │ │ - bl 6972b2 │ │ │ │ - cmp r7, #2 │ │ │ │ + bl 6972b2 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #194 @ 0xc2 │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #172 @ 0xac │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #178 @ 0xb2 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (301480 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -337245,51 +337245,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3012ee │ │ │ │ ldr r0, [pc, #160] @ (301490 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3012ee │ │ │ │ ldr r0, [pc, #148] @ (301494 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #148] @ (301498 ) │ │ │ │ ldr r1, [pc, #152] @ (30149c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ bl 302bec │ │ │ │ b.n 301320 │ │ │ │ ldr r0, [pc, #128] @ (3014a0 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (3014a4 ) │ │ │ │ ldr r1, [pc, #128] @ (3014a8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ bl 302bec │ │ │ │ b.n 301320 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 301460 │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 301320 │ │ │ │ movs r0, #7 │ │ │ │ bl 3fc8a8 │ │ │ │ b.n 301320 │ │ │ │ ldr r3, [pc, #72] @ (3014ac ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -337300,41 +337300,41 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 301444 │ │ │ │ ldr r0, [pc, #56] @ (3014b0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 301444 │ │ │ │ ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #162 @ 0xa2 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 300ea8 │ │ │ │ + b.n 300ee8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #46 @ 0x2e │ │ │ │ + cmp r4, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ - b.n 300e70 │ │ │ │ + b.n 300eb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r4, #20 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #60 @ 0x3c │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (301820 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -337365,25 +337365,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 301544 │ │ │ │ ldr r0, [pc, #792] @ (30182c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 301544 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3fc8a8 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -337524,15 +337524,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3014da │ │ │ │ ldr r0, [pc, #300] @ (301834 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3014da │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 30174e │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -337545,15 +337545,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 302bec │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 301506 │ │ │ │ @@ -337586,15 +337586,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (301858 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 301734 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 301544 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -337624,72 +337624,72 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (301864 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 301744 │ │ │ │ ldr r4, [pc, #100] @ (301868 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (30186c ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (301870 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 301744 │ │ │ │ nop │ │ │ │ str r6, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r5, #2 │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301bf8 │ │ │ │ + b.n 301c38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + cmp r1, #12 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r1, #6 │ │ │ │ + cmp r1, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301b9c │ │ │ │ + b.n 301bdc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #184 @ 0xb8 │ │ │ │ + cmp r0, #216 @ 0xd8 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r0, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301b4c │ │ │ │ + b.n 301b8c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #138 @ 0x8a │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301a9c │ │ │ │ + b.n 301adc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #68 @ 0x44 │ │ │ │ + cmp r0, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 301a6c │ │ │ │ + b.n 301aac │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #14 │ │ │ │ + cmp r0, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #70 @ 0x46 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ @@ -337732,50 +337732,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (30191c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add r5, sp, #800 @ 0x320 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (3019d0 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #148] @ (3019d4 ) │ │ │ │ ldr r1, [pc, #152] @ (3019d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #136] @ (3019dc ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (3019e0 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #124] @ (3019e4 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3019b0 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -337808,33 +337808,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 301972 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3019f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 301972 │ │ │ │ - b.n 301a64 │ │ │ │ + b.n 301aa4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #218 @ 0xda │ │ │ │ + movs r6, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #242 @ 0xf2 │ │ │ │ + movs r7, #18 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #58 @ 0x3a │ │ │ │ + movs r7, #90 @ 0x5a │ │ │ │ movs r6, r7 │ │ │ │ str r1, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #24 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (301a84 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -337843,72 +337843,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (301a8c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (301a90 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (301a94 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (301a98 ) │ │ │ │ ldr r1, [pc, #96] @ (301a9c ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #80] @ (301aa0 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (301aa4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 54f384 │ │ │ │ + bl 54f3b4 │ │ │ │ ldr r3, [pc, #64] @ (301aa8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - svc 124 @ 0x7c │ │ │ │ + svc 156 @ 0x9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #66 @ 0x42 │ │ │ │ + adds r4, #98 @ 0x62 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #376] @ 0x178 │ │ │ │ + ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #102 @ 0x66 │ │ │ │ movs r4, r7 │ │ │ │ - adds r4, #92 @ 0x5c │ │ │ │ + adds r4, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r5, #254 @ 0xfe │ │ │ │ movs r6, r7 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #20 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #384 @ 0x180 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -338015,17 +338015,17 @@ │ │ │ │ b.n 301b44 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 301b3c │ │ │ │ nop │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #52 @ 0x34 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -338044,45 +338044,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (301cb0 ) │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #144] @ (301cb4 ) │ │ │ │ ldr r1, [pc, #148] @ (301cb8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #132] @ (301cbc ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (301cc0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #116] @ (301cc4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 301c8e │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 301c60 │ │ │ │ @@ -338114,34 +338114,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 301c56 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (301cd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 301c56 │ │ │ │ nop │ │ │ │ - ble.n 301d7c │ │ │ │ + ble.n 301bbc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r3, #246 @ 0xf6 │ │ │ │ + movs r4, #22 │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #62 @ 0x3e │ │ │ │ + movs r4, #94 @ 0x5e │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #46 @ 0x2e │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (301d3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338150,25 +338150,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (301d44 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #72] @ (301d48 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (301d4c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #56] @ (301d50 ) │ │ │ │ ldr r3, [pc, #60] @ (301d54 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -338177,23 +338177,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bgt.n 301c78 │ │ │ │ + bgt.n 301cb8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #106 @ 0x6a │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #162 @ 0xa2 │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -338206,72 +338206,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (301df0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (301df4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (301df8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (301dfc ) │ │ │ │ ldr r1, [pc, #96] @ (301e00 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #80] @ (301e04 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (301e08 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 54f384 │ │ │ │ + bl 54f3b4 │ │ │ │ ldr r3, [pc, #64] @ (301e0c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bgt.n 301e1c │ │ │ │ + bgt.n 301e5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #226 @ 0xe2 │ │ │ │ + adds r1, #2 │ │ │ │ movs r4, r7 │ │ │ │ - adds r0, #248 @ 0xf8 │ │ │ │ + adds r1, #24 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #154 @ 0x9a │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -338283,31 +338283,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (301e60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 301f18 │ │ │ │ + blt.n 301f58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r2, #12 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #6 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 301ea0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338315,25 +338315,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (301ea8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f3e4 │ │ │ │ - blt.n 301eb8 │ │ │ │ + b.w 54f414 │ │ │ │ + blt.n 301ef8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #210 @ 0xd2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 301f64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338343,15 +338343,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (301f6c ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -338396,19 +338396,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bge.n 301eec │ │ │ │ + bge.n 301f2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #78 @ 0x4e │ │ │ │ + movs r1, #110 @ 0x6e │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #102 @ 0x66 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 301fd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338416,15 +338416,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (301fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #48] @ 301fd0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -338435,19 +338435,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bls.n 301fd8 │ │ │ │ + bge.n 302018 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #166 @ 0xa6 │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (302038 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338456,40 +338456,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (302040 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #48] @ (302044 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (302048 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bafcc │ │ │ │ nop │ │ │ │ - bls.n 301f54 │ │ │ │ + bls.n 301f94 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #26 │ │ │ │ + movs r0, #58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + movs r0, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r6, #60 @ 0x3c │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #352] @ 0x160 │ │ │ │ + str r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 302134 │ │ │ │ sub sp, #16 │ │ │ │ @@ -338499,15 +338499,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (302140 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #200] @ (302144 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3020b0 │ │ │ │ @@ -338550,21 +338550,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3020a0 │ │ │ │ ldr r0, [pc, #96] @ (302154 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3020a0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (302158 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -338572,33 +338572,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3020dc │ │ │ │ b.n 3020a0 │ │ │ │ nop │ │ │ │ - bls.n 30217c │ │ │ │ + bls.n 3021bc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r6, #6 │ │ │ │ + subs r0, r2, #7 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r5, #7 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r0, [r2, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #10 │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r2, #4 │ │ │ │ movs r6, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 302208 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338606,15 +338606,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (302210 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 3021a2 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -338656,19 +338656,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bhi.n 302230 │ │ │ │ + bhi.n 302270 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, r4, #2 │ │ │ │ + subs r4, r0, #3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + subs r2, r3, #3 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 302344 │ │ │ │ sub sp, #12 │ │ │ │ @@ -338679,15 +338679,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (302350 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #268] @ (302354 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 302322 │ │ │ │ @@ -338735,15 +338735,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 30228e │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -338758,15 +338758,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 302288 │ │ │ │ ldr r3, [pc, #56] @ (30235c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 302252 │ │ │ │ ldr r3, [pc, #48] @ (302360 ) │ │ │ │ @@ -338774,33 +338774,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 302252 │ │ │ │ ldr r0, [pc, #44] @ (302364 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 302252 │ │ │ │ - bvc.n 3023fc │ │ │ │ + bvc.n 30243c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r4, #7 │ │ │ │ + subs r4, r0, #0 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r3, #0 │ │ │ │ movs r6, r7 │ │ │ │ ldrh r6, [r0, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 302388 │ │ │ │ + bvc.n 3023c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #7 │ │ │ │ + movs r0, #8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -338972,15 +338972,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (30288c ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3023e8 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338992,15 +338992,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 302384 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 302384 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 302214 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -339295,47 +339295,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 3027f0 │ │ │ │ + bpl.n 302830 │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r4, #5 │ │ │ │ movs r6, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r3, #2 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r3, #6 │ │ │ │ + adds r4, r7, #6 │ │ │ │ movs r6, r7 │ │ │ │ - bne.n 302914 │ │ │ │ + bne.n 302954 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r7, r3 │ │ │ │ + subs r2, r3, r4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (302b10 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -339345,15 +339345,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (302b18 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (302b1c ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -339451,15 +339451,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r1, [pc, #280] @ (302b20 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 302adc │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -339543,33 +339543,33 @@ │ │ │ │ bpl.n 302a10 │ │ │ │ ldr r0, [pc, #56] @ (302b2c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 302a10 │ │ │ │ ... │ │ │ │ - beq.n 302aac │ │ │ │ + beq.n 302aec │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r2, #29 │ │ │ │ + asrs r6, r6, #29 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r6, #29 │ │ │ │ + asrs r0, r2, #30 │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r6, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #400] @ (302cb8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r3 │ │ │ │ + adds r6, r3, r4 │ │ │ │ movs r6, r7 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 302b9a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -339662,15 +339662,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ │ │ │ │ 00302c34 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -339699,15 +339699,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ │ │ │ │ 00302c9c : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -339746,15 +339746,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ │ │ │ │ 00302d24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -339787,15 +339787,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 302d82 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -339853,24 +339853,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 302e02 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -339886,27 +339886,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 302dec │ │ │ │ ldr r0, [pc, #32] @ (302eb0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 302dec │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #22 │ │ │ │ + asrs r0, r7, #22 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00302eb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -339919,15 +339919,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (3031ac ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #716] @ (3031b0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339976,15 +339976,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -340047,15 +340047,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 302ef4 │ │ │ │ ldr r0, [pc, #400] @ (3031c0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 302ef4 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 302f52 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -340071,15 +340071,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 30304a │ │ │ │ ldr r3, [pc, #312] @ (3031c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -340090,15 +340090,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 302f42 │ │ │ │ ldr r0, [pc, #292] @ (3031c8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 302f42 │ │ │ │ mov r0, r7 │ │ │ │ bl 30204c │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -340179,35 +340179,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 303126 │ │ │ │ nop │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r0, #5 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r7, #5 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r4, r5, r7} │ │ │ │ + ldmia r1, {r1, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r0, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r5, #16 │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #9 │ │ │ │ + asrs r0, r7, #9 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003031cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340238,26 +340238,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3031f0 │ │ │ │ ldr r0, [pc, #28] @ (30323c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3031f0 │ │ │ │ ldrb r0, [r5, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #8 │ │ │ │ + asrs r6, r3, #9 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00303240 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340278,15 +340278,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 302b30 │ │ │ │ ldr r3, [pc, #52] @ (3032c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -340295,32 +340295,32 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30325e │ │ │ │ ldr r0, [pc, #40] @ (3032c8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30325e │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r5} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #7 │ │ │ │ + asrs r2, r1, #8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003032cc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -340333,15 +340333,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 303748 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [pc, #1096] @ 30374c │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3034a0 │ │ │ │ @@ -340388,15 +340388,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 303470 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -340475,15 +340475,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3033bc │ │ │ │ ldr r2, [pc, #684] @ (303750 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 303314 │ │ │ │ @@ -340493,15 +340493,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 303314 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (303758 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 303314 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 30345e │ │ │ │ @@ -340689,56 +340689,56 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 303622 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 303698 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 303698 │ │ │ │ nop │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r5, #20 │ │ │ │ + lsrs r4, r1, #21 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ movs r6, r7 │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #31 │ │ │ │ + asrs r0, r1, #32 │ │ │ │ movs r6, r7 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (303774 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340747,31 +340747,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (303818 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #124] @ (30381c ) │ │ │ │ ldr r1, [pc, #124] @ (303820 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #108] @ (303824 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #100] @ (303828 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (30382c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -340797,23 +340797,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r0, #27 │ │ │ │ + asrs r2, r4, #27 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + ldrb r6, [r7, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r4, r0] │ │ │ │ + ldrb r4, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r0, r1] │ │ │ │ + ldrb r0, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ cbnz r0, 30386c │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r1, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340840,30 +340840,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 53d714 │ │ │ │ + b.w 53d744 │ │ │ │ nop │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r6, #23 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r2, #24 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (30391c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340871,15 +340871,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (303924 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 30390c │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 3038f4 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -340901,20 +340901,20 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 223518 │ │ │ │ nop │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ - movs r6, r7 │ │ │ │ lsrs r2, r0, #23 │ │ │ │ movs r6, r7 │ │ │ │ + lsrs r2, r4, #23 │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 303998 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (30399c ) │ │ │ │ @@ -340922,15 +340922,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3039a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 303988 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 30396c │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 303988 │ │ │ │ @@ -340946,45 +340946,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223fac │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 224f68 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r2!, {r1, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r2, #20 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + lsrs r6, r2, #21 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (303a18 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #92] @ (303a1c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (303a20 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 303a04 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 303a04 │ │ │ │ add sp, #16 │ │ │ │ @@ -340994,47 +340994,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r1, r2, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r2, #18 │ │ │ │ - movs r6, r7 │ │ │ │ lsrs r6, r6, #18 │ │ │ │ movs r6, r7 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ + movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (303a94 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #88] @ (303a98 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (303a9c ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #72] @ (303aa0 ) │ │ │ │ ldr r1, [pc, #76] @ (303aa4 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 303a80 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -341042,51 +341042,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r2, #16 │ │ │ │ - movs r6, r7 │ │ │ │ lsrs r6, r6, #16 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [r5, r5] │ │ │ │ + lsrs r6, r2, #17 │ │ │ │ + movs r6, r7 │ │ │ │ + ldr r6, [r1, r6] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r1, r6] │ │ │ │ + ldr r4, [r5, r6] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (303b1c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #92] @ (303b20 ) │ │ │ │ ldr r1, [pc, #92] @ (303b24 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 303b08 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 303b08 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -341096,79 +341096,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r2, #14 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (303bb0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (303bb4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (303bb8 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (303bbc ) │ │ │ │ ldr r1, [pc, #92] @ (303bc0 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 303b94 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 53d190 │ │ │ │ + bl 53d1c0 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 53d190 │ │ │ │ + bl 53d1c0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 53db98 │ │ │ │ - lsrs r2, r3, #12 │ │ │ │ + b.w 53dbc8 │ │ │ │ + lsrs r2, r7, #12 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r3, r4} │ │ │ │ + stmia r0!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r4, r1] │ │ │ │ + ldr r4, [r0, r2] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (303cc4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -341183,53 +341183,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 303c5c │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 303c4a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 303c8a │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 303c30 │ │ │ │ @@ -341241,15 +341241,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 303c3e │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ ldr r2, [pc, #64] @ (303cd8 ) │ │ │ │ ldr r3, [pc, #48] @ (303cc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -341265,22 +341265,22 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r6, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ - movs r6, r7 │ │ │ │ lsrs r4, r2, #10 │ │ │ │ movs r6, r7 │ │ │ │ - itet vc │ │ │ │ - lslvc r5, r1, #1 │ │ │ │ - ldrvs r4, [r6, #100] @ 0x64 │ │ │ │ - lslvc r5, r3, #1 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ + movs r6, r7 │ │ │ │ + itet ls │ │ │ │ + lslls r5, r1, #1 │ │ │ │ + ldrhi r4, [r6, #100] @ 0x64 │ │ │ │ + lslls r5, r3, #1 │ │ │ │ │ │ │ │ 00303cdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb.w r3, [r0, #368] @ 0x170 │ │ │ │ @@ -341315,26 +341315,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 303de8 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 540100 │ │ │ │ + bl 540130 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 303d30 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 303d70 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 53bed4 │ │ │ │ + bl 53bf04 │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 303d58 │ │ │ │ ldr r3, [pc, #252] @ (303e70 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -341353,17 +341353,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (303e7c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 53d240 │ │ │ │ + bl 53d270 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -341381,19 +341381,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303d92 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 303e1a │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c6c8 │ │ │ │ + bl 53c6f8 │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 303d92 │ │ │ │ @@ -341426,30 +341426,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303d80 │ │ │ │ ldr r0, [pc, #40] @ (303e88 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r0, [r6, r0] │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r5, r1] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #640] @ (304104 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r2, #1 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 00303e8c : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 303e9a │ │ │ │ b.n 303ea6 │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -341522,17 +341522,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30407c ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + lsls r2, r3, #31 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (3040a8 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -341547,38 +341547,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #284] @ (3040bc ) │ │ │ │ ldr r1, [pc, #288] @ (3040c0 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 303fde │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -341616,27 +341616,27 @@ │ │ │ │ bne.n 304014 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 304092 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53dbf0 │ │ │ │ + bl 53dc20 │ │ │ │ ldr r2, [pc, #140] @ (3040c8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 53d118 │ │ │ │ + bl 53d148 │ │ │ │ ldr r2, [pc, #132] @ (3040cc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 53d118 │ │ │ │ + bl 53d148 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (3040d0 ) │ │ │ │ ldr r3, [pc, #76] @ (3040ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -341648,15 +341648,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 30405c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3040d4 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (3040d8 ) │ │ │ │ ldr r0, [pc, #64] @ (3040dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -341664,35 +341664,35 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #27 │ │ │ │ - movs r6, r7 │ │ │ │ lsls r4, r0, #28 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r6, 304134 │ │ │ │ + lsls r4, r4, #28 │ │ │ │ + movs r6, r7 │ │ │ │ + pop {r1, r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r6, [r4, r0] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ bl 21e0ca │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ ldr r4, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - revsh r0, r1 │ │ │ │ + revsh r0, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 003040e0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -341768,35 +341768,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r2, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [r2, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (3041e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -341818,24 +341818,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (304458 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #552] @ (30445c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 304280 │ │ │ │ @@ -341914,15 +341914,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (304474 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [pc, #348] @ (304478 ) │ │ │ │ ldr r2, [pc, #348] @ (30447c ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -341951,15 +341951,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 687174 │ │ │ │ + bl 687198 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (304488 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -342034,53 +342034,53 @@ │ │ │ │ b.n 304280 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r1, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r6, 304488 │ │ │ │ + rev r6, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #20 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r6, #16 │ │ │ │ + lsls r4, r2, #17 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r4, #17 │ │ │ │ movs r6, r7 │ │ │ │ - cbnz r2, 304486 │ │ │ │ + cbnz r2, 30448e │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (3045a4 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8f4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r0, #17 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + @ instruction: 0xb8cc │ │ │ │ lsls r5, r1, #1 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb840 │ │ │ │ + @ instruction: 0xb860 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb7ec │ │ │ │ + @ instruction: 0xb80c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb7ce │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (304518 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342089,31 +342089,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (304520 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #88] @ (304524 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (304528 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #76] @ (30452c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [pc, #64] @ (304530 ) │ │ │ │ ldr r1, [pc, #68] @ (304534 ) │ │ │ │ ldr r2, [pc, #68] @ (304538 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (30453c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -342124,24 +342124,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb740 │ │ │ │ + @ instruction: 0xb760 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r3, #6 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r2, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ - movs r6, r7 │ │ │ │ lsls r2, r5, #6 │ │ │ │ movs r6, r7 │ │ │ │ + lsls r2, r1, #7 │ │ │ │ + movs r6, r7 │ │ │ │ add r6, sp, #536 @ 0x218 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ @@ -342158,28 +342158,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (304588 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #28] @ (30458c ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb69a │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r6, #3 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r6, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r5, sp, #1008 @ 0x3f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -342189,28 +342189,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3045d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #28] @ (3045dc ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb64a │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r4, #2 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ add r5, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -342227,15 +342227,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (30466c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 303cdc │ │ │ │ ldr r2, [pc, #60] @ (304670 ) │ │ │ │ ldr r3, [pc, #48] @ (304668 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342250,23 +342250,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb61a │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r0, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r2, #2 │ │ │ │ movs r6, r7 │ │ │ │ str r6, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -342275,24 +342275,24 @@ │ │ │ │ ldr r2, [pc, #36] @ (3046b0 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (3046b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 26a660 │ │ │ │ nop │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vshr.u8 d16, d29, #4 │ │ │ │ - lsls r2, r3, #2 │ │ │ │ + vshr.u32 d16, d29, #20 │ │ │ │ + lsls r2, r7, #2 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342300,28 +342300,28 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (304704 ) │ │ │ │ ldr r1, [pc, #52] @ (304708 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 3046f6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26a5cc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 26a620 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vmvn.i32 d0, #237 @ 0x000000ed │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + vshr.u32 d0, d29, #26 │ │ │ │ + lsls r4, r6, #1 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (304774 ) │ │ │ │ @@ -342329,15 +342329,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (30477c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 26a560 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -342354,18 +342354,18 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 26a6a4 │ │ │ │ nop │ │ │ │ - push {r4, r6, r7} │ │ │ │ + push {r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.u64 d0, d6, d29 │ │ │ │ - movs r6, r0 │ │ │ │ + vqadd.u16 d16, d6, d29 │ │ │ │ + movs r6, r4 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 30487c │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -342384,23 +342384,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (304890 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #204] @ (304894 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #192] @ (304898 ) │ │ │ │ ldr r1, [pc, #192] @ (30489c ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -342459,23 +342459,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 304836 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 5, r0, cr14, cr13, {1} │ │ │ │ + mcr2 0, 6, r0, cr14, cr13, {1} │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.u64 d16, d2, d29 │ │ │ │ - mrc2 0, 5, r0, cr2, cr13, {1} │ │ │ │ + vshr.u16 d0, d29, #14 │ │ │ │ + mrc2 0, 6, r0, cr2, cr13, {1} │ │ │ │ strh r4, [r5, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r3!, {r1, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ @@ -342493,15 +342493,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (304958 ) │ │ │ │ ldr r1, [pc, #148] @ (30495c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (304960 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 30492a │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 3048fc │ │ │ │ @@ -342543,23 +342543,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cbz r6, 3049a2 │ │ │ │ + cbz r6, 3049aa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4, #244] @ 0xf4 │ │ │ │ - mcr2 0, 3, r0, cr4, cr13, {1} │ │ │ │ + ldc2 0, cr0, [r4, #244]! @ 0xf4 │ │ │ │ + mcr2 0, 4, r0, cr4, cr13, {1} │ │ │ │ str r6, [r6, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (304a98 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 2, r0, cr2, cr13, {1} │ │ │ │ + mrc2 0, 3, r0, cr2, cr13, {1} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (304a6c ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ ldr r4, [pc, #240] @ (304a70 ) │ │ │ │ @@ -342575,23 +342575,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (304a7c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #216] @ (304a80 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (304a84 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342653,26 +342653,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 3049d6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxtb r6, r5 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl], {61} @ 0x3d │ │ │ │ - ldc2 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ - ldc2l 0, cr0, [r0], {61} @ 0x3d │ │ │ │ + stc2l 0, cr0, [sl], #244 @ 0xf4 │ │ │ │ + ldc2 0, cr0, [r0, #244]! @ 0xf4 │ │ │ │ + ldc2l 0, cr0, [r0], #244 @ 0xf4 │ │ │ │ ldrb r0, [r1, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r4, r0 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r4, [r2, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r1, {r1, r2} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342693,23 +342693,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (304ba8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #216] @ (304bac ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (304bb0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342771,26 +342771,26 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 304b02 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r3, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 304bb0 │ │ │ │ + cbz r2, 304bb8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb9e003d │ │ │ │ - stc2l 0, cr0, [r4], #-244 @ 0xffffff0c │ │ │ │ - @ instruction: 0xfba4003d │ │ │ │ + @ instruction: 0xfbbe003d │ │ │ │ + stc2 0, cr0, [r4], {61} @ 0x3d │ │ │ │ + @ instruction: 0xfbc4003d │ │ │ │ ldrb r4, [r3, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldmia r0!, {r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sub sp, #352 @ 0x160 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrsh r0, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -342810,24 +342810,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (304d3c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #320] @ (304d40 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #304] @ (304d44 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -342926,30 +342926,30 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r0, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sp, #88 @ 0x58 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa74003d │ │ │ │ - @ instruction: 0xfb3a003d │ │ │ │ - @ instruction: 0xfa7a003d │ │ │ │ + @ instruction: 0xfa94003d │ │ │ │ + @ instruction: 0xfb5a003d │ │ │ │ + @ instruction: 0xfa9a003d │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrsh r2, [r1, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (304d58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldrb r2, [r7, #21] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342958,33 +342958,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (304ddc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (304de0 ) │ │ │ │ ldr r1, [pc, #92] @ (304de4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #76] @ (304de8 ) │ │ │ │ ldr r1, [pc, #80] @ (304dec ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #68] @ (304df0 ) │ │ │ │ ldr r2, [pc, #68] @ (304df4 ) │ │ │ │ ldr r3, [pc, #72] @ (304df8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -342994,21 +342994,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #128 @ 0x80 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str??.w r0, [r6, #61] @ 0x3d │ │ │ │ vst4.8 {d0-d3}, [r6 :256]! │ │ │ │ - lsls r2, r1, #3 │ │ │ │ + vld4.8 {d0-d3}, [r6 :256]! │ │ │ │ + lsls r2, r5, #3 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r6, [r5, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r6, pc, #552 @ (adr r6, 305018 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343026,15 +343026,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (304e64 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 304e44 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -343042,23 +343042,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223efc │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str.w r0, [r0, sp, lsl #3] │ │ │ │ - @ instruction: 0xfa08003d │ │ │ │ + str??.w r0, [r0, sp, lsl #3] │ │ │ │ + @ instruction: 0xfa28003d │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 304f24 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #168] @ (304f28 ) │ │ │ │ @@ -343073,15 +343073,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -343122,51 +343122,51 @@ │ │ │ │ add r0, pc │ │ │ │ blx 224cd4 │ │ │ │ b.n 304ee4 │ │ │ │ ldr r0, [pc, #36] @ (304f40 ) │ │ │ │ add r0, pc │ │ │ │ blx 224cd4 │ │ │ │ b.n 304ee4 │ │ │ │ - add r6, sp, #80 @ 0x50 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf7c8003d │ │ │ │ - ldrsb.w r0, [sl, #61] @ 0x3d │ │ │ │ + @ instruction: 0xf7e8003d │ │ │ │ + ldrsh.w r0, [sl, #61] @ 0x3d │ │ │ │ ldrb r2, [r7, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r4, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vld4.8 {d16-d19}, [r2 :256]! │ │ │ │ - vld4.8 {d0-d3}, [r8 :256]! │ │ │ │ + vst1.8 @ instruction: 0xf982003d │ │ │ │ + vst4.8 {d16-d19}, [r8 :256]! │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 304f80 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (304f84 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (304f88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #24] @ (304f8c ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3040e0 │ │ │ │ nop │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #344 @ 0x158 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf6f8003d │ │ │ │ - @ instruction: 0xf71a003d │ │ │ │ + @ instruction: 0xf718003d │ │ │ │ + @ instruction: 0xf73a003d │ │ │ │ @ instruction: 0xf0b6006c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #136] @ (305028 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -343182,15 +343182,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 304fea │ │ │ │ @@ -343220,22 +343220,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #952 @ 0x3b8 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrh r4, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subw r0, r8, #2109 @ 0x83d │ │ │ │ + movt r0, #34877 @ 0x883d │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #34877 @ 0x883d │ │ │ │ + @ instruction: 0xf6e8003d │ │ │ │ ldrh r6, [r1, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r6, r1 │ │ │ │ @@ -343300,29 +343300,29 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r1, sp, #8 │ │ │ │ bl 303eb0 │ │ │ │ b.n 3050aa │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #856 @ 0x358 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sbcs.w r0, r4, #12386304 @ 0xbd0000 │ │ │ │ - @ instruction: 0xf596003d │ │ │ │ + @ instruction: 0xf594003d │ │ │ │ + subs.w r0, r6, #12386304 @ 0xbd0000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (305460 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ ldr r3, [pc, #816] @ (305464 ) │ │ │ │ @@ -343339,25 +343339,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #788] @ (305474 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 224f6c │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -343368,15 +343368,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 225a3c │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 305390 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6965a4 │ │ │ │ + bl 6965c4 │ │ │ │ cbnz r0, 3051e8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 223f00 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (305478 ) │ │ │ │ ldr r3, [pc, #676] @ (305464 ) │ │ │ │ @@ -343463,15 +343463,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (305484 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 303e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3053ee │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -343539,15 +343539,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 303eb0 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 3053da │ │ │ │ adds r7, #1 │ │ │ │ b.n 305308 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ @@ -343557,15 +343557,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (305494 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d5b4 │ │ │ │ + bl 69d5d4 │ │ │ │ b.n 3051bc │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (305498 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -343573,50 +343573,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 3051ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 3052e2 │ │ │ │ ldr r1, [pc, #176] @ (3054a0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ b.n 3051bc │ │ │ │ ldr r4, [pc, #160] @ (3054a4 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (3054a8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3051bc │ │ │ │ ldr r2, [pc, #144] @ (3054ac ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (3054b0 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3051ac │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 224f6c │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -343632,81 +343632,81 @@ │ │ │ │ b.n 305260 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, lr, #12386304 @ 0xbd0000 │ │ │ │ - add r3, sp, #328 @ 0x148 │ │ │ │ + @ instruction: 0xf53e003d │ │ │ │ + add r3, sp, #456 @ 0x1c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf6e2003d │ │ │ │ - adds.w r0, sl, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf702003d │ │ │ │ + @ instruction: 0xf53a003d │ │ │ │ ldr r4, [r1, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf3b4003d │ │ │ │ @ instruction: 0xf3d4003d │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + @ instruction: 0xf3f4003d │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf2fa003d │ │ │ │ - @ instruction: 0xf318003d │ │ │ │ - @ instruction: 0xf4f4003d │ │ │ │ - adds.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ - @ instruction: 0xf4d0003d │ │ │ │ + @ instruction: 0xf31a003d │ │ │ │ + @ instruction: 0xf338003d │ │ │ │ + adds.w r0, r4, #12386304 @ 0xbd0000 │ │ │ │ + @ instruction: 0xf530003d │ │ │ │ + @ instruction: 0xf4f0003d │ │ │ │ sdiv pc, r5, pc │ │ │ │ - @ instruction: 0xf4b2003d │ │ │ │ - eor.w r0, lr, #12386304 @ 0xbd0000 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + @ instruction: 0xf4d2003d │ │ │ │ + @ instruction: 0xf4ae003d │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - orn r0, lr, #12386304 @ 0xbd0000 │ │ │ │ + eor.w r0, lr, #12386304 @ 0xbd0000 │ │ │ │ ldr r0, [pc, #4] @ (3054bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strb r2, [r1, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3054c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strb r2, [r6, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #52] @ 305518 │ │ │ │ ldr r2, [pc, #52] @ (30551c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (305520 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 305502 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r0, sp, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bic.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ - orr.w r0, r0, #12386304 @ 0xbd0000 │ │ │ │ + orr.w r0, r2, #12386304 @ 0xbd0000 │ │ │ │ + orn r0, r0, #12386304 @ 0xbd0000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (3055a8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #116] @ (3055ac ) │ │ │ │ @@ -343714,35 +343714,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (3055b0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #100] @ (3055b4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (3055b8 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #84] @ (3055bc ) │ │ │ │ ldr r1, [pc, #88] @ (3055c0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #72] @ (3055c4 ) │ │ │ │ ldr r2, [pc, #72] @ (3055c8 ) │ │ │ │ ldr r3, [pc, #76] @ (3055cc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -343754,22 +343754,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #752 @ (adr r7, 30589c ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 30591c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb.w r0, [r2, fp, lsl #3] │ │ │ │ - str r6, [r5, #16] │ │ │ │ + ldrsh.w r0, [r2, fp, lsl #3] │ │ │ │ + str r6, [r1, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r7, #0] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ movs r5, r7 │ │ │ │ strb r2, [r1, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343779,41 +343779,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #52] @ 30561c │ │ │ │ ldr r2, [pc, #52] @ (305620 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (305624 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 305606 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #32 @ (adr r7, 305640 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 3056c0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf31e003d │ │ │ │ - @ instruction: 0xf33c003d │ │ │ │ + @ instruction: 0xf33e003d │ │ │ │ + @ instruction: 0xf35c003d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (3056ac ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -343821,15 +343821,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (3056b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ bl 3055d0 │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -343854,49 +343854,49 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r6, pc, #736 @ (adr r6, 305990 ) │ │ │ │ + add r6, pc, #864 @ (adr r6, 305a10 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movt r0, #57405 @ 0xe03d │ │ │ │ @ instruction: 0xf2ee003d │ │ │ │ - @ instruction: 0xf2b0003d │ │ │ │ + @ instruction: 0xf30e003d │ │ │ │ + @ instruction: 0xf2d0003d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 305704 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (305708 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (30570c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #136 @ (adr r6, 305790 ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 305810 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf234003d │ │ │ │ - @ instruction: 0xf256003d │ │ │ │ + @ instruction: 0xf254003d │ │ │ │ + @ instruction: 0xf276003d │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 305764 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ @@ -343905,15 +343905,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (305768 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (30576c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 30574c │ │ │ │ ldr r2, [pc, #40] @ (305770 ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -343922,18 +343922,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r5, pc, #832 @ (adr r5, 305aa8 ) │ │ │ │ + add r5, pc, #960 @ (adr r5, 305b28 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf1fe003d │ │ │ │ - rsbs r0, r8, #61 @ 0x3d │ │ │ │ + @ instruction: 0xf21e003d │ │ │ │ + @ instruction: 0xf1f8003d │ │ │ │ strd r0, r0, [sl, #-432]! @ 0x1b0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (3057e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343942,25 +343942,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (3057f0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #84] @ (3057f4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (3057f8 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 3078bc │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 3057d6 │ │ │ │ @@ -343969,22 +343969,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3078bc │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54dc74 │ │ │ │ - add r5, pc, #432 @ (adr r5, 30599c ) │ │ │ │ + b.w 54dca4 │ │ │ │ + add r5, pc, #560 @ (adr r5, 305a1c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sbcs.w r0, lr, #61 @ 0x3d │ │ │ │ - sub.w r0, r0, #61 @ 0x3d │ │ │ │ - subs r4, r2, #4 │ │ │ │ + @ instruction: 0xf19e003d │ │ │ │ + rsb r0, r0, #61 @ 0x3d │ │ │ │ + subs r4, r6, #4 │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + subs r2, r3, #3 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003057fc : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -344019,36 +344019,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (3058e4 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 3058bc │ │ │ │ ldr r1, [pc, #128] @ (3058e8 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #120] @ (3058ec ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (3058f0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c8a4 │ │ │ │ + bl 54c8d4 │ │ │ │ ldr r1, [pc, #104] @ (3058f4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr r3, [pc, #96] @ (3058f8 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 307b80 │ │ │ │ @@ -344059,40 +344059,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (3058fc ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #56] @ (305900 ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 305880 │ │ │ │ - add r4, pc, #680 @ (adr r4, 305b84 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 305c04 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - addw r0, r0, #2107 @ 0x83b │ │ │ │ - ldrsh r4, [r3, r0] │ │ │ │ + @ instruction: 0xf620003b │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r0, #0 │ │ │ │ + subs r6, r4, #0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf120003d │ │ │ │ - @ instruction: 0xf120003d │ │ │ │ - add r3, pc, #592 @ (adr r3, 305b48 ) │ │ │ │ + adc.w r0, r0, #61 @ 0x3d │ │ │ │ + adc.w r0, r0, #61 @ 0x3d │ │ │ │ + add r3, pc, #720 @ (adr r3, 305bc8 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r2, #7 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf0ca003d │ │ │ │ + @ instruction: 0xf0ea003d │ │ │ │ │ │ │ │ 00305904 : │ │ │ │ ldr r3, [pc, #80] @ (305958 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ ldr.w r4, [r2, #128] @ 0x80 │ │ │ │ @@ -344135,15 +344135,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (305984 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strb r2, [r7, #10] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -344152,43 +344152,43 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (3059ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (3059f0 ) │ │ │ │ ldr r1, [pc, #64] @ (3059f4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #48] @ (3059f8 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54e1e0 │ │ │ │ + bl 54e210 │ │ │ │ ldr r1, [pc, #40] @ (3059fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ + b.w 54e1ac │ │ │ │ nop │ │ │ │ - add r3, pc, #768 @ (adr r3, 305ce8 ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 305d68 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0ce003d │ │ │ │ - @ instruction: 0xf0da003d │ │ │ │ - eors.w r0, ip, #12255232 @ 0xbb0000 │ │ │ │ - ldrb r0, [r7, r2] │ │ │ │ + @ instruction: 0xf0ee003d │ │ │ │ + @ instruction: 0xf0fa003d │ │ │ │ + @ instruction: 0xf4bc003b │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -344272,20 +344272,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 305afe │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr r3, [pc, #60] @ (305b3c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 305ae2 │ │ │ │ ldr r3, [pc, #52] @ (305b40 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -344298,25 +344298,25 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (305b44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 305ae2 │ │ │ │ str r0, [r7, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 d16, d0, d29 │ │ │ │ + vmvn.i32 d0, #13 @ 0x0000000d │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 305b76 │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 305b86 │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 305b74 │ │ │ │ ldrb.w r3, [r0, #119] @ 0x77 │ │ │ │ @@ -344475,15 +344475,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (305dc4 ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 305bba │ │ │ │ movs r3, #2 │ │ │ │ b.n 305c88 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 305be6 │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -344544,15 +344544,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr, #244]! @ 0xf4 │ │ │ │ + ldcl 0, cr0, [lr, #244] @ 0xf4 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ ldr r0, [pc, #192] @ (305e9c ) │ │ │ │ @@ -344622,25 +344622,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (305eac ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 305df8 │ │ │ │ ldr r5, [pc, #144] @ (305f30 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 3, r0, ip, cr13 │ │ │ │ + ldcl 0, cr0, [ip], #-244 @ 0xffffff0c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #176] @ (305f78 ) │ │ │ │ @@ -344688,15 +344688,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (305f88 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 305ee4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 305a00 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 305f62 │ │ │ │ @@ -344722,44 +344722,44 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebee003d │ │ │ │ + stc 0, cr0, [lr], {61} @ 0x3d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 305fd4 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #52] @ (305fd8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (305fdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 3057fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 305abc │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r5, [sp, #872] @ 0x368 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strd r0, r0, [r4, #-244]! @ 0xf4 │ │ │ │ - @ instruction: 0xe986003d │ │ │ │ + @ instruction: 0xe984003d │ │ │ │ + @ instruction: 0xe9a6003d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (3060a0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ @@ -344768,27 +344768,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #144] @ (3060ac ) │ │ │ │ ldr r1, [pc, #148] @ (3060b0 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (3060b4 ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ vldr d7, [pc, #100] @ 306090 │ │ │ │ ldr r3, [pc, #136] @ (3060b8 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -344826,24 +344826,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmdb r2, {r0, r2, r3, r4, r5} │ │ │ │ - ldmdb r4!, {r0, r2, r3, r4, r5} │ │ │ │ - orrs.w r0, r0, sp, rrx │ │ │ │ - orrs.w r0, lr, sp, rrx │ │ │ │ + ldmdb r2!, {r0, r2, r3, r4, r5} │ │ │ │ + ldrd r0, r0, [r4, #-244] @ 0xf4 │ │ │ │ + orns r0, r0, sp, rrx │ │ │ │ + orns r0, lr, sp, rrx │ │ │ │ ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf19a003d │ │ │ │ - ldrd r0, r0, [r4, #244]! @ 0xf4 │ │ │ │ + subs.w r0, sl, #61 @ 0x3d │ │ │ │ + ands.w r0, r4, sp, rrx │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 003060c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -344911,15 +344911,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 306102 │ │ │ │ ldr r0, [pc, #60] @ (3061a0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 306102 │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 3060fa │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -344934,15 +344934,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 306250 │ │ │ │ lsls r4, r5, #1 │ │ │ │ blxns r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r0, #244]! @ 0xf4 │ │ │ │ + and.w r0, r0, sp, rrx │ │ │ │ │ │ │ │ 003061a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 305a00 │ │ │ │ @@ -344976,15 +344976,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (3062c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2bb18c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -345001,15 +345001,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #140] @ (3062d8 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (3062dc ) │ │ │ │ add r0, pc │ │ │ │ @@ -345017,15 +345017,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (3062e0 ) │ │ │ │ ldr r1, [pc, #132] @ (3062e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2bb18c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -345039,49 +345039,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (3062f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #80] @ (3062f4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldmia.w r2, {r0, r2, r3, r4, r5} │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldmia.w r2!, {r0, r2, r3, r4, r5} │ │ │ │ + ldr r3, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrrc 0, 3, r0, r6, cr11 │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + ldcl 0, cr0, [r6], #-236 @ 0xffffff14 │ │ │ │ + strb r4, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306080 │ │ │ │ + b.n 3060c0 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3060c8 │ │ │ │ + b.n 306108 │ │ │ │ movs r5, r7 │ │ │ │ svc 38 @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xe82c003d │ │ │ │ - @ instruction: 0xebf0003b │ │ │ │ - strb r6, [r1, r0] │ │ │ │ + strex r0, r0, [ip, #244] @ 0xf4 │ │ │ │ + ldc 0, cr0, [r0], {59} @ 0x3b │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [sp, #824] @ 0x338 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 305fe8 │ │ │ │ + b.n 306028 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 30602c │ │ │ │ + b.n 30606c │ │ │ │ movs r5, r7 │ │ │ │ udf #210 @ 0xd2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 003062f8 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -345112,27 +345112,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (306354 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306318 │ │ │ │ ldr r0, [pc, #28] @ (306358 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ nop │ │ │ │ udf #122 @ 0x7a │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [pc, #24] @ (306364 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe82c003d │ │ │ │ + strex r0, r0, [ip, #244] @ 0xf4 │ │ │ │ │ │ │ │ 0030635c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (3063b8 ) │ │ │ │ @@ -345166,30 +345166,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3063cc ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306382 │ │ │ │ ldr r0, [pc, #32] @ (3063d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 306382 │ │ │ │ udf #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ blx r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 3063b4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 306394 │ │ │ │ - movs r5, r7 │ │ │ │ + @ instruction: 0xe800003d │ │ │ │ │ │ │ │ 003063d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #64] @ (306424 ) │ │ │ │ @@ -345215,41 +345214,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (306434 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3063f4 │ │ │ │ ldr r0, [pc, #32] @ (306438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3063f4 │ │ │ │ nop │ │ │ │ bx r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 306354 │ │ │ │ lsls r4, r5, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 306384 │ │ │ │ + b.n 3063c4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (306460 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -345257,15 +345256,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (3064c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3064c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #56] @ (3064c8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3064cc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3064d0 ) │ │ │ │ @@ -345275,24 +345274,24 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrd r0, r0, [r4, #236] @ 0xec │ │ │ │ - str r6, [r5, r7] │ │ │ │ + ldrd r0, r0, [r4, #236]! @ 0xec │ │ │ │ + strh r6, [r1, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 30636c │ │ │ │ + b.n 3063ac │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -345308,34 +345307,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r1, [pc, #156] @ (3065b4 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -345343,15 +345342,15 @@ │ │ │ │ ble.n 306578 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 54f488 │ │ │ │ + bl 54f4b8 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3065b8 ) │ │ │ │ @@ -345360,73 +345359,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3065c0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - blx r2 │ │ │ │ + blx r6 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + @ instruction: 0x47ca │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #664] @ 0x298 │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306358 │ │ │ │ + b.n 306398 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [sp, #120] @ 0x78 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 3062d8 │ │ │ │ + b.n 306318 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 3062ac │ │ │ │ + b.n 3062ec │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #60] @ 306618 │ │ │ │ ldr r2, [pc, #60] @ (30661c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (306620 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 306604 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov sl, r3 │ │ │ │ + mov sl, r7 │ │ │ │ movs r5, r7 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, sl │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00306624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -345437,15 +345436,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3066b0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 306690 │ │ │ │ ldr.w r8, [pc, #92] @ 3066b4 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3066b8 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -345453,15 +345452,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 306690 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 306664 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -345473,21 +345472,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xe810003b │ │ │ │ - ldmia.w ip, {r0, r2, r3, r4, r5} │ │ │ │ - mov r6, r4 │ │ │ │ + @ instruction: 0xe830003b │ │ │ │ + ldmia.w ip!, {r0, r2, r3, r4, r5} │ │ │ │ + mov r6, r8 │ │ │ │ movs r5, r7 │ │ │ │ - mov r0, r8 │ │ │ │ + mov r0, ip │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003066bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -345495,28 +345494,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (3066fc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 306128 │ │ │ │ + b.n 306168 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ bcs.n 30673a │ │ │ │ ldr r1, [pc, #88] @ (306768 ) │ │ │ │ @@ -345551,15 +345550,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30673a │ │ │ │ b.n 306736 │ │ │ │ - str r6, [sp, #936] @ 0x3a8 │ │ │ │ + str r7, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 306798 │ │ │ │ @@ -345577,15 +345576,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3067b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ str r2, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (306844 ) │ │ │ │ @@ -345595,25 +345594,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (30684c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #112] @ (306850 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (306854 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #96] @ (306858 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -345636,29 +345635,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r6, [sp, #208] @ 0xd0 │ │ │ │ + str r6, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306550 │ │ │ │ + b.n 306590 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #632] @ (306ac8 ) │ │ │ │ + ldr r6, [pc, #760] @ (306b48 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 306090 │ │ │ │ + b.n 3060d0 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3068b2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -345755,21 +345754,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 306920 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 306916 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -345785,25 +345784,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 306624 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 306a3c │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #200] @ (306a98 ) │ │ │ │ ldr r2, [pc, #204] @ (306a9c ) │ │ │ │ ldr r1, [pc, #204] @ (306aa0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 306a78 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 306a68 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -345864,22 +345863,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 306a3e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 306a30 │ │ │ │ - str r4, [sp, #184] @ 0xb8 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, r5 │ │ │ │ + cmn r6, r1 │ │ │ │ movs r5, r7 │ │ │ │ - cmn r6, r0 │ │ │ │ + cmn r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 306c80 │ │ │ │ @@ -345889,15 +345888,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (306c88 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 306c58 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (306c8c ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -346010,15 +346009,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (306cac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (306cb0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3066bc │ │ │ │ @@ -346044,37 +346043,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #240] @ 0xf0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 306fb4 │ │ │ │ + b.n 306ff4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306fd8 │ │ │ │ + b.n 307018 │ │ │ │ movs r5, r7 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 306f48 │ │ │ │ + b.n 306f88 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306f30 │ │ │ │ + b.n 306f70 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306f0c │ │ │ │ + b.n 306f4c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306ef0 │ │ │ │ + b.n 306f30 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306ed8 │ │ │ │ + b.n 306f18 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 306ec0 │ │ │ │ + b.n 306f00 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 307110 │ │ │ │ + b.n 307150 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #312] @ (306de8 ) │ │ │ │ + ldr r2, [pc, #440] @ (306e68 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -346088,49 +346087,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #344] @ (306e44 ) │ │ │ │ ldr r1, [pc, #344] @ (306e48 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #332] @ (306e4c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (306e50 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #316] @ (306e54 ) │ │ │ │ ldr r1, [pc, #320] @ (306e58 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #300] @ (306e5c ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 306e28 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -346212,59 +346211,59 @@ │ │ │ │ b.w 341498 │ │ │ │ ldr r0, [pc, #52] @ (306e60 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - b.n 307148 │ │ │ │ + b.n 307188 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r1, [pc, #640] @ (3070c4 ) │ │ │ │ + ldr r1, [pc, #768] @ (307144 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ movs r5, r7 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + svc 22 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 30720c │ │ │ │ + b.n 30724c │ │ │ │ movs r5, r7 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ - ldc2 0, cr0, [lr, #-240] @ 0xffffff10 │ │ │ │ - add r2, pc, #832 @ (adr r2, 30719c ) │ │ │ │ + ldc2 0, cr0, [lr, #-240]! @ 0xffffff10 │ │ │ │ + add r2, pc, #960 @ (adr r2, 30721c ) │ │ │ │ movs r4, r7 │ │ │ │ - svc 62 @ 0x3e │ │ │ │ + svc 94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ - udf #166 @ 0xa6 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 306624 │ │ │ │ cbz r0, 306eba │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #64] @ (306ed0 ) │ │ │ │ ldr r2, [pc, #64] @ (306ed4 ) │ │ │ │ ldr r1, [pc, #68] @ (306ed8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 306eba │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -346274,43 +346273,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r6, #12 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #36 @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 306624 │ │ │ │ cbz r0, 306f3a │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #72] @ (306f50 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (306f54 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (306f58 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 306f3a │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -346324,19 +346323,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #54] @ 0x36 │ │ │ │ + ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #114 @ 0x72 │ │ │ │ + subs r5, #146 @ 0x92 │ │ │ │ movs r5, r7 │ │ │ │ - subs r5, #140 @ 0x8c │ │ │ │ + subs r5, #172 @ 0xac │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -346351,25 +346350,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 306624 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 306fc8 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #80] @ (306ff0 ) │ │ │ │ ldr r2, [pc, #84] @ (306ff4 ) │ │ │ │ ldr r1, [pc, #84] @ (306ff8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 306fc8 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -346387,19 +346386,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 306f86 │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 306f86 │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #246 @ 0xf6 │ │ │ │ + subs r5, #22 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -346412,25 +346411,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 306624 │ │ │ │ cbz r0, 30705a │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #76] @ (307084 ) │ │ │ │ ldr r2, [pc, #76] @ (307088 ) │ │ │ │ ldr r1, [pc, #80] @ (30708c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 30705a │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 30705c │ │ │ │ movs r0, #0 │ │ │ │ @@ -346446,19 +346445,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #68 @ 0x44 │ │ │ │ + subs r4, #100 @ 0x64 │ │ │ │ movs r5, r7 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #124 @ 0x7c │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -346474,26 +346473,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 306624 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 30710e │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #120] @ (30714c ) │ │ │ │ ldr r2, [pc, #120] @ (307150 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (307154 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 307108 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 307134 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 30710e │ │ │ │ uxth r2, r5 │ │ │ │ @@ -346527,19 +346526,19 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (3071cc ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ @@ -346579,27 +346578,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30717e │ │ │ │ ldr r0, [pc, #32] @ (3071dc ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 30717e │ │ │ │ nop │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 307290 │ │ │ │ + blt.n 3072d0 │ │ │ │ movs r5, r7 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (307248 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -346627,15 +346626,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (307258 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -346645,15 +346644,15 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 307288 │ │ │ │ + blt.n 3072c8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030725c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346687,22 +346686,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 307284 │ │ │ │ + blt.n 3072c4 │ │ │ │ movs r5, r7 │ │ │ │ ldrb r2, [r3, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (3072d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346711,15 +346710,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (30732c ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #60] @ (307330 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ str.w r2, [r0, #156] @ 0x9c │ │ │ │ @@ -346728,35 +346727,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 307260 │ │ │ │ + bge.n 3072a0 │ │ │ │ movs r5, r7 │ │ │ │ - bge.n 307290 │ │ │ │ + bge.n 3072d0 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (307368 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldrb r0, [r0, r1] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346764,15 +346763,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (3073bc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3073c0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #44] @ (3073c4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -346780,21 +346779,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #26] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 307358 │ │ │ │ + bge.n 307398 │ │ │ │ movs r3, r7 │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bge.n 307428 │ │ │ │ + bge.n 307468 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 307410 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346802,31 +346801,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (307418 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #36] @ (30741c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bge.n 3074ec │ │ │ │ + bge.n 30732c │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 30740c │ │ │ │ + blt.n 30744c │ │ │ │ movs r5, r7 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -346845,15 +346844,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 224f6c │ │ │ │ mov r0, r6 │ │ │ │ bl 2c5f00 │ │ │ │ @@ -346889,63 +346888,63 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ b.n 307486 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r6, #9 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r7, #8 │ │ │ │ movs r5, r7 │ │ │ │ adds r6, #194 @ 0xc2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 307518 │ │ │ │ + bls.n 307558 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 307530 │ │ │ │ ldr r2, [pc, #48] @ (307534 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (307538 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #36] @ (30753c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 3075d0 │ │ │ │ + bls.n 307610 │ │ │ │ movs r3, r7 │ │ │ │ - adcs r6, r4 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bhi.n 307504 │ │ │ │ + bls.n 307544 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -346962,65 +346961,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 3075a4 │ │ │ │ ldr r5, [pc, #224] @ (30764c ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54b554 │ │ │ │ + bl 54b584 │ │ │ │ ldr r3, [pc, #216] @ (307650 ) │ │ │ │ ldr r2, [pc, #216] @ (307654 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (307658 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (30765c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54b554 │ │ │ │ + bl 54b584 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (307660 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (307664 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 307590 │ │ │ │ ldr r2, [pc, #136] @ (307668 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (30766c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #124] @ (307670 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9180 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -347036,52 +347035,52 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (30767c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r5, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r4!, {r2, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bhi.n 307564 │ │ │ │ + bhi.n 3075a4 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r1, #12] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r7, #4 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 307748 │ │ │ │ + bhi.n 307588 │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 3076e8 │ │ │ │ + bhi.n 307728 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r4, #8] │ │ │ │ + ldrh r0, [r0, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r6, #3 │ │ │ │ + lsls r2, r2, #4 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ movs r5, r7 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #166 @ 0xa6 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #6] │ │ │ │ + ldrh r4, [r4, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 307630 │ │ │ │ + bvc.n 307670 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 3075dc │ │ │ │ + bvc.n 30761c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307680 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -347108,19 +347107,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 225e54 │ │ │ │ nop │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r1, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 307708 │ │ │ │ + bvc.n 307748 │ │ │ │ movs r5, r7 │ │ │ │ - bvc.n 3077b4 │ │ │ │ + bvc.n 3075f4 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003076d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -347132,24 +347131,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (307774 ) │ │ │ │ ldr r1, [pc, #136] @ (307778 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #116] @ (30777c ) │ │ │ │ ldr r1, [pc, #116] @ (307780 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #104] @ (307784 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 30775e │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 30774a │ │ │ │ @@ -347179,36 +347178,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (307798 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (30779c ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r2, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 307834 │ │ │ │ + bvc.n 307874 │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #124 @ 0x7c │ │ │ │ + subs r7, #156 @ 0x9c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vshr.u32 d0, d28, #18 │ │ │ │ - bvs.n 307750 │ │ │ │ + vshr.u8 d16, d28, #2 │ │ │ │ + bvc.n 307790 │ │ │ │ movs r5, r7 │ │ │ │ ldmia r2, {r2, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldmia r2!, {r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r2, #60] @ 0x3c │ │ │ │ + strh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 307694 │ │ │ │ + bvs.n 3076d4 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 307740 │ │ │ │ + bvs.n 307780 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 307874 │ │ │ │ + bvs.n 3076b4 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 307754 │ │ │ │ + bvs.n 307794 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003077a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -347224,26 +347223,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (3077ec ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2bb18c │ │ │ │ nop │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 307700 │ │ │ │ + bvs.n 307740 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003077f0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -347283,25 +347282,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (307868 ) │ │ │ │ ldr r0, [pc, #32] @ (30786c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strh r4, [r5, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 307794 │ │ │ │ + bpl.n 3077d4 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 3078e8 │ │ │ │ + bvs.n 307928 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r3, #52] @ 0x34 │ │ │ │ + strh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 307778 │ │ │ │ + bpl.n 3077b8 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 3078fc │ │ │ │ + bvs.n 30793c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307870 : │ │ │ │ cbz r0, 30788c │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -347323,19 +347322,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3078b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 307918 │ │ │ │ + bpl.n 307958 │ │ │ │ movs r5, r7 │ │ │ │ - bvs.n 307934 │ │ │ │ + bvs.n 307974 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003078bc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347364,24 +347363,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (30796c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #84] @ (307970 ) │ │ │ │ ldr r1, [pc, #88] @ (307974 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 3eaa8c │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -347399,22 +347398,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r4, #46] @ 0x2e │ │ │ │ + strh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 307a00 │ │ │ │ + bpl.n 307a40 │ │ │ │ movs r3, r7 │ │ │ │ - ldc2 0, cr0, [lr, #240] @ 0xf0 │ │ │ │ - bmi.n 307924 │ │ │ │ + ldc2 0, cr0, [lr, #240]! @ 0xf0 │ │ │ │ + bmi.n 307964 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307978 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347459,23 +347458,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #112] @ (307a60 ) │ │ │ │ ldr r1, [pc, #112] @ (307a64 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 3e1f28 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -347505,138 +347504,138 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 307b4c │ │ │ │ + bmi.n 30798c │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stc2l 0, cr0, [r8], {60} @ 0x3c │ │ │ │ - bmi.n 307a68 │ │ │ │ + stc2l 0, cr0, [r8], #240 @ 0xf0 │ │ │ │ + bmi.n 307aa8 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 30798c │ │ │ │ + bcc.n 3079cc │ │ │ │ movs r5, r7 │ │ │ │ - bmi.n 307b50 │ │ │ │ + bmi.n 307990 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307a74 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr.w ip, [pc, #44] @ 307ab8 │ │ │ │ ldr r2, [pc, #44] @ (307abc ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (307ac0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r2, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [r4], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0xfbca003c │ │ │ │ + mcrr2 0, 3, r0, r4, cr12 │ │ │ │ + @ instruction: 0xfbea003c │ │ │ │ │ │ │ │ 00307ac4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 54dac4 │ │ │ │ + bl 54daf4 │ │ │ │ ldr.w ip, [pc, #44] @ 307b08 │ │ │ │ ldr r2, [pc, #44] @ (307b0c ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (307b10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfbd4003c │ │ │ │ - @ instruction: 0xfb7a003c │ │ │ │ + @ instruction: 0xfbf4003c │ │ │ │ + @ instruction: 0xfb9a003c │ │ │ │ │ │ │ │ 00307b14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (307b6c ) │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #64] @ (307b70 ) │ │ │ │ ldr r2, [pc, #64] @ (307b74 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (307b78 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #52] @ (307b7c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ cmp r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfb7e003c │ │ │ │ - @ instruction: 0xfb24003c │ │ │ │ + @ instruction: 0xfb9e003c │ │ │ │ + @ instruction: 0xfb44003c │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00307b80 : │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54ddb4 │ │ │ │ │ │ │ │ 00307b84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (307bd8 ) │ │ │ │ @@ -347645,40 +347644,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (307be0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #44] @ (307be4 ) │ │ │ │ ldr r1, [pc, #48] @ (307be8 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r5, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307b44 │ │ │ │ + bcs.n 307b84 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r2, #236 @ 0xec │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xfb02003c │ │ │ │ - bcs.n 307c60 │ │ │ │ + @ instruction: 0xfb22003c │ │ │ │ + bcs.n 307ca0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307bec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -347703,55 +347702,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (307cd0 ) │ │ │ │ ldr r0, [pc, #172] @ (307cd4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (307cd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #140] @ (307cdc ) │ │ │ │ ldr r2, [pc, #144] @ (307ce0 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (307ce4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #132] @ (307ce8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (307cec ) │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #92] @ (307cf0 ) │ │ │ │ ldr r2, [pc, #96] @ (307cf4 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (307cf8 ) │ │ │ │ @@ -347759,54 +347758,54 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 307c5e │ │ │ │ ldr r1, [pc, #84] @ (307cfc ) │ │ │ │ ldr r0, [pc, #88] @ (307d00 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 307c32 │ │ │ │ ldr r1, [pc, #76] @ (307d04 ) │ │ │ │ ldr r0, [pc, #80] @ (307d08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 307c32 │ │ │ │ cmp r7, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307c9c │ │ │ │ + bcc.n 307cdc │ │ │ │ movs r5, r7 │ │ │ │ - bcs.n 307c20 │ │ │ │ + bcs.n 307c60 │ │ │ │ movs r5, r7 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r6, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa62003c │ │ │ │ - @ instruction: 0xfa08003c │ │ │ │ + @ instruction: 0xfa82003c │ │ │ │ + @ instruction: 0xfa28003c │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r1, #18] │ │ │ │ + strh r6, [r5, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa1e003c │ │ │ │ - vst1.8 @ instruction: 0xf9c4003c │ │ │ │ - strh r4, [r7, #16] │ │ │ │ + @ instruction: 0xfa3e003c │ │ │ │ + vld1.8 @ instruction: 0xf9e4003c │ │ │ │ + strh r4, [r3, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307d90 │ │ │ │ + bcs.n 307dd0 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ + strh r4, [r1, #18] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcs.n 307d40 │ │ │ │ + bcs.n 307d80 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307d0c : │ │ │ │ cbnz r0, 307d22 │ │ │ │ ldr r3, [pc, #108] @ (307d7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347826,43 +347825,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (307d88 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #56] @ (307d8c ) │ │ │ │ ldr r1, [pc, #60] @ (307d90 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r5, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 307db0 │ │ │ │ + bne.n 307df0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vld4.8 {d16-d19}, [r4 :256], ip │ │ │ │ - beq.n 307ccc │ │ │ │ + vst1.8 @ instruction: 0xf984003c │ │ │ │ + beq.n 307d0c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00307d94 : │ │ │ │ cbnz r0, 307daa │ │ │ │ ldr r3, [pc, #108] @ (307e04 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -347882,47 +347881,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (307e10 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #56] @ (307e14 ) │ │ │ │ ldr r1, [pc, #60] @ (307e18 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r3!, {r3, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307d28 │ │ │ │ + beq.n 307d68 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + subs r0, #198 @ 0xc6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr.w r0, [ip, #60] @ 0x3c │ │ │ │ - beq.n 307e44 │ │ │ │ + ldr??.w r0, [ip, #60] @ 0x3c │ │ │ │ + beq.n 307e84 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (307e24 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ strh r6, [r6, r0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -347930,33 +347929,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (307e74 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (307e78 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #40] @ (307e7c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - beq.n 307e98 │ │ │ │ + beq.n 307ed8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + subs r0, #74 @ 0x4a │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -347979,33 +347978,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 308468 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r2, [pc, #1408] @ 30846c │ │ │ │ ldr.w r1, [pc, #1408] @ 308470 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r5, #0 │ │ │ │ bl 307b84 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -348043,50 +348042,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 308488 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #1288] @ 30848c │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 307fa6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 308490 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 307fbe │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 308494 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr.w r1, [pc, #1240] @ 308498 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c7f94 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr.w r3, [pc, #1216] @ 30849c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 307b80 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -348116,15 +348115,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 307f34 │ │ │ │ ldr.w r0, [pc, #1136] @ 3084a4 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30815e │ │ │ │ ldr.w r3, [pc, #1116] @ 3084a8 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -348156,50 +348155,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 3084b8 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #1040] @ 3084bc │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 3080ce │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (3084c0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 3080e6 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (3084c4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #992] @ (3084c8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2c7f94 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r3, [pc, #920] @ (30849c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 307b80 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -348228,15 +348227,15 @@ │ │ │ │ bls.w 3083d8 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 308062 │ │ │ │ ldr r0, [pc, #888] @ (3084cc ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 30843e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30825e │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 30817c │ │ │ │ @@ -348254,53 +348253,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (3084dc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 3081b6 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (3084e0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 3081ce │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (3084e4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 57a098 │ │ │ │ + bl 57a0c8 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 3081d2 │ │ │ │ ldr r1, [pc, #764] @ (3084e8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r3, [pc, #672] @ (30849c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 307b80 │ │ │ │ mov r1, sl │ │ │ │ @@ -348333,27 +348332,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 308264 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (3084f4 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 308264 │ │ │ │ ldr r3, [pc, #572] @ (30849c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 3084f8 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 307a74 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 307b80 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348374,51 +348373,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (308508 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 3082f4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (30850c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 3082f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (308510 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 30830c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (308514 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r1, [pc, #520] @ (308518 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 307b80 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -348460,26 +348459,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ ldr r1, [pc, #412] @ (308524 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 60ffc0 │ │ │ │ + bl 60fff0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 30808c │ │ │ │ ldr r0, [pc, #400] @ (308528 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ ldr r1, [pc, #392] @ (30852c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 60ffc0 │ │ │ │ + bl 60fff0 │ │ │ │ mov r7, r0 │ │ │ │ b.n 307f62 │ │ │ │ ldr r3, [pc, #380] @ (308530 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30813c │ │ │ │ @@ -348489,15 +348488,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30813c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (308534 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30813c │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 30815e │ │ │ │ ldr r3, [pc, #344] @ (308538 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -348508,15 +348507,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30801c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (30853c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30801c │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 308042 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 308348 │ │ │ │ ldr r2, [pc, #292] @ (308540 ) │ │ │ │ @@ -348529,15 +348528,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 308352 │ │ │ │ ldr r0, [pc, #276] @ (308544 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 308352 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (308548 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (30854c ) │ │ │ │ ldr r0, [pc, #264] @ (308550 ) │ │ │ │ add r3, pc │ │ │ │ @@ -348546,131 +348545,131 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4} │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf7c4003c │ │ │ │ - @ instruction: 0xf76a003c │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + @ instruction: 0xf7e4003c │ │ │ │ + @ instruction: 0xf78a003c │ │ │ │ + strh r6, [r2, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r6, #240 @ 0xf0 │ │ │ │ + cmp r7, #16 │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3084a8 │ │ │ │ + beq.n 3084e8 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + adds r7, #30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r3, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf6d0003c │ │ │ │ - pop {r2, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf6f0003c │ │ │ │ + pop {r2, r4, pc} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r5, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #212 @ 0xd4 │ │ │ │ + adds r5, #244 @ 0xf4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - sub.w r0, r8, #12320768 @ 0xbc0000 │ │ │ │ - cbnz r4, 30853a │ │ │ │ + rsb r0, r8, #12320768 @ 0xbc0000 │ │ │ │ + cbnz r4, 308542 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r4, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r6, {r2, r4, r6} │ │ │ │ + ldmia r6, {r2, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #98 @ 0x62 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r2, #24] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4!, {r2, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r5, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf4c0003c │ │ │ │ - revsh r4, r4 │ │ │ │ + @ instruction: 0xf4e0003c │ │ │ │ + cbnz r4, 308528 │ │ │ │ movs r5, r7 │ │ │ │ - movs r1, #204 @ 0xcc │ │ │ │ + movs r1, #236 @ 0xec │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r1, r7] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xf39a003c │ │ │ │ - ldmia r5, {r1, r3, r5, r7} │ │ │ │ + @ instruction: 0xf3ba003c │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r6, 308540 │ │ │ │ + cbnz r6, 308548 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ movs r7, #182 @ 0xb6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r6} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 3084b0 │ │ │ │ + bne.n 3084f0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 308484 │ │ │ │ + bne.n 3084c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [pc, #320] @ (30867c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3!, {r1, r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ str r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r2, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ itee le │ │ │ │ movle r2, #0 │ │ │ │ @@ -348694,25 +348693,25 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3085bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r2, [pc, #928] @ (308960 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r0, [r0, #1776] @ 0x6f0 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #152] @ (308678 ) │ │ │ │ @@ -348720,88 +348719,88 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #156] @ (308680 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #140] @ (308684 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #136] @ (308688 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #124] @ (30868c ) │ │ │ │ ldr r1, [pc, #128] @ (308690 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #112] @ (308694 ) │ │ │ │ ldr r1, [pc, #116] @ (308698 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #104] @ (30869c ) │ │ │ │ ldr r1, [pc, #104] @ (3086a0 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r0, [r5, #67] @ 0x43 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ strh.w r3, [r6, #108] @ 0x6c │ │ │ │ movw r3, #1537 @ 0x601 │ │ │ │ strh.w r3, [r6, #114] @ 0x72 │ │ │ │ strb.w r0, [r5, #66] @ 0x42 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #68] @ (3086a4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r6, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #138 @ 0x8a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 307f00 │ │ │ │ + b.n 307f40 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, #14] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 308684 │ │ │ │ + blt.n 3086c4 │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 308648 │ │ │ │ + bge.n 308688 │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r7} │ │ │ │ + ldmia r2!, {r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r3, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ lsls r2, r3, #29 │ │ │ │ @@ -348826,25 +348825,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (30873c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #76] @ (308740 ) │ │ │ │ ldr r1, [pc, #76] @ (308744 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #60] @ (308748 ) │ │ │ │ ldr r2, [pc, #64] @ (30874c ) │ │ │ │ mov.w r1, #28672 @ 0x7000 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ @@ -348855,23 +348854,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r6, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308dc8 │ │ │ │ + b.n 308e08 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r6, #6] │ │ │ │ + ldrh r4, [r2, #8] │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #480] @ (30892c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r3, r3, #21 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348883,25 +348882,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3087c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #76] @ (3087c4 ) │ │ │ │ ldr r1, [pc, #76] @ (3087c8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #60] @ (3087cc ) │ │ │ │ ldr r2, [pc, #64] @ (3087d0 ) │ │ │ │ movw r1, #28944 @ 0x7110 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ @@ -348912,23 +348911,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #38 @ 0x26 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 308d44 │ │ │ │ + b.n 308d84 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r6, #2] │ │ │ │ + ldrh r0, [r2, #4] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #976] @ (308ba0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r3, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348941,42 +348940,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (30883c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [pc, #60] @ 308840 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (308844 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #0] │ │ │ │ + ldrb r2, [r5, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1} │ │ │ │ + ldmia r1, {r1, r5} │ │ │ │ movs r5, r7 │ │ │ │ - setend be │ │ │ │ + @ instruction: 0xb678 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r4, 3088ac │ │ │ │ + cbz r4, 3088b4 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3088a8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -348985,42 +348984,42 @@ │ │ │ │ ldr r1, [pc, #76] @ (3088b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [pc, #60] @ 3088b4 │ │ │ │ add.w r2, r0, #2560 @ 0xa00 │ │ │ │ ldr r1, [pc, #56] @ (3088b8 ) │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ add ip, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - push {r4, r5, r6, r7, lr} │ │ │ │ + setpan #0 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r0, 308904 │ │ │ │ + cbz r0, 30890c │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #160] @ 30896c │ │ │ │ sub sp, #12 │ │ │ │ @@ -349028,15 +349027,15 @@ │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #156] @ (308974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add.w lr, r0, #1776 @ 0x6f0 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ movs r2, #0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r2, [r3, #128] @ 0x80 │ │ │ │ movs r1, #7 │ │ │ │ @@ -349071,19 +349070,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r0, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r1 │ │ │ │ ldrb.w ip, [r3, #96] @ 0x60 │ │ │ │ cmp.w ip, #15 │ │ │ │ ble.n 308994 │ │ │ │ movs r0, #0 │ │ │ │ @@ -349131,15 +349130,15 @@ │ │ │ │ orr.w r2, r2, lr │ │ │ │ ands r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #104] @ (308aa8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -349152,24 +349151,24 @@ │ │ │ │ add.w r8, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #88] @ (308ab0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #72] @ (308ab4 ) │ │ │ │ ldr r1, [pc, #72] @ (308ab8 ) │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 33f3cc │ │ │ │ cmp r4, #4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 308a54 │ │ │ │ movs r0, #0 │ │ │ │ @@ -349177,23 +349176,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r6, #22] │ │ │ │ + strb r2, [r2, #23] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r4!, {r3} │ │ │ │ + stmia r4!, {r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #24 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r7, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (308b98 ) │ │ │ │ add.w r5, r0, #1776 @ 0x6f0 │ │ │ │ @@ -349209,24 +349208,24 @@ │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r1, [pc, #176] @ (308ba0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #160] @ (308ba4 ) │ │ │ │ ldr r1, [pc, #160] @ (308ba8 ) │ │ │ │ add.w r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ bl 33f3cc │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ add r3, r4 │ │ │ │ ldrb.w r3, [r3, #96] @ 0x60 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -349261,23 +349260,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strb r0, [r4, #20] │ │ │ │ + strb r0, [r0, #21] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r3, #128 @ 0x80 │ │ │ │ + cmp r3, #160 @ 0xa0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r0, #38] @ 0x26 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r6, #11 │ │ │ │ + lsrs r2, r2, #12 │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #2 │ │ │ │ ittt eq │ │ │ │ addeq.w r3, r0, #16384 @ 0x4000 │ │ │ │ moveq r2, #0 │ │ │ │ strbeq.w r2, [r3, #2940] @ 0xb7c │ │ │ │ b.n 308abc │ │ │ │ @@ -349292,63 +349291,63 @@ │ │ │ │ ldr r1, [pc, #108] @ (308c40 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #92] @ (308c44 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #92] @ (308c48 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #80] @ (308c4c ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #80] @ (308c50 ) │ │ │ │ addw r1, r6, #1780 @ 0x6f4 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ bl 2baed8 │ │ │ │ ldr r1, [pc, #68] @ (308c54 ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add.w r2, r6, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r4, #16] │ │ │ │ + strb r4, [r0, #17] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #130 @ 0x82 │ │ │ │ + cmp r2, #162 @ 0xa2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r1} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r5} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (308d2c ) │ │ │ │ @@ -349363,18 +349362,18 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #180] @ (308d38 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #172] @ (308d3c ) │ │ │ │ add r1, pc │ │ │ │ - bl 54de18 │ │ │ │ + bl 54de48 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #96 @ 0x60 │ │ │ │ bl 298b28 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #156] @ (308d40 ) │ │ │ │ movs r3, #4 │ │ │ │ @@ -349426,35 +349425,35 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 298208 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2973dc │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + stmia r1!, {r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r7} │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r3 │ │ │ │ sub sp, #8 │ │ │ │ @@ -349495,47 +349494,47 @@ │ │ │ │ add r2, pc │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ add.w r9, r4, #76 @ 0x4c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #376] @ (308f60 ) │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #368] @ (308f64 ) │ │ │ │ add r6, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3416a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r8, r5, #1776 @ 0x6f0 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ movs r6, #15 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r8, #-8] │ │ │ │ mov r1, r4 │ │ │ │ @@ -349581,15 +349580,15 @@ │ │ │ │ orr.w ip, ip, lr │ │ │ │ ands r3, r1 │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 308e40 │ │ │ │ mov r4, r8 │ │ │ │ add.w r6, r5, #1840 @ 0x730 │ │ │ │ movs r7, #15 │ │ │ │ sub.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -349605,38 +349604,38 @@ │ │ │ │ lsl.w ip, r7, ip │ │ │ │ orr.w ip, ip, lr │ │ │ │ and.w ip, ip, r2 │ │ │ │ orrs.w r3, r3, ip │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 308ef6 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r7, #8] │ │ │ │ + strb r6, [r3, #9] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r4, r5} │ │ │ │ + stmia r3!, {r1, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #200 @ 0xc8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r1, #32 │ │ │ │ + lsrs r6, r5, #32 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r6, #14] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r9, [pc, #1092] @ 3093c0 │ │ │ │ @@ -349656,38 +349655,38 @@ │ │ │ │ add.w r3, r9, #60 @ 0x3c │ │ │ │ ldr.w r1, [pc, #1068] @ 3093d4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ add.w r8, r9, #76 @ 0x4c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r2, [pc, #1032] @ 3093d8 │ │ │ │ ldr.w r1, [pc, #1032] @ 3093dc │ │ │ │ add.w r3, r9, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3422ec │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 342358 │ │ │ │ mov r3, sl │ │ │ │ @@ -349743,40 +349742,40 @@ │ │ │ │ add.w r9, r8, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #836] @ (3093f4 ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #812] @ (3093f8 ) │ │ │ │ add.w r3, r8, #92 @ 0x5c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cbnz r0, 309108 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -349786,58 +349785,58 @@ │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #752] @ (309400 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ - bl 553d6c │ │ │ │ + bl 553d9c │ │ │ │ ldr r2, [pc, #740] @ (309404 ) │ │ │ │ ldr r1, [pc, #744] @ (309408 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r3, #14 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [pc, #720] @ 30940c │ │ │ │ bl 3077a0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ add r8, pc │ │ │ │ adds r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add.w r0, r5, #2560 @ 0xa00 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3090f2 │ │ │ │ ldrb.w r3, [fp, #3115] @ 0xc2b │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 309354 │ │ │ │ ldrb.w r3, [fp, #3112] @ 0xc28 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349854,74 +349853,74 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #7008 @ 0x1b60 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ add.w sl, r7, #76 @ 0x4c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #568] @ (309424 ) │ │ │ │ adds r2, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #548] @ (309428 ) │ │ │ │ ldr.w r2, [fp, #2936] @ 0xb78 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #524] @ (30942c ) │ │ │ │ ldrb.w r2, [fp, #3116] @ 0xc2c │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #500] @ (309430 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3090f2 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ movs r1, #0 │ │ │ │ bl 2bb18c │ │ │ │ ldr r4, [sp, #32] │ │ │ │ movs r3, #4 │ │ │ │ ldr r1, [pc, #436] @ (309434 ) │ │ │ │ mov r2, r5 │ │ │ │ @@ -349943,20 +349942,20 @@ │ │ │ │ ldr r1, [pc, #416] @ (309448 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #400] @ (30944c ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ ldr r3, [pc, #308] @ (3093fc ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ @@ -349970,15 +349969,15 @@ │ │ │ │ bl 2bb18c │ │ │ │ b.n 30907c │ │ │ │ ldr r0, [pc, #356] @ (309450 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r5, #1776 @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 54f584 │ │ │ │ + bl 54f5b4 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ bl 3061c8 │ │ │ │ mov r2, r7 │ │ │ │ subs r3, r0, #4 │ │ │ │ add.w ip, r0, #60 @ 0x3c │ │ │ │ ldr.w r1, [r3, #4]! │ │ │ │ @@ -349992,15 +349991,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (30945c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #300] @ (309460 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ bl 2baed8 │ │ │ │ addw r1, r5, #1780 @ 0x6f4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350014,139 +350013,139 @@ │ │ │ │ adds r6, #32 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 554364 │ │ │ │ + bl 554394 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ mov r1, r8 │ │ │ │ adds r2, #2 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30919c │ │ │ │ b.n 3090f2 │ │ │ │ nop │ │ │ │ - strb r0, [r6, #1] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + bkpt 0x00e2 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r6, #254 @ 0xfe │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r6, #31] │ │ │ │ + strh r2, [r2, #0] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ movs r6, r7 │ │ │ │ eors r4, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r5, r6, r7, pc} │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #230 @ 0xe6 │ │ │ │ + movs r6, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r4, r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x0032 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #616 @ 0x268 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 308f34 │ │ │ │ + b.n 308f74 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 308e84 │ │ │ │ + b.n 308ec4 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r6, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 3093f8 │ │ │ │ + bls.n 309438 │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 3093e0 │ │ │ │ + bpl.n 309420 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r3, r4, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #182 @ 0xb6 │ │ │ │ + movs r4, #214 @ 0xd6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r6, #96] @ 0x60 │ │ │ │ + ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r7, #26 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 3094dc │ │ │ │ + bge.n 30951c │ │ │ │ movs r4, r7 │ │ │ │ - bge.n 3093c8 │ │ │ │ + bge.n 309408 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ bl 1fd436 │ │ │ │ - bl 5cf43a │ │ │ │ - bkpt 0x00e2 │ │ │ │ - movs r5, r7 │ │ │ │ - ldr r0, [r2, #84] @ 0x54 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ - cbnz r0, 3094b2 │ │ │ │ + bl 5cf43a │ │ │ │ + ittt eq │ │ │ │ + moveq r5, r7 │ │ │ │ + ldreq r0, [r6, #84] @ 0x54 │ │ │ │ + lsleq r5, r1, #1 │ │ │ │ + cbnz r0, 3094ba │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + movs r3, #228 @ 0xe4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 309bb4 │ │ │ │ + b.n 309bf4 │ │ │ │ movs r4, r7 │ │ │ │ - bl 5d3452 │ │ │ │ - ldr r6, [r2, #76] @ 0x4c │ │ │ │ + bl 5d3452 │ │ │ │ + ldr r6, [r6, #76] @ 0x4c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r6, 3094a6 │ │ │ │ + cbnz r6, 3094ae │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #76 @ 0x4c │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r1, #20 │ │ │ │ + lsrs r0, r5, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bkpt 0x0030 │ │ │ │ + bkpt 0x0050 │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (309470 ) │ │ │ │ add r1, pc │ │ │ │ b.n 308f68 │ │ │ │ - pop {r2, r3, r5, pc} │ │ │ │ + pop {r2, r3, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #4] @ (30947c ) │ │ │ │ add r1, pc │ │ │ │ b.n 308f68 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309480 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00309484 : │ │ │ │ @@ -350163,21 +350162,21 @@ │ │ │ │ ldr r3, [pc, #24] @ (3094ac ) │ │ │ │ ldr r1, [pc, #24] @ (3094b0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d49c │ │ │ │ + b.w 69d4bc │ │ │ │ nop │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r1, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r7, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003094b4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350188,28 +350187,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (3094fc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r3, r5, r6, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r3, r5, r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309500 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -350220,66 +350219,66 @@ │ │ │ │ ldr r1, [pc, #44] @ (309548 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r1, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r5, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {pc} │ │ │ │ + pop {r5, pc} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030954c : │ │ │ │ ldr r3, [pc, #24] @ (309568 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 30956c │ │ │ │ ldr r1, [pc, #24] @ (309570 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d49c │ │ │ │ - ldr r6, [r1, #48] @ 0x30 │ │ │ │ + b.w 69d4bc │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, pc} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r6, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00309574 : │ │ │ │ ldr r3, [pc, #24] @ (309590 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 309594 │ │ │ │ ldr r1, [pc, #24] @ (309598 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 69d49c │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + b.w 69d4bc │ │ │ │ + ldr r6, [r0, #48] @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030959c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003095a0 : │ │ │ │ @@ -350340,15 +350339,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30963c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ subs r3, #242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -350488,25 +350487,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (309908 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #316] @ (30990c ) │ │ │ │ ldr r1, [pc, #320] @ (309910 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 307d0c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (309914 ) │ │ │ │ @@ -350600,35 +350599,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #252 @ 0xfc │ │ │ │ + svc 28 │ │ │ │ movs r4, r7 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ - hlt 0x0012 │ │ │ │ + hlt 0x0032 │ │ │ │ movs r5, r7 │ │ │ │ - hlt 0x0026 │ │ │ │ + revsh r6, r0 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - rev16 r6, r6 │ │ │ │ + hlt 0x0016 │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r6, r5 │ │ │ │ + hlt 0x000e │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r2, r5 │ │ │ │ + hlt 0x000a │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r2, r4 │ │ │ │ + hlt 0x0002 │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev16 r6, r6 │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 30997c │ │ │ │ sub sp, #12 │ │ │ │ @@ -350636,15 +350635,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (309984 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #44] @ (309988 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -350652,19 +350651,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r0, #124] @ 0x7c │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r3, r5, lr} │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r4, #4 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -350678,34 +350677,34 @@ │ │ │ │ ldr r1, [pc, #48] @ (3099e0 ) │ │ │ │ ldr r2, [pc, #52] @ (3099e4 ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r6 │ │ │ │ bl 3076d4 │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 309934 │ │ │ │ + bgt.n 309974 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 3099f4 │ │ │ │ + ble.n 309a34 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (3099f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ subs r1, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 309a80 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -350794,15 +350793,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 695abc │ │ │ │ + bl 695adc │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 309ad0 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -350814,15 +350813,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (309d68 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (309d6c ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -350897,15 +350896,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 309c4e │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6959c8 │ │ │ │ + bl 6959e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 309d4a │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 309d1e │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -351022,49 +351021,49 @@ │ │ │ │ ldr r1, [pc, #76] @ (309da0 ) │ │ │ │ ldr r0, [pc, #80] @ (309da4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r5, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb814 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7d0 │ │ │ │ + @ instruction: 0xb7f0 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb70a │ │ │ │ + @ instruction: 0xb72a │ │ │ │ movs r5, r7 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7a8 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #440 @ 0x1b8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb764 │ │ │ │ movs r5, r7 │ │ │ │ adds r7, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - push {r3, r4, r5, r6, r7, lr} │ │ │ │ + setpan #1 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb62a │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r1, r3, r5, r7, lr} │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r2, 309db4 │ │ │ │ + cbnz r2, 309dbc │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (309e34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -351073,26 +351072,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (309e3c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #108] @ (309e40 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (309e44 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (309e48 ) │ │ │ │ ldr r3, [pc, #92] @ (309e4c ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -351105,36 +351104,36 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (309e54 ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r1, [pc, #52] @ (309e58 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + b.w 54ce3c │ │ │ │ + str r4, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub sp, #56 @ 0x38 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, r5, r2 │ │ │ │ + adds r2, r1, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4!, {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #8] │ │ │ │ + strb r2, [r6, #8] │ │ │ │ movs r4, r7 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r7, lr} │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ @@ -351152,15 +351151,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 695abc │ │ │ │ + bl 695adc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -351262,46 +351261,46 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (309ff8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ bl 3099f4 │ │ │ │ b.n 309fbe │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 22351c │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 309fe2 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 309fb2 │ │ │ │ adds r0, #4 │ │ │ │ - bl 695904 │ │ │ │ + bl 695924 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 22351c │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 309fbe │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 223518 │ │ │ │ - str r0, [r2, #24] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r2, 30a050 │ │ │ │ + cbz r2, 30a058 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r6, 30a058 │ │ │ │ + cbz r6, 30a060 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ @@ -351372,15 +351371,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (30a138 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (30a13c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 30a0f2 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -351410,23 +351409,23 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 3ea920 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 30a0ea │ │ │ │ nop │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r1, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxtb r0, r0 │ │ │ │ + sxtb r0, r4 │ │ │ │ movs r5, r7 │ │ │ │ - sxtb r2, r2 │ │ │ │ + sxtb r2, r6 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (30a148 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ adds r2, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -351434,40 +351433,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (30a1a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (30a1ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #56] @ (30a1b0 ) │ │ │ │ ldr r1, [pc, #60] @ (30a1b4 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r5, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #944 @ 0x3b0 │ │ │ │ + add r5, sp, #48 @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r0, #20 │ │ │ │ + asrs r6, r4, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -351482,15 +351481,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #116] @ (30a254 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #108] @ (30a258 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30a206 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -351519,32 +351518,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r0, [pc, #52] @ (30a264 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30a1f2 │ │ │ │ ... │ │ │ │ - ldrsh r2, [r4, r6] │ │ │ │ + ldrsh r2, [r0, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 30a28a │ │ │ │ + sxth r4, r1 │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 30a288 │ │ │ │ + cbz r2, 30a290 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r2, r4, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 30a290 │ │ │ │ + cbz r2, 30a298 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 30a2f0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -351555,15 +351554,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r4, [pc, #108] @ (30a2fc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #100] @ (30a300 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30a2b6 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -351592,31 +351591,31 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30a2a2 │ │ │ │ - ldrsh r2, [r6, r3] │ │ │ │ + ldrsh r2, [r2, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r4, 30a306 │ │ │ │ + cbz r4, 30a30e │ │ │ │ movs r5, r7 │ │ │ │ - cbz r2, 30a304 │ │ │ │ + cbz r2, 30a30c │ │ │ │ movs r5, r7 │ │ │ │ lsrs r2, r6, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #496 @ 0x1f0 │ │ │ │ + cbz r4, 30a316 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 30a3b8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -351625,15 +351624,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (30a3c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 30a390 │ │ │ │ vldr d7, [r3, #928] @ 0x3a0 │ │ │ │ add.w r4, r3, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #112] @ (30a3c4 ) │ │ │ │ @@ -351650,15 +351649,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (30a3d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c8e34 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r0, #11 │ │ │ │ blx 2258d0 │ │ │ │ @@ -351673,29 +351672,29 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh r1, [r4, #8] │ │ │ │ strb r2, [r4, #10] │ │ │ │ str.w r4, [r3, #920] @ 0x398 │ │ │ │ b.n 30a348 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sub sp, #16 │ │ │ │ + sub sp, #144 @ 0x90 │ │ │ │ movs r5, r7 │ │ │ │ - sub sp, #104 @ 0x68 │ │ │ │ + sub sp, #232 @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrsh r4, [r4, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r7, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ movs r5, r7 │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + sub sp, #104 @ 0x68 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030a3d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -351714,64 +351713,64 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #112] @ (30a480 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #104] @ (30a484 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #96] @ (30a488 ) │ │ │ │ - bl 54c9a4 │ │ │ │ + bl 54c9d4 │ │ │ │ ldr r3, [pc, #96] @ (30a48c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #96] @ (30a490 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r3, #28 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #76] @ (30a494 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9180 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movw r4, #55536 @ 0xd8f0 │ │ │ │ movt r4, #65535 @ 0xffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2c8cdc │ │ │ │ lsls r0, r4, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #736 @ 0x2e0 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 15, cr0, cr4, cr0, {2} │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + vhadd.s16 q0, q2, q0 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrb r2, [r4, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ movs r5, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ @@ -351821,27 +351820,27 @@ │ │ │ │ b.w 3fc860 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3fcda4 │ │ │ │ ldr r0, [pc, #28] @ (30a538 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30a4ea │ │ │ │ nop │ │ │ │ lsls r2, r3, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r4, r5, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r7, sp, #32 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030a53c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -351861,24 +351860,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, #46 @ 0x2e │ │ │ │ + adds r6, #78 @ 0x4e │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (30a594 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5518e8 │ │ │ │ + b.w 551918 │ │ │ │ nop │ │ │ │ cmp r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -351924,15 +351923,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 6079e8 │ │ │ │ + bl 607a18 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 30a718 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -351960,22 +351959,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 30a7b2 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6965a4 │ │ │ │ + bl 6965c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30a76e │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 6958f4 │ │ │ │ + bl 695914 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 30a7a0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 30a5ea │ │ │ │ @@ -351995,15 +351994,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 30a6f0 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 69595c │ │ │ │ + bl 69597c │ │ │ │ adds r6, #16 │ │ │ │ blx 223f00 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 30a6da │ │ │ │ ldr r2, [pc, #352] @ (30a854 ) │ │ │ │ ldr r3, [pc, #336] @ (30a844 ) │ │ │ │ @@ -352050,15 +352049,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30a806 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 30a776 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 30a65c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d5f4 │ │ │ │ + bl 69d614 │ │ │ │ b.n 30a684 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 30a79a │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30a6b0 │ │ │ │ @@ -352074,15 +352073,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 30a6b8 │ │ │ │ ldr r1, [pc, #192] @ (30a864 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ b.n 30a69e │ │ │ │ ldr r1, [pc, #180] @ (30a868 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30a670 │ │ │ │ ldr r1, [pc, #168] @ (30a86c ) │ │ │ │ @@ -352090,15 +352089,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30a670 │ │ │ │ ldr r0, [pc, #160] @ (30a870 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 30a670 │ │ │ │ ldr r1, [pc, #144] @ (30a874 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 30a72a │ │ │ │ @@ -352107,29 +352106,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30a72a │ │ │ │ ldr r0, [pc, #124] @ (30a878 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30a72a │ │ │ │ ldr r3, [pc, #116] @ (30a87c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30a764 │ │ │ │ ldr r3, [pc, #88] @ (30a86c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30a764 │ │ │ │ ldr r0, [pc, #96] @ (30a880 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30a764 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (30a884 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (30a888 ) │ │ │ │ ldr r0, [pc, #84] @ (30a88c ) │ │ │ │ @@ -352145,41 +352144,41 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r6, r3, #20 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, r0] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #848 @ 0x350 │ │ │ │ movs r5, r7 │ │ │ │ - cbnz r4, 30a8c8 │ │ │ │ + cbnz r4, 30a8d0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #528 @ 0x210 │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #792 @ 0x318 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ movs r5, r7 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #496 @ 0x1f0 │ │ │ │ + add r4, sp, #624 @ 0x270 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldr r2, [r1, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #48 @ 0x30 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ movs r5, r7 │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -352196,35 +352195,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607778 │ │ │ │ + bl 6077a8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 30a8ec │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 30a8f6 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 607778 │ │ │ │ + bl 6077a8 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 30a8d4 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 30a8c6 │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 30a906 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6079e8 │ │ │ │ + bl 607a18 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (30a93c ) │ │ │ │ ldr r3, [pc, #44] @ (30a938 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -352255,44 +352254,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (30a9b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w ip, [pc, #72] @ 30a9b8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (30a9bc ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r0, r1] │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #976 @ (adr r4, 30ad84 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 30aa04 ) │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r1, #20 │ │ │ │ + lsrs r6, r5, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -352313,31 +352312,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (30aa04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r6, r6] │ │ │ │ + ldrsb r2, [r2, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #464 @ 0x1d0 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #640 @ 0x280 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (30aa94 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 30aa7e │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 695abc │ │ │ │ + bl 695adc │ │ │ │ cbnz r0, 30aa3a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -352346,33 +352345,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30aa5e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr r3, [pc, #60] @ (30aa9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30aa46 │ │ │ │ ldr r3, [pc, #52] @ (30aaa0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30aa46 │ │ │ │ ldr r0, [pc, #48] @ (30aaa4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30aa46 │ │ │ │ ldr r3, [pc, #40] @ (30aaa8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (30aaac ) │ │ │ │ ldr r0, [pc, #40] @ (30aab0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -352384,21 +352383,21 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #360 @ 0x168 │ │ │ │ + add r3, sp, #488 @ 0x1e8 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r2, [r3, r4] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #752 @ 0x2f0 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #208 @ 0xd0 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 30acd4 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -352418,34 +352417,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (30ace8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #496] @ (30acec ) │ │ │ │ ldr r1, [pc, #496] @ (30acf0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 224f6c │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 607c74 │ │ │ │ + bl 607ca4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30ac00 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 30a890 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -352491,27 +352490,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (30ad00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 30abd6 │ │ │ │ ldr r3, [pc, #324] @ (30ad04 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (30ad08 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (30ad0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #312] @ (30ad10 ) │ │ │ │ ldr r3, [pc, #260] @ (30ace0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -352529,39 +352528,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (30ad18 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 30abd6 │ │ │ │ ldr r3, [pc, #256] @ (30ad1c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (30ad20 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (30ad24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 30abd6 │ │ │ │ ldr r2, [pc, #240] @ (30ad28 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (30ad2c ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 607fe8 │ │ │ │ + bl 608018 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (30ad30 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -352583,86 +352582,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 30ab5c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (30ad3c ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30ab5c │ │ │ │ ldr r1, [pc, #152] @ (30ad40 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30ab92 │ │ │ │ ldr r1, [pc, #132] @ (30ad38 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30ab92 │ │ │ │ ldr r0, [pc, #132] @ (30ad44 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 30ab92 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r2, [r2, r3] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r2, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #328 @ 0x148 │ │ │ │ movs r5, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #320 @ 0x140 │ │ │ │ + add r3, sp, #448 @ 0x1c0 │ │ │ │ movs r5, r7 │ │ │ │ movs r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfb52003c │ │ │ │ - @ instruction: 0xfb68003c │ │ │ │ + @ instruction: 0xfb72003c │ │ │ │ + @ instruction: 0xfb88003c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r3, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #8 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #592 @ 0x250 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r3, r7] │ │ │ │ + strb r0, [r7, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #472 @ 0x1d8 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ movs r5, r7 │ │ │ │ vqadd.u64 q0, q1, q6 │ │ │ │ - add r2, sp, #224 @ 0xe0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #208 @ 0xd0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r3, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #928 @ 0x3a0 │ │ │ │ + add r3, sp, #32 │ │ │ │ movs r5, r7 │ │ │ │ - add r0, sp, #96 @ 0x60 │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ movs r5, r7 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - add r3, sp, #384 @ 0x180 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ movs r5, r7 │ │ │ │ cmp r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #536 @ 0x218 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (30af44 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -352720,15 +352719,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30adfa │ │ │ │ ldr r0, [pc, #356] @ (30af54 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 30ae1e │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -352740,15 +352739,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 30ae10 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 695964 │ │ │ │ + b.w 695984 │ │ │ │ ldr r0, [pc, #296] @ (30af58 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 30ae40 │ │ │ │ ldr r0, [pc, #280] @ (30af50 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -352769,19 +352768,19 @@ │ │ │ │ bpl.n 30ad80 │ │ │ │ ldr r0, [pc, #256] @ (30af60 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r0, [pc, #244] @ (30af64 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 30af00 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30ad80 │ │ │ │ @@ -352799,15 +352798,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30ad80 │ │ │ │ ldr r0, [pc, #184] @ (30af6c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 30ae48 │ │ │ │ add r3, pc, #8 @ (adr r3, 30aecc ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -352846,27 +352845,27 @@ │ │ │ │ stc2 0, cr0, [ip, #368]! @ 0x170 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #104 @ 0x68 │ │ │ │ + add r2, sp, #232 @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ cmp ip, lr │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ movs r5, r7 │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #536 @ 0x218 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #632 @ 0x278 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (30b010 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -352875,25 +352874,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (30b018 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #128] @ (30b01c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (30b020 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #84] @ 30b008 │ │ │ │ ldr r2, [pc, #108] @ (30b024 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (30b028 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -352922,25 +352921,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r0] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movt r0, #43068 @ 0xa83c │ │ │ │ - @ instruction: 0xf6de003c │ │ │ │ - add r6, pc, #440 @ (adr r6, 30b1d8 ) │ │ │ │ + @ instruction: 0xf6ea003c │ │ │ │ + @ instruction: 0xf6fe003c │ │ │ │ + add r6, pc, #568 @ (adr r6, 30b258 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r6, pc, #568 @ (adr r6, 30b25c ) │ │ │ │ + add r6, pc, #696 @ (adr r6, 30b2dc ) │ │ │ │ movs r5, r7 │ │ │ │ movs r4, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #272 @ 0x110 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (30b1c4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -353013,20 +353012,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b058 │ │ │ │ ldr r0, [pc, #232] @ (30b1d8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b058 │ │ │ │ ldr r0, [pc, #224] @ (30b1dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 30b182 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b058 │ │ │ │ @@ -353062,15 +353061,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (30b1d0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30b058 │ │ │ │ ldr r0, [pc, #104] @ (30b1e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b058 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 30b10e │ │ │ │ add r3, pc, #8 @ (adr r3, 30b190 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -353092,25 +353091,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #680 @ (adr r7, 30b484 ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 30b504 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #1016 @ (adr r7, 30b5d8 ) │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ movs r5, r7 │ │ │ │ lsrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #728 @ (adr r7, 30b4c0 ) │ │ │ │ + add r7, pc, #856 @ (adr r7, 30b540 ) │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (30b1f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ movs r3, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -353119,44 +353118,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (30b254 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #60] @ (30b258 ) │ │ │ │ ldr r1, [pc, #60] @ (30b25c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30a53c │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 341178 │ │ │ │ - str r0, [r2, r1] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r7, pc, #456 @ (adr r7, 30b41c ) │ │ │ │ + add r7, pc, #584 @ (adr r7, 30b49c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r7, pc, #536 @ (adr r7, 30b470 ) │ │ │ │ + add r7, pc, #664 @ (adr r7, 30b4f0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #328] @ 0x148 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r1, #17 │ │ │ │ + lsls r6, r5, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (30b2f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -353165,31 +353164,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (30b2f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #112] @ (30b2fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (30b300 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #96] @ (30b304 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #88] @ (30b308 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -353207,32 +353206,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r7, [pc, #912] @ (30b684 ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r3, [sp, #856] @ 0x358 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, r5] │ │ │ │ + ldrb r0, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [pc, #216] @ (30b3e0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (30b318 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -353299,25 +353298,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (30b41c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #76] @ (30b420 ) │ │ │ │ ldr r1, [pc, #76] @ (30b424 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #60] @ (30b428 ) │ │ │ │ ldr r3, [pc, #64] @ (30b42c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (30b430 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -353330,23 +353329,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r6, [pc, #864] @ (30b778 ) │ │ │ │ + ldr r6, [pc, #992] @ (30b7f8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + ldr r0, [pc, #8] @ (30b424 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0x47f6 │ │ │ │ + ldr r0, [pc, #88] @ (30b478 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #616] @ 0x268 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -353364,55 +353363,55 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #68] @ (30b4b4 ) │ │ │ │ ldr r1, [pc, #72] @ (30b4b8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #60] @ (30b4bc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (30b4c0 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #304] @ (30b5dc ) │ │ │ │ + ldr r6, [pc, #432] @ (30b65c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 30b5f8 ) │ │ │ │ + add r5, pc, #456 @ (adr r5, 30b678 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #384 @ (adr r5, 30b634 ) │ │ │ │ + add r5, pc, #512 @ (adr r5, 30b6b4 ) │ │ │ │ movs r5, r7 │ │ │ │ - bx r6 │ │ │ │ + bx sl │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r6, r6] │ │ │ │ + ldrh r2, [r2, r7] │ │ │ │ movs r5, r7 │ │ │ │ - add r5, pc, #256 @ (adr r5, 30b5c0 ) │ │ │ │ + add r5, pc, #384 @ (adr r5, 30b640 ) │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (30b564 ) │ │ │ │ @@ -353423,27 +353422,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #124] @ (30b570 ) │ │ │ │ ldr r1, [pc, #124] @ (30b574 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (30b578 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #108] @ (30b57c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30b540 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -353471,35 +353470,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b514 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (30b588 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b514 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #760] @ (30b860 ) │ │ │ │ + ldr r5, [pc, #888] @ (30b8e0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #768 @ (adr r4, 30b86c ) │ │ │ │ + add r4, pc, #896 @ (adr r4, 30b8ec ) │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #840 @ (adr r4, 30b8b8 ) │ │ │ │ + add r4, pc, #968 @ (adr r4, 30b938 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r1, [sp, #336] @ 0x150 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r6, #5 │ │ │ │ + lsls r2, r2, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ addw r0, r6, #2140 @ 0x85c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #472 @ (adr r4, 30b764 ) │ │ │ │ + add r4, pc, #600 @ (adr r4, 30b7e4 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (30b62c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353508,15 +353507,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (30b634 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (30b638 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 30b5ee │ │ │ │ @@ -353525,15 +353524,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (30b640 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #104] @ (30b644 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 30b602 │ │ │ │ @@ -353556,38 +353555,38 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30b5ea │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (30b650 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 30b5ea │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #992] @ (30ba10 ) │ │ │ │ + ldr r5, [pc, #96] @ (30b690 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 30ba2c ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 30b6ac ) │ │ │ │ movs r5, r7 │ │ │ │ - add r4, pc, #48 @ (adr r4, 30b668 ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 30b6e8 ) │ │ │ │ movs r5, r7 │ │ │ │ adcs.w r0, r0, #14417920 @ 0xdc0000 │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r4, #2 │ │ │ │ + lsls r4, r0, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #856 @ (adr r3, 30b9ac ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 30ba2c ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 30b84c │ │ │ │ sub sp, #8 │ │ │ │ @@ -353599,15 +353598,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (30b858 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 30b7c2 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (30b854 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -353617,15 +353616,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (30b864 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #432] @ (30b868 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30b822 │ │ │ │ movs r0, #0 │ │ │ │ b.n 30b7ec │ │ │ │ @@ -353642,15 +353641,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (30b874 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #368] @ (30b868 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b6c2 │ │ │ │ ldr r3, [pc, #376] @ (30b878 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353663,29 +353662,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 30b6c2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (30b880 ) │ │ │ │ ldr r0, [pc, #364] @ (30b884 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b6c2 │ │ │ │ ldr.w ip, [pc, #356] @ 30b888 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (30b88c ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (30b890 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #288] @ (30b868 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b6c2 │ │ │ │ ldr r3, [pc, #296] @ (30b878 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353698,29 +353697,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 30b6c2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (30b894 ) │ │ │ │ ldr r0, [pc, #304] @ (30b898 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b6c2 │ │ │ │ ldr.w ip, [pc, #296] @ 30b89c │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (30b8a0 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (30b8a4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #208] @ (30b868 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30b6c2 │ │ │ │ ldr r3, [pc, #216] @ (30b878 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -353733,27 +353732,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 30b6c2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (30b8a8 ) │ │ │ │ ldr r0, [pc, #244] @ (30b8ac ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b6c2 │ │ │ │ ldr.w ip, [pc, #236] @ 30b8b0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (30b8b4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (30b8b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #132] @ (30b868 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 30b7fe │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353773,15 +353772,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b7e8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (30b8bc ) │ │ │ │ ldr r0, [pc, #168] @ (30b8c0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b7e8 │ │ │ │ ldr r3, [pc, #84] @ (30b878 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30b6c2 │ │ │ │ ldr r3, [pc, #76] @ (30b87c ) │ │ │ │ @@ -353790,74 +353789,74 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 30b6c2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (30b8c4 ) │ │ │ │ ldr r0, [pc, #136] @ (30b8c8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b6c2 │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #192] @ (30b910 ) │ │ │ │ + ldr r4, [pc, #320] @ (30b990 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 30b904 ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 30b984 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #248 @ (adr r3, 30b950 ) │ │ │ │ + add r3, pc, #376 @ (adr r3, 30b9d0 ) │ │ │ │ movs r5, r7 │ │ │ │ eor.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - ldr r3, [pc, #992] @ (30bc40 ) │ │ │ │ + ldr r4, [pc, #96] @ (30b8c0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ movs r3, r7 │ │ │ │ - vmla.i q8, q4, d2[0] │ │ │ │ + vmla.i32 q8, q4, d2[0] │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #752] @ (30bb60 ) │ │ │ │ + ldr r3, [pc, #880] @ (30bbe0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #568] @ 0x238 │ │ │ │ movs r3, r7 │ │ │ │ - vmla.i q0, q6, d2[0] │ │ │ │ + vmla.i32 q0, q6, d2[0] │ │ │ │ cmp r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #192 @ (adr r3, 30b944 ) │ │ │ │ + add r3, pc, #320 @ (adr r3, 30b9c4 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r3, pc, #24 @ (adr r3, 30b8a0 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 30b920 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #440] @ (30ba44 ) │ │ │ │ + ldr r3, [pc, #568] @ (30bac4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vhadd.u q0, q6, q1 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + vhadd.u16 q8, q6, q1 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #832 @ (adr r2, 30bbd8 ) │ │ │ │ + add r2, pc, #960 @ (adr r2, 30bc58 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #728 @ (adr r2, 30bb74 ) │ │ │ │ + add r2, pc, #856 @ (adr r2, 30bbf4 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #120] @ (30b918 ) │ │ │ │ + ldr r3, [pc, #248] @ (30b998 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cdp2 0, 14, cr0, cr12, cr2, {2} │ │ │ │ - str r6, [sp, #808] @ 0x328 │ │ │ │ + vhadd.u8 q0, q6, q1 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ movs r3, r7 │ │ │ │ - add r2, pc, #352 @ (adr r2, 30ba0c ) │ │ │ │ + add r2, pc, #480 @ (adr r2, 30ba8c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #408 @ (adr r2, 30ba48 ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 30bac8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #824] @ (30bbec ) │ │ │ │ + ldr r2, [pc, #952] @ (30bc6c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #512] @ 0x200 │ │ │ │ + str r6, [sp, #640] @ 0x280 │ │ │ │ movs r3, r7 │ │ │ │ - cdp2 0, 9, cr0, cr14, cr2, {2} │ │ │ │ - add r2, pc, #288 @ (adr r2, 30b9e0 ) │ │ │ │ + cdp2 0, 11, cr0, cr14, cr2, {2} │ │ │ │ + add r2, pc, #416 @ (adr r2, 30ba60 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #24 @ (adr r2, 30b8dc ) │ │ │ │ + add r2, pc, #152 @ (adr r2, 30b95c ) │ │ │ │ movs r5, r7 │ │ │ │ - add r2, pc, #80 @ (adr r2, 30b918 ) │ │ │ │ + add r2, pc, #208 @ (adr r2, 30b998 ) │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #888 @ (adr r1, 30bc44 ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 30bcc4 ) │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -353955,15 +353954,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 30bb1c │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 30ba80 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (30bc44 ) │ │ │ │ @@ -353981,15 +353980,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 30b964 │ │ │ │ ldr r0, [pc, #532] @ (30bc50 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30b964 │ │ │ │ ldr r1, [pc, #504] @ (30bc54 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -354000,15 +353999,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30b964 │ │ │ │ ldr r0, [pc, #484] @ (30bc58 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30b964 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 30bbda │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -354175,19 +354174,19 @@ │ │ │ │ @ instruction: 0xf212005c │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #184 @ (adr r0, 30bd0c ) │ │ │ │ + add r0, pc, #312 @ (adr r0, 30bd8c ) │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #176 @ (adr r0, 30bd0c ) │ │ │ │ + add r0, pc, #304 @ (adr r0, 30bd8c ) │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 30c09c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -354282,15 +354281,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (30c0b0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 30be0e │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 30bcb8 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -354303,15 +354302,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 30bcb8 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -354331,15 +354330,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 30bcb8 │ │ │ │ add r1, pc, #8 @ (adr r1, 30be2c ) │ │ │ │ @@ -354476,15 +354475,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30becc │ │ │ │ b.n 30beba │ │ │ │ ldr r0, [pc, #312] @ (30c0b4 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 30bcb2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30bd48 │ │ │ │ @@ -354570,17 +354569,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0030c0b8 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -354701,15 +354700,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -354770,15 +354769,15 @@ │ │ │ │ bne.n 30c22a │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 30c22a │ │ │ │ b.n 30c170 │ │ │ │ nop │ │ │ │ - eors r4, r7 │ │ │ │ + lsls r4, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 0030c2e4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -354798,33 +354797,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r3, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (30c334 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ asrs r6, r4, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 43d864 │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f63c │ │ │ │ + b.w 54f66c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (30c3f4 ) │ │ │ │ @@ -354835,15 +354834,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (30c3fc ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 30c2e4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354853,15 +354852,15 @@ │ │ │ │ bl 341448 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 43d2b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 30c0b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (30c400 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -354869,19 +354868,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 43d7e0 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43d250 │ │ │ │ nop │ │ │ │ - subs r7, #100 @ 0x64 │ │ │ │ + subs r7, #132 @ 0x84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r6, #22] │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf2ec0042 │ │ │ │ + ssat r0, #3, ip, lsl #1 │ │ │ │ str r6, [r2, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (30c498 ) │ │ │ │ @@ -354891,27 +354890,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (30c4a0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #116] @ (30c4a4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (30c4a8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #92] @ (30c4ac ) │ │ │ │ ldr r2, [pc, #96] @ (30c4b0 ) │ │ │ │ ldr r3, [pc, #96] @ (30c4b4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -354923,40 +354922,40 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #196 @ 0xc4 │ │ │ │ + subs r6, #228 @ 0xe4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r2, #18] │ │ │ │ movs r3, r7 │ │ │ │ - movw r0, #57410 @ 0xe042 │ │ │ │ - add r6, pc, #24 @ (adr r6, 30c4c0 ) │ │ │ │ + @ instruction: 0xf26e0042 │ │ │ │ + add r6, pc, #152 @ (adr r6, 30c540 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #728] @ (30c784 ) │ │ │ │ + ldr r3, [pc, #856] @ (30c804 ) │ │ │ │ movs r4, r7 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ asrs r0, r6, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ eors r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354967,15 +354966,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (30c520 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #52] @ (30c524 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (30c528 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -354985,23 +354984,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r6, #6 │ │ │ │ + subs r6, #38 @ 0x26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #368 @ (adr r5, 30c690 ) │ │ │ │ + add r5, pc, #496 @ (adr r5, 30c710 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #40] @ (30c54c ) │ │ │ │ + ldr r3, [pc, #168] @ (30c5cc ) │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #776] @ 0x308 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -355036,15 +355035,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 30c562 │ │ │ │ ldr r2, [pc, #68] @ (30c5e8 ) │ │ │ │ ldr r3, [pc, #44] @ (30c5d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -355063,19 +355062,19 @@ │ │ │ │ nop │ │ │ │ b.n 30c158 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #608] @ (30c83c ) │ │ │ │ + ldr r2, [pc, #736] @ (30c8bc ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #784 @ (adr r6, 30c8f4 ) │ │ │ │ + add r6, pc, #912 @ (adr r6, 30c974 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ b.n 30c0bc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355087,24 +355086,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (30c658 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #72] @ (30c65c ) │ │ │ │ ldr r1, [pc, #72] @ (30c660 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #60] @ (30c664 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (30c668 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -355114,26 +355113,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #216 @ (adr r4, 30c730 ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 30c7b0 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [pc, #920] @ (30c9f4 ) │ │ │ │ + ldr r2, [pc, #24] @ (30c674 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r7, #0] │ │ │ │ + ldrh r4, [r3, #2] │ │ │ │ movs r3, r7 │ │ │ │ - orrs.w r0, r8, #66 @ 0x42 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + orns r0, r8, #66 @ 0x42 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (30c6c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -355143,33 +355142,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (30c6d0 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 426164 │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 22351c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 33c5f8 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d864 │ │ │ │ - subs r4, #148 @ 0x94 │ │ │ │ + subs r4, #180 @ 0xb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #352] @ 0x160 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355232,15 +355231,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 225eb4 │ │ │ │ nop │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 30c6d4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355432,21 +355431,21 @@ │ │ │ │ b.n 30c93c │ │ │ │ bl 225e84 │ │ │ │ nop │ │ │ │ b.n 30cf1c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30caf0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #168] @ 0xa8 │ │ │ │ + str r3, [sp, #296] @ 0x128 │ │ │ │ movs r5, r7 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r1, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (30cab8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -355455,30 +355454,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (30cac0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #196] @ (30cac4 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (30cac8 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (30cacc ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f80 │ │ │ │ + bl 551fb0 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 30ca30 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -355491,15 +355490,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (30cad0 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (30cad4 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (30cad8 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -355525,28 +355524,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 225f14 │ │ │ │ - subs r1, #46 @ 0x2e │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r4, #34] @ 0x22 │ │ │ │ + strh r4, [r0, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - stc 0, cr0, [r2], {66} @ 0x42 │ │ │ │ - add r0, pc, #216 @ (adr r0, 30cba0 ) │ │ │ │ + stc 0, cr0, [r2], #264 @ 0x108 │ │ │ │ + add r0, pc, #344 @ (adr r0, 30cc20 ) │ │ │ │ movs r4, r7 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r0 │ │ │ │ movs r4, r7 │ │ │ │ ldrh r0, [r6, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #148 @ 0x94 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -355561,15 +355560,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r9, r0 │ │ │ │ b.n 30cb22 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 30cd58 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -355584,15 +355583,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (30cd84 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r9, r0 │ │ │ │ b.n 30cb60 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 30cd58 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -355629,15 +355628,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30cd3c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 30cc04 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #432] @ (30cd8c ) │ │ │ │ ldr r3, [pc, #416] @ (30cd7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -355705,15 +355704,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 43d2b0 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 30c6d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (30cda0 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -355743,15 +355742,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (30cdac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (30cdb0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 425f50 │ │ │ │ b.n 30cbd8 │ │ │ │ @@ -355789,28 +355788,28 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [r2, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ svc 48 @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r2, r7, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r0, [sp, #616] @ 0x268 │ │ │ │ + str r0, [sp, #744] @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #512] @ 0x200 │ │ │ │ + str r0, [sp, #640] @ 0x280 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r0, [sp, #520] @ 0x208 │ │ │ │ movs r5, r7 │ │ │ │ ldr r6, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - adds r6, #20 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r6, #52] @ 0x34 │ │ │ │ + ldrh r4, [r2, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -356642,21 +356641,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 30d70c │ │ │ │ lsls r4, r3, #1 │ │ │ │ bvs.n 30d6d8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #4] │ │ │ │ + ldrh r4, [r7, #4] │ │ │ │ movs r5, r7 │ │ │ │ bpl.n 30d7dc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30d8f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r1, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ bcc.n 30d708 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #44] @ (30d7f8 ) │ │ │ │ ldr r3, [pc, #48] @ (30d7fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -356964,19 +356963,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 30db84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30dc80 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -357290,19 +357289,19 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r7, {r1, r2, r3, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #56 @ 0x38 │ │ │ │ + movs r5, #88 @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r0, [pc, #304] @ (30e040 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (30e128 ) │ │ │ │ @@ -357500,21 +357499,21 @@ │ │ │ │ b.n 30dffa │ │ │ │ bl 225ee4 │ │ │ │ blx 225358 │ │ │ │ bl 225e84 │ │ │ │ nop │ │ │ │ ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r0, #28] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #304] @ (30e264 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r6, #26] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (30e2d0 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -357668,15 +357667,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r0!, {r1, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r0!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (30e420 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r2, #19] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 30e544 │ │ │ │ @@ -357891,33 +357890,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 30e514 │ │ │ │ blx 225358 │ │ │ │ bl 225eb4 │ │ │ │ nop │ │ │ │ ldmia r0!, {r2} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #304] @ (30e680 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #2 │ │ │ │ + subs r6, r4, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r4, #28] │ │ │ │ + strb r4, [r0, #29] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, #13] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30e570 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ @ instruction: 0xf1960054 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 30e5ec │ │ │ │ mov r3, r2 │ │ │ │ @@ -357954,27 +357953,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 30e59c │ │ │ │ ldr r0, [pc, #32] @ (30e5fc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30e59c │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (30e714 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -358067,15 +358066,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 30e62c │ │ │ │ ldr r0, [pc, #48] @ (30e724 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30e62c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 310eb0 │ │ │ │ @@ -358083,15 +358082,15 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (30e7c8 ) │ │ │ │ @@ -358099,25 +358098,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (30e7d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #132] @ (30e7d4 ) │ │ │ │ ldr r1, [pc, #132] @ (30e7d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #116] @ (30e7dc ) │ │ │ │ ldr r2, [pc, #120] @ (30e7e0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (30e7e4 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -358128,50 +358127,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #80] @ (30e7ec ) │ │ │ │ ldr r1, [pc, #84] @ (30e7f0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, r3, #4 │ │ │ │ + adds r0, r7, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r6, #112] @ 0x70 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r4, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r0, #152 @ 0x98 │ │ │ │ + cmp r0, #184 @ 0xb8 │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r7, #23] │ │ │ │ movs r5, r7 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.s32 q8, q1, q2 │ │ │ │ movs r7, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -358255,15 +358254,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 30e9d8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 30e9ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (30e9f0 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -358321,49 +358320,49 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #68] @ (30ea08 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 311044 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r3, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r1, #18] │ │ │ │ + ldrb r2, [r5, #18] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r5, r7 │ │ │ │ mcr 0, 0, r0, cr0, cr4, {2} │ │ │ │ - ldrb r0, [r5, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r1, #17] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ subs r5, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -358374,25 +358373,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (30ea50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 310cd0 │ │ │ │ nop │ │ │ │ - subs r2, r6, r0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r0, #13] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r2, #13] │ │ │ │ + ldrb r2, [r6, #13] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (30eac0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -358401,25 +358400,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (30eac8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #76] @ (30eacc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (30ead0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #60] @ (30ead4 ) │ │ │ │ ldr r2, [pc, #64] @ (30ead8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -358430,27 +358429,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r4, r5, r7 │ │ │ │ + subs r4, r1, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r3, #12] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ movs r5, r7 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r5, #60] @ 0x3c │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r1, r2] │ │ │ │ + str r4, [r5, r2] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 30eb38 │ │ │ │ sub sp, #16 │ │ │ │ @@ -358458,35 +358457,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (30eb40 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 54f63c │ │ │ │ + bl 54f66c │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 30eb2a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 43d864 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r0, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (30ee3c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -358595,15 +358594,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30eb6c │ │ │ │ ldr r0, [pc, #484] @ (30ee4c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30eb6c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 310f4c │ │ │ │ movs r1, #0 │ │ │ │ b.n 30ebee │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -358625,15 +358624,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30ec90 │ │ │ │ ldr r0, [pc, #424] @ (30ee54 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 30ec90 │ │ │ │ ldr r3, [pc, #400] @ (30ee50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358690,15 +358689,15 @@ │ │ │ │ b.n 30ed22 │ │ │ │ ldr r0, [pc, #264] @ (30ee58 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 30ebb6 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -358707,22 +358706,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 30ebb6 │ │ │ │ ldr r0, [pc, #216] @ (30ee5c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 30ebb6 │ │ │ │ ldr r0, [pc, #204] @ (30ee60 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30ec3e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358732,23 +358731,23 @@ │ │ │ │ beq.w 30ec3e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 30ec3e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 30ec3e │ │ │ │ ldr r0, [pc, #140] @ (30ee64 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 30ec32 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -358759,15 +358758,15 @@ │ │ │ │ beq.n 30ed22 │ │ │ │ b.n 30ed1a │ │ │ │ ldr r0, [pc, #96] @ (30ee68 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 30ec26 │ │ │ │ @@ -358783,29 +358782,29 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #480] @ (30f028 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #4] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r7, #1] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r1, #1] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r7, #0] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ movs r5, r7 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ movs r5, r7 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r4, #31] │ │ │ │ movs r5, r7 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -358851,15 +358850,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 30ef2c │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -358884,15 +358883,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30eefc │ │ │ │ ldr r0, [pc, #100] @ (30efb0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 30eefc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (30efa4 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -358912,31 +358911,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 30ef74 │ │ │ │ ldr r0, [pc, #40] @ (30efb8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 30ef74 │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r6, #27] │ │ │ │ movs r5, r7 │ │ │ │ ldr r1, [pc, #576] @ (30f1f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (30f0ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -359006,26 +359005,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30efdc │ │ │ │ ldr r0, [pc, #28] @ (30f0bc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 30efdc │ │ │ │ cbnz r2, 30f0fe │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #22] │ │ │ │ + strb r2, [r0, #23] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (30f174 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -359083,22 +359082,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 30f166 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 30f126 │ │ │ │ ldr r0, [pc, #20] @ (30f17c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30f160 │ │ │ │ rev r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r1, #20] │ │ │ │ movs r5, r7 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 30f1c0 │ │ │ │ bls.n 30f1b8 │ │ │ │ @@ -360096,15 +360095,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 30fcea │ │ │ │ mov r0, r5 │ │ │ │ bl 30ee7c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -360122,15 +360121,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 30f380 │ │ │ │ b.n 30fcbc │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -360141,15 +360140,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 30fd6e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -360162,15 +360161,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 30fd64 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -360591,15 +360590,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3101c8 │ │ │ │ ldr r0, [pc, #212] @ (3102cc ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 3100d6 │ │ │ │ @@ -360612,15 +360611,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 31005a │ │ │ │ ldr r0, [pc, #160] @ (3102d4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 31005a │ │ │ │ ldr r3, [pc, #148] @ (3102d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 310138 │ │ │ │ @@ -360633,15 +360632,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 310138 │ │ │ │ ldr r1, [pc, #76] @ (3102c4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3100c8 │ │ │ │ ldr r1, [pc, #68] @ (3102c8 ) │ │ │ │ @@ -360649,15 +360648,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3100c8 │ │ │ │ ldr r0, [pc, #76] @ (3102e0 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 3100c8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #320 @ 0x140 │ │ │ │ lsls r4, r3, #1 │ │ │ │ add r5, sp, #280 @ 0x118 │ │ │ │ @@ -360670,25 +360669,25 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #72] @ 0x48 │ │ │ │ + str r4, [r7, #72] @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r4, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ asrs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r4, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003102e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -361526,20 +361525,20 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 3106b4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r3, #4 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ add r7, pc, #328 @ (adr r7, 310d88 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vhadd.u q0, q0, q6 │ │ │ │ - @ instruction: 0xfb00004c │ │ │ │ + vhadd.u16 q8, q0, q6 │ │ │ │ + @ instruction: 0xfb20004c │ │ │ │ │ │ │ │ 00310c48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -361929,21 +361928,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 43d2b0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -362127,15 +362126,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf7b6004c │ │ │ │ + @ instruction: 0xf7d6004c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (311310 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ add r3, pc │ │ │ │ @@ -362168,15 +362167,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ stmia r7!, {r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf75e004c │ │ │ │ + @ instruction: 0xf77e004c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ sub.w r0, r1, #1 │ │ │ │ @@ -362215,26 +362214,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 224f6c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 311394 │ │ │ │ ldr r2, [pc, #64] @ (3113f8 ) │ │ │ │ ldr r3, [pc, #52] @ (3113ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -362254,15 +362253,15 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, r7] │ │ │ │ + strh r0, [r4, r7] │ │ │ │ movs r5, r7 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362313,19 +362312,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -362354,23 +362353,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ b.n 3114d6 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362380,45 +362379,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (31161c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (311620 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #184] @ (311624 ) │ │ │ │ ldr r1, [pc, #184] @ (311628 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #168] @ (31162c ) │ │ │ │ ldr r1, [pc, #168] @ (311630 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #152] @ (311634 ) │ │ │ │ ldr r1, [pc, #152] @ (311638 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #136] @ (31163c ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (311640 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (311644 ) │ │ │ │ add r4, pc │ │ │ │ @@ -362449,40 +362448,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf33a004c │ │ │ │ - subs r0, #244 @ 0xf4 │ │ │ │ + @ instruction: 0xf35a004c │ │ │ │ + subs r1, #20 │ │ │ │ movs r3, r7 │ │ │ │ - add r1, pc, #64 @ (adr r1, 311664 ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 3116e4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #252 @ 0xfc │ │ │ │ + subs r1, #28 │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #20 │ │ │ │ + subs r1, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r6, r2] │ │ │ │ + strb r0, [r2, r3] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfa60003b │ │ │ │ - str r6, [r4, r6] │ │ │ │ + @ instruction: 0xfa80003b │ │ │ │ + str r6, [r0, r7] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r6] │ │ │ │ + str r6, [r1, r7] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r4, #-360] @ 0xfffffe98 │ │ │ │ - str r2, [r2, r6] │ │ │ │ + str r2, [r6, r6] │ │ │ │ movs r5, r7 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362642,15 +362641,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 3117e8 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 3117e8 │ │ │ │ - @ instruction: 0xf0a6004c │ │ │ │ + @ instruction: 0xf0c6004c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -362664,25 +362663,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 3118da │ │ │ │ eors r3, r2 │ │ │ │ @@ -362774,26 +362773,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (311bac ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (311bb0 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #500] @ (311bb4 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (311bb8 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -362863,33 +362862,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 341178 │ │ │ │ mov r0, r4 │ │ │ │ bl 43d2b0 │ │ │ │ ldr r6, [pc, #312] @ (311bc8 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #308] @ (311bcc ) │ │ │ │ ldr r1, [pc, #312] @ (311bd0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 313838 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (311bd4 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -362906,42 +362905,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #188] @ (311bdc ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #156] @ (311be0 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ ldr r2, [pc, #132] @ (311be4 ) │ │ │ │ ldr r3, [pc, #64] @ (311ba4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362957,41 +362956,41 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q0, q0, q6 │ │ │ │ + vhadd.s8 q8, q0, q6 │ │ │ │ str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + adds r4, #236 @ 0xec │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #16] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #624] @ (311e20 ) │ │ │ │ + ldr r5, [pc, #752] @ (311ea0 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r5, [pc, #552] @ (311ddc ) │ │ │ │ + ldr r5, [pc, #680] @ (311e5c ) │ │ │ │ movs r5, r7 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #704] @ (311e7c ) │ │ │ │ + ldr r5, [pc, #832] @ (311efc ) │ │ │ │ movs r5, r7 │ │ │ │ bkpt 0x0026 │ │ │ │ lsls r4, r2, #1 │ │ │ │ pop {r3, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #208] @ (311c98 ) │ │ │ │ + ldr r5, [pc, #336] @ (311d18 ) │ │ │ │ movs r5, r7 │ │ │ │ - cdp 0, 0, cr0, cr0, cr12, {2} │ │ │ │ - ldr r7, [pc, #632] @ (311e48 ) │ │ │ │ + cdp 0, 2, cr0, cr0, cr12, {2} │ │ │ │ + ldr r7, [pc, #760] @ (311ec8 ) │ │ │ │ movs r4, r7 │ │ │ │ - adcs.w r0, r0, #12255232 @ 0xbb0000 │ │ │ │ + sbcs.w r0, r0, #12255232 @ 0xbb0000 │ │ │ │ lsrs r2, r1, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba3ffff │ │ │ │ @@ -363203,24 +363202,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (311eb0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #72] @ (311eb4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (311eb8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #60] @ (311ebc ) │ │ │ │ ldr r2, [pc, #64] @ (311ec0 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -363231,26 +363230,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - orr.w r0, r4, ip, lsl #1 │ │ │ │ - ldr r0, [pc, #968] @ (312278 ) │ │ │ │ + orn r0, r4, ip, lsl #1 │ │ │ │ + ldr r1, [pc, #72] @ (311ef8 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #896] @ (312234 ) │ │ │ │ + ldr r1, [pc, #0] @ (311eb4 ) │ │ │ │ movs r5, r7 │ │ │ │ - cmp r7, #228 @ 0xe4 │ │ │ │ + adds r0, #4 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [sp, #0] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #22 │ │ │ │ + subs r5, #54 @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ - adds r4, r4, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -363262,15 +363261,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 340ca0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -363296,18 +363295,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 43d7e0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 43dca4 │ │ │ │ - @ instruction: 0xe9b6004c │ │ │ │ - ldr r0, [pc, #344] @ (3120ac ) │ │ │ │ + ldrd r0, r0, [r6, #304] @ 0x130 │ │ │ │ + ldr r0, [pc, #472] @ (31212c ) │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [pc, #400] @ (3120e8 ) │ │ │ │ + ldr r0, [pc, #528] @ (312168 ) │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 311fcc │ │ │ │ sub sp, #20 │ │ │ │ @@ -363315,43 +363314,43 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (311fd4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 311f9a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 311fac │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 311fbe │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d864 │ │ │ │ - stmdb r6!, {r2, r3, r6} │ │ │ │ - blxns sl │ │ │ │ + strd r0, r0, [r6, #-304] @ 0x130 │ │ │ │ + blxns lr │ │ │ │ movs r5, r7 │ │ │ │ - blxns r8 │ │ │ │ + blxns ip │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 3120ec │ │ │ │ sub sp, #16 │ │ │ │ @@ -363361,15 +363360,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -363414,26 +363413,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 3120e4 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 6ad814 │ │ │ │ + bl 6ad834 │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 312038 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 312088 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 312088 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -363448,18 +363447,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 312088 │ │ │ │ - stmia.w r4!, {r2, r3, r6} │ │ │ │ - ldr r2, [pc, #256] @ (3121f4 ) │ │ │ │ + @ instruction: 0xe8c4004c │ │ │ │ + ldr r2, [pc, #384] @ (312274 ) │ │ │ │ movs r4, r7 │ │ │ │ - vshr.s32 d16, d27, #18 │ │ │ │ + and.w r0, lr, #59 @ 0x3b │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (312170 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #104] @ (312174 ) │ │ │ │ @@ -363495,26 +363494,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312114 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (312180 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 312114 │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r7 │ │ │ │ + mov r2, fp │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363697,17 +363696,17 @@ │ │ │ │ b.n 31231e │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 31231e │ │ │ │ nop │ │ │ │ - b.n 311e6c │ │ │ │ + b.n 311eac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 311dec │ │ │ │ + b.n 311e2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ @@ -363745,33 +363744,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -363843,21 +363842,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - orrs r4, r2 │ │ │ │ + orrs r4, r6 │ │ │ │ movs r5, r7 │ │ │ │ - orrs r6, r0 │ │ │ │ + orrs r6, r4 │ │ │ │ movs r5, r7 │ │ │ │ - b.n 311e5c │ │ │ │ + b.n 311e9c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r2, #80] @ 0x50 │ │ │ │ + str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (312948 ) │ │ │ │ @@ -363880,15 +363879,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (312954 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (312958 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -363963,15 +363962,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (312968 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -364048,15 +364047,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (312970 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 312858 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -364176,29 +364175,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 312eb0 │ │ │ │ + b.n 312ef0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, r8 │ │ │ │ + add r4, ip │ │ │ │ movs r4, r7 │ │ │ │ - ldrd r0, r0, [r6, #236]! @ 0xec │ │ │ │ - b.n 312e28 │ │ │ │ + ands.w r0, r6, fp, rrx │ │ │ │ + b.n 312e68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 312e0c │ │ │ │ + b.n 312e4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + add r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ - stmdb ip, {r0, r1, r3, r4, r5} │ │ │ │ - negs r6, r3 │ │ │ │ + stmdb ip!, {r0, r1, r3, r4, r5} │ │ │ │ + negs r6, r7 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xe80e003b │ │ │ │ + @ instruction: 0xe82e003b │ │ │ │ strh r6, [r6, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -364357,15 +364356,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 312b70 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 6ad844 │ │ │ │ + bl 6ad864 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364401,40 +364400,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 3130a0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 224f6c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 313520 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 313018 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 6ad844 │ │ │ │ + bl 6ad864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 312fac │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 312c96 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -364474,15 +364473,15 @@ │ │ │ │ b.n 312c40 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 3135c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 312c3e │ │ │ │ @@ -364831,29 +364830,29 @@ │ │ │ │ b.n 312d0e │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ b.n 312fe8 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r5, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 31303c │ │ │ │ + bgt.n 31307c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ movs r4, r7 │ │ │ │ - b.n 3128e4 │ │ │ │ + b.n 312924 │ │ │ │ movs r3, r7 │ │ │ │ ldrb r4, [r0, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 223fe4 │ │ │ │ @@ -364954,26 +364953,26 @@ │ │ │ │ bpl.n 313186 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (3131d4 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313186 │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #174 @ 0xae │ │ │ │ + subs r3, #206 @ 0xce │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003131d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365005,25 +365004,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313204 │ │ │ │ ldr r0, [pc, #28] @ (313248 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313204 │ │ │ │ ldrb r0, [r4, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + subs r3, #156 @ 0x9c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0031324c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365069,45 +365068,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313290 │ │ │ │ ldr r0, [pc, #60] @ (313300 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313290 │ │ │ │ ldr r3, [pc, #52] @ (313304 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3132a0 │ │ │ │ ldr r3, [pc, #32] @ (3132fc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3132a0 │ │ │ │ ldr r0, [pc, #36] @ (313308 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3132a0 │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ movs r5, r7 │ │ │ │ strb r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #14 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0031330c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -365241,15 +365240,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31341a │ │ │ │ ldr r1, [pc, #148] @ (313510 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3133ee │ │ │ │ ldr r1, [pc, #128] @ (313508 ) │ │ │ │ @@ -365262,15 +365261,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (313514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3133ee │ │ │ │ ldr r3, [pc, #104] @ (313518 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3133c0 │ │ │ │ ldr r3, [pc, #76] @ (313508 ) │ │ │ │ @@ -365281,45 +365280,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (31351c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 3133c0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r4, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #520 @ 0x208 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r5, r1, #1 │ │ │ │ strb r0, [r3, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r2, #12 │ │ │ │ movs r5, r7 │ │ │ │ asrs r0, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ movs r5, r7 │ │ │ │ ldr r2, [pc, #160] @ (3135bc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #232 @ 0xe8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313520 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365361,43 +365360,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (3135b8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313558 │ │ │ │ ldr r0, [pc, #52] @ (3135bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313558 │ │ │ │ ldr r2, [pc, #48] @ (3135c0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 313558 │ │ │ │ ldr r2, [pc, #28] @ (3135b8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 313558 │ │ │ │ ldr r0, [pc, #32] @ (3135c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313558 │ │ │ │ strb r0, [r3, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #62 @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ subs r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003135c8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365446,25 +365445,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (313660 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313628 │ │ │ │ ldr r0, [pc, #24] @ (313664 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313628 │ │ │ │ strb r0, [r5, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #172 @ 0xac │ │ │ │ + subs r1, #204 @ 0xcc │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313668 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -365481,47 +365480,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3136c6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ ldr r3, [pc, #40] @ (3136f0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3136a0 │ │ │ │ ldr r3, [pc, #32] @ (3136f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3136a0 │ │ │ │ ldr r0, [pc, #24] @ (3136f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3136a0 │ │ │ │ strb r6, [r0, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #108 @ 0x6c │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003136fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -365588,26 +365587,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3137c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 313772 │ │ │ │ nop │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r0, #250 @ 0xfa │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003137cc : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 313824 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -365636,25 +365635,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (313830 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3137f4 │ │ │ │ ldr r0, [pc, #24] @ (313834 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ nop │ │ │ │ strb r2, [r6, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sl │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #216 @ 0xd8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00313838 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365880,15 +365879,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #808 @ 0x328 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00313a78 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -365926,36 +365925,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -365971,15 +365970,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -365988,40 +365987,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -366280,25 +366279,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (313e7c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.w 54de00 │ │ │ │ + b.w 54de30 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -366699,15 +366698,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 313f58 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 313f58 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -366774,49 +366773,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 31439c │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 314394 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 3143c2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -366908,25 +366907,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (314598 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #132] @ (31459c ) │ │ │ │ ldr r1, [pc, #132] @ (3145a0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #116] @ (3145a4 ) │ │ │ │ ldr r2, [pc, #120] @ (3145a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (3145ac ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -366937,50 +366936,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #80] @ (3145b4 ) │ │ │ │ ldr r1, [pc, #84] @ (3145b8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r4, #5] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r4, r6, r7} │ │ │ │ + ldmia r2!, {r4, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ movs r5, r7 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r3, #1 │ │ │ │ b.n 31498c │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -366996,25 +366995,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #316] @ (31472c ) │ │ │ │ ldr r1, [pc, #320] @ (314730 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (314734 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -367058,15 +367057,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (31473c ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -367086,39 +367085,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #62 @ 0x3e │ │ │ │ + cmp r3, #94 @ 0x5e │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r0, #2 │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r7, #1] │ │ │ │ + strb r2, [r3, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #18 │ │ │ │ movs r5, r7 │ │ │ │ b.n 314950 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367187,25 +367186,25 @@ │ │ │ │ bl 43d7e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 43dd40 │ │ │ │ b.n 3147bc │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ mov r7, r0 │ │ │ │ blx 2258d0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 43d7e0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 43dd78 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ @@ -367233,25 +367232,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (3148c4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #76] @ (3148c8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (3148cc ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #60] @ (3148d0 ) │ │ │ │ ldr r2, [pc, #64] @ (3148d4 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -367262,64 +367261,64 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #32] │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #178 @ 0xb2 │ │ │ │ + cmp r0, #210 @ 0xd2 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #194 @ 0xc2 │ │ │ │ + cmp r0, #226 @ 0xe2 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r5, #92] @ 0x5c │ │ │ │ + ldr r6, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #12 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf290003c │ │ │ │ + @ instruction: 0xf2b0003c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 314938 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #76] @ (31493c ) │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (314940 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 314928 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 6ad52c │ │ │ │ + bl 6ad54c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 22351c │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 43d864 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #72 @ 0x48 │ │ │ │ movs r5, r7 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367339,31 +367338,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 341498 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 314968 │ │ │ │ - ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ movs r3, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 3149d0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -367383,32 +367382,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (314a2c ) │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341498 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 314378 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r0, #70 @ 0x46 │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (314bb8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367416,15 +367415,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (314bc0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -367438,15 +367437,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -367516,23 +367515,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r6, #208 @ 0xd0 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ movs r5, r7 │ │ │ │ - movs r6, #226 @ 0xe2 │ │ │ │ + movs r7, #2 │ │ │ │ movs r5, r7 │ │ │ │ - subs r6, r5, #6 │ │ │ │ + subs r6, r1, #7 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stmia r5!, {r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -367583,15 +367582,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -367624,15 +367623,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341498 │ │ │ │ @@ -367642,19 +367641,19 @@ │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r4, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [sp, #96] @ 0x60 │ │ │ │ + str r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r2, r4, #7 │ │ │ │ + subs r2, r0, #0 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r4, r7} │ │ │ │ + stmia r3!, {r4, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (314ed0 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -367665,15 +367664,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (314ed8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 314d7a │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -367790,19 +367789,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3f2bf4 │ │ │ │ b.n 314e02 │ │ │ │ - str r5, [sp, #168] @ 0xa8 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r2, #4 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 315960 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -367976,15 +367975,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [pc, #2296] @ 315980 │ │ │ │ ldr.w r3, [pc, #2264] @ 315964 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -368005,15 +368004,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 31598c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 315292 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -368068,15 +368067,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 315998 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 315298 │ │ │ │ @@ -368275,15 +368274,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -368693,15 +368692,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -368758,39 +368757,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #264] @ 0x108 │ │ │ │ + str r2, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r1, r0 │ │ │ │ + subs r2, r5, r0 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r5, r7 │ │ │ │ movs r4, r7 │ │ │ │ - ite vc │ │ │ │ - movvc r3, r7 │ │ │ │ - ldrhvs r6, [r7, r1] │ │ │ │ + ite ls │ │ │ │ + movls r3, r7 │ │ │ │ + ldrhhi r6, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2 0, cr0, [sl, #232] @ 0xe8 │ │ │ │ - str r6, [r4, #88] @ 0x58 │ │ │ │ + stc2 0, cr0, [sl, #232]! @ 0xe8 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stc2l 0, cr0, [r8], {58} @ 0x3a │ │ │ │ - str r4, [r4, #76] @ 0x4c │ │ │ │ + stc2l 0, cr0, [r8], #232 @ 0xe8 │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbnz r2, 315a14 │ │ │ │ + cbnz r2, 315a1c │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3151b6 │ │ │ │ b.n 3152e0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -369224,15 +369223,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 3165e0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -369667,15 +369666,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341498 │ │ │ │ @@ -369683,15 +369682,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 314378 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #628] @ (3165f0 ) │ │ │ │ ldr r3, [pc, #580] @ (3165c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369717,15 +369716,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (3165fc ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #552] @ (316600 ) │ │ │ │ ldr r3, [pc, #492] @ (3165c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -369779,15 +369778,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 314378 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 315bd4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (31660c ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (3165c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -369884,33 +369883,33 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r7, [pc, #192] @ (316690 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #872] @ (31693c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #656] @ (316868 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r2, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r3, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ movs r4, r7 │ │ │ │ - sxth r2, r1 │ │ │ │ + sxth r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r4, #28 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, #28] │ │ │ │ + ldrb r0, [r3, #29] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #848 @ 0x350 │ │ │ │ movs r3, r7 │ │ │ │ @ instruction: 0x478e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r6, #26] │ │ │ │ + ldrb r6, [r2, #27] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #136 @ 0x88 │ │ │ │ + add r4, sp, #264 @ 0x108 │ │ │ │ movs r3, r7 │ │ │ │ bxns r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bx r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov lr, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -369938,15 +369937,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 316c90 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316dc6 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 316dc6 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -370307,15 +370306,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (316c9c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341498 │ │ │ │ @@ -370395,15 +370394,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (316cac ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 341498 │ │ │ │ @@ -370420,15 +370419,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 341498 │ │ │ │ @@ -370468,37 +370467,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add lr, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, sp, #608 @ 0x260 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r7, #30] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - vqadd.u64 d16, d6, d27 │ │ │ │ - add r5, pc, #144 @ (adr r5, 316d30 ) │ │ │ │ + vshr.u16 d0, d27, #10 │ │ │ │ + add r5, pc, #272 @ (adr r5, 316db0 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r7, #238 @ 0xee │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #27] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr2 0, 4, r0, cr12, cr11, {1} │ │ │ │ - add r4, pc, #184 @ (adr r4, 316d68 ) │ │ │ │ + mcr2 0, 5, r0, cr12, cr11, {1} │ │ │ │ + add r4, pc, #312 @ (adr r4, 316de8 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r3, pc, #992 @ (adr r3, 317098 ) │ │ │ │ + add r4, pc, #96 @ (adr r4, 316d18 ) │ │ │ │ movs r3, r7 │ │ │ │ - mrc2 0, 1, r0, cr12, cr11, {1} │ │ │ │ + mrc2 0, 2, r0, cr12, cr11, {1} │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ @@ -370583,18 +370582,18 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 316892 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 316b1a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r2, #22] │ │ │ │ + strb r4, [r6, #22] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r2, #-236] @ 0xffffff14 │ │ │ │ - add r2, pc, #992 @ (adr r2, 3171c0 ) │ │ │ │ + ldc2l 0, cr0, [r2, #-236]! @ 0xffffff14 │ │ │ │ + add r3, pc, #96 @ (adr r3, 316e40 ) │ │ │ │ movs r3, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 316df2 │ │ │ │ ldr r0, [pc, #664] @ (317084 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -370819,63 +370818,63 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (3170c4 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - add r2, pc, #872 @ (adr r2, 3173f0 ) │ │ │ │ + add r2, pc, #1000 @ (adr r2, 317470 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r2, #21 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r6, #20 │ │ │ │ + lsls r2, r2, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r4, #20 │ │ │ │ + lsls r0, r0, #21 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r7, #19 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r1, #20 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + lsls r4, r2, #19 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r2, #18 │ │ │ │ + lsls r0, r6, #18 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r6, r7, #17 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r3, #17 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r1, #17 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (3170d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r6, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 43d864 │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 54f63c │ │ │ │ + bl 54f66c │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 33c5f8 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -370908,15 +370907,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (3171e0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 3171ac │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 31714a │ │ │ │ @@ -370940,35 +370939,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31716c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3171f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31716c │ │ │ │ ldr r3, [pc, #32] @ (3171f4 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 317162 │ │ │ │ subs r1, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #14 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ movs r5, r7 │ │ │ │ subs r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #14 │ │ │ │ + lsls r0, r5, #14 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r2, #14 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (317298 ) │ │ │ │ @@ -370976,25 +370975,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3172a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #132] @ (3172a4 ) │ │ │ │ ldr r1, [pc, #132] @ (3172a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #116] @ (3172ac ) │ │ │ │ ldr r2, [pc, #120] @ (3172b0 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (3172b4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371008,38 +371007,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r1, [pc, #72] @ (3172bc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 317324 │ │ │ │ + bgt.n 317364 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, fp │ │ │ │ + add r6, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb.w r0, [r6, fp, lsl #3] │ │ │ │ - ldr r5, [sp, #792] @ 0x318 │ │ │ │ + ldrh.w r0, [r6, fp, lsl #3] │ │ │ │ + ldr r5, [sp, #920] @ 0x398 │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ ldr r6, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmia r4!, {r2} │ │ │ │ @@ -371057,15 +371056,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (317320 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #52] @ (317324 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (317328 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371075,21 +371074,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf75c003b │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + @ instruction: 0xf77c003b │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ movs r3, r7 │ │ │ │ - stmia.w r2!, {r2, r3, r4, r5} │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + @ instruction: 0xe8c2003c │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -371205,15 +371204,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 341178 │ │ │ │ mov r0, r4 │ │ │ │ bl 341448 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (3174e0 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -371224,21 +371223,21 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 43d250 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 3173da │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r4, #120] @ 0x78 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r5, #4 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r0, r4, #4 │ │ │ │ + lsls r0, r0, #5 │ │ │ │ movs r5, r7 │ │ │ │ cbz r6, 317554 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371353,15 +371352,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (31766c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 317596 │ │ │ │ ldr r0, [pc, #80] @ (317670 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 317596 │ │ │ │ ldr r3, [pc, #72] @ (317674 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3175d6 │ │ │ │ ldr r3, [pc, #52] @ (31766c ) │ │ │ │ @@ -371370,36 +371369,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3175d6 │ │ │ │ ldr r0, [pc, #52] @ (317678 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3175d6 │ │ │ │ nop │ │ │ │ adds r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ uxth r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r5, r1, #1 │ │ │ │ sxtb r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 d16, d12, d28 │ │ │ │ + vshr.u8 d0, d28, #4 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u64 d16, d4, d28 │ │ │ │ + vshr.u16 d0, d28, #12 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (317790 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -371468,15 +371467,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (3177a0 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3176ba │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -371495,29 +371494,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 3176f0 │ │ │ │ ldr r1, [pc, #36] @ (3177a4 ) │ │ │ │ ldr r0, [pc, #36] @ (3177a8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3176dc │ │ │ │ nop │ │ │ │ adds r4, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr14, cr12, {1} │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + mrc2 0, 7, r0, cr14, cr12, {1} │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mcr2 0, 3, r0, cr6, cr12, {1} │ │ │ │ + mcr2 0, 4, r0, cr6, cr12, {1} │ │ │ │ ldr r1, [pc, #124] @ (31782c ) │ │ │ │ ldr r3, [pc, #128] @ (317830 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3177c6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -371552,15 +371551,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (31783c ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (317840 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -371569,40 +371568,40 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 2, r0, cr6, cr12, {1} │ │ │ │ - mcr2 0, 2, r0, cr4, cr12, {1} │ │ │ │ + mcr2 0, 3, r0, cr6, cr12, {1} │ │ │ │ + mcr2 0, 3, r0, cr4, cr12, {1} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (317930 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (317934 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (317938 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #204] @ (31793c ) │ │ │ │ ldr r1, [pc, #208] @ (317940 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (317944 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #196] @ (317948 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 317912 │ │ │ │ @@ -371653,32 +371652,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (317950 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 31788e │ │ │ │ ldr r0, [pc, #44] @ (317954 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31788e │ │ │ │ - ldr r4, [r2, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rsbs r0, sl, #59 @ 0x3b │ │ │ │ - str r7, [sp, #560] @ 0x230 │ │ │ │ + @ instruction: 0xf1fa003b │ │ │ │ + str r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r3, r7 │ │ │ │ - mcr2 0, 2, r0, cr10, cr12, {1} │ │ │ │ - mrc2 0, 2, r0, cr4, cr12, {1} │ │ │ │ + mcr2 0, 3, r0, cr10, cr12, {1} │ │ │ │ + mrc2 0, 3, r0, cr4, cr12, {1} │ │ │ │ adds r2, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [ip, #240]! @ 0xf0 │ │ │ │ + stc2l 0, cr0, [ip, #240] @ 0xf0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (317af8 ) │ │ │ │ sub.w sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -371795,30 +371794,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (317b14 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 317a56 │ │ │ │ ldr r3, [pc, #84] @ (317b18 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3179a6 │ │ │ │ ldr r3, [pc, #64] @ (317b10 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3179a6 │ │ │ │ ldr r0, [pc, #60] @ (317b1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3179a6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -371833,18 +371832,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 3, r0, ip, cr12 │ │ │ │ + stc2l 0, cr0, [ip], #-240 @ 0xffffff10 │ │ │ │ subs r6, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6], {60} @ 0x3c │ │ │ │ + stc2 0, cr0, [r6], #-240 @ 0xffffff10 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ @@ -372586,15 +372585,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (3184f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3181b8 │ │ │ │ ldr r0, [pc, #88] @ (3184f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3181b8 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 317108 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -372611,23 +372610,23 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #12] │ │ │ │ + str r0, [r1, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ cmp r0, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf292003c │ │ │ │ + @ instruction: 0xf2b2003c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ bl 43d800 │ │ │ │ @@ -372756,15 +372755,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (3188f8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 318600 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 317958 │ │ │ │ b.n 318600 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -372923,15 +372922,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (318904 ) │ │ │ │ ldr r1, [pc, #192] @ (318908 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 3185c2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 43d7e0 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -372958,15 +372957,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (318910 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 318600 │ │ │ │ ldr r2, [pc, #96] @ (318914 ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3187d6 │ │ │ │ @@ -372975,15 +372974,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3187d6 │ │ │ │ ldr r1, [pc, #80] @ (318918 ) │ │ │ │ ldr r0, [pc, #80] @ (31891c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 3187d6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -372991,30 +372990,30 @@ │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, r1] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf0fe003c │ │ │ │ + adds.w r0, lr, #60 @ 0x3c │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 0, r0, cr0, cr12, {1} │ │ │ │ - vqadd.s8 d0, d6, d28 │ │ │ │ - ldrh r0, [r2, r1] │ │ │ │ + mrc 0, 1, r0, cr0, cr12, {1} │ │ │ │ + vqadd.s32 d0, d6, d28 │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mrc 0, 6, r0, cr0, cr12, {1} │ │ │ │ + mrc 0, 7, r0, cr0, cr12, {1} │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - mcr 0, 4, r0, cr10, cr12, {1} │ │ │ │ - mrc 0, 4, r0, cr4, cr12, {1} │ │ │ │ + mcr 0, 5, r0, cr10, cr12, {1} │ │ │ │ + mrc 0, 5, r0, cr4, cr12, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 318ec0 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w r1, [pc, #1420] @ 318ec4 │ │ │ │ @@ -373219,15 +373218,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 318be2 │ │ │ │ ldr r1, [pc, #760] @ (318ed0 ) │ │ │ │ ldr r0, [pc, #760] @ (318ed4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 318520 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -373358,15 +373357,15 @@ │ │ │ │ bl 316de0 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (318edc ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 318954 │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 318e56 │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -373386,15 +373385,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (318ee4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 31896a │ │ │ │ ldr r3, [pc, #196] @ (318ecc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -373406,30 +373405,30 @@ │ │ │ │ bpl.w 31896a │ │ │ │ ldr r1, [pc, #200] @ (318ee8 ) │ │ │ │ ldr r0, [pc, #200] @ (318eec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [pc, #188] @ (318ef0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 318b98 │ │ │ │ ldr r3, [pc, #136] @ (318ec8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 318b98 │ │ │ │ ldr r1, [pc, #168] @ (318ef4 ) │ │ │ │ ldr r0, [pc, #172] @ (318ef8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 318b98 │ │ │ │ ldr r2, [pc, #152] @ (318ef0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 318e68 │ │ │ │ ldr r2, [pc, #104] @ (318ec8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -373452,55 +373451,55 @@ │ │ │ │ ldr r3, [pc, #56] @ (318ec8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 318c04 │ │ │ │ ldr r0, [pc, #100] @ (318f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 318c04 │ │ │ │ ldr r1, [pc, #92] @ (318f04 ) │ │ │ │ ldr r0, [pc, #96] @ (318f08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 318bb0 │ │ │ │ nop │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, sl, ip, rrx │ │ │ │ - @ instruction: 0xeb84003c │ │ │ │ + @ instruction: 0xeb9a003c │ │ │ │ + sub.w r0, r4, ip, rrx │ │ │ │ adds r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, r4, ip, rrx │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + bics.w r0, r4, ip, rrx │ │ │ │ + strb r6, [r4, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bic.w r0, r8, ip, rrx │ │ │ │ - ldr r2, [r3, #24] │ │ │ │ + orr.w r0, r8, ip, rrx │ │ │ │ + ldr r2, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldmdb ip!, {r2, r3, r4, r5} │ │ │ │ + ldrd r0, r0, [ip, #-240] @ 0xf0 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe9a0003c │ │ │ │ - @ instruction: 0xe9ae003c │ │ │ │ + strd r0, r0, [r0, #240] @ 0xf0 │ │ │ │ + strd r0, r0, [lr, #240] @ 0xf0 │ │ │ │ cmn r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe838003c │ │ │ │ - ldr r4, [r2, #16] │ │ │ │ + @ instruction: 0xe858003c │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ movs r6, r7 │ │ │ │ - ldrd r0, r0, [r2, #-240] @ 0xf0 │ │ │ │ + ldrd r0, r0, [r2, #-240]! @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -373558,15 +373557,15 @@ │ │ │ │ bhi.n 31904a │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 319038 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -373593,15 +373592,15 @@ │ │ │ │ bhi.n 319054 │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldr r2, [pc, #116] @ (319080 ) │ │ │ │ ldr r3, [pc, #108] @ (319078 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -373971,25 +373970,25 @@ │ │ │ │ nop │ │ │ │ subs r6, r5, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r3, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 318e40 │ │ │ │ + b.n 318e80 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 318ebc │ │ │ │ + b.n 318efc │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r4, r1] │ │ │ │ + str r2, [r0, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 318e20 │ │ │ │ + b.n 318e60 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 318e44 │ │ │ │ + b.n 318e84 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003193f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -374082,19 +374081,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3194f4 ) │ │ │ │ ldr r0, [pc, #20] @ (3194f8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r7, [pc, #240] @ (3195e4 ) │ │ │ │ + ldr r7, [pc, #368] @ (319664 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319cdc │ │ │ │ + b.n 318d1c │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 319440 │ │ │ │ + ble.n 319480 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 003194fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -374167,15 +374166,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 319552 │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ b.n 319552 │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 439328 │ │ │ │ bl 4374c4 │ │ │ │ @@ -374195,19 +374194,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ asrs r4, r7, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #256] @ (3196fc ) │ │ │ │ + ldr r6, [pc, #384] @ (31977c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 319bec │ │ │ │ + b.n 319c2c │ │ │ │ movs r4, r7 │ │ │ │ - bgt.n 319550 │ │ │ │ + bgt.n 319590 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319604 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -374230,15 +374229,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 319662 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 6a1aa4 │ │ │ │ + bl 6a1ac4 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 31969e │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 31969e │ │ │ │ @@ -374247,15 +374246,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 319678 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 319640 │ │ │ │ ldr r2, [pc, #72] @ (3196c4 ) │ │ │ │ ldr r3, [pc, #68] @ (3196c0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -374273,15 +374272,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 319678 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -374315,15 +374314,15 @@ │ │ │ │ cbz r1, 319700 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 31976c │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 319746 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -374425,25 +374424,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 6b3948 │ │ │ │ + bl 6b3968 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 319748 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -374489,15 +374488,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 3198c6 │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 319862 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -374513,27 +374512,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 319804 │ │ │ │ b.n 319862 │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 3197e4 │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 319804 │ │ │ │ b.n 319862 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (319950 ) │ │ │ │ @@ -374547,19 +374546,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ asrs r0, r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #928] @ (319cf4 ) │ │ │ │ + ldr r3, [pc, #32] @ (319974 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 190 @ 0xbe │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 3199f8 │ │ │ │ + bls.n 319a38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031995c : │ │ │ │ cbz r0, 31996a │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -374575,19 +374574,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (319998 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #632] @ (319c0c ) │ │ │ │ + ldr r2, [pc, #760] @ (319c8c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 3199a4 │ │ │ │ + bls.n 3199e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031999c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -374676,15 +374675,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 319ae2 │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 319ab6 │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 319ab6 │ │ │ │ @@ -374763,29 +374762,29 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ asrs r0, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #0] @ (319b6c ) │ │ │ │ + ldr r1, [pc, #128] @ (319bec ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319ad8 │ │ │ │ + ble.n 319b18 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #920] @ (319f0c ) │ │ │ │ + ldr r1, [pc, #24] @ (319b8c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319ab0 │ │ │ │ + ble.n 319af0 │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 319b74 │ │ │ │ + udf #28 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #832] @ (319ec0 ) │ │ │ │ + ldr r0, [pc, #960] @ (319f40 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319a90 │ │ │ │ + ble.n 319ad0 │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 319bf4 │ │ │ │ + bvc.n 319c34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319b88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374813,19 +374812,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (319be4 ) │ │ │ │ ldr r0, [pc, #20] @ (319be8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r0, [pc, #304] @ (319d14 ) │ │ │ │ + ldr r0, [pc, #432] @ (319d94 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 319bec │ │ │ │ + ble.n 319c2c │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 319b50 │ │ │ │ + bvs.n 319b90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319bec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374879,19 +374878,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (319c84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - blxns r6 │ │ │ │ + blxns sl │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 319d58 │ │ │ │ + bgt.n 319b98 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 319cb8 │ │ │ │ + bvs.n 319cf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319c88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -374910,19 +374909,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (319ccc ) │ │ │ │ ldr r0, [pc, #20] @ (319cd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - bx ip │ │ │ │ + @ instruction: 0x4786 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bgt.n 319d08 │ │ │ │ + bgt.n 319d48 │ │ │ │ movs r4, r7 │ │ │ │ - bpl.n 319c68 │ │ │ │ + bpl.n 319ca8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319cd4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00319cd8 : │ │ │ │ @@ -375002,31 +375001,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (319dc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mov ip, r7 │ │ │ │ + mov ip, fp │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 319e90 │ │ │ │ + blt.n 319cd0 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 319da0 │ │ │ │ + bgt.n 319de0 │ │ │ │ movs r4, r7 │ │ │ │ - mov ip, r4 │ │ │ │ + mov ip, r8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 319e6c │ │ │ │ + blt.n 319eac │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 319d94 │ │ │ │ + bgt.n 319dd4 │ │ │ │ movs r4, r7 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 319e48 │ │ │ │ + blt.n 319e88 │ │ │ │ movs r4, r7 │ │ │ │ - blt.n 319d40 │ │ │ │ + blt.n 319d80 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00319dc8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375221,19 +375220,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (319fcc ) │ │ │ │ ldr r0, [pc, #20] @ (319fd0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r6, ip │ │ │ │ + add lr, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bls.n 31a008 │ │ │ │ + bls.n 31a048 │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 319f68 │ │ │ │ + bcs.n 319fa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 00319fd4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375299,15 +375298,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6b38b4 │ │ │ │ + bl 6b38d4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (31a19c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -375326,15 +375325,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 6b3948 │ │ │ │ + bl 6b3968 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -375364,15 +375363,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 31a13e │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6b3948 │ │ │ │ + bl 6b3968 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 31a0d0 │ │ │ │ blx 22351c │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 2258d0 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -375402,25 +375401,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (31a1ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a110 │ │ │ │ lsrs r4, r6, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a198 │ │ │ │ + bhi.n 31a1d8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (31a404 ) │ │ │ │ @@ -375470,15 +375469,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31a282 │ │ │ │ ldr r0, [pc, #476] @ (31a41c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a282 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 31a2d6 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -375544,15 +375543,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (31a418 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31a268 │ │ │ │ ldr r0, [pc, #300] @ (31a428 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a268 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a216 │ │ │ │ ldr r3, [pc, #280] @ (31a42c ) │ │ │ │ @@ -375563,29 +375562,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (31a418 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31a216 │ │ │ │ ldr r0, [pc, #256] @ (31a430 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a216 │ │ │ │ ldr r2, [pc, #252] @ (31a434 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31a1ec │ │ │ │ ldr r2, [pc, #208] @ (31a418 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 31a1ec │ │ │ │ ldr r0, [pc, #228] @ (31a438 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 31a1ec │ │ │ │ ldr r3, [pc, #220] @ (31a43c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a2aa │ │ │ │ @@ -375596,15 +375595,15 @@ │ │ │ │ bpl.n 31a2aa │ │ │ │ ldr r0, [pc, #200] @ (31a440 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a2aa │ │ │ │ ldr r3, [pc, #136] @ (31a414 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a282 │ │ │ │ ldr r3, [pc, #128] @ (31a418 ) │ │ │ │ @@ -375612,43 +375611,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31a282 │ │ │ │ ldr r0, [pc, #156] @ (31a444 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a282 │ │ │ │ ldr r3, [pc, #148] @ (31a448 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a216 │ │ │ │ ldr r3, [pc, #84] @ (31a418 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31a216 │ │ │ │ ldr r0, [pc, #124] @ (31a44c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a216 │ │ │ │ ldr r3, [pc, #116] @ (31a450 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31a268 │ │ │ │ ldr r3, [pc, #48] @ (31a418 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31a268 │ │ │ │ ldr r0, [pc, #92] @ (31a454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31a268 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r2, r0, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r4, r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -375656,43 +375655,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 31a4d8 │ │ │ │ + bhi.n 31a518 │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r3, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a414 │ │ │ │ + bhi.n 31a454 │ │ │ │ movs r4, r7 │ │ │ │ subs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a458 │ │ │ │ + bvc.n 31a498 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31a394 │ │ │ │ + bvs.n 31a3d4 │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a3e8 │ │ │ │ + bvc.n 31a428 │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 31a434 │ │ │ │ + bvc.n 31a474 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 31a390 │ │ │ │ + bvs.n 31a3d0 │ │ │ │ movs r4, r7 │ │ │ │ sbcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 31a4ac │ │ │ │ + bvc.n 31a4ec │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031a458 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -375746,19 +375745,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a4ec ) │ │ │ │ ldr r0, [pc, #20] @ (31a4f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r4, r5 │ │ │ │ + lsrs r4, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 31a4bc │ │ │ │ + bvc.n 31a4fc │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a4f4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -375832,19 +375831,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ lsls r6, r7, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #228 @ 0xe4 │ │ │ │ + ands r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvs.n 31a600 │ │ │ │ + bvs.n 31a640 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a5c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -375916,19 +375915,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ lsls r2, r5, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r7, #24 │ │ │ │ + subs r7, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 31a734 │ │ │ │ + bpl.n 31a774 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a694 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 0031a698 : │ │ │ │ @@ -375949,19 +375948,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a6d0 ) │ │ │ │ ldr r0, [pc, #20] @ (31a6d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 31a6d8 │ │ │ │ + bpl.n 31a718 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a6d8 : │ │ │ │ cbz r0, 31a6e8 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -375978,19 +375977,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a714 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #138 @ 0x8a │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a69c │ │ │ │ + bmi.n 31a6dc │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r3, r7} │ │ │ │ + ldmia r3, {r3, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a718 : │ │ │ │ cbz r0, 31a728 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376007,19 +376006,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a754 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a65c │ │ │ │ + bmi.n 31a69c │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a758 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -376057,19 +376056,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31a7d0 ) │ │ │ │ ldr r0, [pc, #20] @ (31a7d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r5, #200 @ 0xc8 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 31a7d8 │ │ │ │ + bmi.n 31a818 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a7d8 : │ │ │ │ cbz r0, 31a7fc │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -376092,19 +376091,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a828 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #118 @ 0x76 │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 31a788 │ │ │ │ + bcc.n 31a7c8 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a82c : │ │ │ │ cbz r0, 31a83c │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376121,19 +376120,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a868 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r5, #54 @ 0x36 │ │ │ │ + subs r5, #86 @ 0x56 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 31a948 │ │ │ │ + bcc.n 31a788 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a86c : │ │ │ │ cbz r0, 31a87c │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -376150,19 +376149,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31a8a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #246 @ 0xf6 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 31a908 │ │ │ │ + bcc.n 31a948 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031a8ac : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031a8b0 : │ │ │ │ @@ -376424,15 +376423,15 @@ │ │ │ │ bpl.w 31ad16 │ │ │ │ ldr.w r0, [pc, #2300] @ 31b4bc │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31ad18 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31b97c │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -376587,88 +376586,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 31a94c │ │ │ │ ldr.w r0, [pc, #1796] @ 31b4cc │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a978 │ │ │ │ b.n 31ad06 │ │ │ │ ldr.w r0, [pc, #1764] @ 31b4d0 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a970 │ │ │ │ b.n 31acea │ │ │ │ ldr.w r0, [pc, #1732] @ 31b4d4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a968 │ │ │ │ b.n 31acce │ │ │ │ ldr.w r0, [pc, #1692] @ 31b4d8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aa26 │ │ │ │ b.n 31ac96 │ │ │ │ ldr.w r0, [pc, #1656] @ 31b4dc │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9d8 │ │ │ │ b.n 31ac1c │ │ │ │ ldr.w r0, [pc, #1632] @ 31b4e0 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a978 │ │ │ │ b.n 31abaa │ │ │ │ ldr.w r0, [pc, #1600] @ 31b4e4 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a970 │ │ │ │ b.n 31ab8c │ │ │ │ ldr.w r3, [pc, #1568] @ 31b4e8 │ │ │ │ @@ -376681,19 +376680,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31ad6c │ │ │ │ ldr.w r0, [pc, #1544] @ 31b4ec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31ad6c │ │ │ │ ldr.w r0, [pc, #1532] @ 31b4f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31af0e │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376704,15 +376703,15 @@ │ │ │ │ beq.w 31a94c │ │ │ │ b.n 31ab24 │ │ │ │ ldr.w r0, [pc, #1480] @ 31b4f4 │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 31af4c │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -376782,23 +376781,23 @@ │ │ │ │ bpl.w 31aac0 │ │ │ │ ldr.w r0, [pc, #1248] @ 31b4fc │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31ad18 │ │ │ │ ldr.w r0, [pc, #1228] @ 31b500 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 31b09c │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -376806,15 +376805,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31aabe │ │ │ │ b.n 31b000 │ │ │ │ ldr.w r0, [pc, #1180] @ 31b504 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31b080 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -376851,15 +376850,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 31aac0 │ │ │ │ ldr.w r0, [pc, #1056] @ 31b50c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376887,15 +376886,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 31a9f0 │ │ │ │ ldr r0, [pc, #960] @ (31b514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9d8 │ │ │ │ b.n 31b128 │ │ │ │ ldr r3, [pc, #940] @ (31b518 ) │ │ │ │ @@ -376956,20 +376955,20 @@ │ │ │ │ bpl.w 31ad16 │ │ │ │ ldr r0, [pc, #784] @ (31b51c ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31ad18 │ │ │ │ ldr r0, [pc, #764] @ (31b520 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -376977,37 +376976,37 @@ │ │ │ │ beq.w 31aa26 │ │ │ │ b.n 31b18c │ │ │ │ ldr r0, [pc, #732] @ (31b524 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a978 │ │ │ │ b.n 31b1f6 │ │ │ │ ldr r0, [pc, #700] @ (31b528 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a970 │ │ │ │ b.n 31b1da │ │ │ │ ldr r0, [pc, #672] @ (31b52c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -377096,44 +377095,44 @@ │ │ │ │ bpl.w 31ad16 │ │ │ │ ldr r0, [pc, #396] @ (31b538 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 31ad18 │ │ │ │ ldr r0, [pc, #376] @ (31b53c ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a970 │ │ │ │ b.n 31b378 │ │ │ │ ldr r0, [pc, #348] @ (31b540 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a978 │ │ │ │ b.n 31b394 │ │ │ │ ldr r0, [pc, #316] @ (31b544 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 31b420 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -377144,15 +377143,15 @@ │ │ │ │ beq.w 31a94c │ │ │ │ b.n 31b318 │ │ │ │ ldr r0, [pc, #264] @ (31b548 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 31b45c │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -377187,84 +377186,84 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31b554 │ │ │ │ + beq.n 31b594 │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #768] @ (31b7c4 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r8, #364] @ 0x16c │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r1, r5} │ │ │ │ + ldmia r6, {r1, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7, {r1, r2, r5, r6, r7} │ │ │ │ + beq.n 31b4e8 │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r7, {r3, r7} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5!, {r2, r3, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r5, {r3, r5, r6} │ │ │ │ + ldmia r5!, {r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r5!, {} │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r4} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r5} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r6} │ │ │ │ + ldmia r3!, {r1, r2, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ cmp r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2!, {r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + movs r4, r7 │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ ldmia r1!, {r2, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ ldmia r1!, {r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r2, r7} │ │ │ │ - movs r4, r7 │ │ │ │ subs r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r5, r6} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r2, r3, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + stmia r7!, {r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ ldr.w r3, [pc, #1236] @ 31ba24 │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ @@ -377296,47 +377295,47 @@ │ │ │ │ bpl.w 31a9f0 │ │ │ │ ldr.w r0, [pc, #1140] @ 31ba28 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31ad18 │ │ │ │ ldr.w r0, [pc, #1116] @ 31ba2c │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9de │ │ │ │ b.n 31b564 │ │ │ │ ldr.w r0, [pc, #1084] @ 31ba30 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9f0 │ │ │ │ b.n 31b59c │ │ │ │ ldr.w r0, [pc, #1052] @ 31ba34 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9e6 │ │ │ │ b.n 31b580 │ │ │ │ ldr r3, [pc, #996] @ (31ba24 ) │ │ │ │ @@ -377358,22 +377357,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 31aac0 │ │ │ │ ldr r0, [pc, #964] @ (31ba38 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31ad18 │ │ │ │ ldr r0, [pc, #944] @ (31ba3c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -377422,47 +377421,47 @@ │ │ │ │ bpl.w 31a9f0 │ │ │ │ ldr r0, [pc, #788] @ (31ba40 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31ad18 │ │ │ │ ldr r0, [pc, #764] @ (31ba44 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9de │ │ │ │ b.n 31b6de │ │ │ │ ldr r0, [pc, #736] @ (31ba48 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9f0 │ │ │ │ b.n 31b716 │ │ │ │ ldr r0, [pc, #704] @ (31ba4c ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31a9e6 │ │ │ │ b.n 31b6fa │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -377508,52 +377507,52 @@ │ │ │ │ bpl.w 31b2de │ │ │ │ ldr r0, [pc, #560] @ (31ba50 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31ad18 │ │ │ │ ldr r0, [pc, #540] @ (31ba54 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31b2de │ │ │ │ b.n 31b808 │ │ │ │ ldr r3, [pc, #456] @ (31ba24 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31b2c2 │ │ │ │ ldr r0, [pc, #496] @ (31ba58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 31b2c8 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 31a9a6 │ │ │ │ ldr r0, [pc, #468] @ (31ba5c ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 31ad18 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (31ba60 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (31ba64 ) │ │ │ │ ldr r0, [pc, #440] @ (31ba68 ) │ │ │ │ @@ -377695,135 +377694,135 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r1, r2, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r4!, {r7} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r2, r7} │ │ │ │ + stmia r3!, {r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r2, r4} │ │ │ │ + stmia r3!, {r2, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #194 @ 0xc2 │ │ │ │ + cmp r4, #226 @ 0xe2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r5, r6, r7} │ │ │ │ + stmia r3!, {r2} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r3} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r4, r6} │ │ │ │ + stmia r3!, {r1, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r4, #130 @ 0x82 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r5} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #82 @ 0x52 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r6} │ │ │ │ + stmia r2!, {r2, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1, r3, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #234 @ 0xea │ │ │ │ + cmp r4, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r6} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3} │ │ │ │ + stmia r2!, {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #162 @ 0xa2 │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #138 @ 0x8a │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r6, r7} │ │ │ │ + stmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #114 @ 0x72 │ │ │ │ + cmp r3, #146 @ 0x92 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031bb1c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377849,19 +377848,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bb70 ) │ │ │ │ ldr r0, [pc, #20] @ (31bb74 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cmp r2, #42 @ 0x2a │ │ │ │ + cmp r2, #74 @ 0x4a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r7} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bb78 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377883,19 +377882,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bbc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r1, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r0!, {r1, r4} │ │ │ │ + stmia r0!, {r1, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb6d4 │ │ │ │ + @ instruction: 0xb6f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bbcc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377916,20 +377915,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bc18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #136 @ 0x88 │ │ │ │ + cmp r1, #168 @ 0xa8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ittt gt │ │ │ │ - movgt r4, r7 │ │ │ │ - @ instruction: 0xb684 │ │ │ │ - lslgt r6, r0, #1 │ │ │ │ + ittt al │ │ │ │ + moval r4, r7 │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ + lslal r6, r0, #1 │ │ │ │ │ │ │ │ 0031bc1c : │ │ │ │ cbz r0, 31bc2c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -377945,20 +377944,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bc5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #68 @ 0x44 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ittt vc │ │ │ │ - movvc r4, r7 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ - lslvc r6, r0, #1 │ │ │ │ + ittt ls │ │ │ │ + movls r4, r7 │ │ │ │ + cpsie @ unpredictable │ │ │ │ + lslls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bc60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 31bc8a │ │ │ │ @@ -377980,20 +377979,20 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bcac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - itee cs │ │ │ │ - movcs r4, r7 │ │ │ │ - pushcc {r4, r5, r6, r7, lr} │ │ │ │ - lslcc r6, r0, #1 │ │ │ │ + itee mi │ │ │ │ + movmi r4, r7 │ │ │ │ + setpan #0 │ │ │ │ + lslpl r6, r0, #1 │ │ │ │ │ │ │ │ 0031bcb0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -378004,15 +378003,15 @@ │ │ │ │ cbz r2, 31bcd0 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 31bcf2 │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378036,19 +378035,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bd2c ) │ │ │ │ ldr r0, [pc, #20] @ (31bd30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #142 @ 0x8e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x00a8 │ │ │ │ + bkpt 0x00c8 │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r5, r6, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bd34 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378069,19 +378068,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bd7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #36 @ 0x24 │ │ │ │ + cmp r0, #68 @ 0x44 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x005e │ │ │ │ + bkpt 0x007e │ │ │ │ movs r4, r7 │ │ │ │ - push {r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bd80 : │ │ │ │ cbz r0, 31bd96 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -378100,19 +378099,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (31bdc0 ) │ │ │ │ ldr r0, [pc, #20] @ (31bdc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + movs r7, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bkpt 0x0014 │ │ │ │ + bkpt 0x0034 │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r2, r4, r6, r7} │ │ │ │ + push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031bdc8 : │ │ │ │ cbz r0, 31bdd8 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -378129,19 +378128,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (31be08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #184 @ 0xb8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r4, r6, r7, pc} │ │ │ │ + pop {r1, r4, r5, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r4, r7} │ │ │ │ + push {r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 0031be0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378202,15 +378201,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (31bf10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31beae │ │ │ │ ldr r0, [pc, #112] @ (31bf18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -378227,19 +378226,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (31bf20 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31be64 │ │ │ │ ldr r0, [pc, #56] @ (31bf24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31be38 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31be94 │ │ │ │ b.n 31beae │ │ │ │ @@ -378249,25 +378248,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r3, r5, r6} │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ subs r7, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r7} │ │ │ │ + movs r4, r7 │ │ │ │ + stmia r0!, {r2} │ │ │ │ movs r4, r7 │ │ │ │ - itt al │ │ │ │ - moval r4, r7 │ │ │ │ │ │ │ │ 0031bf28 : │ │ │ │ - stmdbal sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ + stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #676] @ (31c1e0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #676] @ (31c1e4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -378343,15 +378342,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 31c132 │ │ │ │ movs r5, #0 │ │ │ │ b.n 31c01c │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31c17e │ │ │ │ @@ -378378,26 +378377,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (31c1f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31bf88 │ │ │ │ ldr r0, [pc, #432] @ (31c1fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31bf88 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 31c1aa │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3794 │ │ │ │ + bl 6b37b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bffc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 31c0da │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -378408,20 +378407,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6a1a74 │ │ │ │ + bl 6a1a94 │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 6a1aa4 │ │ │ │ + bl 6a1ac4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 31c0c4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -378433,23 +378432,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ b.n 31c01c │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bffc │ │ │ │ b.n 31c084 │ │ │ │ ldr r3, [pc, #268] @ (31c200 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -378457,55 +378456,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (31c1f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 31bf60 │ │ │ │ ldr r0, [pc, #248] @ (31c204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31bf60 │ │ │ │ ldr r3, [pc, #244] @ (31c208 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c028 │ │ │ │ ldr r3, [pc, #216] @ (31c1f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c028 │ │ │ │ ldr r0, [pc, #228] @ (31c20c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c028 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 31c06e │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31bffc │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 6a1a74 │ │ │ │ + bl 6a1a94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 6a1aa4 │ │ │ │ + bl 6a1ac4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 31c0c8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -378519,15 +378518,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (31c1f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31bf88 │ │ │ │ ldr r0, [pc, #112] @ (31c214 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31bf88 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 31c06e │ │ │ │ ldr r3, [pc, #100] @ (31c218 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -378537,15 +378536,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (31c1f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 31bf88 │ │ │ │ ldr r0, [pc, #80] @ (31c21c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31bf88 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 31c01c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ rsb r0, ip, fp, lsr #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -378554,31 +378553,31 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ sbcs.w r0, lr, fp, lsr #1 │ │ │ │ asrs r4, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - itet gt │ │ │ │ - movgt r4, r7 │ │ │ │ - sbcle r4, r1 │ │ │ │ - movgt r0, r0 │ │ │ │ - bkpt 0x00c6 │ │ │ │ + itet al │ │ │ │ + moval r4, r7 │ │ │ │ + sbc r4, r1 │ │ │ │ + moval r0, r0 │ │ │ │ + bkpt 0x00e6 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - itee ge │ │ │ │ - movge r4, r7 │ │ │ │ - asrlt r4, r3, #13 │ │ │ │ - movlt r0, r0 │ │ │ │ - bkpt 0x00aa │ │ │ │ + itee gt │ │ │ │ + movgt r4, r7 │ │ │ │ + asrle r4, r3, #13 │ │ │ │ + movle r0, r0 │ │ │ │ + bkpt 0x00ca │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00d0 │ │ │ │ + bkpt 0x00f0 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 0031c220 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -378625,15 +378624,15 @@ │ │ │ │ bhi.n 31c294 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 31c306 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ mov r0, r4 │ │ │ │ bl 31a1b0 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -378644,15 +378643,15 @@ │ │ │ │ bhi.n 31c2c8 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 31c300 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 6b3704 │ │ │ │ + bl 6b3724 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c398 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (31c444 ) │ │ │ │ ldr r3, [pc, #352] @ (31c440 ) │ │ │ │ add r2, pc │ │ │ │ @@ -378701,24 +378700,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31c26e │ │ │ │ ldr r0, [pc, #264] @ (31c454 ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c26e │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c402 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c2dc │ │ │ │ ldr r0, [pc, #244] @ (31c458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 31c3be │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 31c420 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -378731,15 +378730,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (31c44c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31c35c │ │ │ │ ldr r0, [pc, #208] @ (31c460 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c35c │ │ │ │ ldr r3, [pc, #200] @ (31c464 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c2da │ │ │ │ ldr r3, [pc, #168] @ (31c44c ) │ │ │ │ @@ -378748,30 +378747,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c2da │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (31c468 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c2da │ │ │ │ cbz r2, 31c3dc │ │ │ │ ldr r3, [pc, #168] @ (31c46c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 31c3dc │ │ │ │ ldr r3, [pc, #128] @ (31c44c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31c3dc │ │ │ │ ldr r0, [pc, #156] @ (31c470 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movs r7, #16 │ │ │ │ b.n 31c270 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31c35c │ │ │ │ ldr r3, [pc, #140] @ (31c474 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -378780,29 +378779,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (31c44c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 31c35c │ │ │ │ ldr r0, [pc, #124] @ (31c478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c35c │ │ │ │ ldr r3, [pc, #120] @ (31c47c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c35c │ │ │ │ ldr r3, [pc, #60] @ (31c44c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31c35c │ │ │ │ ldr r0, [pc, #104] @ (31c480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c35c │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31c3e0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31c336 │ │ │ │ b.n 31c26e │ │ │ │ @@ -378817,37 +378816,37 @@ │ │ │ │ @ instruction: 0xe82c005b │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x00a2 │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r2, r3, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0074 │ │ │ │ + bkpt 0x0094 │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00d6 │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [pc, #544] @ (31c690 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ movs r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r3, r5, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0020 │ │ │ │ + bkpt 0x0040 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -378873,15 +378872,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31c4d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ asrs r2, r7, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -378929,27 +378928,27 @@ │ │ │ │ ldr r2, [pc, #32] @ (31c57c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31c54c │ │ │ │ ldr r0, [pc, #24] @ (31c580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c54c │ │ │ │ ldr r0, [pc, #20] @ (31c584 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 31c54c │ │ │ │ b.n 31c154 │ │ │ │ lsls r3, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r7, pc} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (31c63c ) │ │ │ │ @@ -378957,25 +378956,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (31c644 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #152] @ (31c648 ) │ │ │ │ ldr r1, [pc, #152] @ (31c64c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #136] @ (31c650 ) │ │ │ │ ldr r3, [pc, #140] @ (31c654 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (31c658 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -378992,52 +378991,52 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #88] @ (31c664 ) │ │ │ │ ldr r1, [pc, #88] @ (31c668 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r2, #16 │ │ │ │ + movs r2, #48 @ 0x30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf0ce0041 │ │ │ │ - add r4, pc, #536 @ (adr r4, 31c864 ) │ │ │ │ + @ instruction: 0xf0ee0041 │ │ │ │ + add r4, pc, #664 @ (adr r4, 31c8e4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #216] @ (31c728 ) │ │ │ │ + ldr r2, [pc, #344] @ (31c7a8 ) │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r3, r5, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strb r6, [r5, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -379090,19 +379089,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (31c6fc ) │ │ │ │ add r0, pc │ │ │ │ bl 3dd4a0 │ │ │ │ ldr r0, [pc, #16] @ (31c700 ) │ │ │ │ add r0, pc │ │ │ │ bl 3dd4a0 │ │ │ │ nop │ │ │ │ - pop {r2, r3, r6} │ │ │ │ + pop {r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r6} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r2, r3, r4, r5} │ │ │ │ + pop {r2, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (31c790 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -379111,26 +379110,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (31c798 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (31c79c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (31c7a0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #88] @ (31c7a4 ) │ │ │ │ ldr r2, [pc, #92] @ (31c7a8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -379139,42 +379138,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (31c7ac ) │ │ │ │ ldr r1, [pc, #76] @ (31c7b0 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + movs r0, #180 @ 0xb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - pop {r1, r2, r5} │ │ │ │ + pop {r1, r2, r6} │ │ │ │ movs r4, r7 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - vhadd.s q0, q2, │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + vhadd.s16 q8, q2, │ │ │ │ + str r4, [sp, #424] @ 0x1a8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ movs r4, r7 │ │ │ │ - add r2, pc, #864 @ (adr r2, 31cb10 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 31cb90 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #544] @ (31c9d4 ) │ │ │ │ + ldr r0, [pc, #672] @ (31ca54 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (31c86c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -379182,23 +379181,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (31c874 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #152] @ (31c878 ) │ │ │ │ ldr r1, [pc, #156] @ (31c87c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 31c852 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -379233,23 +379232,23 @@ │ │ │ │ bl 31945c │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 31a488 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 31c7fa │ │ │ │ nop │ │ │ │ - subs r4, r4, #7 │ │ │ │ + movs r0, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, pc, #424 @ (adr r2, 31ca1c ) │ │ │ │ + add r2, pc, #552 @ (adr r2, 31ca9c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #112] @ (31c8e8 ) │ │ │ │ + ldr r0, [pc, #240] @ (31c968 ) │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r2, 31c8d4 │ │ │ │ + cbnz r2, 31c8dc │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r0, 31c8de │ │ │ │ + cbnz r0, 31c8e6 │ │ │ │ movs r4, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 31c898 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -379268,15 +379267,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (31c90c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33c7a4 │ │ │ │ cbz r0, 31c8e0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -379293,19 +379292,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r0, r0, #4 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, pc, #512 @ (adr r1, 31cb0c ) │ │ │ │ + add r1, pc, #640 @ (adr r1, 31cb8c ) │ │ │ │ movs r3, r7 │ │ │ │ - bx r6 │ │ │ │ + bx sl │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 31ca14 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -379322,15 +379321,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -379388,23 +379387,23 @@ │ │ │ │ bl 43d7e0 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 43da30 │ │ │ │ b.n 31c9c0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - subs r0, r1, #2 │ │ │ │ + subs r0, r5, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 31cdcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, pc, #16 @ (adr r1, 31ca30 ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 31cab0 ) │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, sl │ │ │ │ movs r3, r7 │ │ │ │ b.n 31ccbc │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379440,30 +379439,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (31cabc ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 33df84 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31ca9e │ │ │ │ b.n 31ca60 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31ca70 │ │ │ │ - adds r4, r4, #4 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp r4, pc │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (31cc38 ) │ │ │ │ @@ -379482,15 +379481,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -379579,23 +379578,23 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ b.n 31cc88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #320] @ 0x140 │ │ │ │ + ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, pc │ │ │ │ + cmp r6, r3 │ │ │ │ movs r3, r7 │ │ │ │ svc 16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -379605,15 +379604,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (31cd28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 22351c │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 31ccdc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -379625,75 +379624,75 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 31ccf4 │ │ │ │ ldr r4, [pc, #124] @ (31cd38 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (31cd3c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (31cd40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33c97c │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 31945c │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 31a488 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 31cc8a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 33dfd8 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31cd02 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 33d424 │ │ │ │ b.n 31ccba │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r5, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xb6de │ │ │ │ + @ instruction: 0xb6fe │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb6f2 │ │ │ │ + @ instruction: 0xb712 │ │ │ │ movs r4, r7 │ │ │ │ - subs r6, r2, r4 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ movs r3, r7 │ │ │ │ - muls r0, r2 │ │ │ │ + muls r0, r6 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r1, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #600] @ 0x258 │ │ │ │ movs r3, r7 │ │ │ │ - orrs r6, r4 │ │ │ │ + muls r6, r0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (31cf00 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -379713,15 +379712,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379833,29 +379832,29 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (31cf1c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 2251c0 <__printf_chk@plt+0x4> │ │ │ │ b.n 31cede │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - subs r4, r2, r1 │ │ │ │ + subs r4, r6, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ble.n 31ce50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #784] @ 0x310 │ │ │ │ + ldr r4, [sp, #912] @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ - negs r4, r6 │ │ │ │ + cmp r4, r2 │ │ │ │ movs r3, r7 │ │ │ │ bgt.n 31cfcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r6} │ │ │ │ + push {r1, r2, r3, r7} │ │ │ │ movs r4, r7 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + push {r2, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (31d248 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -379865,15 +379864,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (31d254 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #776] @ (31d258 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -379958,15 +379957,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -379978,15 +379977,15 @@ │ │ │ │ blt.n 31d15e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 33df84 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 31d08c │ │ │ │ @@ -379999,15 +379998,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (31d278 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 43d2b0 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -380015,15 +380014,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (31d27c ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -380079,23 +380078,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #232] @ (31d298 ) │ │ │ │ ldr r1, [pc, #236] @ (31d29c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33f9f4 │ │ │ │ cbnz r0, 31d226 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -380132,63 +380131,63 @@ │ │ │ │ ldr r0, [pc, #108] @ (31d2a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r2, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - push {r2, r3} │ │ │ │ + push {r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - push {r5} │ │ │ │ + push {r6} │ │ │ │ movs r4, r7 │ │ │ │ lsrs r6, r7, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - push {r2, r3, r6} │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - push {r1, r3, r5} │ │ │ │ + push {r1, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - cbz r0, 31d2e2 │ │ │ │ + push {r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r2, [sp, #120] @ 0x78 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r6, #29 │ │ │ │ + asrs r0, r2, #30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r1, #28 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 31cdfc │ │ │ │ + b.n 31ce3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r2, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r0, 31d2c2 │ │ │ │ + sxth r0, r3 │ │ │ │ movs r4, r7 │ │ │ │ - sxtb r2, r7 │ │ │ │ + uxth r2, r3 │ │ │ │ movs r4, r7 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r7 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r7, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 31cc48 │ │ │ │ + b.n 31cc88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ movs r4, r7 │ │ │ │ - asrs r6, r6, #21 │ │ │ │ + asrs r6, r2, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r0, 31d2ce │ │ │ │ + cbz r0, 31d2d6 │ │ │ │ movs r4, r7 │ │ │ │ - add r2, sp, #624 @ 0x270 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -380222,15 +380221,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (31d3f0 ) │ │ │ │ ldr r1, [pc, #236] @ (31d3f4 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 31d32c │ │ │ │ bl 33d584 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31d3d8 │ │ │ │ @@ -380259,15 +380258,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (31d400 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 31d388 │ │ │ │ bl 33d584 │ │ │ │ cbnz r0, 31d3b8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -380305,35 +380304,35 @@ │ │ │ │ ldr r1, [pc, #52] @ (31d410 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (31d414 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #320] @ 0x140 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r5, #2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r1, #17 │ │ │ │ + asrs r2, r5, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, #130 @ 0x82 │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r0, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add sp, #24 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - sub sp, #232 @ 0xe8 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ movs r4, r7 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ movs r4, r7 │ │ │ │ - sub sp, #8 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 31d4b4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -380344,15 +380343,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -380385,19 +380384,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31d2ac │ │ │ │ - asrs r4, r7, #13 │ │ │ │ + asrs r4, r3, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ - subs r3, #180 @ 0xb4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (31d620 ) │ │ │ │ @@ -380430,15 +380429,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -380509,19 +380508,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 31d684 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r7, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, #212 @ 0xd4 │ │ │ │ + subs r2, #244 @ 0xf4 │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #96] @ 0x60 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ bpl.n 31d680 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -380610,15 +380609,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -380658,15 +380657,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [pc, #1420] @ 31dd68 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 319cd8 │ │ │ │ @@ -380735,15 +380734,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 31dd18 │ │ │ │ ldr.w r0, [pc, #1236] @ 31dd84 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -380797,15 +380796,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 31dd88 │ │ │ │ ldr.w r1, [pc, #1048] @ 31dd8c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 319e08 │ │ │ │ cbnz r0, 31d998 │ │ │ │ @@ -380955,15 +380954,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -381041,15 +381040,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #268] @ (31dd68 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -381139,61 +381138,61 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 31dcac │ │ │ │ lsls r3, r3, #1 │ │ │ │ bmi.n 31de08 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #3 │ │ │ │ + asrs r2, r5, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r6, r7, #2 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r3, [sp, #128] @ 0x80 │ │ │ │ + str r3, [sp, #256] @ 0x100 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #194 @ 0xc2 │ │ │ │ + subs r0, #226 @ 0xe2 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #192] @ (31de2c ) │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 31dda0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ movs r4, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 31de68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #118 @ 0x76 │ │ │ │ + adds r6, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r6, #17 │ │ │ │ + lsrs r6, r2, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r3, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, #172 @ 0xac │ │ │ │ + adds r4, #204 @ 0xcc │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r2, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r6, [r6, #46] @ 0x2e │ │ │ │ + ldrh r6, [r2, #48] @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #166 @ 0xa6 │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r5, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #680 @ (adr r6, 31e058 ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 31e0d8 ) │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r6, #9 │ │ │ │ + lsrs r4, r2, #10 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r6, pc, #592 @ (adr r6, 31e008 ) │ │ │ │ + add r6, pc, #720 @ (adr r6, 31e088 ) │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 31ddd6 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 31dde4 │ │ │ │ @@ -381332,19 +381331,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 31de2e │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 31de58 │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #5 │ │ │ │ + lsrs r4, r1, #6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #104 @ (adr r5, 31dfa8 ) │ │ │ │ + add r5, pc, #232 @ (adr r5, 31e028 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r6, pc, #704 @ (adr r6, 31e204 ) │ │ │ │ + add r6, pc, #832 @ (adr r6, 31e284 ) │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 31ec24 │ │ │ │ @@ -381479,15 +381478,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 31bc1c │ │ │ │ @@ -381546,15 +381545,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -381676,15 +381675,15 @@ │ │ │ │ b.n 31e3ae │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -381723,15 +381722,15 @@ │ │ │ │ beq.w 31e502 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -382058,15 +382057,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -382107,15 +382106,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -382144,15 +382143,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 31e42e │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -382250,15 +382249,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 31e67a │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -382440,47 +382439,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 22320c │ │ │ │ ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #27 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #32 │ │ │ │ + cmp r7, #64 @ 0x40 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r6, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r4, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #170 @ 0xaa │ │ │ │ + cmp r6, #202 @ 0xca │ │ │ │ movs r3, r7 │ │ │ │ ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ movs r3, r7 │ │ │ │ - cmp r4, #236 @ 0xec │ │ │ │ + cmp r5, #12 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r1, #22] │ │ │ │ + strh r2, [r5, #22] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ movs r3, r7 │ │ │ │ - vmla.i32 q0, q2, d12[0] │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + vmla.i q8, q2, d0[3] │ │ │ │ + strh r6, [r1, #18] │ │ │ │ movs r3, r7 │ │ │ │ - movs r7, #220 @ 0xdc │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xfb9a004c │ │ │ │ - str r7, [sp, #744] @ 0x2e8 │ │ │ │ + @ instruction: 0xfbba004c │ │ │ │ + str r7, [sp, #872] @ 0x368 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #84] @ (31eccc ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (31ecd0 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -382506,25 +382505,25 @@ │ │ │ │ ldr r0, [pc, #40] @ (31ece4 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb32004c │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + @ instruction: 0xfb52004c │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfb0a004c │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + @ instruction: 0xfb2a004c │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #808] @ 0x328 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #88] @ 0x58 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r0, [sp, #592] @ 0x250 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 31f130 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ @@ -382630,15 +382629,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -382719,15 +382718,15 @@ │ │ │ │ bne.w 32010c │ │ │ │ ldr r1, [pc, #536] @ (31f154 ) │ │ │ │ ldr r0, [pc, #540] @ (31f158 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 43d7e0 │ │ │ │ ldr r2, [pc, #504] @ (31f15c ) │ │ │ │ @@ -382841,15 +382840,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (31f16c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -382896,35 +382895,35 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr??.w r0, [lr, ip] │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrsb.w r0, [lr, #76] @ 0x4c │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #184 @ 0xb8 │ │ │ │ + movs r1, #216 @ 0xd8 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 31f1cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ movs r4, r7 │ │ │ │ - str r7, [sp, #104] @ 0x68 │ │ │ │ + str r7, [sp, #232] @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ cbnz r6, 31f1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ hlt 0x0026 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf724004c │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + @ instruction: 0xf744004c │ │ │ │ + ldrb r6, [r1, #7] │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r7, #5 │ │ │ │ movs r3, r7 │ │ │ │ rev r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 31f7b8 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 31f7bc │ │ │ │ movs r6, #0 │ │ │ │ @@ -382937,15 +382936,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -383065,15 +383064,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -383112,15 +383111,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 31cac0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -383150,15 +383149,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -383258,15 +383257,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (31f7e0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -383347,15 +383346,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (31f7ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31ed2a │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31f6e8 │ │ │ │ @@ -383477,44 +383476,44 @@ │ │ │ │ ldr r1, [pc, #80] @ (31f7f8 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2251bc <__printf_chk@plt> │ │ │ │ - @ instruction: 0xf62c004c │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + movw r0, #51276 @ 0xc84c │ │ │ │ + ldrb r6, [r2, #3] │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r4, #1 │ │ │ │ + subs r6, r0, #2 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb616 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #632] @ 0x278 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r7 │ │ │ │ push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf278004c │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + @ instruction: 0xf298004c │ │ │ │ + strb r2, [r4, #20] │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r2, r3 │ │ │ │ movs r3, r7 │ │ │ │ - sbc.w r0, sl, #76 @ 0x4c │ │ │ │ - strb r6, [r5, #15] │ │ │ │ + @ instruction: 0xf18a004c │ │ │ │ + strb r6, [r1, #16] │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r0, r7 │ │ │ │ movs r3, r7 │ │ │ │ cbz r0, 31f854 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r6, #28] │ │ │ │ + ldrh r6, [r2, #30] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r3, #46] @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -384304,33 +384303,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (320174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r7, #20] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r1, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31fe64 │ │ │ │ + b.n 31fea4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r4, #20] │ │ │ │ + strh r2, [r0, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #38] @ 0x26 │ │ │ │ + strh r4, [r1, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31fe40 │ │ │ │ + b.n 31fe80 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r1, #20] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r4, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (320180 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ bgt.n 3200f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384339,36 +384338,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (320248 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (32024c ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (320250 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #140] @ (320254 ) │ │ │ │ ldr r1, [pc, #144] @ (320258 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30c2e4 │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -384379,15 +384378,15 @@ │ │ │ │ bl 3076d4 │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 43d2b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 30c0b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (32025c ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -384396,27 +384395,26 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 43d7e0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43d250 │ │ │ │ nop │ │ │ │ - b.n 32021c │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - strb r6, [r3, #20] │ │ │ │ + @ instruction: 0xe80c004c │ │ │ │ + strb r6, [r7, #20] │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r0, #19] │ │ │ │ + strb r2, [r4, #19] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r7, #2] │ │ │ │ + ldrh r4, [r3, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #536] @ (320470 ) │ │ │ │ + ldr r4, [pc, #664] @ (3204f0 ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r7, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384426,23 +384424,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3202cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #64] @ (3202d0 ) │ │ │ │ ldr r1, [pc, #68] @ (3202d4 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3202d8 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -384451,19 +384449,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 3200e4 │ │ │ │ + b.n 320124 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r3, [pc, #848] @ (32061c ) │ │ │ │ + ldr r3, [pc, #976] @ (32069c ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r6, 32034a │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ @ instruction: 0x478e │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 3201fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384480,37 +384478,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (320340 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 552f94 │ │ │ │ + bl 552fc4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 55388c │ │ │ │ + bl 5538bc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #52 @ 0x34 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #8] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 32038c │ │ │ │ sub sp, #8 │ │ │ │ @@ -384521,28 +384519,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (320394 ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68858c │ │ │ │ - b.n 31ffe4 │ │ │ │ + b.w 6885ac │ │ │ │ + b.n 320024 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r4, #54] @ 0x36 │ │ │ │ + strh r0, [r0, #56] @ 0x38 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 320440 │ │ │ │ sub sp, #28 │ │ │ │ @@ -384560,23 +384558,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 68858c │ │ │ │ + bl 6885ac │ │ │ │ cbnz r0, 32041c │ │ │ │ ldr r2, [pc, #88] @ (320454 ) │ │ │ │ ldr r3, [pc, #76] @ (320448 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -384595,27 +384593,27 @@ │ │ │ │ bl 3dcb9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 320432 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 3203f8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 31fff0 │ │ │ │ + b.n 320030 │ │ │ │ lsls r4, r1, #1 │ │ │ │ add r7, pc, #312 @ (adr r7, 320580 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ add r7, pc, #64 @ (adr r7, 320498 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -384696,19 +384694,19 @@ │ │ │ │ nop │ │ │ │ add r6, pc, #568 @ (adr r6, 320758 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #352 @ (adr r6, 320688 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 31fe7c │ │ │ │ + b.n 31febc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #42] @ 0x2a │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (3206fc ) │ │ │ │ @@ -384721,33 +384719,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (320700 ) │ │ │ │ ldr r1, [pc, #424] @ (320704 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (320708 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #416] @ (32070c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r1, [pc, #388] @ (320710 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ bl 3e6334 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 3206ea │ │ │ │ ldr r5, [pc, #364] @ (320714 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 320718 │ │ │ │ @@ -384781,15 +384779,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 3abb00 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3206c8 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -384835,24 +384833,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 3abc3c │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 320680 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 540ebc │ │ │ │ + bl 540eec │ │ │ │ cmp fp, sl │ │ │ │ beq.n 3206b2 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 320648 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -384863,57 +384861,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (32072c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r1, [pc, #84] @ (320730 ) │ │ │ │ ldr r0, [pc, #88] @ (320734 ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3e8e84 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - b.n 31ffd8 │ │ │ │ + b.n 320018 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ movs r4, r7 │ │ │ │ - bcs.n 320738 │ │ │ │ + bcs.n 320778 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #928] @ (320aac ) │ │ │ │ + ldr r1, [pc, #32] @ (32072c ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r0, 320710 │ │ │ │ + cbz r0, 320718 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [pc, #336] @ (320864 ) │ │ │ │ + ldr r1, [pc, #464] @ (3208e4 ) │ │ │ │ movs r4, r7 │ │ │ │ - b.n 31ff24 │ │ │ │ + b.n 31ff64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r2, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r7, #36] @ 0x24 │ │ │ │ + strh r2, [r3, #38] @ 0x26 │ │ │ │ movs r4, r7 │ │ │ │ - b.n 320e18 │ │ │ │ + b.n 320e58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r2, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r5, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #672] @ (3209d8 ) │ │ │ │ + ldr r7, [pc, #800] @ (320a58 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00320738 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 3b9814 │ │ │ │ nop │ │ │ │ @@ -385157,15 +385155,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3b8730 │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ movs r4, #0 │ │ │ │ b.n 320912 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 3209ee │ │ │ │ ldr r3, [pc, #112] @ (320a78 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (320a80 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -385204,21 +385202,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #984 @ (adr r2, 320e4c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r1, pc, #984 @ (adr r1, 320e50 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (320bac ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r2, #6] │ │ │ │ + strh r0, [r6, #6] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00320a8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385236,52 +385234,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r1, [pc, #264] @ (320bd8 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 320bdc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #248] @ (320be0 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 551f70 │ │ │ │ + bl 551d3c │ │ │ │ + bl 551fa0 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #208] @ (320be4 ) │ │ │ │ ldr r1, [pc, #212] @ (320be8 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 320b76 │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 320b4a │ │ │ │ @@ -385341,41 +385339,41 @@ │ │ │ │ ldr r0, [pc, #64] @ (320bfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bics r4, r5 │ │ │ │ + mvns r4, r1 │ │ │ │ movs r2, r7 │ │ │ │ - svc 14 │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r3, sp, #776 @ 0x308 │ │ │ │ + add r3, sp, #904 @ 0x388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r0, pc, #304 @ (adr r0, 320d08 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, r2 │ │ │ │ + add r0, r6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r6, #29] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #304] @ (320d20 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r5, #31] │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 320bf4 │ │ │ │ + udf #30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + ldrb r0, [r7, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [pc, #816] @ (320f30 ) │ │ │ │ + ldr r2, [pc, #944] @ (320fb0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00320c00 : │ │ │ │ b.w 3b8730 │ │ │ │ │ │ │ │ 00320c04 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -385404,25 +385402,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (320c64 ) │ │ │ │ ldr r0, [pc, #32] @ (320c68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ble.n 320b64 │ │ │ │ + ble.n 320ba4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r0, #25] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ movs r4, r7 │ │ │ │ - ble.n 320d44 │ │ │ │ + ble.n 320b84 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r1, #24] │ │ │ │ + ldrb r2, [r5, #24] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00320c6c : │ │ │ │ b.w 3b90a0 │ │ │ │ │ │ │ │ 00320c70 : │ │ │ │ b.w 3b9114 │ │ │ │ @@ -385511,52 +385509,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r8, [pc, #1304] @ 321270 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 321274 │ │ │ │ ldr.w r7, [pc, #1304] @ 321278 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ - bl 551f70 │ │ │ │ + bl 551d3c │ │ │ │ + bl 551fa0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r2, [pc, #1244] @ 32127c │ │ │ │ ldr.w r1, [pc, #1244] @ 321280 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 320dc8 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -385602,60 +385600,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 321290 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #1084] @ 321294 │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r1, [pc, #1056] @ 321298 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 320e92 │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 320ef2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 540e5c │ │ │ │ + bl 540e8c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 320e8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (32129c ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ cbz r6, 320ebc │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 540ebc │ │ │ │ + bl 540eec │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 320eb0 │ │ │ │ ldr r0, [pc, #992] @ (3212a0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r2, [pc, #988] @ (3212a4 ) │ │ │ │ ldr r3, [pc, #912] @ (32125c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -385706,15 +385704,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 320fc2 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 3abb00 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 320f4a │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -385724,15 +385722,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ bl 3e8e84 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3b8e4c │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -385740,15 +385738,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 320534 │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 320ebc │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 540ebc │ │ │ │ + bl 540eec │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 320fb4 │ │ │ │ b.n 320ebc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 320f0e │ │ │ │ @@ -385875,47 +385873,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (3212cc ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #460] @ (3212d0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r1, [pc, #436] @ (3212d4 ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3e6334 │ │ │ │ bl 3e8e84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 321160 │ │ │ │ ldr r0, [pc, #396] @ (3212d8 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 320534 │ │ │ │ b.n 320ec6 │ │ │ │ movs r4, #0 │ │ │ │ @@ -385945,15 +385943,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321224 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 53ddf4 │ │ │ │ + bl 53de24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 321198 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ba0bc │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 321198 │ │ │ │ @@ -385966,25 +385964,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 6aafe8 │ │ │ │ + bl 6ab008 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 32121c │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 53ddf4 │ │ │ │ + bl 53de24 │ │ │ │ cbz r0, 32120e │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3ba0bc │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 321164 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -385998,15 +385996,15 @@ │ │ │ │ b.n 321024 │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 32117e │ │ │ │ ldr r0, [pc, #184] @ (3212e8 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 320ec6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -386014,83 +386012,83 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5 │ │ │ │ + adcs r6, r1 │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 321180 │ │ │ │ + bgt.n 3211c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r1, sp, #192 @ 0xc0 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [sp, #784] @ 0x310 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r4, #20] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ movs r4, r7 │ │ │ │ - adcs r4, r7 │ │ │ │ + sbcs r4, r3 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r4, #21] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r0, #19] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ - blt.n 32137c │ │ │ │ + blt.n 3211bc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r4, #16] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ movs r4, r7 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ - subs r7, #252 @ 0xfc │ │ │ │ + ands r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #80 @ 0x50 │ │ │ │ + add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eors r0, r5 │ │ │ │ + lsls r0, r1 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r6, #21] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ movs r4, r7 │ │ │ │ ldr r4, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bge.n 321220 │ │ │ │ + bge.n 321260 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r0, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #13] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r4, #19] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #304] @ (3213ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #10] │ │ │ │ + ldrb r4, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - bhi.n 321258 │ │ │ │ + bhi.n 321298 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, #5] │ │ │ │ + ldrb r4, [r2, #6] │ │ │ │ movs r4, r7 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ - subs r5, #80 @ 0x50 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, pc, #424 @ (adr r5, 32147c ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 3214fc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #190 @ 0xbe │ │ │ │ + subs r5, #222 @ 0xde │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ movs r4, r7 │ │ │ │ - bvc.n 3212c0 │ │ │ │ + bhi.n 321300 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r1, #2] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003212ec : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3212f6 │ │ │ │ bx r3 │ │ │ │ @@ -386199,25 +386197,25 @@ │ │ │ │ nop │ │ │ │ str r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bpl.n 3213f0 │ │ │ │ + bvs.n 321430 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r2, #26] │ │ │ │ + strb r2, [r6, #26] │ │ │ │ movs r4, r7 │ │ │ │ - cmn r6, r0 │ │ │ │ + cmn r6, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 3213c8 │ │ │ │ + bpl.n 321408 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r3, #26] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r5, #3] │ │ │ │ + ldrb r4, [r1, #4] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321414 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -386296,15 +386294,15 @@ │ │ │ │ bge.n 321496 │ │ │ │ blx 223b00 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (321564 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 321504 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386349,27 +386347,27 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 321494 │ │ │ │ + bmi.n 3214d4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r1, #21] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r2, #30] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ movs r4, r7 │ │ │ │ - bmi.n 321650 │ │ │ │ + bmi.n 321490 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r0, #20] │ │ │ │ + strb r6, [r4, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321580 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386380,28 +386378,28 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #36] @ (3215c0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (3215c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bpl.n 3215e8 │ │ │ │ + bpl.n 321628 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r0, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r7, #29] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003215c8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386413,29 +386411,29 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #44] @ (321614 ) │ │ │ │ add ip, pc │ │ │ │ adds r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bmi.n 3215a0 │ │ │ │ + bmi.n 3215e0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r2, #29] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r1, #28] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321618 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386447,28 +386445,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #44 @ 0x2c │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bmi.n 321750 │ │ │ │ + bmi.n 321590 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r1, #28] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #27] │ │ │ │ + strb r6, [r4, #27] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321668 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386480,28 +386478,28 @@ │ │ │ │ add ip, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ str.w ip, [sp] │ │ │ │ add.w r3, r2, #76 @ 0x4c │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bmi.n 321700 │ │ │ │ + bmi.n 321740 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r3, #26] │ │ │ │ + strb r2, [r7, #26] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r6, #25] │ │ │ │ + strb r6, [r2, #26] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003216b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -386513,41 +386511,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (32175c ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 321580 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4335f0 │ │ │ │ cbnz r0, 321726 │ │ │ │ ldr r1, [pc, #100] @ (321760 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #92] @ (321764 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #80] @ (321768 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ mov r0, r5 │ │ │ │ - bl 678a18 │ │ │ │ + bl 678a3c │ │ │ │ ldr r2, [pc, #68] @ (32176c ) │ │ │ │ ldr r3, [pc, #44] @ (321758 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -386563,21 +386561,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #9 │ │ │ │ + asrs r0, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ movs r4, r7 │ │ │ │ str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 00321770 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -386591,15 +386589,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (32188c ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 3215c8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -386621,19 +386619,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (321894 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #172] @ (321898 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 321876 │ │ │ │ ldr.w r9, [pc, #164] @ 32189c │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 3218a0 │ │ │ │ ldr r7, [pc, #160] @ (3218a4 ) │ │ │ │ add r9, pc │ │ │ │ @@ -386647,15 +386645,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (3218ac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (3218b0 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 321876 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 321862 │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -386685,49 +386683,49 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 321846 │ │ │ │ ldr.w ip, [pc, #80] @ 3218c0 │ │ │ │ add ip, pc │ │ │ │ b.n 32184c │ │ │ │ mov r0, r6 │ │ │ │ - bl 678a90 │ │ │ │ + bl 678ab4 │ │ │ │ b.n 3217b4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r3, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #6 │ │ │ │ + asrs r6, r2, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r5, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #22] │ │ │ │ + strb r0, [r1, #23] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #21] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r0, r3, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #14 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, #14] │ │ │ │ + ldrb r6, [r3, #15] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r2, #21] │ │ │ │ + strb r4, [r6, #21] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r7, #22] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r2, #20] │ │ │ │ + strb r6, [r6, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #20] │ │ │ │ + strb r6, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r1, #20] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 003218c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -386740,22 +386738,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #956] @ (321cb4 ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -386782,15 +386780,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (321cbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 321c54 │ │ │ │ ldr r3, [pc, #856] @ (321cc0 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 321cc4 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -386799,15 +386797,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 321ae2 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321b0a │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321b30 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -386824,15 +386822,15 @@ │ │ │ │ beq.w 321c74 │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 321c68 │ │ │ │ ldr r1, [pc, #772] @ (321ccc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 321a18 │ │ │ │ ldr.w r9, [pc, #756] @ 321cd0 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386845,21 +386843,21 @@ │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321c98 │ │ │ │ ldr r1, [pc, #724] @ (321cd4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 321a18 │ │ │ │ ldr r1, [pc, #712] @ (321cd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 321a60 │ │ │ │ ldr.w r9, [pc, #696] @ 321cdc │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -386872,131 +386870,131 @@ │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 321c8c │ │ │ │ ldr r1, [pc, #664] @ (321ce0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 321a60 │ │ │ │ ldr r1, [pc, #652] @ (321ce4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321bb6 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321be2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 321a82 │ │ │ │ ldr r1, [pc, #620] @ (321ce8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 321a8e │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 321a8e │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 321acc │ │ │ │ ldr r1, [pc, #604] @ (321cec ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 321aac │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (321cf0 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 321abc │ │ │ │ ldr r1, [pc, #576] @ (321cf4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 321acc │ │ │ │ ldr r1, [pc, #564] @ (321cf8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #556] @ (321cfc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 321c52 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 32197c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321990 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321990 │ │ │ │ ldr r1, [pc, #480] @ (321d00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321998 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (321d04 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321998 │ │ │ │ ldr r1, [pc, #444] @ (321d08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3219a0 │ │ │ │ ldr r1, [pc, #428] @ (321d0c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3219a0 │ │ │ │ ldr r1, [pc, #412] @ (321d10 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3219a0 │ │ │ │ ldr r1, [pc, #404] @ (321d14 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321a46 │ │ │ │ @@ -387006,47 +387004,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 321a46 │ │ │ │ ldr r1, [pc, #372] @ (321d18 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a6a │ │ │ │ ldr r1, [pc, #356] @ (321d1c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a6a │ │ │ │ ldr r1, [pc, #336] @ (321d20 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a74 │ │ │ │ ldr r1, [pc, #320] @ (321d24 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321a74 │ │ │ │ ldr r1, [pc, #300] @ (321d28 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321a74 │ │ │ │ ldr r1, [pc, #292] @ (321d2c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3219fe │ │ │ │ @@ -387056,145 +387054,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 224dcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3219fe │ │ │ │ ldr r1, [pc, #260] @ (321d30 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321a18 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 321c80 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 321c68 │ │ │ │ ldr r1, [pc, #236] @ (321d34 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3219d0 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 678bbc │ │ │ │ + bl 678be0 │ │ │ │ b.n 321928 │ │ │ │ ldr r1, [pc, #216] @ (321d38 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3219d0 │ │ │ │ ldr r1, [pc, #208] @ (321d3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3219d0 │ │ │ │ ldr r1, [pc, #200] @ (321d40 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3219d0 │ │ │ │ ldr r1, [pc, #192] @ (321d44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3219d0 │ │ │ │ ldr r1, [pc, #184] @ (321d48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321a60 │ │ │ │ ldr r1, [pc, #176] @ (321d4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321a18 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #1 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r6, #19] │ │ │ │ movs r4, r7 │ │ │ │ str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r0, #18] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r4, #19] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, r6] │ │ │ │ + ldrh r2, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r1, #17] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r5, #18] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r4, r5] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #17] │ │ │ │ + strb r4, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #17] │ │ │ │ + strb r0, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r7, #17] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r4, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #19] │ │ │ │ + strb r2, [r7, #19] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #11] │ │ │ │ + strb r2, [r7, #11] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r5, #11] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r2, #11] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r7, #12] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #12] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #13] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r4, #12] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r6, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #8] │ │ │ │ + strb r2, [r5, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r4, #7] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r4, r7 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r1, #7] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r3, #9] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00321d50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387207,22 +387205,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ ldr r1, [pc, #628] @ (321ff8 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -387249,27 +387247,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (322000 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 321ed2 │ │ │ │ ldr.w r8, [pc, #528] @ 322004 │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (322008 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321f04 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 321fe4 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -387278,51 +387276,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (32200c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (322010 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f0a │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f1c │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f2e │ │ │ │ ldr r1, [pc, #464] @ (322014 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 321e5a │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 321fb0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321f8e │ │ │ │ ldr r1, [pc, #436] @ (322018 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (32201c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 321e86 │ │ │ │ ldr r1, [pc, #416] @ (322020 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 321e96 │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 321fa4 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 321ea4 │ │ │ │ @@ -387339,20 +387337,20 @@ │ │ │ │ bne.n 321f3c │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f50 │ │ │ │ ldr r1, [pc, #352] @ (322024 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 321dfc │ │ │ │ mov r0, r9 │ │ │ │ - bl 678c34 │ │ │ │ + bl 678c58 │ │ │ │ b.n 321db4 │ │ │ │ ldr r2, [pc, #332] @ (322028 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321e26 │ │ │ │ ldr r2, [pc, #328] @ (32202c ) │ │ │ │ add r2, pc │ │ │ │ b.n 321e26 │ │ │ │ @@ -387374,173 +387372,173 @@ │ │ │ │ ldr r2, [pc, #316] @ (322044 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321e26 │ │ │ │ ldr r1, [pc, #316] @ (322048 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321e3c │ │ │ │ ldr r1, [pc, #300] @ (32204c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321e42 │ │ │ │ ldr r1, [pc, #288] @ (322050 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321e42 │ │ │ │ ldr r1, [pc, #276] @ (322054 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321ec2 │ │ │ │ ldr r1, [pc, #260] @ (322058 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 321f82 │ │ │ │ ldr.w sl, [pc, #252] @ 32205c │ │ │ │ add sl, pc │ │ │ │ b.n 321f72 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 321f82 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 321f66 │ │ │ │ ldr r1, [pc, #220] @ (322060 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321ec2 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 321e86 │ │ │ │ ldr r1, [pc, #204] @ (322064 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 321e7c │ │ │ │ ldr r1, [pc, #192] @ (322068 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321e96 │ │ │ │ ldr r1, [pc, #184] @ (32206c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 321e6e │ │ │ │ b.n 321e78 │ │ │ │ ldr r1, [pc, #164] @ (322070 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321ea4 │ │ │ │ ldr r1, [pc, #156] @ (322074 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 321eb4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (322078 ) │ │ │ │ add r2, pc │ │ │ │ b.n 321e26 │ │ │ │ nop │ │ │ │ ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #15 │ │ │ │ + lsrs r4, r6, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r1, #28] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ movs r5, r7 │ │ │ │ ldrh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r5, #7] │ │ │ │ + strb r0, [r1, #8] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #7] │ │ │ │ + strb r0, [r2, #8] │ │ │ │ movs r4, r7 │ │ │ │ - movs r4, #242 @ 0xf2 │ │ │ │ + movs r5, #18 │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + strb r0, [r2, #5] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #7] │ │ │ │ + strb r6, [r4, #7] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ movs r4, r7 │ │ │ │ - mrc 0, 4, r0, cr2, cr15, {1} │ │ │ │ - strb r2, [r2, #1] │ │ │ │ + mrc 0, 5, r0, cr2, cr15, {1} │ │ │ │ + strb r2, [r6, #1] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r3, #2] │ │ │ │ movs r4, r7 │ │ │ │ - movs r5, #30 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #2] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r7, #2] │ │ │ │ + strb r6, [r3, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r0, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #1] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r7, #1] │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r5, #4] │ │ │ │ + strb r6, [r1, #5] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r5, #3] │ │ │ │ movs r4, r7 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r0, #2] │ │ │ │ + strb r6, [r4, #2] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ movs r3, r7 │ │ │ │ - ldcl 0, cr0, [lr, #-252] @ 0xffffff04 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + ldcl 0, cr0, [lr, #-252]! @ 0xffffff04 │ │ │ │ + strb r0, [r3, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r3, #1] │ │ │ │ + strb r0, [r7, #1] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r4, #1] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r5, #1] │ │ │ │ + strb r0, [r1, #2] │ │ │ │ movs r4, r7 │ │ │ │ - adds r2, r1, r6 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -387592,29 +387590,29 @@ │ │ │ │ blt.n 32212c │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 322134 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 322110 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -387713,15 +387711,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 3223f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 322684 │ │ │ │ ldr r3, [pc, #1008] @ (322678 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -387842,15 +387840,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 322278 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r2, #1 │ │ │ │ b.n 322280 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -387858,30 +387856,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 32245c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322280 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 322428 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 322280 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -388089,15 +388087,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ │ │ │ │ 003226c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -388314,15 +388312,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 322918 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 322714 │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3229ec │ │ │ │ cbnz r4, 322948 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -388461,15 +388459,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 322b4a │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 3228b2 │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -388515,21 +388513,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 322b54 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 322960 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 3228b2 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 322960 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -388559,28 +388557,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 3228ea │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ b.n 3229a6 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322a60 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322b00 │ │ │ │ mov r4, r2 │ │ │ │ b.n 322b8c │ │ │ │ @@ -388790,15 +388788,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 322df2 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 322c3a │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 322c3a │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 322c3a │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -388864,27 +388862,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -388899,15 +388897,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (322f00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add sp, #184 @ 0xb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (323030 ) │ │ │ │ @@ -388918,24 +388916,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (323038 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (32303c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 54f5b4 │ │ │ │ + bl 54f5e4 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 322e8c │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 322e3c │ │ │ │ @@ -388994,15 +388992,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (323050 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -389011,31 +389009,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #28] │ │ │ │ + str r6, [r3, #32] │ │ │ │ movs r4, r7 │ │ │ │ - cbnz r2, 3230b2 │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r6, [r2, #32] │ │ │ │ + str r6, [r6, #32] │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r4, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ movs r4, r7 │ │ │ │ - str r4, [r3, #28] │ │ │ │ + str r4, [r7, #28] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r1, #28] │ │ │ │ + str r6, [r5, #28] │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r1, #20] │ │ │ │ + str r0, [r5, #20] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 32306a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389080,26 +389078,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (323154 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (323158 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32315c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #100] @ (323160 ) │ │ │ │ ldr r2, [pc, #104] @ (323164 ) │ │ │ │ ldr r3, [pc, #104] @ (323168 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -389113,42 +389111,42 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rev16 r0, r1 │ │ │ │ + rev16 r0, r5 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r0, #6 │ │ │ │ + adds r2, r4, #6 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r3, #44] @ 0x2c │ │ │ │ + strh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ movs r3, r7 │ │ │ │ - svc 6 │ │ │ │ + svc 38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #8] │ │ │ │ + str r0, [r4, #8] │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -389215,52 +389213,52 @@ │ │ │ │ ldr r2, [pc, #36] @ (323240 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (323244 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 322698 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + cbnz r6, 323244 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r0, [r0, r4] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + ldrsh r6, [r6, r4] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 323288 │ │ │ │ ldr r2, [pc, #44] @ (32328c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (323290 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 322e84 │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f63c │ │ │ │ - @ instruction: 0xb8b2 │ │ │ │ + b.w 54f66c │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (3232f0 ) │ │ │ │ @@ -389269,56 +389267,56 @@ │ │ │ │ ldr r1, [pc, #76] @ (3232f8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (3232fc ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #64] @ (323300 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (323304 ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (323308 ) │ │ │ │ add r1, pc │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ ldrb r6, [r1, #1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (323564 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (323318 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add r5, sp, #136 @ 0x88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389329,15 +389327,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (323430 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 341448 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389397,45 +389395,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (323448 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r4, [r7, r2] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ movs r4, r7 │ │ │ │ add r4, sp, #600 @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r0, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r6, [r2, r1] │ │ │ │ + ldrsh r6, [r6, r1] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r5, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r3, r7] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 323462 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -389492,26 +389490,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (32356c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (323570 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (323574 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (323578 ) │ │ │ │ ldr r3, [pc, #104] @ (32357c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389533,32 +389531,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ + b.w 54e1ac │ │ │ │ nop │ │ │ │ - @ instruction: 0xb678 │ │ │ │ + @ instruction: 0xb698 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r2, r5, r5 │ │ │ │ + adds r2, r1, r6 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r0, #12] │ │ │ │ + strh r6, [r4, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #94 @ 0x5e │ │ │ │ movs r3, r7 │ │ │ │ - bge.n 323554 │ │ │ │ + blt.n 323594 │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #968 @ 0x3c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389567,56 +389565,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (3235d0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (3235d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322698 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 322698 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, r6, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r4, [r6, r0] │ │ │ │ + ldrb r4, [r2, r1] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r5, r1] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (32361c ) │ │ │ │ ldr r2, [pc, #52] @ (323620 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (323624 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322e84 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 322e84 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f63c │ │ │ │ - push {r2, r3, r5, r6, lr} │ │ │ │ + b.w 54f66c │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r6, [r0, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (3236a0 ) │ │ │ │ @@ -389625,15 +389623,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (3236a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (3236ac ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #92] @ (3236b0 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (3236b4 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (3236b8 ) │ │ │ │ @@ -389641,52 +389639,52 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ ldr r1, [pc, #68] @ (3236bc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - push {r2, r3, r4, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r2, [r3, r6] │ │ │ │ + ldrh r2, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r7, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (323914 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r6, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r4, r7] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r5, r7] │ │ │ │ movs r4, r7 │ │ │ │ ldr r0, [pc, #4] @ (3236c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add r2, sp, #312 @ 0x138 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389697,15 +389695,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (3237e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 341448 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -389765,45 +389763,45 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (3237f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r6, r7} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r0, [r3, r6] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r6, r6] │ │ │ │ + ldrh r4, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ add r1, sp, #776 @ 0x308 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r2, r5] │ │ │ │ + ldrh r2, [r6, r5] │ │ │ │ movs r4, r7 │ │ │ │ - push {r1} │ │ │ │ + push {r1, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r7, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r2, r3] │ │ │ │ + ldrh r4, [r6, r3] │ │ │ │ movs r4, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 323814 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -389872,26 +389870,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (32393c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (323940 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (323944 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (323948 ) │ │ │ │ ldr r3, [pc, #104] @ (32394c ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -389913,32 +389911,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ + b.w 54e1ac │ │ │ │ nop │ │ │ │ - uxtb r0, r7 │ │ │ │ + cbz r0, 32397e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r3, #22 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r6, #22] │ │ │ │ + ldrb r6, [r2, #23] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ movs r3, r7 │ │ │ │ - bvc.n 323984 │ │ │ │ + bvc.n 3239c4 │ │ │ │ movs r2, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #1016 @ (adr r7, 323d4c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r4, r7] │ │ │ │ movs r4, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -389947,56 +389945,56 @@ │ │ │ │ ldr r2, [pc, #44] @ (3239a0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (3239a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322698 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 322698 │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r4, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (3239ec ) │ │ │ │ ldr r2, [pc, #52] @ (3239f0 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (3239f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 322e84 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 322e84 │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f63c │ │ │ │ - cbz r4, 323a2a │ │ │ │ + b.w 54f66c │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r4, r3] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r7, r3] │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (323a70 ) │ │ │ │ @@ -390005,15 +390003,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (323a78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (323a7c ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #92] @ (323a80 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (323a84 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (323a88 ) │ │ │ │ @@ -390021,48 +390019,48 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ ldr r1, [pc, #68] @ (323a8c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cbz r4, 323a9a │ │ │ │ + cbz r4, 323aa2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r6, r1] │ │ │ │ + ldr r2, [r2, r2] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r5, r2] │ │ │ │ movs r4, r7 │ │ │ │ strb r2, [r5, #3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (323ce4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r4, r7 │ │ │ │ - ldrsb r4, [r7, r7] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00323a90 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -390083,17 +390081,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 323ad4 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ │ │ │ │ 00323adc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -390278,15 +390276,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -390308,15 +390306,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ nop │ │ │ │ │ │ │ │ 00323d70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -390728,23 +390726,23 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r5, #76] @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, sp, #928 @ 0x3a0 │ │ │ │ + add r5, sp, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r4, #100] @ 0x64 │ │ │ │ + str r0, [r0, #104] @ 0x68 │ │ │ │ movs r3, r7 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #296 @ 0x128 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r7, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r1, #44] @ 0x2c │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00324204 : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 324304 │ │ │ │ @@ -391066,15 +391064,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ mov r0, r4 │ │ │ │ bl 323d2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -391082,15 +391080,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3245e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r4, [sp, #568] @ 0x238 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -391101,15 +391099,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (324708 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 341448 │ │ │ │ mov r1, r0 │ │ │ │ @@ -391173,45 +391171,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (324720 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #56 @ (adr r6, 32473c ) │ │ │ │ + add r6, pc, #184 @ (adr r6, 3247bc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r7, [pc, #528] @ (324918 ) │ │ │ │ + ldr r7, [pc, #656] @ (324998 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #608] @ (32496c ) │ │ │ │ + ldr r7, [pc, #736] @ (3249ec ) │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #336] @ (324864 ) │ │ │ │ + ldr r7, [pc, #464] @ (3248e4 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #280] @ (324830 ) │ │ │ │ + ldr r7, [pc, #408] @ (3248b0 ) │ │ │ │ movs r4, r7 │ │ │ │ - add r5, pc, #264 @ (adr r5, 324824 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 3248a4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [pc, #880] @ (324a90 ) │ │ │ │ + ldr r6, [pc, #1008] @ (324b10 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #720] @ (3249f4 ) │ │ │ │ + ldr r6, [pc, #848] @ (324a74 ) │ │ │ │ movs r4, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 324744 │ │ │ │ @@ -391260,25 +391258,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (324834 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (324838 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (32483c ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #104] @ (324840 ) │ │ │ │ ldr r3, [pc, #108] @ (324844 ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -391301,32 +391299,32 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ + b.w 54e1ac │ │ │ │ nop │ │ │ │ - add r4, pc, #416 @ (adr r4, 3249d0 ) │ │ │ │ + add r4, pc, #544 @ (adr r4, 324a50 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #26 │ │ │ │ + lsls r2, r0, #27 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r7, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r0!, {r1, r2, r5} │ │ │ │ + ldmia r0!, {r1, r2, r6} │ │ │ │ movs r2, r7 │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #928] @ (324bf0 ) │ │ │ │ + ldr r6, [pc, #32] @ (324870 ) │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -391358,61 +391356,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (3248d8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (3248dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 323d2c │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 323d2c │ │ │ │ nop │ │ │ │ - add r3, pc, #424 @ (adr r3, 324a80 ) │ │ │ │ + add r3, pc, #552 @ (adr r3, 324b00 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #896] @ (324c5c ) │ │ │ │ + ldr r5, [pc, #0] @ (3248dc ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #968] @ (324ca8 ) │ │ │ │ + ldr r5, [pc, #72] @ (324928 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (32492c ) │ │ │ │ ldr r2, [pc, #60] @ (324930 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (324934 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 324590 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 324590 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 54f63c │ │ │ │ + b.w 54f66c │ │ │ │ nop │ │ │ │ - add r3, pc, #112 @ (adr r3, 3249a0 ) │ │ │ │ + add r3, pc, #240 @ (adr r3, 324a20 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #584] @ (324b7c ) │ │ │ │ + ldr r4, [pc, #712] @ (324bfc ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #664] @ (324bd0 ) │ │ │ │ + ldr r4, [pc, #792] @ (324c50 ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (3249b4 ) │ │ │ │ @@ -391421,15 +391419,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (3249bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (3249c0 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #96] @ (3249c4 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (3249c8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (3249cc ) │ │ │ │ @@ -391438,49 +391436,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ ldr r1, [pc, #72] @ (3249d0 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 554550 │ │ │ │ + bl 554580 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #784 @ (adr r2, 324cc8 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 324d48 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [pc, #232] @ (324aa4 ) │ │ │ │ + ldr r4, [pc, #360] @ (324b24 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #312] @ (324af8 ) │ │ │ │ + ldr r4, [pc, #440] @ (324b78 ) │ │ │ │ movs r4, r7 │ │ │ │ str r2, [r5, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #608] @ (324c28 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #256] @ (324acc ) │ │ │ │ + ldr r0, [pc, #384] @ (324b4c ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #832] @ (324d10 ) │ │ │ │ + ldr r0, [pc, #960] @ (324d90 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #736] @ (324cb4 ) │ │ │ │ + ldr r0, [pc, #864] @ (324d34 ) │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 324a1a │ │ │ │ @@ -391734,44 +391732,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324c36 │ │ │ │ ldr r0, [pc, #60] @ (324cb8 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 324c36 │ │ │ │ ldr r3, [pc, #52] @ (324cbc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324c50 │ │ │ │ ldr r3, [pc, #32] @ (324cb4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324c50 │ │ │ │ ldr r0, [pc, #32] @ (324cc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 324c50 │ │ │ │ nop │ │ │ │ ldrsh r0, [r3, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #672] @ (324f5c ) │ │ │ │ + ldr r1, [pc, #800] @ (324fdc ) │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #808] @ (324fec ) │ │ │ │ + ldr r1, [pc, #936] @ (32506c ) │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391915,15 +391913,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 324dce │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ b.n 324dce │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 324dec │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #232] @ 0xe8 │ │ │ │ @@ -391933,19 +391931,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (324e84 ) │ │ │ │ ldr r0, [pc, #20] @ (324e88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r0, [pc, #200] @ (324f50 ) │ │ │ │ + ldr r0, [pc, #328] @ (324fd0 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [pc, #256] @ (324f8c ) │ │ │ │ + ldr r0, [pc, #384] @ (32500c ) │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -391982,15 +391980,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 324ed8 │ │ │ │ ldr r1, [pc, #108] @ (324f74 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -392003,15 +392001,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (324f7c ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 324eba │ │ │ │ ldr r1, [pc, #80] @ (324f80 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 324ece │ │ │ │ @@ -392021,15 +392019,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 324ece │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (324f84 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 324ece │ │ │ │ ldr r3, [pc, #48] @ (324f88 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (324f8c ) │ │ │ │ ldr r0, [pc, #48] @ (324f90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -392041,25 +392039,25 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blx sl │ │ │ │ + blx lr │ │ │ │ movs r4, r7 │ │ │ │ movs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - blxns lr │ │ │ │ + ldr r0, [pc, #80] @ (324fd8 ) │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bx r9 │ │ │ │ + bx sp │ │ │ │ movs r4, r7 │ │ │ │ - bx lr │ │ │ │ + blx r2 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 32511c │ │ │ │ mov r7, r0 │ │ │ │ @@ -392147,15 +392145,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (325128 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32504e │ │ │ │ ldr r0, [pc, #144] @ (32512c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32504e │ │ │ │ ldr r3, [pc, #140] @ (325130 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325046 │ │ │ │ ldr r3, [pc, #120] @ (325128 ) │ │ │ │ @@ -392164,15 +392162,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 325046 │ │ │ │ ldr r0, [pc, #120] @ (325134 ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325046 │ │ │ │ ldr r3, [pc, #108] @ (325138 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 324fbc │ │ │ │ ldr r3, [pc, #76] @ (325128 ) │ │ │ │ @@ -392180,51 +392178,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 324fc0 │ │ │ │ ldr r0, [pc, #80] @ (32513c ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 324fc0 │ │ │ │ ldr r3, [pc, #68] @ (325140 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325062 │ │ │ │ ldr r3, [pc, #32] @ (325128 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 325062 │ │ │ │ ldr r0, [pc, #48] @ (325144 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldrh r0, [r4, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bx r9 │ │ │ │ + bx sp │ │ │ │ movs r4, r7 │ │ │ │ ldr r1, [pc, #464] @ (325304 ) │ │ │ │ movs r0, r0 │ │ │ │ - bxns sl │ │ │ │ + bxns lr │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, r2 │ │ │ │ + mov r8, r6 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r5 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (32523c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392273,15 +392271,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (325248 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 325204 │ │ │ │ ldr r0, [pc, #120] @ (32524c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 325184 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -392309,41 +392307,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3251f2 │ │ │ │ ldr r0, [pc, #36] @ (325254 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ nop │ │ │ │ ldr r4, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #112] @ (3252b8 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, lr │ │ │ │ + mov lr, r2 │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, sl │ │ │ │ + mov r2, lr │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (32527c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -392351,15 +392349,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 3252d0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 22351c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 325310 │ │ │ │ @@ -392382,17 +392380,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 3ea920 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ab05c │ │ │ │ + bl 6ab07c │ │ │ │ mov r0, r7 │ │ │ │ - bl 695904 │ │ │ │ + bl 695924 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 22351c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3252bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -392501,21 +392499,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 6959c8 │ │ │ │ + bl 6959e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 325470 │ │ │ │ ldr r1, [pc, #80] @ (325490 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab05c │ │ │ │ + bl 6ab07c │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 325488 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -392545,21 +392543,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 6959c8 │ │ │ │ + bl 6959e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3254ea │ │ │ │ ldr r1, [pc, #76] @ (325508 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 6ab05c │ │ │ │ + bl 6ab07c │ │ │ │ vldr d7, [pc, #56] @ 325500 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -392587,15 +392585,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392617,15 +392615,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392647,15 +392645,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392679,15 +392677,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -392708,15 +392706,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392764,15 +392762,15 @@ │ │ │ │ cbnz r3, 325708 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (325738 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a129c │ │ │ │ + bl 5a12cc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -392789,27 +392787,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3256e0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (325744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3256e0 │ │ │ │ strb r2, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r0 │ │ │ │ + sbcs r6, r4 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -392843,15 +392841,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6a9998 │ │ │ │ + b.w 6a99b8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32579c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 32568c │ │ │ │ @@ -392878,15 +392876,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -392914,15 +392912,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 60303c │ │ │ │ + bl 60306c │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 3258c4 │ │ │ │ ldr r0, [pc, #144] @ (325904 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -392942,15 +392940,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (325910 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 325836 │ │ │ │ movs r1, #1 │ │ │ │ b.n 3258c6 │ │ │ │ mov r1, r8 │ │ │ │ @@ -392982,15 +392980,15 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r4 │ │ │ │ + eors r4, r0 │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r0, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393037,31 +393035,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (3259c0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ movs r0, #6 │ │ │ │ b.n 325958 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r6, [r3, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r7, #140 @ 0x8c │ │ │ │ + subs r7, #172 @ 0xac │ │ │ │ movs r4, r7 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 325b08 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -393129,15 +393127,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -393162,15 +393160,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (325b1c ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #356] @ 0x164 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 325a2e │ │ │ │ ldr r3, [pc, #44] @ (325b20 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (325b24 ) │ │ │ │ ldr r0, [pc, #44] @ (325b28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -393183,21 +393181,21 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r4, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ movs r4, r7 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r5, #206 @ 0xce │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -393230,15 +393228,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 325b64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6a9998 │ │ │ │ + b.w 6a99b8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 325b82 │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r1, 325bea │ │ │ │ ldrb.w ip, [r2, #257] @ 0x101 │ │ │ │ @@ -393283,25 +393281,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (325c98 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #120] @ (325c9c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (325ca0 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #104] @ (325ca4 ) │ │ │ │ ldr r1, [pc, #108] @ (325ca8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (325cac ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (325cb0 ) │ │ │ │ @@ -393319,44 +393317,44 @@ │ │ │ │ ldr r0, [pc, #80] @ (325cb8 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #64] @ (325cbc ) │ │ │ │ ldr r1, [pc, #68] @ (325cc0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 54e17c │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + b.w 54e1ac │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf23e0039 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + @ instruction: 0xf25e0039 │ │ │ │ + ldrh r2, [r7, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r2, #24 │ │ │ │ + lsrs r2, r6, #24 │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 325d14 │ │ │ │ + cbz r2, 325d1c │ │ │ │ movs r2, r7 │ │ │ │ adds r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #103 @ 0x67 │ │ │ │ movs r0, r0 │ │ │ │ bl 205cae │ │ │ │ adds r2, #255 @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #2 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ strh r2, [r1, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r0, #43 @ 0x2b │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -393378,23 +393376,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 688068 │ │ │ │ + bl 688088 │ │ │ │ ldr r2, [pc, #60] @ (325d60 ) │ │ │ │ ldr r3, [pc, #48] @ (325d54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -393405,23 +393403,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r6, [pc, #152] @ (325dec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #212 @ 0xd4 │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [pc, #928] @ (326104 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -393437,15 +393435,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 325dce │ │ │ │ ldrb.w r4, [r2, #234] @ 0xea │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 325dca │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -393605,15 +393603,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 325f30 │ │ │ │ ldr r0, [pc, #252] @ (326064 ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325f30 │ │ │ │ ldr r1, [pc, #216] @ (326050 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 325eb0 │ │ │ │ ldr r1, [pc, #228] @ (326068 ) │ │ │ │ @@ -393626,15 +393624,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 325eb0 │ │ │ │ ldr r0, [pc, #208] @ (32606c ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325eb0 │ │ │ │ ldr r3, [pc, #192] @ (326070 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325ef2 │ │ │ │ ldr r3, [pc, #164] @ (326060 ) │ │ │ │ @@ -393642,15 +393640,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 325ef2 │ │ │ │ ldr r0, [pc, #172] @ (326074 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325ef2 │ │ │ │ ldr r3, [pc, #164] @ (326078 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 325f12 │ │ │ │ ldr r3, [pc, #128] @ (326060 ) │ │ │ │ @@ -393658,15 +393656,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 325f12 │ │ │ │ ldr r0, [pc, #144] @ (32607c ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325f12 │ │ │ │ ldr r3, [pc, #132] @ (326080 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 325ed2 │ │ │ │ ldr r3, [pc, #88] @ (326060 ) │ │ │ │ @@ -393674,64 +393672,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 325ed2 │ │ │ │ ldr r0, [pc, #108] @ (326084 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325ed2 │ │ │ │ ldr r1, [pc, #100] @ (326088 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 325eb0 │ │ │ │ ldr r1, [pc, #44] @ (326060 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 325eb0 │ │ │ │ ldr r0, [pc, #76] @ (32608c ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 325eb0 │ │ │ │ ldr r5, [pc, #0] @ (326050 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #100 @ 0x64 │ │ │ │ + adds r7, #132 @ 0x84 │ │ │ │ movs r4, r7 │ │ │ │ strh r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #40 @ 0x28 │ │ │ │ + subs r3, #72 @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ cmp r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #200 @ 0xc8 │ │ │ │ movs r4, r7 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #194 @ 0xc2 │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ movs r4, r7 │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #240 @ 0xf0 │ │ │ │ + subs r2, #16 │ │ │ │ movs r4, r7 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #154 @ 0x9a │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ adds r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #204 @ 0xcc │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -393765,19 +393763,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3260fc ) │ │ │ │ ldr r0, [pc, #20] @ (326100 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r2, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r5, #186 @ 0xba │ │ │ │ + adds r5, #218 @ 0xda │ │ │ │ movs r4, r7 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (32612c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393785,17 +393783,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, fp │ │ │ │ + add r0, pc │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (32615c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393803,17 +393801,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, r5 │ │ │ │ + add r0, r9 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 3261ee │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -393935,15 +393933,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6a9998 │ │ │ │ + b.w 6a99b8 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 3262ba │ │ │ │ ldr.w r1, [r5, #312] @ 0x138 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 32626c │ │ │ │ b.n 32628e │ │ │ │ @@ -393963,15 +393961,15 @@ │ │ │ │ strd r1, r4, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [ip] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -394024,15 +394022,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3262ca │ │ │ │ ldr r0, [pc, #100] @ (3263f0 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 3262ca │ │ │ │ ldr r3, [pc, #88] @ (3263f4 ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r1, [pc, #88] @ (3263f8 ) │ │ │ │ ldr r0, [pc, #88] @ (3263fc ) │ │ │ │ @@ -394066,33 +394064,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #152 @ 0x98 │ │ │ │ + subs r0, #184 @ 0xb8 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r3, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #44 @ 0x2c │ │ │ │ + adds r7, #76 @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r4, [r4, #4] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #22 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, #34 @ 0x22 │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r6, [r1, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #0 │ │ │ │ + adds r7, #32 │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #244 @ 0xf4 │ │ │ │ + subs r0, #20 │ │ │ │ movs r4, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3264aa │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3264aa │ │ │ │ push {r4, lr} │ │ │ │ @@ -394126,15 +394124,15 @@ │ │ │ │ str.w lr, [sp, #8] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ ldr.w lr, [r4] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394283,29 +394281,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 224f6c │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -394359,26 +394357,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3266aa │ │ │ │ ldr r0, [pc, #28] @ (326724 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3266aa │ │ │ │ cmp r8, fp │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #100 @ 0x64 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (32685c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394396,23 +394394,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 688068 │ │ │ │ + bl 688088 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 326800 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -394483,39 +394481,39 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (32687c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 326800 │ │ │ │ movs r2, #0 │ │ │ │ b.n 3267f0 │ │ │ │ movs r2, #2 │ │ │ │ b.n 3267f0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ mvns r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #16] │ │ │ │ + strb r4, [r7, #16] │ │ │ │ movs r3, r7 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ movs r4, r7 │ │ │ │ orrs r0, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #110 @ 0x6e │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #102 @ 0x66 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ @@ -394567,30 +394565,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3268da │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (326928 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3268da │ │ │ │ nop │ │ │ │ negs r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r7, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ + cmp r6, #0 │ │ │ │ movs r4, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #206 @ 0xce │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ @@ -394649,15 +394647,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ b.n 326968 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -394691,19 +394689,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (326a58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r3, #16] │ │ │ │ + strh r4, [r7, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #304 @ (adr r4, 326b8c ) │ │ │ │ + add r4, pc, #432 @ (adr r4, 326c0c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (326ae8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394712,26 +394710,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (326af0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #104] @ (326af4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (326af8 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #88] @ (326afc ) │ │ │ │ ldr r2, [pc, #88] @ (326b00 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -394744,42 +394742,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (326b0c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (326b10 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 552f94 │ │ │ │ + bl 552fc4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r6, #3] │ │ │ │ + strb r0, [r2, #4] │ │ │ │ movs r3, r7 │ │ │ │ - b.n 32727c │ │ │ │ + b.n 3272bc │ │ │ │ movs r1, r7 │ │ │ │ - ldr r3, [pc, #888] @ (326e74 ) │ │ │ │ + ldr r3, [pc, #1016] @ (326ef4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #12 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ movs r4, r7 │ │ │ │ - beq.n 326bfc │ │ │ │ + beq.n 326a3c │ │ │ │ movs r3, r7 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ - bl 524b0a │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + bl 524b0a │ │ │ │ + strh r4, [r1, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #26 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ @@ -394998,22 +394996,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (326e1c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #188] @ (326e20 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (326e24 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 326daa │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -395066,29 +395064,29 @@ │ │ │ │ ldr r1, [pc, #40] @ (326e2c ) │ │ │ │ ldr r0, [pc, #40] @ (326e30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r2, #28] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 327018 │ │ │ │ + b.n 327058 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r1, [pc, #104] @ (326e88 ) │ │ │ │ + ldr r1, [pc, #232] @ (326f08 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #116 @ 0x74 │ │ │ │ + cmp r7, #148 @ 0x94 │ │ │ │ movs r4, r7 │ │ │ │ stmia r6!, {r0, r1, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #160 @ 0xa0 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r6, #226 @ 0xe2 │ │ │ │ + cmp r7, #2 │ │ │ │ movs r4, r7 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 326e60 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 326e50 │ │ │ │ @@ -395136,19 +395134,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (326ecc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 225fa4 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r1, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #58 @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - cmp r5, #14 │ │ │ │ + cmp r5, #46 @ 0x2e │ │ │ │ movs r4, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -395312,37 +395310,37 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - ldrb r6, [r5, #16] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #196 @ 0xc4 │ │ │ │ + cmp r2, #228 @ 0xe4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r3, #16] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r4, r7 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #158 @ 0x9e │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r2, #92 @ 0x5c │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #102 @ 0x66 │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ @@ -395354,15 +395352,15 @@ │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 32712a │ │ │ │ ldrh.w r2, [r3, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 327116 │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -395432,15 +395430,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 3271dc │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 327202 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6b4194 │ │ │ │ + bl 6b41b4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 327228 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (3272a8 ) │ │ │ │ ldr r3, [pc, #188] @ (32729c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395455,15 +395453,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 6b4160 │ │ │ │ + bl 6b4180 │ │ │ │ b.n 3271d6 │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -395483,29 +395481,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (3272b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3271c2 │ │ │ │ ldr r0, [pc, #108] @ (3272b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3271c2 │ │ │ │ ldr r3, [pc, #88] @ (3272ac ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3271c2 │ │ │ │ ldr r3, [pc, #84] @ (3272b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3271c2 │ │ │ │ ldr r0, [pc, #80] @ (3272b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3271c2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3272bc ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (3272c0 ) │ │ │ │ ldr r0, [pc, #72] @ (3272c4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -395526,23 +395524,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #44 @ 0x2c │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #228 @ 0xe4 │ │ │ │ + cmp r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r2, #198 @ 0xc6 │ │ │ │ + cmp r2, #230 @ 0xe6 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, #42 @ 0x2a │ │ │ │ + movs r4, #74 @ 0x4a │ │ │ │ movs r4, r7 │ │ │ │ - movs r4, #52 @ 0x34 │ │ │ │ + movs r4, #84 @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (3274bc ) │ │ │ │ @@ -395600,15 +395598,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #234] @ 0xea │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 5a1254 │ │ │ │ + bl 5a1284 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395624,15 +395622,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 22351c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9998 │ │ │ │ + b.w 6a99b8 │ │ │ │ ldr r2, [pc, #272] @ (3274cc ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 32740a │ │ │ │ ldr r2, [pc, #264] @ (3274d0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -395640,15 +395638,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 32740a │ │ │ │ ldr r0, [pc, #260] @ (3274d4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 327486 │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -395687,15 +395685,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 327480 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 327480 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 327480 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -395703,15 +395701,15 @@ │ │ │ │ bpl.n 327480 │ │ │ │ vldr d7, [r9, #232] @ 0xe8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 327396 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327480 │ │ │ │ ldr r3, [pc, #76] @ (3274dc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -395724,39 +395722,39 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327480 │ │ │ │ ldr r0, [pc, #56] @ (3274e0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 327396 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 32739c │ │ │ │ subs r0, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ movs r4, r7 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #154 @ 0x9a │ │ │ │ + cmp r1, #186 @ 0xba │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r1, #18 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395811,15 +395809,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -395838,15 +395836,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 33d584 │ │ │ │ cbnz r0, 3275de │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3275f2 │ │ │ │ @@ -395866,18 +395864,18 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 341498 │ │ │ │ - strb r6, [r4, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - orns r0, ip, #12189696 @ 0xba0000 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + eors.w r0, ip, #12189696 @ 0xba0000 │ │ │ │ + ldr r2, [sp, #312] @ 0x138 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (3276d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -395924,15 +395922,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 327648 │ │ │ │ ldr r0, [pc, #76] @ (3276e4 ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 327648 │ │ │ │ ldr r2, [pc, #60] @ (3276e8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 327664 │ │ │ │ @@ -395942,31 +395940,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327664 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (3276ec ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 327664 │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 327640 │ │ │ │ adds r4, #214 @ 0xd6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #432] @ (327890 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #166 @ 0xa6 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (327820 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -395989,15 +395987,15 @@ │ │ │ │ bcs.n 327798 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cbnz r3, 327766 │ │ │ │ add.w ip, r0, #12608 @ 0x3140 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 3277fe │ │ │ │ add sp, #28 │ │ │ │ @@ -396043,15 +396041,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327786 │ │ │ │ ldr r0, [pc, #108] @ (327830 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 327786 │ │ │ │ ldr r3, [pc, #100] @ (327834 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3277a0 │ │ │ │ ldr r3, [pc, #80] @ (32782c ) │ │ │ │ @@ -396062,15 +396060,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 327818 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (327838 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3277a0 │ │ │ │ ldr r3, [pc, #60] @ (32783c ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (327840 ) │ │ │ │ ldr r0, [pc, #60] @ (327844 ) │ │ │ │ add r3, pc │ │ │ │ @@ -396084,25 +396082,25 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #170 @ 0xaa │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ movs r4, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #234 @ 0xea │ │ │ │ + movs r6, #10 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r2, #17] │ │ │ │ + strb r4, [r6, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - subs r6, r3, #2 │ │ │ │ + subs r6, r7, #2 │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #176 @ 0xb0 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ @@ -396192,31 +396190,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (327964 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r4, #13] │ │ │ │ + strb r2, [r0, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #200 @ 0xc8 │ │ │ │ + movs r2, #232 @ 0xe8 │ │ │ │ movs r4, r7 │ │ │ │ - strb r4, [r7, #12] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #174 @ 0xae │ │ │ │ + movs r1, #206 @ 0xce │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #218 @ 0xda │ │ │ │ movs r4, r7 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #188 @ 0xbc │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ movs r4, r7 │ │ │ │ b.n 327848 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -396230,22 +396228,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 6aa0d8 │ │ │ │ + bl 6aa0f8 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 3279e0 │ │ │ │ mov r0, r8 │ │ │ │ bl 33d584 │ │ │ │ cbz r0, 3279c6 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 327a24 │ │ │ │ @@ -396271,32 +396269,32 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 3ea920 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6ab05c │ │ │ │ + bl 6ab07c │ │ │ │ mov r0, r5 │ │ │ │ - bl 695904 │ │ │ │ + bl 695924 │ │ │ │ b.n 3279ba │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 223518 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 33dfd8 │ │ │ │ b.n 3279c6 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strb r6, [r2, #11] │ │ │ │ + strb r6, [r6, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf0b2003a │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + @ instruction: 0xf0d2003a │ │ │ │ + str r6, [sp, #512] @ 0x200 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396307,15 +396305,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (327b20 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (327b24 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396362,33 +396360,33 @@ │ │ │ │ bpl.n 327ad8 │ │ │ │ ldr r0, [pc, #52] @ (327b34 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #7] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.s16 d16, d26, #14 │ │ │ │ - str r5, [sp, #528] @ 0x210 │ │ │ │ + vshr.s32 d16, d26, #14 │ │ │ │ + str r5, [sp, #656] @ 0x290 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #184 @ 0xb8 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396399,15 +396397,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (327c18 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (327c1c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -396454,34 +396452,34 @@ │ │ │ │ bpl.n 327bcc │ │ │ │ ldr r0, [pc, #56] @ (327c2c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc 0, 6, r0, cr14, cr10, {1} │ │ │ │ - str r4, [sp, #576] @ 0x240 │ │ │ │ + mrc 0, 7, r0, cr14, cr10, {1} │ │ │ │ + str r4, [sp, #704] @ 0x2c0 │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #244 @ 0xf4 │ │ │ │ + movs r3, #20 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ @@ -396499,15 +396497,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33d584 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396563,22 +396561,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (327d78 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #88] @ (327d7c ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (327d80 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6aaf0c │ │ │ │ + bl 6aaf2c │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396590,26 +396588,26 @@ │ │ │ │ bne.n 327cfa │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 327cfa │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 33df84 │ │ │ │ b.n 327c8a │ │ │ │ - strb r4, [r1, #0] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r7 │ │ │ │ - stcl 0, cr0, [r0, #232]! @ 0xe8 │ │ │ │ - ldr r0, [r3, #116] @ 0x74 │ │ │ │ + mcr 0, 0, r0, cr0, cr10, {1} │ │ │ │ + ldr r0, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bne.n 327e04 │ │ │ │ + bne.n 327e44 │ │ │ │ movs r1, r7 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #244 @ 0xf4 │ │ │ │ + movs r2, #20 │ │ │ │ movs r4, r7 │ │ │ │ lsls r1, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 327d96 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -396630,15 +396628,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33d584 │ │ │ │ cbnz r0, 327df8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 327e0c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -396663,32 +396661,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (327e2c ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (327e30 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r6, [r5, #104] @ 0x68 │ │ │ │ + ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stc 0, cr0, [sl], {58} @ 0x3a │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + stc 0, cr0, [sl], #232 @ 0xe8 │ │ │ │ + str r2, [sp, #352] @ 0x160 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r2, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ movs r4, r7 │ │ │ │ - movs r1, #18 │ │ │ │ + movs r1, #50 @ 0x32 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 695abc │ │ │ │ + bl 695adc │ │ │ │ cbnz r0, 327e66 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396700,28 +396698,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 327e88 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 327e9c │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 327d84 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (32804c ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -396734,15 +396732,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (328058 ) │ │ │ │ @@ -396760,24 +396758,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32801a │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 327fae │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldrb.w r3, [r7, #261] @ 0x105 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 327f96 │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 22351c │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -396809,15 +396807,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 337394 │ │ │ │ cbz r0, 327fee │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 327f34 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 223884 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396833,15 +396831,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 327f34 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (328068 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 327f34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -396871,15 +396869,15 @@ │ │ │ │ bpl.w 327f1c │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (328070 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 327f1c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #62 @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -396889,19 +396887,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + subs r2, r7, #1 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, #3 │ │ │ │ + subs r6, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -396919,15 +396917,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #164] @ (328164 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32813a │ │ │ │ cbnz r6, 32812e │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -396938,29 +396936,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2258d0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr r1, [pc, #104] @ (328168 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -396981,26 +396979,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3280ca │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (328174 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3280ca │ │ │ │ cmp r2, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #0 │ │ │ │ + subs r0, r2, #1 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00328178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -397016,32 +397014,32 @@ │ │ │ │ ldr r6, [pc, #724] @ (328478 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #700] @ (32847c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3283fa │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 328376 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 328204 │ │ │ │ bls.w 328396 │ │ │ │ cmp r3, #8 │ │ │ │ @@ -397067,17 +397065,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #417] @ 0x1a1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328344 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -397099,15 +397097,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32837c │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr.w r3, [r7, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 328458 │ │ │ │ ldr.w r5, [r7, #276] @ 0x114 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -397135,15 +397133,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 328344 │ │ │ │ ldrh.w r1, [r7, #258] @ 0x102 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 328420 │ │ │ │ @@ -397181,15 +397179,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 324e8c │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ b.n 32823e │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -397211,15 +397209,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32821a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (328498 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32821a │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -397247,15 +397245,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3281cc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ (3284a0 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3281cc │ │ │ │ ldr r1, [pc, #128] @ (3284a4 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 328314 │ │ │ │ ldr r1, [pc, #100] @ (328494 ) │ │ │ │ @@ -397264,15 +397262,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 328314 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (3284a8 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 328314 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ @@ -397289,41 +397287,41 @@ │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r4, #7 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r3, #18 │ │ │ │ movs r4, r7 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r7, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r6 │ │ │ │ + subs r0, r0, r7 │ │ │ │ movs r4, r7 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, r6 │ │ │ │ + subs r0, r2, r7 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #900] @ (328850 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -397364,15 +397362,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 328644 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 3286f4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -397392,15 +397390,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -397479,15 +397477,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3287e2 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -397511,24 +397509,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 3f2bf4 │ │ │ │ mov r0, r5 │ │ │ │ bl 327a44 │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 328528 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 328614 │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 3285d2 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 328626 │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 6aa0d4 │ │ │ │ + bl 6aa0f4 │ │ │ │ b.n 328626 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 328792 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -397545,15 +397543,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (328880 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 328784 │ │ │ │ bl 33d584 │ │ │ │ ldr r3, [pc, #316] @ (328874 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -397634,15 +397632,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 328662 │ │ │ │ ldr r0, [pc, #152] @ (328894 ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 328662 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 328926 │ │ │ │ ldr r2, [pc, #132] @ (328898 ) │ │ │ │ ldr r3, [pc, #68] @ (328858 ) │ │ │ │ add r2, pc │ │ │ │ @@ -397669,43 +397667,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #56 @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #116] @ 0x74 │ │ │ │ + str r2, [r7, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + str r0, [r6, #116] @ 0x74 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 3282b4 │ │ │ │ + b.n 3282f4 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ movs r2, r7 │ │ │ │ - b.n 328248 │ │ │ │ + b.n 328288 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r2, #20] │ │ │ │ + ldrh r6, [r6, #20] │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 328eb4 │ │ │ │ + b.n 328ef4 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r1, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ movs r2, r7 │ │ │ │ movs r3, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r3, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, r0 │ │ │ │ + adds r0, r1, r1 │ │ │ │ movs r4, r7 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #236] @ (32898c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397724,30 +397722,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32896e │ │ │ │ ldr r0, [pc, #208] @ (32899c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [pc, #200] @ (3289a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 328900 │ │ │ │ ldr r3, [pc, #176] @ (328990 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3287cc │ │ │ │ ldr r0, [pc, #180] @ (3289a4 ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3287cc │ │ │ │ ldr r3, [pc, #164] @ (3289a8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -397757,29 +397755,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3287cc │ │ │ │ ldr r0, [pc, #140] @ (3289ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3287cc │ │ │ │ ldr r3, [pc, #136] @ (3289b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328810 │ │ │ │ ldr r3, [pc, #92] @ (328990 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 328810 │ │ │ │ ldr r0, [pc, #116] @ (3289b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 328810 │ │ │ │ ldr r3, [pc, #108] @ (3289b8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397787,15 +397785,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (328990 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 328746 │ │ │ │ ldr r0, [pc, #84] @ (3289bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 328746 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (3289c0 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (3289c4 ) │ │ │ │ ldr r0, [pc, #76] @ (3289c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -397808,37 +397806,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r0 │ │ │ │ + adds r6, r3, r1 │ │ │ │ movs r4, r7 │ │ │ │ strb r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #29 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ movs r4, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #29 │ │ │ │ + asrs r2, r1, #30 │ │ │ │ movs r4, r7 │ │ │ │ mov r8, sp │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #29 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r3, #30 │ │ │ │ movs r4, r7 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r5, #22 │ │ │ │ + asrs r0, r1, #23 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (328c80 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -397850,15 +397848,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 328a12 │ │ │ │ bl 339434 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -397938,15 +397936,15 @@ │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (328c94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328bf8 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3868] @ 0xf1c │ │ │ │ bl 346aa4 │ │ │ │ @@ -397980,30 +397978,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (328ca0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c48 │ │ │ │ mov r0, r6 │ │ │ │ bl 346aec │ │ │ │ ldr r3, [pc, #276] @ (328ca4 ) │ │ │ │ ldr r2, [pc, #280] @ (328ca8 ) │ │ │ │ ldr r1, [pc, #280] @ (328cac ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328c3c │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3868] @ 0xf1c │ │ │ │ bl 346aa4 │ │ │ │ @@ -398071,37 +398069,37 @@ │ │ │ │ strh.w r0, [r3, #3936] @ 0xf60 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3938] @ 0xf62 │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 328aba │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 328d2c │ │ │ │ + b.n 328d6c │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r0, #48] @ 0x30 │ │ │ │ + strh r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r1, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r2, #31 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ movs r4, r7 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r2, r2] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + udf #234 @ 0xea │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r1, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r3, #29 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #848] @ (329000 ) │ │ │ │ + ldr r7, [pc, #976] @ (329080 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (328d28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398109,24 +398107,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (328d30 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #88] @ (328d34 ) │ │ │ │ ldr r1, [pc, #92] @ (328d38 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (328d3c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #76] @ (328d40 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 328d08 │ │ │ │ movs r1, #0 │ │ │ │ @@ -398142,36 +398140,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (328d48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328cfc │ │ │ │ ldr r0, [pc, #44] @ (328d4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 328cfc │ │ │ │ nop │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r6, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ble.n 328e0c │ │ │ │ + ble.n 328c4c │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r0, #26] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r4, #7 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [pc, #536] @ (328f54 ) │ │ │ │ + ldr r6, [pc, #664] @ (328fd4 ) │ │ │ │ movs r3, r7 │ │ │ │ subs r2, r3, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (328e74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398182,15 +398180,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (328e7c ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3864] @ 0xf18 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 328ddc │ │ │ │ ldr.w r1, [r3, #3868] @ 0xf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -398274,34 +398272,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (328e88 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ b.n 328db6 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 3289cc │ │ │ │ b.n 328dcc │ │ │ │ nop │ │ │ │ - ldrsh r4, [r6, r3] │ │ │ │ + ldrsh r4, [r2, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r0, #20] │ │ │ │ + strh r0, [r4, #20] │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 328e0c │ │ │ │ + bgt.n 328e4c │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r6, [r1, r0] │ │ │ │ + ldrsh r6, [r5, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r2, #1 │ │ │ │ + lsrs r4, r6, #1 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r5, [pc, #96] @ (328eec ) │ │ │ │ + ldr r5, [pc, #224] @ (328f6c ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398333,15 +398331,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (328f48 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 346b64 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 328f1a │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -398364,19 +398362,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 34a824 │ │ │ │ b.n 328ebe │ │ │ │ - ldrb r4, [r7, r5] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r0, #31 │ │ │ │ + lsls r6, r4, #31 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #544] @ (32916c ) │ │ │ │ + ldr r4, [pc, #672] @ (3291ec ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (329094 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398385,15 +398383,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (32909c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3289cc │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ @@ -398482,25 +398480,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3290a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, r3] │ │ │ │ + ldrb r6, [r2, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r0, #29 │ │ │ │ + lsls r0, r4, #29 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [pc, #8] @ (3290a8 ) │ │ │ │ + ldr r4, [pc, #136] @ (329128 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r7, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r4, #24 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 329e08 │ │ │ │ @@ -398522,33 +398520,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [pc, #3352] @ 329e20 │ │ │ │ ldr.w r1, [pc, #3352] @ 329e24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 346aec │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32925e │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -398570,15 +398568,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 2256b8 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 5523b0 │ │ │ │ + bl 5523e0 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 329248 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 3291b6 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398624,19 +398622,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 329e30 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 329294 │ │ │ │ ldr.w r0, [pc, #3048] @ 329e34 │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 3291a8 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329144 │ │ │ │ @@ -398649,15 +398647,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 329e40 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr.w r2, [pc, #2988] @ 329e44 │ │ │ │ ldr.w r3, [pc, #2936] @ 329e14 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -398677,28 +398675,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 329e50 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 329294 │ │ │ │ ldr.w r3, [pc, #2920] @ 329e54 │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 329e58 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 329e5c │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 329294 │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 401110 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 329b74 │ │ │ │ @@ -398750,15 +398748,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 329c9a │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3685] @ 0xe65 │ │ │ │ @@ -398789,15 +398787,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 329e68 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 329e6c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329d7c │ │ │ │ mov r0, r5 │ │ │ │ bl 346aec │ │ │ │ ldr.w r3, [pc, #2580] @ 329e70 │ │ │ │ @@ -398805,15 +398803,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 329e78 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 329dc0 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 346aa4 │ │ │ │ @@ -398843,22 +398841,22 @@ │ │ │ │ blx 2233c4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3144] @ 0xc48 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3344] @ 0xd10 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 2233c4 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -398993,15 +398991,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 329e88 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3908] @ 0xf44 │ │ │ │ ldrh.w r2, [r0, #3940] @ 0xf64 │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -399134,15 +399132,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 341178 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 3eac48 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -399152,15 +399150,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 329ea0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a124 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 346aa4 │ │ │ │ @@ -399193,26 +399191,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3344] @ 0xd10 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 329ea8 │ │ │ │ strh.w r3, [r6, #3346] @ 0xd12 │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 6928d8 │ │ │ │ + bl 6928f8 │ │ │ │ ldr.w r2, [pc, #1420] @ 329eac │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 6928d8 │ │ │ │ + bl 6928f8 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 6928d8 │ │ │ │ + bl 6928f8 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3422] @ 0xd5e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3436] @ 0xd6c │ │ │ │ strb.w r3, [r6, #3438] @ 0xd6e │ │ │ │ strb.w r3, [r6, #3439] @ 0xd6f │ │ │ │ movs r3, #1 │ │ │ │ @@ -399285,15 +399283,15 @@ │ │ │ │ strh.w r3, [r6, #3856] @ 0xf10 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a134 │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1301] @ 0x515 │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1296] @ 0x510 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1302] @ 0x516 │ │ │ │ @@ -399362,65 +399360,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (329eb8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #868] @ (329ebc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (329ec0 ) │ │ │ │ ldr r1, [pc, #872] @ (329ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #848] @ (329ec8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (329ecc ) │ │ │ │ ldr r1, [pc, #852] @ (329ed0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #828] @ (329ed4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (329ed8 ) │ │ │ │ ldr r1, [pc, #832] @ (329edc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #808] @ (329ee0 ) │ │ │ │ ldr r2, [pc, #812] @ (329ee4 ) │ │ │ │ ldr r1, [pc, #812] @ (329ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.w 329294 │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a320 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32968c │ │ │ │ @@ -399474,41 +399472,41 @@ │ │ │ │ beq.w 329dce │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3880] @ 0xf28 │ │ │ │ beq.w 3295cc │ │ │ │ b.n 3295c4 │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 329656 │ │ │ │ ldr.w fp, [pc, #592] @ 329eec │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #584] @ (329ef0 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c9e0 │ │ │ │ + bl 54ca10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 329294 │ │ │ │ ldr r3, [pc, #556] @ (329ef4 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (329ef8 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 32940a │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3493f8 │ │ │ │ b.n 32966e │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -399525,15 +399523,15 @@ │ │ │ │ strb.w r3, [fp, #3942] @ 0xf66 │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 329d30 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3940] @ 0xf64 │ │ │ │ b.n 329592 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329576 │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -399548,15 +399546,15 @@ │ │ │ │ strb.w r3, [fp, #3910] @ 0xf46 │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 329d76 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3908] @ 0xf44 │ │ │ │ b.n 329580 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 329454 │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -399605,124 +399603,124 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 32996a │ │ │ │ subs r4, r0, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r7, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ movs r4, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #568] @ (32a054 ) │ │ │ │ + ldr r2, [pc, #696] @ (32a0d4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r2, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r1, r2, r6, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ movs r1, r7 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r5, r0] │ │ │ │ + ldrh r2, [r1, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r1, #29 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ + ldr r4, [r7, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r2, #29 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + lsls r6, r7, #16 │ │ │ │ movs r4, r7 │ │ │ │ adds r0, r6, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r2, #31 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r4, r4, #28 │ │ │ │ + lsrs r4, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r2, r4, #14 │ │ │ │ + lsls r2, r0, #15 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 329e68 │ │ │ │ + bvs.n 329ea8 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r5, #14] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r4, #25 │ │ │ │ + lsls r4, r0, #26 │ │ │ │ movs r4, r7 │ │ │ │ - bx r0 │ │ │ │ + bx r4 │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r4, r0 │ │ │ │ + movs r4, r4 │ │ │ │ movs r4, r7 │ │ │ │ - add r8, r9 │ │ │ │ + add r8, sp │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + lsrs r4, r4, #27 │ │ │ │ movs r4, r7 │ │ │ │ ldr r3, [pc, #880] @ (32a204 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, r3 │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r3, r7] │ │ │ │ + strh r4, [r7, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r1, #9 │ │ │ │ + lsls r2, r5, #9 │ │ │ │ movs r4, r7 │ │ │ │ - cmn r6, r4 │ │ │ │ + orrs r6, r0 │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r7, #20 │ │ │ │ + lsrs r6, r3, #21 │ │ │ │ movs r4, r7 │ │ │ │ - add r3, pc, #880 @ (adr r3, 32a220 ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 32a2a0 ) │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r0, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r1, #28 │ │ │ │ + lsls r4, r5, #28 │ │ │ │ + movs r4, r7 │ │ │ │ + @ instruction: 0xfb82003b │ │ │ │ + str r0, [r4, r4] │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb62003b │ │ │ │ str r0, [r0, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb42003b │ │ │ │ str r0, [r4, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb22003b │ │ │ │ - str r0, [r0, r3] │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ - movs r4, r7 │ │ │ │ - @ instruction: 0xfb02003b │ │ │ │ - str r2, [r4, r2] │ │ │ │ + str r2, [r0, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfae6003b │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + @ instruction: 0xfb06003b │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [pc, #576] @ (32a138 ) │ │ │ │ + ldr r7, [pc, #704] @ (32a1b8 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr??.w r0, [r6, #59] @ 0x3b │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3297ce │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -399784,30 +399782,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 346290 │ │ │ │ b.w 3297ce │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 69d5f4 │ │ │ │ + bl 69d614 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 3297c4 │ │ │ │ ldr r3, [pc, #852] @ (32a33c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (32a340 ) │ │ │ │ ldr r1, [pc, #856] @ (32a344 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -399915,27 +399913,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ b.n 329a5a │ │ │ │ mov r0, r2 │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ ldr r3, [pc, #516] @ (32a35c ) │ │ │ │ ldr r2, [pc, #516] @ (32a360 ) │ │ │ │ ldr r1, [pc, #520] @ (32a364 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -399960,15 +399958,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (32a374 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3880] @ 0xf28 │ │ │ │ b.w 3295cc │ │ │ │ ldr r3, [pc, #400] @ (32a378 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -399976,54 +399974,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (32a380 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 32a0b8 │ │ │ │ ldr r3, [pc, #372] @ (32a384 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (32a388 ) │ │ │ │ ldr r1, [pc, #376] @ (32a38c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #352] @ (32a390 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (32a394 ) │ │ │ │ ldr r1, [pc, #356] @ (32a398 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #332] @ (32a39c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (32a3a0 ) │ │ │ │ ldr r1, [pc, #336] @ (32a3a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 329f72 │ │ │ │ ldr r3, [pc, #304] @ (32a3a8 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -400031,152 +400029,152 @@ │ │ │ │ ldr r1, [pc, #304] @ (32a3b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #280] @ (32a3b4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (32a3b8 ) │ │ │ │ ldr r1, [pc, #284] @ (32a3bc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #260] @ (32a3c0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (32a3c4 ) │ │ │ │ ldr r1, [pc, #264] @ (32a3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #240] @ (32a3cc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (32a3d0 ) │ │ │ │ ldr r1, [pc, #244] @ (32a3d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (32a3d8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (32a3dc ) │ │ │ │ ldr r1, [pc, #216] @ (32a3e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 329294 │ │ │ │ ldr r3, [pc, #192] @ (32a3e4 ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (32a3e8 ) │ │ │ │ ldr r0, [pc, #192] @ (32a3ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r3, #232 @ 0xe8 │ │ │ │ + subs r4, #8 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [pc, #448] @ (32a500 ) │ │ │ │ + ldr r4, [pc, #576] @ (32a580 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf6b2003b │ │ │ │ + @ instruction: 0xf6d2003b │ │ │ │ orrs r0, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + lsls r2, r0, #24 │ │ │ │ movs r4, r7 │ │ │ │ negs r6, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r4, r4, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r3, [pc, #0] @ (32a360 ) │ │ │ │ + ldr r3, [pc, #128] @ (32a3e0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r4} │ │ │ │ movs r2, r7 │ │ │ │ - adc.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ + sbc.w r0, r4, #12255232 @ 0xbb0000 │ │ │ │ ldrh r0, [r3, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #624] @ (32a5e0 ) │ │ │ │ + ldr r2, [pc, #752] @ (32a660 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf4de003b │ │ │ │ - ldr r2, [pc, #448] @ (32a53c ) │ │ │ │ + @ instruction: 0xf4fe003b │ │ │ │ + ldr r2, [pc, #576] @ (32a5bc ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r6, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf4b2003b │ │ │ │ - ldr r2, [pc, #288] @ (32a4a8 ) │ │ │ │ + @ instruction: 0xf4d2003b │ │ │ │ + ldr r2, [pc, #416] @ (32a528 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r2, #8 │ │ │ │ + movs r4, r7 │ │ │ │ + @ instruction: 0xf4aa003b │ │ │ │ + ldr r2, [pc, #288] @ (32a4b4 ) │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + lsls r2, r5, #6 │ │ │ │ movs r4, r7 │ │ │ │ eor.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ - ldr r2, [pc, #160] @ (32a434 ) │ │ │ │ + ldr r2, [pc, #160] @ (32a440 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r6, r3, #5 │ │ │ │ movs r4, r7 │ │ │ │ orn r0, sl, #12255232 @ 0xbb0000 │ │ │ │ - ldr r2, [pc, #32] @ (32a3c0 ) │ │ │ │ + ldr r1, [pc, #1016] @ (32a7a4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ movs r4, r7 │ │ │ │ - orr.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ - ldr r1, [pc, #888] @ (32a724 ) │ │ │ │ + bics.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ + ldr r1, [pc, #880] @ (32a728 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r2, r4, #8 │ │ │ │ movs r4, r7 │ │ │ │ ands.w r0, lr, #12255232 @ 0xbb0000 │ │ │ │ - ldr r1, [pc, #752] @ (32a6a8 ) │ │ │ │ + ldr r1, [pc, #752] @ (32a6b4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf3fe003b │ │ │ │ - ldr r1, [pc, #624] @ (32a634 ) │ │ │ │ + ldr r1, [pc, #624] @ (32a640 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ - movs r4, r7 │ │ │ │ - @ instruction: 0xf3de003b │ │ │ │ - ldr r1, [pc, #496] @ (32a5c0 ) │ │ │ │ - lsls r4, r1, #1 │ │ │ │ - lsls r2, r1, #8 │ │ │ │ + lsls r2, r5, #8 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf3bc003b │ │ │ │ - ldr r1, [pc, #344] @ (32a534 ) │ │ │ │ + @ instruction: 0xf3dc003b │ │ │ │ + ldr r1, [pc, #472] @ (32a5b4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xf396003b │ │ │ │ - ldr r1, [pc, #200] @ (32a4b0 ) │ │ │ │ + @ instruction: 0xf3b6003b │ │ │ │ + ldr r1, [pc, #328] @ (32a530 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf37c003b │ │ │ │ - lsls r6, r0, #11 │ │ │ │ + @ instruction: 0xf39c003b │ │ │ │ + lsls r6, r4, #11 │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (32a6dc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -400208,30 +400206,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (32a6ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a51c │ │ │ │ mov r0, r4 │ │ │ │ bl 346aec │ │ │ │ ldr r3, [pc, #652] @ (32a6f0 ) │ │ │ │ ldr r2, [pc, #652] @ (32a6f4 ) │ │ │ │ ldr r1, [pc, #656] @ (32a6f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32a526 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -400270,15 +400268,15 @@ │ │ │ │ bpl.n 32a50a │ │ │ │ ldr r0, [pc, #544] @ (32a704 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a50a │ │ │ │ ldr r3, [pc, #520] @ (32a700 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32a684 │ │ │ │ @@ -400373,37 +400371,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (32a70c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (32a710 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a42c │ │ │ │ ldr r3, [pc, #252] @ (32a700 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 32a42c │ │ │ │ ldr r1, [pc, #260] @ (32a714 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (32a718 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a42c │ │ │ │ bl 326134 │ │ │ │ ldr r0, [pc, #244] @ (32a71c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32a6d0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 32a42c │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -400417,38 +400415,38 @@ │ │ │ │ beq.n 32a606 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32a606 │ │ │ │ ldr r0, [pc, #196] @ (32a724 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 32a606 │ │ │ │ ldr r1, [pc, #184] @ (32a728 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (32a72c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a50a │ │ │ │ ldr r2, [pc, #168] @ (32a730 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32a504 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32a504 │ │ │ │ ldr r0, [pc, #156] @ (32a734 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32a504 │ │ │ │ ldr r3, [pc, #88] @ (32a700 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (32a738 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -400458,70 +400456,71 @@ │ │ │ │ beq.n 32a5e4 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32a5e4 │ │ │ │ ldr r0, [pc, #124] @ (32a73c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 32a5e4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a6ac │ │ │ │ b.n 32a6ca │ │ │ │ nop │ │ │ │ lsls r4, r0, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #104] @ (32a750 ) │ │ │ │ + ldr r0, [pc, #232] @ (32a7d0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r4, #56] @ 0x38 │ │ │ │ + ldr r4, [r0, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - blxns lr │ │ │ │ + ldr r0, [pc, #80] @ (32a744 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf662003b │ │ │ │ - adds r6, #254 @ 0xfe │ │ │ │ + @ instruction: 0xf682003b │ │ │ │ + adds r7, #30 │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #14 │ │ │ │ + lsls r6, r3, #15 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ - mov r0, r9 │ │ │ │ + mov r0, sp │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r7, #5 │ │ │ │ + lsls r2, r3, #6 │ │ │ │ movs r4, r7 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + lsls r0, r6, #1 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #208] @ (32a7f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #3 │ │ │ │ + lsls r6, r0, #4 │ │ │ │ movs r4, r7 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r1, #7 │ │ │ │ + lsls r4, r5, #7 │ │ │ │ movs r4, r7 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r5, #5 │ │ │ │ movs r4, r7 │ │ │ │ strb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.u32 d16, d27, #32 │ │ │ │ + movs r0, r0 │ │ │ │ + movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 32b3c8 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r1, [pc, #3188] @ 32b3cc │ │ │ │ @@ -400548,30 +400547,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 32b3e0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a8c6 │ │ │ │ mov r0, r4 │ │ │ │ bl 346aec │ │ │ │ ldr.w r3, [pc, #3108] @ 32b3e4 │ │ │ │ ldr.w r2, [pc, #3108] @ 32b3e8 │ │ │ │ ldr.w r1, [pc, #3108] @ 32b3ec │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32a9dc │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -400590,15 +400589,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 32b3f8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -400640,15 +400639,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32a7b6 │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -400659,15 +400658,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 32b414 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -400747,15 +400746,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 32b420 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b5dc │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -400787,15 +400786,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 32b732 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32b772 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 32b67e │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 32aafc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -400869,30 +400868,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 32b430 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r1, [pc, #2224] @ 32b434 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32a78c │ │ │ │ ldr.w r1, [pc, #2152] @ 32b3fc │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32a78c │ │ │ │ ldr.w r0, [pc, #2200] @ 32b438 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a78c │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 32a86e │ │ │ │ add r3, pc, #8 @ (adr r3, 32abc4 ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -401040,15 +401039,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 32bcd2 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6aa0d4 │ │ │ │ + b.w 6aa0f4 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 32b3fc │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -401062,15 +401061,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 32b444 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a940 │ │ │ │ ldr.w r3, [pc, #1552] @ 32b3fc │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -401080,15 +401079,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 32b448 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 32b44c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32a938 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 32ae2e │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -401154,15 +401153,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 32b458 │ │ │ │ ldr.w r0, [pc, #1392] @ 32b45c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 32ab04 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 32ab04 │ │ │ │ ldr.w r3, [pc, #1260] @ 32b3fc │ │ │ │ @@ -401255,15 +401254,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32a880 │ │ │ │ ldr.w r0, [pc, #1140] @ 32b488 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32a880 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 32ab04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 32ab04 │ │ │ │ @@ -401415,15 +401414,15 @@ │ │ │ │ bne.w 32bcd2 │ │ │ │ ldr r0, [pc, #724] @ (32b4ac ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b19c │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b19c │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 32b19c │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401487,15 +401486,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (32b4b8 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab04 │ │ │ │ ldr r3, [pc, #508] @ (32b4bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401590,131 +401589,131 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32b360 │ │ │ │ ldr r0, [pc, #280] @ (32b4d0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b360 │ │ │ │ lsls r0, r6, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r8 │ │ │ │ + add sl, ip │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r1, #4] │ │ │ │ + ldr r4, [r5, #4] │ │ │ │ movs r2, r7 │ │ │ │ - add ip, r2 │ │ │ │ + add ip, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf302003b │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + @ instruction: 0xf322003b │ │ │ │ + adds r3, #190 @ 0xbe │ │ │ │ movs r3, r7 │ │ │ │ - add r2, r8 │ │ │ │ + add r2, ip │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r5, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bics r0, r6 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - asrs r2, r4, #6 │ │ │ │ + asrs r2, r0, #7 │ │ │ │ movs r4, r7 │ │ │ │ - muls r4, r5 │ │ │ │ + bics r4, r1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #108] @ 0x6c │ │ │ │ + str r0, [r3, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ - negs r4, r4 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r5, #92] @ 0x5c │ │ │ │ + str r6, [r1, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ vshr.u32 q0, q5, #12 │ │ │ │ - ldc2 0, cr0, [r2, #-236]! @ 0xffffff14 │ │ │ │ + ldc2l 0, cr0, [r2, #-236] @ 0xffffff14 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [lr, #-236]! @ 0xffffff14 │ │ │ │ + ldc2l 0, cr0, [lr, #-236] @ 0xffffff14 │ │ │ │ stc2 0, cr0, [r4, #360] @ 0x168 │ │ │ │ - subs r6, #132 @ 0x84 │ │ │ │ + subs r6, #164 @ 0xa4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [sl], #-236 @ 0xffffff14 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + mrrc2 0, 3, r0, sl, cr11 │ │ │ │ + subs r6, #108 @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfb56003b │ │ │ │ + @ instruction: 0xfb76003b │ │ │ │ ldc2l 0, cr0, [r6], {90} @ 0x5a │ │ │ │ ldc2 0, cr0, [sl], #-360 @ 0xfffffe98 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r0, #11 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfbde005a │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #52 @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r3, #7 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb9e005a │ │ │ │ - subs r4, #212 @ 0xd4 │ │ │ │ + subs r4, #244 @ 0xf4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r2, #3 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfb30005a │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r3, #31 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xfa00005a │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #90 @ 0x5a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r1, #24 │ │ │ │ movs r4, r7 │ │ │ │ vst1.8 @ instruction: 0xf9ca005a │ │ │ │ - subs r3, #4 │ │ │ │ + subs r3, #36 @ 0x24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r3, #20 │ │ │ │ movs r4, r7 │ │ │ │ subs r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ vst4.16 {d16-d19}, [sl :64], sl │ │ │ │ - lsls r2, r7, #10 │ │ │ │ + lsls r2, r3, #11 │ │ │ │ movs r4, r7 │ │ │ │ movs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ strb.w r0, [lr, #90] @ 0x5a │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ movs r4, r7 │ │ │ │ ldr r6, [pc, #672] @ (32b760 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh.w r0, [r4, sl, lsl #1] │ │ │ │ - lsls r6, r2, #10 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf7a8005a │ │ │ │ lsrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf788003b │ │ │ │ + @ instruction: 0xf7a8003b │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 32ab04 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -401739,15 +401738,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 32bcd2 │ │ │ │ ldr.w r0, [pc, #2780] @ 32c008 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32ab04 │ │ │ │ ldr.w r3, [pc, #2756] @ 32c00c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -401823,15 +401822,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 32c02c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b334 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32be8e │ │ │ │ ldr.w r2, [pc, #2544] @ 32c030 │ │ │ │ ldr.w r3, [pc, #2496] @ 32c004 │ │ │ │ @@ -401853,15 +401852,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32be4a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 32b320 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 6aa0d4 │ │ │ │ + bl 6aa0f4 │ │ │ │ b.w 32aa96 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 3eac48 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -401932,15 +401931,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 32c044 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 32c048 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b6f8 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 32ab04 │ │ │ │ ldr.w r3, [pc, #2264] @ 32c04c │ │ │ │ @@ -401953,15 +401952,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32aa86 │ │ │ │ ldr.w r0, [pc, #2240] @ 32c050 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 32aa86 │ │ │ │ ldr.w r1, [pc, #2224] @ 32c054 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32ad1e │ │ │ │ @@ -401971,45 +401970,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 32ad1e │ │ │ │ ldr.w r0, [pc, #2200] @ 32c058 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32ad1e │ │ │ │ ldr.w r2, [pc, #2180] @ 32c05c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32adc6 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32adc6 │ │ │ │ ldr.w r0, [pc, #2164] @ 32c060 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32adc6 │ │ │ │ ldr.w r2, [pc, #2144] @ 32c064 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32adfe │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32adfe │ │ │ │ ldr.w r0, [pc, #2128] @ 32c068 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 32adfe │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32be6c │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -402056,15 +402055,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 32c074 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bd26 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 346aa4 │ │ │ │ @@ -402075,15 +402074,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 32c080 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bd32 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c294 │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -402156,19 +402155,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c1a8 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5648 @ 0x1610 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 32ba38 │ │ │ │ ldr.w r6, [r2, #496] @ 0x1f0 │ │ │ │ @@ -402231,27 +402230,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32aec4 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32aec4 │ │ │ │ ldr.w r0, [pc, #1452] @ 32c088 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32aec4 │ │ │ │ ldr.w r2, [pc, #1440] @ 32c08c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b138 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b138 │ │ │ │ ldr.w r0, [pc, #1424] @ 32c090 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b138 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bfb0 │ │ │ │ ldr.w r3, [pc, #1248] @ 32bffc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -402261,15 +402260,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 32b38e │ │ │ │ ldr.w r1, [pc, #1384] @ 32c094 │ │ │ │ ldr.w r0, [pc, #1384] @ 32c098 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b38e │ │ │ │ ldr.w r3, [pc, #1368] @ 32c09c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b202 │ │ │ │ ldr.w r3, [pc, #1196] @ 32bffc │ │ │ │ @@ -402277,15 +402276,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b202 │ │ │ │ ldr.w r0, [pc, #1344] @ 32c0a0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32b202 │ │ │ │ ldr.w r3, [pc, #1332] @ 32c0a4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b360 │ │ │ │ ldr.w r3, [pc, #1148] @ 32bffc │ │ │ │ @@ -402294,15 +402293,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32b360 │ │ │ │ ldr.w r0, [pc, #1308] @ 32c0a8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32b360 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32bfd4 │ │ │ │ ldr.w r3, [pc, #1104] @ 32bffc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402311,38 +402310,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 32b34a │ │ │ │ ldr.w r1, [pc, #1260] @ 32c0ac │ │ │ │ ldr.w r0, [pc, #1260] @ 32c0b0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32b34a │ │ │ │ ldr.w r2, [pc, #1244] @ 32c0b4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32b102 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b102 │ │ │ │ ldr.w r0, [pc, #1228] @ 32c0b8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32b102 │ │ │ │ ldr.w r2, [pc, #1216] @ 32c0bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32afd0 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32afd0 │ │ │ │ ldr.w r0, [pc, #1200] @ 32c0c0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32afd0 │ │ │ │ ldr.w r3, [pc, #1188] @ 32c0c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b30c │ │ │ │ @@ -402351,38 +402350,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b30c │ │ │ │ ldr.w r0, [pc, #1168] @ 32c0c8 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32b30c │ │ │ │ ldr.w r2, [pc, #1152] @ 32c0cc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32af20 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32af20 │ │ │ │ ldr.w r0, [pc, #1136] @ 32c0d0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32af20 │ │ │ │ ldr.w r2, [pc, #1124] @ 32c0d4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32af60 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32af60 │ │ │ │ ldr.w r0, [pc, #1108] @ 32c0d8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 32af60 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32c220 │ │ │ │ ldr r3, [pc, #868] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -402419,15 +402418,15 @@ │ │ │ │ bpl.n 32bca6 │ │ │ │ ldr r1, [pc, #1012] @ (32c0e0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (32c0e4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bca6 │ │ │ │ ldr r3, [pc, #1000] @ (32c0e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b5e2 │ │ │ │ ldr r3, [pc, #752] @ (32bffc ) │ │ │ │ @@ -402436,15 +402435,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b5ea │ │ │ │ ldr r0, [pc, #976] @ (32c0ec ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b5ea │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 32b8d6 │ │ │ │ b.n 32b8e8 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402459,15 +402458,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32b6ae │ │ │ │ ldr r0, [pc, #920] @ (32c0f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b6ae │ │ │ │ ldr r3, [pc, #916] @ (32c0f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b738 │ │ │ │ ldr r3, [pc, #652] @ (32bffc ) │ │ │ │ @@ -402476,23 +402475,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32b740 │ │ │ │ ldr r0, [pc, #892] @ (32c0fc ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b740 │ │ │ │ ldr r1, [pc, #884] @ (32c100 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (32c104 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b6f8 │ │ │ │ ldr r1, [pc, #872] @ (32c108 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32b6e6 │ │ │ │ ldr r1, [pc, #592] @ (32bffc ) │ │ │ │ @@ -402502,15 +402501,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32b6ee │ │ │ │ ldr r0, [pc, #848] @ (32c10c ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 32b6ee │ │ │ │ ldr r3, [pc, #836] @ (32c110 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b5a2 │ │ │ │ @@ -402518,15 +402517,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b5aa │ │ │ │ ldr r0, [pc, #812] @ (32c114 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32b5aa │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32c272 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 32b334 │ │ │ │ @@ -402540,15 +402539,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32bdfa │ │ │ │ ldr r0, [pc, #764] @ (32c11c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32bdfa │ │ │ │ ldr r3, [pc, #752] @ (32c120 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402556,71 +402555,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32bdfa │ │ │ │ ldr r0, [pc, #736] @ (32c124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bdfa │ │ │ │ ldr r3, [pc, #732] @ (32c128 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b674 │ │ │ │ ldr r3, [pc, #420] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32b674 │ │ │ │ ldr r0, [pc, #712] @ (32c12c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b674 │ │ │ │ ldr r3, [pc, #704] @ (32c130 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b836 │ │ │ │ ldr r3, [pc, #384] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32b836 │ │ │ │ ldr r0, [pc, #684] @ (32c134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b836 │ │ │ │ ldr r3, [pc, #680] @ (32c138 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b63c │ │ │ │ ldr r3, [pc, #352] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32b63c │ │ │ │ ldr r0, [pc, #660] @ (32c13c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32b63c │ │ │ │ ldr r3, [pc, #652] @ (32c140 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bab6 │ │ │ │ ldr r3, [pc, #316] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32bab6 │ │ │ │ ldr r0, [pc, #632] @ (32c144 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bab6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32bdfa │ │ │ │ ldr r3, [pc, #616] @ (32c148 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402630,15 +402629,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32bdfa │ │ │ │ ldr r0, [pc, #600] @ (32c14c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #584] @ (32c150 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402649,15 +402648,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #564] @ (32c154 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #544] @ (32c158 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402666,15 +402665,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #524] @ (32c15c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #508] @ (32c160 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402684,15 +402683,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #488] @ (32c164 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #472] @ (32c168 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402701,198 +402700,198 @@ │ │ │ │ ldr r3, [pc, #96] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #452] @ (32c16c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr r3, [pc, #444] @ (32c170 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bb18 │ │ │ │ ldr r3, [pc, #60] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32bb20 │ │ │ │ ldr r0, [pc, #424] @ (32c174 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bb20 │ │ │ │ ldr r3, [pc, #408] @ (32c170 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bbaa │ │ │ │ ldr r3, [pc, #24] @ (32bffc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bbb2 │ │ │ │ ldr r0, [pc, #392] @ (32c178 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bbb2 │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf5f6005a │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 5, r0, cr12, cr11, {1} │ │ │ │ + mrc2 0, 6, r0, cr12, cr11, {1} │ │ │ │ ldr r6, [pc, #752] @ (32c300 ) │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r2, #14286848 @ 0xda0000 │ │ │ │ - mrc2 0, 6, r0, cr0, cr11, {1} │ │ │ │ + mrc2 0, 7, r0, cr0, cr11, {1} │ │ │ │ adcs.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - adds r6, #134 @ 0x86 │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldc2 0, cr0, [r4, #236]! @ 0xec │ │ │ │ + ldc2l 0, cr0, [r4, #236] @ 0xec │ │ │ │ adds.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - adds r6, #66 @ 0x42 │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r4, r4, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ movs r4, r7 │ │ │ │ @ instruction: 0xf4c8005a │ │ │ │ orr.w r0, ip, #14286848 @ 0xda0000 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfbe4003b │ │ │ │ + stc2 0, cr0, [r4], {59} @ 0x3b │ │ │ │ and.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ - adds r5, #8 │ │ │ │ + adds r5, #40 @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r2, r3, #21 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ movs r4, r7 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #22 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ movs r4, r7 │ │ │ │ subs r0, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ movs r4, r7 │ │ │ │ movs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf1f0003b │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0fe003b │ │ │ │ - adds r3, #164 @ 0xa4 │ │ │ │ + adds.w r0, lr, #59 @ 0x3b │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 32c498 │ │ │ │ + b.n 32c4d8 │ │ │ │ movs r3, r7 │ │ │ │ - movs r2, #174 @ 0xae │ │ │ │ + movs r2, #206 @ 0xce │ │ │ │ movs r3, r7 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r0, 32c090 │ │ │ │ + cbz r0, 32c098 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r2, r4] │ │ │ │ movs r2, r7 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 3, r0, cr14, cr11, {1} │ │ │ │ + mrc2 0, 4, r0, cr14, cr11, {1} │ │ │ │ ldr r0, [pc, #512] @ (32c290 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaf2003b │ │ │ │ - adds r1, #42 @ 0x2a │ │ │ │ + smlatt r0, r2, fp, r0 │ │ │ │ + adds r1, #74 @ 0x4a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.s32 d0, d27, #28 │ │ │ │ + vmvn.i32 d16, #75 @ 0x0000004b │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e0003b │ │ │ │ + @ instruction: 0xfa00003b │ │ │ │ cmp ip, r1 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r6, #59 @ 0x3b │ │ │ │ - adds r0, #152 @ 0x98 │ │ │ │ + eors.w r0, r6, #59 @ 0x3b │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.s16 d16, d27, #10 │ │ │ │ + vshr.s32 d16, d27, #10 │ │ │ │ cmp r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfad4003b │ │ │ │ + @ instruction: 0xfaf4003b │ │ │ │ asrs r0, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb54003b │ │ │ │ + @ instruction: 0xfb74003b │ │ │ │ subs r0, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, #59 @ 0x3b │ │ │ │ + orr.w r0, r6, #59 @ 0x3b │ │ │ │ eors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrrc2 0, 3, r0, r4, cr11 │ │ │ │ + ldc2l 0, cr0, [r4], #-236 @ 0xffffff14 │ │ │ │ ldr r0, [pc, #832] @ (32c418 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb88003b │ │ │ │ + @ instruction: 0xfba8003b │ │ │ │ mrc 0, 2, r0, cr4, cr10, {2} │ │ │ │ - cmp r7, #108 @ 0x6c │ │ │ │ + cmp r7, #140 @ 0x8c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r6, r7, #3 │ │ │ │ movs r4, r7 │ │ │ │ rors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r6, #236] @ 0xec │ │ │ │ + stc2 0, cr0, [r6, #236]! @ 0xec │ │ │ │ mvns r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f6003b │ │ │ │ + adds.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 5, r0, cr6, cr11, {1} │ │ │ │ - cmp r6, #204 @ 0xcc │ │ │ │ + mrc2 0, 6, r0, cr6, cr11, {1} │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsls r6, r4, #4 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ movs r4, r7 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ movs r4, r7 │ │ │ │ cmp r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ + sbcs.w r0, r2, #12255232 @ 0xbb0000 │ │ │ │ asrs r4, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d16, d10, d27 │ │ │ │ + vqadd.s32 d16, d10, d27 │ │ │ │ ldr r5, [pc, #0] @ (32c124 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf34e003b │ │ │ │ + @ instruction: 0xf36e003b │ │ │ │ asrs r4, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 3, r0, cr0, cr11, {1} │ │ │ │ + mrc 0, 4, r0, cr0, cr11, {1} │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 0, r0, cr14, cr11, {1} │ │ │ │ + mrc 0, 1, r0, cr14, cr11, {1} │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf370003b │ │ │ │ + @ instruction: 0xf390003b │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf304003b │ │ │ │ + @ instruction: 0xf324003b │ │ │ │ str r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d27, #12 │ │ │ │ + vshr.s16 d16, d27, #12 │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s8 d0, d6, d27 │ │ │ │ + vqadd.s32 d0, d6, d27 │ │ │ │ ldr r1, [pc, #80] @ (32c1ac ) │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r6, #59 @ 0x3b │ │ │ │ + orrs.w r0, r6, #59 @ 0x3b │ │ │ │ asrs r4, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d27, #20 │ │ │ │ + vshr.s8 d16, d27, #4 │ │ │ │ lsrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r4, #59 @ 0x3b │ │ │ │ + orns r0, r4, #59 @ 0x3b │ │ │ │ ldr r6, [pc, #512] @ (32c374 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaac003b │ │ │ │ - eor.w r0, r8, fp, rrx │ │ │ │ + @ instruction: 0xeacc003b │ │ │ │ + @ instruction: 0xeaa8003b │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #324] @ (32c2cc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -402900,15 +402899,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (32c2d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #308] @ (32c2d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr r3, [pc, #300] @ (32c2d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32b9f6 │ │ │ │ ldr r3, [pc, #280] @ (32c2d0 ) │ │ │ │ @@ -402916,15 +402915,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32b9f6 │ │ │ │ ldr r0, [pc, #280] @ (32c2dc ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32b9f6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #260] @ (32c2e0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -402933,15 +402932,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (32c2d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #240] @ (32c2e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr r3, [pc, #236] @ (32c2e8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bcdc │ │ │ │ ldr r3, [pc, #200] @ (32c2d0 ) │ │ │ │ @@ -402949,15 +402948,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 32bce2 │ │ │ │ ldr r0, [pc, #212] @ (32c2ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bce2 │ │ │ │ ldr r3, [pc, #204] @ (32c2f0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bc96 │ │ │ │ ldr r3, [pc, #160] @ (32c2d0 ) │ │ │ │ @@ -402965,23 +402964,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 32bc9c │ │ │ │ ldr r0, [pc, #184] @ (32c2f4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bc9c │ │ │ │ ldr r1, [pc, #176] @ (32c2f8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (32c2fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32bca6 │ │ │ │ ldr r3, [pc, #164] @ (32c300 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (32c304 ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -402996,15 +402995,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (32c2d0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #128] @ (32c30c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32bdfa │ │ │ │ ldr r3, [pc, #112] @ (32c310 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403015,48 +403014,48 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32bdfa │ │ │ │ ldr r0, [pc, #92] @ (32c314 ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32be24 │ │ │ │ bl 22609c │ │ │ │ bl 225f74 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 6, r0, cr4, cr11, {1} │ │ │ │ + mrc 0, 7, r0, cr4, cr11, {1} │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s8 d0, d27, #2 │ │ │ │ + vshr.s32 d0, d27, #18 │ │ │ │ ldr r2, [pc, #448] @ (32c4a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr2, cr11, {1} │ │ │ │ + vqadd.s16 d0, d2, d27 │ │ │ │ subs r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb50003b │ │ │ │ + @ instruction: 0xfb70003b │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - vld4.8 {d0-d3}, [r2 :256], fp │ │ │ │ - cmp r2, #16 │ │ │ │ + vst4.8 {d16-d19}, [r2 :256], fp │ │ │ │ + cmp r2, #48 @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr??.w r0, [sl, fp, lsl #3] │ │ │ │ - cmp r1, #248 @ 0xf8 │ │ │ │ + ldrsb.w r0, [sl, #59] @ 0x3b │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 32c388 │ │ │ │ + bmi.n 32c3c8 │ │ │ │ movs r3, r7 │ │ │ │ lsrs r0, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb3c003b │ │ │ │ + adcs.w r0, ip, fp, rrx │ │ │ │ adds r6, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - orrs.w r0, r0, fp, rrx │ │ │ │ + orns r0, r0, fp, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ @@ -403111,15 +403110,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (32c4f8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -403206,19 +403205,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 223fb0 │ │ │ │ b.n 32c4b0 │ │ │ │ bl 225f74 │ │ │ │ - cmp r0, #156 @ 0x9c │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 32c6d0 ) │ │ │ │ + add r6, pc, #600 @ (adr r6, 32c750 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [pc, #152] @ (32c594 ) │ │ │ │ + ldr r4, [pc, #280] @ (32c614 ) │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -403397,15 +403396,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (32c844 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -403526,25 +403525,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (32c850 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 225f74 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 32cc2c ) │ │ │ │ + add r5, pc, #104 @ (adr r5, 32c8ac ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [pc, #96] @ (32c8a8 ) │ │ │ │ + ldr r1, [pc, #224] @ (32c928 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #50 @ 0x32 │ │ │ │ + movs r4, #82 @ 0x52 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (32cbf4 ) │ │ │ │ @@ -403681,15 +403680,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ca8a │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ b.n 32c86e │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32ca50 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -403797,15 +403796,15 @@ │ │ │ │ bl 3ea4a4 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ b.n 32c86e │ │ │ │ ldr r3, [pc, #172] @ (32cc00 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32c966 │ │ │ │ ldr r3, [pc, #156] @ (32cbfc ) │ │ │ │ @@ -403818,15 +403817,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c966 │ │ │ │ ldr r0, [pc, #128] @ (32cc08 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -403838,60 +403837,60 @@ │ │ │ │ bpl.w 32c896 │ │ │ │ ldr r0, [pc, #108] @ (32cc0c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 32c896 │ │ │ │ movs r3, #0 │ │ │ │ b.n 32c93e │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 32c984 │ │ │ │ ldr r1, [pc, #76] @ (32cc10 ) │ │ │ │ ldr r0, [pc, #80] @ (32cc14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32cab2 │ │ │ │ ldr r2, [pc, #68] @ (32cc18 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32caac │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32caac │ │ │ │ ldr r0, [pc, #52] @ (32cc1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32caac │ │ │ │ bl 225f74 │ │ │ │ b.n 32d140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ + orr.w r0, r6, #12255232 @ 0xbb0000 │ │ │ │ adds r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3cc003b │ │ │ │ - movs r0, #152 @ 0x98 │ │ │ │ + @ instruction: 0xf3ec003b │ │ │ │ + movs r0, #184 @ 0xb8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bics.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ + orrs.w r0, sl, #12255232 @ 0xbb0000 │ │ │ │ subs r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3de003b │ │ │ │ + @ instruction: 0xf3fe003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -403904,15 +403903,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 32d038 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (32d03c ) │ │ │ │ @@ -403953,15 +403952,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32ccf4 │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32cd82 │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 32cd3a │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -403990,24 +403989,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (32d048 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #756] @ (32d04c ) │ │ │ │ ldr r1, [pc, #756] @ (32d050 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 3e0e74 │ │ │ │ @@ -404117,15 +404116,15 @@ │ │ │ │ blx 22351c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 32ceb6 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32ced6 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 224f6c │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404174,15 +404173,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (32d05c ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32cc84 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32cfbc │ │ │ │ movs r6, #4 │ │ │ │ b.n 32ce96 │ │ │ │ @@ -404211,29 +404210,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (32d058 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 32ce92 │ │ │ │ ldr r0, [pc, #212] @ (32d064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32ce92 │ │ │ │ ldr r1, [pc, #200] @ (32d060 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 32ce92 │ │ │ │ ldr r1, [pc, #176] @ (32d058 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 32ce92 │ │ │ │ ldr r0, [pc, #180] @ (32d068 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32ce92 │ │ │ │ ldr r3, [pc, #172] @ (32d06c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cf48 │ │ │ │ ldr r3, [pc, #140] @ (32d058 ) │ │ │ │ @@ -404241,15 +404240,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 32cf48 │ │ │ │ ldr r0, [pc, #152] @ (32d070 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32cf48 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32cf48 │ │ │ │ ldr r1, [pc, #124] @ (32d06c ) │ │ │ │ @@ -404260,61 +404259,61 @@ │ │ │ │ ldr r1, [pc, #92] @ (32d058 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 32cf48 │ │ │ │ ldr r0, [pc, #108] @ (32d074 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32cf48 │ │ │ │ ldr r3, [pc, #100] @ (32d078 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cf5e │ │ │ │ ldr r3, [pc, #56] @ (32d058 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32cf5e │ │ │ │ ldr r0, [pc, #80] @ (32d07c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32cf5e │ │ │ │ bl 225f74 │ │ │ │ udf #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, #4 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmn r4, r0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ movs r1, r7 │ │ │ │ - ldmdb r2, {r6} │ │ │ │ + ldmdb r2!, {r6} │ │ │ │ movs r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r6, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf136003b │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf12a003b │ │ │ │ - add.w r0, r4, #59 @ 0x3b │ │ │ │ + adc.w r0, sl, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf124003b │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0ba003b │ │ │ │ - eor.w r0, ip, #59 @ 0x3b │ │ │ │ + @ instruction: 0xf0da003b │ │ │ │ + @ instruction: 0xf0ac003b │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0dc003b │ │ │ │ + @ instruction: 0xf0fc003b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (32d164 ) │ │ │ │ add r4, pc │ │ │ │ @@ -404392,27 +404391,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32d15c │ │ │ │ ldr r0, [pc, #32] @ (32d174 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 32d0c0 │ │ │ │ nop │ │ │ │ bge.n 32d258 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d16, d27, #10 │ │ │ │ + ands.w r0, r6, #59 @ 0x3b │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-104] │ │ │ │ @@ -404479,15 +404478,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32d2a0 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32d334 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -404539,24 +404538,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (32d5c0 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #704] @ (32d5c4 ) │ │ │ │ ldr r1, [pc, #704] @ (32d5c8 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3e0e74 │ │ │ │ movs r3, #3 │ │ │ │ @@ -404707,15 +404706,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 32d348 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 32d3ee │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32d404 │ │ │ │ ldr r3, [pc, #256] @ (32d5d0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -404728,15 +404727,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (32d5d8 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32d1ea │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 32d412 │ │ │ │ ldr r3, [pc, #212] @ (32d5dc ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -404748,15 +404747,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 32d3ec │ │ │ │ ldr r0, [pc, #188] @ (32d5e0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32d3ec │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 32d412 │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d3ec │ │ │ │ @@ -404771,15 +404770,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32d3ec │ │ │ │ ldr r0, [pc, #136] @ (32d5e4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32d3ec │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -404804,35 +404803,35 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ bls.n 32d658 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, r5 │ │ │ │ + adds r4, r1, r6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #24 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r5, #13] │ │ │ │ movs r1, r7 │ │ │ │ - b.n 32dc98 │ │ │ │ + b.n 32dcd8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bvs.n 32d5b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr], {59} @ 0x3b │ │ │ │ + stc 0, cr0, [lr], #236 @ 0xec │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, lr, fp, rrx │ │ │ │ - @ instruction: 0xeb34003b │ │ │ │ + @ instruction: 0xeb8e003b │ │ │ │ + adcs.w r0, r4, fp, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (32d7e8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r4, [pc, #492] @ (32d7ec ) │ │ │ │ @@ -404878,15 +404877,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 32d6d4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -404943,25 +404942,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (32d800 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (32d804 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 3e0e74 │ │ │ │ movs r3, #3 │ │ │ │ @@ -405006,34 +405005,34 @@ │ │ │ │ beq.w 32d6a8 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 32d6a8 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 32d792 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bl 225f74 │ │ │ │ nop │ │ │ │ bpl.n 32d804 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 32d8b4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #104] @ 0x68 │ │ │ │ + str r3, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, #202 @ 0xca │ │ │ │ + subs r0, #234 @ 0xea │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r6, #28] │ │ │ │ movs r1, r7 │ │ │ │ - svc 48 @ 0x30 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -405300,15 +405299,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (32daec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32da18 │ │ │ │ ldr r0, [pc, #48] @ (32daf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 32da1a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 32db28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -405320,15 +405319,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ beq.n 32da3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32d8c8 │ │ │ │ + b.n 32d908 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (32dc3c ) │ │ │ │ @@ -405578,15 +405577,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32dc6e │ │ │ │ ldr r0, [pc, #132] @ (32de04 ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32dc6e │ │ │ │ cbnz r6, 32ddaa │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 32ddaa │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -405630,15 +405629,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 32d6bc │ │ │ │ + b.n 32d6fc │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -405697,41 +405696,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 32dfd0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6a9998 │ │ │ │ + b.w 6a99b8 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 32e092 │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -405784,18 +405783,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32deb4 │ │ │ │ ldrb.w r3, [fp, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 32e17e │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ b.n 32defe │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -405970,40 +405969,40 @@ │ │ │ │ ldr.w r3, [fp, #240] @ 0xf0 │ │ │ │ ldrh.w r1, [fp, #232] @ 0xe8 │ │ │ │ ldrh.w r0, [r6, #306] @ 0x132 │ │ │ │ add r1, r3 │ │ │ │ blx 2237e0 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldrb.w r2, [fp, #234] @ 0xea │ │ │ │ ldr r1, [pc, #260] @ (32e344 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406043,15 +406042,15 @@ │ │ │ │ bpl.w 32e18c │ │ │ │ ldr r0, [pc, #140] @ (32e350 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 32e18c │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 32e17e │ │ │ │ @@ -406083,32 +406082,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (32e358 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32e2ec │ │ │ │ blx 225358 │ │ │ │ ldmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - svc 60 @ 0x3c │ │ │ │ + svc 92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x002e │ │ │ │ + revsh r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -406218,18 +406217,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -406239,15 +406238,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (32e508 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406444,39 +406443,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldrb.w r3, [r8, #234] @ 0xea │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (32e86c ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 32e696 │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -406540,15 +406539,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 32e5d0 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (32e878 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32e5d0 │ │ │ │ ldr r0, [pc, #92] @ (32e87c ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e684 │ │ │ │ ldr r0, [pc, #72] @ (32e874 ) │ │ │ │ @@ -406558,15 +406557,15 @@ │ │ │ │ bpl.w 32e684 │ │ │ │ ldr r0, [pc, #68] @ (32e880 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32e684 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -406578,19 +406577,19 @@ │ │ │ │ stmia r4!, {r1, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r2, [pc, #192] @ (32e934 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 32e8c4 │ │ │ │ + bge.n 32e904 │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32e954 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 32e954 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -406618,24 +406617,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldrb.w r0, [r5, #234] @ 0xea │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -406644,15 +406643,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (32e95c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -406738,15 +406737,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #696] @ (32ecd4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32eb08 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32eae4 │ │ │ │ @@ -406836,15 +406835,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 32ea26 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (32ece4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32ea26 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 32d5e8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -406864,15 +406863,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (32ecec ) │ │ │ │ ldr r3, [pc, #332] @ (32eccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -406883,15 +406882,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 32ea8a │ │ │ │ ldr r1, [pc, #320] @ (32ecf0 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -406924,15 +406923,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (32ecf8 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32eb7a │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 32eca2 │ │ │ │ ldr r7, [pc, #220] @ (32ecfc ) │ │ │ │ ldr r2, [pc, #224] @ (32ed00 ) │ │ │ │ @@ -406940,24 +406939,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #208] @ (32ed08 ) │ │ │ │ ldr r1, [pc, #208] @ (32ed0c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3e0e74 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -406980,23 +406979,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32eb7a │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32ec5e │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 32eb42 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ bl 226034 │ │ │ │ bl 226068 │ │ │ │ nop │ │ │ │ stmia r1!, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -407008,31 +407007,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r7, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 32ed5c │ │ │ │ + bvc.n 32ed9c │ │ │ │ movs r3, r7 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffffbf8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - vshr.u32 d16, d26, #1 │ │ │ │ + vshr.u32 q8, q5, #1 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r0, [r3, #24] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ movs r2, r7 │ │ │ │ - movs r3, #198 @ 0xc6 │ │ │ │ + movs r3, #230 @ 0xe6 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r2, #32] │ │ │ │ + str r4, [r6, #32] │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (32f0d8 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -407126,23 +407125,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #128] @ (32eea0 ) │ │ │ │ ldr r1, [pc, #132] @ (32eea4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 3e0e74 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -407157,38 +407156,38 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32ee78 │ │ │ │ bl 3e0f2c │ │ │ │ b.n 32eda4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 32ee40 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 32eda4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ pop {r2, r5, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ pop {r1, r3, r4, r5, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp2 0, 5, cr0, cr6, cr11, {2} │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + cdp2 0, 7, cr0, cr6, cr11, {2} │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ movs r2, r7 │ │ │ │ - movs r1, #226 @ 0xe2 │ │ │ │ + movs r2, #2 │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r6, #0] │ │ │ │ + str r2, [r2, #4] │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -407289,15 +407288,15 @@ │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 32f238 │ │ │ │ add.w r3, r7, #12608 @ 0x3140 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr.w r3, [r9, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 32f4ee │ │ │ │ ldr.w r3, [r9, #276] @ 0x114 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -407375,17 +407374,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 32ed14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32f312 │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #2 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -407520,15 +407519,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -407577,32 +407576,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #588] @ (32f540 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32ef68 │ │ │ │ ldr r2, [pc, #580] @ (32f544 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32ef56 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 337738 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 32f4ea │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32f382 │ │ │ │ ldr r1, [pc, #528] @ (32f548 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -407640,15 +407639,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ b.n 32f26e │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f49c │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -407712,15 +407711,15 @@ │ │ │ │ bpl.n 32f41e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #272] @ (32f560 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32f41e │ │ │ │ ldr r3, [pc, #260] @ (32f564 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f2be │ │ │ │ ldr r3, [pc, #208] @ (32f53c ) │ │ │ │ @@ -407732,15 +407731,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #232] @ (32f568 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32f2be │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32f4c8 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 32f0d4 │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -407755,100 +407754,100 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f41e │ │ │ │ ldr r0, [pc, #176] @ (32f570 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32f41e │ │ │ │ ldr r3, [pc, #168] @ (32f574 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32f496 │ │ │ │ ldr r3, [pc, #100] @ (32f53c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f496 │ │ │ │ ldr r0, [pc, #148] @ (32f578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32f496 │ │ │ │ bl 226068 │ │ │ │ ldr r3, [pc, #140] @ (32f57c ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (32f580 ) │ │ │ │ ldr r0, [pc, #140] @ (32f584 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r1, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 32f590 │ │ │ │ + bcc.n 32f5d0 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 32f500 │ │ │ │ + bcs.n 32f540 │ │ │ │ movs r3, r7 │ │ │ │ bl 2b351a │ │ │ │ - beq.n 32f4d8 │ │ │ │ + beq.n 32f518 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f438 │ │ │ │ + beq.n 32f478 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f5e0 │ │ │ │ + beq.n 32f620 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f600 │ │ │ │ + beq.n 32f440 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f540 │ │ │ │ + beq.n 32f580 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f560 │ │ │ │ + beq.n 32f5a0 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f588 │ │ │ │ + beq.n 32f5c8 │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 32f488 │ │ │ │ + beq.n 32f4c8 │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 32f5e0 │ │ │ │ + beq.n 32f620 │ │ │ │ movs r3, r7 │ │ │ │ bl 1cf54a │ │ │ │ - beq.n 32f5ac │ │ │ │ + beq.n 32f5ec │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r7!, {r2, r5} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ movs r3, r7 │ │ │ │ bl 181556 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r3, r5, r7} │ │ │ │ + ldmia r7, {r3, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #456 @ 0x1c8 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r5} │ │ │ │ + ldmia r7!, {r6} │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [pc, #736] @ (32f858 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r5, r6} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf764004b │ │ │ │ - add r1, pc, #696 @ (adr r1, 32f83c ) │ │ │ │ + @ instruction: 0xf784004b │ │ │ │ + add r1, pc, #824 @ (adr r1, 32f8bc ) │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r6, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -408052,15 +408051,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #248] @ 0xf8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 32f80a │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -408082,15 +408081,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32f5e8 │ │ │ │ ldr r0, [pc, #124] @ (32f8a8 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32f5e8 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 325148 │ │ │ │ b.n 32f716 │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -408129,23 +408128,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r0, 32f916 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r5} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf3fa004b │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ands.w r0, sl, #13303808 @ 0xcb0000 │ │ │ │ + ldr r6, [sp, #392] @ 0x188 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xf3e2004b │ │ │ │ - ldr r6, [sp, #176] @ 0xb0 │ │ │ │ + and.w r0, r2, #13303808 @ 0xcb0000 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r4!, {r1, r3} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 3304e8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -408264,17 +408263,17 @@ │ │ │ │ bl 32ed14 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3305b2 │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #1 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ b.n 32fbac │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 3304ec │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -408363,39 +408362,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2258d0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 3304f0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 32fbac │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -408494,39 +408493,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 2258d0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 3304f4 │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 32fb72 │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 32fbaa │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 32fff6 │ │ │ │ @@ -408624,15 +408623,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 3304fc │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 5a2d6c │ │ │ │ + bl 5a2d9c │ │ │ │ ldr.w r3, [pc, #1748] @ 3304ec │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -408683,15 +408682,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3301fc │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 22351c │ │ │ │ mov r0, sl │ │ │ │ - bl 6a9998 │ │ │ │ + bl 6a99b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -408789,15 +408788,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 32fff6 │ │ │ │ ldr.w r0, [pc, #1308] @ 330508 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -408920,15 +408919,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (330518 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 5a2d6c │ │ │ │ + bl 5a2d9c │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -409048,15 +409047,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 32de08 │ │ │ │ @@ -409093,15 +409092,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (330520 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3300e6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 32692c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409123,15 +409122,15 @@ │ │ │ │ bpl.w 32fa10 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (330528 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32fa10 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 325918 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -409154,15 +409153,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (330530 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 32fa56 │ │ │ │ ldr r3, [pc, #308] @ (330534 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fe3a │ │ │ │ @@ -409175,15 +409174,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (330538 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #356] @ 0x164 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32fe3a │ │ │ │ ldr r2, [pc, #260] @ (33053c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32fbfa │ │ │ │ ldr r2, [pc, #192] @ (330504 ) │ │ │ │ @@ -409197,15 +409196,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (330540 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 32fbfa │ │ │ │ ldr r3, [pc, #208] @ (330544 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f98c │ │ │ │ @@ -409221,15 +409220,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 32f98c │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 32ffae │ │ │ │ ldr r3, [pc, #144] @ (33054c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -409240,15 +409239,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32fba4 │ │ │ │ ldr r0, [pc, #120] @ (330550 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 32fba4 │ │ │ │ nop │ │ │ │ sxth r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ @@ -409258,49 +409257,49 @@ │ │ │ │ @ instruction: 0xffffe546 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ vtbl.8 d17, {d31}, d8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ movs r3, r7 │ │ │ │ - mcrr 0, 4, r0, r2, cr11 │ │ │ │ - str r6, [sp, #552] @ 0x228 │ │ │ │ + stcl 0, cr0, [r2], #-300 @ 0xfffffed4 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ movs r3, r7 │ │ │ │ b.n 330900 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vshr.u64 d20, d16, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #624] @ (330798 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + stmia r1!, {r1, r5, r7} │ │ │ │ movs r3, r7 │ │ │ │ cmp r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ movs r3, r7 │ │ │ │ movs r0, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ movs r3, r7 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 32ffae │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -409323,30 +409322,30 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ bl 32cc20 │ │ │ │ mov r6, r0 │ │ │ │ b.n 32ff76 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12608 @ 0x3140 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ b.n 330238 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 330142 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 3307a0 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 33068c │ │ │ │ ldr r1, [pc, #452] @ (3307a8 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -409361,15 +409360,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 32fb72 │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 22351c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6a9998 │ │ │ │ + bl 6a99b8 │ │ │ │ b.w 32fbac │ │ │ │ movs r6, #2 │ │ │ │ b.n 33060a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -409404,25 +409403,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 3301ee │ │ │ │ ldr r0, [pc, #312] @ (3307b4 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 32febe │ │ │ │ ldr r1, [pc, #296] @ (3307b8 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 32fb72 │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 32febe │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32fff6 │ │ │ │ @@ -409435,15 +409434,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 32fff6 │ │ │ │ ldr r0, [pc, #232] @ (3307c0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 32fff6 │ │ │ │ movs r6, #2 │ │ │ │ b.n 330142 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -409466,15 +409465,15 @@ │ │ │ │ bpl.w 3300e6 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (3307c8 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3300e6 │ │ │ │ ldr r3, [pc, #128] @ (3307c4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3300d6 │ │ │ │ ldr r3, [pc, #92] @ (3307b0 ) │ │ │ │ @@ -409486,52 +409485,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3300d6 │ │ │ │ ldr r3, [pc, #64] @ (3307bc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3300c6 │ │ │ │ ldr r3, [pc, #40] @ (3307b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3300c6 │ │ │ │ ldr r0, [pc, #56] @ (3307d0 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3300c6 │ │ │ │ bl 226034 │ │ │ │ blx 225358 │ │ │ │ b.n 330f92 │ │ │ │ vrshr.u64 , q4, #1 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ite pl │ │ │ │ - movpl r3, r7 │ │ │ │ - bmi.n 330e52 │ │ │ │ + ite vc │ │ │ │ + movvc r3, r7 │ │ │ │ + bvs.n 330e52 │ │ │ │ vtbl.8 d17, {d31}, d8 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, pc} │ │ │ │ + pop {r1, r2, r5, pc} │ │ │ │ movs r3, r7 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #792] @ 0x318 │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [sp, #440] @ 0x1b8 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ movs r3, r7 │ │ │ │ - pop {r3, r6} │ │ │ │ + pop {r3, r5, r6} │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 331324 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -409699,15 +409698,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 3311b4 │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #258] @ 0x102 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 330b72 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 326ed0 │ │ │ │ @@ -409885,15 +409884,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 33136c │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 331370 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 6a9948 │ │ │ │ + bl 6a9968 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -409944,19 +409943,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 33137c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 330ba2 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 6a9998 │ │ │ │ + bl 6a99b8 │ │ │ │ b.n 330a20 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 330c72 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -410005,15 +410004,15 @@ │ │ │ │ ldreq.w r3, [r9, #448] @ 0x1c0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 2231f4 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -410170,15 +410169,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 331368 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 330e86 │ │ │ │ ldr.w r0, [pc, #1240] @ 331388 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330e86 │ │ │ │ ldr.w r3, [pc, #1144] @ 331334 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33087e │ │ │ │ ldr.w r2, [pc, #1220] @ 33138c │ │ │ │ @@ -410334,15 +410333,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (331394 ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 5a2d6c │ │ │ │ + bl 5a2d9c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -410363,15 +410362,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 3312c6 │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3312c0 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -410460,29 +410459,29 @@ │ │ │ │ bpl.w 330b72 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (3313a4 ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330b72 │ │ │ │ ldr r3, [pc, #496] @ (331384 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330e86 │ │ │ │ ldr r3, [pc, #456] @ (331368 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 330e86 │ │ │ │ ldr r0, [pc, #508] @ (3313a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330e86 │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 330a20 │ │ │ │ ldr.w r2, [r4, #448] @ 0x1c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #340] @ 0x154 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -410526,15 +410525,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3312c6 │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3312c0 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -410570,15 +410569,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (331368 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 330b72 │ │ │ │ ldr r0, [pc, #272] @ (3313b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330b72 │ │ │ │ mov r6, r8 │ │ │ │ b.w 330a20 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 330d82 │ │ │ │ movs r2, #15 │ │ │ │ @@ -410621,102 +410620,102 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 330f66 │ │ │ │ ldr r0, [pc, #164] @ (3313b8 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330f66 │ │ │ │ add r3, pc, #112 @ (adr r3, 331398 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #64 @ (adr r3, 331370 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmn r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x003c │ │ │ │ + revsh r4, r3 │ │ │ │ movs r3, r7 │ │ │ │ add r0, pc, #912 @ (adr r0, 3316d0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r4, 331344 │ │ │ │ + cbnz r4, 33134c │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r4, 331348 │ │ │ │ + cbnz r4, 331350 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb824 │ │ │ │ + @ instruction: 0xb844 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb820 │ │ │ │ + @ instruction: 0xb840 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb818 │ │ │ │ + @ instruction: 0xb838 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb830 │ │ │ │ movs r3, r7 │ │ │ │ ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb808 │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ movs r3, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 331288 │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ vqrdmlah.s , , d28[0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + setend le │ │ │ │ movs r3, r7 │ │ │ │ - cbnz r2, 3313aa │ │ │ │ + cbnz r2, 3313b2 │ │ │ │ movs r3, r7 │ │ │ │ ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r4, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 331402 │ │ │ │ + cbz r2, 33140a │ │ │ │ movs r3, r7 │ │ │ │ bcc.n 331398 │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r3, [r2, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d29 │ │ │ │ vtbl.8 d20, {d31- │ │ │ │ + cbz r2, 3313cc │ │ │ │ movs r3, r7 │ │ │ │ lsrs r4, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r3, r4, r6} │ │ │ │ movs r3, r7 │ │ │ │ ldr r3, [pc, #648] @ (331648 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330f52 │ │ │ │ ldr r3, [pc, #640] @ (33164c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 330f52 │ │ │ │ ldr r0, [pc, #632] @ (331650 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330f52 │ │ │ │ ldr r3, [pc, #624] @ (331654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33103c │ │ │ │ ldr r3, [pc, #604] @ (33164c ) │ │ │ │ @@ -410727,15 +410726,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (331658 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33103c │ │ │ │ ldr r3, [pc, #588] @ (33165c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330ffe │ │ │ │ ldr r3, [pc, #560] @ (33164c ) │ │ │ │ @@ -410746,15 +410745,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (331660 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330ffe │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 3312b2 │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 330a20 │ │ │ │ @@ -410770,15 +410769,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 330fe6 │ │ │ │ ldr r0, [pc, #508] @ (331668 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 330fe6 │ │ │ │ ldr r3, [pc, #492] @ (33166c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3311f6 │ │ │ │ ldr r3, [pc, #448] @ (33164c ) │ │ │ │ @@ -410789,15 +410788,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (331670 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3311f6 │ │ │ │ ldr r3, [pc, #448] @ (33166c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331080 │ │ │ │ ldr r3, [pc, #404] @ (33164c ) │ │ │ │ @@ -410808,15 +410807,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (331674 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 331080 │ │ │ │ ldr r3, [pc, #384] @ (33165c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33143c │ │ │ │ ldr r3, [pc, #360] @ (33164c ) │ │ │ │ @@ -410844,15 +410843,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (33167c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3310e0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 324bd8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 330f54 │ │ │ │ @@ -410885,15 +410884,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 330a20 │ │ │ │ ldr r0, [pc, #240] @ (331684 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 330a20 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (331688 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (33168c ) │ │ │ │ add r3, pc │ │ │ │ @@ -410912,15 +410911,15 @@ │ │ │ │ bpl.w 331100 │ │ │ │ ldr r0, [pc, #192] @ (331694 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 331100 │ │ │ │ ldr r3, [pc, #172] @ (331698 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3312d8 │ │ │ │ @@ -410929,26 +410928,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3312d8 │ │ │ │ ldr r0, [pc, #152] @ (33169c ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 330a20 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 3312ce │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (3316a0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3314ee │ │ │ │ ldr r3, [pc, #116] @ (3316a4 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #116] @ (3316a8 ) │ │ │ │ ldr r0, [pc, #116] @ (3316ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -410957,61 +410956,61 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 226004 │ │ │ │ nop │ │ │ │ movs r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r6} │ │ │ │ + push {r2, r7} │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3316a0 │ │ │ │ + cbz r6, 3316a8 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r5, r6, r7} │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3316ea │ │ │ │ + push {r1, r3, r4} │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5} │ │ │ │ + push {r6} │ │ │ │ movs r3, r7 │ │ │ │ - cbz r2, 3316f4 │ │ │ │ + push {r1, r4} │ │ │ │ movs r3, r7 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3316ac │ │ │ │ + cbz r0, 3316b4 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ - bvs.n 3315ec │ │ │ │ + bvs.n 33162c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ movs r3, r7 │ │ │ │ mvns r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #256 @ 0x100 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3316c6 │ │ │ │ + cbz r6, 3316ce │ │ │ │ movs r3, r7 │ │ │ │ - uxtb r2, r3 │ │ │ │ + uxtb r2, r7 │ │ │ │ movs r3, r7 │ │ │ │ - bvs.n 3316f4 │ │ │ │ + bvs.n 331734 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, #36] @ 0x24 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r7, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (331774 ) │ │ │ │ @@ -411039,15 +411038,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 331736 │ │ │ │ ldr r2, [pc, #120] @ (33177c ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 6928d8 │ │ │ │ + bl 6928f8 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -411080,15 +411079,15 @@ │ │ │ │ bl 32713c │ │ │ │ b.n 331736 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r5 │ │ │ │ + sxtb r6, r1 │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -411192,15 +411191,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331828 │ │ │ │ ldr r0, [pc, #44] @ (3318d4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 331828 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #208] @ 0xd0 │ │ │ │ @@ -411209,15 +411208,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #32] @ (3318f0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + sub sp, #192 @ 0xc0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -411347,15 +411346,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (331a7c ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 331a24 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #920] @ 0x398 │ │ │ │ @@ -411364,15 +411363,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #296 @ 0x128 │ │ │ │ + add r7, sp, #424 @ 0x1a8 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -411458,15 +411457,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (331ba4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331ad4 │ │ │ │ ldr r0, [pc, #44] @ (331ba8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 331ad4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -411476,15 +411475,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #368 @ 0x170 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -411610,15 +411609,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 331c06 │ │ │ │ ldr r0, [pc, #40] @ (331d3c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 331c06 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, #56] @ 0x38 │ │ │ │ @@ -411627,15 +411626,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r5, sp, #128 @ 0x80 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (331e68 ) │ │ │ │ @@ -411670,15 +411669,15 @@ │ │ │ │ add.w r8, r8, #64 @ 0x40 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 331dd0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -411744,15 +411743,15 @@ │ │ │ │ bl 324cc4 │ │ │ │ b.n 331df2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #488 @ 0x1e8 │ │ │ │ movs r3, r7 │ │ │ │ ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -411825,15 +411824,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 331ea0 │ │ │ │ ldr r0, [pc, #76] @ (331f8c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 331ea0 │ │ │ │ cbz r2, 331f6e │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 331f6e │ │ │ │ @@ -411851,15 +411850,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #160 @ 0xa0 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -412002,15 +412001,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (332154 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 332100 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r3, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r0, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -412019,15 +412018,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #584 @ 0x248 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -412143,15 +412142,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3321b6 │ │ │ │ ldr r0, [pc, #52] @ (3322d4 ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3321b6 │ │ │ │ movs r2, #0 │ │ │ │ b.n 332210 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ @@ -412163,15 +412162,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #808 @ (adr r7, 332600 ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 332680 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -412305,15 +412304,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 332332 │ │ │ │ ldr r0, [pc, #44] @ (33247c ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 332332 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #62] @ 0x3e │ │ │ │ @@ -412322,15 +412321,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #304 @ (adr r6, 3325b0 ) │ │ │ │ + add r6, pc, #432 @ (adr r6, 332630 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 33258c │ │ │ │ mov r6, r0 │ │ │ │ @@ -412404,15 +412403,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 3324a8 │ │ │ │ ldr r0, [pc, #76] @ (33259c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 3324a8 │ │ │ │ cbnz r2, 33257c │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 33257c │ │ │ │ @@ -412430,15 +412429,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #496 @ (adr r5, 332790 ) │ │ │ │ + add r5, pc, #624 @ (adr r5, 332810 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -412503,15 +412502,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 33269c │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 33269c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -412539,32 +412538,32 @@ │ │ │ │ b.n 332654 │ │ │ │ add r3, pc, #164 @ (adr r3, 332758 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #140 @ (adr r3, 332758 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #120 @ (adr r3, 332758 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #104 @ (adr r3, 332758 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -412665,15 +412664,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 33298e │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 6a1b98 │ │ │ │ + bl 6a1bb8 │ │ │ │ cbnz r0, 332870 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -412772,15 +412771,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3327e2 │ │ │ │ ldr r0, [pc, #48] @ (3329b4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3327e2 │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 3328bc │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r0, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -412791,15 +412790,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #424 @ (adr r1, 332b60 ) │ │ │ │ + add r1, pc, #552 @ (adr r1, 332be0 ) │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (332c00 ) │ │ │ │ @@ -412836,15 +412835,15 @@ │ │ │ │ bhi.w 332bf6 │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 332bf6 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -412869,23 +412868,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -412895,29 +412894,29 @@ │ │ │ │ ldrh.w r1, [r2, #3344] @ 0xd10 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 332b78 │ │ │ │ ldrh.w r2, [r2, #3346] @ 0xd12 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 332b78 │ │ │ │ movs r0, #1 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332bec │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -412968,15 +412967,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 332be4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -413115,15 +413114,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 332d12 │ │ │ │ ldr.w r0, [pc, #1704] @ 3333b0 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 3333b4 │ │ │ │ ldr.w r3, [pc, #1664] @ 33339c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -413153,15 +413152,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 3333bc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 332c6e │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 332d88 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3332c6 │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -413176,15 +413175,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 332d12 │ │ │ │ ldr.w r0, [pc, #1556] @ 3333c0 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 332d12 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332d12 │ │ │ │ ldr.w r3, [pc, #1540] @ 3333c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -413194,15 +413193,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 332d12 │ │ │ │ ldr.w r0, [pc, #1520] @ 3333c8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 332d12 │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 224f6c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -413764,27 +413763,27 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r3, r7 │ │ │ │ ldrb r6, [r5, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #808] @ 0x328 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #144] @ 0x90 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 333fdc │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -413919,15 +413918,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333502 │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 6aa0d4 │ │ │ │ + bl 6aa0f4 │ │ │ │ ldr.w r2, [pc, #2692] @ 333fe8 │ │ │ │ ldr.w r3, [pc, #2684] @ 333fe4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413946,15 +413945,15 @@ │ │ │ │ bne.n 3334f0 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33383a │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -414025,15 +414024,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 333ff8 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -414634,15 +414633,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 6a9948 │ │ │ │ + bl 6a9968 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -414681,15 +414680,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (334050 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -414839,15 +414838,15 @@ │ │ │ │ bpl.w 333828 │ │ │ │ ldr r0, [pc, #508] @ (33405c ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 333828 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -414978,72 +414977,72 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb602 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ movs r2, r7 │ │ │ │ - bls.n 3340cc │ │ │ │ + bls.n 333f0c │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [sp, #776] @ 0x308 │ │ │ │ - movs r3, r7 │ │ │ │ - str r0, [sp, #544] @ 0x220 │ │ │ │ - movs r3, r7 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ - movs r3, r7 │ │ │ │ - str r1, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ str r1, [sp, #720] @ 0x2d0 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #592] @ 0x250 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ + movs r3, r7 │ │ │ │ + str r1, [sp, #848] @ 0x350 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [sp, #688] @ 0x2b0 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ movs r3, r7 │ │ │ │ str r0, [sp, #816] @ 0x330 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #896] @ 0x380 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r0, [sp, #944] @ 0x3b0 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #32] │ │ │ │ + str r1, [sp, #0] │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #160] @ 0xa0 │ │ │ │ + movs r3, r7 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ + movs r3, r7 │ │ │ │ + str r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r3, r7 │ │ │ │ add r7, pc, #352 @ (adr r7, 3341a4 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ - vqrdmlsh.s q13, , d14[0] │ │ │ │ + vqrdmlsh.s q13, , d30[0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - bcc.n 334108 │ │ │ │ + bcc.n 334148 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #584] @ 0x248 │ │ │ │ + ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ movs r3, r7 │ │ │ │ - bkpt 0x0038 │ │ │ │ + bkpt 0x0058 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #184 @ 0xb8 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ @@ -415207,15 +415206,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 334248 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 336048 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 5a11bc │ │ │ │ + bl 5a11ec │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 334234 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -415380,15 +415379,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 334b60 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33d584 │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -415507,15 +415506,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 334578 │ │ │ │ ldr.w r0, [pc, #1536] @ 334b70 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 324e8c │ │ │ │ b.w 333654 │ │ │ │ ldr.w r3, [pc, #1508] @ 334b74 │ │ │ │ @@ -415710,15 +415709,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 333828 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 333828 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 6a9998 │ │ │ │ + bl 6a99b8 │ │ │ │ b.w 333828 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3348e0 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 334e56 │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -415758,15 +415757,15 @@ │ │ │ │ b.w 333fc0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (334b88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 3338c6 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -415784,15 +415783,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 33459c │ │ │ │ ldr r0, [pc, #788] @ (334b90 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33459c │ │ │ │ ldr r3, [pc, #772] @ (334b94 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415802,15 +415801,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33459c │ │ │ │ ldr r0, [pc, #748] @ (334b98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33459c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 3348d8 │ │ │ │ ldr r3, [pc, #736] @ (334b9c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415820,15 +415819,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3348d8 │ │ │ │ ldr r0, [pc, #720] @ (334ba0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 333828 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 3347dc │ │ │ │ add r2, pc, #8 @ (adr r2, 3348f4 ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -415942,23 +415941,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 334a32 │ │ │ │ ldr r0, [pc, #384] @ (334bac ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 333828 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 333828 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 5a1200 │ │ │ │ + bl 5a1230 │ │ │ │ b.w 333828 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334a06 │ │ │ │ ldr r3, [pc, #344] @ (334bb0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -415970,15 +415969,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 334a06 │ │ │ │ ldr r0, [pc, #324] @ (334bb4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334a06 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334a06 │ │ │ │ ldr r3, [pc, #312] @ (334bb8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -415988,15 +415987,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 334a06 │ │ │ │ ldr r0, [pc, #296] @ (334bbc ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334a06 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334a32 │ │ │ │ ldr r3, [pc, #280] @ (334bc0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -416008,15 +416007,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334a32 │ │ │ │ ldr r0, [pc, #260] @ (334bc4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334a32 │ │ │ │ ldr r3, [pc, #252] @ (334bc8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 334ade │ │ │ │ ldr r3, [pc, #148] @ (334b68 ) │ │ │ │ @@ -416039,15 +416038,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (334b68 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334af8 │ │ │ │ ldr r0, [pc, #196] @ (334bd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334af8 │ │ │ │ ldr r3, [pc, #188] @ (334bd4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 333670 │ │ │ │ ldr r3, [pc, #68] @ (334b68 ) │ │ │ │ @@ -416055,91 +416054,91 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 333670 │ │ │ │ ldr r0, [pc, #168] @ (334bd8 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333670 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 3340f8 │ │ │ │ nop │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r4, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, sp, #672 @ 0x2a0 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #328 @ 0x148 │ │ │ │ + add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #44 @ 0x2c │ │ │ │ + movs r6, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r5, #2] │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb796 │ │ │ │ + @ instruction: 0xb7b6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, r3] │ │ │ │ + str r6, [r0, r4] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r2, #32] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r4, #42] @ 0x2a │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r6, #0] │ │ │ │ movs r3, r7 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ cmp r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ - cbz r4, 334c16 │ │ │ │ + cbz r4, 334c1e │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #2] │ │ │ │ + ldrh r4, [r4, #2] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r5, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #28] │ │ │ │ + strh r6, [r6, #28] │ │ │ │ movs r3, r7 │ │ │ │ add r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #28] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ movs r3, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -416241,15 +416240,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 334960 │ │ │ │ ldr.w r0, [pc, #3032] @ 3358e0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ b.w 333bc4 │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 22351c │ │ │ │ b.w 333828 │ │ │ │ @@ -416274,15 +416273,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 333fd2 │ │ │ │ ldr.w r0, [pc, #2948] @ 3358e8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333fd2 │ │ │ │ ldr.w r3, [pc, #2936] @ 3358ec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334080 │ │ │ │ @@ -416295,15 +416294,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 334080 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 333824 │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -416347,15 +416346,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 333f84 │ │ │ │ ldr.w r0, [pc, #2752] @ 3358f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333f84 │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 333f84 │ │ │ │ ldr.w r3, [pc, #2724] @ 3358fc │ │ │ │ @@ -416377,15 +416376,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 333824 │ │ │ │ ldr.w r0, [pc, #2676] @ 335904 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333824 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 334eea │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 333828 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -416402,15 +416401,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334ea4 │ │ │ │ ldr.w r0, [pc, #2620] @ 33590c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334ea4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 334f12 │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 333828 │ │ │ │ ldr.w r3, [pc, #2588] @ 335908 │ │ │ │ @@ -416423,15 +416422,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 334ea4 │ │ │ │ ldr.w r0, [pc, #2568] @ 335910 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334ea4 │ │ │ │ ldr.w r3, [pc, #2560] @ 335914 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334ee2 │ │ │ │ @@ -416440,15 +416439,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 334ee2 │ │ │ │ ldr.w r0, [pc, #2536] @ 335918 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334ee2 │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 334d1e │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 334d1e │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 334cc6 │ │ │ │ @@ -416478,26 +416477,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 334a06 │ │ │ │ ldr.w r0, [pc, #2444] @ 335924 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334a06 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2428] @ 335928 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 3343b6 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416513,15 +416512,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 334a32 │ │ │ │ ldr.w r0, [pc, #2360] @ 335930 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 334a32 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 331e78 │ │ │ │ mov r8, r0 │ │ │ │ b.w 333828 │ │ │ │ @@ -416599,15 +416598,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 33593c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 333e94 │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -416758,22 +416757,22 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ bl 32713c │ │ │ │ mov r8, r0 │ │ │ │ b.w 333828 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -416823,15 +416822,15 @@ │ │ │ │ b.n 335368 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 3353b8 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 335364 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a1bd4 │ │ │ │ + bl 5a1c04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335364 │ │ │ │ ldr.w r1, [pc, #1480] @ 335944 │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -416846,15 +416845,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 3358dc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 333f84 │ │ │ │ ldr.w r0, [pc, #1440] @ 33594c │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333f84 │ │ │ │ ldr.w r1, [pc, #1428] @ 335950 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 335382 │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -416914,15 +416913,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 335066 │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 335958 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3864] @ 0xf18 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 335066 │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3344] @ 0xd10 │ │ │ │ b.w 333f84 │ │ │ │ movs r5, #0 │ │ │ │ b.w 333f84 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -416950,15 +416949,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3352fe │ │ │ │ ldr.w r0, [pc, #1156] @ 335960 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3352fe │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417062,15 +417061,15 @@ │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (335968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 33571c │ │ │ │ add r3, pc, #8 @ (adr r3, 33560c ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -417170,15 +417169,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 32713c │ │ │ │ mov r8, r0 │ │ │ │ b.w 333828 │ │ │ │ ldr r0, [pc, #632] @ (335970 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3356a6 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417202,20 +417201,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 333824 │ │ │ │ ldr r0, [pc, #564] @ (335978 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333824 │ │ │ │ ldr r0, [pc, #556] @ (33597c ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 333ed4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -417316,19 +417315,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3359a4 │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 333828 │ │ │ │ ldr r3, [pc, #216] @ (335980 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -417337,107 +417336,107 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 335792 │ │ │ │ ldr r0, [pc, #192] @ (335984 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 335792 │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 333828 │ │ │ │ - sub sp, #224 @ 0xe0 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, r1, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r6, #27] │ │ │ │ movs r3, r7 │ │ │ │ mov r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r7, #30] │ │ │ │ movs r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #62] @ 0x3e │ │ │ │ + ldrh r0, [r3, #0] │ │ │ │ movs r3, r7 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r7, sp, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #38] @ 0x26 │ │ │ │ + strh r4, [r6, #38] @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #20] │ │ │ │ + strh r6, [r4, #20] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ movs r3, r7 │ │ │ │ cmp r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #18] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r2, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ movs r3, r7 │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r6, [pc, #256] @ (335a4c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #16] │ │ │ │ + strh r2, [r3, #18] │ │ │ │ movs r3, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #29] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x478a │ │ │ │ movs r3, r7 │ │ │ │ mvns r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r5, #23] │ │ │ │ movs r3, r7 │ │ │ │ strh r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r2, #21] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r0, #29] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ movs r3, r7 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -417458,15 +417457,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 335882 │ │ │ │ ldr.w r0, [pc, #1748] @ 336098 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 335882 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 333828 │ │ │ │ mov r8, r3 │ │ │ │ b.w 333828 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -417556,29 +417555,29 @@ │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 335aee │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5a1bdc │ │ │ │ + bl 5a1c0c │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 335b0e │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 335aea │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 335ae2 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a1bd4 │ │ │ │ + bl 5a1c04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335ae2 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 606f58 │ │ │ │ + bl 606f88 │ │ │ │ b.n 335ae2 │ │ │ │ mov r4, r9 │ │ │ │ b.w 333828 │ │ │ │ ldr.w r0, [pc, #1412] @ 33609c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -417590,15 +417589,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 335abe │ │ │ │ ldr.w r0, [pc, #1392] @ 3360a0 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 335abe │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 333828 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 335bc4 │ │ │ │ @@ -417699,15 +417698,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 33422e │ │ │ │ ldr.w r0, [pc, #1056] @ 3360a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 33422e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 33276c │ │ │ │ @@ -417786,15 +417785,15 @@ │ │ │ │ ldr r0, [pc, #844] @ (3360b0 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 33416c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3348d8 │ │ │ │ @@ -417808,15 +417807,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3348d8 │ │ │ │ ldr r0, [pc, #788] @ (3360b8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 3348d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 335dbe │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 333828 │ │ │ │ ldr r3, [pc, #764] @ (3360bc ) │ │ │ │ @@ -417829,15 +417828,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 335db6 │ │ │ │ ldr r0, [pc, #744] @ (3360c0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 335db6 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 335d88 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -417984,15 +417983,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 333f1a │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -418019,15 +418018,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 333824 │ │ │ │ ldr r0, [pc, #240] @ (3360d8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 333824 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 334ee2 │ │ │ │ ldr r2, [pc, #220] @ (3360dc ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418039,15 +418038,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 334ee2 │ │ │ │ ldr r0, [pc, #196] @ (3360e0 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 334ee2 │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ b.w 333828 │ │ │ │ ldr r3, [pc, #176] @ (3360e4 ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (3360e8 ) │ │ │ │ @@ -418084,82 +418083,82 @@ │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ movs r3, r7 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r4, #7] │ │ │ │ movs r3, r7 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ movs r3, r7 │ │ │ │ subs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #4] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ movs r3, r7 │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #4] │ │ │ │ + strb r2, [r3, #5] │ │ │ │ movs r3, r7 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ movs r3, r7 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r6, #100] @ 0x64 │ │ │ │ movs r3, r7 │ │ │ │ asrs r4, r6, #30 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ movs r3, r7 │ │ │ │ adds r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #1] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #124] @ 0x7c │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [sp, #104] @ 0x68 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r1, #32] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r3, #96] @ 0x60 │ │ │ │ + ldr r2, [r7, #96] @ 0x60 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [sp, #840] @ 0x348 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #36 @ 0x24 │ │ │ │ + adds r6, #68 @ 0x44 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #70 @ 0x46 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 695abc │ │ │ │ + bl 695adc │ │ │ │ cbnz r0, 336138 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -418227,15 +418226,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (336370 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r3, [pc, #348] @ (336374 ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3362c2 │ │ │ │ @@ -418258,19 +418257,19 @@ │ │ │ │ bne.n 336344 │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3362e6 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ b.n 336266 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -418282,15 +418281,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 223518 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 223884 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -418308,15 +418307,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 336222 │ │ │ │ ldr r0, [pc, #168] @ (336380 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 336222 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #224] @ 0xe0 │ │ │ │ @@ -418328,28 +418327,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 2258d0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr r1, [pc, #92] @ (336384 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 336292 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 336266 │ │ │ │ @@ -418364,31 +418363,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3362be │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (33638c ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3362be │ │ │ │ ldr r1, [pc, #24] @ (33638c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r5, #18] │ │ │ │ movs r3, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336390 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -418447,15 +418446,15 @@ │ │ │ │ bl 32c4fc │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ b.n 3363ce │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (336690 ) │ │ │ │ @@ -418483,15 +418482,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (33669c ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -418520,19 +418519,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33658e │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 336502 │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 22351c │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -418558,43 +418557,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 223884 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 336666 │ │ │ │ movs r7, #0 │ │ │ │ b.n 336502 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ b.n 336502 │ │ │ │ ldr r3, [pc, #264] @ (3366a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3364c2 │ │ │ │ ldr r3, [pc, #260] @ (3366a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3364c2 │ │ │ │ ldr r0, [pc, #252] @ (3366ac ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3364c2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -418675,15 +418674,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 33658a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (3366b4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33658a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r8, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418693,19 +418692,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r7, #7] │ │ │ │ movs r3, r7 │ │ │ │ movs r3, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 003366b8 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 3366be │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -418755,25 +418754,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (33679c ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #88] @ (3367a0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33677a │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 22351c │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ mov r0, r4 │ │ │ │ blx 22351c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -418788,25 +418787,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33674e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (3367ac ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33674e │ │ │ │ mvns r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418824,15 +418823,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #164] @ (3368a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 336876 │ │ │ │ cbnz r6, 33686a │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -418843,29 +418842,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 2258d0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b4114 │ │ │ │ + bl 6b4134 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldr r1, [pc, #104] @ (3368a4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418886,27 +418885,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336806 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3368b0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 336806 │ │ │ │ orrs r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -418924,15 +418923,15 @@ │ │ │ │ ldrh.w r2, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ ldr r3, [pc, #124] @ (336978 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33694c │ │ │ │ cbnz r6, 336940 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -418942,15 +418941,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -418971,27 +418970,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336904 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (336988 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 336904 │ │ │ │ nop │ │ │ │ tst r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ blxns lr │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #124] @ 0x7c │ │ │ │ + strb r2, [r0, #0] │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033698c : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #261] @ 0x105 │ │ │ │ @@ -419280,15 +419279,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (336d18 ) │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 336b7a │ │ │ │ ldr r1, [pc, #92] @ (336d1c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 336a62 │ │ │ │ ldr r1, [pc, #72] @ (336d14 ) │ │ │ │ @@ -419300,38 +419299,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (336d20 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 336a62 │ │ │ │ blx 225358 │ │ │ │ lsrs r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #288] @ 0x120 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [sp, #264] @ 0x108 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #168] @ 0xa8 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [sp, #160] @ 0xa0 │ │ │ │ + ldr r3, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r5, #76] @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ subs r4, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #76] @ 0x4c │ │ │ │ + ldr r4, [r3, #80] @ 0x50 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00336d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -419639,15 +419638,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 336f00 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (337354 ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 336f00 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 336e28 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -419675,15 +419674,15 @@ │ │ │ │ bpl.w 336f00 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (33735c ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 336f00 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -419784,15 +419783,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 336ede │ │ │ │ ldr r0, [pc, #364] @ (337364 ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 336ede │ │ │ │ ldr r3, [pc, #340] @ (337368 ) │ │ │ │ @@ -419805,15 +419804,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 336fc4 │ │ │ │ ldr r0, [pc, #316] @ (33736c ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 336fc4 │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -419831,15 +419830,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33710e │ │ │ │ ldr r0, [pc, #260] @ (337374 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 33710e │ │ │ │ ldr r3, [pc, #240] @ (337370 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419849,15 +419848,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33713e │ │ │ │ ldr r0, [pc, #220] @ (337378 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 33713e │ │ │ │ ldr r3, [pc, #208] @ (33737c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419867,15 +419866,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 336fe4 │ │ │ │ ldr r0, [pc, #184] @ (337380 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 336fe4 │ │ │ │ ldr r3, [pc, #172] @ (337384 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -419888,15 +419887,15 @@ │ │ │ │ bpl.w 33715a │ │ │ │ ldr r0, [pc, #152] @ (337388 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33715a │ │ │ │ ldr r2, [pc, #136] @ (33738c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 336db0 │ │ │ │ ldr r2, [pc, #64] @ (337350 ) │ │ │ │ @@ -419906,65 +419905,65 @@ │ │ │ │ bpl.w 336db0 │ │ │ │ ldr.w r2, [r6, #240] @ 0xf0 │ │ │ │ ldr r0, [pc, #112] @ (337390 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 336db0 │ │ │ │ blx 225358 │ │ │ │ nop │ │ │ │ subs r5, #190 @ 0xbe │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r1, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #304] @ 0x130 │ │ │ │ + str r7, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r1, #32] │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r2, #40] @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ cmp r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #24] │ │ │ │ + ldr r4, [r0, #28] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r4, #8] │ │ │ │ movs r3, r7 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [r1, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ movs r3, r7 │ │ │ │ ldr r6, [pc, #272] @ (337490 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ movs r3, r7 │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #12] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ movs r3, r7 │ │ │ │ blxns r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00337394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -419982,22 +419981,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #232] @ 0xe8 │ │ │ │ ldrb.w r7, [r6, #234] @ 0xea │ │ │ │ mov r1, sl │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -420039,15 +420038,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 60303c │ │ │ │ + bl 60306c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33754e │ │ │ │ ldr r3, [pc, #320] @ (3375b4 ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -420124,32 +420123,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (3375c0 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 337486 │ │ │ │ ldr r3, [pc, #116] @ (3375c4 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (3375c8 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (3375cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (3375d0 ) │ │ │ │ ldr r3, [pc, #52] @ (3375b0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -420175,21 +420174,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #180 @ 0xb4 │ │ │ │ + movs r3, #212 @ 0xd4 │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r6, #104] @ 0x68 │ │ │ │ + str r2, [r2, #108] @ 0x6c │ │ │ │ movs r3, r7 │ │ │ │ adds r5, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -420309,15 +420308,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (337734 ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 33763e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ adds r5, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -420327,15 +420326,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r0, #84] @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00337738 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -420411,19 +420410,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33795e │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 6b40bc │ │ │ │ + bl 6b40dc │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 22351c │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr r1, [pc, #840] @ (337b80 ) │ │ │ │ ldr r2, [pc, #824] @ (337b74 ) │ │ │ │ add r1, pc │ │ │ │ @@ -420465,18 +420464,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 2231f4 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldrb.w r1, [r9, #261] @ 0x105 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 3378d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -420526,19 +420525,19 @@ │ │ │ │ b.n 3378f2 │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2258d0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 337b0a │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -420563,19 +420562,19 @@ │ │ │ │ blx 2258d0 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6b3bfc │ │ │ │ + bl 6b3c1c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 6b3c64 │ │ │ │ + bl 6b3c84 │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 3379f6 │ │ │ │ ldrb.w r3, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r2, [r7, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 337ae4 │ │ │ │ cmp r2, #16 │ │ │ │ @@ -420618,43 +420617,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 336d24 │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 337818 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #268] @ (337b84 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ b.n 337aae │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (337b88 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 337836 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 337a16 │ │ │ │ ldr r1, [pc, #204] @ (337b8c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -420666,15 +420665,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3377de │ │ │ │ ldr r0, [pc, #188] @ (337b94 ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3377de │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 3379f6 │ │ │ │ b.n 337a14 │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 337a28 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -420685,31 +420684,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 3369fc │ │ │ │ b.n 337a5e │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #116] @ (337b98 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ b.n 337aae │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 337a28 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -420738,15 +420737,15 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r0, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r7, #24] │ │ │ │ movs r3, r7 │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -420844,15 +420843,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337c3c │ │ │ │ ldr r0, [pc, #100] @ (337d08 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 337c3c │ │ │ │ ldr r0, [pc, #88] @ (337d0c ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337c56 │ │ │ │ ldr r0, [pc, #68] @ (337d04 ) │ │ │ │ @@ -420860,54 +420859,54 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 337c56 │ │ │ │ ldr r0, [pc, #68] @ (337d10 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 337c56 │ │ │ │ ldr r3, [pc, #56] @ (337d14 ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #56] @ (337d18 ) │ │ │ │ ldr r0, [pc, #56] @ (337d1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r7, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r0, #3 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r1, #4 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r3, #0] │ │ │ │ movs r3, r7 │ │ │ │ strb r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #0] │ │ │ │ + str r2, [r0, #4] │ │ │ │ movs r3, r7 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r5, #7 │ │ │ │ + subs r4, r1, #0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r2, #0 │ │ │ │ + subs r2, r6, #0 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [pc, #4] @ (337d28 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ str r6, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 337da0 │ │ │ │ @@ -420916,15 +420915,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (337da8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #80] @ (337dac ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 337db0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (337db4 ) │ │ │ │ @@ -420933,43 +420932,43 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (337dbc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #568] @ 0x238 │ │ │ │ + str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bne.n 337db8 │ │ │ │ + bne.n 337df8 │ │ │ │ movs r0, r7 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #66 @ 0x42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #114 @ 0x72 │ │ │ │ + cmp r0, #146 @ 0x92 │ │ │ │ movs r3, r7 │ │ │ │ asrs r3, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ b.n 337c28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + ldrsh r2, [r3, r7] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (337e44 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -420978,15 +420977,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (337e4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ add.w r7, r0, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r3, #356] @ 0x164 │ │ │ │ @@ -420998,15 +420997,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (337e54 ) │ │ │ │ ldr r1, [pc, #72] @ (337e58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #60] @ (337e5c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r5, #184 @ 0xb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3dcff0 │ │ │ │ @@ -421014,27 +421013,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [sp, #1000] @ 0x3e8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r7, r5] │ │ │ │ + ldrsh r0, [r3, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r4, [r4, r1] │ │ │ │ + ldrsh r4, [r0, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ movs r3, r7 │ │ │ │ - beq.n 337edc │ │ │ │ + beq.n 337f1c │ │ │ │ movs r0, r7 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r3, pc} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ @@ -421205,37 +421204,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (33806c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #912] @ 0x390 │ │ │ │ + str r1, [sp, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ movs r3, r7 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + adds r2, r1, #0 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r2, r5] │ │ │ │ + ldrb r0, [r6, r5] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r5, r5] │ │ │ │ + ldrb r4, [r1, r6] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r2, r3 │ │ │ │ movs r3, r7 │ │ │ │ - subs r6, r4, r6 │ │ │ │ + subs r6, r0, r7 │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #648] @ 0x288 │ │ │ │ + str r0, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r3, r2 │ │ │ │ + subs r4, r7, r2 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, r0, r7 │ │ │ │ + subs r0, r4, r7 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00338070 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -421268,15 +421267,15 @@ │ │ │ │ str.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r1, [r7, #232] @ 0xe8 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #244] @ 0xf4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #252] @ 0xfc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #232] @ 0xe8 │ │ │ │ @@ -421288,17 +421287,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ str.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 5a02d0 │ │ │ │ + bl 5a0300 │ │ │ │ mov r1, sp │ │ │ │ - bl 603850 │ │ │ │ + bl 603880 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33813e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 338184 │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -421324,15 +421323,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ mov r6, r0 │ │ │ │ b.n 33813e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -421403,42 +421402,42 @@ │ │ │ │ beq.n 3382b0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 338e10 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [sl, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 33892c │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 338a44 │ │ │ │ cbz r6, 3382b0 │ │ │ │ ldr.w r2, [r5, #452] @ 0x1c4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 338a74 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2b0adc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338606 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 5a1ad4 │ │ │ │ + bl 5a1b04 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2b0d20 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -421448,15 +421447,15 @@ │ │ │ │ bne.n 3382f2 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 605a68 │ │ │ │ + bl 605a98 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ blt.w 338bc4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #244] @ 0xf4 │ │ │ │ strh.w r3, [r5, #246] @ 0xf6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -421648,21 +421647,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 692a7c │ │ │ │ + bl 692a9c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338b3c │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 692c70 │ │ │ │ + bl 692c90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 338b22 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -421697,15 +421696,15 @@ │ │ │ │ ldr.w r2, [pc, #2216] @ 338e8c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 223ecc │ │ │ │ mov r0, fp │ │ │ │ blx 22351c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3384ea │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -421730,34 +421729,34 @@ │ │ │ │ bcc.w 338caa │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w sl, r4, #12608 @ 0x3140 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, sl │ │ │ │ adds r7, #16 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #232] @ 0xe8 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #312] @ 0x138 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 338c5a │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -421920,30 +421919,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #240] @ 0xf0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ strd fp, ip, [r4, #232] @ 0xe8 │ │ │ │ mov r2, sl │ │ │ │ strd ip, fp, [r4, #244] @ 0xf4 │ │ │ │ str.w ip, [r4, #252] @ 0xfc │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 338942 │ │ │ │ str.w r6, [r5, #272] @ 0x110 │ │ │ │ b.n 3384d4 │ │ │ │ ldr.w r3, [pc, #1500] @ 338e90 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1496] @ 338e94 │ │ │ │ ldr.w r1, [pc, #1496] @ 338e98 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3384ea │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 338c34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -421962,15 +421961,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ str.w r6, [r5, #444] @ 0x1bc │ │ │ │ b.n 33823c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ @@ -421980,15 +421979,15 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 3381f4 │ │ │ │ ldr.w r0, [pc, #1380] @ 338ea8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ ldrb.w r3, [r4, #256] @ 0x100 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #256] @ 0x100 │ │ │ │ b.n 3388ac │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 2231f4 │ │ │ │ @@ -421996,15 +421995,15 @@ │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ ldr.w r0, [r5, #276] @ 0x114 │ │ │ │ b.n 3386ba │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 692c70 │ │ │ │ + bl 692c90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 338c1a │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 338596 │ │ │ │ ldr.w r3, [pc, #1300] @ 338eac │ │ │ │ mov r0, r9 │ │ │ │ @@ -422048,29 +422047,29 @@ │ │ │ │ ldr.w r1, [pc, #1212] @ 338ec0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ blx 22351c │ │ │ │ b.n 338606 │ │ │ │ ldr.w r3, [pc, #1184] @ 338ec4 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1184] @ 338ec8 │ │ │ │ ldr.w r1, [pc, #1184] @ 338ecc │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1156] @ 338ed0 │ │ │ │ ldr.w r1, [pc, #1156] @ 338ed4 │ │ │ │ add r3, pc │ │ │ │ @@ -422080,29 +422079,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr.w r3, [pc, #1124] @ 338edc │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1124] @ 338ee0 │ │ │ │ ldr.w r1, [pc, #1124] @ 338ee4 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ movs r3, #0 │ │ │ │ b.n 338aa8 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 338c98 │ │ │ │ adds r3, #1 │ │ │ │ @@ -422189,15 +422188,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, fp │ │ │ │ blx 22351c │ │ │ │ b.n 338606 │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 338b56 │ │ │ │ ldr r3, [pc, #860] @ (338f00 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -422206,52 +422205,52 @@ │ │ │ │ ldr r1, [pc, #856] @ (338f08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #836] @ (338f0c ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #836] @ (338f10 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #836] @ (338f14 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #820] @ (338f18 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #820] @ (338f1c ) │ │ │ │ ldr r1, [pc, #820] @ (338f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #804] @ (338f24 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #804] @ (338f28 ) │ │ │ │ ldr r1, [pc, #804] @ (338f2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #788] @ (338f30 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #788] @ (338f34 ) │ │ │ │ ldr r1, [pc, #788] @ (338f38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -422271,42 +422270,42 @@ │ │ │ │ ldr r3, [pc, #764] @ (338f44 ) │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #748] @ (338f48 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #748] @ (338f4c ) │ │ │ │ ldr r1, [pc, #748] @ (338f50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #724] @ (338f54 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #724] @ (338f58 ) │ │ │ │ ldr r1, [pc, #728] @ (338f5c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #708] @ (338f60 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #708] @ (338f64 ) │ │ │ │ ldr r1, [pc, #708] @ (338f68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -422321,29 +422320,29 @@ │ │ │ │ add r4, pc │ │ │ │ strd r2, fp, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #680] @ (338f78 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #680] @ (338f7c ) │ │ │ │ ldr r1, [pc, #680] @ (338f80 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 338606 │ │ │ │ bne.w 338b9c │ │ │ │ movs r1, #2 │ │ │ │ blx 2237e0 │ │ │ │ ldrh.w r3, [r5, #504] @ 0x1f8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #508] @ 0x1fc │ │ │ │ @@ -422406,15 +422405,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (338f8c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, fp │ │ │ │ blx 22351c │ │ │ │ b.n 338606 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 338d90 │ │ │ │ @@ -422424,56 +422423,56 @@ │ │ │ │ ldr r1, [pc, #448] @ (338f98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, fp │ │ │ │ blx 22351c │ │ │ │ b.n 338606 │ │ │ │ ldr r3, [pc, #424] @ (338f9c ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #420] @ (338fa0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #420] @ (338fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 338606 │ │ │ │ ldr r3, [pc, #404] @ (338fa8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #404] @ (338fac ) │ │ │ │ ldr r1, [pc, #408] @ (338fb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 338606 │ │ │ │ ldr r3, [pc, #380] @ (338fb4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #380] @ (338fb8 ) │ │ │ │ ldr r1, [pc, #380] @ (338fbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.w 338606 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #356] @ (338fc0 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #356] @ (338fc4 ) │ │ │ │ ldr r1, [pc, #356] @ (338fc8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -422483,183 +422482,183 @@ │ │ │ │ nop │ │ │ │ cmp r1, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00aa │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r6, [r0, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r6, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x003a │ │ │ │ + bkpt 0x005a │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r5, #22] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r1, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r7, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r4, [r2, #0] │ │ │ │ + ldrh r4, [r6, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r0, r4] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r2, r2] │ │ │ │ + strb r0, [r6, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r2, r0] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ movs r3, r7 │ │ │ │ - strb r4, [r0, r1] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r6, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r6, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r2, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r5, r6] │ │ │ │ + strh r2, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r0, r1] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, r5] │ │ │ │ + strh r6, [r5, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r2, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, r3] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r6, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r5, r6] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, r3] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r5, #44] @ 0x2c │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r4, r6] │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r0, r1] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r2, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r5, r6] │ │ │ │ + ldrsb r0, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r2, r7] │ │ │ │ + str r0, [r6, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r4, #40] @ 0x28 │ │ │ │ + strh r6, [r0, #42] @ 0x2a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r5, r1] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r4, r6] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r0, r6] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r1, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r5, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r1, r5] │ │ │ │ movs r3, r7 │ │ │ │ - strb r0, [r0, r2] │ │ │ │ + strb r0, [r4, r2] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r2, r4] │ │ │ │ + str r2, [r6, r4] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r5, r3] │ │ │ │ + str r4, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - strh r0, [r2, #34] @ 0x22 │ │ │ │ + strh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r4, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r4, [r1, r3] │ │ │ │ + str r4, [r5, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #32] │ │ │ │ + strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r4, r6] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r6, r0] │ │ │ │ + strb r6, [r2, r1] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r7, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r3, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r3, r2] │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r1, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r6, r0] │ │ │ │ + ldrsb r4, [r2, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #656] @ (339220 ) │ │ │ │ + ldr r7, [pc, #784] @ (3392a0 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r7, #22] │ │ │ │ + strh r4, [r3, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r4, r6] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #496] @ (33918c ) │ │ │ │ + ldr r7, [pc, #624] @ (33920c ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r2, #22] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r1, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #336] @ (3390f8 ) │ │ │ │ + ldr r7, [pc, #464] @ (339178 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r3, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #216] @ (33908c ) │ │ │ │ + ldr r7, [pc, #344] @ (33910c ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r6, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r1, r2] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #72] @ (339008 ) │ │ │ │ + ldr r7, [pc, #200] @ (339088 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r6, [pc, #968] @ (339394 ) │ │ │ │ + ldr r7, [pc, #72] @ (339014 ) │ │ │ │ movs r3, r7 │ │ │ │ blx 225358 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #972] @ (3393b0 ) │ │ │ │ @@ -422671,37 +422670,37 @@ │ │ │ │ add fp, pc │ │ │ │ mov.w r3, #832 @ 0x340 │ │ │ │ add.w r4, fp, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r1, [pc, #940] @ (3393bc ) │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movw r3, #834 @ 0x342 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r4, r6, #12288 @ 0x3000 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r5, [r3, #1564] @ 0x61c │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 339394 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r8 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ - bl 54d864 │ │ │ │ + bl 54d894 │ │ │ │ cbnz r0, 33905c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -422802,27 +422801,27 @@ │ │ │ │ ldr r1, [pc, #600] @ (3393c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #770 @ 0x302 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ ldr r3, [pc, #580] @ (3393cc ) │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ ldr r4, [pc, #576] @ (3393d0 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #576] @ (3393d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339168 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ add.w r3, r9, #28672 @ 0x7000 │ │ │ │ strb.w r2, [r6, #274] @ 0x112 │ │ │ │ strb.w r2, [r6, #275] @ 0x113 │ │ │ │ @@ -422881,24 +422880,24 @@ │ │ │ │ ldr r1, [pc, #396] @ (3393e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #811 @ 0x32b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ ldr r4, [pc, #376] @ (3393e4 ) │ │ │ │ add.w r3, fp, #332 @ 0x14c │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ ldrb.w r7, [r6, #256] @ 0x100 │ │ │ │ lsls r7, r7, #30 │ │ │ │ bpl.n 3391a4 │ │ │ │ ldrh.w r7, [r6, #266] @ 0x10a │ │ │ │ cmp r7, r0 │ │ │ │ bls.w 339162 │ │ │ │ @@ -422908,15 +422907,15 @@ │ │ │ │ ldr r1, [pc, #340] @ (3393f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #759 @ 0x2f7 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ add.w r2, r5, #1448 @ 0x5a8 │ │ │ │ movs r3, #1 │ │ │ │ movw r0, #257 @ 0x101 │ │ │ │ ldr.w r1, [r2, #4]! │ │ │ │ cbz r1, 339304 │ │ │ │ adds r3, #1 │ │ │ │ @@ -422928,42 +422927,42 @@ │ │ │ │ ldr r1, [pc, #300] @ (3393fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ ldr r3, [pc, #280] @ (339400 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (339404 ) │ │ │ │ ldr r1, [pc, #280] @ (339408 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ str.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r3, r3, #362 @ 0x16a │ │ │ │ b.n 339212 │ │ │ │ ldr r3, [pc, #252] @ (33940c ) │ │ │ │ mov.w r2, #748 @ 0x2ec │ │ │ │ ldr r4, [pc, #248] @ (339410 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #248] @ (339414 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ str.w r1, [r6, #272] @ 0x110 │ │ │ │ add.w r7, r6, #12800 @ 0x3200 │ │ │ │ add.w r1, r9, #28672 @ 0x7000 │ │ │ │ vldr d7, [pc, #108] @ 3393a8 │ │ │ │ strh.w r3, [r6, #276] @ 0x114 │ │ │ │ vstr d7, [r7, #16] │ │ │ │ @@ -422979,116 +422978,116 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ movw r2, #875 @ 0x36b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ ldr r3, [pc, #172] @ (339424 ) │ │ │ │ mov.w r2, #764 @ 0x2fc │ │ │ │ ldr r4, [pc, #168] @ (339428 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #168] @ (33942c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 339046 │ │ │ │ ldr r0, [pc, #152] @ (339430 ) │ │ │ │ add.w r3, fp, #316 @ 0x13c │ │ │ │ mov r1, r7 │ │ │ │ movw r2, #839 @ 0x347 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r5, [pc, #432] @ (339564 ) │ │ │ │ + ldr r5, [pc, #560] @ (3395e4 ) │ │ │ │ movs r3, r7 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #320] @ (3394fc ) │ │ │ │ + ldr r4, [pc, #448] @ (33957c ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r3, [pc, #360] @ (339528 ) │ │ │ │ + ldr r3, [pc, #488] @ (3395a8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #888] @ (339744 ) │ │ │ │ + ldr r3, [pc, #1016] @ (3397c4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r4, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #760] @ (3396d0 ) │ │ │ │ + ldr r3, [pc, #888] @ (339750 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r0, #26] │ │ │ │ + ldrb r0, [r4, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + strh r2, [r0, r0] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #1000] @ (3397cc ) │ │ │ │ + ldr r3, [pc, #104] @ (33944c ) │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [r2, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r7, #24] │ │ │ │ + ldrb r0, [r3, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #712] @ (3396bc ) │ │ │ │ + ldr r2, [pc, #840] @ (33973c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r4, [r0, #24] │ │ │ │ + ldrb r4, [r4, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r6, r2] │ │ │ │ + strh r2, [r2, r3] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #504] @ (3395f8 ) │ │ │ │ + ldr r2, [pc, #632] @ (339678 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r0, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r2, r7] │ │ │ │ + str r0, [r6, r7] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #384] @ (33958c ) │ │ │ │ + ldr r2, [pc, #512] @ (33960c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r3, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #216] @ (3394f0 ) │ │ │ │ + ldr r2, [pc, #344] @ (339570 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r7, #21] │ │ │ │ + ldrb r0, [r3, #22] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r7, r0] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #984] @ (3397fc ) │ │ │ │ + ldr r2, [pc, #88] @ (33947c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #824] @ (339768 ) │ │ │ │ + ldr r1, [pc, #952] @ (3397e8 ) │ │ │ │ movs r3, r7 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, r6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00339434 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b.w 5a1768 │ │ │ │ + b.w 5a1798 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033943c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 606f58 │ │ │ │ + bl 606f88 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 33946a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423134,39 +423133,39 @@ │ │ │ │ movw r3, #721 @ 0x2d1 │ │ │ │ ldr r1, [pc, #80] @ (339538 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #368 @ 0x170 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 5a1768 │ │ │ │ + bl 5a1798 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 606f58 │ │ │ │ + bl 606f88 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r3, 33951c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 339474 │ │ │ │ mov r0, r4 │ │ │ │ bl 337e60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 339474 │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #424] @ (3396e0 ) │ │ │ │ + ldr r0, [pc, #552] @ (339760 ) │ │ │ │ movs r3, r7 │ │ │ │ - bx fp │ │ │ │ + bx pc │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033953c : │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -423179,15 +423178,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (339564 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r7, [pc, #344] @ (3396c0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423195,39 +423194,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (3395c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (3395c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w lr, [pc, #52] @ 3395c8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #5 │ │ │ │ ldr.w ip, [pc, #48] @ 3395cc │ │ │ │ add lr, pc │ │ │ │ ldr r1, [pc, #48] @ (3395d0 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add ip, pc │ │ │ │ str.w lr, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + b.w 54ce3c │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb8d0 │ │ │ │ + @ instruction: 0xb8f0 │ │ │ │ movs r0, r7 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r1, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r0, r6] │ │ │ │ movs r3, r7 │ │ │ │ bvc.n 3395f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -423267,19 +423266,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (339654 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #16] │ │ │ │ + ldrb r2, [r7, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r3] │ │ │ │ + str r0, [r0, r4] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [r6, r3] │ │ │ │ + str r0, [r2, r4] │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #424] @ (339810 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423289,25 +423288,25 @@ │ │ │ │ ldr r1, [pc, #420] @ (339818 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #400] @ (33981c ) │ │ │ │ add.w r4, r5, #8192 @ 0x2000 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 339790 │ │ │ │ ldr r3, [pc, #380] @ (339820 ) │ │ │ │ add.w r0, r5, #164 @ 0xa4 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp] │ │ │ │ @@ -423401,40 +423400,40 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #140] @ (33982c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3396c0 │ │ │ │ ldr r3, [pc, #128] @ (339830 ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ ldr r4, [pc, #128] @ (339834 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #128] @ (339838 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3396c0 │ │ │ │ ldr r3, [pc, #112] @ (33983c ) │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #112] @ (339840 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r1, [pc, #112] @ (339844 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3396c0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 339722 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #2388] @ 0x954 │ │ │ │ ldr r3, [pc, #84] @ (339848 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -423444,50 +423443,50 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3396c0 │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r5, r2] │ │ │ │ + str r0, [r1, r3] │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r1, #30 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r2, r1, #29 │ │ │ │ + lsrs r2, r5, #29 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r7, #30 │ │ │ │ + lsrs r4, r3, #31 │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r7, #10] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #768] @ (339b2c ) │ │ │ │ + ldr r7, [pc, #896] @ (339bac ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #496] @ (339a20 ) │ │ │ │ + ldr r7, [pc, #624] @ (339aa0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r4, #10] │ │ │ │ + ldrb r0, [r0, #11] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #776] @ (339b40 ) │ │ │ │ + ldr r7, [pc, #904] @ (339bc0 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #392] @ (3399c4 ) │ │ │ │ + ldr r7, [pc, #520] @ (339a44 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r6, [r0, #10] │ │ │ │ + ldrb r6, [r4, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #784] @ (339b54 ) │ │ │ │ + ldr r7, [pc, #912] @ (339bd4 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #288] @ (339968 ) │ │ │ │ + ldr r7, [pc, #416] @ (3399e8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r0, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #808] @ (339b78 ) │ │ │ │ + ldr r7, [pc, #936] @ (339bf8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r7, [pc, #128] @ (3398d4 ) │ │ │ │ + ldr r7, [pc, #256] @ (339954 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00339854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -423502,15 +423501,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (3399e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 3398e4 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 346aa4 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -423602,64 +423601,64 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ b.n 3398ce │ │ │ │ ldr r3, [pc, #72] @ (3399f0 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r4, [pc, #72] @ (3399f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #72] @ (3399f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 33999e │ │ │ │ ldr r3, [pc, #60] @ (3399fc ) │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ ldr r4, [pc, #60] @ (339a00 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (339a04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 33999e │ │ │ │ - ldrb r4, [r3, #7] │ │ │ │ + ldrb r4, [r7, #7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r2, #9 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ movs r3, r7 │ │ │ │ - cmn r4, r5 │ │ │ │ + orrs r4, r1 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #400] @ (339b78 ) │ │ │ │ + ldr r6, [pc, #528] @ (339bf8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r1, #3] │ │ │ │ + ldrb r2, [r5, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #568] @ (339c28 ) │ │ │ │ + ldr r5, [pc, #696] @ (339ca8 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r2, [r5, #2] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #480] @ (339bd8 ) │ │ │ │ + ldr r6, [pc, #608] @ (339c58 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #432] @ (339bac ) │ │ │ │ + ldr r5, [pc, #560] @ (339c2c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldrb r0, [r2, #2] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #488] @ (339bec ) │ │ │ │ + ldr r6, [pc, #616] @ (339c6c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r5, [pc, #328] @ (339b50 ) │ │ │ │ + ldr r5, [pc, #456] @ (339bd0 ) │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 00339a08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -423706,24 +423705,24 @@ │ │ │ │ add r2, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r6 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #16] │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 339b14 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r1, [pc, #252] @ (339bb4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 224dcc │ │ │ │ @@ -423754,15 +423753,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 339b9c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 54c788 │ │ │ │ + bl 54c7b8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #160] @ (339bb8 ) │ │ │ │ ldr r3, [pc, #152] @ (339bb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -423825,18 +423824,18 @@ │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 339b00 │ │ │ │ b.n 339b56 │ │ │ │ asrs r6, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5800039 │ │ │ │ + sub.w r0, r0, #12124160 @ 0xb90000 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #72] @ (339c08 ) │ │ │ │ + ldr r5, [pc, #200] @ (339c88 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #224] @ (339cb4 ) │ │ │ │ @@ -423846,15 +423845,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 54c77c │ │ │ │ + bl 54c7ac │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ blx 224f6c │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -423896,15 +423895,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688844 │ │ │ │ + bl 688864 │ │ │ │ ldr r2, [pc, #52] @ (339cc0 ) │ │ │ │ ldr r3, [pc, #40] @ (339cb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3 │ │ │ │ @@ -423919,15 +423918,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r6, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #88] @ (339d18 ) │ │ │ │ + ldr r4, [pc, #216] @ (339d98 ) │ │ │ │ movs r3, r7 │ │ │ │ lsrs r6, r7, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00339cc4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -423946,15 +423945,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ add r5, pc, #120 @ (adr r5, 339d70 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (339d00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ ldr r0, [pc, #88] @ (339d5c ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrb.w r1, [sp, #4] │ │ │ │ @@ -424092,39 +424091,39 @@ │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r1, [pc, #28] @ (339e78 ) │ │ │ │ ldr r0, [pc, #28] @ (339e7c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r2, [r2, #18] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #800] @ (33a190 ) │ │ │ │ + ldr r2, [pc, #928] @ (33a210 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #872] @ (33a1dc ) │ │ │ │ + ldr r2, [pc, #1000] @ (33a25c ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #720] @ (33a14c ) │ │ │ │ + ldr r2, [pc, #848] @ (33a1cc ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r2, [pc, #984] @ (33a258 ) │ │ │ │ + ldr r3, [pc, #88] @ (339ed8 ) │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (339eac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ mov ip, r6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424164,15 +424163,15 @@ │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #92] @ (339f84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424182,35 +424181,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (339f90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r6, #14] │ │ │ │ + strb r4, [r2, #15] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #328] @ (33a0cc ) │ │ │ │ + ldr r2, [pc, #456] @ (33a14c ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #920] @ (33a320 ) │ │ │ │ + ldr r2, [pc, #24] @ (339fa0 ) │ │ │ │ movs r3, r7 │ │ │ │ - strb r2, [r1, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #304] @ (33a0c0 ) │ │ │ │ + ldr r2, [pc, #432] @ (33a140 ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #736] @ (33a274 ) │ │ │ │ + ldr r1, [pc, #864] @ (33a2f4 ) │ │ │ │ movs r3, r7 │ │ │ │ sub.w r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ (339fa0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2c8284 │ │ │ │ adds r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -424224,35 +424223,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (339ffc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #44] @ (33a000 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (33a004 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #36] @ (33a008 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + b.w 54ce3c │ │ │ │ + strb r6, [r7, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #704 @ 0x2c0 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r5, #26 │ │ │ │ + asrs r2, r1, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r5, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, ip │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -424266,27 +424265,27 @@ │ │ │ │ mov r7, r3 │ │ │ │ blx 223c94 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 33a06e │ │ │ │ ldrd r0, r1, [r4, #1000] @ 0x3e8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 33a06e │ │ │ │ ldrd r0, r1, [r4, #1008] @ 0x3f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ orrs r2, r3 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 33a06e │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424330,25 +424329,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ lsrs r0, r6, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33a208 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #144] @ (33a16c ) │ │ │ │ + ldr r1, [pc, #272] @ (33a1ec ) │ │ │ │ movs r3, r7 │ │ │ │ - ldr r1, [pc, #296] @ (33a208 ) │ │ │ │ + ldr r1, [pc, #424] @ (33a288 ) │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55b448 │ │ │ │ + bl 55b478 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424392,19 +424391,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a188 ) │ │ │ │ ldr r0, [pc, #20] @ (33a18c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r4, [r4, #5] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0x479a │ │ │ │ + @ instruction: 0x47ba │ │ │ │ movs r3, r7 │ │ │ │ - @ instruction: 0x47aa │ │ │ │ + @ instruction: 0x47ca │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ (33a20c ) │ │ │ │ @@ -424445,19 +424444,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + ldmia r0!, {r1, r2, r5} │ │ │ │ movs r1, r7 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #160] @ 33a2c8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -424525,19 +424524,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (33a4d8 ) │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, pc │ │ │ │ movs r3, r7 │ │ │ │ - bx sp │ │ │ │ + blx r1 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -424605,25 +424604,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33a3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - itet gt │ │ │ │ - movgt r1, r7 │ │ │ │ - stmiale r6!, {r4, r5, r7} │ │ │ │ - movgt r1, r7 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + itet al │ │ │ │ + moval r1, r7 │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ + moval r1, r7 │ │ │ │ + stmia r0!, {r1, r2, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, sp │ │ │ │ + cmp ip, r1 │ │ │ │ movs r3, r7 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r7 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -424670,19 +424669,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33a470 ) │ │ │ │ ldr r0, [pc, #20] @ (33a474 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r3, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, r5 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ movs r2, r7 │ │ │ │ - cmp sl, sp │ │ │ │ + mov r2, r1 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #204] @ (33a558 ) │ │ │ │ @@ -424719,15 +424718,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a530 │ │ │ │ ldr r0, [pc, #148] @ (33a56c ) │ │ │ │ mov r2, r1 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33a530 │ │ │ │ lsrs r3, r2, #31 │ │ │ │ strh.w r1, [r4, #772] @ 0x304 │ │ │ │ mov.w ip, #24 │ │ │ │ add.w r3, r4, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #756] @ 0x2f4 │ │ │ │ mla r3, ip, r0, r3 │ │ │ │ @@ -424759,37 +424758,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r6, #1 │ │ │ │ mov r0, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6ba3e8 │ │ │ │ + bl 6ba408 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ b.n 33a522 │ │ │ │ ldr r3, [pc, #32] @ (33a574 ) │ │ │ │ movs r6, #1 │ │ │ │ add r3, pc │ │ │ │ b.n 33a526 │ │ │ │ lsls r4, r7, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #864] @ 0x360 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blx r8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, r8 │ │ │ │ movs r3, r7 │ │ │ │ ands r4, r5 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33a58a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -424810,30 +424809,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a5e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #32] @ (33a5e8 ) │ │ │ │ ldr r3, [pc, #36] @ (33a5ec ) │ │ │ │ movs r2, #3 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ + b.w 54ce3c │ │ │ │ + ldr r2, [r1, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424845,30 +424844,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33a63c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #32] @ (33a640 ) │ │ │ │ ldr r3, [pc, #36] @ (33a644 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + b.w 54ce3c │ │ │ │ + ldr r2, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #400 @ 0x190 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmia r7!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424939,15 +424938,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33a72e │ │ │ │ ldr r0, [pc, #88] @ (33a764 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33a72e │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 33a73e │ │ │ │ movs r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #48] @ (33a758 ) │ │ │ │ @@ -424975,21 +424974,21 @@ │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r0 │ │ │ │ + mvns r2, r4 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r4, [r2, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + rors r2, r5 │ │ │ │ movs r3, r7 │ │ │ │ - muls r2, r4 │ │ │ │ + bics r2, r0 │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 33a7ac │ │ │ │ sub sp, #12 │ │ │ │ @@ -424997,25 +424996,25 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (33a7b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33a478 │ │ │ │ nop │ │ │ │ - ldr r6, [r1, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #232 @ 0xe8 │ │ │ │ + adds r3, #8 │ │ │ │ movs r1, r7 │ │ │ │ - adds r2, #206 @ 0xce │ │ │ │ + adds r2, #238 @ 0xee │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ ldr.w r1, [pc, #1040] @ 33abdc │ │ │ │ @@ -425366,15 +425365,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33aa98 │ │ │ │ ldr r0, [pc, #48] @ (33abf8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33aa98 │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ b.n 33a910 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -425385,15 +425384,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #8 │ │ │ │ + subs r7, #40 @ 0x28 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrd lr, r4, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ beq.n 33ac2a │ │ │ │ orrs r2, r3 │ │ │ │ @@ -425491,38 +425490,38 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33aca6 │ │ │ │ ldr r0, [pc, #64] @ (33ad40 ) │ │ │ │ mov r2, lr │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r3, [sp, #20] │ │ │ │ b.n 33aca6 │ │ │ │ mov r0, r1 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 6ba3e8 │ │ │ │ + bl 6ba408 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 33ac94 │ │ │ │ nop │ │ │ │ mcr2 0, 4, r0, cr14, cr9, {2} │ │ │ │ subs r0, #186 @ 0xba │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #36] @ 0x24 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r6, #12 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033ad44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425574,32 +425573,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ad84 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (33adf0 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 33ad84 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ba3e8 │ │ │ │ + bl 6ba408 │ │ │ │ b.n 33ad7a │ │ │ │ nop │ │ │ │ stc2 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ adds r7, #212 @ 0xd4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r4, r0, #1 │ │ │ │ mov ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #122 @ 0x7a │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033adf4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -425677,34 +425676,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33ae78 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (33aee0 ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ae78 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba3e8 │ │ │ │ + bl 6ba408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33ae6e │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r8], #356 @ 0x164 │ │ │ │ adds r6, #224 @ 0xe0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r0, #24] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r0, [pc, #544] @ (33b0fc ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033aee4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -425745,19 +425744,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33af68 ) │ │ │ │ ldr r0, [pc, #20] @ (33af6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - str r4, [r0, #56] @ 0x38 │ │ │ │ + str r4, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #186 @ 0xba │ │ │ │ + subs r1, #218 @ 0xda │ │ │ │ movs r3, r7 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #234 @ 0xea │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033af70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -425809,34 +425808,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33afb4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (33b01c ) │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33afb4 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba3e8 │ │ │ │ + bl 6ba408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33afaa │ │ │ │ nop │ │ │ │ @ instruction: 0xfb7c0059 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #174 @ 0xae │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b020 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -425877,19 +425876,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33b0a4 ) │ │ │ │ ldr r0, [pc, #20] @ (33b0a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - str r0, [r1, #36] @ 0x24 │ │ │ │ + str r0, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #158 @ 0x9e │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #174 @ 0xae │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b0ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -425946,34 +425945,34 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #56] @ (33b168 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r7 │ │ │ │ add r0, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33b0fa │ │ │ │ mov r0, r1 │ │ │ │ - bl 6ba3e8 │ │ │ │ + bl 6ba408 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33b0f0 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa3a0059 │ │ │ │ adds r4, #94 @ 0x5e │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #2] │ │ │ │ + ldrh r2, [r0, #4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #116 @ 0x74 │ │ │ │ + subs r2, #148 @ 0x94 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b16c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -426016,19 +426015,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33b1fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [r6, #12] │ │ │ │ + str r6, [r2, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #44 @ 0x2c │ │ │ │ + adds r7, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033b200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -426136,15 +426135,15 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r0, [r4, #768] @ 0x300 │ │ │ │ add r0, r6 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ cmp fp, r7 │ │ │ │ add.w fp, fp, #1 │ │ │ │ blt.n 33b376 │ │ │ │ cmp r5, r7 │ │ │ │ beq.n 33b370 │ │ │ │ ldr.w r1, [r4, #768] @ 0x300 │ │ │ │ add.w sl, r1, r6 │ │ │ │ @@ -426221,21 +426220,21 @@ │ │ │ │ ldr r0, [pc, #76] @ (33b464 ) │ │ │ │ add r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 33b3c8 │ │ │ │ ldr r0, [pc, #56] @ (33b468 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r3, [pc, #44] @ (33b46c ) │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ ldr r1, [pc, #40] @ (33b470 ) │ │ │ │ ldr r0, [pc, #44] @ (33b474 ) │ │ │ │ add r3, pc │ │ │ │ @@ -426246,23 +426245,23 @@ │ │ │ │ str??.w r0, [lr, #89] @ 0x59 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #248 @ 0xf8 │ │ │ │ + subs r0, #24 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #202 @ 0xca │ │ │ │ + adds r4, #234 @ 0xea │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #138 @ 0x8a │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #736] @ (33b76c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -426280,38 +426279,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ add.w sl, r8, #188 @ 0xbc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r2, [pc, #700] @ (33b780 ) │ │ │ │ ldr r1, [pc, #700] @ (33b784 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #684] @ (33b788 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #684] @ (33b78c ) │ │ │ │ add r0, pc │ │ │ │ - bl 554c94 │ │ │ │ + bl 554cc4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #15 │ │ │ │ mov r1, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ add r7, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33b6ca │ │ │ │ ldr r2, [pc, #656] @ (33b790 ) │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ @@ -426486,15 +426485,15 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #232] @ (33b7bc ) │ │ │ │ mov r0, fp │ │ │ │ add r2, pc │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1001 @ 0x3e9 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #216] @ (33b7c0 ) │ │ │ │ ldr r3, [pc, #136] @ (33b770 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -426507,95 +426506,95 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #180] @ (33b7c4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 22351c │ │ │ │ mov r0, r8 │ │ │ │ blx 22351c │ │ │ │ ldr r2, [r5, #0] │ │ │ │ b.n 33b612 │ │ │ │ ldr r0, [pc, #156] @ (33b7c8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ b.n 33b724 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #144] @ (33b7cc ) │ │ │ │ ldr r2, [r3, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 223af4 │ │ │ │ b.n 33b71e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #128] @ (33b7d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ ldr r0, [pc, #116] @ (33b7d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ nop │ │ │ │ @ instruction: 0xf67c0059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r6, #2 │ │ │ │ movs r1, r7 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r7, r0] │ │ │ │ + ldrsh r4, [r3, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf61c0059 │ │ │ │ - ldr r4, [r4, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ blx r4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #38 @ 0x26 │ │ │ │ + adds r7, #70 @ 0x46 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #74 @ 0x4a │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ ldmdb pc, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ eors.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ - adds r6, #124 @ 0x7c │ │ │ │ + adds r6, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #108 @ 0x6c │ │ │ │ + adds r5, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #58 @ 0x3a │ │ │ │ + adds r2, #90 @ 0x5a │ │ │ │ movs r3, r7 │ │ │ │ bic.w r0, r4, #14221312 @ 0xd90000 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #140 @ 0x8c │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #152 @ 0x98 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, #12 │ │ │ │ + adds r6, #44 @ 0x2c │ │ │ │ movs r3, r7 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -426626,39 +426625,39 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r7, #256 @ 0x100 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #17 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #460] @ (33ba08 ) │ │ │ │ add.w r3, r7, #268 @ 0x10c │ │ │ │ ldr r1, [pc, #456] @ (33ba0c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r7, #188 @ 0xbc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ bl 339eb0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33b8a2 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #408] @ (33ba10 ) │ │ │ │ ldr r3, [pc, #376] @ (33b9f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426674,15 +426673,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #356] @ (33ba14 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #292] @ 33b9d8 │ │ │ │ ldr r2, [pc, #352] @ (33ba18 ) │ │ │ │ add r7, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #1016 @ 0x3f8 │ │ │ │ @@ -426717,15 +426716,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r3, #188 @ 0xbc │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #244] @ (33ba28 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ add.w r0, r5, #1184 @ 0x4a0 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -426738,34 +426737,34 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 2c8e34 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 33b978 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 33b478 │ │ │ │ b.n 33b86e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, sl │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #72] @ 33b9e0 │ │ │ │ ldr r2, [pc, #144] @ (33ba2c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #144] @ (33ba30 ) │ │ │ │ add.w r0, r8, #816 @ 0x330 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -426775,15 +426774,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 3e63a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #15 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r1, r0, #816 @ 0x330 │ │ │ │ mov r0, fp │ │ │ │ bl 2c8e34 │ │ │ │ b.n 33b96e │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ @@ -426796,40 +426795,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3140059 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ssat r0, #26, lr, lsl #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #116 @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - subs r0, r6, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ movs r2, r7 │ │ │ │ - mrc 0, 0, r0, cr4, cr9, {1} │ │ │ │ - mcr 0, 1, r0, cr8, cr9, {1} │ │ │ │ + mrc 0, 1, r0, cr4, cr9, {1} │ │ │ │ + mcr 0, 2, r0, cr8, cr9, {1} │ │ │ │ @ instruction: 0xf2920059 │ │ │ │ cmp r4, #140 @ 0x8c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #22 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #128 @ 0x80 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ movs r2, r7 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ movs r3, r7 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -426861,27 +426860,27 @@ │ │ │ │ cmpne r4, #0 │ │ │ │ add.w r3, r5, #284 @ 0x11c │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ bl 339eb0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33bade │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #232] @ (33bba0 ) │ │ │ │ ldr r3, [pc, #212] @ (33bb8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426896,15 +426895,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #136] @ 33bb78 │ │ │ │ ldr r1, [pc, #176] @ (33bba4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #176] @ (33bba8 ) │ │ │ │ add.w r0, r9, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -426915,35 +426914,35 @@ │ │ │ │ mov r1, r9 │ │ │ │ bl 3e63a0 │ │ │ │ movs r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ cbnz r3, 33bb2e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 33b478 │ │ │ │ b.n 33baac │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #108] @ (33bbac ) │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov.w r8, #8 │ │ │ │ mov.w r9, #0 │ │ │ │ add.w r2, fp, #444 @ 0x1bc │ │ │ │ add.w r0, sl, #816 @ 0x330 │ │ │ │ @@ -426959,28 +426958,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0b80059 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf0b20059 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #26 │ │ │ │ + movs r0, #58 @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ - subs r6, r7, #7 │ │ │ │ + movs r0, #30 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r5, r1] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r7, #1 │ │ │ │ + adds r2, r3, #2 │ │ │ │ movs r2, r7 │ │ │ │ orrs.w r0, r4, #89 @ 0x59 │ │ │ │ cmp r2, #74 @ 0x4a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #216 @ 0xd8 │ │ │ │ + adds r2, #248 @ 0xf8 │ │ │ │ movs r3, r7 │ │ │ │ - adds r2, #126 @ 0x7e │ │ │ │ + adds r2, #158 @ 0x9e │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033bbb0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427091,25 +427090,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (33bcec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r1, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r4, #130 @ 0x82 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #74 @ 0x4a │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ movs r3, r7 │ │ │ │ - adds r1, #16 │ │ │ │ + adds r1, #48 @ 0x30 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #116] @ (33bd74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -427158,17 +427157,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mcr 0, 0, r0, cr6, cr9, {2} │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #222 @ 0xde │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, #210 @ 0xd2 │ │ │ │ + adds r0, #242 @ 0xf2 │ │ │ │ movs r3, r7 │ │ │ │ stcl 0, cr0, [r2, #356] @ 0x164 │ │ │ │ │ │ │ │ 0033bd88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -427195,35 +427194,35 @@ │ │ │ │ cmp r4, r0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5549cc │ │ │ │ + bl 5549fc │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33be76 │ │ │ │ ldr r7, [pc, #240] @ (33becc ) │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33be96 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #224] @ (33bed0 ) │ │ │ │ ldr r2, [pc, #228] @ (33bed4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ clz r3, r0 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -427231,15 +427230,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r4, r3 │ │ │ │ orrne.w r4, r3, #1 │ │ │ │ cbz r4, 33be54 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #172] @ (33bed8 ) │ │ │ │ ldr r3, [pc, #144] @ (33bec0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -427273,55 +427272,55 @@ │ │ │ │ ldr r1, [pc, #100] @ (33bee4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #949 @ 0x3b5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 33be20 │ │ │ │ ldr r3, [pc, #80] @ (33bee8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #80] @ (33beec ) │ │ │ │ ldr r1, [pc, #80] @ (33bef0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ movw r2, #953 @ 0x3b9 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 33be20 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stcl 0, cr0, [ip, #-356]! @ 0xfffffe9c │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ - adds r6, r7, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ movs r1, r7 │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + strb r2, [r1, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r0, #2 │ │ │ │ + adds r4, r4, #2 │ │ │ │ movs r1, r7 │ │ │ │ ldcl 0, cr0, [lr], {89} @ 0x59 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #188 @ 0xbc │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ movs r3, r7 │ │ │ │ - strb r6, [r7, r0] │ │ │ │ + strb r6, [r3, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #152 @ 0x98 │ │ │ │ + cmp r7, #184 @ 0xb8 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + cmp r2, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033bef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -427338,35 +427337,35 @@ │ │ │ │ ldr r7, [pc, #228] @ (33c004 ) │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ add r0, pc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ add r7, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33bfc2 │ │ │ │ ldr r6, [pc, #208] @ (33c008 ) │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r4, [pc, #204] @ (33c00c ) │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r2, [pc, #196] @ (33c010 ) │ │ │ │ ldr r1, [pc, #196] @ (33c014 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #180] @ (33c018 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r7, [pc, #180] @ (33c01c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2c9180 │ │ │ │ ldr r1, [pc, #176] @ (33c020 ) │ │ │ │ @@ -427374,42 +427373,42 @@ │ │ │ │ add.w r3, r4, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #16 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, fp │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ bl 3eaa8c │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33bfce │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #96] @ (33c024 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ b.n 33bf36 │ │ │ │ str.w r9, [r0, #808] @ 0x328 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ mov r2, r8 │ │ │ │ strd r0, r1, [r4, #800] @ 0x320 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427421,32 +427420,32 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - asrs r4, r1, #31 │ │ │ │ + asrs r4, r5, #31 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xebe20059 │ │ │ │ - subs r4, r4, r4 │ │ │ │ + subs r4, r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r3, r6] │ │ │ │ + strh r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 33be20 │ │ │ │ + b.n 33be60 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 33be4c │ │ │ │ + b.n 33be8c │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r5, r4 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r3, #30 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #154 @ 0x9a │ │ │ │ + cmp r6, #186 @ 0xba │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -427463,40 +427462,40 @@ │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc │ │ │ │ ite ne │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #216] @ (33c144 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33c0fc │ │ │ │ ldr r5, [pc, #204] @ (33c148 ) │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r4, [pc, #200] @ (33c14c ) │ │ │ │ mov r2, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ ldr r2, [pc, #192] @ (33c150 ) │ │ │ │ ldr r1, [pc, #192] @ (33c154 ) │ │ │ │ add.w r3, r4, #268 @ 0x10c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #176] @ (33c158 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2c9180 │ │ │ │ movs r1, #0 │ │ │ │ @@ -427509,15 +427508,15 @@ │ │ │ │ bl 2c8b80 │ │ │ │ ldr r2, [pc, #140] @ (33c15c ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #792] @ 0x318 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33c10a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -427525,15 +427524,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #96] @ (33c160 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ b.n 33c07a │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str.w r1, [r4, #808] @ 0x328 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r6, #0 │ │ │ │ @@ -427547,31 +427546,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xeace0059 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r1, #26 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #252 @ 0xfc │ │ │ │ + cmp r6, #28 │ │ │ │ movs r3, r7 │ │ │ │ - adds r0, r4, r7 │ │ │ │ + subs r0, r0, r0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r2, r1] │ │ │ │ + strh r4, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 33bcd8 │ │ │ │ + b.n 33bd18 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 33bd04 │ │ │ │ + b.n 33bd44 │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r0, r7 │ │ │ │ movs r1, r7 │ │ │ │ - cmp r5, #94 @ 0x5e │ │ │ │ + cmp r5, #126 @ 0x7e │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c164 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -427602,38 +427601,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (33c1fc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #60] @ (33c200 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 554c94 │ │ │ │ + bl 554cc4 │ │ │ │ ldr.w ip, [pc, #48] @ 33c204 │ │ │ │ ldr r2, [pc, #48] @ (33c208 ) │ │ │ │ movs r3, #15 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #188 @ 0xbc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, r3, r2 │ │ │ │ + adds r6, r7, r2 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #1008] @ (33c5f4 ) │ │ │ │ + ldr r7, [pc, #112] @ (33c274 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r3, r2 │ │ │ │ + adds r4, r7, r2 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033c20c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -427699,22 +427698,22 @@ │ │ │ │ adds r2, r0, #1 │ │ │ │ bne.n 33c25c │ │ │ │ b.n 33c244 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #24] @ (33c2d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ strd r0, r0, [sl], #356 @ 0x164 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w r4, {r0, r3, r4, r6} │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ movs r3, r7 │ │ │ │ movw r0, #7096 @ 0x1bb8 │ │ │ │ movt r0, #306 @ 0x132 │ │ │ │ subs r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -427740,25 +427739,25 @@ │ │ │ │ movs r1, #1 │ │ │ │ blx 222ef4 │ │ │ │ movs r0, #0 │ │ │ │ blx 22550c │ │ │ │ @ instruction: 0xe80c0059 │ │ │ │ ldr r0, [pc, #304] @ (33c45c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - cmp r5, #90 @ 0x5a │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ movs r3, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 55b0c8 │ │ │ │ + bl 55b0f8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strh r3, [r1, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427907,15 +427906,15 @@ │ │ │ │ orr.w r2, r0, r2, lsl #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 33c3d2 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ uxth r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ uxth r1, r1 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 33c51e │ │ │ │ mov r0, r1 │ │ │ │ mov r2, r1 │ │ │ │ cbnz r5, 33c524 │ │ │ │ @@ -427995,15 +427994,15 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add r2, pc │ │ │ │ strb r5, [r0, #7] │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #324 @ 0x144 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #4] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [pc, #64] @ (33c5e8 ) │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -428021,27 +428020,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (33c5f0 ) │ │ │ │ ldr r0, [pc, #36] @ (33c5f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #872] @ (33c948 ) │ │ │ │ + ldr r6, [pc, #1000] @ (33c9c8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #20 │ │ │ │ + cmp r3, #52 @ 0x34 │ │ │ │ movs r3, r7 │ │ │ │ - str r6, [sp, #256] @ 0x100 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r6, [pc, #544] @ (33c810 ) │ │ │ │ + ldr r6, [pc, #672] @ (33c890 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r2, #234 @ 0xea │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #224 @ 0xe0 │ │ │ │ + cmp r3, #0 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c5f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -428052,29 +428051,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (33c648 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ mov.w r3, #332 @ 0x14c │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #32] @ (33c64c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 426164 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 223518 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #280] @ (33c75c ) │ │ │ │ + ldr r6, [pc, #408] @ (33c7dc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #156 @ 0x9c │ │ │ │ movs r3, r7 │ │ │ │ - str r5, [sp, #680] @ 0x2a8 │ │ │ │ + str r5, [sp, #808] @ 0x328 │ │ │ │ movs r2, r7 │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0033c650 : │ │ │ │ adds r0, #12 │ │ │ │ bx lr │ │ │ │ @@ -428123,19 +428122,19 @@ │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ ldr r1, [pc, #16] @ (33c6e0 ) │ │ │ │ ldr r0, [pc, #16] @ (33c6e4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r5, [pc, #728] @ (33c9b8 ) │ │ │ │ + ldr r5, [pc, #856] @ (33ca38 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r2, #150 @ 0x96 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c6e8 : │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ @@ -428341,15 +428340,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (33c954 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33c894 │ │ │ │ ldr r3, [pc, #80] @ (33c958 ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r1, [pc, #80] @ (33c95c ) │ │ │ │ ldr r0, [pc, #80] @ (33c960 ) │ │ │ │ add r3, pc │ │ │ │ @@ -428375,37 +428374,37 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ - ldr r3, [pc, #608] @ (33cbb0 ) │ │ │ │ + ldr r3, [pc, #736] @ (33cc30 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #70 @ 0x46 │ │ │ │ + cmp r0, #102 @ 0x66 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #488] @ (33cb44 ) │ │ │ │ + ldr r3, [pc, #616] @ (33cbc4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #44 @ 0x2c │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #176 @ 0xb0 │ │ │ │ + cmp r0, #208 @ 0xd0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #408] @ (33cb00 ) │ │ │ │ + ldr r3, [pc, #536] @ (33cb80 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #24 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ movs r3, r7 │ │ │ │ - ldr r3, [pc, #328] @ (33cabc ) │ │ │ │ + ldr r3, [pc, #456] @ (33cb3c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #4 │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #84 @ 0x54 │ │ │ │ + cmp r0, #116 @ 0x74 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033c97c : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 33c992 │ │ │ │ movs r0, #0 │ │ │ │ @@ -428579,27 +428578,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ adds r2, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6ba414 │ │ │ │ + bl 6ba434 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33cb26 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r3, #12 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33cafc │ │ │ │ adds r2, #12 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r2, r2 │ │ │ │ ldrh r0, [r0, r2] │ │ │ │ - bl 6ba414 │ │ │ │ + bl 6ba434 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33cb26 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ ldrsb.w r2, [r4, #1436] @ 0x59c │ │ │ │ b.n 33cb22 │ │ │ │ ldr r3, [pc, #28] @ (33cb8c ) │ │ │ │ @@ -428612,19 +428611,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 33cbec │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #72] @ (33cbd8 ) │ │ │ │ + ldr r1, [pc, #200] @ (33cc58 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ movs r3, r7 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cb98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -428719,25 +428718,25 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ svc 96 @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ udf #254 @ 0xfe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #136] @ (33cd20 ) │ │ │ │ + ldr r0, [pc, #264] @ (33cda0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #212 @ 0xd4 │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ movs r3, r7 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r5, #0 │ │ │ │ movs r3, r7 │ │ │ │ - ldr r0, [pc, #48] @ (33ccd4 ) │ │ │ │ + ldr r0, [pc, #176] @ (33cd54 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ movs r3, r7 │ │ │ │ - movs r5, #134 @ 0x86 │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033ccac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -428795,15 +428794,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r2, #31 │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -428815,19 +428814,19 @@ │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ adds r3, #16 │ │ │ │ uxtb r3, r3 │ │ │ │ add.w lr, r4, r3 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 33cd06 │ │ │ │ nop │ │ │ │ - bx r8 │ │ │ │ + bx ip │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #222 @ 0xde │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ movs r3, r7 │ │ │ │ - movs r3, #234 @ 0xea │ │ │ │ + movs r4, #10 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033cda0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -429015,15 +429014,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 51af4c │ │ │ │ + bl 51af7c │ │ │ │ cmp r5, r7 │ │ │ │ bne.n 33cf7a │ │ │ │ b.n 33ceb0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ble.n 33cfe0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ @@ -429125,15 +429124,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r0, #892] @ 0x37c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - bl 6ba414 │ │ │ │ + bl 6ba434 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d086 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429171,19 +429170,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33d140 ) │ │ │ │ ldr r0, [pc, #20] @ (33d144 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bics r0, r6 │ │ │ │ + mvns r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #38 @ 0x26 │ │ │ │ + movs r1, #70 @ 0x46 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #52 @ 0x34 │ │ │ │ + movs r1, #84 @ 0x54 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #160] @ (33d1fc ) │ │ │ │ @@ -429213,59 +429212,59 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #96] @ (33d210 ) │ │ │ │ ldr r1, [pc, #100] @ (33d214 ) │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33fd70 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ (33d218 ) │ │ │ │ and.w ip, r3, #7 │ │ │ │ mov r1, r6 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bls.n 33d158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r2 │ │ │ │ + muls r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 33cbc4 │ │ │ │ + b.n 33cc04 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r4!, {r3, r6} │ │ │ │ + stmia r4!, {r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #202 @ 0xca │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ movs r3, r7 │ │ │ │ ldr.w r2, [r1, #880] @ 0x370 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 33d232 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -429279,21 +429278,21 @@ │ │ │ │ ldr.w r4, [r1, #888] @ 0x378 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #892] @ 0x37c │ │ │ │ mov r5, r0 │ │ │ │ lsls r2, r4, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 55a950 │ │ │ │ + bl 55a980 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 55a950 │ │ │ │ + bl 55a980 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -429455,15 +429454,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r2, [r0, #892] @ 0x37c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r2, r2, r1, lsl #4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ - bl 6ba414 │ │ │ │ + bl 6ba434 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d3ba │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -429584,23 +429583,23 @@ │ │ │ │ ldr.w r2, [r0, #888] @ 0x378 │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r4, r2 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsls r2, r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55a950 │ │ │ │ + bl 55a980 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r4, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r3, #896] @ 0x380 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 55a950 │ │ │ │ + b.w 55a980 │ │ │ │ nop │ │ │ │ │ │ │ │ 0033d578 : │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ and.w r0, r0, #2 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -429700,19 +429699,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bpl.n 33d710 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 33d6cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r6, r7 │ │ │ │ + adds r2, r2, #0 │ │ │ │ movs r3, r7 │ │ │ │ - adds r6, r0, #2 │ │ │ │ + adds r6, r4, #2 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #312] @ (33d7d4 ) │ │ │ │ @@ -429807,15 +429806,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w ip, lr, r6 │ │ │ │ ldr.w r3, [ip, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r6, [lr, r6] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ strd r6, ip, [sp] │ │ │ │ - bl 51af4c │ │ │ │ + bl 51af7c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 33d6c6 │ │ │ │ bic.w r1, r1, r2 │ │ │ │ ldr r2, [pc, #88] @ (33d7ec ) │ │ │ │ strb r1, [r0, r3] │ │ │ │ ldr r3, [pc, #64] @ (33d7d8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -429853,19 +429852,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 33d850 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 33d784 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 33d8d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #24 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r1, r2 │ │ │ │ + subs r6, r5, r2 │ │ │ │ movs r3, r7 │ │ │ │ - push {r1, r4, r5, r6, r7} │ │ │ │ + push {r1, r4, lr} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033d7fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429901,19 +429900,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33d86c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r4, r0 │ │ │ │ movs r3, r7 │ │ │ │ - subs r4, r2, r2 │ │ │ │ + subs r4, r6, r2 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033d870 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -429995,15 +429994,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33d8ca │ │ │ │ ldr r0, [pc, #72] @ (33d994 ) │ │ │ │ ubfx r3, r3, #6, #1 │ │ │ │ lsrs r2, r2, #31 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strbpl.w r3, [r4, #1428] @ 0x594 │ │ │ │ bpl.n 33d8e6 │ │ │ │ ldrb.w r2, [r4, #885] @ 0x375 │ │ │ │ @@ -430020,15 +430019,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, r6 │ │ │ │ + adds r4, r3, r7 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r1, [r0, #888] @ 0x378 │ │ │ │ @@ -430062,19 +430061,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33da0c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #234 @ 0xea │ │ │ │ + subs r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r4, r1 │ │ │ │ + adds r0, r0, r2 │ │ │ │ movs r3, r7 │ │ │ │ - adds r4, r5, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ movs r3, r7 │ │ │ │ cbz r1, 33da68 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r6, #12 │ │ │ │ @@ -430275,70 +430274,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 33dc24 │ │ │ │ ldr r3, [pc, #92] @ (33dcb8 ) │ │ │ │ ldr r2, [pc, #96] @ (33dcbc ) │ │ │ │ ldr r1, [pc, #96] @ (33dcc0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r0, #94 @ 0x5e │ │ │ │ b.n 33dc24 │ │ │ │ ldr r3, [pc, #72] @ (33dcc4 ) │ │ │ │ mov.w r2, #338 @ 0x152 │ │ │ │ ldr r4, [pc, #72] @ (33dcc8 ) │ │ │ │ ldr r1, [pc, #72] @ (33dccc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 33dc52 │ │ │ │ beq.n 33dd90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r7, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #17 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, r0, r0 │ │ │ │ + adds r2, r4, r0 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r4, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ - bl 70dcaa <_IO_stdin_used@@Base+0x48f72> │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + bl 70dcaa <_IO_stdin_used@@Base+0x48f52> │ │ │ │ + subs r0, #194 @ 0xc2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ + asrs r0, r7, #29 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #130 @ 0x82 │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ movs r3, r7 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r6, #23 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033dcd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -430424,23 +430423,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (33dde4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mvn.w r4, #21 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 33dd98 │ │ │ │ - asrs r4, r7, #26 │ │ │ │ + asrs r4, r3, #27 │ │ │ │ movs r3, r7 │ │ │ │ - adds r7, #28 │ │ │ │ + adds r7, #60 @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r1, #23 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033dde8 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 33ddfe │ │ │ │ movs r0, #0 │ │ │ │ @@ -430476,20 +430475,20 @@ │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 33de1c │ │ │ │ ldr.w r1, [r0, #892] @ 0x37c │ │ │ │ mov r6, r0 │ │ │ │ lsls r2, r5, #4 │ │ │ │ mov r0, lr │ │ │ │ mov r4, lr │ │ │ │ - bl 55aec8 │ │ │ │ + bl 55aef8 │ │ │ │ adds r2, r5, #7 │ │ │ │ ldr.w r1, [r6, #896] @ 0x380 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ - bl 55aec8 │ │ │ │ + bl 55aef8 │ │ │ │ ldr.w r3, [r6, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33de84 │ │ │ │ ldrb.w r2, [r6, #885] @ 0x375 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrsb.w r2, [r3, #3] │ │ │ │ @@ -430618,19 +430617,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33dfd0 ) │ │ │ │ ldr r0, [pc, #20] @ (33dfd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r5, #32 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r6, #10 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r1, #13 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033dfd8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -430667,19 +430666,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e050 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r4, #166 @ 0xa6 │ │ │ │ + adds r4, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r3, #8 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r6, #10 │ │ │ │ + asrs r0, r2, #11 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e054 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 33e06a │ │ │ │ movs r0, #0 │ │ │ │ @@ -430839,19 +430838,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ ldmia r2!, {r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r3, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r6, r2, #8 │ │ │ │ + asrs r6, r6, #8 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033e200 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -430903,19 +430902,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e29c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r2, #31 │ │ │ │ + lsrs r0, r6, #31 │ │ │ │ movs r3, r7 │ │ │ │ - asrs r0, r2, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ movs r3, r7 │ │ │ │ subs r0, r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -430948,46 +430947,46 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #176] @ (33e3ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #164] @ (33e3b0 ) │ │ │ │ ldr r1, [pc, #164] @ (33e3b4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #144] @ (33e3b8 ) │ │ │ │ ldr r1, [pc, #148] @ (33e3bc ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #128] @ (33e3c0 ) │ │ │ │ ldr r1, [pc, #132] @ (33e3c4 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r6, [pc, #120] @ (33e3c8 ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #116] @ (33e3cc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #116] @ (33e3d0 ) │ │ │ │ ldr r2, [pc, #120] @ (33e3d4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r2, pc │ │ │ │ @@ -431015,30 +431014,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ movs r1, r7 │ │ │ │ - uxtb r0, r5 │ │ │ │ + cbz r0, 33e3fa │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r0, #52] @ 0x34 │ │ │ │ + ldr r2, [r4, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r7, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf7360038 │ │ │ │ - @ instruction: 0xf7500038 │ │ │ │ + @ instruction: 0xf7560038 │ │ │ │ + @ instruction: 0xf7700038 │ │ │ │ stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r3, r0, #11 │ │ │ │ @@ -431061,15 +431060,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 55b3bc │ │ │ │ + bl 55b3ec │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 33e404 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -431093,15 +431092,15 @@ │ │ │ │ add r7, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b4c4 │ │ │ │ + bl 55b4f4 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5, #0] │ │ │ │ bhi.n 33e4c8 │ │ │ │ adds r5, #4 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 33e462 │ │ │ │ ldrd r0, r1, [sp, #4] │ │ │ │ @@ -431152,15 +431151,15 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (33e62c ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #30 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3469dc │ │ │ │ movs r0, #0 │ │ │ │ @@ -431259,41 +431258,41 @@ │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + adds r0, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r7, #27 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r0, #28 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (33e67c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsls r0, r4, #12 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 33e6e0 │ │ │ │ @@ -431303,67 +431302,67 @@ │ │ │ │ ldr r1, [pc, #76] @ (33e6e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #60] @ (33e6ec ) │ │ │ │ ldr r3, [pc, #60] @ (33e6f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #60] @ (33e6f4 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ (33e6f8 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #15 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r2, [pc, #48] @ (33e6fc ) │ │ │ │ ldr r1, [pc, #48] @ (33e700 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 555a10 │ │ │ │ + b.w 555a40 │ │ │ │ nop │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r6, #120] @ 0x78 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #476] @ (33e8cc ) │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #376 @ 0x178 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ tst.w r3, #4 │ │ │ │ ite eq │ │ │ │ moveq.w r3, #256 @ 0x100 │ │ │ │ movne.w r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 33e740 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ - bl 55a950 │ │ │ │ + bl 55a980 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -431373,71 +431372,71 @@ │ │ │ │ ldr r0, [pc, #20] @ (33e760 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #142 @ 0x8e │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r0, r1, #24 │ │ │ │ + lsrs r0, r5, #24 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f74 │ │ │ │ + bl 551fa4 │ │ │ │ cbz r0, 33e78c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #60] @ (33e7cc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ ldr r1, [pc, #56] @ (33e7d0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ ldr r1, [pc, #48] @ (33e7d4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ orr.w r3, r5, r6 │ │ │ │ orrs r0, r3 │ │ │ │ bne.n 33e77a │ │ │ │ ldr r3, [pc, #32] @ (33e7d8 ) │ │ │ │ movw r2, #2861 @ 0xb2d │ │ │ │ ldr r1, [pc, #28] @ (33e7dc ) │ │ │ │ ldr r0, [pc, #32] @ (33e7e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #38] @ 0x26 │ │ │ │ movs r1, r7 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r6, #23 │ │ │ │ + lsrs r0, r2, #24 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r3, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #204] @ (33e8c0 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -431471,15 +431470,15 @@ │ │ │ │ eors r2, r0 │ │ │ │ bics r2, r1 │ │ │ │ bne.n 33e82e │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cbz r2, 33e858 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r1, #33 @ 0x21 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ cbnz r4, 33e880 │ │ │ │ ldr r3, [pc, #120] @ (33e8cc ) │ │ │ │ add r3, pc │ │ │ │ b.n 33e884 │ │ │ │ ldrh.w r3, [ip, #2] │ │ │ │ @@ -431526,21 +431525,21 @@ │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r1, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r0, #112 @ 0x70 │ │ │ │ + cmp r0, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r6, r5, #21 │ │ │ │ + lsrs r6, r1, #22 │ │ │ │ movs r3, r7 │ │ │ │ - ldrh r2, [r5, r1] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r3, #21 │ │ │ │ + lsrs r0, r7, #21 │ │ │ │ movs r3, r7 │ │ │ │ stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -431549,31 +431548,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (33e924 ) │ │ │ │ ldr r1, [pc, #48] @ (33e928 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #36] @ (33e92c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #226 @ 0xe2 │ │ │ │ + cmp r5, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r3, #84] @ 0x54 │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ lsls r5, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431583,32 +431582,32 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #60] @ (33e988 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 2c4250 │ │ │ │ ldr r1, [pc, #32] @ (33e98c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1228 @ 0x4cc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 426164 │ │ │ │ - cmp r4, #140 @ 0x8c │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #122 @ 0x7a │ │ │ │ + movs r6, #154 @ 0x9a │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r4, sp, #816 @ 0x330 │ │ │ │ movs r2, r7 │ │ │ │ vshr.u32 q8, , #16 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #96] @ 33ea00 │ │ │ │ @@ -431617,15 +431616,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #92] @ (33ea08 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #72] @ (33ea0c ) │ │ │ │ add.w r0, r0, #1160 @ 0x488 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #1160] @ 0x488 │ │ │ │ bl 2c420c │ │ │ │ @@ -431642,19 +431641,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r6, #26 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ movs r1, r7 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ movs r2, r7 │ │ │ │ subs r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ vmov.i32 q0, #229 @ 0x000000e5 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -431672,15 +431671,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (33eae0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #28] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33eac8 │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ cbz r2, 33eac8 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r1, ip │ │ │ │ mov r0, ip │ │ │ │ @@ -431719,23 +431718,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 33eaa4 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - cmp r3, #168 @ 0xa8 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #168 @ 0xa8 │ │ │ │ movs r1, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #744 @ 0x2e8 │ │ │ │ + add r3, sp, #872 @ 0x368 │ │ │ │ movs r2, r7 │ │ │ │ stmia r0!, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -431766,49 +431765,49 @@ │ │ │ │ ldr r6, [pc, #308] @ (33ec6c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #288] @ (33ec70 ) │ │ │ │ ldr r1, [pc, #288] @ (33ec74 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ec0e │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33eb1a │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #200] @ (33ec64 ) │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33eb2a │ │ │ │ ldr r3, [pc, #208] @ (33ec78 ) │ │ │ │ @@ -431823,15 +431822,15 @@ │ │ │ │ bpl.n 33eb2a │ │ │ │ ldr r0, [pc, #192] @ (33ec80 ) │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33eb30 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp.w sl, #0 │ │ │ │ blt.n 33ec3e │ │ │ │ ldr.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -431875,51 +431874,51 @@ │ │ │ │ ldr r0, [pc, #88] @ (33eca0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #208 @ 0xd0 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r1, #52] @ 0x34 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ ittt │ │ │ │ lsl r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ mov r0, r0 │ │ │ │ - lsrs r6, r2, #11 │ │ │ │ + lsrs r6, r6, #11 │ │ │ │ movs r3, r7 │ │ │ │ - ldmia r3!, {r1, r2, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #120 @ 0x78 │ │ │ │ + movs r4, #152 @ 0x98 │ │ │ │ movs r1, r7 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #9 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r1, #2 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #168 @ 0xa8 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r6, #8 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + cmp r1, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r0, #1 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ movs r3, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 33ed30 │ │ │ │ @@ -431971,25 +431970,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (33ed58 ) │ │ │ │ ldr r0, [pc, #32] @ (33ed5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - cmp r0, #182 @ 0xb6 │ │ │ │ + cmp r0, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r5, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ movs r3, r7 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r2, #29 │ │ │ │ + lsls r0, r6, #29 │ │ │ │ movs r3, r7 │ │ │ │ - lsrs r6, r3, #4 │ │ │ │ + lsrs r6, r7, #4 │ │ │ │ movs r3, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (33edf0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -431997,24 +431996,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (33edf8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #104] @ (33edfc ) │ │ │ │ ldr r1, [pc, #108] @ (33ee00 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 34419c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 33edb6 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ ands.w r3, r3, #4 │ │ │ │ bne.n 33edc8 │ │ │ │ mov r0, r3 │ │ │ │ @@ -432036,23 +432035,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3482e0 │ │ │ │ sub.w r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 33edb6 │ │ │ │ nop │ │ │ │ - cmp r0, #96 @ 0x60 │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r0!, {r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r4} │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #52 @ 0x34 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, sp, #400 @ 0x190 │ │ │ │ + add r0, sp, #528 @ 0x210 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #192] @ (33eed8 ) │ │ │ │ @@ -432070,50 +432069,50 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #164] @ (33eeec ) │ │ │ │ ldr r1, [pc, #168] @ (33eef0 ) │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #148] @ (33eef4 ) │ │ │ │ ldr r1, [pc, #152] @ (33eef8 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r3, r5 │ │ │ │ add.w r2, sp, #19 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 688068 │ │ │ │ + bl 688088 │ │ │ │ ldr r2, [pc, #80] @ (33eefc ) │ │ │ │ ldr r3, [pc, #48] @ (33eedc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -432129,27 +432128,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #180 @ 0xb4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #230 @ 0xe6 │ │ │ │ movs r1, r7 │ │ │ │ - ldrb r2, [r0, #16] │ │ │ │ + ldrb r2, [r4, #16] │ │ │ │ movs r1, r7 │ │ │ │ - str r0, [r1, #0] │ │ │ │ + str r0, [r5, #0] │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r0!, {r2, r5} │ │ │ │ + ldmia r0!, {r2, r6} │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ movs r1, r7 │ │ │ │ - add r7, pc, #608 @ (adr r7, 33f15c ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 33f1dc ) │ │ │ │ movs r2, r7 │ │ │ │ pop {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -432160,24 +432159,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (33efbc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #144] @ (33efc0 ) │ │ │ │ ldr r1, [pc, #144] @ (33efc4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ movs r2, #0 │ │ │ │ ldr r6, [pc, #128] @ (33efc8 ) │ │ │ │ adds r3, #26 │ │ │ │ add r6, pc │ │ │ │ str.w r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -432206,26 +432205,26 @@ │ │ │ │ add.w r1, r4, #688 @ 0x2b0 │ │ │ │ bl 3eaaac │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3eb914 │ │ │ │ mov r0, r4 │ │ │ │ - bl 51af50 │ │ │ │ + bl 51af80 │ │ │ │ b.n 33ef78 │ │ │ │ nop │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r2, [r7, r4] │ │ │ │ + ldrsh r2, [r3, r5] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r7!, {r2, r4, r6} │ │ │ │ + stmia r7!, {r2, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - movs r0, #150 @ 0x96 │ │ │ │ + movs r0, #182 @ 0xb6 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #792 @ (adr r6, 33f2e0 ) │ │ │ │ + add r6, pc, #920 @ (adr r6, 33f360 ) │ │ │ │ movs r2, r7 │ │ │ │ cbnz r2, 33f03c │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -432247,15 +432246,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add.w r6, r5, #228 @ 0xe4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ bl 33e990 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 33f054 │ │ │ │ @@ -432282,43 +432281,43 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f0a8 ) │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 33f02a │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b.n 33f024 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r4, 33f0d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r3, #7 │ │ │ │ + subs r2, r7, #7 │ │ │ │ movs r1, r7 │ │ │ │ - add r6, pc, #40 @ (adr r6, 33f0c4 ) │ │ │ │ + add r6, pc, #168 @ (adr r6, 33f144 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #224 @ 0xe0 │ │ │ │ + movs r6, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ revsh r6, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r6!, {r1, r4} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -432347,32 +432346,32 @@ │ │ │ │ ldr r1, [pc, #308] @ (33f22c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #288] @ (33f230 ) │ │ │ │ ldr r1, [pc, #288] @ (33f234 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r3, r4, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ @@ -432403,102 +432402,102 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #156] @ (33f244 ) │ │ │ │ ldr r1, [pc, #160] @ (33f248 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ b.n 33f14c │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 51af54 │ │ │ │ + bl 51af84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33f0e2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ (33f24c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ rev r4, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #224 @ 0xe0 │ │ │ │ + movs r5, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r3, r5] │ │ │ │ + ldrb r2, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r6, #2 │ │ │ │ + subs r6, r2, #3 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, pc, #920 @ (adr r4, 33f5d0 ) │ │ │ │ + add r5, pc, #24 @ (adr r5, 33f250 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r4, #76 @ 0x4c │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r0, r3] │ │ │ │ + ldrb r6, [r4, r3] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r4!, {r1, r5, r6, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r0, #1 │ │ │ │ movs r1, r7 │ │ │ │ - add r4, pc, #328 @ (adr r4, 33f394 ) │ │ │ │ + add r4, pc, #456 @ (adr r4, 33f414 ) │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f250 : │ │ │ │ cbz r1, 33f292 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [r1, #16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 55461c │ │ │ │ + bl 55464c │ │ │ │ ldr r3, [pc, #44] @ (33f2a0 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 33bd88 │ │ │ │ @@ -432511,15 +432510,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - lsls r4, r2, #17 │ │ │ │ + lsls r4, r6, #17 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f2a4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -432549,19 +432548,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (33f300 ) │ │ │ │ ldr r0, [pc, #20] @ (33f304 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + movs r3, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r4, r3, #6 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r5, #15 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r7, [r0, #1764] @ 0x6e4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -432603,15 +432602,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r1, #4] │ │ │ │ b.n 33f364 │ │ │ │ ldrh r1, [r1, #22] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ umull r3, ip, r0, r4 │ │ │ │ add.w r1, r8, r7 │ │ │ │ mla ip, r0, r5, ip │ │ │ │ ldr.w r0, [r8, r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33f362 │ │ │ │ @@ -432665,25 +432664,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (33f440 ) │ │ │ │ ldr r0, [pc, #32] @ (33f444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - movs r1, #206 @ 0xce │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r0, #2 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ movs r3, r7 │ │ │ │ - movs r1, #182 @ 0xb6 │ │ │ │ + movs r1, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ movs r3, r7 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f448 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432733,24 +432732,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (33f564 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #140] @ (33f568 ) │ │ │ │ ldr r1, [pc, #140] @ (33f56c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 33f532 │ │ │ │ ldr r4, [pc, #124] @ (33f570 ) │ │ │ │ ldr r6, [pc, #124] @ (33f574 ) │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ @@ -432758,24 +432757,24 @@ │ │ │ │ ldr.w r0, [r0, #1128] @ 0x468 │ │ │ │ cbz r0, 33f544 │ │ │ │ ldr r1, [pc, #112] @ (33f578 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #100] @ (33f57c ) │ │ │ │ ldr r1, [pc, #100] @ (33f580 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 33f4fe │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -432787,38 +432786,38 @@ │ │ │ │ ldr r1, [pc, #60] @ (33f588 ) │ │ │ │ ldr r0, [pc, #60] @ (33f58c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #52 @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, r6] │ │ │ │ + ldr r6, [r5, r6] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r1!, {r3, r5, r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, r5, r3 │ │ │ │ + subs r2, r1, r4 │ │ │ │ movs r1, r7 │ │ │ │ - add r1, pc, #104 @ (adr r1, 33f5d8 ) │ │ │ │ + add r1, pc, #232 @ (adr r1, 33f658 ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r3, r5] │ │ │ │ + ldr r4, [r7, r5] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r5, r2 │ │ │ │ + subs r6, r1, r3 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, pc, #888 @ (adr r0, 33f8fc ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 33f97c ) │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #138 @ 0x8a │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vqadd.u64 d0, d12, d26 │ │ │ │ - lsls r2, r3, #6 │ │ │ │ + vqadd.u16 d16, d12, d26 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ movs r3, r7 │ │ │ │ │ │ │ │ 0033f590 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -432832,22 +432831,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add.w r3, r4, #396 @ 0x18c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ add.w r3, r4, #412 @ 0x19c │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r1, [r6, #1264] @ 0x4f0 │ │ │ │ cmp r1, r5 │ │ │ │ bne.n 33f604 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 33f5f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ @@ -432864,22 +432863,22 @@ │ │ │ │ ldr r1, [pc, #28] @ (33f624 ) │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [pc, #28] @ (33f628 ) │ │ │ │ movw r2, #638 @ 0x27e │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ movs r3, r7 │ │ │ │ - b.n 33efe4 │ │ │ │ + b.n 33f024 │ │ │ │ movs r1, r7 │ │ │ │ - mrc2 0, 3, r0, cr12, cr10, {1} │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + mrc2 0, 4, r0, cr12, cr10, {1} │ │ │ │ + lsls r6, r4, #4 │ │ │ │ movs r3, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #320] @ (33f780 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -432911,25 +432910,25 @@ │ │ │ │ add.w r9, r8, #236 @ 0xec │ │ │ │ ldr r1, [pc, #268] @ (33f794 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r7, r8, #228 @ 0xe4 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #248] @ (33f798 ) │ │ │ │ ldr r1, [pc, #248] @ (33f79c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r6, [r0, #1128] @ 0x468 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 33f684 │ │ │ │ add.w r4, r4, r4, lsl #2 │ │ │ │ add.w sl, r7, #8 │ │ │ │ add r4, fp │ │ │ │ adds r0, r4, #1 │ │ │ │ @@ -432959,23 +432958,23 @@ │ │ │ │ ldr r1, [pc, #160] @ (33f7a8 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strb r3, [r4, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #136] @ (33f7ac ) │ │ │ │ ldr r1, [pc, #140] @ (33f7b0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 33f6de │ │ │ │ ldr r2, [pc, #120] @ (33f7b4 ) │ │ │ │ ldr r3, [pc, #72] @ (33f788 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -433000,37 +432999,37 @@ │ │ │ │ mov r8, r0 │ │ │ │ blx 223fb0 │ │ │ │ b.n 33f73a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r7, #3 │ │ │ │ + lsls r0, r3, #4 │ │ │ │ movs r3, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r7, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ movs r0, r7 │ │ │ │ - it al │ │ │ │ - moval r7, r7 │ │ │ │ - adds r6, r4, r4 │ │ │ │ + stmia r0!, {r3} │ │ │ │ + movs r7, r7 │ │ │ │ + adds r6, r0, r5 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ movs r3, r7 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + ldrsb r0, [r5, r5] │ │ │ │ movs r0, r7 │ │ │ │ - itte vs │ │ │ │ - movvs r7, r7 │ │ │ │ - addvs r4, r4, r2 │ │ │ │ - movvc r1, r7 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + itte hi │ │ │ │ + movhi r7, r7 │ │ │ │ + addhi r4, r0, r3 │ │ │ │ + movls r1, r7 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ movs r2, r7 │ │ │ │ cbz r6, 33f82a │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0033f7b8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -433047,15 +433046,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add.w r3, r5, #396 @ 0x18c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 33f814 │ │ │ │ ldrb.w r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -433070,21 +433069,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (33f834 ) │ │ │ │ add.w r3, r5, #460 @ 0x1cc │ │ │ │ ldr r0, [pc, #28] @ (33f838 ) │ │ │ │ movw r2, #658 @ 0x292 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r2, r0, #0 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vqadd.u16 d0, d14, d26 │ │ │ │ - b.n 33fd90 │ │ │ │ + vqadd.u64 d0, d14, d26 │ │ │ │ + b.n 33fdd0 │ │ │ │ movs r1, r7 │ │ │ │ - stc2l 0, cr0, [ip], #-232 @ 0xffffff18 │ │ │ │ - mrc2 0, 7, r0, cr6, cr10, {1} │ │ │ │ + stc2 0, cr0, [ip], {58} @ 0x3a │ │ │ │ + vqadd.u16 d0, d6, d26 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #348] @ (33f9ac ) │ │ │ │ mov fp, r3 │ │ │ │ @@ -433095,23 +433094,23 @@ │ │ │ │ add.w r6, r4, #236 @ 0xec │ │ │ │ ldr r2, [pc, #332] @ (33f9b0 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ ldr r1, [pc, #332] @ (33f9b4 ) │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #320] @ (33f9b8 ) │ │ │ │ ldr r1, [pc, #324] @ (33f9bc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w sl, [r5, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f94a │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #300] @ (33f9c0 ) │ │ │ │ ldr.w r8, [pc, #304] @ 33f9c4 │ │ │ │ mov r9, r0 │ │ │ │ @@ -433123,35 +433122,35 @@ │ │ │ │ ldr.w r0, [r4, #1128] @ 0x468 │ │ │ │ cbz r0, 33f902 │ │ │ │ ldr r1, [pc, #284] @ (33f9c8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #268] @ (33f9cc ) │ │ │ │ ldr r1, [pc, #272] @ (33f9d0 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #256] @ (33f9d4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f968 │ │ │ │ ldr r1, [pc, #244] @ (33f9d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 33f946 │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 33f946 │ │ │ │ ldrb.w r3, [r5, #80] @ 0x50 │ │ │ │ cbnz r3, 33f902 │ │ │ │ mov r4, r5 │ │ │ │ @@ -433219,77 +433218,77 @@ │ │ │ │ ldr r1, [pc, #80] @ (33f9ec ) │ │ │ │ ldr r0, [pc, #80] @ (33f9f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - adds r4, r0, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ movs r0, r7 │ │ │ │ - bkpt 0x000a │ │ │ │ + bkpt 0x002a │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #512] @ 0x200 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r0, #5 │ │ │ │ + adds r0, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, r6] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ movs r0, r7 │ │ │ │ - pop {r1, r6, r7, pc} │ │ │ │ + pop {r1, r5, r6, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #28 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r5, [sp, #224] @ 0xe0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ movs r2, r7 │ │ │ │ - mrc2 0, 3, r0, cr0, cr10, {1} │ │ │ │ - mcr2 0, 3, r0, cr2, cr10, {1} │ │ │ │ - adds r6, r7, #1 │ │ │ │ + mrc2 0, 4, r0, cr0, cr10, {1} │ │ │ │ + mcr2 0, 4, r0, cr2, cr10, {1} │ │ │ │ + adds r6, r3, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xfb30003a │ │ │ │ - mrc2 0, 0, r0, cr2, cr10, {1} │ │ │ │ - adds r2, r7, #0 │ │ │ │ + @ instruction: 0xfb50003a │ │ │ │ + mrc2 0, 1, r0, cr2, cr10, {1} │ │ │ │ + adds r2, r3, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xfaec003a │ │ │ │ - stc2 0, cr0, [sl, #232]! @ 0xe8 │ │ │ │ + @ instruction: 0xfb0c003a │ │ │ │ + stc2l 0, cr0, [sl, #232] @ 0xe8 │ │ │ │ │ │ │ │ 0033f9f4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ (33fa20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r4, #-232] @ 0xffffff18 │ │ │ │ + stc2l 0, cr0, [r4, #-232]! @ 0xffffff18 │ │ │ │ │ │ │ │ 0033fa24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r5, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ands.w r2, r5, #7 │ │ │ │ bne.n 33fab6 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r1, [r4, #1136] @ 0x470 │ │ │ │ ldr r1, [pc, #100] @ (33fabc ) │ │ │ │ @@ -433304,15 +433303,15 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r5, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [pc, #72] @ (33fac0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (33fac4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #64] @ (33fac8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33fa98 │ │ │ │ add.w r2, r0, #1272 @ 0x4f8 │ │ │ │ str.w r2, [r3, #1276] @ 0x4fc │ │ │ │ @@ -433326,18 +433325,18 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 226160 │ │ │ │ nop │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r3, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stc2 0, cr0, [r0], {58} @ 0x3a │ │ │ │ - b.n 33faec │ │ │ │ + stc2 0, cr0, [r0], #232 @ 0xe8 │ │ │ │ + b.n 33fb2c │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0x4782 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bx sp │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0033fad0 : │ │ │ │ @@ -433350,24 +433349,24 @@ │ │ │ │ ldr r5, [pc, #156] @ (33fb84 ) │ │ │ │ mov r8, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, r3 │ │ │ │ ldrb.w r6, [sp, #40] @ 0x28 │ │ │ │ - bl 54b554 │ │ │ │ + bl 54b584 │ │ │ │ ldr r2, [pc, #140] @ (33fb88 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #140] @ (33fb8c ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ands.w r2, r6, #7 │ │ │ │ bne.n 33fb7e │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add.w r5, r5, #396 @ 0x18c │ │ │ │ str.w r2, [r0, #1140] @ 0x474 │ │ │ │ @@ -433379,15 +433378,15 @@ │ │ │ │ add r2, pc │ │ │ │ strb.w r6, [r0, #81] @ 0x51 │ │ │ │ str.w r8, [r0, #1132] @ 0x46c │ │ │ │ add r1, pc │ │ │ │ str.w r9, [r0, #1136] @ 0x470 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #76] @ (33fb98 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str.w r3, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r3, 33fb5e │ │ │ │ add.w r1, r0, #1272 @ 0x4f8 │ │ │ │ @@ -433402,22 +433401,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 226160 │ │ │ │ nop │ │ │ │ - subs r6, r3, r3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfbcc003a │ │ │ │ - svc 86 @ 0x56 │ │ │ │ + @ instruction: 0xfbec003a │ │ │ │ + svc 118 @ 0x76 │ │ │ │ movs r1, r7 │ │ │ │ mov ip, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov lr, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ │ │ │ │ 0033fba0 : │ │ │ │ @@ -433432,24 +433431,24 @@ │ │ │ │ ldr r1, [pc, #132] @ (33fc40 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #116] @ (33fc44 ) │ │ │ │ add.w r4, r4, #396 @ 0x18c │ │ │ │ ldr r1, [pc, #112] @ (33fc48 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ cbz r2, 33fbf6 │ │ │ │ ldr.w r3, [r0, #1276] @ 0x4fc │ │ │ │ str.w r3, [r2, #1276] @ 0x4fc │ │ │ │ ldr.w r2, [r0, #1272] @ 0x4f8 │ │ │ │ ldr.w r1, [r0, #1276] @ 0x4fc │ │ │ │ add.w r3, r0, #1280 @ 0x500 │ │ │ │ @@ -433462,34 +433461,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (33fc54 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54b5c0 │ │ │ │ + b.w 54b5f0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + strh r4, [r6, r2] │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r0, r5] │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfb22003a │ │ │ │ - udf #180 @ 0xb4 │ │ │ │ + @ instruction: 0xfb42003a │ │ │ │ + udf #212 @ 0xd4 │ │ │ │ movs r1, r7 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r3, r1] │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r1, r3] │ │ │ │ + strh r2, [r5, r3] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fc58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -433598,74 +433597,74 @@ │ │ │ │ 0033fd70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #44] @ 33fdb4 │ │ │ │ ldr r2, [pc, #44] @ (33fdb8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #40] @ (33fdbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r4, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fdc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #128] @ (33fe60 ) │ │ │ │ ldr r2, [pc, #132] @ (33fe64 ) │ │ │ │ add.w r5, r6, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (33fe68 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r7, [pc, #116] @ (33fe6c ) │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ add r7, pc │ │ │ │ mov r0, r6 │ │ │ │ addw r6, r6, #1124 @ 0x464 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ str.w r0, [r9] │ │ │ │ str.w r0, [r8] │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 33fe46 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 33fe46 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldrb r3, [r3, #25] │ │ │ │ cmp r3, r2 │ │ │ │ it ge │ │ │ │ movge r3, r2 │ │ │ │ @@ -433683,58 +433682,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r2, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r4, #7 │ │ │ │ + asrs r0, r0, #8 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #200] @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + svc 218 @ 0xda │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0033fe70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #56] @ 33fec0 │ │ │ │ ldr r2, [pc, #56] @ (33fec4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #52] @ (33fec8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #324 @ 0x144 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r0, #29 │ │ │ │ + asrs r6, r4, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r6, #4 │ │ │ │ + asrs r4, r2, #5 │ │ │ │ movs r1, r7 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0033fecc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -433756,15 +433755,15 @@ │ │ │ │ strb r2, [r1, #6] │ │ │ │ ldr r1, [pc, #104] @ (33ff6c ) │ │ │ │ add r2, sp, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #1292 @ 0x50c │ │ │ │ - bl 559e74 │ │ │ │ + bl 559ea4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 33ff56 │ │ │ │ ldrb.w r1, [r4, #877] @ 0x36d │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ cbz r1, 33ff50 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ @@ -433785,15 +433784,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r3, r3, #247 @ 0xf7 │ │ │ │ b.n 33ff26 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 33ff18 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -433821,15 +433820,15 @@ │ │ │ │ str.w ip, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w ip, [pc, #108] @ 34001c │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 558b20 │ │ │ │ + bl 558b50 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 340002 │ │ │ │ ldrb.w r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ cbz r0, 33fffc │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -433850,15 +433849,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ and.w r2, r2, #247 @ 0xf7 │ │ │ │ b.n 33ffd6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 33ffc8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r4, #340] @ 0x154 │ │ │ │ add r3, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @@ -433885,33 +433884,33 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #228] @ (34013c ) │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #220] @ (340140 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #16 │ │ │ │ @@ -433927,32 +433926,32 @@ │ │ │ │ ldr r1, [pc, #148] @ (34014c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #128] @ (340150 ) │ │ │ │ ldr r1, [pc, #132] @ (340154 ) │ │ │ │ add.w r3, r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r4, #324 @ 0x144 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr.w r0, r3, r0, lsl #8 │ │ │ │ uxth r0, r0 │ │ │ │ @@ -433961,39 +433960,39 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #52] @ (340158 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ nop │ │ │ │ - asrs r0, r2, #22 │ │ │ │ + asrs r0, r6, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #40] @ (340160 ) │ │ │ │ + ldr r6, [pc, #168] @ (3401e0 ) │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + @ instruction: 0xb644 │ │ │ │ movs r7, r7 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r4, #29 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #624] @ (3403bc ) │ │ │ │ + ldr r5, [pc, #752] @ (34043c ) │ │ │ │ movs r0, r7 │ │ │ │ - push {r1, r2, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r4, r6, r7, lr} │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r0, r7, #27 │ │ │ │ + lsrs r0, r3, #28 │ │ │ │ movs r1, r7 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #288] @ 0x120 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf582003a │ │ │ │ + sub.w r0, r2, #12189696 @ 0xba0000 │ │ │ │ │ │ │ │ 0034015c : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00340160 : │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ @@ -434029,24 +434028,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r5, r8, #236 @ 0xec │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #276] @ (3402d0 ) │ │ │ │ ldr r1, [pc, #280] @ (3402d4 ) │ │ │ │ add.w r3, r8, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r4, #876] @ 0x36c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 340274 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3e6b60 │ │ │ │ sub.w r0, r0, #131072 @ 0x20000 │ │ │ │ @@ -434119,32 +434118,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (3402f0 ) │ │ │ │ add.w r3, r8, #520 @ 0x208 │ │ │ │ ldr r0, [pc, #60] @ (3402f4 ) │ │ │ │ movw r2, #1559 @ 0x617 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - asrs r4, r7, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r4, r6, r7} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [pc, #696] @ (340588 ) │ │ │ │ + ldr r4, [pc, #824] @ (340608 ) │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r1, #24 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ movs r1, r7 │ │ │ │ - str r4, [sp, #240] @ 0xf0 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ movs r2, r7 │ │ │ │ - addw r0, ip, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf4fe003a │ │ │ │ - @ instruction: 0xf1f8003a │ │ │ │ - sbc.w r0, sl, #12189696 @ 0xba0000 │ │ │ │ - @ instruction: 0xf1e4003a │ │ │ │ + @ instruction: 0xf22c003a │ │ │ │ adds.w r0, lr, #12189696 @ 0xba0000 │ │ │ │ - rsbs r0, r0, #58 @ 0x3a │ │ │ │ - @ instruction: 0xf4d6003a │ │ │ │ + @ instruction: 0xf218003a │ │ │ │ + @ instruction: 0xf58a003a │ │ │ │ + addw r0, r4, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf53e003a │ │ │ │ + @ instruction: 0xf1f0003a │ │ │ │ + @ instruction: 0xf4f6003a │ │ │ │ │ │ │ │ 003402f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (340380 ) │ │ │ │ @@ -434154,24 +434153,24 @@ │ │ │ │ ldr r1, [pc, #120] @ (340388 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #100] @ (34038c ) │ │ │ │ ldr r1, [pc, #100] @ (340390 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r5, #876] @ 0x36c │ │ │ │ cbz r3, 34036c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r5, #864] @ 0x360 │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ bl 3eaaac │ │ │ │ ldr.w r1, [r5, #868] @ 0x364 │ │ │ │ @@ -434186,23 +434185,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r0, r1, #11 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #264] @ (340490 ) │ │ │ │ + ldr r3, [pc, #392] @ (340510 ) │ │ │ │ movs r0, r7 │ │ │ │ - cbz r4, 3403e2 │ │ │ │ + cbz r4, 3403ea │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r3, #18 │ │ │ │ + lsrs r6, r7, #18 │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r2, [sp, #952] @ 0x3b8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #236] @ (340490 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -434212,24 +434211,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #312 @ 0x138 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r4, r4, #540 @ 0x21c │ │ │ │ mov r5, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r5 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r6, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r3, r2, [r4, #208] @ 0xd0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3403fe │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ cmp.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -434290,19 +434289,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2258dc │ │ │ │ blx 223570 │ │ │ │ ldr.w r1, [r5, #1756] @ 0x6dc │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 34046e │ │ │ │ nop │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r4, #17 │ │ │ │ movs r1, r7 │ │ │ │ - asrs r4, r5, #8 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r1, #104] @ 0x68 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ movs r1, r7 │ │ │ │ subs r5, #160 @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ udf #43 @ 0x2b │ │ │ │ Address 0x3404a2 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ @@ -434320,26 +434319,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldrh.w r8, [r3, #4] │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ - bl 54e200 │ │ │ │ - bl 551f70 │ │ │ │ + bl 54e230 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #332] @ (340628 ) │ │ │ │ ldr r2, [pc, #332] @ (34062c ) │ │ │ │ ldr r1, [pc, #336] @ (340630 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #564 @ 0x234 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r6, #31 │ │ │ │ ubfx r3, r3, #4, #1 │ │ │ │ bpl.n 34056a │ │ │ │ tst.w r8, #1 │ │ │ │ beq.n 340570 │ │ │ │ mov r2, r6 │ │ │ │ @@ -434441,19 +434440,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r2, r0, #31 │ │ │ │ bpl.n 340570 │ │ │ │ b.n 3405a0 │ │ │ │ - asrs r0, r7, #3 │ │ │ │ + asrs r0, r3, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r1, [pc, #248] @ (340728 ) │ │ │ │ + ldr r1, [pc, #376] @ (3407a8 ) │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [pc, #848] @ (340984 ) │ │ │ │ + ldr r6, [pc, #976] @ (340a04 ) │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #636] @ (3408c4 ) │ │ │ │ @@ -434510,32 +434509,32 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #512] @ (3408dc ) │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #496] @ (3408e0 ) │ │ │ │ ldr r1, [pc, #496] @ (3408e4 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #32] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov fp, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldrd r1, r2, [sp, #32] │ │ │ │ add.w r3, sl, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #444] @ (3408e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434550,35 +434549,35 @@ │ │ │ │ beq.n 3407c2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #400] @ (3408ec ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w fp, [pc, #396] @ 3408f0 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r7, pc │ │ │ │ add fp, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #324] @ (3408e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ @@ -434645,15 +434644,15 @@ │ │ │ │ ldr.w r3, [r8, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r6, r3, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ ldrd r6, r7, [r4, #208] @ 0xd0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 3407b0 │ │ │ │ ldr r3, [pc, #136] @ (340900 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 340736 │ │ │ │ @@ -434671,48 +434670,48 @@ │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ vldr d7, [r4, #208] @ 0xd0 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [r4, #200] @ 0xc8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 340736 │ │ │ │ - ldr r0, [pc, #8] @ (3408d0 ) │ │ │ │ + ldr r0, [pc, #136] @ (340950 ) │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r0, #30 │ │ │ │ + lsrs r4, r4, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r7, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #72 @ 0x48 │ │ │ │ + add sp, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ add r4, pc, #616 @ (adr r4, 340b40 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bx lr │ │ │ │ + @ instruction: 0x4796 │ │ │ │ movs r0, r7 │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ movs r7, r7 │ │ │ │ - lsrs r6, r2, #3 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r0, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r0, #2 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r4, [r2, #52] @ 0x34 │ │ │ │ + ldrh r4, [r6, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ subs r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ands.w r0, ip, #58 @ 0x3a │ │ │ │ + bics.w r0, ip, #58 @ 0x3a │ │ │ │ movs r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 d0, d26, #8 │ │ │ │ + vshr.s32 d0, d26, #8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [r1, #780] @ 0x30c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ tst.w r3, #4 │ │ │ │ @@ -434728,15 +434727,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx 2258d0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ - bl 55aec8 │ │ │ │ + bl 55aef8 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #0] │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -434766,26 +434765,26 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blx 223fb0 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ bl 340634 │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 3409de │ │ │ │ ldr r3, [pc, #176] @ (340a74 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #176] @ (340a78 ) │ │ │ │ sub.w r0, r5, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #632 @ 0x278 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 344504 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r0, r5, #588 @ 0x24c │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ ubfx r6, r6, #2, #1 │ │ │ │ and.w r1, r6, #1 │ │ │ │ bl 3eac48 │ │ │ │ @@ -434809,15 +434808,15 @@ │ │ │ │ add r2, r5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r9, fp, [sp, #8] │ │ │ │ add.w r1, r1, #608 @ 0x260 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 22351c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -434830,26 +434829,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (340a8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #584 @ 0x248 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 340a9c │ │ │ │ + bmi.n 340adc │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - vqadd.s8 d16, d12, d26 │ │ │ │ - mcr 0, 5, r0, cr8, cr10, {1} │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + vqadd.s32 d16, d12, d26 │ │ │ │ + mcr 0, 6, r0, cr8, cr10, {1} │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r0, r7, #13 │ │ │ │ + lsrs r0, r3, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bic.w r0, sl, sl, rrx │ │ │ │ - mcr 0, 2, r0, cr8, cr10, {1} │ │ │ │ + orr.w r0, sl, sl, rrx │ │ │ │ + mcr 0, 3, r0, cr8, cr10, {1} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -434967,27 +434966,27 @@ │ │ │ │ ldr r1, [pc, #20] @ (340bd8 ) │ │ │ │ ldr r0, [pc, #20] @ (340bdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #644 @ 0x284 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe8c4003a │ │ │ │ - stcl 0, cr0, [lr, #-232]! @ 0xffffff18 │ │ │ │ + strd r0, r0, [r4], #232 @ 0xe8 │ │ │ │ + stc 0, cr0, [lr, #232] @ 0xe8 │ │ │ │ │ │ │ │ 00340be0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 54dcb8 │ │ │ │ + bl 54dce8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 340a90 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -434998,15 +434997,15 @@ │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ ldr r1, [pc, #116] @ (340c90 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ addw r5, r0, #1124 @ 0x464 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 340c3c │ │ │ │ bl 340a90 │ │ │ │ cmp r4, r5 │ │ │ │ @@ -435035,24 +435034,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (340c98 ) │ │ │ │ ldr r0, [pc, #32] @ (340c9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #664 @ 0x298 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - lsrs r6, r7, #6 │ │ │ │ + lsrs r6, r3, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r5, #14 │ │ │ │ + lsls r6, r1, #15 │ │ │ │ movs r1, r7 │ │ │ │ - ldrh r6, [r3, #14] │ │ │ │ + ldrh r6, [r7, #14] │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r7, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe810003a │ │ │ │ - stcl 0, cr0, [lr], {58} @ 0x3a │ │ │ │ + @ instruction: 0xe830003a │ │ │ │ + stcl 0, cr0, [lr], #232 @ 0xe8 │ │ │ │ │ │ │ │ 00340ca0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -435246,34 +435245,34 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #520] @ (3410c8 ) │ │ │ │ ldr r1, [pc, #520] @ (3410cc ) │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #464] @ (3410d0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -435296,15 +435295,15 @@ │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #428] @ (3410dc ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 340d6a │ │ │ │ mov r0, r4 │ │ │ │ bl 340634 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ and.w r2, r3, #1024 @ 0x400 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -435364,34 +435363,34 @@ │ │ │ │ orr.w lr, fp, lr │ │ │ │ strh.w lr, [r7, ip] │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #232] @ (3410ec ) │ │ │ │ ldr r1, [pc, #236] @ (3410f0 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r7, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #148] @ (3410d0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -435415,15 +435414,15 @@ │ │ │ │ str.w fp, [sp, #4] │ │ │ │ ldr r0, [pc, #136] @ (3410f8 ) │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w ip, r3, #7 │ │ │ │ str.w ip, [sp] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 340d66 │ │ │ │ ldr r3, [pc, #116] @ (3410fc ) │ │ │ │ movw r2, #1793 @ 0x701 │ │ │ │ ldr r1, [pc, #112] @ (341100 ) │ │ │ │ ldr r0, [pc, #116] @ (341104 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -435438,53 +435437,53 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #684 @ 0x2ac │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r6, #28 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r7, #200 @ 0xc8 │ │ │ │ movs r0, r7 │ │ │ │ - add r7, pc, #792 @ (adr r7, 3413e0 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 341460 ) │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r0, #4 │ │ │ │ + lsls r6, r4, #4 │ │ │ │ movs r1, r7 │ │ │ │ - strh r6, [r6, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab2003a │ │ │ │ - lsls r2, r1, #24 │ │ │ │ + @ instruction: 0xead2003a │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #148 @ 0x94 │ │ │ │ movs r0, r7 │ │ │ │ - add r6, pc, #536 @ (adr r6, 341304 ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 341384 ) │ │ │ │ movs r7, r7 │ │ │ │ - vmvn.i32 d16, #232 @ 0x000000e8 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + vshr.u32 d16, d24, #26 │ │ │ │ + strh r6, [r2, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ cmp r5, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmdb sl!, {r1, r3, r4, r5} │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + strd r0, r0, [sl, #-232] @ 0xe8 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3418f8 │ │ │ │ + b.n 340938 │ │ │ │ movs r2, r7 │ │ │ │ - ldrd r0, r0, [r0], #232 @ 0xe8 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + ldmdb r0, {r1, r3, r4, r5} │ │ │ │ + lsls r0, r2, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3418d4 │ │ │ │ + b.n 340914 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia.w r8!, {r1, r3, r4, r5} │ │ │ │ + @ instruction: 0xe8d8003a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #97] @ 0x61 │ │ │ │ @@ -435507,15 +435506,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dcb8 │ │ │ │ + bl 54dce8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 340a90 │ │ │ │ │ │ │ │ 00341178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -435573,25 +435572,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #444] @ (3413e4 ) │ │ │ │ ldr r1, [pc, #448] @ (3413e8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1136] @ 0x470 │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3412d2 │ │ │ │ add r9, r4 │ │ │ │ @@ -435622,25 +435621,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r0, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #332] @ (3413f8 ) │ │ │ │ ldr r1, [pc, #332] @ (3413fc ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r4, r9 │ │ │ │ ldr.w r2, [r0, #1132] @ 0x46c │ │ │ │ str.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r2, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34124c │ │ │ │ ldr.w r2, [r4, #1480] @ 0x5c8 │ │ │ │ @@ -435738,61 +435737,61 @@ │ │ │ │ ldr r1, [pc, #108] @ (341434 ) │ │ │ │ ldr r0, [pc, #108] @ (341438 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - lsls r4, r1, #15 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ movs r0, r7 │ │ │ │ - add r4, pc, #392 @ (adr r4, 34156c ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 3415ec ) │ │ │ │ movs r7, r7 │ │ │ │ - stc2 0, cr0, [r2, #224]! @ 0xe0 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + stc2l 0, cr0, [r2, #224] @ 0xe0 │ │ │ │ + strh r2, [r6, #30] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #192 @ 0xc0 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ movs r0, r7 │ │ │ │ - add r3, pc, #880 @ (adr r3, 341768 ) │ │ │ │ + add r3, pc, #1008 @ (adr r3, 3417e8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldc2 0, cr0, [ip, #-224] @ 0xffffff20 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + ldc2 0, cr0, [ip, #-224]! @ 0xffffff20 │ │ │ │ + strh r4, [r5, #26] │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r5, #9 │ │ │ │ + lsls r6, r1, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 341648 │ │ │ │ + b.n 341688 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 341260 │ │ │ │ + b.n 3412a0 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r2, #9 │ │ │ │ + lsls r6, r6, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 341624 │ │ │ │ + b.n 341664 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3411cc │ │ │ │ + b.n 34120c │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r3, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 341600 │ │ │ │ + b.n 341640 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 341180 │ │ │ │ + b.n 3411c0 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r4, #8 │ │ │ │ + lsls r6, r0, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3415dc │ │ │ │ + b.n 34161c │ │ │ │ movs r2, r7 │ │ │ │ - b.n 34111c │ │ │ │ + b.n 34115c │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3415b8 │ │ │ │ + b.n 3415f8 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3410d8 │ │ │ │ + b.n 341118 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034143c : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ and.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ @@ -435808,30 +435807,30 @@ │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 341470 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (341488 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 54f5b4 │ │ │ │ + b.w 54f5e4 │ │ │ │ ldr r3, [pc, #24] @ (34148c ) │ │ │ │ movw r2, #1844 @ 0x734 │ │ │ │ ldr r1, [pc, #24] @ (341490 ) │ │ │ │ ldr r0, [pc, #24] @ (341494 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #732 @ 0x2dc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bhi.n 3414fa │ │ │ │ - vsra.u32 q8, q7, #1 │ │ │ │ + vsra.u32 q8, q15, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 3414b4 │ │ │ │ + b.n 3414f4 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3410e4 │ │ │ │ + b.n 341124 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341498 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb.w r1, [r3, #61] @ 0x3d │ │ │ │ subs r1, #1 │ │ │ │ @@ -435858,19 +435857,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3414e8 ) │ │ │ │ ldr r0, [pc, #20] @ (3414ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #752 @ 0x2f0 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - lsls r2, r0, #4 │ │ │ │ + lsls r2, r4, #4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 180 @ 0xb4 │ │ │ │ + svc 212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3410cc │ │ │ │ + b.n 34110c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003414f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -435907,47 +435906,47 @@ │ │ │ │ ldr r6, [pc, #272] @ (341660 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #256] @ (341664 ) │ │ │ │ ldr r1, [pc, #256] @ (341668 ) │ │ │ │ add.w r3, sl, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 341538 │ │ │ │ ldr.w r0, [r5, #1128] @ 0x468 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 341544 │ │ │ │ ldr r3, [pc, #176] @ (34166c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -435961,15 +435960,15 @@ │ │ │ │ bpl.n 341544 │ │ │ │ ldr r0, [pc, #164] @ (341674 ) │ │ │ │ mov r3, fp │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r4, [r5, #1128] @ 0x468 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 34154c │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ cbz r3, 341620 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -435990,19 +435989,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ (34167c ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ ldr r3, [pc, #76] @ (341680 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r0, r1, [r3, #780] @ 0x30c │ │ │ │ stmia.w sl, {r0, r1} │ │ │ │ b.n 3415f6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -436010,36 +436009,36 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #2 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r1, #42 @ 0x2a │ │ │ │ + subs r1, #74 @ 0x4a │ │ │ │ movs r0, r7 │ │ │ │ - b.n 3417cc │ │ │ │ + b.n 34180c │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #128 @ (adr r1, 3416e4 ) │ │ │ │ + add r1, pc, #256 @ (adr r1, 341764 ) │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfa620038 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + @ instruction: 0xfa820038 │ │ │ │ + strh r2, [r6, #4] │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3416f0 │ │ │ │ + b.n 341730 │ │ │ │ movs r2, r7 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 340ff4 │ │ │ │ + b.n 341034 │ │ │ │ movs r2, r7 │ │ │ │ - vmla.i32 q0, q3, d10[0] │ │ │ │ + vmla.i q8, q3, d2[2] │ │ │ │ │ │ │ │ 00341684 : │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 341696 │ │ │ │ movs r0, #1 │ │ │ │ @@ -436190,41 +436189,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 341e7c │ │ │ │ + b.n 341ebc │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #120 @ 0x78 │ │ │ │ + subs r4, #152 @ 0x98 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb.w r0, [r6, r8, lsl #3] │ │ │ │ + ldrh.w r0, [r6, r8, lsl #3] │ │ │ │ │ │ │ │ 00341800 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3418ba │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #264] @ (341928 ) │ │ │ │ ldr r2, [pc, #264] @ (34192c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #256] @ (341930 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 3418be │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -436244,21 +436243,21 @@ │ │ │ │ ldrb r3, [r3, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt.n 3418b0 │ │ │ │ ldr.w r8, [r8, #1140] @ 0x474 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3418ba │ │ │ │ mov r0, r8 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #192] @ (341940 ) │ │ │ │ mov r2, fp │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq.n 3418be │ │ │ │ ldr.w r3, [r8, #68] @ 0x44 │ │ │ │ @@ -436294,15 +436293,15 @@ │ │ │ │ b.n 3418ba │ │ │ │ add.w r5, r8, #100 @ 0x64 │ │ │ │ addw r6, r8, #1124 @ 0x464 │ │ │ │ ldr.w r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cbz r4, 341916 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 341916 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r1, r2, #25 │ │ │ │ bmi.n 341916 │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r9, r2 │ │ │ │ @@ -436313,23 +436312,23 @@ │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 3418f2 │ │ │ │ ldr.w r8, [r8, #1144] @ 0x478 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 341878 │ │ │ │ b.n 3418ba │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ - @ instruction: 0xf79c0038 │ │ │ │ - ldrb r6, [r1, #23] │ │ │ │ + ldc2l 0, cr0, [r2, #296] @ 0x128 │ │ │ │ + @ instruction: 0xf7bc0038 │ │ │ │ + ldrb r6, [r5, #23] │ │ │ │ movs r2, r7 │ │ │ │ - stc2 0, cr0, [r2, #296] @ 0x128 │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stc2 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ + stmia r5!, {r7} │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf76e0038 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + @ instruction: 0xf78e0038 │ │ │ │ + ldrb r2, [r3, #22] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -436460,46 +436459,46 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 341800 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341b70 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #252] @ (341ba0 ) │ │ │ │ orr.w r2, r4, r6, lsl #3 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #240] @ (341ba4 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr r3, [pc, #232] @ (341ba8 ) │ │ │ │ ldr r2, [pc, #236] @ (341bac ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #236] @ (341bb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 2c803c │ │ │ │ ldr r3, [pc, #212] @ (341bb4 ) │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #196] @ (341bb8 ) │ │ │ │ ldr r3, [pc, #160] @ (341b98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -436551,44 +436550,44 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ ldrb.w r0, [ip] │ │ │ │ b.n 341b3e │ │ │ │ ldr r0, [pc, #72] @ (341bbc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ (341bc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ movs r0, #1 │ │ │ │ blx 22550c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, #46] @ 0x2e │ │ │ │ + strh r2, [r3, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 341d24 │ │ │ │ + b.n 341d64 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xfb14004a │ │ │ │ - ldr r7, [pc, #472] @ (341d88 ) │ │ │ │ + @ instruction: 0xfb34004a │ │ │ │ + ldr r7, [pc, #600] @ (341e08 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf5240038 │ │ │ │ + adc.w r0, r4, #12058624 @ 0xb80000 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - svc 174 @ 0xae │ │ │ │ + svc 206 @ 0xce │ │ │ │ movs r2, r7 │ │ │ │ - svc 200 @ 0xc8 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00341bc4 : │ │ │ │ cbz r0, 341c1e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -436653,220 +436652,220 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #68] @ (341cbc ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #60] @ (341cc0 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr.w ip, [pc, #52] @ 341cc4 │ │ │ │ ldr r2, [pc, #52] @ (341cc8 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (341ccc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r2, [r5, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 14 │ │ │ │ movs r2, r7 │ │ │ │ - vst4.16 {d16-d19}, [r2], sl │ │ │ │ - ldr r5, [pc, #640] @ (341f4c ) │ │ │ │ + vld4.16 {d16-d19}, [r2], sl │ │ │ │ + ldr r5, [pc, #768] @ (341fcc ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf3520038 │ │ │ │ + @ instruction: 0xf3720038 │ │ │ │ │ │ │ │ 00341cd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #68] @ (341d30 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #60] @ (341d34 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr.w ip, [pc, #52] @ 341d38 │ │ │ │ ldr r2, [pc, #52] @ (341d3c ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (341d40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r2, #30] │ │ │ │ movs r6, r7 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ - str.w r0, [lr, #74] @ 0x4a │ │ │ │ - ldr r5, [pc, #176] @ (341df0 ) │ │ │ │ + str??.w r0, [lr, #74] @ 0x4a │ │ │ │ + ldr r5, [pc, #304] @ (341e70 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf2de0038 │ │ │ │ + @ instruction: 0xf2fe0038 │ │ │ │ │ │ │ │ 00341d44 : │ │ │ │ - b.w 54dd84 │ │ │ │ + b.w 54ddb4 │ │ │ │ │ │ │ │ 00341d48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (341dbc ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #88] @ (341dc0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #80] @ (341dc4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr r1, [pc, #72] @ (341dc8 ) │ │ │ │ ldr r2, [pc, #72] @ (341dcc ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (341dd0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #56] @ (341dd4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #24] │ │ │ │ + strh r0, [r3, #26] │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 341dc0 │ │ │ │ + udf #28 │ │ │ │ movs r2, r7 │ │ │ │ - ldr.w r0, [r4, sl] │ │ │ │ - ldr r4, [pc, #688] @ (342080 ) │ │ │ │ + ldr??.w r0, [r4, sl] │ │ │ │ + ldr r4, [pc, #816] @ (342100 ) │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf25e0038 │ │ │ │ + @ instruction: 0xf27e0038 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00341dd8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #92] @ (341e4c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ ldr r1, [pc, #88] @ (341e50 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r1, [pc, #80] @ (341e54 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr r1, [pc, #72] @ (341e58 ) │ │ │ │ ldr r2, [pc, #72] @ (341e5c ) │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (341e60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #56] @ (341e64 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r1, #22] │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 341f30 │ │ │ │ + ble.n 341d70 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf7c4004a │ │ │ │ - ldr r4, [pc, #112] @ (341ed0 ) │ │ │ │ + @ instruction: 0xf7e4004a │ │ │ │ + ldr r4, [pc, #240] @ (341f50 ) │ │ │ │ movs r1, r7 │ │ │ │ - rsb r0, lr, #56 @ 0x38 │ │ │ │ + @ instruction: 0xf1ee0038 │ │ │ │ subs r2, #8 │ │ │ │ ... │ │ │ │ │ │ │ │ 00341e68 : │ │ │ │ ldr r3, [pc, #112] @ (341edc ) │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [pc, #112] @ (341ee0 ) │ │ │ │ @@ -436913,23 +436912,23 @@ │ │ │ │ b.w 341dd8 │ │ │ │ ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #88] @ (341f44 ) │ │ │ │ + ldr r7, [pc, #216] @ (341fc4 ) │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8da │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r2, 341f1e │ │ │ │ + cbnz r2, 341f26 │ │ │ │ movs r1, r7 │ │ │ │ - cbnz r2, 341f22 │ │ │ │ + cbnz r2, 341f2a │ │ │ │ movs r1, r7 │ │ │ │ - hlt 0x0002 │ │ │ │ + hlt 0x0022 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00341efc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -437065,32 +437064,32 @@ │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r5, #236 @ 0xec │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #184] @ (34211c ) │ │ │ │ ldr r1, [pc, #184] @ (342120 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ strd r1, r2, [sp, #40] @ 0x28 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov sl, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ add.w r3, r5, #324 @ 0x144 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ strd r8, r7, [sp, #28] │ │ │ │ str r6, [sp, #24] │ │ │ │ add.w r3, r5, #840 @ 0x348 │ │ │ │ @@ -437103,15 +437102,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (342128 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ movw r2, #2655 @ 0xa5f │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r3, #21 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -437123,35 +437122,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (342134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #808 @ 0x328 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf68e004a │ │ │ │ - bpl.n 34218c │ │ │ │ + subw r0, lr, #2122 @ 0x84a │ │ │ │ + bpl.n 3421cc │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #78 @ 0x4e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf590004a │ │ │ │ - cmp r6, #8 │ │ │ │ + subs.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ + cmp r6, #40 @ 0x28 │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [sp, #152] @ 0x98 │ │ │ │ + str r6, [sp, #280] @ 0x118 │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.s32 d16, d2, d24 │ │ │ │ - strb r2, [r2, #22] │ │ │ │ + vmvn.i32 d0, #40 @ 0x00000028 │ │ │ │ + strb r2, [r6, #22] │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 34211c │ │ │ │ + blt.n 34215c │ │ │ │ movs r2, r7 │ │ │ │ - bcc.n 3420c0 │ │ │ │ + bcc.n 342100 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xf4e4004a │ │ │ │ - bcc.n 342060 │ │ │ │ + add.w r0, r4, #13238272 @ 0xca0000 │ │ │ │ + bcc.n 3420a0 │ │ │ │ movs r2, r7 │ │ │ │ - bge.n 342048 │ │ │ │ + bge.n 342088 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342138 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437273,31 +437272,31 @@ │ │ │ │ ldr r6, [pc, #124] @ (3422e0 ) │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ mvn.w r9, #18 │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1264] @ 0x4f0 │ │ │ │ - bl 54def4 │ │ │ │ + bl 54df24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 3422b8 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 3422b4 │ │ │ │ ldr.w ip, [pc, #96] @ 3422e4 │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #92] @ (3422e8 ) │ │ │ │ mov r1, r6 │ │ │ │ add ip, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r4, ip, #312 @ 0x138 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [r7, #0] │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -437314,17 +437313,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r9, #18 │ │ │ │ b.n 3422a2 │ │ │ │ subs r0, r6, #6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stc 0, cr0, [r6, #224] @ 0xe0 │ │ │ │ - sbfx r0, ip, #1, #11 │ │ │ │ - blx r5 │ │ │ │ + stc 0, cr0, [r6, #224]! @ 0xe0 │ │ │ │ + bfi r0, ip, #1, #10 │ │ │ │ + blx r9 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003422ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437334,39 +437333,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34234c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #48] @ (342350 ) │ │ │ │ ldr r1, [pc, #52] @ (342354 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf2d4004a │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf2f4004a │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ movs r0, r7 │ │ │ │ - str r3, [sp, #400] @ 0x190 │ │ │ │ + str r3, [sp, #528] @ 0x210 │ │ │ │ movs r7, r7 │ │ │ │ - stc 0, cr0, [r8], #224 @ 0xe0 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + stcl 0, cr0, [r8], {56} @ 0x38 │ │ │ │ + strb r0, [r7, #11] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342358 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437376,39 +437375,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3423b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #48] @ (3423bc ) │ │ │ │ ldr r1, [pc, #52] @ (3423c0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf268004a │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + @ instruction: 0xf288004a │ │ │ │ + cmp r2, #254 @ 0xfe │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [ip], #-224 @ 0xffffff20 │ │ │ │ - strb r4, [r5, #9] │ │ │ │ + mrrc 0, 3, r0, ip, cr8 │ │ │ │ + strb r4, [r1, #10] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003423c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -437515,15 +437514,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvc.n 3425dc │ │ │ │ + bvc.n 34241c │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subw r4, r0, #1060 @ 0x424 │ │ │ │ sub.w r5, r0, #36 @ 0x24 │ │ │ │ @@ -437656,44 +437655,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (34267c ) │ │ │ │ ldr r7, [r3, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #64] @ (342680 ) │ │ │ │ ldr r1, [pc, #64] @ (342684 ) │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r8, #120] @ 0x78 │ │ │ │ blx r7 │ │ │ │ b.n 3425ec │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vext.8 q0, q2, q5, #0 │ │ │ │ - cmp r0, #42 @ 0x2a │ │ │ │ + vmla.i16 d16, d4, d2[1] │ │ │ │ + cmp r0, #74 @ 0x4a │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [sp, #288] @ 0x120 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe9860038 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + @ instruction: 0xe9a60038 │ │ │ │ + ldr r6, [r2, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00342688 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -437739,24 +437738,24 @@ │ │ │ │ ldr r1, [pc, #104] @ (34275c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #84] @ (342760 ) │ │ │ │ ldr r1, [pc, #84] @ (342764 ) │ │ │ │ add.w r3, r5, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #68] @ (342768 ) │ │ │ │ ldr r3, [pc, #40] @ (34274c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -437772,21 +437771,21 @@ │ │ │ │ nop │ │ │ │ strh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 14, cr0, cr4, cr10, {2} │ │ │ │ - movs r7, #94 @ 0x5e │ │ │ │ + vhadd.s8 q0, q2, q5 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r0, [r7, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - ldmia.w sl!, {r3, r4, r5} │ │ │ │ - ldr r2, [r5, #108] @ 0x6c │ │ │ │ + @ instruction: 0xe8da0038 │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ movs r2, r7 │ │ │ │ strh r0, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0034276c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -438318,18 +438317,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (342c78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 226190 │ │ │ │ - ldrd r0, r0, [r8, #-296]! @ 0x128 │ │ │ │ - ldmia r0!, {r1, r3, r5} │ │ │ │ + @ instruction: 0xe998004a │ │ │ │ + ldmia r0!, {r1, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342c7c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -438352,18 +438351,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 226190 │ │ │ │ nop │ │ │ │ - stmdb r6!, {r1, r3, r6} │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + strd r0, r0, [r6, #-296] @ 0x128 │ │ │ │ + stmia r7!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r0, #52] @ 0x34 │ │ │ │ + str r4, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342cd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -438384,15 +438383,15 @@ │ │ │ │ beq.n 342dae │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ lsls r0, r3, #30 │ │ │ │ bpl.n 342dae │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cbz r0, 342d44 │ │ │ │ movs r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3441ac │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #8 │ │ │ │ @@ -438522,15 +438521,15 @@ │ │ │ │ adc.w r1, r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 342d44 │ │ │ │ b.n 342e56 │ │ │ │ nop │ │ │ │ - sub sp, #296 @ 0x128 │ │ │ │ + sub sp, #424 @ 0x1a8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 00342e98 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -438541,24 +438540,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (342f20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #92] @ (342f24 ) │ │ │ │ ldr r1, [pc, #92] @ (342f28 ) │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33ed60 │ │ │ │ cbz r0, 342ef8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -438575,23 +438574,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - b.n 342d6c │ │ │ │ + b.n 342dac │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, r4, #6 │ │ │ │ + subs r2, r0, #7 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r7, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343128 │ │ │ │ + b.n 343168 │ │ │ │ movs r0, r7 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #3048] @ 343b28 │ │ │ │ @@ -438604,23 +438603,23 @@ │ │ │ │ ldr.w r3, [pc, #3040] @ 343b34 │ │ │ │ add r5, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r2, [pc, #3020] @ 343b38 │ │ │ │ add.w r3, r5, #540 @ 0x21c │ │ │ │ ldr.w r1, [pc, #3016] @ 343b3c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr.w r1, [r4, #1756] @ 0x6dc │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp.w r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bcs.w 34320a │ │ │ │ cmp r1, #0 │ │ │ │ @@ -438633,50 +438632,50 @@ │ │ │ │ subs r3, r2, #1 │ │ │ │ tst r3, r2 │ │ │ │ bne.w 34316a │ │ │ │ ldr.w r1, [pc, #2960] @ 343b40 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ cbz r0, 342fd8 │ │ │ │ ldr.w r1, [pc, #2948] @ 343b44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ cbnz r0, 342fd8 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ ldr.w r1, [pc, #2924] @ 343b48 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551b20 │ │ │ │ + bl 551b50 │ │ │ │ cbz r0, 342ff2 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #1024 @ 0x400 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [pc, #2900] @ 343b4c │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r2, [pc, #2888] @ 343b50 │ │ │ │ ldr.w r1, [pc, #2888] @ 343b54 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w sl, [pc, #2876] @ 343b58 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w fp, [pc, #2872] @ 343b5c │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add sl, pc │ │ │ │ add fp, pc │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ add.w r7, r6, #236 @ 0xec │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ @@ -438684,36 +438683,36 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #88] @ 0x58 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r2, [pc, #2808] @ 343b60 │ │ │ │ ldr.w r1, [pc, #2808] @ 343b64 │ │ │ │ add.w r3, r6, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #2792] @ 343b68 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.w 343246 │ │ │ │ cmp r5, #0 │ │ │ │ blt.w 34357c │ │ │ │ ubfx r1, r5, #3, #5 │ │ │ │ @@ -438748,41 +438747,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r5, [pc, #2676] @ 343b78 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r4, [pc, #2672] @ 343b7c │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r7, r3, #228 @ 0xe4 │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 34328e │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r4, [r0, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl.w fp, #1 │ │ │ │ strpl r4, [sp, #28] │ │ │ │ bmi.n 34322e │ │ │ │ @@ -438794,15 +438793,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2267 @ 0x8db │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr.w r2, [pc, #2556] @ 343b8c │ │ │ │ ldr.w r3, [pc, #2464] @ 343b34 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -438836,26 +438835,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #860 @ 0x35c │ │ │ │ movw r2, #2257 @ 0x8d1 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ ldr.w r2, [pc, #2456] @ 343ba4 │ │ │ │ movw r4, #16383 @ 0x3fff │ │ │ │ ldr.w r1, [pc, #2452] @ 343ba8 │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2243 @ 0x8c3 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ mov r0, r4 │ │ │ │ bl 3482e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r0, #7 │ │ │ │ itt eq │ │ │ │ moveq r3, r6 │ │ │ │ @@ -438877,15 +438876,15 @@ │ │ │ │ ldr.w r1, [pc, #2376] @ 343bb0 │ │ │ │ add.w r3, r6, #880 @ 0x370 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ blx 2245e8 │ │ │ │ b.n 342f98 │ │ │ │ @@ -438896,29 +438895,29 @@ │ │ │ │ add.w r9, r4, #132 @ 0x84 │ │ │ │ strd r2, fp, [r4, #124] @ 0x7c │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ ldr r7, [sp, #76] @ 0x4c │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr.w r2, [pc, #2304] @ 343bb4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #520 @ 0x208 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r2, pc │ │ │ │ bl 3e6364 │ │ │ │ add.w r0, r4, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ add.w r1, r4, #520 @ 0x208 │ │ │ │ bl 3eb850 │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ movs r0, #5 │ │ │ │ str.w r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 54e7c4 │ │ │ │ + bl 54e7f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 343678 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ tst.w r3, #4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w r6, #256 @ 0x100 │ │ │ │ @@ -439111,27 +439110,27 @@ │ │ │ │ add sl, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, sl │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r7, #236 @ 0xec │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r2, [pc, #1732] @ 343bc4 │ │ │ │ ldr.w r1, [pc, #1732] @ 343bc8 │ │ │ │ add.w r3, r7, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [pc, #1712] @ 343bcc │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3439c0 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ cmp.w r3, #512 @ 0x200 │ │ │ │ bne.w 3438ba │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ @@ -439150,15 +439149,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r5, #860 @ 0x35c │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr.w r2, [pc, #1644] @ 343bdc │ │ │ │ ldr.w r1, [pc, #1644] @ 343be0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 34365a │ │ │ │ ldrb.w r5, [r7, #81] @ 0x51 │ │ │ │ add.w r2, r7, #104 @ 0x68 │ │ │ │ @@ -439185,15 +439184,15 @@ │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ movw r2, #1340 @ 0x53c │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ ldr.w r3, [r4, #1492] @ 0x5d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3438a6 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #32 │ │ │ │ @@ -439219,37 +439218,37 @@ │ │ │ │ ldr.w r1, [pc, #1500] @ 343bf8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2559 @ 0x9ff │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov r0, r6 │ │ │ │ blx 22351c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3437ac │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [pc, #1464] @ 343bfc │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr.w r2, [pc, #1460] @ 343c00 │ │ │ │ ldr.w r1, [pc, #1460] @ 343c04 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 340394 │ │ │ │ b.n 34318e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 33ef00 │ │ │ │ b.n 34318e │ │ │ │ mov r0, r4 │ │ │ │ bl 342478 │ │ │ │ b.n 3432e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -439286,15 +439285,15 @@ │ │ │ │ ldr.w r1, [pc, #1328] @ 343c10 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1154 @ 0x482 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34346e │ │ │ │ movs r1, #14 │ │ │ │ mov r0, r4 │ │ │ │ bl 349150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3434cc │ │ │ │ mov r0, r4 │ │ │ │ @@ -439304,15 +439303,15 @@ │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ tst.w r1, #248 @ 0xf8 │ │ │ │ beq.w 3434cc │ │ │ │ ldr.w r0, [pc, #1268] @ 343c14 │ │ │ │ mov r2, r9 │ │ │ │ ubfx r1, r1, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 69de68 │ │ │ │ + bl 69de88 │ │ │ │ b.n 3434cc │ │ │ │ strh r3, [r2, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r8, #118] @ 0x76 │ │ │ │ strh r2, [r3, #46] @ 0x2e │ │ │ │ b.n 343366 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -439325,29 +439324,29 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1224] @ 343c20 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r5, [pc, #1204] @ 343c24 │ │ │ │ ldr.w r2, [pc, #1204] @ 343c28 │ │ │ │ ldr.w r1, [pc, #1204] @ 343c2c │ │ │ │ add r5, pc │ │ │ │ ldrh r7, [r3, #10] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 343a00 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ cmp.w r7, #768 @ 0x300 │ │ │ │ beq.w 343a46 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ @@ -439380,15 +439379,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1104] @ 343c44 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 340394 │ │ │ │ b.n 34318e │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3430ca │ │ │ │ mov r0, r4 │ │ │ │ bl 342e98 │ │ │ │ @@ -439411,15 +439410,15 @@ │ │ │ │ add.w r3, r3, #880 @ 0x370 │ │ │ │ ldr.w r1, [pc, #1024] @ 343c50 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1364 @ 0x554 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ ldr r3, [pc, #1004] @ (343c54 ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ strd r1, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ @@ -439431,19 +439430,19 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1350 @ 0x546 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34318e │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 33ef00 │ │ │ │ b.n 34318e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3439bc │ │ │ │ @@ -439454,21 +439453,21 @@ │ │ │ │ add.w r3, r7, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #928] @ (343c64 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2331 @ 0x91b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 340394 │ │ │ │ b.n 34318e │ │ │ │ ldr.w r3, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3437b6 │ │ │ │ ldrb.w r3, [r4, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -439494,16 +439493,16 @@ │ │ │ │ ldr r1, [pc, #828] @ (343c70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54d814 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54d844 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 343b20 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r3, [pc, #804] @ (343c74 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, sp, #92 @ 0x5c │ │ │ │ @@ -439577,15 +439576,15 @@ │ │ │ │ add.w r3, r5, #952 @ 0x3b8 │ │ │ │ ldr r1, [pc, #640] @ (343c88 ) │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #2544 @ 0x9f0 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 343632 │ │ │ │ ldr.w r1, [r1, #1480] @ 0x5c8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3439f8 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [pc, #612] @ (343c8c ) │ │ │ │ ldr r2, [pc, #612] @ (343c90 ) │ │ │ │ @@ -439594,15 +439593,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #928 @ 0x3a0 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34346e │ │ │ │ bl 2be4b4 │ │ │ │ b.n 343632 │ │ │ │ movs r0, #0 │ │ │ │ bl 3df150 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 343ab6 │ │ │ │ @@ -439635,15 +439634,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #504] @ (343c9c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #500] @ (343ca0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 343632 │ │ │ │ ldr.w r0, [r4, #1492] @ 0x5d4 │ │ │ │ blx 2256b8 │ │ │ │ mov r7, r0 │ │ │ │ b.n 343a56 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ @@ -439654,15 +439653,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #472] @ (343cac ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2576 @ 0xa10 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 343632 │ │ │ │ adds.w r3, r8, #4294967295 @ 0xffffffff │ │ │ │ adc.w r2, r2, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r1, r3, r2 │ │ │ │ beq.w 343dfc │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 343df4 │ │ │ │ @@ -439673,207 +439672,207 @@ │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r4, #1496] @ 0x5d8 │ │ │ │ b.n 34392a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ b.n 34394e │ │ │ │ ldrb r4, [r0, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 343838 │ │ │ │ + b.n 343878 │ │ │ │ lsls r2, r1, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #198 @ 0xc6 │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 343c30 │ │ │ │ + b.n 343c70 │ │ │ │ movs r0, r7 │ │ │ │ - bls.n 343a44 │ │ │ │ + bls.n 343a84 │ │ │ │ movs r1, r7 │ │ │ │ - subs r4, #132 @ 0x84 │ │ │ │ + subs r4, #164 @ 0xa4 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 3436e4 │ │ │ │ + b.n 343724 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + subs r2, #76 @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ - svc 218 @ 0xda │ │ │ │ + svc 250 @ 0xfa │ │ │ │ movs r0, r7 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r1, #1 │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 124 @ 0x7c │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r5, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #328 @ 0x148 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 343570 │ │ │ │ + b.n 3435b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + adds r0, r3, #6 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r7, #42] @ 0x2a │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - udf #186 @ 0xba │ │ │ │ + udf #218 @ 0xda │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r1, #80] @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - b.n 343448 │ │ │ │ + b.n 343488 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r2, r3} │ │ │ │ + stmia r3!, {r2, r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ ldrb r6, [r6, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r6, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ sub sp, #292 @ 0x124 │ │ │ │ - @ instruction: 0xffffe3e8 │ │ │ │ + vraddhn.i d30, , q4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r3, r4} │ │ │ │ + stmia r2!, {r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3!, {r2, r4, r5} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r2, r6 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r1, #12] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343da0 │ │ │ │ + b.n 343de0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bge.n 343b4c │ │ │ │ + bge.n 343b8c │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r2, r3, r5} │ │ │ │ + stmia r2!, {r2, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - b.n 343cd0 │ │ │ │ + b.n 343d10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r2!, {r3, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ite cs │ │ │ │ - movcs r2, r7 │ │ │ │ - addcc r6, r3, r3 │ │ │ │ + ite mi │ │ │ │ + movmi r2, r7 │ │ │ │ + addpl r6, r7, r3 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r7, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - b.n 343c2c │ │ │ │ + b.n 343c6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x00ce │ │ │ │ + bkpt 0x00ee │ │ │ │ movs r2, r7 │ │ │ │ - svc 186 @ 0xba │ │ │ │ + svc 218 @ 0xda │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0064 │ │ │ │ + bkpt 0x0084 │ │ │ │ movs r2, r7 │ │ │ │ - svc 134 @ 0x86 │ │ │ │ + svc 166 @ 0xa6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + adds r0, r4, r0 │ │ │ │ movs r0, r7 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + strh r4, [r7, #0] │ │ │ │ movs r7, r7 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + svc 22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r3, r4, r6} │ │ │ │ + stmia r7!, {r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r5, r7, pc} │ │ │ │ + pop {r6, r7, pc} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r1, r2, r3, r5, pc} │ │ │ │ + pop {r1, r2, r3, r6, pc} │ │ │ │ movs r2, r7 │ │ │ │ - udf #94 @ 0x5e │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r6, #27 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb8ef │ │ │ │ vmls.i , , d7[0] │ │ │ │ vcvt.u16.f16 d26, d29, #1 │ │ │ │ - vqrdmulh.s , , d18[0] │ │ │ │ + @ instruction: 0xffffde02 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r0, [r7, #25] │ │ │ │ + ldrb r0, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 343b74 │ │ │ │ + ble.n 343bb4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - ble.n 343d24 │ │ │ │ + ble.n 343b64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r3, r4, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r3} │ │ │ │ + pop {r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 343cd6 │ │ │ │ + cbnz r0, 343cde │ │ │ │ movs r2, r7 │ │ │ │ - stmia r6!, {r1, r3, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bgt.n 343bb8 │ │ │ │ + bgt.n 343bf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r3, #20 │ │ │ │ + asrs r6, r7, #20 │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ movs r2, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r4, r6} │ │ │ │ + stmia r5!, {r2, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - hlt 0x003e │ │ │ │ + revsh r6, r3 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x001e │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 343be8 │ │ │ │ + blt.n 343c28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r6} │ │ │ │ + stmia r4!, {r1, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - rev16 r4, r2 │ │ │ │ + rev16 r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 343cd6 │ │ │ │ + rev r4, r1 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r2} │ │ │ │ movs r2, r7 │ │ │ │ - blt.n 343d00 │ │ │ │ + blt.n 343d40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 343cb8 │ │ │ │ + blt.n 343cf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 343cd8 │ │ │ │ + cbnz r4, 343ce0 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r5!, {r1, r5, r6} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldr r3, [pc, #544] @ (343ed4 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r1, [r6, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movw r2, #43605 @ 0xaa55 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -439948,15 +439947,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3439a8 │ │ │ │ ldr r0, [pc, #368] @ (343ee4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3439a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3439a8 │ │ │ │ ldr r3, [pc, #352] @ (343ee8 ) │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -439965,45 +439964,45 @@ │ │ │ │ ldr r3, [pc, #332] @ (343ee0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3439a8 │ │ │ │ ldr r0, [pc, #332] @ (343eec ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3439a8 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #320] @ (343ef0 ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #316] @ (343ef4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #316] @ (343ef8 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2579 @ 0xa13 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 343632 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #292] @ (343efc ) │ │ │ │ mov r6, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #292] @ (343f00 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #292] @ (343f04 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #2573 @ 0xa0d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 343632 │ │ │ │ clz r3, r3 │ │ │ │ adds r3, #32 │ │ │ │ b.n 343b02 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ b.n 343b02 │ │ │ │ ldr.w r2, [r4, #1492] @ 0x5d4 │ │ │ │ @@ -440015,15 +440014,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #252] @ (343f10 ) │ │ │ │ add.w r3, r3, #952 @ 0x3b8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #2608 @ 0xa30 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 343632 │ │ │ │ ldr r3, [pc, #236] @ (343f14 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343d1e │ │ │ │ @@ -440031,15 +440030,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 343d1e │ │ │ │ ldr r0, [pc, #212] @ (343f18 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 343d1e │ │ │ │ ldr r3, [pc, #204] @ (343f1c ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343d00 │ │ │ │ @@ -440050,15 +440049,15 @@ │ │ │ │ bpl.w 343d00 │ │ │ │ strd r5, sl, [sp] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #176] @ (343f20 ) │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r1, [r4, #1492] @ 0x5d4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 343d00 │ │ │ │ ldr r3, [pc, #148] @ (343f14 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 343d46 │ │ │ │ @@ -440067,15 +440066,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 343d46 │ │ │ │ ldr r0, [pc, #140] @ (343f24 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrb r1, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 343d46 │ │ │ │ ldr r3, [pc, #128] @ (343f28 ) │ │ │ │ movw r2, #1407 @ 0x57f │ │ │ │ ldr r1, [pc, #128] @ (343f2c ) │ │ │ │ ldr r0, [pc, #128] @ (343f30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -440089,70 +440088,70 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #904 @ 0x388 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r3, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ adds r6, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bhi.n 343f38 │ │ │ │ + bhi.n 343f78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6ce │ │ │ │ + @ instruction: 0xb6ee │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 343ef8 │ │ │ │ + bhi.n 343f38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb6a8 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 343ea0 │ │ │ │ + bvc.n 343ee0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb696 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r2!, {r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [pc, #528] @ (344128 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r5, r6} │ │ │ │ + stmia r3!, {r7} │ │ │ │ movs r2, r7 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r4} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r3} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ movs r2, r7 │ │ │ │ - bvc.n 343f80 │ │ │ │ + bvc.n 343fc0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r2, r3, r4, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - itee vc │ │ │ │ - movvc r2, r7 │ │ │ │ - bvc.n 343f5c @ unpredictable │ │ │ │ - lslvs r2, r1, #1 │ │ │ │ - push {r2, r6, r7, lr} │ │ │ │ + itee ls │ │ │ │ + movls r2, r7 │ │ │ │ + bvc.n 343f9c @ unpredictable │ │ │ │ + lslhi r2, r1, #1 │ │ │ │ + push {r2, r5, r6, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - ittt cc │ │ │ │ - movcc r2, r7 │ │ │ │ + ittt pl │ │ │ │ + movpl r2, r7 │ │ │ │ │ │ │ │ 00343f40 : │ │ │ │ - pushcc {r4, r5, r6, lr} │ │ │ │ - movcc.w ip, #4096 @ 0x1000 │ │ │ │ + pushpl {r4, r5, r6, lr} │ │ │ │ + movpl.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #120] @ (343fcc ) │ │ │ │ ldr r3, [pc, #124] @ (343fd0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r2, pc │ │ │ │ @@ -440195,26 +440194,26 @@ │ │ │ │ bl 33c740 │ │ │ │ b.n 343f78 │ │ │ │ ldr r1, [pc, #32] @ (343fd8 ) │ │ │ │ ldr r0, [pc, #36] @ (343fdc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #972 @ 0x3cc │ │ │ │ - bl 69ddfc │ │ │ │ + bl 69de1c │ │ │ │ blx 225358 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 34401c │ │ │ │ + bvs.n 34405c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00343fe0 : │ │ │ │ ldr.w r2, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r2, 343ff4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440238,15 +440237,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (344028 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add r6, sp, #840 @ 0x348 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -440255,51 +440254,51 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #84] @ (344098 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #72] @ (34409c ) │ │ │ │ ldr r1, [pc, #72] @ (3440a0 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #56] @ (3440a4 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r5, [pc, #56] @ (3440a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #52] @ (3440ac ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bls.n 34417c │ │ │ │ + bls.n 343fbc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #198 @ 0xc6 │ │ │ │ + movs r0, #230 @ 0xe6 │ │ │ │ movs r1, r7 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #202 @ 0xca │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r0, r7, #23 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ movs r0, r7 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ movs r7, r7 │ │ │ │ subs r0, #46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r6, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ @@ -440314,60 +440313,60 @@ │ │ │ │ ldr r1, [pc, #120] @ (344140 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #104] @ (344144 ) │ │ │ │ ldr r1, [pc, #104] @ (344148 ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #84] @ (34414c ) │ │ │ │ ldr r1, [pc, #88] @ (344150 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r5, #336 @ 0x150 │ │ │ │ ldr.w r0, [r0, #1136] @ 0x470 │ │ │ │ bl 3eaaac │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ bl 3eaaac │ │ │ │ ldr.w r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ bl 3eaaac │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3402f8 │ │ │ │ - bhi.n 34411c │ │ │ │ + bls.n 34415c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #142 @ 0x8e │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r6, #21 │ │ │ │ + lsrs r2, r2, #22 │ │ │ │ movs r0, r7 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r5, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6, {r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r0, r4] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344154 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -440509,15 +440508,15 @@ │ │ │ │ ldrb.w r4, [sp, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ and.w r4, r4, #1 │ │ │ │ ldrd r9, sl, [sp, #64] @ 0x40 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 3441ac │ │ │ │ mov r3, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ @@ -440545,19 +440544,19 @@ │ │ │ │ mov r0, sl │ │ │ │ strd r6, r1, [sp, #64] @ 0x40 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3eaa9c │ │ │ │ mov r1, r4 │ │ │ │ b.n 3442e6 │ │ │ │ - movs r7, #162 @ 0xa2 │ │ │ │ + movs r7, #194 @ 0xc2 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - bvc.n 344348 │ │ │ │ + bvc.n 344388 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #412] @ (3444d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -440569,33 +440568,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w sl, r7, #40 @ 0x28 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #388] @ (3444dc ) │ │ │ │ ldr r1, [pc, #392] @ (3444e0 ) │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #372] @ (3444e4 ) │ │ │ │ ldr r1, [pc, #372] @ (3444e8 ) │ │ │ │ adds r7, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ add.w r8, r4, #2944 @ 0xb80 │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ ldrh r7, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ @@ -440628,15 +440627,15 @@ │ │ │ │ add r3, pc │ │ │ │ bl 34427c │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ vldr d7, [pc, #160] @ 3444a0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #240] @ (3444f8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [r6, #100] @ 0x64 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ @@ -440703,64 +440702,64 @@ │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #2 │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r4, {r2, r4, r5, r7} │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - bvs.n 3445cc │ │ │ │ + bvs.n 34440c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r7, #11 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ movs r0, r7 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r6, #12] │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r4, {r3, r4, r6} │ │ │ │ + ldmia r4, {r3, r4, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r5, r2] │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r3, r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r2, r7} │ │ │ │ + stmia r2!, {r2, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344504 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ bl 3e6334 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 3440b0 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ mov r0, r4 │ │ │ │ bl 344320 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 3e8e84 │ │ │ │ nop │ │ │ │ │ │ │ │ 00344564 : │ │ │ │ @@ -440778,15 +440777,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (344680 ) │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrh r7, [r3, #62] @ 0x3e │ │ │ │ mov r3, r4 │ │ │ │ @@ -440863,30 +440862,30 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #44] @ (34468c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54b520 │ │ │ │ + b.w 54b550 │ │ │ │ nop │ │ │ │ - bmi.n 3446e8 │ │ │ │ + bmi.n 344728 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 3446e4 │ │ │ │ + cbz r4, 3446ec │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #304] @ 0x130 │ │ │ │ movs r1, r7 │ │ │ │ - bcc.n 34473c │ │ │ │ + bcc.n 34477c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r6, #31 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r4, #2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344690 : │ │ │ │ push {lr} │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -440931,15 +440930,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #92] @ (344768 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldrb r1, [r3, #29] │ │ │ │ ldrb r0, [r3, #28] │ │ │ │ ldr.w ip, [r3, #36] @ 0x24 │ │ │ │ and.w r1, r1, #15 │ │ │ │ strb r1, [r3, #29] │ │ │ │ @@ -440958,19 +440957,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bcs.n 3446c0 │ │ │ │ + bcs.n 344700 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r3, #44 @ 0x2c │ │ │ │ + movs r3, #76 @ 0x4c │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034476c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -440985,34 +440984,34 @@ │ │ │ │ ldr r3, [pc, #404] @ (344924 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #384] @ (344928 ) │ │ │ │ ldr r1, [pc, #388] @ (34492c ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #372] @ (344930 ) │ │ │ │ ldr r1, [pc, #372] @ (344934 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ movw r0, #1540 @ 0x604 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ mov.w r1, #160 @ 0xa0 │ │ │ │ ldrh r3, [r2, #6] │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -441036,22 +441035,22 @@ │ │ │ │ ldr r1, [pc, #300] @ (344940 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r1, [r7, #372] @ 0x174 │ │ │ │ mov r3, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r8 │ │ │ │ movw r1, #1172 @ 0x494 │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ str.w r5, [r4, #2896] @ 0xb50 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3448ec │ │ │ │ vldr d7, [pc, #196] @ 344908 │ │ │ │ add.w r0, r4, #2944 @ 0xb80 │ │ │ │ ldr r2, [pc, #248] @ (344944 ) │ │ │ │ @@ -441122,43 +441121,43 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 344984 │ │ │ │ + bcs.n 3449c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r0, #27 │ │ │ │ + lsls r4, r4, #27 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r0, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r5} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [pc, #320] @ (344a70 ) │ │ │ │ + ldr r6, [pc, #448] @ (344af0 ) │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 34494a │ │ │ │ + cbz r2, 344952 │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 344888 │ │ │ │ + bne.n 3448c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x00ba │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0096 │ │ │ │ + bkpt 0x00b6 │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x001c │ │ │ │ + bkpt 0x003c │ │ │ │ movs r2, r7 │ │ │ │ - bkpt 0x0080 │ │ │ │ + bkpt 0x00a0 │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r2, #3 │ │ │ │ ... │ │ │ │ │ │ │ │ 00344958 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -441170,15 +441169,15 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #184] @ (344a28 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #2908] @ 0xb5c │ │ │ │ cbnz r3, 3449fe │ │ │ │ ldr.w r3, [r0, #2912] @ 0xb60 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 34499a │ │ │ │ ldr.w r2, [r0, #2916] @ 0xb64 │ │ │ │ str.w r2, [r3, #1148] @ 0x47c │ │ │ │ @@ -441192,47 +441191,47 @@ │ │ │ │ bl 3eb914 │ │ │ │ addw r0, r4, #3368 @ 0xd28 │ │ │ │ bl 3eb914 │ │ │ │ add.w r1, r4, #3456 @ 0xd80 │ │ │ │ mov r0, r4 │ │ │ │ bl 3440b0 │ │ │ │ add.w r0, r4, #3792 @ 0xed0 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ addw r0, r4, #3624 @ 0xe28 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ add.w r0, r4, #3456 @ 0xd80 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ add.w r0, r4, #4128 @ 0x1020 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ add.w r0, r4, #4288 @ 0x10c0 │ │ │ │ adds r0, #8 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ addw r0, r4, #3960 @ 0xf78 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 551a24 │ │ │ │ + b.w 551a54 │ │ │ │ ldr r1, [pc, #44] @ (344a2c ) │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ ldr r0, [pc, #40] @ (344a30 ) │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - beq.n 344ab4 │ │ │ │ + beq.n 344af4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, sp, #680 @ 0x2a8 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [sp, #256] @ 0x100 │ │ │ │ + str r4, [sp, #384] @ 0x180 │ │ │ │ movs r1, r7 │ │ │ │ - pop {r1, r2, r3, r4, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344a34 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strd r2, r1, [r0, #368] @ 0x170 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -441358,66 +441357,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #100] @ (344bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 344b1a │ │ │ │ ldr r3, [pc, #84] @ (344bf8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #84] @ (344bfc ) │ │ │ │ ldr r1, [pc, #84] @ (344c00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 344b9c │ │ │ │ ldr r3, [pc, #68] @ (344c04 ) │ │ │ │ mov.w r2, #444 @ 0x1bc │ │ │ │ ldr r4, [pc, #64] @ (344c08 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #64] @ (344c0c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 344b9c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r5, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 344c66 │ │ │ │ + cbnz r4, 344c6e │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r4, 344c5c │ │ │ │ + cbnz r4, 344c64 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r0, 344c7a │ │ │ │ + pop {r3} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 344c60 │ │ │ │ + cbnz r6, 344c68 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r2} │ │ │ │ + pop {r2, r5} │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r0, 344c66 │ │ │ │ + cbnz r0, 344c6e │ │ │ │ movs r2, r7 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ cmpeq r1, #4 │ │ │ │ @@ -441432,15 +441431,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (344c44 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ add r2, pc, #968 @ (adr r2, 345010 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -441448,39 +441447,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (344ca0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (344ca4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #52] @ (344ca8 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (344cac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r6, #7 │ │ │ │ + lsls r0, r2, #8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r5, #32] │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #86 @ 0x56 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r2, pc, #704 @ (adr r2, 344f70 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00344cb0 : │ │ │ │ @@ -441502,24 +441501,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add.w r3, r4, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ adds r4, #24 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #284] @ (344e10 ) │ │ │ │ ldr r1, [pc, #288] @ (344e14 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp.w r5, #256 @ 0x100 │ │ │ │ bls.n 344d14 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r5, #256 @ 0x100 │ │ │ │ cmp r8, r5 │ │ │ │ @@ -441544,23 +441543,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #204] @ (344e24 ) │ │ │ │ ldr r1, [pc, #204] @ (344e28 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33fd70 │ │ │ │ ldr r3, [pc, #188] @ (344e2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344db4 │ │ │ │ sub.w r3, r5, r8 │ │ │ │ ldr.w r4, [r6, #860] @ 0x35c │ │ │ │ @@ -441601,60 +441600,60 @@ │ │ │ │ ldr r0, [pc, #100] @ (344e38 ) │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ add r0, pc │ │ │ │ and.w r4, r3, #7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 344d76 │ │ │ │ ldr r3, [pc, #76] @ (344e3c ) │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ ldr r1, [pc, #76] @ (344e40 ) │ │ │ │ ldr r0, [pc, #80] @ (344e44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r2, [r7, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #24] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r1, [pc, #16] @ (344e28 ) │ │ │ │ + ldr r1, [pc, #144] @ (344ea8 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r2, #4 │ │ │ │ + lsls r4, r6, #4 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r6, [r5, #16] │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r7} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [pc, #632] @ (3450a4 ) │ │ │ │ + ldr r0, [pc, #760] @ (345124 ) │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev16 r6, r6 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r4, {r4, r6} │ │ │ │ + ldmia r4, {r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev r2, r3 │ │ │ │ + rev r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ - rev r2, r5 │ │ │ │ + rev16 r2, r1 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344e48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -441668,26 +441667,26 @@ │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r9, [pc, #292] @ 344fa0 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #288] @ (344fa4 ) │ │ │ │ ldr r1, [pc, #288] @ (344fa8 ) │ │ │ │ adds r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r9, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bls.n 344eaa │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst.w r3, #2 │ │ │ │ it eq │ │ │ │ moveq.w r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -441728,23 +441727,23 @@ │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #156] @ (344fb8 ) │ │ │ │ ldr r1, [pc, #160] @ (344fbc ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33fd70 │ │ │ │ ldr r3, [pc, #144] @ (344fc0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 344ece │ │ │ │ ldr r3, [pc, #136] @ (344fc4 ) │ │ │ │ @@ -441762,15 +441761,15 @@ │ │ │ │ add.w r1, r6, #132 @ 0x84 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ and.w r0, r3, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #100] @ (344fcc ) │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 344ece │ │ │ │ mov r0, r6 │ │ │ │ bl 342e98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 344eba │ │ │ │ b.n 344eca │ │ │ │ ldr r3, [pc, #80] @ (344fd0 ) │ │ │ │ @@ -441779,47 +441778,48 @@ │ │ │ │ ldr r0, [pc, #80] @ (344fd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vshr.u32 d16, d23, #20 │ │ │ │ - ldr r6, [r0, #0] │ │ │ │ + movs r4, r1 │ │ │ │ + movs r0, r7 │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ movs r7, r7 │ │ │ │ ldrb r2, [r7, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r2, r6} │ │ │ │ + stmia r1!, {r2, r5, r6} │ │ │ │ movs r0, r7 │ │ │ │ - bxns lr │ │ │ │ + blxns r2 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r3, {r3, r6} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vqadd.u16 d16, d6, d23 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + vqadd.u64 d16, d6, d23 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ movs r0, r7 │ │ │ │ - mov ip, fp │ │ │ │ + mov ip, pc │ │ │ │ movs r2, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f6 │ │ │ │ + cbnz r6, 344fd4 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xb8b8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00344fdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -441871,28 +441871,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (34508c ) │ │ │ │ and.w r5, r5, #7 │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34501e │ │ │ │ nop │ │ │ │ ldrh r0, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7ca │ │ │ │ + @ instruction: 0xb7ea │ │ │ │ movs r2, r7 │ │ │ │ - add r7, sp, #912 @ 0x390 │ │ │ │ + add sp, #16 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 3450aa │ │ │ │ movs r0, #0 │ │ │ │ @@ -441961,28 +441961,28 @@ │ │ │ │ and.w r5, r5, #7 │ │ │ │ ldr r1, [pc, #36] @ (345168 ) │ │ │ │ ubfx r3, r4, #11, #5 │ │ │ │ ldr r0, [pc, #36] @ (34516c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34510a │ │ │ │ nop │ │ │ │ ldrh r6, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #16 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb712 │ │ │ │ + @ instruction: 0xb732 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -442005,40 +442005,40 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #28 │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #616] @ (34542c ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #612] @ (345430 ) │ │ │ │ ldrd r2, r3, [r6, #16] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #8] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [pc, #592] @ (345434 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 345404 │ │ │ │ mov r0, r8 │ │ │ │ - bl 612c40 │ │ │ │ + bl 612c70 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #556] @ (345438 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb.w r3, [r1, #32] │ │ │ │ cbz r3, 345222 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 345414 │ │ │ │ ldrb.w r3, [r6, #32] │ │ │ │ @@ -442048,59 +442048,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3452ba │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #516] @ (34543c ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #504] @ (345440 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #488] @ (345444 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ (345448 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #436] @ (34544c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #32] │ │ │ │ ldrd r2, r3, [r1] │ │ │ │ ldrd r0, r1, [r1, #8] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #412] @ (345450 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 34537a │ │ │ │ ldr.w sl, [pc, #400] @ 345454 │ │ │ │ ldr r3, [pc, #400] @ (345458 ) │ │ │ │ ldr.w fp, [pc, #404] @ 34545c │ │ │ │ add sl, pc │ │ │ │ @@ -442124,25 +442124,25 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 345378 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r7] │ │ │ │ ldrd r6, r9, [r7, #16] │ │ │ │ ldrd r4, r7, [r7, #24] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq.n 3452d6 │ │ │ │ ldrb.w r2, [r3, #35] @ 0x23 │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ @@ -442164,24 +442164,24 @@ │ │ │ │ subs r4, #1 │ │ │ │ adc.w r7, r7, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 345310 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #236] @ (345468 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cbz r3, 3453a0 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cbz r2, 3453a0 │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cbz r4, 3453a0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ @@ -442197,27 +442197,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #180] @ (34546c ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 34530a │ │ │ │ ldrb.w r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cbz r3, 3453e4 │ │ │ │ ldr r3, [pc, #156] @ (345470 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 34530a │ │ │ │ ldr r3, [pc, #148] @ (345474 ) │ │ │ │ add r3, pc │ │ │ │ b.n 345354 │ │ │ │ ldr r3, [pc, #144] @ (345478 ) │ │ │ │ add r3, pc │ │ │ │ b.n 3453d4 │ │ │ │ @@ -442225,75 +442225,75 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r6, #40] @ 0x28 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxtb r1, r1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (34547c ) │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 34522c │ │ │ │ ldr r1, [pc, #120] @ (345480 ) │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 3451fa │ │ │ │ ldrd r2, r3, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, r1, [r1, #24] │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldr r1, [pc, #96] @ (345484 ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 345222 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb71c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6fc │ │ │ │ + @ instruction: 0xb71c │ │ │ │ movs r2, r7 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #192] @ 0xc0 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xb6f4 │ │ │ │ + @ instruction: 0xb714 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb73c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb742 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb74c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb72c │ │ │ │ + @ instruction: 0xb74c │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb738 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb748 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb77a │ │ │ │ + @ instruction: 0xb79a │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb7b4 │ │ │ │ + @ instruction: 0xb7d4 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb75a │ │ │ │ + @ instruction: 0xb77a │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r6, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb6b6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r6, r7} │ │ │ │ + push {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, pc} │ │ │ │ movs r7, r7 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r6, lr} │ │ │ │ + push {r2, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r5, r6, r7} │ │ │ │ + push {r2, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r4, r5, r6, r7} │ │ │ │ + push {r3, r4, lr} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345488 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -442320,15 +442320,15 @@ │ │ │ │ bne.n 3454b6 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3454b0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 677a74 │ │ │ │ + b.w 677a98 │ │ │ │ nop │ │ │ │ ldrsb r6, [r5, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (3456e0 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 003454e0 : │ │ │ │ @@ -442371,23 +442371,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #288] @ (345664 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r5, #8 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #272] @ (345668 ) │ │ │ │ ldr r1, [pc, #276] @ (34566c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33fd70 │ │ │ │ ldr.w ip, [r4, #100] @ 0x64 │ │ │ │ ldr r5, [r4, #120] @ 0x78 │ │ │ │ mov lr, r0 │ │ │ │ ldr r3, [pc, #252] @ (345670 ) │ │ │ │ mov r0, r6 │ │ │ │ ldrh.w r2, [ip, #46] @ 0x2e │ │ │ │ @@ -442409,15 +442409,15 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ ldr.w r9, [pc, #204] @ 34567c │ │ │ │ ldr.w r8, [pc, #204] @ 345680 │ │ │ │ strd lr, r5, [sp, #4] │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ ldrd r3, r1, [r4, #208] @ 0xd0 │ │ │ │ orrs.w r2, r3, r1 │ │ │ │ beq.n 345608 │ │ │ │ ldrb.w r2, [r4, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #31 │ │ │ │ it pl │ │ │ │ movpl r0, sl │ │ │ │ @@ -442434,15 +442434,15 @@ │ │ │ │ subs r2, #1 │ │ │ │ adc.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp, #20] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #32 │ │ │ │ cmp r5, #7 │ │ │ │ bne.n 3455c4 │ │ │ │ ldr r2, [pc, #116] @ (345688 ) │ │ │ │ ldr r3, [pc, #64] @ (345654 ) │ │ │ │ add r2, pc │ │ │ │ @@ -442470,40 +442470,40 @@ │ │ │ │ blx 224ed8 <__snprintf_chk@plt> │ │ │ │ b.n 345538 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldrsb r4, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #2] │ │ │ │ + strb r6, [r0, #3] │ │ │ │ movs r0, r7 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb.w r0, [r0, r7, lsl #3] │ │ │ │ - str r4, [r5, #16] │ │ │ │ + ldrsh.w r0, [r0, r7, lsl #3] │ │ │ │ + str r4, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ - rev16 r0, r6 │ │ │ │ + hlt 0x0010 │ │ │ │ movs r0, r7 │ │ │ │ - lsls r0, r4 │ │ │ │ + lsrs r0, r0 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r6, 3456c2 │ │ │ │ + cbnz r6, 3456ca │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r3, r6, lr} │ │ │ │ + push {r1, r3, r5, r6, lr} │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r3, r6 │ │ │ │ + subs r4, r7, r6 │ │ │ │ movs r2, r7 │ │ │ │ - cbnz r2, 3456c2 │ │ │ │ + cbnz r2, 3456ca │ │ │ │ movs r7, r7 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r7, lr} │ │ │ │ movs r2, r7 │ │ │ │ - push {r4, r5, r6, r7} │ │ │ │ + push {r4, lr} │ │ │ │ movs r2, r7 │ │ │ │ strb r0, [r7, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r4, r7} │ │ │ │ + push {r1, r4, r5, r7} │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00345690 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -442519,15 +442519,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r4, [sp, #24] │ │ │ │ strb.w r4, [sp, #19] │ │ │ │ str r4, [sp, #32] │ │ │ │ @@ -442549,15 +442549,15 @@ │ │ │ │ ldr r1, [pc, #604] @ (345960 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ strd r0, r6, [sp] │ │ │ │ adds r3, #16 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ bl 4335f0 │ │ │ │ ldr r2, [pc, #580] @ (345964 ) │ │ │ │ ldr r3, [pc, #560] @ (345950 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -442573,114 +442573,114 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #540] @ (345968 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dc54 │ │ │ │ + bl 68dc74 │ │ │ │ add.w r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r8, r0 │ │ │ │ bl 34a3cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3458be │ │ │ │ ldr r1, [pc, #516] @ (34596c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68d9d8 │ │ │ │ + bl 68d9f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34592e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 340024 │ │ │ │ ldr r1, [pc, #496] @ (345970 ) │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [sp, #19] │ │ │ │ strh.w r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ - bl 68dd44 │ │ │ │ + bl 68dd64 │ │ │ │ cbz r0, 3457a4 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #460] @ (345974 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68d9d8 │ │ │ │ + bl 68d9f8 │ │ │ │ cbz r0, 3457bc │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #440] @ (345978 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68d9d8 │ │ │ │ + bl 68d9f8 │ │ │ │ cbz r0, 3457d4 │ │ │ │ ldrh.w r3, [sp, #42] @ 0x2a │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ ldr r1, [pc, #420] @ (34597c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #412] @ (345980 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #400] @ (345984 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #388] @ (345988 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #376] @ (34598c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #364] @ (345990 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #352] @ (345994 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ ldr r1, [pc, #340] @ (345998 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 68dca0 │ │ │ │ + bl 68dcc0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 349bac │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3458f4 │ │ │ │ @@ -442693,52 +442693,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #8 │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #288] @ (3459a8 ) │ │ │ │ ldr r1, [pc, #288] @ (3459ac ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33fd70 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r1, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (3459b0 ) │ │ │ │ and.w r5, r4, #7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ubfx r4, r4, #3, #5 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 612ccc │ │ │ │ + bl 612cfc │ │ │ │ b.n 345714 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 692c70 │ │ │ │ + bl 692c90 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 345912 │ │ │ │ ldr r1, [pc, #228] @ (3459b4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 68dd44 │ │ │ │ + bl 68dd64 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ b.n 345774 │ │ │ │ ldr r3, [pc, #208] @ (3459b8 ) │ │ │ │ movs r2, #187 @ 0xbb │ │ │ │ ldr r0, [pc, #208] @ (3459bc ) │ │ │ │ ldr r1, [pc, #212] @ (3459c0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -442752,117 +442752,117 @@ │ │ │ │ ldr r1, [pc, #204] @ (3459cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ b.n 345714 │ │ │ │ ldr r3, [pc, #188] @ (3459d0 ) │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ ldr r0, [pc, #188] @ (3459d4 ) │ │ │ │ ldr r1, [pc, #188] @ (3459d8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r0, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 345714 │ │ │ │ ldr r3, [pc, #172] @ (3459dc ) │ │ │ │ movs r2, #205 @ 0xcd │ │ │ │ ldr r0, [pc, #172] @ (3459e0 ) │ │ │ │ ldr r1, [pc, #172] @ (3459e4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 345714 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #688] @ 0x2b0 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r4, r5, r6} │ │ │ │ + push {r4, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r3, r4, r6} │ │ │ │ movs r2, r7 │ │ │ │ strh r4, [r5, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 345a4c │ │ │ │ + ble.n 34588c │ │ │ │ movs r1, r7 │ │ │ │ - push {r4, r6} │ │ │ │ + push {r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r5, r6} │ │ │ │ + push {r1, r2, r7} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r4, r6} │ │ │ │ + push {r2, r3, r4, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r6} │ │ │ │ + push {r2, r3, r5, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r3, r5} │ │ │ │ + push {r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r5} │ │ │ │ + push {r1, r3, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r5} │ │ │ │ + push {r1, r6} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r3, r4, r5} │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 345a0c │ │ │ │ + push {r1, r4} │ │ │ │ movs r2, r7 │ │ │ │ - push {r1} │ │ │ │ + push {r1, r5} │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 345a16 │ │ │ │ + push {r1, r3, r4} │ │ │ │ movs r2, r7 │ │ │ │ - cbz r2, 345a18 │ │ │ │ + push {r1, r4} │ │ │ │ movs r2, r7 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf5e20037 │ │ │ │ - ldrb r6, [r7, r7] │ │ │ │ + addw r0, r2, #2103 @ 0x837 │ │ │ │ + ldrsh r6, [r3, r0] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb73e │ │ │ │ + @ instruction: 0xb75e │ │ │ │ movs r0, r7 │ │ │ │ - subs r5, #110 @ 0x6e │ │ │ │ + subs r5, #142 @ 0x8e │ │ │ │ movs r2, r7 │ │ │ │ - cbz r4, 345a1e │ │ │ │ + cbz r4, 345a26 │ │ │ │ movs r2, r7 │ │ │ │ - uxtb r2, r4 │ │ │ │ + cbz r2, 3459f8 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r6, r5 │ │ │ │ + uxth r6, r1 │ │ │ │ movs r2, r7 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r6 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r1, r5, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r4, 345a1c │ │ │ │ + cbz r4, 345a24 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r4, r7 │ │ │ │ + sxtb r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - sxtb r4, r7 │ │ │ │ + uxth r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r0, r4 │ │ │ │ + sxtb r0, r0 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r1!, {r1, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - uxth r4, r1 │ │ │ │ + uxth r4, r5 │ │ │ │ movs r2, r7 │ │ │ │ - sxth r6, r0 │ │ │ │ + sxth r6, r4 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #732] @ (345cd8 ) │ │ │ │ @@ -443132,22 +443132,22 @@ │ │ │ │ bl 3459e8 │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 345cb0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r1, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #16] │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r0, sl, rrx │ │ │ │ + sbc.w r0, r0, sl, rrx │ │ │ │ ldr r7, [pc, #240] @ (345ddc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r4, r5, r7} │ │ │ │ + push {r4, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00345cf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -443253,15 +443253,15 @@ │ │ │ │ ldr r3, [pc, #224] @ (345edc ) │ │ │ │ ldr r1, [pc, #228] @ (345ee0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -443282,26 +443282,26 @@ │ │ │ │ ldr r3, [pc, #164] @ (345ee8 ) │ │ │ │ ldr r1, [pc, #168] @ (345eec ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 345e0c │ │ │ │ ldr.w ip, [pc, #152] @ 345ef0 │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #148] @ (345ef4 ) │ │ │ │ ldr r1, [pc, #152] @ (345ef8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 345e0c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r5, r4 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #16 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ @@ -443329,37 +443329,37 @@ │ │ │ │ strh r3, [r4, #32] │ │ │ │ movs r4, #25 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ add r3, r5 │ │ │ │ strh r4, [r3, #8] │ │ │ │ strh.w lr, [r3, #16] │ │ │ │ strh.w ip, [r3, #32] │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 345e0e │ │ │ │ nop │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + add r6, sp, #944 @ 0x3b0 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #680 @ 0x2a8 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #768 @ 0x300 │ │ │ │ + add r6, sp, #896 @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r2, r7} │ │ │ │ + pop {r2, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, sp, #256 @ 0x100 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ movs r2, r7 │ │ │ │ - pop {r3, r5, r6} │ │ │ │ + pop {r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #152 @ 0x98 │ │ │ │ + add r6, sp, #280 @ 0x118 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ (345f8c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -443406,26 +443406,26 @@ │ │ │ │ bpl.n 345f24 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #32] @ (345f9c ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 345f24 │ │ │ │ nop │ │ │ │ ldr r3, [pc, #992] @ (346370 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443497,15 +443497,15 @@ │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ add.w r1, r5, #132 @ 0x84 │ │ │ │ ldr r0, [pc, #60] @ (346088 ) │ │ │ │ and.w r3, r2, #7 │ │ │ │ str r6, [sp, #0] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 345fd8 │ │ │ │ b.n 345fee │ │ │ │ ldr r3, [pc, #40] @ (34608c ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #40] @ (346090 ) │ │ │ │ ldr r0, [pc, #40] @ (346094 ) │ │ │ │ @@ -443519,21 +443519,21 @@ │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #40 @ 0x28 │ │ │ │ + add r5, sp, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - rev16 r2, r4 │ │ │ │ + hlt 0x0002 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #128 @ 0x80 │ │ │ │ + add r4, sp, #256 @ 0x100 │ │ │ │ movs r2, r7 │ │ │ │ - add r4, sp, #896 @ 0x380 │ │ │ │ + add r5, sp, #0 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -443542,15 +443542,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r8, [sp, #72] @ 0x48 │ │ │ │ ldrh.w r9, [sp, #76] @ 0x4c │ │ │ │ ldrh.w r4, [sp, #80] @ 0x50 │ │ │ │ ldrh.w sl, [sp, #84] @ 0x54 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [pc, #280] @ (3461e0 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ ldr.w fp, [r6, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 3460de │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -443597,32 +443597,32 @@ │ │ │ │ bl 341cd0 │ │ │ │ uxth r7, r5 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w r6, [r0, #1480] @ 0x5c8 │ │ │ │ strh.w r7, [r0, #1484] @ 0x5cc │ │ │ │ - bl 54dcc4 │ │ │ │ + bl 54dcf4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 346120 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ cbz r7, 346188 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ lsls r5, r5, #2 │ │ │ │ ldr.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 346170 │ │ │ │ ldr.w r0, [r6, #1472] @ 0x5c0 │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #1472] @ 0x5c0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -443649,23 +443649,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3461ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 346196 │ │ │ │ b.n 346470 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb8fe │ │ │ │ + cbnz r6, 3461ee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003461f0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -443706,17 +443706,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ cbz r7, 346270 │ │ │ │ lsls r7, r7, #2 │ │ │ │ ldr.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ ldr r6, [r3, r5] │ │ │ │ adds r5, #4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ cmp r7, r5 │ │ │ │ bne.n 346258 │ │ │ │ ldr.w r0, [r4, #1472] @ 0x5c0 │ │ │ │ blx 22351c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1472] @ 0x5c0 │ │ │ │ movs r0, #0 │ │ │ │ @@ -443810,37 +443810,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (346390 ) │ │ │ │ ldr r0, [pc, #56] @ (346394 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #552 @ 0x228 │ │ │ │ movs r2, r7 │ │ │ │ - add r2, sp, #632 @ 0x278 │ │ │ │ + add r2, sp, #760 @ 0x2f8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb798 │ │ │ │ + @ instruction: 0xb7b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #344 @ 0x158 │ │ │ │ + add r1, sp, #472 @ 0x1d8 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #88] @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb784 │ │ │ │ + @ instruction: 0xb7a4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #264 @ 0x108 │ │ │ │ + add r1, sp, #392 @ 0x188 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb770 │ │ │ │ + @ instruction: 0xb790 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346398 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -443853,16 +443853,16 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [pc, #704] @ (34667c ) │ │ │ │ ldr r2, [pc, #704] @ (346680 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r3, [pc, #692] @ (346684 ) │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3464be │ │ │ │ ldr r1, [r6, #20] │ │ │ │ @@ -443900,15 +443900,15 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ mov.w r8, #0 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov sl, r8 │ │ │ │ mov r9, fp │ │ │ │ strd r3, ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ cmp r0, r7 │ │ │ │ bne.n 346512 │ │ │ │ ldr.w r1, [r4, sl, lsl #2] │ │ │ │ ldr r3, [r1, #100] @ 0x64 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cmp r2, r9 │ │ │ │ bne.n 34652e │ │ │ │ @@ -443968,15 +443968,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (346694 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -443992,39 +443992,39 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3464ee │ │ │ │ ldr r3, [pc, #372] @ (3466a4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ ldr r4, [pc, #368] @ (3466a8 ) │ │ │ │ ldr r1, [pc, #372] @ (3466ac ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3464ee │ │ │ │ ldr r3, [pc, #356] @ (3466b0 ) │ │ │ │ ldr r2, [pc, #356] @ (3466b4 ) │ │ │ │ ldr r1, [pc, #360] @ (3466b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movw r2, #307 @ 0x133 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3464ee │ │ │ │ ldrd r3, ip, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ sub.w r1, r3, ip │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ @@ -444097,15 +444097,15 @@ │ │ │ │ ldr r1, [pc, #164] @ (3466c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3464ee │ │ │ │ str r2, [sp, #24] │ │ │ │ b.n 34656c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ uxth r1, r1 │ │ │ │ @@ -444116,71 +444116,71 @@ │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #128] @ (3466cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #279 @ 0x117 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3464ee │ │ │ │ ldr r2, [pc, #112] @ (3466d0 ) │ │ │ │ add.w r3, r8, #100 @ 0x64 │ │ │ │ ldr r1, [pc, #108] @ (3466d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3464ee │ │ │ │ - @ instruction: 0xb71c │ │ │ │ + @ instruction: 0xb73c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + strh r6, [r2, r3] │ │ │ │ movs r7, r7 │ │ │ │ - eors.w r0, r2, r7, rrx │ │ │ │ + @ instruction: 0xeab20037 │ │ │ │ udf #62 @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ - push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #896 @ 0x380 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #672 @ (adr r7, 346938 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 3469b8 ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r4, r5, r7, lr} │ │ │ │ + push {r2, r4, r6, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #432 @ (adr r7, 346854 ) │ │ │ │ + add r7, pc, #560 @ (adr r7, 3468d4 ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r4, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #312 @ (adr r7, 3467e8 ) │ │ │ │ + add r7, pc, #440 @ (adr r7, 346868 ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r2, r3, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r4, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #208 @ (adr r7, 34678c ) │ │ │ │ + add r7, pc, #336 @ (adr r7, 34680c ) │ │ │ │ movs r2, r7 │ │ │ │ - push {r1, r2, r3, r5, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #416 @ (adr r6, 346868 ) │ │ │ │ + add r6, pc, #544 @ (adr r6, 3468e8 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #592 @ (adr r7, 34691c ) │ │ │ │ + add r7, pc, #720 @ (adr r7, 34699c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #232 @ (adr r6, 3467b8 ) │ │ │ │ + add r6, pc, #360 @ (adr r6, 346838 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #552 @ (adr r7, 3468fc ) │ │ │ │ + add r7, pc, #680 @ (adr r7, 34697c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #128 @ (adr r6, 346758 ) │ │ │ │ + add r6, pc, #256 @ (adr r6, 3467d8 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003466d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -444203,24 +444203,24 @@ │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 346776 │ │ │ │ ldr r5, [pc, #348] @ (346870 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r2, [pc, #340] @ (346874 ) │ │ │ │ ldr r1, [pc, #340] @ (346878 ) │ │ │ │ add r5, pc │ │ │ │ movs r3, #11 │ │ │ │ add.w ip, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3467ce │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3467ea │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ @@ -444275,46 +444275,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #208] @ (346890 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3467e6 │ │ │ │ ldr r2, [pc, #196] @ (346894 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #192] @ (346898 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #371 @ 0x173 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 346778 │ │ │ │ ldr r4, [pc, #176] @ (34689c ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #172] @ (3468a0 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3467e6 │ │ │ │ ldr r2, [pc, #156] @ (3468a4 ) │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ ldr r1, [pc, #156] @ (3468a8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3467e6 │ │ │ │ blx 224df0 │ │ │ │ ldr r3, [pc, #136] @ (3468ac ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -444343,43 +444343,43 @@ │ │ │ │ nop │ │ │ │ add r6, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3468de │ │ │ │ + cbz r2, 3468e6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r2, #12 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ movs r1, r7 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #912 @ 0x390 │ │ │ │ movs r0, r7 │ │ │ │ bge.n 3467f4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bge.n 346964 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r6, 3468ce │ │ │ │ + cbz r6, 3468d6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r5, pc, #848 @ (adr r5, 346be0 ) │ │ │ │ + add r5, pc, #976 @ (adr r5, 346c60 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #800 @ (adr r4, 346bb4 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 346c34 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #0 @ (adr r7, 346898 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 346918 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #704 @ (adr r4, 346b5c ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 346bdc ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #88 @ (adr r7, 3468f8 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 346978 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #584 @ (adr r4, 346aec ) │ │ │ │ + add r4, pc, #712 @ (adr r4, 346b6c ) │ │ │ │ movs r2, r7 │ │ │ │ - add r7, pc, #152 @ (adr r7, 346940 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 3469c0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #488 @ (adr r4, 346a94 ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 346b14 ) │ │ │ │ movs r2, r7 │ │ │ │ bls.n 34687c │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ @@ -444484,26 +444484,26 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ and.w r3, r0, #7 │ │ │ │ ubfx r2, r0, #3, #5 │ │ │ │ ldr r0, [pc, #28] @ (3469d8 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 346986 │ │ │ │ nop │ │ │ │ sbcs r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #680 @ (adr r5, 346c84 ) │ │ │ │ + add r5, pc, #808 @ (adr r5, 346d04 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003469dc : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbnz r3, 3469ec │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -444602,19 +444602,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (346ae8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + add sp, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #736 @ (adr r1, 346dc8 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 346e48 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #848 @ (adr r4, 346e3c ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 346ebc ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346aec : │ │ │ │ ldr.w r0, [r0, #1480] @ 0x5c8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -444652,19 +444652,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (346b60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, sp, #520 @ 0x208 │ │ │ │ + add r7, sp, #648 @ 0x288 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #256 @ (adr r1, 346c60 ) │ │ │ │ + add r1, pc, #384 @ (adr r1, 346ce0 ) │ │ │ │ movs r2, r7 │ │ │ │ - add r4, pc, #464 @ (adr r4, 346d34 ) │ │ │ │ + add r4, pc, #592 @ (adr r4, 346db4 ) │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00346b64 : │ │ │ │ ldrh.w r3, [r0, #1460] @ 0x5b4 │ │ │ │ cbz r3, 346b78 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ add r2, r3 │ │ │ │ @@ -444749,15 +444749,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 55a950 │ │ │ │ + bl 55a980 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -444767,15 +444767,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub.w r4, r1, #1488 @ 0x5d0 │ │ │ │ ldrd r2, r1, [r3, #4] │ │ │ │ adds r2, #9 │ │ │ │ lsls r2, r2, #2 │ │ │ │ - bl 55aec8 │ │ │ │ + bl 55aef8 │ │ │ │ ldr.w r2, [r4, #1488] @ 0x5d0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r3, #9 │ │ │ │ cmp.w r0, r3, lsl #2 │ │ │ │ bne.n 346cc4 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -444835,48 +444835,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r5, [r0, r5, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 346d7e │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 2c6260 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #64] @ (346da8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2bb3ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ adds r4, #1 │ │ │ │ cmp sl, r4 │ │ │ │ bge.n 346d32 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - b.n 347008 │ │ │ │ + b.n 347048 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r1, [pc, #336] @ (346ef0 ) │ │ │ │ + ldr r1, [pc, #464] @ (346f70 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #768 @ 0x300 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r5, #220 @ 0xdc │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (346fac ) │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445051,26 +445051,26 @@ │ │ │ │ ldr r1, [pc, #412] @ (34710c ) │ │ │ │ ldr r7, [pc, #412] @ (347110 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [r5, #192] @ 0xc0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ ldrd r1, r2, [sp, #52] @ 0x34 │ │ │ │ uxtb r3, r3 │ │ │ │ adds r3, #26 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347070 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 3470f2 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -445142,15 +445142,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ ldr r0, [pc, #204] @ (347130 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 346ebe │ │ │ │ ldr r3, [pc, #192] @ (347134 ) │ │ │ │ add r3, pc │ │ │ │ b.n 346fa6 │ │ │ │ ldr.w lr, [pc, #192] @ 347138 │ │ │ │ add lr, pc │ │ │ │ b.n 34702e │ │ │ │ @@ -445214,73 +445214,73 @@ │ │ │ │ nop │ │ │ │ subs r4, #186 @ 0xba │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - udf #226 @ 0xe2 │ │ │ │ + svc 2 │ │ │ │ movs r7, r6 │ │ │ │ - bx r0 │ │ │ │ + bx r4 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r5, r6 │ │ │ │ + subs r4, r1, r7 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, r6 │ │ │ │ + subs r0, r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r3, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r4, r5 │ │ │ │ + subs r6, r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r1, r5 │ │ │ │ + subs r6, r5, r5 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r3, r5 │ │ │ │ movs r6, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #520] @ 0x208 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r7, [sp, #568] @ 0x238 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #936 @ (adr r6, 3474e8 ) │ │ │ │ + add r7, pc, #40 @ (adr r7, 347168 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r0, #26 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #344] @ 0x158 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r7 │ │ │ │ - add r6, pc, #840 @ (adr r6, 347494 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 347514 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r1, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r7, #11] │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #102 @ 0x66 │ │ │ │ + adds r3, #134 @ 0x86 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r0, #11] │ │ │ │ + strb r6, [r4, #11] │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #84 @ 0x54 │ │ │ │ + adds r3, #116 @ 0x74 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #232] @ 0xe8 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r6, #10] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #64 @ 0x40 │ │ │ │ + adds r3, #96 @ 0x60 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r3, #10] │ │ │ │ + strb r4, [r7, #10] │ │ │ │ movs r7, r7 │ │ │ │ - adds r3, #40 @ 0x28 │ │ │ │ + adds r3, #72 @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r7, [sp, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -445493,19 +445493,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3473a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #344 @ 0x158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r4, [sp, #816] @ 0x330 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r2, #48] @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrd r3, r4, [sp, #4] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ @@ -445635,23 +445635,23 @@ │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r7, [r6, #1488] @ 0x5d0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34758c │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -445701,15 +445701,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (3475fc ) │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445722,29 +445722,29 @@ │ │ │ │ strh.w r2, [r1, r3, lsl #2] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ orr.w r2, r2, #13 │ │ │ │ strb r2, [r1, r0] │ │ │ │ b.n 347572 │ │ │ │ nop │ │ │ │ - add r6, pc, #888 @ (adr r6, 347964 ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 3479e4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r3, [sp, #32] │ │ │ │ + ldr r3, [sp, #160] @ 0xa0 │ │ │ │ movs r0, r7 │ │ │ │ - adcs.w r0, r0, #12058624 @ 0xb80000 │ │ │ │ - add r6, pc, #176 @ (adr r6, 3476a8 ) │ │ │ │ + sbcs.w r0, r0, #12058624 @ 0xb80000 │ │ │ │ + add r6, pc, #304 @ (adr r6, 347728 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347600 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54ddb4 │ │ │ │ + b.w 54dde4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00347608 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -445758,22 +445758,22 @@ │ │ │ │ add.w r7, r4, #20 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r6, [r5, #1488] @ 0x5d0 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cbz r2, 3476a4 │ │ │ │ subs r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bge.n 3476a4 │ │ │ │ @@ -445810,15 +445810,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (34773c ) │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #553 @ 0x229 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -445827,15 +445827,15 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #96] @ (347744 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #626 @ 0x272 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3476c6 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 346d00 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh.w r3, [r1, r2, lsl #2] │ │ │ │ @@ -445846,28 +445846,28 @@ │ │ │ │ orr.w r3, r3, #3072 @ 0xc00 │ │ │ │ strh.w r3, [r1, r2, lsl #2] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldrb r3, [r1, r4] │ │ │ │ orr.w r3, r3, #9 │ │ │ │ strb r3, [r1, r4] │ │ │ │ b.n 34768a │ │ │ │ - add r5, pc, #648 @ (adr r5, 3479b4 ) │ │ │ │ + add r5, pc, #776 @ (adr r5, 347a34 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ movs r0, r7 │ │ │ │ - and.w r0, lr, #12058624 @ 0xb80000 │ │ │ │ - add r5, pc, #80 @ (adr r5, 347788 ) │ │ │ │ + bic.w r0, lr, #12058624 @ 0xb80000 │ │ │ │ + add r5, pc, #208 @ (adr r5, 347808 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #736] @ 0x2e0 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [sp, #520] @ 0x208 │ │ │ │ + ldr r1, [sp, #648] @ 0x288 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347748 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -445989,17 +445989,17 @@ │ │ │ │ ldr r1, [pc, #112] @ (3478e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r5 │ │ │ │ - bl 54b388 │ │ │ │ + bl 54b3b8 │ │ │ │ ldr.w r2, [r5, #880] @ 0x370 │ │ │ │ movs r3, #0 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ str.w r2, [r5, #880] @ 0x370 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -446019,21 +446019,21 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ strb r2, [r6, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ movs r2, r7 │ │ │ │ - add r3, pc, #304 @ (adr r3, 347a14 ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 347a94 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 34789c │ │ │ │ + bpl.n 3478dc │ │ │ │ movs r7, r6 │ │ │ │ - bvs.n 3479b8 │ │ │ │ + bvs.n 3477f8 │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003478ec : │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -446054,15 +446054,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r4, [r0, #1488] @ 0x5d0 │ │ │ │ sub sp, #8 │ │ │ │ cbz r4, 347956 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ blx 22351c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -446198,22 +446198,22 @@ │ │ │ │ ldr r3, [pc, #24] @ (347aac ) │ │ │ │ ldr r1, [pc, #28] @ (347ab0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 347a7e │ │ │ │ - str r6, [sp, #448] @ 0x1c0 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ movs r2, r7 │ │ │ │ - add r1, pc, #544 @ (adr r1, 347cd0 ) │ │ │ │ + add r1, pc, #672 @ (adr r1, 347d50 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #344] @ 0x158 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00347ab4 : │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ movs r0, #0 │ │ │ │ @@ -446287,25 +446287,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (347b84 ) │ │ │ │ ldr r0, [pc, #32] @ (347b88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - add r0, pc, #888 @ (adr r0, 347ef0 ) │ │ │ │ + add r0, pc, #1016 @ (adr r0, 347f70 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [sp, #64] @ 0x40 │ │ │ │ + str r6, [sp, #192] @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #400] @ 0x190 │ │ │ │ movs r2, r7 │ │ │ │ - add r0, pc, #800 @ (adr r0, 347ea4 ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 347f24 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #184] @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 347c30 │ │ │ │ sub sp, #20 │ │ │ │ @@ -446323,15 +446323,15 @@ │ │ │ │ add r4, r5 │ │ │ │ ldr r5, [pc, #128] @ (347c40 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3441a4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r5, r0 │ │ │ │ lsls r3, r3, #30 │ │ │ │ iteee pl │ │ │ │ movpl r3, #1 │ │ │ │ ldrhmi r3, [r4, #24] │ │ │ │ @@ -446360,21 +446360,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #552 @ (adr r0, 347e5c ) │ │ │ │ + add r0, pc, #680 @ (adr r0, 347edc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r5, #21] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ movs r2, r7 │ │ │ │ cmp r7, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r7, #28] │ │ │ │ + str r0, [r3, #32] │ │ │ │ movs r1, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr3, cr15, {7} @ │ │ │ │ cmp r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -446388,15 +446388,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (347cd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3441a4 │ │ │ │ ldrb.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #80] @ (347cd4 ) │ │ │ │ add r4, r3 │ │ │ │ add r1, pc │ │ │ │ @@ -446420,19 +446420,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r7, [sp, #816] @ 0x330 │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, #18] │ │ │ │ + ldrb r6, [r2, #19] │ │ │ │ movs r2, r7 │ │ │ │ - str r6, [r1, #20] │ │ │ │ + str r6, [r5, #20] │ │ │ │ movs r1, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -446446,15 +446446,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 2c6260 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ ldr r6, [pc, #84] @ (347d68 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ cbz r3, 347d32 │ │ │ │ movs r3, #0 │ │ │ │ @@ -446468,31 +446468,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [pc, #40] @ (347d6c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 2bb3ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 551a24 │ │ │ │ - subs r1, #130 @ 0x82 │ │ │ │ + b.w 551a54 │ │ │ │ + subs r1, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 347e20 │ │ │ │ + bne.n 347e60 │ │ │ │ movs r7, r6 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #512] @ (347f70 ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446657,15 +446657,15 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov.w r1, #17 │ │ │ │ strh.w r1, [ip, #18] │ │ │ │ mov.w r1, #0 │ │ │ │ strh r1, [r2, #18] │ │ │ │ ldr r1, [pc, #244] @ (348020 ) │ │ │ │ add r1, pc │ │ │ │ - bl 551cc8 │ │ │ │ + bl 551cf8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 347fc0 │ │ │ │ ldrb.w r2, [r4, #1440] @ 0x5a0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r1, r2 │ │ │ │ @@ -446747,21 +446747,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (34802c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [sp, #672] @ 0x2a0 │ │ │ │ + str r2, [sp, #800] @ 0x320 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #448] @ 0x1c0 │ │ │ │ movs r2, r7 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #800] @ 0x320 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348030 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -446826,15 +446826,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3480ba │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (348114 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ ldr r1, [pc, #28] @ (348118 ) │ │ │ │ ldr r0, [pc, #32] @ (34811c ) │ │ │ │ @@ -446845,19 +446845,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #536] @ 0x218 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [sp, #760] @ 0x2f8 │ │ │ │ + str r0, [sp, #888] @ 0x378 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348120 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -446883,23 +446883,23 @@ │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ add r9, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r5, pc │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33f9f4 │ │ │ │ cbnz r0, 3481ca │ │ │ │ movs r2, #0 │ │ │ │ add r4, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, fp │ │ │ │ @@ -446925,44 +446925,44 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 34818c │ │ │ │ movs r2, #9 │ │ │ │ b.n 34818e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 69d2c0 │ │ │ │ + bl 69d2e0 │ │ │ │ b.n 3481a0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #212 @ 0xd4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - adds r5, #50 @ 0x32 │ │ │ │ + adds r5, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r0, #52] @ 0x34 │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r2, #18 │ │ │ │ + asrs r0, r6, #18 │ │ │ │ movs r2, r7 │ │ │ │ cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00348224 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446981,59 +446981,59 @@ │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #60 @ 0x3c │ │ │ │ mov fp, r1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r0 │ │ │ │ add r9, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add r5, pc │ │ │ │ - bl 54de14 │ │ │ │ + bl 54de44 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 33f9f4 │ │ │ │ cbnz r0, 34828e │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 348030 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 34827c │ │ │ │ movs r2, #9 │ │ │ │ b.n 34827e │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r4} │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, #48 @ 0x30 │ │ │ │ + adds r4, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ movs r0, r7 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r0, #15 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003482d0 : │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #16 │ │ │ │ b.w 34217c │ │ │ │ │ │ │ │ @@ -447080,19 +447080,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (348350 ) │ │ │ │ ldr r0, [pc, #20] @ (348354 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r1, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r4, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348358 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447117,19 +447117,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3483ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #616] @ 0x268 │ │ │ │ + ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r1, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r6, r6 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003483b0 : │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r0, [r3, #2] │ │ │ │ @@ -447234,15 +447234,15 @@ │ │ │ │ ldr r2, [pc, #220] @ (348574 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ cbz r2, 3484bc │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #20] │ │ │ │ lsls r2, r3, #25 │ │ │ │ @@ -447253,15 +447253,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (348580 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r2, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, r2 │ │ │ │ ldrh r3, [r3, #26] │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 3484f8 │ │ │ │ add sp, #12 │ │ │ │ @@ -447277,73 +447277,73 @@ │ │ │ │ ldr r4, [pc, #136] @ (348588 ) │ │ │ │ mov.w lr, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ strd lr, r4, [sp] │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #96] @ (34858c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (348590 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #80] @ (348594 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ ldr r4, [pc, #72] @ (348598 ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r7, [sp, #624] @ 0x270 │ │ │ │ + str r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r6, #26] │ │ │ │ movs r0, r7 │ │ │ │ - b.n 3480b0 │ │ │ │ + b.n 3480f0 │ │ │ │ movs r0, r7 │ │ │ │ - str r7, [sp, #432] @ 0x1b0 │ │ │ │ + str r7, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 34806c │ │ │ │ + b.n 3480ac │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r0, #26] │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r0, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r1, #40] @ 0x28 │ │ │ │ + ldrh r4, [r5, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r1, {r1, r5} │ │ │ │ + ldmia r1, {r1, r6} │ │ │ │ movs r7, r6 │ │ │ │ - adds r1, #64 @ 0x40 │ │ │ │ + adds r1, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r3, #32] │ │ │ │ + ldrh r6, [r7, #32] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r2, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034859c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -447357,24 +447357,24 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldr r6, [r5, #100] @ 0x64 │ │ │ │ mov r7, r6 │ │ │ │ ldrb.w r6, [r5, #1440] @ 0x5a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cbz r3, 348600 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447429,24 +447429,24 @@ │ │ │ │ and.w r3, r3, #9 │ │ │ │ cmp r3, #9 │ │ │ │ strh r0, [r1, r2] │ │ │ │ beq.n 348634 │ │ │ │ mov r0, r5 │ │ │ │ bl 347d70 │ │ │ │ b.n 348634 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 347f9c │ │ │ │ + b.n 347fdc │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r4, [r6, #16] │ │ │ │ + ldrh r4, [r2, #18] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034869c : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 54ddb4 │ │ │ │ + b.w 54dde4 │ │ │ │ nop │ │ │ │ │ │ │ │ 003486a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -447474,38 +447474,38 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add r9, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w fp, r6, #60 @ 0x3c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str.w fp, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr r2, [pc, #396] @ (3488a0 ) │ │ │ │ ldr r1, [pc, #396] @ (3488a4 ) │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #20] │ │ │ │ lsls r1, r3, #25 │ │ │ │ bpl.n 34880e │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ @@ -447517,19 +447517,19 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 3487ba │ │ │ │ and.w r7, r7, #768 @ 0x300 │ │ │ │ cmp.w r7, #512 @ 0x200 │ │ │ │ beq.n 34884e │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r8, #29] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ movw r3, #5000 @ 0x1388 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ str.w r0, [r8, #32] │ │ │ │ str.w r1, [r8, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -447546,15 +447546,15 @@ │ │ │ │ strh r0, [r1, r3] │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 3487c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 347d70 │ │ │ │ b.n 3487c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #228] @ (3488a8 ) │ │ │ │ ldr r3, [pc, #204] @ (348890 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -447574,35 +447574,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #504 @ 0x1f8 │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348758 │ │ │ │ b.n 3487ba │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r4, [pc, #148] @ (3488b4 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r1, [pc, #144] @ (3488b8 ) │ │ │ │ ldr r5, [r2, #20] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r2, #621 @ 0x26d │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3487c0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 348794 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ @@ -447614,58 +447614,58 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ movw r2, #634 @ 0x27a │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 3487c0 │ │ │ │ mov r0, r5 │ │ │ │ bl 347c4c │ │ │ │ mov r0, r5 │ │ │ │ bl 347d70 │ │ │ │ ldrh r3, [r4, #26] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strh r3, [r4, #26] │ │ │ │ b.n 3487c0 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - b.n 348f7c │ │ │ │ + b.n 348fbc │ │ │ │ movs r0, r7 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r1, #10] │ │ │ │ movs r0, r7 │ │ │ │ movs r4, #62 @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #336] @ 0x150 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r2, #6] │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r2, r4, #27 │ │ │ │ + lsrs r2, r0, #28 │ │ │ │ movs r2, r7 │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #16] │ │ │ │ + ldrh r4, [r0, #18] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r5, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r4, [r2, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r7, #8] │ │ │ │ + ldrh r0, [r3, #10] │ │ │ │ movs r2, r7 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r2, #2] │ │ │ │ + ldrh r2, [r6, #2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003488c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447751,57 +447751,57 @@ │ │ │ │ ldr.w lr, [r4, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ ldrh.w ip, [lr, r6] │ │ │ │ bic.w ip, ip, #64 @ 0x40 │ │ │ │ strh.w ip, [lr, r6] │ │ │ │ strb.w r8, [r4, #1441] @ 0x5a1 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3441a4 │ │ │ │ ldr r2, [pc, #72] @ (348a18 ) │ │ │ │ ldr r1, [pc, #72] @ (348a1c ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 54b388 │ │ │ │ + b.w 54b3b8 │ │ │ │ ldr r3, [pc, #48] @ (348a20 ) │ │ │ │ ldr r2, [pc, #52] @ (348a24 ) │ │ │ │ ldr r1, [pc, #52] @ (348a28 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 348928 │ │ │ │ b.n 348932 │ │ │ │ nop │ │ │ │ - str r2, [sp, #792] @ 0x318 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, r0] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r1, #120] @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r7} │ │ │ │ movs r7, r6 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ movs r1, r7 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r4, #122 @ 0x7a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00348a2c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447857,15 +447857,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (348b0c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (348b10 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3441a4 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldrh r3, [r4, #24] │ │ │ │ cbz r2, 348ae2 │ │ │ │ bic.w r2, r3, #1024 @ 0x400 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -447880,25 +447880,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (348b18 ) │ │ │ │ ldr r0, [pc, #32] @ (348b1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - str r1, [sp, #472] @ 0x1d8 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r3, #100] @ 0x64 │ │ │ │ + ldr r2, [r7, #100] @ 0x64 │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, r3] │ │ │ │ + strh r4, [r2, r4] │ │ │ │ movs r1, r7 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r6, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00348b20 : │ │ │ │ ldrb.w ip, [r0, #1440] @ 0x5a0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ add r3, ip │ │ │ │ ldrh r0, [r3, #24] │ │ │ │ @@ -448095,25 +448095,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r1 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #504] @ (348f38 ) │ │ │ │ ldr r1, [pc, #508] @ (348f3c ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3441a4 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 33fd70 │ │ │ │ ldr r2, [pc, #476] @ (348f40 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -448123,15 +448123,15 @@ │ │ │ │ bl 34198c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 348e88 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 348e0c │ │ │ │ ldr r3, [pc, #436] @ (348f44 ) │ │ │ │ add r3, pc │ │ │ │ @@ -448203,15 +448203,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #300] @ (348f68 ) │ │ │ │ strd ip, lr, [sp, #16] │ │ │ │ strd r8, fp, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ ldr r1, [r1, #24] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 348c78 │ │ │ │ b.n 348c56 │ │ │ │ ldr.w ip, [pc, #272] @ 348f6c │ │ │ │ add ip, pc │ │ │ │ b.n 348df6 │ │ │ │ cmp.w lr, #512 @ 0x200 │ │ │ │ @@ -448293,72 +448293,72 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r5} │ │ │ │ + stmia r1!, {r1, r3, r6} │ │ │ │ movs r7, r6 │ │ │ │ - cmp r1, #72 @ 0x48 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r6, r1] │ │ │ │ + str r0, [r2, r2] │ │ │ │ movs r1, r7 │ │ │ │ ldcl 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - blt.n 348f94 │ │ │ │ + blt.n 348fd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc2l 0, cr0, [r6, #244] @ 0xf4 │ │ │ │ - stc2 0, cr0, [lr, #244]! @ 0xf4 │ │ │ │ - ldc2 0, cr0, [r6, #244] @ 0xf4 │ │ │ │ - stc2 0, cr0, [r0, #244] @ 0xf4 │ │ │ │ - asrs r0, r4, #24 │ │ │ │ + stc2l 0, cr0, [r6, #244]! @ 0xf4 │ │ │ │ + stc2l 0, cr0, [lr, #244] @ 0xf4 │ │ │ │ + ldc2 0, cr0, [r6, #244]! @ 0xf4 │ │ │ │ + stc2 0, cr0, [r0, #244]! @ 0xf4 │ │ │ │ + asrs r0, r0, #25 │ │ │ │ movs r4, r7 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r3, r5] │ │ │ │ + strb r2, [r7, r5] │ │ │ │ movs r7, r7 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #34] @ 0x22 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r4, r4] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r4, r4, #22 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r2, r2, #22 │ │ │ │ + asrs r2, r6, #22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r1, #10] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r7, #21 │ │ │ │ + asrs r2, r3, #22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r4, #21 │ │ │ │ + asrs r2, r0, #22 │ │ │ │ movs r4, r7 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r0, r3] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ movs r7, r7 │ │ │ │ - stc2 0, cr0, [r0], #244 @ 0xf4 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + stc2l 0, cr0, [r0], {61} @ 0x3d │ │ │ │ + strh r0, [r6, #8] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + strb r6, [r0, r3] │ │ │ │ movs r7, r7 │ │ │ │ - stc2 0, cr0, [r6], {61} @ 0x3d │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + stc2 0, cr0, [r6], #244 @ 0xf4 │ │ │ │ + strh r6, [r2, #8] │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r1, #20 │ │ │ │ + asrs r6, r5, #20 │ │ │ │ movs r4, r7 │ │ │ │ │ │ │ │ 00348fb0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -448684,55 +448684,55 @@ │ │ │ │ nop │ │ │ │ adds r4, r3, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #28] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r0, #12] │ │ │ │ + strh r4, [r4, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r1, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r6, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r7, #12] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r1, #28] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r2, #8] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #27] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r5, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r1, #4] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r0, [r6, #10] │ │ │ │ + ldrh r0, [r2, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r4, #26] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r6, #2] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349330 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -448743,15 +448743,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3493f4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 3441a4 │ │ │ │ ldrb.w r3, [r4, #1440] @ 0x5a0 │ │ │ │ ldr r4, [r4, #100] @ 0x64 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add r4, r3 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ cbz r0, 349370 │ │ │ │ @@ -448799,19 +448799,19 @@ │ │ │ │ cmp r1, r2 │ │ │ │ ittt cc │ │ │ │ movwcc r2, #65520 @ 0xfff0 │ │ │ │ andcc r2, r3 │ │ │ │ orrcc.w r3, r2, r1 │ │ │ │ b.n 349370 │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #6] │ │ │ │ + ldrh r0, [r1, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [pc, #408] @ (349590 ) │ │ │ │ + ldr r2, [pc, #536] @ (349610 ) │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 003493f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -448975,19 +448975,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 349158 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #95 @ 0x5f │ │ │ │ b.n 349526 │ │ │ │ nop │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r3, #26] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349598 : │ │ │ │ ldrh.w r3, [r0, #1458] @ 0x5b2 │ │ │ │ cbz r3, 3495a8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ @@ -449047,19 +449047,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (349644 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r0, #48] @ 0x30 │ │ │ │ + strh r4, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r6, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r1, #24] │ │ │ │ + ldrb r0, [r5, #24] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349648 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -449287,31 +449287,31 @@ │ │ │ │ ldr r1, [pc, #40] @ (3498a4 ) │ │ │ │ ldr r0, [pc, #44] @ (3498a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r6, #16] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ movs r2, r7 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r2, #16] │ │ │ │ + ldrb r0, [r6, #16] │ │ │ │ movs r2, r7 │ │ │ │ - strh r0, [r4, #40] @ 0x28 │ │ │ │ + strh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrh.w r2, [r0, #1442] @ 0x5a2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -449387,25 +449387,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (3499ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r5, #32] │ │ │ │ + strh r0, [r1, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #11] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r5, #12] │ │ │ │ movs r2, r7 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r3, #11] │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 33d584 │ │ │ │ @@ -449544,23 +449544,23 @@ │ │ │ │ add r3, pc │ │ │ │ strd r0, r5, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 349af8 │ │ │ │ nop │ │ │ │ - strh r0, [r7, #18] │ │ │ │ + strh r0, [r3, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349b4c : │ │ │ │ ldr.w r0, [r0, #1448] @ 0x5a8 │ │ │ │ b.w 223518 │ │ │ │ │ │ │ │ 00349b54 : │ │ │ │ @@ -449589,19 +449589,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (349ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r4, [r2, #3] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r4, [r7, #5] │ │ │ │ + ldrb r4, [r3, #6] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00349bac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -449705,24 +449705,24 @@ │ │ │ │ beq.w 349f2e │ │ │ │ ldr.w r1, [pc, #1164] @ 34a16c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ - bl 54de14 │ │ │ │ + bl 551d3c │ │ │ │ + bl 54de44 │ │ │ │ ldr.w r2, [pc, #1144] @ 34a170 │ │ │ │ ldr.w r1, [pc, #1144] @ 34a174 │ │ │ │ add.w r3, sl, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ bl 34419c │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 349d3e │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r0, r3, #29 │ │ │ │ bpl.n 349d3e │ │ │ │ mov r0, r4 │ │ │ │ @@ -450108,30 +450108,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r7, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r0, 34a1a0 │ │ │ │ + cbz r0, 34a1a8 │ │ │ │ movs r7, r6 │ │ │ │ - adds r4, r1, r6 │ │ │ │ + adds r4, r5, r6 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r1, #11] │ │ │ │ + strb r4, [r5, #11] │ │ │ │ movs r0, r7 │ │ │ │ - ldr??.w r0, [ip, #57] @ 0x39 │ │ │ │ + ldrsb.w r0, [ip, r9, lsl #3] │ │ │ │ lsrs r4, r3, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r5, #17] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r3, #12] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ movs r2, r7 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #16 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034a188 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -450253,19 +450253,19 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ lsrs r6, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r0, #11] │ │ │ │ + ldrb r4, [r4, #11] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r5, #6] │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r2, #9] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034a2fc : │ │ │ │ ldrh.w r3, [r0, #1442] @ 0x5a2 │ │ │ │ mov.w ip, #127 @ 0x7f │ │ │ │ ldr r2, [r0, #108] @ 0x6c │ │ │ │ mvn.w r1, #4160749568 @ 0xf8000000 │ │ │ │ @@ -450582,19 +450582,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34a644 ) │ │ │ │ ldr r0, [pc, #20] @ (34a648 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r3, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r4, #1] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r2, #2] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034a64c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -450764,18 +450764,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (34a81c ) │ │ │ │ ldr r0, [pc, #20] @ (34a820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r0, [r4, #24] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldc2l 0, cr0, [lr], #-224 @ 0xffffff20 │ │ │ │ - ldc2 0, cr0, [r2], {56} @ 0x38 │ │ │ │ + ldc2 0, cr0, [lr], {56} @ 0x38 │ │ │ │ + ldc2 0, cr0, [r2], #224 @ 0xe0 │ │ │ │ │ │ │ │ 0034a824 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh.w lr, [r0, #4] │ │ │ │ @@ -450967,33 +450967,33 @@ │ │ │ │ ldr r0, [pc, #24] @ (34aa30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfab5ffff │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xfa720038 │ │ │ │ - @ instruction: 0xfa860038 │ │ │ │ + @ instruction: 0xfa920038 │ │ │ │ + @ instruction: 0xfaa60038 │ │ │ │ ldrb.w r0, [r0, #880] @ 0x370 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34aa64 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ blx r8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451002,35 +451002,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #188] @ (34ab3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #172] @ (34ab40 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (34ab44 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #156] @ (34ab48 ) │ │ │ │ ldr r1, [pc, #160] @ (34ab4c ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #144] @ (34ab50 ) │ │ │ │ ldr r3, [pc, #148] @ (34ab54 ) │ │ │ │ movw r1, #1540 @ 0x604 │ │ │ │ add r2, pc │ │ │ │ strh.w r1, [r6, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #136] @ (34ab58 ) │ │ │ │ @@ -451043,20 +451043,20 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ movw r2, #6966 @ 0x1b36 │ │ │ │ movt r2, #1 │ │ │ │ str r2, [r6, #108] @ 0x6c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r1, [pc, #112] @ (34ab64 ) │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #104] @ (34ab68 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (34ab6c ) │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -451072,37 +451072,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r2, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #840 @ (adr r3, 34ae84 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 34af04 ) │ │ │ │ movs r7, r6 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r1, #16 │ │ │ │ movs r7, r7 │ │ │ │ - nop {10} │ │ │ │ + nop {12} │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r1, #84] @ 0x54 │ │ │ │ + str r6, [r5, #84] @ 0x54 │ │ │ │ movs r0, r7 │ │ │ │ - ite ge │ │ │ │ - movge r0, r7 │ │ │ │ - ittt lt @ unpredictable │ │ │ │ - movlt r0, r7 │ │ │ │ - lsllt r1, r2, #4 │ │ │ │ - movlt r0, r0 │ │ │ │ + ite gt │ │ │ │ + movgt r0, r7 │ │ │ │ + ittt le @ unpredictable │ │ │ │ + movle r0, r7 │ │ │ │ + lslle r1, r2, #4 │ │ │ │ + movle r0, r0 │ │ │ │ lsls r3, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #64] @ 0x40 │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ bne.n 34ab80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bx r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r7, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -451166,24 +451166,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #424] @ (34adc8 ) │ │ │ │ ldr r1, [pc, #428] @ (34adcc ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r6, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #408] @ (34add0 ) │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ bl 34476c │ │ │ │ @@ -451219,15 +451219,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34ad50 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ cbz r0, 34aca0 │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34ada0 │ │ │ │ - bl 69d80c │ │ │ │ + bl 69d82c │ │ │ │ add.w lr, r6, #4672 @ 0x1240 │ │ │ │ str r7, [sp, #32] │ │ │ │ mov ip, sp │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ @@ -451291,18 +451291,18 @@ │ │ │ │ b.n 34ad0c │ │ │ │ ldr.w r3, [r5, #560] @ 0x230 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 34ac94 │ │ │ │ ldr r1, [pc, #128] @ (34addc ) │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ b.n 34acfe │ │ │ │ mov r1, r0 │ │ │ │ add.w r3, r6, #4480 @ 0x1180 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 341178 │ │ │ │ b.n 34acd2 │ │ │ │ @@ -451325,44 +451325,44 @@ │ │ │ │ ldr r1, [pc, #72] @ (34adf0 ) │ │ │ │ ldr r0, [pc, #76] @ (34adf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - strb r4, [r4, #9] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ vqadd.u16 q0, q0, q4 │ │ │ │ - ldr r5, [pc, #112] @ (34ae30 ) │ │ │ │ + ldr r5, [pc, #240] @ (34aeb0 ) │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #178 @ 0xb2 │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ movs r1, r7 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r2, #246 @ 0xf6 │ │ │ │ movs r1, r7 │ │ │ │ - strd r0, r0, [r2, #228] @ 0xe4 │ │ │ │ + strd r0, r0, [r2, #228]! @ 0xe4 │ │ │ │ mrc2 0, 1, r0, cr6, cr8, {2} │ │ │ │ - ldr r4, [r4, #28] │ │ │ │ + ldr r4, [r0, #32] │ │ │ │ movs r2, r7 │ │ │ │ - ldmia r7, {r3, r4, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r7} │ │ │ │ movs r0, r7 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r7, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r4, #24] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034adf8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451375,53 +451375,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (34ae78 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34ae3e │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3474cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ add.w r3, r4, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #48] @ (34ae7c ) │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ ldr r4, [pc, #48] @ (34ae80 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r0, #1] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r3, #28] │ │ │ │ + str r0, [r7, #28] │ │ │ │ movs r0, r7 │ │ │ │ - pop {r5} │ │ │ │ + pop {r6} │ │ │ │ movs r0, r7 │ │ │ │ - ldr r4, [r4, #8] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (34aee0 ) │ │ │ │ @@ -451429,49 +451429,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (34aee8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #64] @ (34aeec ) │ │ │ │ ldr r1, [pc, #64] @ (34aef0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #48] @ (34aef4 ) │ │ │ │ movs r2, #10 │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r7, #120] @ 0x78 │ │ │ │ + ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r7, [sp, #856] @ 0x358 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r2, r6, #31 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 34af52 │ │ │ │ + cbnz r2, 34af5a │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r3, #20] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r0, #16] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (34af78 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451480,15 +451480,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (34af80 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #32 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #9 │ │ │ │ mov r0, r4 │ │ │ │ bl 34217c │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -451512,19 +451512,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r5, #4480 @ 0x1180 │ │ │ │ bl 3478f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 344958 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r7, #124] @ 0x7c │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #226 @ 0xe2 │ │ │ │ + cmp r0, #2 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 34afbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -451532,24 +451532,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #36] @ (34afc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 347910 │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #104] @ 0x68 │ │ │ │ + ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + hlt 0x0038 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 34b024 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451558,15 +451558,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (34b02c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3446f0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bmi.n 34b018 │ │ │ │ add sp, #12 │ │ │ │ @@ -451577,19 +451577,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3473bc │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - rev16 r4, r2 │ │ │ │ + rev16 r4, r6 │ │ │ │ movs r0, r7 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r4, #0] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034b030 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451602,15 +451602,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (34b094 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #880] @ 0x370 │ │ │ │ ands.w r0, r0, #32 │ │ │ │ beq.n 34b078 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -451620,23 +451620,23 @@ │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #28] @ (34b09c ) │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 22320c │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r0, r7] │ │ │ │ movs r0, r7 │ │ │ │ - cbnz r0, 34b0d2 │ │ │ │ + rev r0, r1 │ │ │ │ movs r0, r7 │ │ │ │ - str r2, [r6, #100] @ 0x64 │ │ │ │ + str r2, [r2, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r0, #116] @ 0x74 │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034b0a0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -451649,53 +451649,53 @@ │ │ │ │ ldr r2, [pc, #100] @ (34b120 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 34b0e6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 347608 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f64 │ │ │ │ + bl 551f94 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ ldr r1, [pc, #48] @ (34b124 ) │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ ldr r4, [pc, #48] @ (34b128 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r4, [r3, #88] @ 0x58 │ │ │ │ + ldr r4, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r6, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ movs r0, r7 │ │ │ │ - cbnz r0, 34b142 │ │ │ │ + cbnz r0, 34b14a │ │ │ │ movs r0, r7 │ │ │ │ - str r4, [r7, #92] @ 0x5c │ │ │ │ + str r4, [r3, #96] @ 0x60 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r6, #100] @ 0x64 │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034b12c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4} │ │ │ │ movw r3, #61448 @ 0xf008 │ │ │ │ @@ -451726,18 +451726,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34b194 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ adcs r4, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -451746,15 +451746,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #120] @ (34b22c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #8 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w r1, #0 │ │ │ │ mov.w ip, #640 @ 0x280 │ │ │ │ mov r2, r6 │ │ │ │ mov.w r5, #469762048 @ 0x1c000000 │ │ │ │ strh r1, [r3, #4] │ │ │ │ movt r2, #256 @ 0x100 │ │ │ │ @@ -451784,19 +451784,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ movs r0, r7 │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (34b2c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451805,35 +451805,35 @@ │ │ │ │ ldr r1, [pc, #136] @ (34b2d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #116] @ (34b2d4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (34b2d8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #100] @ (34b2dc ) │ │ │ │ ldr r1, [pc, #104] @ (34b2e0 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #88] @ (34b2e4 ) │ │ │ │ ldr r3, [pc, #92] @ (34b2e8 ) │ │ │ │ mov.w r1, #1536 @ 0x600 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #16 │ │ │ │ @@ -451850,27 +451850,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #76] @ 0x4c │ │ │ │ + ldr r0, [r0, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7ee │ │ │ │ + @ instruction: 0xb80e │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r7, r6] │ │ │ │ movs r0, r7 │ │ │ │ - ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r4, [sp, #56] @ 0x38 │ │ │ │ movs r7, r6 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r5, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #176] @ 0xb0 │ │ │ │ movs r7, r6 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -451959,15 +451959,15 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3e8e84 │ │ │ │ bl 3f263c │ │ │ │ mov r1, r5 │ │ │ │ bl 3eaaac │ │ │ │ mov r0, r5 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ ldr.w r2, [r4, #1352] @ 0x548 │ │ │ │ ldr.w r3, [r4, #1360] @ 0x550 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b320 │ │ │ │ bl 3f264c │ │ │ │ ldr r2, [pc, #160] @ (34b4a8 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -451986,15 +451986,15 @@ │ │ │ │ bl 3eaa8c │ │ │ │ b.n 34b33c │ │ │ │ bl 3f263c │ │ │ │ add.w r1, r5, #8 │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 3eaaac │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ ldr.w r2, [r4, #1368] @ 0x558 │ │ │ │ ldr.w r3, [r4, #1376] @ 0x560 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b358 │ │ │ │ ldr r2, [pc, #84] @ (34b4ac ) │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -452011,25 +452011,25 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3eaa8c │ │ │ │ b.n 34b372 │ │ │ │ bl 3f263c │ │ │ │ mov r1, r5 │ │ │ │ bl 3eaaac │ │ │ │ mov r0, r5 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ ldr.w r2, [r4, #1408] @ 0x580 │ │ │ │ ldr.w r3, [r4, #1416] @ 0x588 │ │ │ │ and.w r1, r2, #127 @ 0x7f │ │ │ │ b.n 34b38e │ │ │ │ nop │ │ │ │ - str r6, [r4, #72] @ 0x48 │ │ │ │ + str r6, [r0, #76] @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - str r2, [r0, #68] @ 0x44 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -452102,15 +452102,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ ldr r0, [pc, #88] @ (34b5f0 ) │ │ │ │ vstr d7, [sp, #8] │ │ │ │ vldr d7, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34b534 │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #8144 @ 0x1fd0 │ │ │ │ mov r5, r7 │ │ │ │ b.n 34b52a │ │ │ │ add.w r8, r7, #5920 @ 0x1720 │ │ │ │ bl 3f263c │ │ │ │ @@ -452129,15 +452129,15 @@ │ │ │ │ @ instruction: 0xf62e0058 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #44] @ 0x2c │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -452160,15 +452160,15 @@ │ │ │ │ movs r3, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #756] @ (34b930 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #3 │ │ │ │ movs r4, #7 │ │ │ │ mov.w lr, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #5 │ │ │ │ ldrb.w r2, [r3, #2272] @ 0x8e0 │ │ │ │ add.w sl, r0, #4576 @ 0x11e0 │ │ │ │ @@ -452366,19 +452366,19 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.n 34b2ec │ │ │ │ nop.w │ │ │ │ and.w r1, r0, #255 @ 0xff │ │ │ │ and.w r0, r0, #255 @ 0xff │ │ │ │ ... │ │ │ │ - ldr r6, [r5, #12] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ - str r4, [r1, #40] @ 0x28 │ │ │ │ + str r4, [r5, #40] @ 0x28 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov sl, r3 │ │ │ │ @@ -452393,15 +452393,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r6, [pc, #108] @ (34b9cc ) │ │ │ │ ldrd r4, r5, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w ip, [pc, #96] @ 34b9d0 │ │ │ │ add.w r1, r8, #4096 @ 0x1000 │ │ │ │ ldr.w lr, [r0, #1256] @ 0x4e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r1, #256] @ 0x100 │ │ │ │ @@ -452425,19 +452425,19 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r6, #92] @ 0x5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ movs r1, r7 │ │ │ │ - subs r5, #162 @ 0xa2 │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ movs r2, r7 │ │ │ │ sub.w r0, r8, #88 @ 0x58 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -452448,47 +452448,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (34ba40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #72] @ (34ba44 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #56] @ (34ba48 ) │ │ │ │ ldr r1, [pc, #60] @ (34ba4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r3, [pc, #48] @ (34ba50 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ movs r7, r6 │ │ │ │ - stc2 0, cr0, [r2], {62} @ 0x3e │ │ │ │ + stc2 0, cr0, [r2], #248 @ 0xf8 │ │ │ │ stmia r4!, {r1, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ subs r0, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @@ -452503,26 +452503,26 @@ │ │ │ │ ldr r1, [pc, #352] @ (34bbd0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #336] @ (34bbd4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #336] @ (34bbd8 ) │ │ │ │ adds r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [pc, #328] @ (34bbdc ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ vldr d7, [pc, #284] @ 34bbb8 │ │ │ │ add.w r5, r4, #5920 @ 0x1720 │ │ │ │ ldr r3, [pc, #316] @ (34bbe0 ) │ │ │ │ adds r5, #24 │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, r7, #168 @ 0xa8 │ │ │ │ @@ -452621,44 +452621,43 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #72] @ 0x48 │ │ │ │ + str r2, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrsh r0, [r4, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r4, [r2, r1] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #116 @ 0x74 │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ movs r2, r7 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ movs r1, r7 │ │ │ │ subs r0, #32 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r0, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsh r6, [r1, r0] │ │ │ │ + ldrsh r6, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ bic.w r0, r2, #88 @ 0x58 │ │ │ │ - blt.n 34bc00 │ │ │ │ + blt.n 34bc40 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 34bbb4 │ │ │ │ - movs r4, r7 │ │ │ │ - ldrb r2, [r2, r7] │ │ │ │ + @ instruction: 0xe800003c │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ movs r2, r7 │ │ │ │ asrs r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, r7] │ │ │ │ + ldrb r0, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r4, r6] │ │ │ │ + ldrb r0, [r0, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r0, [r1, r6] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #108] @ (34bc84 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -452678,15 +452677,15 @@ │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (34bc94 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldr.w r1, [r0, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #63488 @ 0xf800 │ │ │ │ movt r2, #255 @ 0xff │ │ │ │ mvns r3, r3 │ │ │ │ ands r2, r1 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452703,19 +452702,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ mcr 0, 7, r0, cr12, cr8, {2} │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #188 @ 0xbc │ │ │ │ + subs r2, #220 @ 0xdc │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r5, #1 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #916] @ (34c040 ) │ │ │ │ lsrs r1, r2, #2 │ │ │ │ @@ -452938,15 +452937,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 34bcf8 │ │ │ │ ldr r0, [pc, #316] @ (34c060 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ strd r5, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34bcf8 │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ ldr.w r5, [r3, #284] @ 0x11c │ │ │ │ ldr r3, [pc, #264] @ (34c044 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452966,25 +452965,25 @@ │ │ │ │ ldr r0, [pc, #264] @ (34c068 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bce6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r1, #2 │ │ │ │ ldr r0, [pc, #240] @ (34c06c ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [pc, #188] @ (34c044 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bce6 │ │ │ │ ldr r3, [pc, #180] @ (34c044 ) │ │ │ │ ldr.w r5, [r6, #3424] @ 0xd60 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bce6 │ │ │ │ @@ -453008,15 +453007,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (34c070 ) │ │ │ │ ldr r0, [pc, #176] @ (34c074 ) │ │ │ │ strd r5, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bce6 │ │ │ │ ldr r3, [pc, #108] @ (34c044 ) │ │ │ │ ldr.w r5, [r0, #1568] @ 0x620 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ b.n 34bce6 │ │ │ │ movw r5, #65518 @ 0xffee │ │ │ │ @@ -453040,64 +453039,64 @@ │ │ │ │ ldr r0, [pc, #108] @ (34c07c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bce6 │ │ │ │ ldr r1, [pc, #88] @ (34c080 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #88] @ (34c084 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34bce6 │ │ │ │ nop │ │ │ │ mrc 0, 2, r0, cr10, cr8, {2} │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r1, r0] │ │ │ │ movs r2, r7 │ │ │ │ adds r0, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r2] │ │ │ │ + ldrh r6, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r0, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r0, r7] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r5, r0] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r5, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1228] @ 34c568 │ │ │ │ mov r5, r0 │ │ │ │ @@ -453311,15 +453310,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 34c0be │ │ │ │ ldr r0, [pc, #756] @ (34c57c ) │ │ │ │ strd r4, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34c0be │ │ │ │ cmp.w r1, #800 @ 0x320 │ │ │ │ bhi.n 34c30a │ │ │ │ movw r3, #779 @ 0x30b │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 34c21e │ │ │ │ @@ -453348,15 +453347,15 @@ │ │ │ │ bpl.w 34c19e │ │ │ │ mov r2, r7 │ │ │ │ lsls r3, r7, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r3, [pc, #628] @ (34c570 ) │ │ │ │ ldr r0, [pc, #644] @ (34c584 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 34c2e6 │ │ │ │ @@ -453447,15 +453446,15 @@ │ │ │ │ ldr r0, [pc, #448] @ (34c5a8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ strd r4, r8, [sp, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr.w r2, [r9] │ │ │ │ add.w r5, r5, #4096 @ 0x1000 │ │ │ │ bic.w r3, r4, #4227858432 @ 0xfc000000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r5, #292] @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34c19e │ │ │ │ @@ -453578,69 +453577,69 @@ │ │ │ │ b.n 34c19e │ │ │ │ nop │ │ │ │ orn r0, r8, r8, lsr #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r7] │ │ │ │ + ldr r2, [r6, r7] │ │ │ │ movs r2, r7 │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r2, [r5, r7] │ │ │ │ + ldrb r2, [r1, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r6, r5] │ │ │ │ + strb r2, [r2, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r0, [r1, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r4, r2] │ │ │ │ + ldrsb r6, [r0, r3] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r3, r2] │ │ │ │ + ldrsb r6, [r7, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r0, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r2, r7 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r2, r7] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r0, r5] │ │ │ │ + strb r4, [r4, r5] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r5, r6] │ │ │ │ movs r2, r7 │ │ │ │ - strb r2, [r7, r3] │ │ │ │ + strb r2, [r3, r4] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r5, r5] │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r5, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ movs r2, r7 │ │ │ │ - ldrsb r6, [r0, r4] │ │ │ │ + ldrsb r6, [r4, r4] │ │ │ │ movs r2, r7 │ │ │ │ - strb r0, [r1, r7] │ │ │ │ + strb r0, [r5, r7] │ │ │ │ movs r2, r7 │ │ │ │ ldrh.w r0, [r0, #640] @ 0x280 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ strb.w r3, [r0, #-217] │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (34c5e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ cmp r5, #242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -453649,35 +453648,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (34c690 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #124] @ (34c694 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #120] @ (34c698 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #108] @ (34c69c ) │ │ │ │ ldr r1, [pc, #112] @ (34c6a0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #96] @ (34c6a4 ) │ │ │ │ ldr r3, [pc, #100] @ (34c6a8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [pc, #96] @ (34c6ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -453690,38 +453689,38 @@ │ │ │ │ ldr r2, [pc, #92] @ (34c6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r5, #2] │ │ │ │ movs r7, r6 │ │ │ │ - orn r0, sl, #62 @ 0x3e │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + eor.w r0, sl, #62 @ 0x3e │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ movs r7, r6 │ │ │ │ - ldrh r6, [r4, #2] │ │ │ │ + ldrh r6, [r0, #4] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [sp, #872] @ 0x368 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ movs r0, r7 │ │ │ │ - ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r2, [sp, #880] @ 0x370 │ │ │ │ movs r0, r7 │ │ │ │ asrs r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #138 @ 0x8a │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r7, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -453908,63 +453907,63 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #40] @ (34c910 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54f3e4 │ │ │ │ - ldrsb r6, [r1, r3] │ │ │ │ + b.w 54f414 │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r5, r5] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ movs r2, r7 │ │ │ │ - ldrh r6, [r4, #0] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ movs r1, r7 │ │ │ │ ldr.w r3, [r0, #644] @ 0x284 │ │ │ │ ldr r2, [pc, #100] @ (34c980 ) │ │ │ │ add r2, pc │ │ │ │ cbnz r3, 34c926 │ │ │ │ ldr.w r0, [r0, #652] @ 0x28c │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #76] @ (34c984 ) │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r2, r1] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #7 │ │ │ │ ldr.w r0, [r4, #648] @ 0x288 │ │ │ │ it cs │ │ │ │ movcs r3, #7 │ │ │ │ adds r1, r3, #1 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ umull r2, r3, r0, r3 │ │ │ │ ldr.w r0, [r4, #652] @ 0x28c │ │ │ │ lsrs r2, r2, #15 │ │ │ │ orr.w r2, r2, r3, lsl #17 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc.w r3, r5, r3, lsr #15 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ b.n 34cd68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r2, [r0, #644] @ 0x284 │ │ │ │ cbnz r2, 34c990 │ │ │ │ b.n 34c914 │ │ │ │ @@ -453977,15 +453976,15 @@ │ │ │ │ orn r2, r2, #63 @ 0x3f │ │ │ │ strb.w r2, [r0, #452] @ 0x1c4 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 30635c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #600] @ 0x258 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ bl 3063d4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 34c9d0 │ │ │ │ ldr.w r2, [r3, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r3, #644] @ 0x284 │ │ │ │ mov r0, r3 │ │ │ │ @@ -454004,15 +454003,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (34ca88 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ bl 29a380 │ │ │ │ movs r3, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldrh.w r2, [r4, #570] @ 0x23a │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ @@ -454050,27 +454049,27 @@ │ │ │ │ bl 298208 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 298208 │ │ │ │ nop │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ movs r1, r7 │ │ │ │ - subs r2, #192 @ 0xc0 │ │ │ │ + subs r2, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ movs r2, r7 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ movs r0, r7 │ │ │ │ - bls.n 34c9e8 │ │ │ │ + bls.n 34ca28 │ │ │ │ movs r0, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #204] @ 34cb78 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -454089,15 +454088,15 @@ │ │ │ │ blx 224f6c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r3, [pc, #168] @ (34cb84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -454108,15 +454107,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #80 @ (adr r3, 34cb70 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [sp] │ │ │ │ blx 22489c <__gmtime64_r@plt> │ │ │ │ ldrsb.w r3, [r4, #451] @ 0x1c3 │ │ │ │ @@ -454193,44 +454192,44 @@ │ │ │ │ lsls r2, r2, #15 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsl.w r6, r6, ip │ │ │ │ str.w r6, [r5, #648] @ 0x288 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #392 @ (adr r3, 34cd90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r7, r3 │ │ │ │ cmp r8, r7 │ │ │ │ ite eq │ │ │ │ moveq r4, #0 │ │ │ │ andne.w r4, r4, #1 │ │ │ │ add r3, pc, #364 @ (adr r3, 34cd90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 34cce8 │ │ │ │ ldrd r4, r3, [r5, #616] @ 0x268 │ │ │ │ mov r1, r7 │ │ │ │ lsrs r0, r4, #17 │ │ │ │ lsls r4, r4, #15 │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ add r3, pc, #332 @ (adr r3, 34cd90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r7, r4 │ │ │ │ add r3, pc, #316 @ (adr r3, 34cd90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ subs.w r4, sl, r0 │ │ │ │ sbc.w r9, fp, r9 │ │ │ │ adds.w r1, r4, r8 │ │ │ │ adc.w r9, r9, #0 │ │ │ │ cmp r9, r7 │ │ │ │ blt.w 34cd76 │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ @@ -454262,21 +454261,21 @@ │ │ │ │ lsrs r3, r3, #15 │ │ │ │ adds r2, #1 │ │ │ │ orr.w r3, r3, r4, lsl #17 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ strd r2, r3, [r5, #616] @ 0x268 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r5, #608] @ 0x260 │ │ │ │ strd r3, r3, [r5, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ ldr.w r3, [r5, #668] @ 0x29c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r9, r4 │ │ │ │ bne.n 34cc90 │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ @@ -454284,15 +454283,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r4 │ │ │ │ subs r4, r6, #1 │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ and.w r4, r4, sl │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r3, r0 │ │ │ │ it eq │ │ │ │ cmpeq r8, r6 │ │ │ │ beq.n 34cc88 │ │ │ │ @@ -454302,15 +454301,15 @@ │ │ │ │ ldr.w r3, [r5, #644] @ 0x284 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mul.w r0, r3, r8 │ │ │ │ mov r3, r7 │ │ │ │ adds r0, r0, r1 │ │ │ │ adc.w r1, r9, #0 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r9, r3 │ │ │ │ str.w r0, [r5, #644] @ 0x284 │ │ │ │ cmp r8, r6 │ │ │ │ it eq │ │ │ │ cmpeq r0, r2 │ │ │ │ @@ -454341,25 +454340,25 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [pc, #64] @ (34cde0 ) │ │ │ │ + ldr r7, [pc, #192] @ (34ce60 ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [pc, #208] @ (34ce74 ) │ │ │ │ + ldr r7, [pc, #336] @ (34cef4 ) │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r2, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [pc, #1008] @ (34d19c ) │ │ │ │ + ldr r7, [pc, #112] @ (34ce1c ) │ │ │ │ movs r2, r7 │ │ │ │ - ldr r7, [pc, #64] @ (34cdf0 ) │ │ │ │ + ldr r7, [pc, #192] @ (34ce70 ) │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ movs r5, #0 │ │ │ │ @@ -454383,30 +454382,30 @@ │ │ │ │ ldrh.w r3, [r4, #640] @ 0x280 │ │ │ │ cmp r3, #19 │ │ │ │ it hi │ │ │ │ strhhi.w r5, [r4, #640] @ 0x280 │ │ │ │ bl 30635c │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ bl 3063d4 │ │ │ │ cbz r0, 34ce3c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54f3e4 │ │ │ │ + b.w 54f414 │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #644] @ 0x284 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 34c914 │ │ │ │ @@ -454584,27 +454583,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (34d07c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 34ca9c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 34ce50 │ │ │ │ - ldr r7, [pc, #408] @ (34d210 ) │ │ │ │ + ldr r7, [pc, #536] @ (34d290 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [pc, #0] @ (34d07c ) │ │ │ │ + ldr r4, [pc, #128] @ (34d0fc ) │ │ │ │ movs r2, r7 │ │ │ │ - strh r6, [r7, #4] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #140] @ (34d11c ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -454618,33 +454617,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ blx 224f6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5546d8 │ │ │ │ + bl 554708 │ │ │ │ mov r1, sp │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34ce50 │ │ │ │ mov r0, sp │ │ │ │ - bl 692ad0 │ │ │ │ + bl 692af0 │ │ │ │ ldr r3, [pc, #96] @ (34d128 ) │ │ │ │ strd r0, r1, [r5, #576] @ 0x240 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sp │ │ │ │ strd r2, r3, [r5, #584] @ 0x248 │ │ │ │ bl 3fbb18 │ │ │ │ mov r2, r7 │ │ │ │ - bl 65af10 │ │ │ │ + bl 65af34 │ │ │ │ mov r0, r7 │ │ │ │ blx 22351c │ │ │ │ ldr r2, [pc, #60] @ (34d12c ) │ │ │ │ ldr r3, [pc, #44] @ (34d120 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -454685,15 +454684,15 @@ │ │ │ │ cmp r1, #96 @ 0x60 │ │ │ │ beq.w 34d3f6 │ │ │ │ ldr.w r2, [pc, #1728] @ 34d81c │ │ │ │ mov.w r5, #51712 @ 0xca00 │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ ldr r7, [r3, r2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r2, [r4, #584] @ 0x248 │ │ │ │ umull r3, r6, r3, r5 │ │ │ │ subs r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ @@ -454704,19 +454703,19 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w r6, r6, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r6, r1 │ │ │ │ addw r3, pc, #1644 @ 0x66c │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r7, r1, #0 │ │ │ │ subs r6, r0, r6 │ │ │ │ mov r0, r4 │ │ │ │ sbc.w r7, r7, r8 │ │ │ │ bl 34ca9c │ │ │ │ ldrb.w r8, [r4, #441] @ 0x1b9 │ │ │ │ @@ -454873,31 +454872,31 @@ │ │ │ │ bmi.n 34d3fc │ │ │ │ lsls r3, r3, #26 │ │ │ │ itt pl │ │ │ │ movpl r6, r5 │ │ │ │ movpl r7, r0 │ │ │ │ bmi.n 34d3fc │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6ae048 │ │ │ │ + bl 6ae068 │ │ │ │ cmp r1, r7 │ │ │ │ it eq │ │ │ │ cmpeq r0, r6 │ │ │ │ beq.n 34d428 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad814 │ │ │ │ + b.w 6ad834 │ │ │ │ lsls r0, r2, #24 │ │ │ │ bmi.w 34d7f8 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6ad52c │ │ │ │ + b.w 6ad54c │ │ │ │ cmp.w sl, #192 @ 0xc0 │ │ │ │ beq.w 34d5e2 │ │ │ │ ldrb.w sl, [r4, #444] @ 0x1bc │ │ │ │ and.w ip, sl, #192 @ 0xc0 │ │ │ │ cmp.w ip, #192 @ 0xc0 │ │ │ │ beq.w 34d590 │ │ │ │ mov ip, sl │ │ │ │ @@ -455055,15 +455054,15 @@ │ │ │ │ beq.w 34d766 │ │ │ │ mov ip, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 34d6b8 │ │ │ │ movs r1, #12 │ │ │ │ mov r0, sl │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ uxtb.w ip, r1 │ │ │ │ tst.w sl, #128 @ 0x80 │ │ │ │ bne.w 34d458 │ │ │ │ adds r1, r3, #1 │ │ │ │ beq.n 34d6ee │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -455247,19 +455246,19 @@ │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bls.n 34d794 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc │ │ │ │ + add r8, r3 │ │ │ │ movs r2, r7 │ │ │ │ - add ip, r8 │ │ │ │ + add ip, ip │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 34d8ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -455267,15 +455266,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #108] @ (34d8b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldrb.w r3, [r0, #455] @ 0x1c7 │ │ │ │ ldrb.w r2, [r0, #451] @ 0x1c3 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ str r0, [sp, #12] │ │ │ │ itt ne │ │ │ │ movne r3, #0 │ │ │ │ strbne.w r3, [r0, #455] @ 0x1c7 │ │ │ │ @@ -455296,19 +455295,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x478e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, r1 │ │ │ │ + add r0, r5 │ │ │ │ movs r2, r7 │ │ │ │ - ldrb r6, [r0, #3] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #224] @ (34d9a8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -455360,28 +455359,28 @@ │ │ │ │ bl 34d130 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 34d8dc │ │ │ │ ldr r3, [pc, #104] @ (34d9ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrd r3, r2, [r4, #616] @ 0x268 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w ip, r1, r2 │ │ │ │ bcc.n 34d970 │ │ │ │ mov.w ip, #22528 @ 0x5800 │ │ │ │ movt ip, #63559 @ 0xf847 │ │ │ │ adds.w r3, r3, ip │ │ │ │ adc.w r2, r2, #13 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs r2, r1 │ │ │ │ bcs.n 34d90c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ mov r3, r1 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r4, #648] @ 0x288 │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -455590,15 +455589,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ strb.w r3, [r6, #450] @ 0x1c2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34db06 │ │ │ │ ldr r3, [pc, #456] @ (34dd58 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 34cbac │ │ │ │ @@ -455641,22 +455640,22 @@ │ │ │ │ itett ne │ │ │ │ ornne r3, r3, #127 @ 0x7f │ │ │ │ andeq.w r3, r3, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ strbne.w r3, [r6, #452] @ 0x1c4 │ │ │ │ it eq │ │ │ │ strbeq.w r3, [r6, #452] @ 0x1c4 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ strb.w r4, [r6, #451] @ 0x1c3 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 34db06 │ │ │ │ ldr r3, [pc, #284] @ (34dd58 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 34cbac │ │ │ │ @@ -455671,15 +455670,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34da02 │ │ │ │ ldr r0, [pc, #232] @ (34dd64 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r6, #568] @ 0x238 │ │ │ │ b.n 34da02 │ │ │ │ mov sl, r2 │ │ │ │ b.n 34dbd8 │ │ │ │ mov r7, r1 │ │ │ │ b.n 34db66 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455687,15 +455686,15 @@ │ │ │ │ ldrb.w r3, [r6, #450] @ 0x1c2 │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ cmp r3, #32 │ │ │ │ bhi.n 34dc06 │ │ │ │ ldr r3, [pc, #180] @ (34dd58 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ mov.w ip, #51712 @ 0xca00 │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ ldrd r7, r2, [r6, #580] @ 0x244 │ │ │ │ str r2, [sp, #8] │ │ │ │ umull lr, r3, r3, ip │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ @@ -455709,15 +455708,15 @@ │ │ │ │ adds.w r3, lr, r2 │ │ │ │ ldr.w r2, [r6, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #88 @ (adr r3, 34dd48 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ mov r0, r6 │ │ │ │ strd r2, r3, [r6, #592] @ 0x250 │ │ │ │ bl 34d080 │ │ │ │ b.n 34dc06 │ │ │ │ lsls r0, r0, #24 │ │ │ │ bmi.n 34dd1a │ │ │ │ and.w r3, r3, #112 @ 0x70 │ │ │ │ @@ -455755,15 +455754,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eors r4, r7 │ │ │ │ + lsls r4, r3 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr r5, [pc, #168] @ (34de24 ) │ │ │ │ @@ -455775,15 +455774,15 @@ │ │ │ │ bl 34ca9c │ │ │ │ ldr r3, [pc, #152] @ (34de28 ) │ │ │ │ ldrb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #450] @ 0x1c2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldrb.w r5, [r4, #451] @ 0x1c3 │ │ │ │ ldrd r2, r3, [r4, #632] @ 0x278 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ itt cc │ │ │ │ movcc r1, #16 │ │ │ │ movcc r2, r1 │ │ │ │ @@ -455803,15 +455802,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 34d130 │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 34d130 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #1 │ │ │ │ bl 3fc998 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ @@ -455828,19 +455827,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r6, r3 │ │ │ │ + sbcs r6, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r6, #100 @ 0x64 │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ - subs r7, #12 │ │ │ │ + subs r7, #44 @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #628] @ (34e0c0 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -455860,24 +455859,24 @@ │ │ │ │ ldr r6, [pc, #616] @ (34e0d4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #600] @ (34e0d8 ) │ │ │ │ ldr r1, [pc, #604] @ (34e0dc ) │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movw r3, #550 @ 0x226 │ │ │ │ movt r3, #32768 @ 0x8000 │ │ │ │ str.w r3, [r0, #450] @ 0x1c2 │ │ │ │ ldr.w r3, [r0, #572] @ 0x23c │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r3, #2000 @ 0x7d0 │ │ │ │ itt eq │ │ │ │ @@ -455893,31 +455892,31 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ add r0, sp, #16 │ │ │ │ blx 224f6c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 3fba00 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 692ad0 │ │ │ │ + bl 692af0 │ │ │ │ ldr r3, [pc, #508] @ (34e0ec ) │ │ │ │ strd r0, r1, [r8, #576] @ 0x240 │ │ │ │ ldr r6, [r6, r3] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r8, #584] @ 0x248 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, r3, [r8, #592] @ 0x250 │ │ │ │ mov r0, r8 │ │ │ │ bl 34c6bc │ │ │ │ @@ -455933,44 +455932,44 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr r5, [r6, #0] │ │ │ │ movs r0, #32 │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #424] @ (34e0f4 ) │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ str.w r8, [r4, #608] @ 0x260 │ │ │ │ movs r0, #32 │ │ │ │ ldr.w r8, [r6] │ │ │ │ blx 2231f4 │ │ │ │ ldr r3, [pc, #392] @ (34e0f8 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 6ad498 │ │ │ │ + bl 6ad4b8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r6, [r4, #624] @ 0x270 │ │ │ │ bl 34d130 │ │ │ │ ldr r3, [pc, #364] @ (34e0fc ) │ │ │ │ add.w r0, r4, #672 @ 0x2a0 │ │ │ │ ldr r6, [pc, #360] @ (34e100 ) │ │ │ │ add r3, pc │ │ │ │ @@ -456016,15 +456015,15 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ bl 3ea6c0 │ │ │ │ ldr r2, [pc, #244] @ (34e10c ) │ │ │ │ ldr r1, [pc, #244] @ (34e110 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5554d4 │ │ │ │ + bl 555504 │ │ │ │ ldr r2, [pc, #236] @ (34e114 ) │ │ │ │ ldr r3, [pc, #164] @ (34e0cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456043,15 +456042,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (34e120 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #889 @ 0x379 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ ldr r2, [pc, #184] @ (34e124 ) │ │ │ │ ldr r3, [pc, #96] @ (34e0cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -456069,74 +456068,74 @@ │ │ │ │ add.w r3, fp, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #144] @ (34e12c ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #903 @ 0x387 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34e068 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r4 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldmia r4, {r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #496] @ 0x1f0 │ │ │ │ movs r0, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ movs r0, r7 │ │ │ │ ldmia r4!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r5, #238 @ 0xee │ │ │ │ movs r2, r7 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r5, #10] │ │ │ │ movs r1, r7 │ │ │ │ - lsrs r4, r6 │ │ │ │ + asrs r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ - strb r6, [r1, #9] │ │ │ │ + strb r6, [r5, #9] │ │ │ │ movs r1, r7 │ │ │ │ cmp ip, r3 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xea59ffff │ │ │ │ mrc 15, 2, APSR_nzcv, cr13, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ b.n 34dd76 │ │ │ │ vraddhn.i d17, , q15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r5, #5] │ │ │ │ + strb r2, [r1, #6] │ │ │ │ movs r1, r7 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #198 @ 0xc6 │ │ │ │ movs r2, r7 │ │ │ │ bl 36410e │ │ │ │ - ldc2l 0, cr0, [r6], #264 @ 0x108 │ │ │ │ + ldc2 0, cr0, [r6, #-264] @ 0xfffffef8 │ │ │ │ ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #128 @ 0x80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #30 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ movs r2, r7 │ │ │ │ ldmia r2!, {r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #216 @ 0xd8 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ movs r2, r7 │ │ │ │ - subs r3, #220 @ 0xdc │ │ │ │ + subs r3, #252 @ 0xfc │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #508] @ (34e340 ) │ │ │ │ ands.w r1, r2, #1 │ │ │ │ @@ -456164,21 +456163,21 @@ │ │ │ │ mov r8, r1 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 34e224 │ │ │ │ and.w r2, r1, #112 @ 0x70 │ │ │ │ cmp r2, #32 │ │ │ │ bhi.n 34e224 │ │ │ │ ldr.w r0, [r0, #624] @ 0x270 │ │ │ │ - bl 6ad844 │ │ │ │ + bl 6ad864 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34e2f8 │ │ │ │ ldr r3, [pc, #428] @ (34e344 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ ldr.w r3, [r4, #576] @ 0x240 │ │ │ │ mov.w lr, #51712 @ 0xca00 │ │ │ │ movt lr, #15258 @ 0x3b9a │ │ │ │ ldr.w r6, [r4, #580] @ 0x244 │ │ │ │ ldr.w r2, [r4, #592] @ 0x250 │ │ │ │ umull r3, ip, r3, lr │ │ │ │ mla ip, lr, r6, ip │ │ │ │ @@ -456189,15 +456188,15 @@ │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ adc.w ip, ip, r2 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, ip, r1 │ │ │ │ add r3, pc, #348 @ (adr r3, 34e338 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ movw r1, #4179 @ 0x1053 │ │ │ │ movt r1, #15255 @ 0x3b97 │ │ │ │ cmp r1, r2 │ │ │ │ mov.w r2, #0 │ │ │ │ sbcs.w r3, r2, r3 │ │ │ │ bge.n 34e2be │ │ │ │ ldrb.w r3, [r4, #568] @ 0x238 │ │ │ │ @@ -456234,15 +456233,15 @@ │ │ │ │ bhi.n 34e218 │ │ │ │ mov r0, r4 │ │ │ │ bl 34ca9c │ │ │ │ b.n 34e218 │ │ │ │ ldrb.w r6, [r4, #452] @ 0x1c4 │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r8, r6 │ │ │ │ tst.w r6, #48 @ 0x30 │ │ │ │ strb.w r1, [r4, #452] @ 0x1c4 │ │ │ │ bne.n 34e2f0 │ │ │ │ ldr.w r3, [r4, #644] @ 0x284 │ │ │ │ cbz r3, 34e2be │ │ │ │ @@ -456256,15 +456255,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ strh.w r3, [r4, #640] @ 0x280 │ │ │ │ orn r3, r2, #63 @ 0x3f │ │ │ │ strb.w r3, [r4, #452] @ 0x1c4 │ │ │ │ bl 30635c │ │ │ │ ldr.w r0, [r4, #600] @ 0x258 │ │ │ │ movs r1, #1 │ │ │ │ - bl 54f3e4 │ │ │ │ + bl 54f414 │ │ │ │ bl 3063d4 │ │ │ │ ldrb.w r3, [r4, #568] @ 0x238 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34e224 │ │ │ │ ldr.w r2, [r4, #644] @ 0x284 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r4, #644] @ 0x284 │ │ │ │ @@ -456285,28 +456284,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34e22e │ │ │ │ ldr r0, [pc, #112] @ (34e354 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34e22e │ │ │ │ mov r0, r4 │ │ │ │ bl 34d130 │ │ │ │ b.n 34e270 │ │ │ │ ldr.w r0, [r4, #624] @ 0x270 │ │ │ │ - bl 6ae048 │ │ │ │ + bl 6ae068 │ │ │ │ ldr r3, [pc, #64] @ (34e344 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 6ad8e8 │ │ │ │ + bl 6ad908 │ │ │ │ movw r3, #18004 @ 0x4654 │ │ │ │ movt r3, #65532 @ 0xfffc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ sbc.w ip, r6, #0 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, ip │ │ │ │ @@ -456325,15 +456324,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e358 : │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #644] @ 0x284 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -456359,19 +456358,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (34e3a4 ) │ │ │ │ ldr r0, [pc, #20] @ (34e3a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r4, #32 │ │ │ │ + subs r4, #64 @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #230 @ 0xe6 │ │ │ │ + subs r1, #6 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, #50 @ 0x32 │ │ │ │ + subs r2, #82 @ 0x52 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e3ac : │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bhi.n 34e3c2 │ │ │ │ add r0, r1 │ │ │ │ ldrb.w r0, [r0, #440] @ 0x1b8 │ │ │ │ @@ -456390,19 +456389,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (34e3f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r3, #250 @ 0xfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #160 @ 0xa0 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ movs r2, r7 │ │ │ │ - subs r1, #236 @ 0xec │ │ │ │ + subs r2, #12 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e3f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -456420,84 +456419,84 @@ │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #140] @ (34e4c0 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [pc, #128] @ (34e4c4 ) │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #124] @ (34e4c8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ - bl 54c964 │ │ │ │ + bl 54c994 │ │ │ │ ldr r3, [pc, #116] @ (34e4cc ) │ │ │ │ add r5, pc │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 307b80 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34e4a0 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2bb18c │ │ │ │ - bl 54e200 │ │ │ │ + bl 54e230 │ │ │ │ ldr r3, [pc, #80] @ (34e4d0 ) │ │ │ │ ldr r1, [pc, #84] @ (34e4d4 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 555914 │ │ │ │ + bl 555944 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb.w r2, [r4, #569] @ 0x239 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3077a0 │ │ │ │ b.n 34e478 │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ movs r1, r7 │ │ │ │ - subs r3, #152 @ 0x98 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r2, [r6, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ movs r7, r6 │ │ │ │ - bcs.n 34e558 │ │ │ │ + bcs.n 34e598 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ stmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ movs r1, r7 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [r2, #66] @ 0x42 │ │ │ │ - subs r1, #120 @ 0x78 │ │ │ │ + ldrh.w r0, [r2, #66] @ 0x42 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034e4d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -456618,15 +456617,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ stmia r5!, {r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (34e660 ) │ │ │ │ @@ -456634,25 +456633,25 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #92] @ (34e668 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #80] @ (34e66c ) │ │ │ │ ldr r1, [pc, #84] @ (34e670 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #68] @ (34e674 ) │ │ │ │ ldr r5, [pc, #68] @ (34e678 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #68] @ (34e67c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [pc, #68] @ (34e680 ) │ │ │ │ @@ -456668,23 +456667,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r5, #4] │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r2, #12] │ │ │ │ + ldr r4, [r6, #12] │ │ │ │ movs r1, r7 │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r3, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r5, #34] @ 0x22 │ │ │ │ movs r0, r7 │ │ │ │ lsls r3, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r2, r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ @@ -456693,17 +456692,17 @@ │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ b.w 223518 │ │ │ │ ldr r1, [pc, #8] @ (34e69c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 697908 │ │ │ │ + b.w 697928 │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #92] @ 0x5c │ │ │ │ + ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r7, r6 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -456712,42 +456711,42 @@ │ │ │ │ blx 2258d0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ ldrd r0, r1, [r2] │ │ │ │ strd r0, r1, [r4] │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 5523b0 │ │ │ │ + bl 5523e0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a0ef8 │ │ │ │ + bl 5a0f28 │ │ │ │ ldr r3, [pc, #20] @ (34e6ec ) │ │ │ │ ldr r1, [pc, #20] @ (34e6f0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6aa094 │ │ │ │ - adds r7, #236 @ 0xec │ │ │ │ + b.w 6aa0b4 │ │ │ │ + subs r0, #12 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, #121 @ 0x79 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (34e718 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ lsrs r4, r0, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 34e778 │ │ │ │ @@ -456756,15 +456755,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (34e780 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r1, [pc, #56] @ (34e784 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 34e788 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #48] @ (34e78c ) │ │ │ │ @@ -456774,40 +456773,40 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 54ce0c │ │ │ │ + b.w 54ce3c │ │ │ │ nop │ │ │ │ - subs r1, #102 @ 0x66 │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r0, [r3, #112] @ 0x70 │ │ │ │ + str r0, [r7, #112] @ 0x70 │ │ │ │ movs r7, r6 │ │ │ │ - ldmia r7!, {r1, r4, r5} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ lsrs r5, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #178 @ 0xb2 │ │ │ │ movs r2, r7 │ │ │ │ adds r5, #47 @ 0x2f │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 599640 │ │ │ │ + bl 599670 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r4, #20] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi.w 34e928 │ │ │ │ cmp r3, #29 │ │ │ │ bls.w 34e93c │ │ │ │ @@ -457223,15 +457222,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 34ebb6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 34eb80 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r9 │ │ │ │ bne.n 34eb80 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -457271,19 +457270,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ b.n 34ebba │ │ │ │ nop │ │ │ │ - adds r5, #48 @ 0x30 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r3, #186 @ 0xba │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r3, #244 @ 0xf4 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 34ec70 │ │ │ │ sub sp, #8 │ │ │ │ @@ -457292,15 +457291,15 @@ │ │ │ │ ldr r1, [pc, #64] @ (34ec78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r2, [pc, #48] @ (34ec7c ) │ │ │ │ add.w r1, r0, #128 @ 0x80 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ bl 3dcff0 │ │ │ │ @@ -457308,21 +457307,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #240 @ 0xf0 │ │ │ │ + adds r3, #16 │ │ │ │ movs r2, r7 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ movs r2, r7 │ │ │ │ - ldr r6, [pc, #864] @ (34efe0 ) │ │ │ │ + ldr r6, [pc, #992] @ (34f060 ) │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 34ece0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -457331,15 +457330,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (34ece8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 2c5f00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (34ecec ) │ │ │ │ @@ -457352,21 +457351,21 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r4, #2 │ │ │ │ + adds r4, #34 @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #196 @ 0xc4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r2, #176 @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #136] @ 34ed88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -457375,19 +457374,19 @@ │ │ │ │ ldr r1, [pc, #132] @ (34ed90 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 54dffc │ │ │ │ + bl 54e02c │ │ │ │ ldr.w r1, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 34ed60 │ │ │ │ ldr r0, [pc, #92] @ (34ed94 ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -457419,23 +457418,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #178 @ 0xb2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r2, #28 │ │ │ │ + adds r2, #60 @ 0x3c │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #76 @ 0x4c │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #16 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #416] @ (34ef50 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -457450,24 +457449,24 @@ │ │ │ │ add r1, pc │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #392] @ (34ef60 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr.w r7, [r4, #488] @ 0x1e8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r7, r2 │ │ │ │ bhi.n 34eea8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ adds r2, r6, #1 │ │ │ │ @@ -457478,15 +457477,15 @@ │ │ │ │ ldr.w r4, [r4, #492] @ 0x1ec │ │ │ │ adds r2, r4, #1 │ │ │ │ beq.n 34ee66 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi.n 34ee8a │ │ │ │ mov r8, r0 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34eef4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ @@ -457498,15 +457497,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34ee40 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ cmp r4, r3 │ │ │ │ ite eq │ │ │ │ moveq r6, #0 │ │ │ │ movne r5, #0 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ef3a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34ee62 │ │ │ │ dmb ish │ │ │ │ @@ -457538,25 +457537,25 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #212] @ (34ef6c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34eec2 │ │ │ │ ldr r4, [pc, #196] @ (34ef70 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #196] @ (34ef74 ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -457565,15 +457564,15 @@ │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #156] @ (34ef7c ) │ │ │ │ mov.w r2, #344 @ 0x158 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34eec2 │ │ │ │ ldr r3, [pc, #136] @ (34ef80 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 34ee20 │ │ │ │ @@ -457584,74 +457583,74 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34eec2 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #104] @ (34ef90 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34ee66 │ │ │ │ b.n 34ef04 │ │ │ │ ldr r3, [pc, #88] @ (34ef94 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #88] @ (34ef98 ) │ │ │ │ ldr r0, [pc, #88] @ (34ef9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r2, #222 @ 0xde │ │ │ │ + adds r2, #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ pop {r1, r4, r6, pc} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r1, #168 @ 0xa8 │ │ │ │ movs r2, r7 │ │ │ │ - adds r1, #10 │ │ │ │ + adds r1, #42 @ 0x2a │ │ │ │ movs r2, r7 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r1, #24 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #204 @ 0xcc │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #92 @ 0x5c │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #180 @ 0xb4 │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #44 @ 0x2c │ │ │ │ movs r2, r7 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #144 @ 0x90 │ │ │ │ + adds r1, #176 @ 0xb0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + adds r0, #2 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ movs r0, r7 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r6, r4] │ │ │ │ movs r0, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ (34f0dc ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -457688,25 +457687,25 @@ │ │ │ │ bne.n 34f09a │ │ │ │ ldrb.w r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34f084 │ │ │ │ ldrb.w r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 55ad6c │ │ │ │ + bl 55ad9c │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55a950 │ │ │ │ + bl 55a980 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b3bc │ │ │ │ + bl 55b3ec │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b3bc │ │ │ │ + bl 55b3ec │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cbz r3, 34f040 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -457718,15 +457717,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 34efe2 │ │ │ │ mov r0, r7 │ │ │ │ bl 34e690 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ - bl 55ad6c │ │ │ │ + bl 55ad9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -457776,45 +457775,45 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 34f136 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r7, #72] @ 0x48 │ │ │ │ movs r7, r6 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #68 @ 0x44 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #122 @ 0x7a │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #102 @ 0x66 │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, #14 │ │ │ │ + adds r0, #46 @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #100 @ 0x64 │ │ │ │ + cmp r6, #132 @ 0x84 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #192 @ 0xc0 │ │ │ │ + cmp r7, #224 @ 0xe0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + adds r0, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #126 @ 0x7e │ │ │ │ + cmp r7, #158 @ 0x9e │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + adds r0, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #56 @ 0x38 │ │ │ │ + cmp r6, #88 @ 0x58 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #84 @ 0x54 │ │ │ │ + cmp r7, #116 @ 0x74 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r6, #36 @ 0x24 │ │ │ │ + cmp r6, #68 @ 0x44 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #72 @ 0x48 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #184] @ (34f1f0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -457897,24 +457896,24 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 34f22e │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #48] @ 0x30 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ movs r7, r6 │ │ │ │ bl 57206 │ │ │ │ cbnz r4, 34f222 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r6, #218 @ 0xda │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r5, #16 │ │ │ │ + cmp r5, #48 @ 0x30 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r6, #20 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -457945,19 +457944,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #58 @ 0x3a │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #148 @ 0x94 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #348] @ 0x15c │ │ │ │ sub sp, #8 │ │ │ │ @@ -458022,21 +458021,21 @@ │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb876 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #24] │ │ │ │ + str r2, [r5, #24] │ │ │ │ movs r7, r6 │ │ │ │ - cmp r5, #116 @ 0x74 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ movs r2, r7 │ │ │ │ - cmp r5, #54 @ 0x36 │ │ │ │ + cmp r5, #86 @ 0x56 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #608] @ (34f5c0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -458054,52 +458053,52 @@ │ │ │ │ ldr.w r8, [pc, #604] @ 34f5d4 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r8, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ ldr r6, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r7, [r0, #492] @ 0x1ec │ │ │ │ adds r1, r5, #1 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.w 34f4b6 │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 34f440 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 6976d4 │ │ │ │ + bl 6976f4 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r4, #480 @ 0x1e0 │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [r4, #480] @ 0x1e0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r1, [pc, #536] @ (34f5d8 ) │ │ │ │ ldr r2, [pc, #540] @ (34f5dc ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #532] @ (34f5e0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 34f3de │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cbz r5, 34f416 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ ldr r2, [pc, #504] @ (34f5e4 ) │ │ │ │ ldr r3, [pc, #476] @ (34f5cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -458119,25 +458118,25 @@ │ │ │ │ ldr r1, [pc, #464] @ (34f5f0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #284 @ 0x11c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr r1, [pc, #448] @ (34f5f4 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ bl 2c9298 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b.n 34f3ea │ │ │ │ mov.w r9, #1 │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r7, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 34f464 │ │ │ │ ldr r3, [pc, #416] @ (34f5f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -458152,15 +458151,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ bl 34eb44 │ │ │ │ cbz r0, 34f482 │ │ │ │ ldr.w r5, [r0, #492] @ 0x1ec │ │ │ │ subs r5, r5, r7 │ │ │ │ it ne │ │ │ │ movne r5, #1 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f5aa │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 34f4a6 │ │ │ │ dmb ish │ │ │ │ @@ -458182,15 +458181,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ moveq r7, r3 │ │ │ │ mov.w r9, #1 │ │ │ │ it eq │ │ │ │ streq.w r3, [r0, #492] @ 0x1ec │ │ │ │ ldr.w sl, [r4, #488] @ 0x1e8 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r5, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 34f4ea │ │ │ │ ldr r3, [pc, #280] @ (34f5f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -458204,15 +458203,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ bl 34eb44 │ │ │ │ cbz r0, 34f536 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ subs r7, r3, r7 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f5aa │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r2, 34f526 │ │ │ │ dmb ish │ │ │ │ @@ -458233,109 +458232,109 @@ │ │ │ │ str r5, [r4, #100] @ 0x64 │ │ │ │ b.n 34f3a4 │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r3, [pc, #184] @ (34f5fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ b.n 34f526 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #168] @ (34f5fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 34f4aa │ │ │ │ str.w r7, [r4, #492] @ 0x1ec │ │ │ │ b.n 34f3a4 │ │ │ │ ldr r3, [pc, #148] @ (34f600 ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #148] @ (34f604 ) │ │ │ │ ldr r1, [pc, #148] @ (34f608 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34f3ea │ │ │ │ ldr r3, [pc, #128] @ (34f60c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #128] @ (34f610 ) │ │ │ │ ldr r1, [pc, #132] @ (34f614 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #389 @ 0x185 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 34f3ea │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (34f618 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #108] @ (34f61c ) │ │ │ │ ldr r0, [pc, #108] @ (34f620 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #56 @ 0x38 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ @ instruction: 0xb79e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ movs r2, r7 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xb78e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #96 @ 0x60 │ │ │ │ + cmp r3, #128 @ 0x80 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #154 @ 0x9a │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xb71e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r6, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ movs r7, r6 │ │ │ │ - stmia r2!, {r1, r2, r3, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldc2l 15, cr15, [pc, #1020] @ 34f9f4 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #42 @ 0x2a │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #0 │ │ │ │ + cmp r3, #32 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #120 @ 0x78 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r3, #12 │ │ │ │ + cmp r3, #44 @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #18 │ │ │ │ movs r2, r7 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ movs r2, r7 │ │ │ │ - cmp r2, #234 @ 0xea │ │ │ │ + cmp r3, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r0, [r6, r2] │ │ │ │ movs r0, r7 │ │ │ │ - ldrsb r4, [r4, r2] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ movs r0, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #24 │ │ │ │ @@ -458369,15 +458368,15 @@ │ │ │ │ cbnz r2, 34f6b8 │ │ │ │ movs r3, #6 │ │ │ │ strb.w r6, [sp, #21] │ │ │ │ strb.w r3, [sp, #20] │ │ │ │ add.w r0, r8, #92 @ 0x5c │ │ │ │ strb.w r7, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599854 │ │ │ │ + bl 599884 │ │ │ │ ldr r3, [pc, #88] @ (34f6ec ) │ │ │ │ str.w r0, [r8, #344] @ 0x158 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r3, [r4, #2] │ │ │ │ @@ -458402,41 +458401,41 @@ │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ movs r3, #6 │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (34f6f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34f67a │ │ │ │ push {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (34f6f4 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034f6fc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #160] @ (34f7b0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w lr, ip, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w lr, [r0, #8] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 34f748 │ │ │ │ @@ -458446,15 +458445,15 @@ │ │ │ │ str.w ip, [r0] │ │ │ │ dmb ish │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ bl 34eb44 │ │ │ │ mov r5, r0 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 34f79c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 34f77a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ @@ -458472,15 +458471,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f766 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (34f7b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ b.n 34f766 │ │ │ │ ldr r3, [pc, #28] @ (34f7bc ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (34f7c0 ) │ │ │ │ ldr r0, [pc, #32] @ (34f7c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -458489,33 +458488,33 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cbz r4, 34f832 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #248 @ 0xf8 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r7, r2] │ │ │ │ movs r0, r7 │ │ │ │ - strb r2, [r6, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034f7c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, #148] @ (34f870 ) │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ add r5, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ add.w ip, r4, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str.w ip, [r0, #8] │ │ │ │ cbnz r4, 34f806 │ │ │ │ ldr r4, [pc, #120] @ (34f874 ) │ │ │ │ @@ -458525,16 +458524,16 @@ │ │ │ │ dmb ish │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34eb44 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 34f818 │ │ │ │ - bl 5523b0 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 5523e0 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cbz r3, 34f85c │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 34f83a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ @@ -458552,15 +458551,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34f826 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #40] @ (34f878 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ b.n 34f826 │ │ │ │ ldr r3, [pc, #28] @ (34f87c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #28] @ (34f880 ) │ │ │ │ ldr r0, [pc, #32] @ (34f884 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -458569,58 +458568,58 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ cbz r4, 34f8be │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + cmp r0, #88 @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r3, r7] │ │ │ │ + strh r6, [r7, r7] │ │ │ │ movs r0, r7 │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + strb r2, [r2, r0] │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034f888 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #60] @ 34f8dc │ │ │ │ ldr r2, [pc, #60] @ (34f8e0 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #60] @ (34f8e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 34f8c8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + cmp r0, #20 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #158 @ 0x9e │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #152 @ 0x98 │ │ │ │ + movs r6, #184 @ 0xb8 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034f8e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -458630,15 +458629,15 @@ │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #72] @ (34f950 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 54b52c │ │ │ │ + bl 54b55c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr.w ip, [pc, #64] @ 34f954 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr.w lr, [r4] │ │ │ │ ldr r2, [pc, #56] @ (34f958 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #56] @ (34f95c ) │ │ │ │ @@ -458646,28 +458645,28 @@ │ │ │ │ str r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #68] @ 0x44 │ │ │ │ add.w lr, lr, #1 │ │ │ │ str.w lr, [r4] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 54b3b0 │ │ │ │ + b.w 54b3e0 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #80] @ (34f9a0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r5, #228 @ 0xe4 │ │ │ │ + movs r6, #4 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #126 @ 0x7e │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ movs r7, r6 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ movs r1, r7 │ │ │ │ │ │ │ │ 0034f960 : │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #350] @ 0x15e │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -458693,43 +458692,43 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w sl, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5a1b68 │ │ │ │ + bl 5a1b98 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34fa94 │ │ │ │ ldr r0, [pc, #296] @ (34fad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 54da74 │ │ │ │ + bl 54daa4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #288] @ (34fadc ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 223268 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 55452c │ │ │ │ + bl 55455c │ │ │ │ mov r0, r5 │ │ │ │ blx 22351c │ │ │ │ ldr r3, [pc, #264] @ (34fae0 ) │ │ │ │ ldr r2, [pc, #268] @ (34fae4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #268] @ (34fae8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ blx 223fb0 │ │ │ │ ldr r0, [r6, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -458742,46 +458741,46 @@ │ │ │ │ bl 3dcce4 │ │ │ │ ldr r6, [pc, #220] @ (34faec ) │ │ │ │ ldr r1, [pc, #220] @ (34faf0 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 54c924 │ │ │ │ + bl 54c954 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 552d44 │ │ │ │ + bl 552d74 │ │ │ │ cbz r0, 34fa32 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c884 │ │ │ │ + bl 54c8b4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 34fa4e │ │ │ │ ldr r6, [pc, #188] @ (34faf4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 552d44 │ │ │ │ + bl 552d74 │ │ │ │ cbz r0, 34fa4e │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c9e0 │ │ │ │ + bl 54ca10 │ │ │ │ ldr r1, [pc, #168] @ (34faf8 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2c7ec0 │ │ │ │ cbz r0, 34fabe │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54dd84 │ │ │ │ + bl 54ddb4 │ │ │ │ cbz r0, 34fabe │ │ │ │ ldr r2, [pc, #144] @ (34fafc ) │ │ │ │ ldr r3, [pc, #100] @ (34fad4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -458793,67 +458792,67 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 5a03ac │ │ │ │ + bl 5a03dc │ │ │ │ cbz r0, 34fac6 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cbz r3, 34fab8 │ │ │ │ ldr r0, [pc, #92] @ (34fb00 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34f9b2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 69d8b4 │ │ │ │ + bl 69d8d4 │ │ │ │ movs r5, #0 │ │ │ │ b.n 34fa6a │ │ │ │ ldr r0, [pc, #72] @ (34fb04 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34f9b2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551a24 │ │ │ │ + bl 551a54 │ │ │ │ b.n 34fab4 │ │ │ │ ldr r0, [pc, #64] @ (34fb08 ) │ │ │ │ add r0, pc │ │ │ │ b.n 34f9b2 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ cbz r0, 34faf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #48 @ 0x30 │ │ │ │ + movs r7, #80 @ 0x50 │ │ │ │ movs r2, r7 │ │ │ │ - movs r7, #52 @ 0x34 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r6, #224 @ 0xe0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r5, #76 @ 0x4c │ │ │ │ + movs r5, #108 @ 0x6c │ │ │ │ movs r2, r7 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r7, #14 │ │ │ │ movs r2, r7 │ │ │ │ - movs r6, #228 @ 0xe4 │ │ │ │ + movs r7, #4 │ │ │ │ movs r2, r7 │ │ │ │ - @ instruction: 0xb8fa │ │ │ │ + cbnz r2, 34fafe │ │ │ │ movs r0, r7 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ sub sp, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 34f378 │ │ │ │ + b.n 34f3b8 │ │ │ │ movs r0, r7 │ │ │ │ - b.n 3502fc │ │ │ │ + b.n 34f33c │ │ │ │ movs r0, r7 │ │ │ │ - b.n 3502e4 │ │ │ │ + b.n 34f324 │ │ │ │ movs r0, r7 │ │ │ │ │ │ │ │ 0034fb0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -458878,46 +458877,46 @@ │ │ │ │ blx 224f6c │ │ │ │ add r0, sp, #16 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ - bl 69dc58 │ │ │ │ + bl 69dc78 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ blt.n 34fba6 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #2 │ │ │ │ - bl 57a098 │ │ │ │ + bl 57a0c8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 34fb9c │ │ │ │ ldr r0, [r0, #24] │ │ │ │ - bl 6a0694 │ │ │ │ + bl 6a06b4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #100] @ (34fbe8 ) │ │ │ │ - bl 5a0478 │ │ │ │ + bl 5a04a8 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r7, r5] │ │ │ │ strd r9, r5, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ bl 34f96c │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ adds r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge.n 34fb6a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 69dc70 │ │ │ │ + bl 69dc90 │ │ │ │ ldr r2, [pc, #60] @ (34fbec ) │ │ │ │ ldr r3, [pc, #48] @ (34fbe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ @@ -458974,15 +458973,15 @@ │ │ │ │ str r3, [r4, #24] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [r4, #20] │ │ │ │ strd r3, r2, [r4, #28] │ │ │ │ movs r3, #1 │ │ │ │ str r5, [r4, #8] │ │ │ │ str r3, [r4, #16] │ │ │ │ - bl 69ee9c │ │ │ │ + bl 69eebc │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 34fc58 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #68] @ (34fca0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -459006,25 +459005,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34fc60 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [pc, #28] @ (34fcac ) │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34fc60 │ │ │ │ add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ negs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #158 @ 0x9e │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fcb0 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -459050,15 +459049,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, r2 │ │ │ │ mov.w ip, #1 │ │ │ │ mov r2, r1 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 5998f4 │ │ │ │ + bl 599924 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldrb.w r2, [r3, #195] @ 0xc3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 34fcd6 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ @@ -459082,34 +459081,34 @@ │ │ │ │ ldr r1, [pc, #20] @ (34fd50 ) │ │ │ │ ldr r0, [pc, #20] @ (34fd54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r1, #180 @ 0xb4 │ │ │ │ + movs r1, #212 @ 0xd4 │ │ │ │ movs r2, r7 │ │ │ │ - movs r3, #242 @ 0xf2 │ │ │ │ + movs r4, #18 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fd58 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov ip, r3 │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #252] @ 0xfc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5998f4 │ │ │ │ + bl 599924 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -459127,15 +459126,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34fdd2 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ - bl 599854 │ │ │ │ + bl 599884 │ │ │ │ str.w r0, [r4, #344] @ 0x158 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459157,41 +459156,41 @@ │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #20] │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (34fe1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 34fdb0 │ │ │ │ nop │ │ │ │ add r5, sp, #408 @ 0x198 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (34fe18 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #142 @ 0x8e │ │ │ │ + movs r2, #174 @ 0xae │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0034fe20 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ vldr d7, [pc, #792] @ 350148 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ strd r3, r0, [sp] │ │ │ │ mov r0, r2 │ │ │ │ vstr d7, [r1, #24] │ │ │ │ - bl 5996dc │ │ │ │ + bl 59970c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ite ls │ │ │ │ movls r3, #0 │ │ │ │ movhi r3, #1 │ │ │ │ orrs.w r3, r3, r0, lsr #31 │ │ │ │ bne.w 3501b2 │ │ │ │ @@ -459269,15 +459268,15 @@ │ │ │ │ mov.w r2, #1168 @ 0x490 │ │ │ │ movt r2, #10528 @ 0x2920 │ │ │ │ lsr.w r3, r2, r3 │ │ │ │ and.w r3, r3, #1 │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 59968c │ │ │ │ + bl 5996bc │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -459556,19 +459555,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (35023c ) │ │ │ │ ldr r0, [pc, #20] @ (350240 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r0, r1, #3 │ │ │ │ + adds r0, r5, #3 │ │ │ │ movs r2, r7 │ │ │ │ - subs r2, r2, #4 │ │ │ │ + subs r2, r6, #4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350244 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -459584,26 +459583,26 @@ │ │ │ │ add r4, sp, #24 │ │ │ │ ldr.w r9, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w fp, [pc, #1076] @ 3506ac │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r3, [pc, #1064] @ 3506b0 │ │ │ │ add fp, pc │ │ │ │ ldr.w r2, [pc, #1064] @ 3506b4 │ │ │ │ ldr.w r1, [pc, #1064] @ 3506b8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ blx 224f6c │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -459644,15 +459643,15 @@ │ │ │ │ beq.w 350516 │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 34fbf0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ str.w r0, [sl, #12] │ │ │ │ add.w ip, sl, #48 @ 0x30 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -459753,15 +459752,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 350372 │ │ │ │ ldr r0, [pc, #664] @ (3506d8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350372 │ │ │ │ ldr r3, [pc, #624] @ (3506c0 ) │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3503da │ │ │ │ ldr r3, [pc, #636] @ (3506dc ) │ │ │ │ @@ -459777,15 +459776,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #612] @ (3506e0 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3503da │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350372 │ │ │ │ ldr r3, [pc, #592] @ (3506e4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -459801,15 +459800,15 @@ │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldrb.w r0, [sp, #25] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #552] @ (3506e8 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350372 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350372 │ │ │ │ ldr r3, [pc, #532] @ (3506ec ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -459821,38 +459820,38 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 350372 │ │ │ │ ldr r0, [pc, #508] @ (3506f0 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350372 │ │ │ │ ldr r3, [pc, #496] @ (3506f4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 3502dc │ │ │ │ ldr r0, [pc, #492] @ (3506f8 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ b.n 350318 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #476] @ (3506fc ) │ │ │ │ ldr r2, [pc, #480] @ (350700 ) │ │ │ │ ldr r1, [pc, #480] @ (350704 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r7, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350682 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -459900,15 +459899,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #352] @ (350714 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r3, r2, [sp, #48] @ 0x30 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ beq.n 35059c │ │ │ │ ldr.w r0, [r9] │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -459927,15 +459926,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 350372 │ │ │ │ ldr r0, [pc, #284] @ (35071c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350372 │ │ │ │ str.w r9, [sp, #20] │ │ │ │ b.n 3502dc │ │ │ │ ldrb.w r3, [r5, #195] @ 0xc3 │ │ │ │ cbnz r3, 350654 │ │ │ │ ldr r3, [pc, #260] @ (350720 ) │ │ │ │ add r3, pc │ │ │ │ @@ -459955,15 +459954,15 @@ │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #220] @ (350724 ) │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3503da │ │ │ │ ldr.w r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r8, r3 │ │ │ │ beq.w 350550 │ │ │ │ ldr r3, [pc, #200] @ (350728 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ @@ -459971,18 +459970,18 @@ │ │ │ │ b.n 3502dc │ │ │ │ ldr r0, [pc, #192] @ (35072c ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 35059c │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #12] │ │ │ │ udf #255 @ 0xff │ │ │ │ ldr r3, [pc, #160] @ (350730 ) │ │ │ │ movw r2, #897 @ 0x381 │ │ │ │ ldr r1, [pc, #160] @ (350734 ) │ │ │ │ ldr r0, [pc, #160] @ (350738 ) │ │ │ │ @@ -459993,75 +459992,75 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ add r0, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #528 @ 0x210 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r1, #0 │ │ │ │ + subs r2, r5, #0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r6, #2 │ │ │ │ movs r2, r7 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r1, #3 │ │ │ │ movs r2, r7 │ │ │ │ @ instruction: 0xf1f20054 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #600 @ (adr r7, 350920 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xf0e80054 │ │ │ │ @ instruction: 0xf0b60054 │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #1 │ │ │ │ + subs r6, r5, #1 │ │ │ │ movs r2, r7 │ │ │ │ ldr r0, [pc, #240] @ (3507d0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #3 │ │ │ │ + adds r4, r6, #3 │ │ │ │ movs r2, r7 │ │ │ │ str r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + adds r6, r0, #6 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #5 │ │ │ │ + adds r4, r1, #6 │ │ │ │ movs r2, r7 │ │ │ │ vmov.i32 q8, #100 @ 0x00000064 │ │ │ │ vshr.s32 q0, q2, #8 │ │ │ │ - subs r2, r7, r5 │ │ │ │ + subs r2, r3, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, r0, r0 │ │ │ │ + subs r4, r4, r0 │ │ │ │ movs r2, r7 │ │ │ │ - subs r4, r3, r0 │ │ │ │ + subs r4, r7, r0 │ │ │ │ movs r2, r7 │ │ │ │ vqadd.s32 q8, q6, q2 │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + adds r6, r0, #0 │ │ │ │ movs r2, r7 │ │ │ │ subs r4, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r3, #3 │ │ │ │ movs r2, r7 │ │ │ │ mcr 0, 5, r0, cr12, cr4, {2} │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r5, r4 │ │ │ │ movs r2, r7 │ │ │ │ mcr 0, 3, r0, cr8, cr4, {2} │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r0, r0 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r3, r1 │ │ │ │ + adds r4, r7, r1 │ │ │ │ movs r2, r7 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r1, r4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0035073c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -460126,25 +460125,25 @@ │ │ │ │ bpl.n 350780 │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ ldr r0, [pc, #24] @ (350800 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350780 │ │ │ │ add r3, pc, #752 @ (adr r3, 350ae4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #432] @ (3509ac ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350804 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460216,19 +460215,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3508cc ) │ │ │ │ ldr r0, [pc, #20] @ (3508d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - asrs r2, r4, #31 │ │ │ │ + adds r2, r0, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r3, #25 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r0, #25 │ │ │ │ + asrs r6, r4, #25 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003508d4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -460268,19 +460267,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ bl 2261f0 │ │ │ │ nop │ │ │ │ - asrs r0, r4, #29 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r6, r6, #22 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ movs r2, r7 │ │ │ │ - adds r0, r6, r7 │ │ │ │ + subs r0, r2, r0 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #172] @ (350a1c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -460290,15 +460289,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #168] @ (350a24 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add.w r0, r7, #452 @ 0x1c4 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ ldr.w r4, [r7, #480] @ 0x1e0 │ │ │ │ mov r6, r4 │ │ │ │ cbz r4, 3509a6 │ │ │ │ mov r8, r0 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r4, [r4, #360] @ 0x168 │ │ │ │ @@ -460318,17 +460317,17 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 350840 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3509b8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5524d0 │ │ │ │ + bl 552500 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 5a0f1c │ │ │ │ + bl 5a0f4c │ │ │ │ cbz r6, 3509e0 │ │ │ │ mov r0, r6 │ │ │ │ blx 223f4c │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 223518 │ │ │ │ add.w r3, r1, #16 │ │ │ │ @@ -460349,15 +460348,15 @@ │ │ │ │ b.n 3509a6 │ │ │ │ bl 2261f0 │ │ │ │ nop │ │ │ │ add r1, pc, #616 @ (adr r1, 350c88 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #968] @ (350df0 ) │ │ │ │ + ldr r3, [pc, #72] @ (350a70 ) │ │ │ │ movs r7, r6 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #196] @ (350b00 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -460376,21 +460375,21 @@ │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r6 │ │ │ │ sub.w r4, r4, #1 │ │ │ │ strd r7, r7, [sp, #12] │ │ │ │ clz r4, r4 │ │ │ │ strd r7, r7, [sp, #20] │ │ │ │ - bl 55aec8 │ │ │ │ + bl 55aef8 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 55b4c4 │ │ │ │ + bl 55b4f4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b4c4 │ │ │ │ + bl 55b4f4 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ strd sl, r7, [sp] │ │ │ │ bl 350244 │ │ │ │ strb.w r4, [r0, #350] @ 0x15e │ │ │ │ @@ -460409,15 +460408,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, fp │ │ │ │ bl 34f280 │ │ │ │ mov r0, fp │ │ │ │ bl 350840 │ │ │ │ mov r0, r6 │ │ │ │ - bl 55b0c8 │ │ │ │ + bl 55b0f8 │ │ │ │ sxtb r4, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bgt.n 350a5a │ │ │ │ ldr r2, [pc, #52] @ (350b08 ) │ │ │ │ ldr r3, [pc, #44] @ (350b04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -460501,33 +460500,33 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350b2a │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #44] @ (350bd4 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350b2a │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w r2, [r3, #484] @ 0x1e4 │ │ │ │ b.n 350b68 │ │ │ │ nop │ │ │ │ ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #112] @ (350c3c ) │ │ │ │ + ldr r1, [pc, #240] @ (350cbc ) │ │ │ │ movs r7, r6 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350bd8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460571,15 +460570,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350c06 │ │ │ │ ldr r0, [pc, #64] @ (350c8c ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350c06 │ │ │ │ ldr r3, [pc, #56] @ (350c90 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350c24 │ │ │ │ ldr r3, [pc, #36] @ (350c88 ) │ │ │ │ @@ -460587,28 +460586,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 350c24 │ │ │ │ ldr r0, [pc, #36] @ (350c94 ) │ │ │ │ mov r3, lr │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 6a2fcc │ │ │ │ + b.w 6a2fec │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #29 │ │ │ │ + asrs r2, r6, #29 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ movs r2, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ @@ -460756,15 +460755,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 350d4a │ │ │ │ ldr r0, [pc, #112] @ (350e9c ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350d4a │ │ │ │ ldr r3, [pc, #100] @ (350ea0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 350db6 │ │ │ │ ldr r3, [pc, #84] @ (350e98 ) │ │ │ │ @@ -460773,15 +460772,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 350db6 │ │ │ │ ldr r0, [pc, #84] @ (350ea4 ) │ │ │ │ mov r3, lr │ │ │ │ mov r2, ip │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 350db6 │ │ │ │ ldr r3, [pc, #72] @ (350ea8 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #72] @ (350eac ) │ │ │ │ ldr r0, [pc, #72] @ (350eb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -460801,31 +460800,31 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #23 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ movs r2, r7 │ │ │ │ subs r0, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #21 │ │ │ │ + asrs r0, r3, #22 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r6, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r0, #24 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r3, #8 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r6, r5, #22 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350ec0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -460837,15 +460836,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrb.w r0, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r1, #48] @ 0x30 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ ldr r7, [r2, #0] │ │ │ │ ldr r5, [r3, #24] │ │ │ │ - bl 599c20 │ │ │ │ + bl 599c50 │ │ │ │ ldr r2, [pc, #144] @ (350f80 ) │ │ │ │ movs r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -460899,25 +460898,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2252ac <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #304] @ (3510b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #21 │ │ │ │ + asrs r2, r2, #22 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r5, #21 │ │ │ │ + asrs r2, r1, #22 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r4, r1, #21 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r2, r4, #20 │ │ │ │ + asrs r2, r0, #21 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00350f98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -460957,15 +460956,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 350840 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 350fce │ │ │ │ add.w r1, r4, #92 @ 0x5c │ │ │ │ adds r0, #196 @ 0xc4 │ │ │ │ @@ -461000,25 +460999,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 3509a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r0, #1 │ │ │ │ + asrs r0, r4, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r4, #17 │ │ │ │ + asrs r0, r0, #18 │ │ │ │ movs r2, r7 │ │ │ │ - asrs r0, r5, #32 │ │ │ │ + asrs r0, r1, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r6, r7, #25 │ │ │ │ + lsrs r6, r3, #26 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #30 │ │ │ │ + lsrs r4, r1, #31 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (35112c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -461032,15 +461031,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3510fa │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599854 │ │ │ │ + bl 599884 │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 350f98 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -461065,28 +461064,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (351140 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3510c6 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (35113c ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r1, #30 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #124] @ (3511d0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -461100,15 +461099,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 35119e │ │ │ │ strh.w r5, [sp, #20] │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strb.w r6, [sp, #22] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 599854 │ │ │ │ + bl 599884 │ │ │ │ movs r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ bl 350f98 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #24 │ │ │ │ @@ -461133,28 +461132,28 @@ │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ uxtb r3, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #28] @ (3511e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 35116a │ │ │ │ nop │ │ │ │ ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #0] @ (3511e0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #27 │ │ │ │ + lsrs r2, r5, #27 │ │ │ │ movs r2, r7 │ │ │ │ ldr.w r1, [r0, #368] @ 0x170 │ │ │ │ cbz r1, 3511f8 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #368] @ 0x170 │ │ │ │ b.w 350d14 │ │ │ │ b.w 350f98 │ │ │ │ @@ -461208,15 +461207,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ it cs │ │ │ │ movcs r3, r1 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ add.w r0, r1, #196 @ 0xc4 │ │ │ │ ldr.w r1, [r1, #448] @ 0x1c0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5998f4 │ │ │ │ + bl 599924 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb.w r3, [r0, #195] @ 0xc3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3513d8 │ │ │ │ bl 34f888 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -461269,15 +461268,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r9, r3 │ │ │ │ blx 2241b4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ blx 2241b4 │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 351576 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -461300,15 +461299,15 @@ │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3514b2 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r3, [r0, #488] @ 0x1e8 │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 351374 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 351374 │ │ │ │ ldr.w r3, [r0, #492] @ 0x1ec │ │ │ │ @@ -461404,25 +461403,25 @@ │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r5, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ strh.w r5, [sp, #24] │ │ │ │ strb.w r2, [sp, #26] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 5997a8 │ │ │ │ + bl 5997d8 │ │ │ │ str.w r0, [r4, #368] @ 0x170 │ │ │ │ b.n 351296 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 351538 │ │ │ │ ldr r3, [pc, #404] @ (351644 ) │ │ │ │ mov r0, r4 │ │ │ │ b.n 3513f2 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ - bl 6a2218 │ │ │ │ + bl 6a2238 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3515da │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 351554 │ │ │ │ @@ -461489,15 +461488,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3514ca │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (351650 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 69a0f4 │ │ │ │ + bl 69a114 │ │ │ │ b.n 3514ca │ │ │ │ ldr r3, [pc, #220] @ (351654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ b.n 35134a │ │ │ │ @@ -461523,19 +461522,19 @@ │ │ │ │ movne r3, #18 │ │ │ │ strb r3, [r6, #7] │ │ │ │ ldmia r5!, {r0, r1, r2, r3} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ str r3, [r6, #28] │ │ │ │ str r0, [r6, #16] │ │ │ │ - bl 6926dc │ │ │ │ + bl 6926fc │ │ │ │ movs r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r6, #32 │ │ │ │ - bl 692928 │ │ │ │ + bl 692948 │ │ │ │ ldr.w r5, [r4, #368] @ 0x170 │ │ │ │ b.n 3512b8 │ │ │ │ mov.w sl, #16 │ │ │ │ b.n 3514b6 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ (351660 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ @@ -461569,19 +461568,19 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r7, #20 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r0, r1, #15 │ │ │ │ + lsrs r0, r5, #15 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r6, r3, #15 │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ movs r2, r7 │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ @@ -461589,35 +461588,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #30 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r2, #30 │ │ │ │ + lsrs r0, r6, #30 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r7, #10 │ │ │ │ + lsrs r2, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r6, #96 @ 0x60 │ │ │ │ + adds r6, #128 @ 0x80 │ │ │ │ movs r0, r7 │ │ │ │ - adds r6, #116 @ 0x74 │ │ │ │ + adds r6, #148 @ 0x94 │ │ │ │ movs r0, r7 │ │ │ │ - lsrs r4, r4, #10 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r5, #27 │ │ │ │ + lsrs r4, r1, #28 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r1, #10 │ │ │ │ + lsrs r4, r5, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r2, r4, #3 │ │ │ │ + lsrs r2, r0, #4 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r2, #28 │ │ │ │ movs r2, r7 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #2 │ │ │ │ bl 350f98 │ │ │ │ @@ -461678,15 +461677,15 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ mov r0, r4 │ │ │ │ bl 350840 │ │ │ │ ldr r2, [pc, #144] @ (3517d8 ) │ │ │ │ ldr r3, [pc, #136] @ (3517d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -461700,15 +461699,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ - bl 599d68 │ │ │ │ + bl 599d98 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 351784 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 350f98 │ │ │ │ b.n 351744 │ │ │ │ @@ -461743,25 +461742,25 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 351784 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r3, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r7, #3 │ │ │ │ + lsrs r0, r3, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r1, #29 │ │ │ │ + lsls r6, r5, #29 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r6, #22 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + lsrs r0, r0, #4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r4, #1 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 003517f4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -461771,32 +461770,32 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 351814 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 350840 │ │ │ │ ldr r3, [pc, #20] @ (351840 ) │ │ │ │ mov.w r2, #1656 @ 0x678 │ │ │ │ ldr r1, [pc, #20] @ (351844 ) │ │ │ │ ldr r0, [pc, #20] @ (351848 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r0, #27 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r2, r5, #20 │ │ │ │ + lsrs r2, r1, #21 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 0035184c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -461807,15 +461806,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3518cc │ │ │ │ cbz r5, 351876 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 69eea8 │ │ │ │ + bl 69eec8 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r3, 351892 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 351916 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -461837,15 +461836,15 @@ │ │ │ │ dmb ish │ │ │ │ bl 350b0c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 3518f2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5a1200 │ │ │ │ + b.w 5a1230 │ │ │ │ ldr r3, [pc, #104] @ (351938 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35186a │ │ │ │ ldr r3, [pc, #100] @ (35193c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -461853,25 +461852,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35186a │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #88] @ (351940 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 35186a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3518fe │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 350840 │ │ │ │ bl 2261f0 │ │ │ │ ldr r3, [pc, #44] @ (351944 ) │ │ │ │ movw r2, #1679 @ 0x68f │ │ │ │ ldr r1, [pc, #40] @ (351948 ) │ │ │ │ @@ -461886,21 +461885,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #18 │ │ │ │ + lsrs r6, r5, #18 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r3, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ movs r2, r7 │ │ │ │ - lsrs r4, r7, #17 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ movs r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ b.w 35184c │ │ │ │ nop │ │ │ │ │ │ │ │ 00351958 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -461934,30 +461933,30 @@ │ │ │ │ dmb ish │ │ │ │ bl 350b0c │ │ │ │ ldr.w r0, [r4, #352] @ 0x160 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #349] @ 0x15d │ │ │ │ cbz r0, 3519cc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5a11bc │ │ │ │ + b.w 5a11ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbz r3, 3519d8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 69eee0 │ │ │ │ + bl 69ef00 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 350840 │ │ │ │ ldr r3, [pc, #72] @ (351a38 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -461968,15 +461967,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351976 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldrd r3, r2, [r0, #20] │ │ │ │ ldr r0, [pc, #56] @ (351a40 ) │ │ │ │ ldr r1, [r1, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 351976 │ │ │ │ ldr r3, [pc, #48] @ (351a44 ) │ │ │ │ movw r2, #1699 @ 0x6a3 │ │ │ │ ldr r1, [pc, #44] @ (351a48 ) │ │ │ │ ldr r0, [pc, #48] @ (351a4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -461989,21 +461988,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r1, #14 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r2, #24 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351a50 : │ │ │ │ sub sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ uxtb r1, r1 │ │ │ │ cmp r1, #6 │ │ │ │ @@ -462241,25 +462240,25 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldrb.w ip, [sp, #14] │ │ │ │ ldr.w r2, [r4, #492] @ 0x1ec │ │ │ │ strd r0, ip, [sp] │ │ │ │ ldr r0, [pc, #24] @ (351c8c ) │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 351c16 │ │ │ │ ldrh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #432] @ (351e38 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (351d28 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -462267,15 +462266,15 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #136] @ (351d30 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [pc, #120] @ (351d34 ) │ │ │ │ add r5, pc │ │ │ │ cbz r0, 351cc4 │ │ │ │ bl 3fc5bc │ │ │ │ ldr r3, [pc, #112] @ (351d38 ) │ │ │ │ @@ -462285,71 +462284,71 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #12] │ │ │ │ strb.w r3, [sp, #14] │ │ │ │ bl 34f124 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1768 │ │ │ │ + bl 5a1798 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 351be0 │ │ │ │ add.w r0, r4, #452 @ 0x1c4 │ │ │ │ - bl 697710 │ │ │ │ + bl 697730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w ip, [pc, #68] @ 351d40 │ │ │ │ ldr r2, [pc, #68] @ (351d44 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #68] @ (351d48 ) │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #260 @ 0x104 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 351d1c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 579e70 │ │ │ │ - lsls r4, r6, #15 │ │ │ │ + b.w 579ea0 │ │ │ │ + lsls r4, r2, #16 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r0, #10 │ │ │ │ + lsls r0, r4, #10 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r3, #10 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ movs r2, r7 │ │ │ │ ldrh r0, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [r3], {255} @ 0xff │ │ │ │ - lsls r0, r3, #14 │ │ │ │ + lsls r0, r7, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r0, #9 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351d4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #24] @ (351d7c ) │ │ │ │ add r1, pc │ │ │ │ bl 34f124 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1768 │ │ │ │ + bl 5a1798 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 351be0 │ │ │ │ @ instruction: 0xfbebffff │ │ │ │ │ │ │ │ @@ -462362,17 +462361,17 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ strd r1, r2, [sp] │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 351e3a │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ mvn.w r0, #2147483648 @ 0x80000000 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 351e22 │ │ │ │ @@ -462415,15 +462414,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351dde │ │ │ │ ldr r0, [pc, #80] @ (351e64 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 351dde │ │ │ │ ldr r3, [pc, #68] @ (351e68 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ ldr r1, [pc, #64] @ (351e6c ) │ │ │ │ ldr r0, [pc, #68] @ (351e70 ) │ │ │ │ add r3, pc │ │ │ │ @@ -462445,27 +462444,27 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #31 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r6, #9 │ │ │ │ + lsls r0, r2, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r0, #3 │ │ │ │ + lsls r6, r4, #3 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r7, #30 │ │ │ │ + lsls r0, r3, #31 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r3, #9 │ │ │ │ + lsls r0, r7, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r1, #3 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r4, #29 │ │ │ │ + lsls r4, r0, #30 │ │ │ │ movs r2, r7 │ │ │ │ │ │ │ │ 00351e80 : │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #200] @ (351f4c ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 351ed0 │ │ │ │ @@ -462473,17 +462472,17 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ mov r4, r0 │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 351f34 │ │ │ │ ldr r3, [r1, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 351f1c │ │ │ │ subs r2, r3, #1 │ │ │ │ @@ -462526,15 +462525,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 351ee6 │ │ │ │ ldr r0, [pc, #76] @ (351f5c ) │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 351ee6 │ │ │ │ ldr r3, [pc, #64] @ (351f60 ) │ │ │ │ movw r2, #1830 @ 0x726 │ │ │ │ ldr r1, [pc, #64] @ (351f64 ) │ │ │ │ ldr r0, [pc, #64] @ (351f68 ) │ │ │ │ add r3, pc │ │ │ │ @@ -462555,25 +462554,25 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #28 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + lsls r6, r2, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vshr.u8 d16, d25, #4 │ │ │ │ - lsls r2, r0, #28 │ │ │ │ + vshr.u32 d16, d25, #20 │ │ │ │ + lsls r2, r4, #28 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r6, r3, #5 │ │ │ │ + lsls r6, r7, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - vshr.u32 d0, d25, #12 │ │ │ │ - lsls r2, r5, #25 │ │ │ │ + vshr.u16 d16, d25, #12 │ │ │ │ + lsls r2, r1, #26 │ │ │ │ movs r2, r7 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi.n 351fbe │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls.n 351fb4 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ @@ -462776,22 +462775,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (3521c0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5518cc │ │ │ │ + bl 5518fc │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5518cc │ │ │ │ + b.w 5518fc │ │ │ │ bmi.n 352144 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ @@ -462803,20 +462802,20 @@ │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [sp, #64] @ 0x40 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 35241a │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c4144 │ │ │ │ + bl 6c4164 │ │ │ │ str r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3523f2 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str.w r3, [r4, #444] @ 0x1bc │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ str.w r3, [r4, #440] @ 0x1b8 │ │ │ │ @@ -462833,20 +462832,20 @@ │ │ │ │ addw r3, r4, #507 @ 0x1fb │ │ │ │ str.w r3, [r4, #460] @ 0x1cc │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ ldr.w r5, [r6, #496] @ 0x1f0 │ │ │ │ mov r2, r5 │ │ │ │ asrs r3, r5, #31 │ │ │ │ - bl 6c49a0 │ │ │ │ + bl 6c49c0 │ │ │ │ mov fp, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ ldrb.w r3, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r2, r3, #5 │ │ │ │ bne.n 352284 │ │ │ │ cmp.w fp, #131072 @ 0x20000 │ │ │ │ sbcs.w r1, sl, #0 │ │ │ │ bcs.n 352348 │ │ │ │ orr.w r3, fp, r3, lsl #24 │ │ │ │ @@ -462906,15 +462905,15 @@ │ │ │ │ bne.n 3523b6 │ │ │ │ ldr r3, [pc, #280] @ (352438 ) │ │ │ │ add.w r2, r4, #440 @ 0x1b8 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movw r1, #8837 @ 0x2285 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5a1204 │ │ │ │ + bl 5a1234 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352406 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -462963,15 +462962,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35231c │ │ │ │ strd r0, r5, [sp, #8] │ │ │ │ strd fp, sl, [sp] │ │ │ │ ldr r0, [pc, #112] @ (352444 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 35231c │ │ │ │ ldr r3, [pc, #104] @ (352448 ) │ │ │ │ movw r2, #2879 @ 0xb3f │ │ │ │ ldr r1, [pc, #100] @ (35244c ) │ │ │ │ ldr r0, [pc, #104] @ (352450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -463007,35 +463006,35 @@ │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r7, #14 │ │ │ │ movs r2, r7 │ │ │ │ - vhadd.u32 q0, q0, │ │ │ │ - lsls r2, r1, #12 │ │ │ │ + vhadd.u8 q8, q0, │ │ │ │ + lsls r2, r5, #12 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ movs r2, r7 │ │ │ │ - vhadd.u8 q0, q6, │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + vhadd.u32 q0, q6, │ │ │ │ + lsls r6, r2, #12 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ movs r2, r7 │ │ │ │ - cdp2 0, 15, cr0, cr8, cr9, {2} │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + vhadd.u16 q0, q4, │ │ │ │ + lsls r2, r0, #12 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r4, r7, #14 │ │ │ │ + lsls r4, r3, #15 │ │ │ │ movs r2, r7 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr9, {2} │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + vhadd.u8 q0, q2, │ │ │ │ + lsls r6, r5, #11 │ │ │ │ movs r2, r7 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r0, #12 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov ip, r1 │ │ │ │ @@ -463140,25 +463139,25 @@ │ │ │ │ ldrb.w r0, [sp, #14] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #32] @ (3525b4 ) │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ ldrb.w r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 352560 │ │ │ │ strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #800] @ (3528d0 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r4, #9 │ │ │ │ movs r2, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #388] @ (352750 ) │ │ │ │ @@ -463173,15 +463172,15 @@ │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r3 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr r3, [pc, #360] @ (35275c ) │ │ │ │ add r1, sp, #16 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrsh.w r7, [r5, #30] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ @@ -463193,29 +463192,29 @@ │ │ │ │ itt eq │ │ │ │ movweq r3, #65535 @ 0xffff │ │ │ │ strheq r3, [r5, #30] │ │ │ │ bne.w 35273c │ │ │ │ rsb r8, r4, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 599c50 │ │ │ │ + bl 599c80 │ │ │ │ mov r4, r0 │ │ │ │ sub.w r9, r9, #1 │ │ │ │ mov r2, r8 │ │ │ │ clz r9, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov.w r9, r9, lsr #5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 5a1a00 │ │ │ │ + bl 5a1a30 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a1a68 │ │ │ │ + bl 5a1a98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 352672 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 352714 │ │ │ │ mov r0, r1 │ │ │ │ cbz r1, 35269a │ │ │ │ @@ -463257,17 +463256,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ adds r3, r7, #1 │ │ │ │ beq.n 35267c │ │ │ │ b.n 352690 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 35261a │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 3526ee │ │ │ │ @@ -463277,15 +463276,15 @@ │ │ │ │ movne.w r8, #22 │ │ │ │ bne.n 35262a │ │ │ │ b.n 352686 │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 599a7c │ │ │ │ + bl 599aac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r0, 352726 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ @@ -463298,15 +463297,15 @@ │ │ │ │ b.n 352698 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 34fd90 │ │ │ │ b.n 352686 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #252 @ 0xfc │ │ │ │ - bl 599af4 │ │ │ │ + bl 599b24 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 352702 │ │ │ │ mov.w fp, #1 │ │ │ │ b.n 35262a │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (35276c ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ @@ -463321,33 +463320,33 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], #292 @ 0x124 │ │ │ │ - lsls r2, r1, #2 │ │ │ │ + stc2l 0, cr0, [r2], {73} @ 0x49 │ │ │ │ + lsls r2, r5, #2 │ │ │ │ movs r2, r7 │ │ │ │ strh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfbc40049 │ │ │ │ - vshr.u32 d0, d25, #18 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + @ instruction: 0xfbe40049 │ │ │ │ + vshr.u8 d16, d25, #2 │ │ │ │ + lsls r2, r7, #3 │ │ │ │ movs r2, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3528cc │ │ │ │ ldrb.w r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35281a │ │ │ │ @@ -463411,23 +463410,23 @@ │ │ │ │ sbcs r1, r3 │ │ │ │ add.w r1, r4, #388 @ 0x184 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ add.w r0, r4, #396 @ 0x18c │ │ │ │ str.w r2, [r4, #392] @ 0x188 │ │ │ │ movs r2, #1 │ │ │ │ - bl 6b3c30 │ │ │ │ + bl 6b3c50 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [r4, #412] @ 0x19c │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r3, [pc, #112] @ (3528e8 ) │ │ │ │ ldrd r0, r1, [r4, #368] @ 0x170 │ │ │ │ strd r4, r4, [sp] │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r7, #112] @ 0x70 │ │ │ │ lsls r1, r1, #9 │ │ │ │ @@ -463447,15 +463446,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 350840 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov.w r1, #131072 @ 0x20000 │ │ │ │ str.w r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 5a2b20 │ │ │ │ + bl 5a2b50 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 352834 │ │ │ │ ldr r3, [pc, #28] @ (3528ec ) │ │ │ │ movw r2, #469 @ 0x1d5 │ │ │ │ ldr r1, [pc, #28] @ (3528f0 ) │ │ │ │ ldr r0, [pc, #28] @ (3528f4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -463464,79 +463463,79 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #93 @ 0x5d │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #239 @ 0xef │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa320049 │ │ │ │ - mrc2 0, 0, r0, cr12, cr9, {1} │ │ │ │ - vqadd.u16 d16, d8, d25 │ │ │ │ + @ instruction: 0xfa520049 │ │ │ │ + mrc2 0, 1, r0, cr12, cr9, {1} │ │ │ │ + vqadd.u64 d16, d8, d25 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r2, [r0, #352] @ 0x160 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r2, 35294a │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ cmp r1, r2 │ │ │ │ blt.n 352934 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 352778 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b05c │ │ │ │ + bl 59b08c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 352778 │ │ │ │ ldr r3, [pc, #20] @ (352960 ) │ │ │ │ movw r2, #501 @ 0x1f5 │ │ │ │ ldr r1, [pc, #16] @ (352964 ) │ │ │ │ ldr r0, [pc, #20] @ (352968 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - ldrsh.w r0, [r4, #73] @ 0x49 │ │ │ │ - ldc2 0, cr0, [lr, #228] @ 0xe4 │ │ │ │ - mrc2 0, 7, r0, cr2, cr9, {1} │ │ │ │ + ldr??.w r0, [r4, #73] @ 0x49 │ │ │ │ + ldc2 0, cr0, [lr, #228]! @ 0xe4 │ │ │ │ + vqadd.u16 d0, d2, d25 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ mov r6, r1 │ │ │ │ sub sp, #8 │ │ │ │ ldr r7, [pc, #780] @ (352c90 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 551f70 │ │ │ │ + bl 551fa0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldrb r6, [r6, #0] │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ ldr r2, [pc, #760] @ (352c94 ) │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352bc8 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ add.w sl, r4, #48 @ 0x30 │ │ │ │ - bl 5995f4 │ │ │ │ + bl 599624 │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r8, r0 │ │ │ │ bls.n 352a1c │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 352c74 │ │ │ │ @@ -463627,15 +463626,15 @@ │ │ │ │ movs r0, r5 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ lsls r2, r4, #4 │ │ │ │ movs r0, r5 │ │ │ │ movs r3, r7 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352bc6 │ │ │ │ and.w r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq.w 352bf0 │ │ │ │ ldr r1, [pc, #512] @ (352c98 ) │ │ │ │ add r1, pc │ │ │ │ @@ -463787,15 +463786,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 352b68 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #128] @ (352cb8 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 352b68 │ │ │ │ ldr r3, [pc, #120] @ (352cbc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352aa6 │ │ │ │ ldr r3, [pc, #100] @ (352cb4 ) │ │ │ │ @@ -463803,15 +463802,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 352aa6 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #96] @ (352cc0 ) │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 352aa6 │ │ │ │ mov r0, r4 │ │ │ │ bl 350f98 │ │ │ │ b.n 352b32 │ │ │ │ blx 225358 │ │ │ │ ldr r3, [pc, #72] @ (352cc4 ) │ │ │ │ movw r2, #2374 @ 0x946 │ │ │ │ @@ -463823,36 +463822,36 @@ │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3528f4 │ │ │ │ + b.n 352934 │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2], #-228 @ 0xffffff1c │ │ │ │ + ldc2 0, cr0, [r2], {57} @ 0x39 │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6], #-228 @ 0xffffff1c │ │ │ │ + mrrc2 0, 3, r0, r6, cr9 │ │ │ │ ldr r0, [pc, #128] @ (352d40 ) │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 3, r0, r8, cr9 │ │ │ │ - @ instruction: 0xf6860049 │ │ │ │ - @ instruction: 0xfa700039 │ │ │ │ - stc2l 0, cr0, [r4], #-228 @ 0xffffff1c │ │ │ │ + stc2l 0, cr0, [r8], #-228 @ 0xffffff1c │ │ │ │ + subw r0, r6, #2121 @ 0x849 │ │ │ │ + @ instruction: 0xfa900039 │ │ │ │ + stc2 0, cr0, [r4], {57} @ 0x39 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #156] @ (352d80 ) │ │ │ │ strb.w r3, [r0, #504] @ 0x1f8 │ │ │ │ @@ -463907,15 +463906,15 @@ │ │ │ │ pop {r3, pc} │ │ │ │ blx 225358 │ │ │ │ ldrb r2, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ - b.w 6a7e94 │ │ │ │ + b.w 6a7eb4 │ │ │ │ b.w 351e80 │ │ │ │ b.w 351d80 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ (352df0 ) │ │ │ │ @@ -463957,15 +463956,15 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352f62 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 352e26 │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 352f46 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ add.w r7, r4, #104 @ 0x68 │ │ │ │ bl 2b0adc │ │ │ │ cbnz r0, 352e4a │ │ │ │ @@ -463974,17 +463973,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a2b2c │ │ │ │ + bl 5a2b5c │ │ │ │ mov r6, r0 │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ cmp r6, r0 │ │ │ │ beq.n 352e64 │ │ │ │ ldrb.w r3, [r4, #541] @ 0x21d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 352f8e │ │ │ │ ldr.w r1, [r4, #500] @ 0x1f4 │ │ │ │ cbnz r1, 352e7e │ │ │ │ @@ -463992,15 +463991,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ bl 2b0e04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352e36 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1ad4 │ │ │ │ + bl 5a1b04 │ │ │ │ ldr.w r2, [r4, #500] @ 0x1f4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r5 │ │ │ │ cmp r2, #5 │ │ │ │ it eq │ │ │ │ orreq.w r1, r1, #1 │ │ │ │ clz r2, r2 │ │ │ │ @@ -464032,29 +464031,29 @@ │ │ │ │ blx 2247b8 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi.w 353030 │ │ │ │ ldr.w r2, [r4, #596] @ 0x254 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 352f7e │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a1b68 │ │ │ │ + bl 5a1b98 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 353014 │ │ │ │ ldr.w r3, [r4, #544] @ 0x220 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and.w r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 353050 │ │ │ │ ldr r1, [pc, #336] @ (353060 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ - bl 5a08f8 │ │ │ │ + bl 5a0928 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a0bf4 │ │ │ │ + bl 5a0c24 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ ldrd r3, r5, [r4, #152] @ 0x98 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3dd064 │ │ │ │ add sp, #20 │ │ │ │ @@ -464071,27 +464070,27 @@ │ │ │ │ ldr r1, [pc, #284] @ (35306c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2507 @ 0x9cb │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 352e36 │ │ │ │ ldr r3, [pc, #268] @ (353070 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #268] @ (353074 ) │ │ │ │ ldr r1, [pc, #268] @ (353078 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2501 @ 0x9c5 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 352e36 │ │ │ │ cmp r0, #20 │ │ │ │ bhi.n 352fcc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ b.n 352ef2 │ │ │ │ @@ -464101,21 +464100,21 @@ │ │ │ │ ldr r1, [pc, #236] @ (353084 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2518 @ 0x9d6 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 352e36 │ │ │ │ ldr.w r3, [r4, #596] @ 0x254 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 352ef2 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a00ac │ │ │ │ + bl 5a00dc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 352ef2 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 352ef2 │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #596] @ 0x254 │ │ │ │ @@ -464127,17 +464126,17 @@ │ │ │ │ ldr r1, [pc, #184] @ (353090 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2557 @ 0x9fd │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 352e36 │ │ │ │ - bl 6926dc │ │ │ │ + bl 6926fc │ │ │ │ blx 2256b8 │ │ │ │ str.w r0, [r4, #580] @ 0x244 │ │ │ │ b.n 352eca │ │ │ │ movs r0, #5 │ │ │ │ blx 2258d0 │ │ │ │ ldr r3, [pc, #144] @ (353094 ) │ │ │ │ mov r2, r0 │ │ │ │ @@ -464154,58 +464153,58 @@ │ │ │ │ ldr r1, [pc, #132] @ (3530a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2572 @ 0xa0c │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 352e36 │ │ │ │ ldr r3, [pc, #112] @ (3530a4 ) │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #112] @ (3530a8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #112] @ (3530ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 352e36 │ │ │ │ ldr r1, [pc, #92] @ (3530b0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ - bl 5a08f8 │ │ │ │ + bl 5a0928 │ │ │ │ b.n 352f1a │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3ba0049 │ │ │ │ - lsls r0, r3, #19 │ │ │ │ + @ instruction: 0xf3da0049 │ │ │ │ + lsls r0, r7, #19 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf79e0039 │ │ │ │ - @ instruction: 0xf39e0049 │ │ │ │ - ldrsb.w r0, [r4, #57] @ 0x39 │ │ │ │ - @ instruction: 0xf7820039 │ │ │ │ - @ instruction: 0xf3720049 │ │ │ │ - vst1.8 @ instruction: 0xf9800039 │ │ │ │ - @ instruction: 0xf7560039 │ │ │ │ - @ instruction: 0xf3320049 │ │ │ │ - ldrsb.w r0, [r8, #57] @ 0x39 │ │ │ │ - @ instruction: 0xf7140039 │ │ │ │ - @ instruction: 0xf320003e │ │ │ │ - @ instruction: 0xf2ec0049 │ │ │ │ - ldrsh.w r0, [sl, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf7be0039 │ │ │ │ + @ instruction: 0xf3be0049 │ │ │ │ + ldrsh.w r0, [r4, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf7a20039 │ │ │ │ + @ instruction: 0xf3920049 │ │ │ │ + vld1.8 @ instruction: 0xf9a00039 │ │ │ │ + @ instruction: 0xf7760039 │ │ │ │ + @ instruction: 0xf3520049 │ │ │ │ + ldrsh.w r0, [r8, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf7340039 │ │ │ │ + @ instruction: 0xf340003e │ │ │ │ + ssat r0, #10, ip, lsl #1 │ │ │ │ + ldr??.w r0, [sl, #57] @ 0x39 │ │ │ │ + @ instruction: 0xf6f00039 │ │ │ │ + @ instruction: 0xf2ee0049 │ │ │ │ + ldrsb.w r0, [ip, r9, lsl #3] │ │ │ │ @ instruction: 0xf6d00039 │ │ │ │ - movt r0, #57417 @ 0xe049 │ │ │ │ - ldr??.w r0, [ip, #57] @ 0x39 │ │ │ │ - @ instruction: 0xf6b00039 │ │ │ │ stmia r6!, {r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ @@ -464251,15 +464250,15 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldrh.w r2, [ip] │ │ │ │ strh.w r2, [lr, #12] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 352df8 │ │ │ │ - lsls r6, r7, #13 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #800] @ (353478 ) │ │ │ │ ldr.w ip, [r0, #500] @ 0x1f4 │ │ │ │ @@ -464470,15 +464469,15 @@ │ │ │ │ movw r3, #6165 @ 0x1815 │ │ │ │ strh r3, [r5, #28] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ b.n 35323a │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 35338a │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 5a1bd4 │ │ │ │ + bl 5a1c04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 353404 │ │ │ │ movs r3, #4 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov.w ip, #20 │ │ │ │ mov.w r8, #18 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ @@ -464561,16 +464560,16 @@ │ │ │ │ strh r3, [r5, #2] │ │ │ │ mov.w ip, #4 │ │ │ │ mov.w r8, #2 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov lr, ip │ │ │ │ b.n 35323a │ │ │ │ nop │ │ │ │ - sub.w r0, lr, #73 @ 0x49 │ │ │ │ - @ instruction: 0xf7e60039 │ │ │ │ + rsb r0, lr, #73 @ 0x49 │ │ │ │ + strb.w r0, [r6, r9, lsl #3] │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #268] @ (3535a0 ) │ │ │ │ adds r6, r3, #2 │ │ │ │ @@ -464675,17 +464674,17 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ strb r4, [r6, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [r6, #-292]! @ 0xfffffedc │ │ │ │ - sbc.w r0, r0, #57 @ 0x39 │ │ │ │ - orn r0, sl, #12124160 @ 0xb90000 │ │ │ │ + ldc 0, cr0, [r6, #292] @ 0x124 │ │ │ │ + @ instruction: 0xf1800039 │ │ │ │ + eor.w r0, sl, #12124160 @ 0xb90000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov lr, r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -464695,15 +464694,15 @@ │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ ldrb.w r1, [r1, #385] @ 0x181 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r1, #4 │ │ │ │ strd lr, r4, [sp, #8] │ │ │ │ strd ip, r1, [sp] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -464728,24 +464727,24 @@ │ │ │ │ str.w r3, [r4, #496] @ 0x1f0 │ │ │ │ cbz r1, 35367c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 352df8 │ │ │ │ - bl 6aab00 │ │ │ │ + bl 6aab20 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 59fe24 │ │ │ │ + bl 59fe54 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 5a0750 │ │ │ │ + bl 5a0780 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 353610 │ │ │ │ ldr r3, [pc, #64] @ (3536a8 ) │ │ │ │ movw r2, #2627 @ 0xa43 │ │ │ │ ldr r1, [pc, #64] @ (3536ac ) │ │ │ │ ldr r0, [pc, #64] @ (3536b0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -464764,31 +464763,31 @@ │ │ │ │ str.w r1, [ip, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str.w r2, [ip, #8] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 352df8 │ │ │ │ - ldc 0, cr0, [sl], {73} @ 0x49 │ │ │ │ - eor.w r0, r4, #57 @ 0x39 │ │ │ │ - asrs r6, r7, #19 │ │ │ │ + ldc 0, cr0, [sl], #292 @ 0x124 │ │ │ │ + @ instruction: 0xf0a40039 │ │ │ │ + asrs r6, r3, #20 │ │ │ │ movs r0, r7 │ │ │ │ - @ instruction: 0xf3920039 │ │ │ │ + @ instruction: 0xf3b20039 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #152] @ (353764 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 553924 │ │ │ │ + bl 553954 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 353734 │ │ │ │ mov r0, r4 │ │ │ │ blx 2247b8 │ │ │ │ adds r0, #1 │ │ │ │ blx 2231f4 │ │ │ │ mov r2, r5 │ │ │ │ @@ -464802,15 +464801,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (353770 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ str.w r7, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -464826,31 +464825,31 @@ │ │ │ │ ldr r1, [pc, #64] @ (35377c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3131 @ 0xc3b │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsls r6, r3, #17 │ │ │ │ + lsls r6, r7, #17 │ │ │ │ movs r1, r7 │ │ │ │ - stc 0, cr0, [r8], {73} @ 0x49 │ │ │ │ - vshr.s32 d16, d25, #18 │ │ │ │ - @ instruction: 0xf34c0039 │ │ │ │ - rsb r0, ip, r9, lsl #1 │ │ │ │ - @ instruction: 0xf2ea0039 │ │ │ │ - vshr.s32 d0, d25, #18 │ │ │ │ + stc 0, cr0, [r8], #-292 @ 0xfffffedc │ │ │ │ + and.w r0, lr, #57 @ 0x39 │ │ │ │ + @ instruction: 0xf36c0039 │ │ │ │ + @ instruction: 0xebec0049 │ │ │ │ + @ instruction: 0xf30a0039 │ │ │ │ + vshr.s8 d16, d25, #2 │ │ │ │ movs r1, #0 │ │ │ │ b.w 3dd0f4 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -464862,15 +464861,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ mov.w ip, #0 │ │ │ │ strd lr, ip, [sp] │ │ │ │ - bl 5a1124 │ │ │ │ + bl 5a1154 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ @@ -464898,25 +464897,25 @@ │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r5, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 351d4c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr.w r2, [r4, #496] @ 0x1f0 │ │ │ │ ldrd r6, r5, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r6, r2 │ │ │ │ sbcs.w r3, r5, r3 │ │ │ │ it cc │ │ │ │ movcc ip, r1 │ │ │ │ bcc.n 353848 │ │ │ │ @@ -464996,21 +464995,21 @@ │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r3, [r1, #368] @ 0x170 │ │ │ │ - bl 55b420 │ │ │ │ + bl 55b450 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b3bc │ │ │ │ + bl 55b3ec │ │ │ │ ldr.w r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b3bc │ │ │ │ + bl 55b3ec │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ cbz r3, 353938 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 353954 │ │ │ │ ldrb.w r3, [r4, #350] @ 0x15e │ │ │ │ cbz r3, 35394a │ │ │ │ @@ -465019,19 +465018,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 55b3bc │ │ │ │ + bl 55b3ec │ │ │ │ ldrd r1, r2, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 55a950 │ │ │ │ + b.w 55a980 │ │ │ │ nop │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb.w r3, [r3, #608] @ 0x260 │ │ │ │ cbnz r3, 353978 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -465072,26 +465071,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3539a4 │ │ │ │ ldr r0, [pc, #32] @ (3539f4 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 3539a4 │ │ │ │ strb r2, [r1, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #128] @ (353a70 ) │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - eor.w r0, lr, #57 @ 0x39 │ │ │ │ + @ instruction: 0xf0ae0039 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #400] @ (353b9c ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -465108,15 +465107,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353b5c │ │ │ │ ldrh.w r3, [r4, #606] @ 0x25e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 353af0 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 6070d0 │ │ │ │ + bl 607100 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 353b0c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #29999 @ 0x752f │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 353b3e │ │ │ │ movs r1, #0 │ │ │ │ @@ -465178,19 +465177,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #180] @ (353ba8 ) │ │ │ │ ldr r0, [pc, #184] @ (353bac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 69e070 │ │ │ │ + bl 69e090 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ movw r1, #8834 @ 0x2282 │ │ │ │ - bl 6070d0 │ │ │ │ + bl 607100 │ │ │ │ subs r3, r0, #0 │ │ │ │ bge.n 353a3e │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #160] @ (353bb0 ) │ │ │ │ negs r1, r4 │ │ │ │ ldr r2, [pc, #160] @ (353bb4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -465198,85 +465197,84 @@ │ │ │ │ ldr r1, [pc, #156] @ (353bb8 ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #2783 @ 0xadf │ │ │ │ - bl 69d518 │ │ │ │ + bl 69d538 │ │ │ │ adds r4, #1 │ │ │ │ beq.n 353ac8 │ │ │ │ ldr r1, [pc, #136] @ (353bbc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 69d194 │ │ │ │ + bl 69d1b4 │ │ │ │ b.n 353ac8 │ │ │ │ ldr r3, [pc, #128] @ (353bc0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #128] @ (353bc4 ) │ │ │ │ ldr r1, [pc, #128] @ (353bc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2790 @ 0xae6 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 353ac8 │ │ │ │ ldr r3, [pc, #108] @ (353bcc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #108] @ (353bd0 ) │ │ │ │ ldr r1, [pc, #112] @ (353bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2770 @ 0xad2 │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 353ac8 │ │ │ │ ldr r3, [pc, #92] @ (353bd8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #92] @ (353bdc ) │ │ │ │ ldr r1, [pc, #92] @ (353be0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #480 @ 0x1e0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2797 @ 0xaed │ │ │ │ - bl 69d49c │ │ │ │ + bl 69d4bc │ │ │ │ b.n 353ac8 │ │ │ │ blx 223774 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r7, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ tst r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vshr.s32 d0, d25, #32 │ │ │ │ + vmvn.i32 d16, #9 @ 0x00000009 │ │ │ │ lsls r2, r4, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 353b98 │ │ │ │ + @ instruction: 0xe8120049 │ │ │ │ + ands.w r0, lr, #57 @ 0x39 │ │ │ │ + @ instruction: 0xebf20039 │ │ │ │ + bic.w r0, r2, #57 @ 0x39 │ │ │ │ + b.n 353b88 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + bic.w r0, r8, #57 @ 0x39 │ │ │ │ + rsb r0, r4, r9, rrx │ │ │ │ + b.n 353b58 │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + ldc 0, cr0, [sl, #228]! @ 0xe4 │ │ │ │ + sub.w r0, r6, r9, rrx │ │ │ │ + b.n 353b28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.s32 d16, d25, #2 │ │ │ │ - rsbs r0, r2, r9, rrx │ │ │ │ - and.w r0, r2, #57 @ 0x39 │ │ │ │ - b.n 353b48 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - and.w r0, r8, #57 @ 0x39 │ │ │ │ - sub.w r0, r4, r9, rrx │ │ │ │ - b.n 353b18 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - ldc 0, cr0, [sl, #228] @ 0xe4 │ │ │ │ - @ instruction: 0xeb860039 │ │ │ │ - b.n 353ae8 │ │ │ │ - lsls r1, r1, #1 │ │ │ │ - vshr.s32 d16, d25, #20 │ │ │ │ - sbc.w r0, r8, r9, rrx │ │ │ │ + and.w r0, ip, #57 @ 0x39 │ │ │ │ + @ instruction: 0xeb880039 │ │ │ │ ldr.w r1, [r0, #500] @ 0x1f4 │ │ │ │ ldr r3, [pc, #48] @ (353c1c ) │ │ │ │ add r3, pc │ │ │ │ cbz r1, 353bfc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -465366,17 +465364,17 @@ │ │ │ │ adds.w r3, r0, lr │ │ │ │ adcs.w ip, ip, #0 │ │ │ │ it cs │ │ │ │ movcs.w r8, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 353d2c │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ ldr r3, [pc, #200] @ (353dcc ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -465391,37 +465389,37 @@ │ │ │ │ ldr.w r1, [r6, #504] @ 0x1f8 │ │ │ │ ldr.w r2, [r6, #508] @ 0x1fc │ │ │ │ adds r1, #1 │ │ │ │ adc.w lr, r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ sbcs.w lr, lr, ip │ │ │ │ bcc.n 353cf8 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr.w r3, [r4, #376] @ 0x178 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #116] @ (353dd0 ) │ │ │ │ ldrd r2, r3, [r4, #368] @ 0x170 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r3, #9 │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ lsrs r6, r1, #23 │ │ │ │ lsls r1, r1, #9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5a1254 │ │ │ │ + bl 5a1284 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ ldrd r3, r2, [r5, #4] │ │ │ │ subs r2, #1 │ │ │ │ adds r3, #16 │ │ │ │ strd r3, r2, [r5, #4] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -465446,18 +465444,18 @@ │ │ │ │ nop │ │ │ │ ldr r6, [r1, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 353878 │ │ │ │ + b.n 3538b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmdb sl!, {r0, r3, r4, r5} │ │ │ │ - orns r0, r4, r9, rrx │ │ │ │ + ldrd r0, r0, [sl, #-228] @ 0xe4 │ │ │ │ + eors.w r0, r4, r9, rrx │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r5, [r0, #392] @ 0x188 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w r7, [pc, #1488] @ 3543c8 │ │ │ │ @@ -465582,15 +465580,15 @@ │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ cmp.w r8, #1 │ │ │ │ bne.w 3541ec │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, sl │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a1bd4 │ │ │ │ + bl 5a1c04 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354262 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 353e24 │ │ │ │ ldr.w r3, [pc, #1132] @ 3543cc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -465608,24 +465606,24 @@ │ │ │ │ beq.w 3540c8 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.w 354102 │ │ │ │ ldr.w r3, [r4, #388] @ 0x184 │ │ │ │ add.w r0, r4, #48 @ 0x30 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ mov r8, r3 │ │ │ │ - bl 5995f4 │ │ │ │ + bl 599624 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3540fa │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ands.w r3, r3, #22 │ │ │ │ bne.w 3540fa │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3541bc │ │ │ │ ldrd r2, r1, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r2, r2, r0 │ │ │ │ adcs.w r1, r1, #0 │ │ │ │ @@ -465641,31 +465639,31 @@ │ │ │ │ sbcs r0, r1 │ │ │ │ bcc.w 3541f6 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ lsls r3, r7, #31 │ │ │ │ bmi.n 354008 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6b0c30 │ │ │ │ + bl 6b0c50 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3542a8 │ │ │ │ ldrb.w r7, [r4, #49] @ 0x31 │ │ │ │ mov r0, r4 │ │ │ │ movs r5, #0 │ │ │ │ bl 350804 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ asrs r2, r7, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r2, r2, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ asrs r5, r1, #31 │ │ │ │ @@ -465678,15 +465676,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mla r3, r5, r2, r3 │ │ │ │ umull r2, r1, r2, r1 │ │ │ │ add r3, r1 │ │ │ │ ldr r1, [pc, #880] @ (3543d0 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5a0fb0 │ │ │ │ + bl 5a0fe0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 3540d0 │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 354234 │ │ │ │ @@ -465702,17 +465700,17 @@ │ │ │ │ blt.n 35409c │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ rev16 r3, r1 │ │ │ │ uxth r3, r3 │ │ │ │ adds r3, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bge.n 35414e │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ ldr r3, [pc, #812] @ (3543d4 ) │ │ │ │ ldr r2, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ @@ -465757,28 +465755,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 353f1c │ │ │ │ ldr r0, [pc, #704] @ (3543e4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 353f24 │ │ │ │ cmp r1, #8 │ │ │ │ bne.w 353f34 │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 5a1bdc │ │ │ │ + bl 5a1c0c │ │ │ │ b.n 353f34 │ │ │ │ tst.w r1, #3840 @ 0xf00 │ │ │ │ bne.n 35409c │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 354290 │ │ │ │ movs r0, #12 │ │ │ │ blx 2231f4 │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -465808,15 +465806,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 353f6c │ │ │ │ ldr r0, [pc, #568] @ (3543ec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 353f6c │ │ │ │ ldr r2, [pc, #560] @ (3543f0 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -465857,17 +465855,17 @@ │ │ │ │ ldr r1, [pc, #476] @ (354400 ) │ │ │ │ ldr r0, [pc, #476] @ (354404 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ ldr r3, [pc, #408] @ (3543d8 ) │ │ │ │ mov r0, r4 │ │ │ │ and.w r1, r5, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r7, r3] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -465878,33 +465876,33 @@ │ │ │ │ ldr r3, [pc, #408] @ (3543f4 ) │ │ │ │ mov r7, r9 │ │ │ │ mov r0, sl │ │ │ │ b.n 354200 │ │ │ │ mov r0, r4 │ │ │ │ bl 350804 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #392] @ (354408 ) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a129c │ │ │ │ + bl 5a12cc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 3540d0 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r1, #5 │ │ │ │ - bl 59b060 │ │ │ │ + bl 59b090 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [pc, #332] @ (3543f0 ) │ │ │ │ and.w r3, r3, #4278190080 @ 0xff000000 │ │ │ │ b.n 3541c2 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ blx 2231f4 │ │ │ │ str r4, [r0, #0] │ │ │ │ @@ -465938,21 +465936,21 @@ │ │ │ │ mov.w r2, r2, lsl #9 │ │ │ │ orr.w r2, r2, r3, lsr #23 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ it cs │ │ │ │ movcs.w r1, #524288 @ 0x80000 │ │ │ │ str r1, [r7, #44] @ 0x2c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2b20 │ │ │ │ + bl 5a2b50 │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r7, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ add.w r0, r7, #20 │ │ │ │ - bl 6b3c30 │ │ │ │ + bl 6b3c50 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ cbz r2, 354356 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r4 │ │ │ │ mov r5, r2 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ @@ -465969,34 +465967,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r4 │ │ │ │ bhi.n 354334 │ │ │ │ mov r4, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 350804 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [pc, #148] @ (35440c ) │ │ │ │ lsls r3, r2, #9 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ strd sl, r2, [sp] │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5a1170 │ │ │ │ + bl 5a11a0 │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 3540d0 │ │ │ │ ldr r0, [pc, #116] @ (354410 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353ebe │ │ │ │ @@ -466004,15 +466002,15 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 353ebe │ │ │ │ ldr r0, [pc, #96] @ (354414 ) │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r3 │ │ │ │ ldrd r3, r2, [sp, #28] │ │ │ │ b.n 353ec0 │ │ │ │ nop │ │ │ │ ldr r0, [r2, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @@ -466024,37 +466022,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, r9 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeac20039 │ │ │ │ + @ instruction: 0xeae20039 │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [ip, #228] @ 0xe4 │ │ │ │ + strd r0, r0, [ip, #228]! @ 0xe4 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3545c4 │ │ │ │ + b.n 354604 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 353d9c │ │ │ │ + b.n 353ddc │ │ │ │ movs r1, r7 │ │ │ │ - ands.w r0, r6, r9, rrx │ │ │ │ + bics.w r0, r6, r9, rrx │ │ │ │ adds r1, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35440c │ │ │ │ - movs r1, r7 │ │ │ │ + @ instruction: 0xe81a0039 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r3 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ @@ -466093,24 +466090,24 @@ │ │ │ │ ldr r3, [pc, #124] @ (3544fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 354460 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5996dc │ │ │ │ + bl 59970c │ │ │ │ subs r3, r0, #1 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 3544d6 │ │ │ │ mov r1, r8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 6b2cc4 │ │ │ │ + bl 6b2ce4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ mov r8, r0 │ │ │ │ cbnz r3, 3544b4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 223078 │ │ │ │ b.n 354460 │ │ │ │ @@ -466124,15 +466121,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3544aa │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #56] @ (354504 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3544aa │ │ │ │ ldr r3, [pc, #48] @ (354508 ) │ │ │ │ movw r2, #2712 @ 0xa98 │ │ │ │ ldr r1, [pc, #44] @ (35450c ) │ │ │ │ ldr r0, [pc, #48] @ (354510 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -466146,21 +466143,21 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35443c │ │ │ │ + b.n 35447c │ │ │ │ movs r1, r7 │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 354934 │ │ │ │ + b.n 354974 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 3543e4 │ │ │ │ + b.n 354424 │ │ │ │ movs r1, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 354550 │ │ │ │ sub sp, #12 │ │ │ │ @@ -466168,25 +466165,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (354558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #464 @ 0x1d0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 551d0c │ │ │ │ + bl 551d3c │ │ │ │ ldr.w r0, [r0, #600] @ 0x258 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2256b4 │ │ │ │ nop │ │ │ │ - ble.n 354508 │ │ │ │ + ble.n 354548 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 3548d8 │ │ │ │ + b.n 354918 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 353f98 │ │ │ │ + b.n 353fd8 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (354618 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -466195,25 +466192,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (354620 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #156] @ (354624 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (354628 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #140] @ (35462c ) │ │ │ │ ldr r3, [pc, #140] @ (354630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #140] @ (354634 ) │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #136] @ (354638 ) │ │ │ │ @@ -466223,21 +466220,21 @@ │ │ │ │ strd r1, r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (354640 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #120] @ (354644 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 549ab0 │ │ │ │ + bl 549ae0 │ │ │ │ cbnz r0, 3545f0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -466247,48 +466244,48 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #84] @ (35464c ) │ │ │ │ ldr r2, [pc, #88] @ (354650 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #76] @ (354654 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555a10 │ │ │ │ + b.w 555a40 │ │ │ │ nop │ │ │ │ - ble.n 354544 │ │ │ │ + ble.n 354584 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r2, r3, #3 │ │ │ │ + lsrs r2, r7, #3 │ │ │ │ movs r7, r6 │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r3, #4] │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 354564 │ │ │ │ + bls.n 3545a4 │ │ │ │ movs r1, r7 │ │ │ │ - bls.n 354594 │ │ │ │ + bls.n 3545d4 │ │ │ │ movs r1, r7 │ │ │ │ @ instruction: 0xeb0fffff │ │ │ │ - bl 52c632 │ │ │ │ + bl 52c632 │ │ │ │ mcr2 15, 3, pc, cr7, cr15, {7} @ │ │ │ │ bl 1c463a │ │ │ │ - b.n 35440c │ │ │ │ + b.n 35444c │ │ │ │ movs r1, r7 │ │ │ │ ands r4, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3543c4 │ │ │ │ + b.n 354404 │ │ │ │ movs r1, r7 │ │ │ │ bl 40e64e │ │ │ │ vmaxnm.f16 , , │ │ │ │ - b.n 3543c4 │ │ │ │ + b.n 354404 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3546d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -466297,33 +466294,33 @@ │ │ │ │ ldr r1, [pc, #108] @ (3546dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #92] @ (3546e0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3546e4 ) │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #76] @ (3546e8 ) │ │ │ │ ldr r1, [pc, #76] @ (3546ec ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 54e17c │ │ │ │ + bl 54e1ac │ │ │ │ ldr r1, [pc, #64] @ (3546f0 ) │ │ │ │ ldr r2, [pc, #68] @ (3546f4 ) │ │ │ │ ldr r3, [pc, #68] @ (3546f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -466333,25 +466330,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bgt.n 354608 │ │ │ │ + bgt.n 354648 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsls r6, r7, #31 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ - b.n 3547b4 │ │ │ │ + b.n 3547f4 │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354e70 │ │ │ │ + b.n 354eb0 │ │ │ │ movs r1, r7 │ │ │ │ - @ instruction: 0xf4b80038 │ │ │ │ + @ instruction: 0xf4d80038 │ │ │ │ bl 4746ee │ │ │ │ bl 4286f2 │ │ │ │ vrecps.f32 , , │ │ │ │ bhi.n 354672 │ │ │ │ vsli.64 , q8, #63 @ 0x3f │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -466363,35 +466360,35 @@ │ │ │ │ ldr r1, [pc, #168] @ (3547bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ add.w r1, r4, #604 @ 0x25c │ │ │ │ ldr r2, [pc, #148] @ (3547c0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #144] @ (3547c4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #624 @ 0x270 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #132] @ (3547c8 ) │ │ │ │ ldr r1, [pc, #132] @ (3547cc ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r3, [pc, #120] @ (3547d0 ) │ │ │ │ ldr r2, [pc, #120] @ (3547d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #120] @ (3547d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #120] @ (3547dc ) │ │ │ │ @@ -466411,51 +466408,51 @@ │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #100] @ (3547f0 ) │ │ │ │ movs r2, #9 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #92] @ (3547f4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blt.n 3547a0 │ │ │ │ + bgt.n 3547e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r7, #28 │ │ │ │ + lsls r2, r3, #29 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 3547b8 │ │ │ │ + bhi.n 3547f8 │ │ │ │ movs r1, r7 │ │ │ │ - bhi.n 3547e8 │ │ │ │ + bhi.n 354828 │ │ │ │ movs r1, r7 │ │ │ │ - svc 172 @ 0xac │ │ │ │ + svc 204 @ 0xcc │ │ │ │ movs r1, r7 │ │ │ │ - b.n 354ddc │ │ │ │ + b.n 354e1c │ │ │ │ movs r1, r7 │ │ │ │ - bl 5f07d2 │ │ │ │ + bl 5f07d2 │ │ │ │ ble.n 35488a │ │ │ │ vsra.u32 d31, d21, #1 │ │ │ │ vqrdmlah.s , , d18[0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ble.n 3546fe │ │ │ │ @ instruction: 0xffffdcff │ │ │ │ @ instruction: 0xffffd9f5 │ │ │ │ vtbx.8 d29, {d31}, d3 │ │ │ │ - @ instruction: 0xffffe54e │ │ │ │ + @ instruction: 0xffffe56e │ │ │ │ movs r1, r7 │ │ │ │ add r6, sp, #784 @ 0x310 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -466466,25 +466463,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (3548b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #152] @ (3548bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (3548c0 ) │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #604 @ 0x25c │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 551e30 │ │ │ │ + bl 551e60 │ │ │ │ ldr r2, [pc, #136] @ (3548c4 ) │ │ │ │ ldr r3, [pc, #136] @ (3548c8 ) │ │ │ │ ldr r1, [pc, #140] @ (3548cc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -466494,21 +466491,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (3548d4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ movs r2, #29 │ │ │ │ - bl 54ce0c │ │ │ │ + bl 54ce3c │ │ │ │ ldr r3, [pc, #116] @ (3548d8 ) │ │ │ │ mov.w r0, #512 @ 0x200 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1368 @ 0x558 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 549ab0 │ │ │ │ + bl 549ae0 │ │ │ │ cbnz r0, 35488a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -466518,46 +466515,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #80] @ (3548e0 ) │ │ │ │ ldr r2, [pc, #80] @ (3548e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5552a0 │ │ │ │ + bl 5552d0 │ │ │ │ ldr r2, [pc, #72] @ (3548e8 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 555a10 │ │ │ │ - bge.n 3548a4 │ │ │ │ + b.w 555a40 │ │ │ │ + blt.n 3548e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r3, #25 │ │ │ │ movs r7, r6 │ │ │ │ - ldr r4, [r3, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - bvc.n 3548c4 │ │ │ │ + bvc.n 354904 │ │ │ │ movs r1, r7 │ │ │ │ - bvc.n 3548f4 │ │ │ │ + bvc.n 354934 │ │ │ │ movs r1, r7 │ │ │ │ ldc 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xfbd3ffff │ │ │ │ subs r5, #132 @ 0x84 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bl 7248d2 <_IO_stdin_used@@Base+0x5fb9a> │ │ │ │ - b.n 354224 │ │ │ │ + bl 7248d2 <_IO_stdin_used@@Base+0x5fb7a> │ │ │ │ + b.n 354264 │ │ │ │ movs r1, r7 │ │ │ │ add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 354124 │ │ │ │ + b.n 354164 │ │ │ │ movs r1, r7 │ │ │ │ mrc 15, 0, APSR_nzcv, cr15, cr15, {7} │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ - b.n 354124 │ │ │ │ + b.n 354164 │ │ │ │ movs r1, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r2, [pc, #2920] @ 355468 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -466801,15 +466798,15 @@ │ │ │ │ movs r2, #17 │ │ │ │ movt r2, #19 │ │ │ │ uxtb r3, r3 │ │ │ │ lsrs r2, r3 │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.w 354950 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354950 │ │ │ │ ldr.w r2, [pc, #2380] @ 355474 │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r4, [r2, #1] │ │ │ │ @@ -466841,21 +466838,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ beq.w 354950 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354950 │ │ │ │ b.n 354b26 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2b20 │ │ │ │ + bl 5a2b50 │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ mov r7, r0 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ b.n 354972 │ │ │ │ ldr.w r3, [pc, #2252] @ 35547c │ │ │ │ ldr r2, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ @@ -466864,15 +466861,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 352540 │ │ │ │ b.n 354b58 │ │ │ │ ldrb.w r6, [sl] │ │ │ │ mov r0, r6 │ │ │ │ - bl 599c20 │ │ │ │ + bl 599c50 │ │ │ │ ldr.w r3, [pc, #2220] @ 355480 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355712 │ │ │ │ ldr.w r3, [pc, #2208] @ 355484 │ │ │ │ @@ -466961,15 +466958,15 @@ │ │ │ │ add.w r6, r7, #8 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strh r3, [r7, #6] │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.n 354d58 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.n 354d58 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -466978,15 +466975,15 @@ │ │ │ │ strbeq r3, [r7, #3] │ │ │ │ strbne r3, [r7, #7] │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ cmp.w r0, #16777216 @ 0x1000000 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ mov.w r3, #0 │ │ │ │ itt cs │ │ │ │ movcs r0, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -467053,18 +467050,18 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354c00 │ │ │ │ ldr.w r0, [pc, #1732] @ 3554a0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 354c00 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 354c00 │ │ │ │ ldr.w r3, [pc, #1708] @ 3554a4 │ │ │ │ movw r2, #2063 @ 0x80f │ │ │ │ ldr.w r1, [pc, #1704] @ 3554a8 │ │ │ │ ldr.w r0, [pc, #1704] @ 3554ac │ │ │ │ add r3, pc │ │ │ │ @@ -467076,15 +467073,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, r7 │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5998f4 │ │ │ │ + bl 599924 │ │ │ │ cmp r0, #0 │ │ │ │ bge.w 354c00 │ │ │ │ b.n 354b50 │ │ │ │ ldr.w r3, [pc, #1608] @ 355480 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -467098,15 +467095,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354c00 │ │ │ │ ldr.w r0, [pc, #1620] @ 3554b4 │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 354c00 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ ands.w r3, r3, #1 │ │ │ │ bne.w 35559a │ │ │ │ ldrb.w r8, [r4, #50] @ 0x32 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -467123,20 +467120,20 @@ │ │ │ │ mov.w r2, r2, lsl #7 │ │ │ │ strb r2, [r7, #1] │ │ │ │ mov r2, r9 │ │ │ │ it ge │ │ │ │ movge.w r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr.w r2, [r6, #592] @ 0x250 │ │ │ │ - bl 6928d8 │ │ │ │ + bl 6928f8 │ │ │ │ movs r1, #8 │ │ │ │ ldr.w r2, [r6, #588] @ 0x24c │ │ │ │ adds r0, r7, r1 │ │ │ │ movs r3, #32 │ │ │ │ - bl 6928d8 │ │ │ │ + bl 6928f8 │ │ │ │ str.w r8, [r7, #32] │ │ │ │ add.w r3, r7, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r6, #580] @ 0x244 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ blx 2247b8 │ │ │ │ @@ -467164,15 +467161,15 @@ │ │ │ │ b.n 354c00 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r6, #605] @ 0x25d │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 605770 │ │ │ │ + bl 6057a0 │ │ │ │ b.n 354c00 │ │ │ │ ldrb.w r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 354c00 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r7, #544] @ 0x220 │ │ │ │ and.w r3, r3, r2, lsr #1 │ │ │ │ @@ -467184,15 +467181,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 354c00 │ │ │ │ ldrb.w r3, [r7, #605] @ 0x25d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355af8 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ - bl 6058ec │ │ │ │ + bl 60591c │ │ │ │ strb.w r6, [r7, #604] @ 0x25c │ │ │ │ b.n 354c00 │ │ │ │ ldr.w r3, [pc, #1280] @ 355480 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354c00 │ │ │ │ @@ -467205,37 +467202,37 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 354c00 │ │ │ │ ldr.w r0, [pc, #1300] @ 3554bc │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 354c00 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r7, #0] │ │ │ │ str r3, [r7, #4] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 355570 │ │ │ │ ldrb.w r3, [r4, #56] @ 0x38 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 354fe0 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 354b50 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355542 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ @@ -467254,34 +467251,34 @@ │ │ │ │ strb r2, [r7, #7] │ │ │ │ asrs r3, r3, #8 │ │ │ │ strb r3, [r7, #6] │ │ │ │ b.n 354c00 │ │ │ │ mov r0, r4 │ │ │ │ bl 350804 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr.w r1, [pc, #1136] @ 3554c0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a129c │ │ │ │ + bl 5a12cc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ b.n 354b58 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 354b50 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3554e8 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.w 3556a8 │ │ │ │ movs r6, #0 │ │ │ │ @@ -467363,15 +467360,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 354c00 │ │ │ │ ldr r0, [pc, #872] @ (3554c8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 354c00 │ │ │ │ ldr.w r3, [r6, #500] @ 0x1f4 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 354b50 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355990 │ │ │ │ @@ -467379,15 +467376,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ beq.w 355426 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355a30 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r6, #500] @ 0x1f4 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 355610 │ │ │ │ @@ -467412,15 +467409,15 @@ │ │ │ │ bne.w 354b50 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ cmp.w sl, #0 │ │ │ │ bne.w 354b50 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ movw r3, #3841 @ 0xf01 │ │ │ │ movt r3, #1 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ lsrs r3, r3, #2 │ │ │ │ @@ -467455,30 +467452,30 @@ │ │ │ │ bne.w 3557dc │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 224f6c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ orrs.w r3, r0, r1 │ │ │ │ beq.w 355570 │ │ │ │ ldrb.w r3, [r4, #62] @ 0x3e │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 355280 │ │ │ │ ldrd r3, r2, [r4, #72] @ 0x48 │ │ │ │ orrs r3, r2 │ │ │ │ bne.w 354b50 │ │ │ │ ldr.w r2, [r6, #496] @ 0x1f0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ subs r0, #1 │ │ │ │ sbc.w r3, r1, #0 │ │ │ │ strd r0, r3, [sp, #32] │ │ │ │ strd r0, r3, [r6, #504] @ 0x1f8 │ │ │ │ movs r2, #0 │ │ │ │ lsrs r3, r3, #24 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -467561,39 +467558,39 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 354c00 │ │ │ │ ldr r0, [pc, #348] @ (3554d8 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 354c00 │ │ │ │ strd r8, r9, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr.w r9, [r4, #4] │ │ │ │ ldrb.w r3, [r4, #54] @ 0x36 │ │ │ │ ldrb.w r8, [r4, #49] @ 0x31 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ mov sl, r3 │ │ │ │ ldrb.w r6, [r4, #50] @ 0x32 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr r3, [pc, #216] @ (355480 ) │ │ │ │ and.w r8, r8, #2 │ │ │ │ and.w r6, r6, #15 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 355768 │ │ │ │ ldr.w r2, [r9, #496] @ 0x1f0 │ │ │ │ ldrd r0, r1, [sp, #40] @ 0x28 │ │ │ │ asrs r3, r2, #31 │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ cmp r6, #1 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ beq.w 355584 │ │ │ │ cmp r6, #2 │ │ │ │ beq.w 355578 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 354b50 │ │ │ │ @@ -467616,15 +467613,15 @@ │ │ │ │ ldr r3, [pc, #140] @ (35549c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354b50 │ │ │ │ ldr r0, [pc, #196] @ (3554e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 354b50 │ │ │ │ ldr r0, [pc, #188] @ (3554e4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #704 @ 0x2c0 │ │ │ │ ldr.w r1, [r0], #4 │ │ │ │ @@ -467660,65 +467657,65 @@ │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 355414 │ │ │ │ + bvs.n 355454 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 3553ec │ │ │ │ + bge.n 35542c │ │ │ │ movs r1, r7 │ │ │ │ - b.n 35502c │ │ │ │ + b.n 35506c │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 355b64 │ │ │ │ + b.n 355ba4 │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 3554b0 │ │ │ │ + bpl.n 3554f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 355488 │ │ │ │ + bls.n 3554c8 │ │ │ │ movs r1, r7 │ │ │ │ - svc 4 │ │ │ │ + svc 36 @ 0x24 │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 355af0 │ │ │ │ + b.n 355b30 │ │ │ │ movs r1, r7 │ │ │ │ cmp r6, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 355608 │ │ │ │ + b.n 355648 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r1, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - svc 114 @ 0x72 │ │ │ │ + svc 146 @ 0x92 │ │ │ │ movs r1, r7 │ │ │ │ - bne.n 355568 │ │ │ │ + bne.n 3555a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 355504 │ │ │ │ + ble.n 355544 │ │ │ │ movs r1, r7 │ │ │ │ adds r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 35543c │ │ │ │ + blt.n 35547c │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ mov.w r2, #63744 @ 0xf900 │ │ │ │ movt r2, #21 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r3, r0, r3 │ │ │ │ ittt cc │ │ │ │ @@ -467752,15 +467749,15 @@ │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ b.n 35500c │ │ │ │ ldr.w r3, [r9, #544] @ 0x220 │ │ │ │ ldr.w r0, [r9, #104] @ 0x68 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r6, r3, #16 │ │ │ │ - bl 5a1b5c │ │ │ │ + bl 5a1b8c │ │ │ │ orr.w r3, r6, #128 @ 0x80 │ │ │ │ cmp r0, #0 │ │ │ │ it eq │ │ │ │ moveq r6, r3 │ │ │ │ b.w 354cc8 │ │ │ │ ldr.w r3, [pc, #1476] @ 355b38 │ │ │ │ b.w 354bb0 │ │ │ │ @@ -467817,20 +467814,20 @@ │ │ │ │ adds r2, r7, r3 │ │ │ │ movs r1, #178 @ 0xb2 │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 354c00 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3551ae │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r1, r2, [sp, #40] @ 0x28 │ │ │ │ mov.w r0, #63744 @ 0xf900 │ │ │ │ movt r0, #21 │ │ │ │ cmp r0, r1 │ │ │ │ sbcs r3, r2 │ │ │ │ bcc.w 3551ae │ │ │ │ @@ -467841,15 +467838,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr.w r3, r3, r0, lsl #8 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r3, r1, lsl #16 │ │ │ │ bl 352540 │ │ │ │ b.w 354b50 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ ldrb.w r3, [r6, #549] @ 0x225 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3557c6 │ │ │ │ mov.w r8, r0, lsl #1 │ │ │ │ movs r3, #2 │ │ │ │ strb.w r5, [r6, #549] @ 0x225 │ │ │ │ b.n 355126 │ │ │ │ @@ -467862,24 +467859,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 354bfa │ │ │ │ ldr.w r0, [pc, #1208] @ 355b4c │ │ │ │ ubfx r1, r1, #1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrb.w r1, [r4, #49] @ 0x31 │ │ │ │ b.w 354bfa │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 355088 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ - bl 5a10d4 │ │ │ │ + bl 5a1104 │ │ │ │ movw r2, #63745 @ 0xf901 │ │ │ │ movt r2, #21 │ │ │ │ mov.w r8, #0 │ │ │ │ ldrd r1, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ ite cc │ │ │ │ @@ -467899,15 +467896,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 354c94 │ │ │ │ ldr.w r0, [pc, #1112] @ 355b54 │ │ │ │ mov r3, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ b.w 354c94 │ │ │ │ ldr.w r3, [pc, #1092] @ 355b58 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354be2 │ │ │ │ @@ -467915,29 +467912,29 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 354be2 │ │ │ │ ldr.w r0, [pc, #1068] @ 355b5c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 354be2 │ │ │ │ ldr.w r1, [pc, #1056] @ 355b60 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35530c │ │ │ │ ldr r1, [pc, #1016] @ (355b48 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35530c │ │ │ │ ldr.w r0, [pc, #1032] @ 355b64 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ b.n 35530c │ │ │ │ ldr r3, [pc, #1020] @ (355b68 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3553b8 │ │ │ │ @@ -467947,15 +467944,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3553b8 │ │ │ │ ldr r0, [pc, #1000] @ (355b6c ) │ │ │ │ mov.w r3, r8, lsr #1 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3553b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354c00 │ │ │ │ movs r6, #0 │ │ │ │ b.w 354f6e │ │ │ │ cmp r2, #177 @ 0xb1 │ │ │ │ beq.w 35596c │ │ │ │ @@ -467987,47 +467984,47 @@ │ │ │ │ ldr r3, [pc, #860] @ (355b48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 355250 │ │ │ │ ldr r0, [pc, #892] @ (355b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 355250 │ │ │ │ strd r1, r1, [sp, #40] @ 0x28 │ │ │ │ strd r1, r1, [sp, #48] @ 0x30 │ │ │ │ strd r1, r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r9, [r6, #500] @ 0x1f4 │ │ │ │ cmp.w r9, #5 │ │ │ │ beq.w 355a9e │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r8, [r6, #496] @ 0x1f0 │ │ │ │ ldr.w r0, [r6, #132] @ 0x84 │ │ │ │ mov r1, r8 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #120] @ 0x78 │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ strh.w r0, [sp, #42] @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r6, #124] @ 0x7c │ │ │ │ - bl 6c3ee8 │ │ │ │ + bl 6c3f08 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov.w r3, r8, asr #31 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #560] @ 0x230 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [r6, #568] @ 0x238 │ │ │ │ - bl 6c4a40 │ │ │ │ + bl 6c4a60 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 3559c2 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ adds r0, r7, #4 │ │ │ │ @@ -468153,17 +468150,17 @@ │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ subs r3, #3 │ │ │ │ strb r3, [r7, #3] │ │ │ │ b.w 354c00 │ │ │ │ movs r3, #5 │ │ │ │ b.n 3555ee │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2aa8 │ │ │ │ + bl 5a2ad8 │ │ │ │ ldr.w r1, [r6, #496] @ 0x1f0 │ │ │ │ - bl 6c4160 │ │ │ │ + bl 6c4180 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ cbz r0, 3559dc │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ it ls │ │ │ │ movls r3, r0 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ @@ -468192,15 +468189,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3558ae │ │ │ │ ldr r0, [pc, #356] @ (355b8c ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3558ae │ │ │ │ ldr r2, [pc, #348] @ (355b90 ) │ │ │ │ and.w r3, r0, #4278190080 @ 0xff000000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ @@ -468219,30 +468216,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3555da │ │ │ │ ldr r0, [pc, #300] @ (355b98 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 3555da │ │ │ │ ldr r3, [pc, #292] @ (355b9c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35595a │ │ │ │ ldr r3, [pc, #196] @ (355b48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35595a │ │ │ │ ldr r0, [pc, #272] @ (355ba0 ) │ │ │ │ ldr r1, [r4, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r9, [r6, #584] @ 0x248 │ │ │ │ b.n 35595a │ │ │ │ ldr r3, [pc, #156] @ (355b3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354b50 │ │ │ │ @@ -468254,15 +468251,15 @@ │ │ │ │ ldr r3, [pc, #144] @ (355b48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 354b50 │ │ │ │ ldr r0, [pc, #228] @ (355ba8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 354b50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 354b50 │ │ │ │ ldr r3, [pc, #212] @ (355bac ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -468270,18 +468267,18 @@ │ │ │ │ ldr r3, [pc, #100] @ (355b48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 354b50 │ │ │ │ ldr r0, [pc, #192] @ (355bb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.w 354b50 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 605480 │ │ │ │ + bl 6054b0 │ │ │ │ cbz r0, 355b1c │ │ │ │ ldr r3, [pc, #176] @ (355bb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ strh.w r2, [sp, #40] @ 0x28 │ │ │ │ @@ -468306,75 +468303,75 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 355c2c │ │ │ │ + bge.n 355a6c │ │ │ │ movs r1, r7 │ │ │ │ strb r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 355b3c │ │ │ │ + bhi.n 355b7c │ │ │ │ movs r1, r7 │ │ │ │ negs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 355a78 │ │ │ │ + bge.n 355ab8 │ │ │ │ movs r1, r7 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 355ad8 │ │ │ │ + bhi.n 355b18 │ │ │ │ movs r1, r7 │ │ │ │ adds r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 355af4 │ │ │ │ + bvc.n 355b34 │ │ │ │ movs r1, r7 │ │ │ │ lsrs r4, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 355aac │ │ │ │ + bvc.n 355aec │ │ │ │ movs r1, r7 │ │ │ │ asrs r4, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r5, r6} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 355be8 │ │ │ │ + bpl.n 355c28 │ │ │ │ movs r1, r7 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 355b90 │ │ │ │ + bmi.n 355bd0 │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 355b28 │ │ │ │ + bcs.n 355b68 │ │ │ │ movs r1, r7 │ │ │ │ ldr r2, [pc, #736] @ (355e80 ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 355c38 │ │ │ │ + bcc.n 355c78 │ │ │ │ movs r1, r7 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 355b1c │ │ │ │ + bcc.n 355b5c │ │ │ │ movs r1, r7 │ │ │ │ subs r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 355ae0 │ │ │ │ + bcs.n 355b20 │ │ │ │ movs r1, r7 │ │ │ │ ldr r1, [pc, #160] @ (355c58 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r3, r6, r7} │ │ │ │ + ldmia r3, {r3, r5, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - bvs.n 355b74 │ │ │ │ + bvs.n 355bb4 │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -468384,17 +468381,17 @@ │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 355c0a │ │ │ │ cbnz r1, 355c20 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 353c64 │ │ │ │ mov r0, r4 │ │ │ │ bl 3517f4 │ │ │ │ mov r0, r4 │ │ │ │ bl 350840 │ │ │ │ @@ -468416,46 +468413,46 @@ │ │ │ │ ldr r1, [pc, #20] @ (355c58 ) │ │ │ │ ldr r0, [pc, #20] @ (355c5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #724 @ 0x2d4 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ - stmia r6!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r6, r7} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 355ce6 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 355cfe │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #352] @ 0x160 │ │ │ │ cbnz r3, 355cbc │ │ │ │ cbnz r1, 355cce │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 59b058 │ │ │ │ + bl 59b088 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 350f98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 350840 │ │ │ │ @@ -468489,35 +468486,35 @@ │ │ │ │ ldr r0, [pc, #36] @ (355d2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r5} │ │ │ │ movs r1, r7 │ │ │ │ - bpl.n 355da4 │ │ │ │ + bpl.n 355de4 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r6!, {} │ │ │ │ + stmia r6!, {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r3, {r2, r3, r4, r5} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6aa634 │ │ │ │ + bl 6aa654 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r5, r0 │ │ │ │ bne.n 355dca │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 355de2 │ │ │ │ ldrb.w r3, [r4, #349] @ 0x15d │ │ │ │ @@ -468572,25 +468569,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (355e10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r0, pc │ │ │ │ blx 223744 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r5} │ │ │ │ movs r1, r7 │ │ │ │ - bmi.n 355ec0 │ │ │ │ + bmi.n 355f00 │ │ │ │ movs r1, r7 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r2} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ movs r1, r7 │ │ │ │ - ldmia r2!, {r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ movs r1, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #292] @ (355f48 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -468613,15 +468610,15 @@ │ │ │ │ bl 350804 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 355eb6 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6055f8 │ │ │ │ + bl 605628 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 355ec8 │ │ │ │ ldrb.w r3, [r4, #384] @ 0x180 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #384] @ 0x180 │ │ │ │ cbnz r3, 355e76 │ │ │ │ ldrb.w r3, [r4, #385] @ 0x181 │ │ │ │ @@ -468645,15 +468642,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 355e3c │ │ │ │ ldr r0, [pc, #176] @ (355f58 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 355e3c │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbnz r3, 355f10 │ │ │ │ mvn.w r1, #21 │ │ │ │ mov r0, r4 │ │ │ │ @@ -468662,26 +468659,26 @@ │ │ │ │ b.n 355d30 │ │ │ │ mvn.w r1, #122 @ 0x7a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 355d30 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 5a2d68 │ │ │ │ + bl 5a2d98 │ │ │ │ add.w r1, r4, #416 @ 0x1a0 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 59aed0 │ │ │ │ + bl 59af00 │ │ │ │ ldr r1, [pc, #108] @ (355f5c ) │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5a129c │ │ │ │ + bl 5a12cc │ │ │ │ str.w r0, [r4, #352] @ 0x160 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -468695,15 +468692,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (355f54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 355eba │ │ │ │ ldr r0, [pc, #60] @ (355f64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6a2fcc │ │ │ │ + bl 6a2fec │ │ │ │ b.n 355eba │ │ │ │ ldr r3, [pc, #56] @ (355f68